KR900002362Y1 - Automatic power control circuit for television - Google Patents
Automatic power control circuit for television Download PDFInfo
- Publication number
- KR900002362Y1 KR900002362Y1 KR2019860010963U KR860010963U KR900002362Y1 KR 900002362 Y1 KR900002362 Y1 KR 900002362Y1 KR 2019860010963 U KR2019860010963 U KR 2019860010963U KR 860010963 U KR860010963 U KR 860010963U KR 900002362 Y1 KR900002362 Y1 KR 900002362Y1
- Authority
- KR
- South Korea
- Prior art keywords
- transistor
- resistor
- base
- synchronization signal
- power
- Prior art date
Links
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N5/00—Details of television systems
- H04N5/63—Generation or supply of power specially adapted for television receivers
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N5/00—Details of television systems
- H04N5/04—Synchronising
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N5/00—Details of television systems
- H04N5/76—Television signal recording
- H04N5/78—Television signal recording using magnetic recording
- H04N5/782—Television signal recording using magnetic recording on tape
Landscapes
- Engineering & Computer Science (AREA)
- Multimedia (AREA)
- Signal Processing (AREA)
- Television Receiver Circuits (AREA)
Abstract
내용 없음.No content.
Description
제 1 도는 본 고안의 전원 자동 제어회로도.1 is a power supply automatic control circuit diagram of the present invention.
제 2 도는 제 1 도의 각부 파형도.2 is a waveform diagram of each part of FIG.
* 도면의 주요부분에 대한 부호의 설명* Explanation of symbols for main parts of the drawings
1 : 비디오 카세트 레코더 2 : 복조기1: video cassette recorder 2: demodulator
3 : 동기신호 검출기 4 : 직류변환기3: sync signal detector 4: DC converter
5 : 전원제어부5: power control unit
본 고안은 비디오 카세트 레코더의 재생시 또는 방송신호를 녹화할 경우에 비디오 카세트 레코더에서 출력되는 고주파 영상신호를 이용하여 텔레비젼 수상기의 전원을 자동으로 제어하게 한 텔레비젼 수상기의 전원 자동제어회로에 관한 것이다.The present invention relates to an automatic power supply control circuit of a television receiver that automatically controls the power of a television receiver by using a high frequency video signal output from the video cassette recorder when the video cassette recorder is reproduced or when recording a broadcast signal.
종래에는 비디오 카세트 레코더와 텔레비젼 수상기에 각기 별도의 전원스위치를 설치하여 전원을 공급하게 하였으므로 사용자가 비디오 카세트 레코더의 전원 스위치는 물론 텔레비젼 수상기의 전원스위치를 조작해야 되어 번거로움을 주는 결함이 있었다.Conventionally, since a separate power switch is installed to supply power to the video cassette recorder and the television receiver, the user has to operate the power switch of the television receiver as well as the power switch of the video cassette recorder.
본 고안은 이와 같은 종래의 결합을 감안하여, 비디오 카세트 레코더의 재생 또는 녹화 신호가 텔레비젼 수상기의 안테나 단자에 입력되면 자동으로 텔레비젼 수상기에 전원이 인가되게 안출한 것으로, 이를 첨부된 도면에 의하여 상세히 설명하면 다음과 같다.The present invention, in view of the conventional combination, such that when the playback or recording signal of the video cassette recorder is input to the antenna terminal of the television receiver, the power is automatically supplied to the television receiver, which will be described in detail by the accompanying drawings. Is as follows.
제 1 도에 도시한 바와 같이 비디오 카세트 레코더(1)의 출력단자가 접속된 텔레비젼 수상기의 안테나 단자(ANT)를 복조기(2)를 통해 동기신호검출기(3)의 입력단자에 접속하여 동기신호검출기(3)의 출력단자를 콘덴서(C1)를 통해 저항(R1,R2) 및 트랜지스터(TR1)의 베이스에 접속하고, 트랜지스터(TR1)의 콜렉터를 저항(R4)에 접속함과 아울러 다이오드(D1)를 통해 콘덴서(C2)에 접속하여 직류변환기(4)를 구성하고, 직류변환기(4)의 출력단자는 저항(R5)를 통해 저항(R6) 및 트랜지스터(TR2)의 베이스에 접속하여 트랜지스터(TR2)의 콜렉터를 저항(R7)을 통해 저항(R8) 및 트랜지스터(TR3)의 베이스에 접속하고, 트랜지스터(TR3)의 콜렉터는 접지저항(R9) 및 저항(R10)을 통해, 트랜지스터(TR4)의 베이스 및 정전압다이오드(ZD1), 콘덴서(C3)에 접속함과 아울러 그 접속점을 저항(R11)을 통해 트랜지스터(TR4)의 에미터 및 트랜지스터(TR5)의 베이스 접속하며, 그 접속점은 저항(R12)을 통해 트랜지스터(TR5)의 에미터와 함께 제어신호 출력단자(OUT)에 접속하여 구성한 것으로, 상기에서 제어신호 출력단자(OUT)로 고전위가 출력되며 전원스위치가 단락되어 텔레비젼 수상기에 전원이 인가되게 하고, 도면의 설명중 미설명 부호 Vcc는 전원단자이다.As shown in FIG. 1, the antenna terminal ANT of the television receiver to which the output terminal of the video cassette recorder 1 is connected is connected to the input terminal of the synchronization signal detector 3 through the demodulator 2, and the synchronization signal detector ( 3) the output terminal of 3) is connected to the bases of the resistors R 1 and R 2 and the transistor TR 1 through a capacitor C 1 , and the collector of the transistor TR 1 is connected to the resistor R 4 . In addition, a DC converter 4 is configured by connecting to a capacitor C 2 through a diode D 1 , and an output terminal of the DC converter 4 is a resistor R 6 and a transistor TR 2 through a resistor R 5 . ) connected to the base of the transistor (TR 2) via a resistor (R 7), a collector resistor (R 8) and connected to the base of the transistor (TR 3), and the transistor (TR 3) of the collector to the ground resistance (R 9 ) and a resistor (R 10 ), connected to the base of the transistor (TR 4 ), the constant voltage diode (ZD 1 ), the capacitor (C 3 ) and In addition and base connected to the emitter and the transistor (TR 5) of the transistor (TR 4) through the resistor connecting point (R 11), the connection point with the emitter of the transistor (TR 5) via a resistor (R 12) It is configured by connecting to the control signal output terminal (OUT), the high potential is output to the control signal output terminal (OUT) in the above, the power switch is short-circuited so that power is applied to the television receiver, Vcc not described in the description of the drawings Is the power terminal.
이와 같이 구성된 본 고안의 작용효과를 상세히 설명하면 다음과 같다.Referring to the effect of the present invention configured in this way in detail as follows.
전원단자(Vcc)에 전원이 인가되고, 비디오 카세트 레코더(1)가 재생 또는 녹화하는 영상신호가 고주파로 변조되어 출력되면, 그 출력된 고주파와 영상신호는 안테나단자(ANT)를 통해 복조기(2)에 입력되어 복조되고, 그 복조된 영상신호는 동기신호검출기(3)에 입력되므로 동기신호검출기(3)는 제 2 도의 (a)에 도시한 바와 같이 동기신호를 검출하여 출력되고, 그 출력된 동기신호는 직류변환기(4)의 콘덴서(C1)를 통해 트랜지스터(TR1)의 베이스에 인가되어 그를 온, 오프시키게 된다.When power is supplied to the power supply terminal Vcc, and the video signal reproduced or recorded by the video cassette recorder 1 is modulated and output at high frequency, the output high frequency and video signal are demodulated through the antenna terminal ANT. And demodulated, and the demodulated video signal is inputted to the synchronization signal detector 3, so that the synchronization signal detector 3 detects and outputs a synchronization signal as shown in FIG. The synchronized signal is applied to the base of the transistor TR 1 through the capacitor C 1 of the DC converter 4 to turn it on and off.
이때, 트랜지스터(TR1)의 베이스에 동기신호가 인가되어 온되면, 전원단자(Vcc)의 전원이 저항(R6) 및 트랜지스터(TR1), 다이오드(D1)를 통해 제 2 도의 (b)에 도시한 바오아 같이 콘덴서(C2)에 충전되고, 그 콘덴서(C2)에 충전된 전위는 저항(R5)(R6)을 통해 천천히 방전되면서 트랜지스터(TR2)의 베이스에 인가되며, 일정시간이 경과하여 콘덴서(C2)에 일정전압 이상이 충전되고, 그 충전된 전압에 의해 트랜지스터(TR2)의 베이스에 인가되는 전압이 그의 바이어스전압 이상이 되면, 트랜지스터(TR2)가 온되어 전원단자(Vcc)의 전원이 저항(R8)(R7) 및 트랜지스터(TR2)를 통해 접지로 흐르게 되고, 트랜지스터(TR3)의 베이스에는 저전위가 인가되어 온된다.At this time, when a synchronization signal is applied to the base of the transistor TR 1 , the power supply of the power supply terminal Vcc is turned on through the resistor R 6 , the transistor TR 1 , and the diode D 1 (b) of FIG. ) applied to the base of the Bao ah as the capacitor (and filled in the C 2), the charged potential in the capacitor (C 2) has a resistance (R 5) (while slowly discharges through R 6) transistor (TR 2) as shown in When a predetermined time elapses and the capacitor C 2 is charged with a constant voltage or more, and the voltage applied to the base of the transistor TR 2 by the charged voltage becomes equal to or greater than the bias voltage thereof, the transistor TR 2 When turned on, the power supply of the power supply terminal Vcc flows to the ground through the resistors R 8 (R 7 ) and the transistor TR 2 , and a low potential is applied to the base of the transistor TR 3 .
따라서, 트랜지스터(TR3)의 콜렉터에는 제 2 도의 (c)에 도시한 바와 같이 고전위가 출력되고, 그 출력된 고전위는 저항(R10)가 온되어 전원단자(Vcc)의 전원이 트랜지스터(TR5)를 통해 제어신호 출력단자(OUT)로 출력되고, 전원스위치가 단락되어 텔레비젼 수상기에 전원이 인가되게 된다.Therefore, the high potential is outputted to the collector of the transistor TR 3 as shown in FIG. 2C, and the output high potential has the resistor R 10 turned on so that the power supply of the power supply terminal Vcc is a transistor. The control signal output terminal OUT is output through TR 5 , and the power switch is short-circuited to apply power to the television receiver.
그리고, 비디오 카세트 레코더(1)가 재생 또는 녹화를 하지 않아 출력되는 신호가 없으면, 상기와는 반대로 동기신호검출기(3)에서 출력되는 신호가 없이 트랜지스터(TR1)가 계속 오프상태를 유지하게 되므로 트랜지스터(TR2)의 베이스에 저전위가 인가되어 오프되고, 트랜지스터(TR3)도 오프된다.When the video cassette recorder 1 does not reproduce or record and there is no signal output, the transistor TR 1 remains off without the signal output from the synchronous signal detector 3 as opposed to the above. The low potential is applied to the base of the transistor TR 2 and turned off, and the transistor TR 3 is also turned off.
따라서, 정전압다이오드(ZD1)에 저전위가 인가되어 오프되므로 트랜지스터(TR4)가 오프되고, 트랜지스터(TR5)도 오프되어 제어신호 출력단자(OUT)에는 저전위가 출력되며, 전원스위치는 개방되어 텔레비젼수상기에는 전원이 인가되지 않게 된다.Accordingly, since the low potential is applied to the constant voltage diode ZD 1 and turned off, the transistor TR 4 is turned off, the transistor TR 5 is turned off, and the low potential is output to the control signal output terminal OUT. It is opened so that no power is applied to the television receiver.
이상에서 설명한 바와 같이 본 고안은 비디오 카세트 레코더에서 출력되는 영상신호를 이용하여 텔레비젼 수상의 전원을 자도으로 제어하므로 사용자의 번거로움을 제거하게 되는 효과가 있다.As described above, the present invention has the effect of eliminating user's hassle by controlling the power of the television set by using the video signal output from the video cassette recorder.
Claims (1)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR2019860010963U KR900002362Y1 (en) | 1986-07-25 | 1986-07-25 | Automatic power control circuit for television |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR2019860010963U KR900002362Y1 (en) | 1986-07-25 | 1986-07-25 | Automatic power control circuit for television |
Publications (2)
Publication Number | Publication Date |
---|---|
KR880003680U KR880003680U (en) | 1988-04-14 |
KR900002362Y1 true KR900002362Y1 (en) | 1990-03-22 |
Family
ID=19254161
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR2019860010963U KR900002362Y1 (en) | 1986-07-25 | 1986-07-25 | Automatic power control circuit for television |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR900002362Y1 (en) |
-
1986
- 1986-07-25 KR KR2019860010963U patent/KR900002362Y1/en not_active IP Right Cessation
Also Published As
Publication number | Publication date |
---|---|
KR880003680U (en) | 1988-04-14 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR900002362Y1 (en) | Automatic power control circuit for television | |
KR880000100B1 (en) | Video disc player having improved squelch system | |
JPS6154310B2 (en) | ||
KR0176628B1 (en) | Croma burst detection system | |
EP0298488B1 (en) | Video signal processing circuit for VTR signal | |
US4357628A (en) | Video disc player with burst remover | |
KR890005751Y1 (en) | Picture signal control circuit | |
KR940008704Y1 (en) | Automatic selecting circuit of video signals | |
US4500931A (en) | Signal sampling gate circuit | |
KR910004622Y1 (en) | Automatic selective circuit of video system | |
JPS6333408Y2 (en) | ||
JP3282419B2 (en) | Signal detection device | |
KR890004240Y1 (en) | White noise extinguishment system | |
KR900002871Y1 (en) | Recording control circuit of video tape recorder | |
KR900000375Y1 (en) | Switching circuit of televideo | |
KR900005144Y1 (en) | Synchronizing distortion compensating circuit | |
KR900000566Y1 (en) | Dc regenerating circuits of television | |
KR870000980Y1 (en) | Noise signal elimination circuit when vtr records | |
KR930006382Y1 (en) | Mute circuit of a video-program mode | |
KR910006566Y1 (en) | Audio mute circuit | |
KR910003092Y1 (en) | Signal selecting circuit of dual system | |
KR860002167Y1 (en) | Tv/audio signal swiching circuit | |
KR900001875Y1 (en) | Correcting apparatus of synchronizing signal level for vcr | |
KR930008447Y1 (en) | Color sub-carrier signal synchronization circuit for sub-picture of tv | |
KR880000816Y1 (en) | Television broadcasting signal and vtr reproducing signal modulating circuit |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E701 | Decision to grant or registration of patent right | ||
REGI | Registration of establishment | ||
FPAY | Annual fee payment |
Payment date: 19981221 Year of fee payment: 10 |
|
LAPS | Lapse due to unpaid annual fee |