KR900000766Y1 - 영상신호 증폭회로 - Google Patents

영상신호 증폭회로 Download PDF

Info

Publication number
KR900000766Y1
KR900000766Y1 KR2019870006746U KR870006746U KR900000766Y1 KR 900000766 Y1 KR900000766 Y1 KR 900000766Y1 KR 2019870006746 U KR2019870006746 U KR 2019870006746U KR 870006746 U KR870006746 U KR 870006746U KR 900000766 Y1 KR900000766 Y1 KR 900000766Y1
Authority
KR
South Korea
Prior art keywords
transistor
video signal
resistor
collector
amplifying circuit
Prior art date
Application number
KR2019870006746U
Other languages
English (en)
Other versions
KR880022929U (ko
Inventor
이강우
Original Assignee
주식회사금성사
구자학
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 주식회사금성사, 구자학 filed Critical 주식회사금성사
Priority to KR2019870006746U priority Critical patent/KR900000766Y1/ko
Publication of KR880022929U publication Critical patent/KR880022929U/ko
Application granted granted Critical
Publication of KR900000766Y1 publication Critical patent/KR900000766Y1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/14Picture signal circuitry for video frequency region
    • H04N5/148Video amplifiers

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Processing Of Color Television Signals (AREA)

Abstract

내용 없음.

Description

영상신호 증폭회로
제1도는 종래의 영상신호 증폭회로도,
제2도는 본 고안의 영상신호 증폭회로도,
* 도면의 주요부분에 대한 부호의 설명
TR21-TR21: 트랜지스터 R21-R38: 저항
C21,-C23: 콘덴서 VR2: 가변저항
본 고안은 합성 모노 모니터에 있어서, 영상신호를 증폭 하는 영상신호 중폭회로에 관한 것이다.
종래의 영상신호 증폭회로는 제1도에 도시한 바와 같이 영상신호 입력단자(YC)를 접지저항(R1) 및 콘덴서(C1)를 통해 저항(R2, R3) 및 트랜지스터(TR1)의 베이스에 접속하여 트랜지스터(TR1)의 콜렉터를 저항(R4)및 트랜지스터(TR2)의 베이스에 접속하고, 트랜지스터(TR2)의 콜렉터는 콘덴서(C2) 및 저항(R8)을 통해 콘트라스트 조절용 가변저항(VR1)에 접속하며 그 가변저항(VR1)의 가변단자는 저항(R9)을 통해 저항(R10, R11)에 접속하여 그 접속점으로 영상신호가 출력되게 구성하였다.
이와 같이 구성된 종래의 영상신호 증폭회로는 전원단자(Vcc)에 전원이 인가되고, 영상신호 입력단자(YC)로 영상신호가 입력되면, 그 입력된 영상신호는 편향부에 입력되어 영상신호에 포함된 동기신호가 전자빔을 편향시킴과 아울러 콘덴서(C1)를 통해 트랜지스터(TR1)의 베이스에 인가되어 증폭되고, 트랜지스터(TR2)에 의해 다시 증폭된 후, 콘덴서(C2) 및 저항(R8)을 통해 가변저항(VR2)에 인가되어 가변저항(VR2)의 가변에 따라 콘트라스트가 조절되고, 그 콘트라스트가 조절된 영상신호는 저항(R9)을 통한 후 전원단자(Vcc)이 전원을 저항(R10, R11)으로 분할한 일정 직류전압과 합쳐진 후 출력된다.
그러나, 이와 같은 종래의 영상신호 증폭회로는 입력되는 영상신호를 바로 편향부에 인가하여 영상신호의 동기 신호로 편향되게 하므로 편향동작이 매우 불안정하고, 또한 입력되는 영상신호가 불안정하거나 또는 잡음신호가 혼합되어 있어도, 바로 증폭되어 출력되므로 영상신호의 파상이 깨끗하지 못한 결함이 있었다.
본 고안은 이와 같은 종래의 결함을 감안하여, 입력되는 영상신호에 포함되어 있는 잡음신호를 제저항은물론 영상신호의 레벨을 일정하게 유지시켜 편향부에 인가하게 안출한 것으로, 이를 첨부된 제2도의 도면에 의하여 상세히 설명하면 다음과 같다.
제2도에 도시한 비와 같이 영상신호 입력단자(YC)를 점지 저항(R21) 및 콘덴서(C12)를 통해 저항(R22, R23)및 트랜지스티(TR21)의 베이스에 접속하여 트랜지스터(TR21)의 에미터들 저항(R25)을 통해 저항(R24)에 접속함과 아울러 그 접속점을 저항(R26)(R27)을 통해 트랜지스터(TR22, TR23)의 베이스에 접속하여 트랜지스터(TR22)의 콜렉터는 편향부에 접속하고 트랜지스터(TR23)의 에미터에는 콘트라스트 조절용 가변저항(VR2) 및 저항(R31)을 직렬로 접속하여 가변저항(VR2)의 가변단자를 저항(R32) 및 콘덴서(C22)를 통해 저항(R33, R34) 및 트랜지스터(TR24)의 베이스에 접속하며, 트랜지스터(TR26)의 콜렉터는 저항(R35) 및 트랜지스터(TR25)의 베이스에 접속하여 트랜지스터(TR26)의 콜렉터를 콘덴서(C23)를 통해 트랜지스터(TR26)의 베이스에 접속한 것이다. 이와 같이 구성된 본 고안의 작용효과를 상세히 설명하면 다음과 같다.
전원단자(Vcc)에 전원이 인가되고, 영상신호 입력단자(YC)루 영상신호가 입력되면, 그 입력된 영상신호는 콘덴서(C24)를 통해 트랜지스터(TR24)의 베이스에 인가되어 트랜지스터(TR21)의 에미터에는 증폭된 동상의 영상 신호가 출력되고, 그 출력된 영상 신호는 저항(R24, R25)에 의해 분할된 후 저항(R26, R27)을 통해 트랜지스터(TR22, TR23)의 베이스에 인가되며 이때 트랜지스터(TR22)는 버퍼로 동작하므로 트랜지스터(TR22)의 쿨렉터에는 일정레벨의 영상신호가 출력되어 편향부에 입력되며, 또한 트랜지스터(TR2)도 버퍼로 동작되어 그의에미터에 일정렐벨의 영상 신호가 출력되며, 그 출력된 영상 신호는 가변저항(VR2)에 의해 콘트라스트가 조설된후 트랜지스티(TR24)(TR25)에 의해 증폭되고, 버퍼로 동작하는 트랜지스터(TR26)를 통해 출력된다.
이상에 실명한 바와 같이 본고안은 입력듸는 영상신호의 레벨을 일정하게 하므로 출력되는 영상신호가 안정하여 화상이 깨끗하게 츨력됨은 물론 펀향부에 인가되는 영상신호의 레벨이 일정하여 편향동작이 원활한 효과가 있다.

Claims (1)

  1. 영상신호입력단자(YC)가 베이스측에 접속된 트랜지스터(TR21)의 에미터를 버퍼로 동작되는 트랜지스터(TR22)(TR23)의 베이스측에 접속하여 트랜지스터(TR22)의 콜렉터는 편향부에 접속하고, 트랜지스터(TR23)의 에미터에는 콘트라스 조절용 가변저항(VR2)및 저항(R31)을 직렬 접속하고, 그 가변저항(VR2)의 가변단자는 트랜지스터(TR25)의 베이스측에 접속하여 그의 콜렉터를 트랜지스터(TR24)의 베이스에 접속하며, 트랜지스터(TR25)의 콜렉터는 버퍼로 동작되는 트랜지스터(TR26)의 베이스측에 접속하여 구성함을 특징으로 하는 영상신호 증폭회로.
KR2019870006746U 1987-05-04 1987-05-04 영상신호 증폭회로 KR900000766Y1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR2019870006746U KR900000766Y1 (ko) 1987-05-04 1987-05-04 영상신호 증폭회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR2019870006746U KR900000766Y1 (ko) 1987-05-04 1987-05-04 영상신호 증폭회로

Publications (2)

Publication Number Publication Date
KR880022929U KR880022929U (ko) 1988-12-27
KR900000766Y1 true KR900000766Y1 (ko) 1990-01-30

Family

ID=19262502

Family Applications (1)

Application Number Title Priority Date Filing Date
KR2019870006746U KR900000766Y1 (ko) 1987-05-04 1987-05-04 영상신호 증폭회로

Country Status (1)

Country Link
KR (1) KR900000766Y1 (ko)

Also Published As

Publication number Publication date
KR880022929U (ko) 1988-12-27

Similar Documents

Publication Publication Date Title
CA1115360A (en) Pwm signal power amplifier
KR920015740A (ko) 주파수 2배 및 믹싱 회로
US3557305A (en) Dc restoration and white clipping circuit for video recorder
KR900000766Y1 (ko) 영상신호 증폭회로
JPH0237129B2 (ko)
US4275417A (en) Aperture correction signal processing circuit
JP2558253B2 (ja) 温度補償型カレントスイツチ回路
US4274058A (en) Amplifier with separate AC and DC feedback loops
US4203056A (en) Vertical deflection circuit
US4414574A (en) Video amplifier with blank stretching
KR910006481Y1 (ko) 텔레비젼의 비데오 시그널 입력회로
US4985685A (en) Detector circuit including current attenuating circuit and capacitor
JPS6342595Y2 (ko)
JPH062349Y2 (ja) Ecl回路
KR900005945Y1 (ko) 모니터의 영상 신호 중간 증폭회로
KR900006312Y1 (ko) Tv/vtr 장치용 영상신호 보상장치
JPS607588Y2 (ja) 水平偏向回路
JP2501568Y2 (ja) 受像機
JP2821606B2 (ja) バッファ回路
KR920000924Y1 (ko) 휘도신호의 블랭킹 레벨 보상회로
JPS55153108A (en) Integrated circuit for video head amplifier
KR880000817Y1 (ko) 이중휘도 영상처리회로
KR930006833Y1 (ko) 차동증폭기를 이용한 듀얼 발진회로
KR920008112Y1 (ko) Tv용 비데오 앰프의 노이즈 출력 방지 회로
KR800001108B1 (ko) 앰프

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
REGI Registration of establishment
FPAY Annual fee payment

Payment date: 19951226

Year of fee payment: 7

LAPS Lapse due to unpaid annual fee