KR890011260A - 데이터통신 인터페이스회로 - Google Patents

데이터통신 인터페이스회로 Download PDF

Info

Publication number
KR890011260A
KR890011260A KR870014505A KR870014505A KR890011260A KR 890011260 A KR890011260 A KR 890011260A KR 870014505 A KR870014505 A KR 870014505A KR 870014505 A KR870014505 A KR 870014505A KR 890011260 A KR890011260 A KR 890011260A
Authority
KR
South Korea
Prior art keywords
data
circuit
sdlc
transmission
modem
Prior art date
Application number
KR870014505A
Other languages
English (en)
Other versions
KR900004663B1 (ko
Inventor
정광영
Original Assignee
안시환
삼성전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 안시환, 삼성전자 주식회사 filed Critical 안시환
Priority to KR1019870014505A priority Critical patent/KR900004663B1/ko
Publication of KR890011260A publication Critical patent/KR890011260A/ko
Application granted granted Critical
Publication of KR900004663B1 publication Critical patent/KR900004663B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L7/00Arrangements for synchronising receiver with transmitter
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L61/00Network arrangements, protocols or services for addressing or naming

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Communication Control (AREA)

Abstract

내용 없음

Description

데이터통신 인터페이스회로
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 본 발명에 따른 회로도.
제2도는 본 발명의 회로동작에 다른 전송데이터의 송신순서도.
제3도는 본 발명의 회로동작에 따른 비동기 프레임의 수신순서도.
* 도면의 주요부분에 대한 부호의 설명
10 : 콘트롤러 20 : 램
30 : SDLC 회로 40 : UART
51-54 : 트랜스미션 게이트

Claims (1)

  1. 데이터의 변복조기능을 수행하는 모뎀을 구비하여 이루어진 통신인터페이스 회로에 있어서, 단말기의 인터페이스와 접속되어 있고, 비동기적으로 전송된 단위전송데이터 PDU에 의해 데이터링크층에 대한 5분류통신방식을 설정하며, 5분류중 동기 전이중 통신방식이면 SDLC 프로토콜에 의해 SDLC 형식의 프레임 단위로 데이터 송수신이 수행되도록 SDLC회로(30)가 동작되게 하고, 5분류중 비동기 반이중 통신방식 또는 비동기 전이중 통신방식이면 BSC 형식의 프레임에 FCS를 부가한 BSC 형식의 특정프레임단위로 데이터 송수신이 수행되도록 UART회로(40)가 동작되게 하는 인터페이스 제어 수단을 구비한 콘트롤러(10)와, 상기 콘트롤러(10)에 연결되어 있는 어드레스와 데이터를 공통으로 연결하여 송수신하는 데이터를 일시 저장하는 램(20)과, 상기 어드레스버스와 데이터버스를 공통으로 연결하여 모뎀장치의 데이터전송을 SDLC 형식의 프레임 단위로 수행하는 SDLC회로(30)와, 상기 어드레스버스와 데이터버스를 통통으로 연결하여 모뎀장치와의 데이터 전송을 BSC 형식의 프레임에 FCS를 부가한 특정프레임 단위로 수행될 때 인에이블되는 UART회로(40)와, 상기 SDLC회로(30)와 모뎀과의 데이터 전송을 제어하는 트랜스미션게이트(51, 53)와, 상기 UART회로(40)와 모뎀과의 데이터 전송을 제어하고 또한 상기 트랜스미션게이트(51, 53)와는 상호 선택동작되게 한 트랜스미션게이트(52, 54)를 구비하여 구성됨을 특징으로 하는 데이터통신 인터페이스회로.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019870014505A 1987-04-18 1987-04-18 데이터통신 인터페이스회로 KR900004663B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019870014505A KR900004663B1 (ko) 1987-04-18 1987-04-18 데이터통신 인터페이스회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019870014505A KR900004663B1 (ko) 1987-04-18 1987-04-18 데이터통신 인터페이스회로

Publications (2)

Publication Number Publication Date
KR890011260A true KR890011260A (ko) 1989-08-14
KR900004663B1 KR900004663B1 (ko) 1990-07-02

Family

ID=19267083

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019870014505A KR900004663B1 (ko) 1987-04-18 1987-04-18 데이터통신 인터페이스회로

Country Status (1)

Country Link
KR (1) KR900004663B1 (ko)

Also Published As

Publication number Publication date
KR900004663B1 (ko) 1990-07-02

Similar Documents

Publication Publication Date Title
US4688035A (en) End user data stream syntax
TW346575B (en) Computer system providing a universal architecture adaptive to a variety of processor types and bus protocols
KR890011260A (ko) 데이터통신 인터페이스회로
Cisco Configuring Synchronous Serial Ports
US4282399A (en) Shared maintenance terminal system
EP1120696A3 (de) Verfahren zur Datenübertragung von und zu CNC gesteuerten Maschinensteuerungen
KR910003475A (ko) 시퀀스 제어장치
JP2601453Y2 (ja) シリアル通信システム
KR900013751A (ko) 사설교환기 시스템과 유지보수용 퍼스널 컴퓨터간의 통신방법
KR0154482B1 (ko) 버퍼를 이용한 그로벌버스 정합장치
KR880011680A (ko) 하이레벨 데이타 링크 제어기와 모뎀간의 인터페이싱 방법 및 회로
KR940008369A (ko) 종합 정보 통신망에서의 팩시밀리의 동시 송수신을 위한 주제어부와 통신 제어부와의 인터페이스 방법
KR910001574A (ko) Rs-232c의 다중통로 제어장치 및 방법
KR910002172A (ko) 비 고정된 마스터/슬레이브 시스템의 멀티플 통신방법 및 회로
KR20000028414A (ko) 슬라이딩 윈도우 프로토콜에서 고백엔 에이알큐방법
CS234903B1 (cs) Zapojení stykového zařízení sériového vstupu a výstupu počítače na jednotnou dálnopisnou síť
KR910021057A (ko) 단말기 상호간의 시리얼 통신방법
KR930022775A (ko) 패킷 교환을 위한 리셋 처리 방법
DE68922980D1 (de) Steuerungssystem für Duplex-Übertragungskanäle.
KR920019127A (ko) Mhs연결을 위한 rts 구현방법 및 회로
KR930011597A (ko) 비동기 방식을 이용한 문서통신 처리장치와 호스트 컴퓨터간의 접속장치 및 그 제어방법
KR960027715A (ko) 다중 프로세서들을 지원하는 광대역 종합정보 통신망 터미널 정합장치 및 그 운용방법
KR890000983A (ko) 컴퓨터와 텔렉스회선과의 한글영문데이타 송수신 방법 및 장치
KR20020085421A (ko) 브랜치 프로세서의 중속루프 인터페이스 장치
JPS62104249A (ja) ブレ−ク信号送信方式

Legal Events

Date Code Title Description
A201 Request for examination
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20070611

Year of fee payment: 18

EXPY Expiration of term