KR890008733Y1 - 전원주파수 판별회로 - Google Patents

전원주파수 판별회로 Download PDF

Info

Publication number
KR890008733Y1
KR890008733Y1 KR2019870002760U KR870002760U KR890008733Y1 KR 890008733 Y1 KR890008733 Y1 KR 890008733Y1 KR 2019870002760 U KR2019870002760 U KR 2019870002760U KR 870002760 U KR870002760 U KR 870002760U KR 890008733 Y1 KR890008733 Y1 KR 890008733Y1
Authority
KR
South Korea
Prior art keywords
counter
signal
frequency
output
output terminal
Prior art date
Application number
KR2019870002760U
Other languages
English (en)
Other versions
KR880018376U (ko
Inventor
조영희
Original Assignee
삼성전자주식회사
한형수
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자주식회사, 한형수 filed Critical 삼성전자주식회사
Priority to KR2019870002760U priority Critical patent/KR890008733Y1/ko
Publication of KR880018376U publication Critical patent/KR880018376U/ko
Application granted granted Critical
Publication of KR890008733Y1 publication Critical patent/KR890008733Y1/ko

Links

Classifications

    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R23/00Arrangements for measuring frequencies; Arrangements for analysing frequency spectra
    • G01R23/02Arrangements for measuring frequency, e.g. pulse repetition rate; Arrangements for measuring period of current or voltage
    • G01R23/15Indicating that frequency of pulses is either above or below a predetermined value or within or outside a predetermined range of values, by making use of non-linear or digital elements (indicating that pulse width is above or below a certain limit)

Landscapes

  • Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • General Physics & Mathematics (AREA)
  • Measuring Frequencies, Analyzing Spectra (AREA)

Abstract

내용 없음.

Description

전원주파수 판별회로
제1도는 본 고안의 전원주파수 판별회로.
제2도는 제1도의 주요회로 부분에서의 동작을 나타내는 펄스 파형도이다.
* 도면의 주요부분에 대한 부호의 설명
TRS : 트랜스 RF : 정류기
REG : 레규레이터 D1 : 다이오드
AN1,AN2 : 아날로그 스위치 CT1-CT2 : 카운터
G1,G2 : 논리게이트 R1-R4 : 저항
C1-C4 : 콘덴서
본 고안은 전원 주파수 판별회로에 관한 것이다.
전원은 국가별로 다양하기 때문에 디지탈 시스템을 사용시에는 인가되는 전원주파수, 즉, 50HZ또는 60HZ의 주파수를 판별해야 하는 필요성이 있다.
이에 따라, 전원주파수가 판별되어야만이 디지탈시스템의 오동작을 방지할 수 있는데, 종래의 주파수 판별회로는 주파수 선택 스위치를 사용함에 따른 조작이 번거로움과 회로구성의 복잡성에 따른 생산가격이 높아지고, 또한 전자제품의 소형화 추세에 부응하지 못하는 결점이 있었다.
따라서, 본 고안은 상기한 결점을 해결하기 위해 인가되는 전원의 주파수를 카운트와 기준 주파수를 카운트하는 카운터의 출력신호를 비교하여서 전원 주파수가 50HZ임을 판별하는 신호가 출력되도록하여, 자동으로 전원주파수를 판별하는 회로를 제공함에 그 목적이 있다.
이하, 본 고안의 실시예를 첨부도면에 의거하여 설명한다.
제1도에서, 외부 교류전원(AC)은 트랜스(TRS)를 거쳐 전압 강하되어서 브릿지 다이오드 정류기(RF)와 레규레이터(REG) 및 콘덴서(C1,C2)에 의해 정류 평활된다.
상기한 정류 평활된 직류전압(Vcc)은 이 전원 회로와 연결된 디지탈 시스템(도면에 도시되어 있지 않음)에 인가됨과 동시에 본 고안인 전원주파수 판별회로에 인가되는데, 이 전원(Vcc)은 콘덴서(C4)와 접지된 저항(R4)으로 구성된 미분회로에 의해 미분신호로 변하여서 카운터(CT1,CT2)의 리세트단자에 인가되어 리세트시킨다.
이때, 기준신호발생용 카운터(CT2)의 출력단(Q7)에서 출력되는 논리 "0"(로우레벨전암) 신호가 반전게이트(G1)에의해 논리 "1"(하이레벨전압) 신호로 반전되면서 아날로그 스위치(AN1)를 "온"시킨다.
이와 동시에 트랜스(TRS)의 2차측 코일에 유기된 전원주파수신호가 역바이어스로 연결된 다이오드(D1)와 아날로그 스위치(AN1)를 통해 카운터(CT1)의 동기단자(CK)에 인가된다.
즉, 전원주파수는 정현파로서 일전 주기의 하이 또는 로우신호가 상기 다이오드(D1)의 캐소드에 인가되기 때문에 다이오드(D1)가 도통 및 부도통되어서, 아날로그 스위치(AN1)를 통하여 카운터(CT1)의 단자(CT)로 제공되는 신호는 펄스로 인가되는 것이다.
따라서, 카운터(CT1)에서는 아날로그스위치(AN1)가 "온"될 때에 트랜스(TRS)를 통해 인가되는 전원주파수의 주기가 반복될 때마다 발생되는 펄스를 카운트(Count)한다.
한편, 전원회로에서 출력되는 전원(Vcc)을 인가하는 미분회로에 의해 리세트되는 카운터(CT2)는 저항(R3)과 콘덴서(C3)를 병렬 연결하여 설정된 시정수에 의해 55Hz주파수의 기준신호가 발진되어 이 발진신호로 카운트되는데, 카운터(CT2)의 출력단(Q7)에 논리 "1"신호가 출력될때 아날로그 스위치(AN1)는 반전게이트(G1)의 반전신호에 의해 "오프"되어서 카운터(CT1)는 동작되지 않지만 카운터(CT2)의 동기단자(CK)와 기준신호발생용 저항(R3)사이의 일단에 연결된 아날로그 스위치(AN2)를 "온"시킨다.
이때, 기준신호발생용 콘덴서(C3)와 저항(R3)에 의해 발생되는 발진신호가 카운터(CT2)의 동기단자에 인가되지 않고 아날로그 스위치(AN2)를 통해 접지로 흐르기 때문에 카운터(CT2)도 전원주파수를 카운트하는 카운터(CT1)와 아울러 동시에 카운트되지 않는다.
이와같이 카운터(CT1,CT2)는 동시에 리세트되고 또한 동시에 카운트된다.
그리고, 각 카운터(CT1,CT2)의 출력단(Q7)에서 출력되는 신호는 앤드게이트(G2)에 인가되어 비교되는데, 55Hz 주파수의 발진신호에 의해 카운트되는 카운터(CT2)의 출력단(Q7)에서 논리 "1"신호가 출력될때 카운터(CT2)의 출력단(Q7)에서 논리 "1"신호가 출력될때 카운터(CT1)의 출력단(Q7)에서 출력되는 신호에 따라 앤드게이트(G2)의 출력신호가 결정된다.
즉, 트랜스(TRS)를 통해 인가되는 전원주파수가 제2(c)도와 같은 50Hz 일 경우, 제2(a)도와 같은 55Hz주파수로 발진되어 카운트된 카운터(CT2)의 출력단(Q7) 신호가 논리 "1"이 될때 50Hz 주파수로 카운트된 카운터(CT1)의 출력단(Q7)의 신호는 제2(e)도와 같이 논리 "0"이 되어서 앤드게이트(G2)의 출력신호는 논리"0"이되고, 반면에 전원주파수가 제2(b)도와 같은 60Hz일 경우, 제2(a)도에 도시한바와 같은 55Hz주파수로 발진되어 카운트된 카운터(CT2)의 출력단(Q7) 신호가 논리 "1"이 될때 60Hz 주파수로 카운트된 카운터(CT1)의 출력단(Q7) 신호는 제2(d)도와 같이 논리 "1"이 되어서 앤드게이트(G2)의 출력신호는 논리 "1"이 된다.
즉, 상기의 카운터(CT1),(CT2)는 각각 카운트업 되어서 최종 출력단(Q7)을 통하여 논리신호가 출력되는 것이기 때문에 동기 신호의 주파수의 크기에 따라 카운터업되는 동작(즉, 동기)이 다르게 동기된다.
예를들어, 카운터(CT2)는 동기펄스의 주파수가 55Hz로 설정되어 동기되기 때문에 전원 주파수로 동기되는 카운터(CT1)는 인가되는 동기펄스의 주파수가 상기 55Hz의 동기펄스의 주파수보다 크면 카운터(CT2)의 출력단(Q7)에서 하이신호가 출력되 때 이미 출력단(Q7)을통해 하이신호를 출력하고, 이와 반대로 55Hz의 주파수보다 작으면 카운터(CT2)의 출력단(Q7)에서 히이신호가 출력될 때에는 카운터(CT1)의 출력단(Q7)에서 로우신호가 출력되는 것이다.
따라서, 인가되는 외부 교류전원의 주파수 50Hz일 경우에는 앤드게이트(G2)에서는 논리 "0"의 주파수 판별신호 출력하고, 전원주파수가 60Hz일 경우에는 논리 "1"의 신호를 출력시킨다.
이상과 같은 본 고안에 의하면 자동으로 전원주파수의 판별을 함으로써 디지탈시스템에 응용할 수 있다.

Claims (1)

  1. 교류전원(AC)이 트랜스(TRS)와 정류기(RF)및 레규레이터(REG)로 구성된 전원회로를 통해 직류전원(Vcc)으로 변환되게 하는 전원회로를 구비하는 디지탈 시스템에 있어서, 상기한 직류전원(Vcc)을 미분신호로 변환하여 카운터(CT1,CT2)를 리세트 시키는 콘덴서(C4)와 저항(R4)으로 구성된 미분회로와, 리세트된 카운터(CT2)의 출력신호가 반전게이트(G1)에 의해 반전되어서 아날로그 스위치(AN1)를 제어함에 따라 전압강압용 트랜스(TRS)의 2차측 코일에 유기된 전원주파신호가 역바이어스의 다이오드(D1)와 아날로그스위치(AN1)를 거쳐 인가되면서 카운트되는 카운터(CT1)와, 콘덴서(C3)와 저향(R3)을 병렬연결시킨 기준신호 발생회로에서 발진된 55Hz주파수에 의해 카운트되는 카운터(CT2)와, 카운터되는 카운터(CT2)의 출력단(Q7) 신호가 기준신호 발생회로와 연결된 아날로그스위치(AN2)를 제어함에 따라 카운트 동작이 중지된 카운터(CT1,CT2)의 각출력단(Q7) 신호를 논리곱하여 비교하는 앤드게이트(G2)로 이루어져서, 트랜스(TRS)를 통해 인가되는 전원주파수(50Hz 또는 60Hz)에 따라 앤드게이트(G2)의 출력단에 주파수 판별신호가 출력되게함을 특징으로 하는 전원주파수 판별회로.
KR2019870002760U 1987-03-04 1987-03-04 전원주파수 판별회로 KR890008733Y1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR2019870002760U KR890008733Y1 (ko) 1987-03-04 1987-03-04 전원주파수 판별회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR2019870002760U KR890008733Y1 (ko) 1987-03-04 1987-03-04 전원주파수 판별회로

Publications (2)

Publication Number Publication Date
KR880018376U KR880018376U (ko) 1988-10-28
KR890008733Y1 true KR890008733Y1 (ko) 1989-11-30

Family

ID=19260283

Family Applications (1)

Application Number Title Priority Date Filing Date
KR2019870002760U KR890008733Y1 (ko) 1987-03-04 1987-03-04 전원주파수 판별회로

Country Status (1)

Country Link
KR (1) KR890008733Y1 (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101010688B1 (ko) * 2004-02-03 2011-01-24 엘지전자 주식회사 입력전원의 전압 및 주파수 감지회로

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101010688B1 (ko) * 2004-02-03 2011-01-24 엘지전자 주식회사 입력전원의 전압 및 주파수 감지회로

Also Published As

Publication number Publication date
KR880018376U (ko) 1988-10-28

Similar Documents

Publication Publication Date Title
US3319147A (en) Variable frequency, variable wave form inverter
US4804916A (en) Input voltage compensated, microprocessor controlled, power regulator
GB1528334A (en) Inverter control circuit
KR890008733Y1 (ko) 전원주파수 판별회로
FI894654A0 (fi) Linjeavboejningskrets foer ett bildroer.
GB1483201A (en) Inverter arrangements
US4707775A (en) Free running current supply for a monitor
JP2795956B2 (ja) 位相制御回路
EP0457807B1 (en) Waveform generation and control
KR930006135Y1 (ko) 펄스 발생회로
SU949520A1 (ru) Измерительный преобразователь напр жени
KR880002505Y1 (ko) 전압변환회로
SU411376A1 (ko)
SU1683158A1 (ru) Преобразователь посто нного напр жени в переменное квазисинусоидальное напр жение
KR900001446Y1 (ko) 계단파를 이용한 아날로그-디지탈 변환기
US3950692A (en) Method and device for d.c. voltage regulation across load
KR0168082B1 (ko) 디지탈 펄스폭변조신호 발생장치
KR920002121B1 (ko) 다이리스터 위상제어장치
KR890001043Y1 (ko) 교류전압 정류회로
JPH0753279Y2 (ja) ネオン装置
SU619867A1 (ru) Преобразователь напр жени переменного тока в посто нное
SU1359892A1 (ru) Генератор колебаний треугольной формы
JPS5913416A (ja) 波形整形回路
JPH0270266A (ja) 共振式スイッチング電圧変換装置
KR850000186B1 (ko) 교류정전압 발생회로

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
REGI Registration of establishment
LAPS Lapse due to unpaid annual fee