KR890006632Y1 - Noise reduction circuit of vcr - Google Patents

Noise reduction circuit of vcr Download PDF

Info

Publication number
KR890006632Y1
KR890006632Y1 KR2019860010631U KR860010631U KR890006632Y1 KR 890006632 Y1 KR890006632 Y1 KR 890006632Y1 KR 2019860010631 U KR2019860010631 U KR 2019860010631U KR 860010631 U KR860010631 U KR 860010631U KR 890006632 Y1 KR890006632 Y1 KR 890006632Y1
Authority
KR
South Korea
Prior art keywords
transistor
capacitor
resistor
collector
switch
Prior art date
Application number
KR2019860010631U
Other languages
Korean (ko)
Other versions
KR880003284U (en
Inventor
성관희
Original Assignee
주식회사금성사
구자학
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 주식회사금성사, 구자학 filed Critical 주식회사금성사
Priority to KR2019860010631U priority Critical patent/KR890006632Y1/en
Publication of KR880003284U publication Critical patent/KR880003284U/en
Application granted granted Critical
Publication of KR890006632Y1 publication Critical patent/KR890006632Y1/en

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/24Signal processing not specific to the method of recording or reproducing; Circuits therefor for reducing noise
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/10Digital recording or reproducing
    • G11B20/10527Audio or video recording; Data buffering arrangements

Landscapes

  • Engineering & Computer Science (AREA)
  • Signal Processing (AREA)
  • Multimedia (AREA)
  • Amplifiers (AREA)

Abstract

내용 없음.No content.

Description

비디오 카세트 레코더의 잡음 방지회로Noise protection circuit of video cassette recorder

첨부된 도면은 본 고안의 잡음 방지회로이다.The accompanying drawings are the noise preventing circuit of the present invention.

* 도면의 주요부분에 대한 부호의 설명* Explanation of symbols for main parts of the drawings

1 : 음성신호 증폭기 TR1-TR2: 트랜지스터1: Voice signal amplifier TR 1 -TR 2 : Transistor

C1-C4: 콘덴서 R1-R9: 저항C 1 -C 4 : Capacitor R 1 -R 9 : Resistance

D1-D4: 다이오드 SW1: 스위치D 1 -D 4 : Diode SW 1 : Switch

본 고안은 비디오 카세트 레코더에 있어서, 전원을 온·오프할 경우나 변속 모드를 해제할 경우에 발생되는 불규칙적인 음성신호가 스피커로 출력되는 것을 방지하게 한 비디오 카세트 레코더의 잡음 방지회로에 관한 것이다.The present invention relates to a noise reduction circuit of a video cassette recorder in which an irregular audio signal generated when the power supply is turned on or off or when the shift mode is released is output to a speaker.

일반적으로 비디오 카세트 레코더의 전원을 온 및 오프할 경우에 음성신호 증폭기의 전원변동로 인하여 잡음신호가 발생하고, 또한 변속 모드로 동작시킬 경우에 변속 모드의 초기시간에 잡음신호가 발생하지 않으나, 변속모드의 해제시에는 잡음신호가 발생하므로 이를 뮤팅(Muting)시켜야 되나, 종래의 비디오 카세트 레코더의 뮤팅시키지 않고 그대로 출력시켰으므로 스피커로 팝노이즈 잡음신호가 출력되어 사용자에게 불쾌감을 주는 결함이 있었다.In general, when the power of the video cassette recorder is turned on and off, a noise signal is generated due to the power signal change of the audio signal amplifier, and when operating in the shift mode, a noise signal is not generated at the initial time of the shift mode. When the mode is released, a noise signal is generated, so it must be muted. However, since it is output as it is without muting of a conventional video cassette recorder, a pop noise noise signal is output to a speaker, which is unpleasant to the user.

본 고안은 이와 같은 종래의 결함을 감안하여, 전원의 온·오프시 및 변속 모드시 음성신호를 뮤팅 잡음신호가 출력되지 않게 안출한 것으로, 이를 첨부된 도면에 의하여 상세히 설명하면 다음과 같다.The present invention, in view of the above-described conventional defects, the muting noise signal is not outputted to the voice signal during power on, off and shift mode, which will be described in detail with reference to the accompanying drawings.

첨부된 도면에 도시한 바와 같이 변속모드 제어신호 입력단(MU)를 저항(R1) 및 접지콘덴서(C1), 저항(R2)를 통해 저항(R3) 및 트랜지스터(TR1)의 베이스에 접속하여 트랜지스터(TR1)의 콜렉터를 저항(R4)를 통해 저항(R5) 및 트랜지스터(TR2)의 베이스에 접속하고, 트랜지스터(TR2)의 콜렉터는 다이오드(D1) 및 저항(R6) 통해 트랜지스터(TR3)의 베이스에 접속하여 트랜지스터(TR3)의 콜렉터를 음성신호 증폭기(1)의 출력단자에 접속하는 한편, 전원단자(Vcc)를 스위치(SW1)를 통하고, 병렬 접속된 저항(R7) 및 다이오드(D2)을 통해 저항(R9) 및 트랜지스터(TR4)의 베이스에 접속하고, 트랜지스터(TR4)의 에미터에는 콘덴서(C3)를 접속함과 아울러 상기 스위치(SW1)를 다이오드(D3)를 통해 접속하여 트랜지스터(TR4)의 콜렉터를 다이오드(D4)를 통해 상기 다이오드(D1) 및 저항(R6)의 접속점에 접속하여 구성한 것으로, 상기에서 변속모드 제어신호 입력단자(MU)는 변속모드로 재생할 경우에 고전위가 입력되게 하고, 스위치(SW1)는 비디오 카세트 레코더의 전원스위치와 연동되게 한다.As shown in the accompanying drawings, the shift mode control signal input terminal MU is connected via a resistor R 1 , a ground capacitor C 1 , and a resistor R 2 to the base of the resistor R 3 and the transistor TR 1 . connected to via (R 4) resistance to the collector of the transistor (TR 1) resistance (R 5) and connected to the base of the transistor (TR 2) to the collector of the transistor (TR 2) is a diode (D 1) and a resistor (R 6) through the transistor (TR 3) for the connection to the base for connecting the collector of the transistor (TR 3) to the output terminal of the audio signal amplifier (1) on the other hand, the power supply terminal (Vcc) to a switch (SW 1) cylinder and a resistor connected in parallel (R 7) and a diode (D 2) via a resistance (R 9) and the transistor emitter, the capacitor (C 3) for connection to the base of (TR 4) and a transistor (TR 4) junction box as well as the switch (SW 1) for the connection through the diode (D 3) to the collector of the transistor (TR 4) through the diode (D 4) A diode (D 1) and that is configured to connect to the connection point of the resistor (R 6), and the transmission mode control signal input terminal (MU) in the above will be a high potential input for playing a shift mode, a switch (SW 1) is It is linked with the power switch of the video cassette recorder.

이와 같이 구성된 본 고안의 작용효과를 설명하면 다음과 같다.Referring to the effect of the present invention configured as described above are as follows.

전원단자(Vcc)에 전원이 인가되고, 비디오 카세트 레코더의 전원스위치를 단락시켜 그 전원스위치와 연동되는 스위치(SW1)가 단락되면, 전원단자(Vcc)의 전원이 스위치(SW1)를 통하고, 다이오드(D3)를 통해 콘덴서(C3)에 충전되면서 트랜지스터(TR4)의 콜렉터에 인가됨과 아울러 저항(R7)을 통해 콘덴서(C2)에 충전되면서 그 충전된 전압이 저항(R8)(R9)에 의해 분할되어 트랜지스터(TR4)의 베이스에 인가된다.Power is supplied to the power supply terminal (Vcc) and, by short-circuiting the power switch of the video cassette recorder when the switch (SW 1) a short-circuit that works with the power switch, the power supply terminal (Vcc) is powered through a switch (SW 1) of In addition, the charged voltage is applied to the collector of the transistor TR 4 while being charged to the capacitor C 3 through the diode D 3 and charged to the capacitor C 2 through the resistor R 7 . It is divided by R 8 ) (R 9 ) and applied to the base of the transistor TR 4 .

여기서, 콘덴서(C2)의 용량을 콘덴서(C3)의 용량 보다 크게 설정하면, 스위치(SW1)를 다락시킨 초기시간에 일정시간 동안은 트랜지스터(TR4)의 에미터에 인가된 전압이 베이스에 인가된 전압보다 높으므로 트랜지스터(TR4)는 온되어 그의 콜렉터에 고전위가 출력되고, 그 고전위는 다이오드(D4) 및 저항(R6)을 통해 트랜지스터(TR3)의 베이스에 인가되므로 트랜지스터(TR3)는 온되고, 이에따라 음성신호 증폭기(1)에서 출력되는 음성신호는 뮤팅 즉, 트랜지스터(TR3)를 통해 접지된다.Here, when the capacitance of the capacitor C 2 is set larger than that of the capacitor C 3 , the voltage applied to the emitter of the transistor TR 4 is maintained for a predetermined time at the initial time when the switch SW 1 is fallen. Since it is higher than the voltage applied to the base, the transistor TR 4 is turned on and a high potential is output to its collector, and the high potential is applied to the base of the transistor TR 3 through the diode D 4 and the resistor R 6 . Since the transistor TR 3 is turned on, the audio signal output from the voice signal amplifier 1 is grounded through muting, that is, the transistor TR 3 .

이와 같은 상태에서 전원단자(Vcc)의 전원이 콘덴서(C2)에 완전히 충전되면, 트랜지스터(TR4)의 베이스에 인가되는 전압이 높아 트랜지스터(TR4)에 바이어스 전압이 인가되지 못하므로 트랜지스터(TR4)는 오프되고, 이에따라 트랜지스터(TR3)의 베이스에 저전위가 인가되어 오프되므로 음성신호 증폭기(1)에서 출력되는 음성신호는 정상으로 출력된다.Thus when the power of the same conditions as the power supply terminal (Vcc) is fully charged to the capacitor (C 2), a transistor (TR 4) of not increase the voltage applied to the base being the bias voltage applied to the transistor (TR 4) because transistor ( TR 4 ) is turned off, and accordingly a low potential is applied to the base of transistor TR 3 to turn it off, so that the audio signal output from voice signal amplifier 1 is normally output.

이와 같이 스위치(SW1)가 단락되고, 트랜지스터(TR4)(TR3)가 모두 오프되어 음성신호 증폭기(1)의 음성신호가 출력되는 상태에서 전원스위치를 오프시켜 그와 연동되는 스위치(SW1)를 개방하면, 콘덴서(C2)에 충전된 전압이 저항(R8)(R9)에 의해 분할되어 트랜지스터(TR4)의 베이스에 인가됨과 아울러 다이오드(D2)(D3)를 통해 콘덴서(C3)에 충전된 전압과 함께 트랜지스터(TR4)의 에미터에 인가되므로 트랜지스터(TR4)에는 바이어스 전압이 인가되어 온되고, 이에따라 트랜지스터(TR4)의 콜렉터에는 고전위가 출력되어 다이오드(D4) 및 저항(R6)을 통해 트랜지스터(TR3)의 베이스에 인가되므로 트랜지스터(TR3)는 온되고, 음성신호 증폭기(1)에서 출력되는 음성신호는 트랜지스터(TR3)를 통해 접지된다.In this way, the switch SW 1 is short-circuited, the transistors TR 4 and TR 3 are all turned off, and the power switch is turned off while the voice signal of the audio signal amplifier 1 is output. 1 ), the voltage charged in the capacitor C 2 is divided by the resistors R 8 (R 9 ), applied to the base of the transistor TR 4 , and the diode D 2 (D 3 ) is turned on. A bias voltage is applied to the transistor TR 4 because the voltage is charged to the emitter of the transistor TR 4 together with the voltage charged in the capacitor C 3. Accordingly, a high potential is output to the collector of the transistor TR 4 . Is applied to the base of the transistor TR 3 through the diode D 4 and the resistor R 6 , so that the transistor TR 3 is turned on, and the voice signal output from the voice signal amplifier 1 is transistor TR 3 . Grounded through.

한편, 상기와 같이 스위치(SW1)가 단락되고, 음성 신호 증폭기(1)의 출력신호가 정상으로 출력되는 상태에서 사용자가 변속모드로 재생을 하면, 변속모드 제어신호 입력단자(MU)에 고전위가 입력되고, 그 고전위는 저항(R1)을 통해 콘덴서(C1)에 충전되면서 저항(R2)(R3)에 의해 분학되어 트랜지스터(TR1)의 베이스에 인가되며, 콘덴서(C1) 일정전압 이상이 충전되어 트랜지스터(TR1)의 베이스에 인가된 전압이 그의 바이어스 전압 이상이 되면, 트랜지스터(TR1)가 온되어 트랜지스터(TR2)가 온되므로 전원단자(Vcc)의 전원이 트랜지스터(TR2) 및 다이오드(D1), 저항(R6)를 통해 트랜지스터(TR3)의 베이스에 인가되어 그가 온되고, 이에 따라 변속모드로 재생이 음성신호 증폭기(1)에서 출력되는 음성신호는 트랜지스터(TR3)를 통해 접지된다.On the other hand, when the user plays back in the shift mode while the switch SW 1 is short-circuited as described above and the output signal of the audio signal amplifier 1 is normally output, the shift mode control signal input terminal MU is energized. The phase is input, the high potential is charged to the capacitor (C 1 ) through the resistor (R 1 ) while being divided by the resistor (R 2 ) (R 3 ) and applied to the base of the transistor (TR 1 ), C 1) a constant voltage is more than the charging transistor (TR 1) When the voltage applied to the base of at least its bias voltage is a transistor (TR 1) on-transistor (a power supply terminal (Vcc), so TR 2) is on the Power is applied to the base of transistor TR 3 via transistor TR 2 , diode D 1 , and resistor R 6 , which is on, so that reproduction is output from voice signal amplifier 1 in shift mode. The voice signal to be grounded through the transistor TR 3 .

이와 같은 상태에서 사용자가 변속모드를 해제하면 변속 모드 제어신호 입력단(MU)에 저전위가 입력되면, 콘덴서(C1)에 충전된 전압에 의해 일정시간 동안은 트랜지스터(TR1)의 베이스에 계속 바이어스 전압을 인가하게 되므로 트랜지스터(TR1)는 온상태를 유지하여 트랜지스터(TR2)도 온상태를 유지하고, 이에따라 트랜지스터(TR3)도 온상태를 일정시간동안 계속 유지하여 음성신호 증폭기(1)에서 출력되는 신호가 트랜지스터(TR3)를 통해 접지 즉, 변속모드를 해제하여도 일정시간 동안은 속 뮤팅된다.When the user releases the shift mode in such a state, when a low potential is input to the shift mode control signal input terminal MU, the base of the transistor TR 1 continues for a predetermined time due to the voltage charged in the capacitor C 1 . Since the bias voltage is applied, the transistor TR 1 is kept in the on state and the transistor TR 2 is also in the on state. Accordingly, the transistor TR 3 is also kept in the on state for a predetermined time so that the voice signal amplifier 1 is maintained. ) Is muted for a certain time even if the signal output from the signal is grounded through the transistor TR 3 .

이상에서 설명한 바와 같이 본 고안은 전원의 온·오프는 물론 변속 모드의 해제시 일전시간 동안 음성신호를 뮤팅 시키므로 잡음신호가 출력되지 않아 사용자가 보다 쾌적하게 비디오 카세트 레코더를 사용할 수 있는 효과가 있다.As described above, the present invention mutes the audio signal for a full time when the power supply is turned on and off as well as when the shift mode is released. Therefore, the noise signal is not output, so that the user can use the video cassette recorder more comfortably.

Claims (1)

변속 모도 제어신호 입력단자(MU)를 저항(R1)을 통해 콘덴서(C1) 및 트랜지스터(TR1)의 베이스측에 접속하여 트랜지스터(TR1)의 콜렉터를 트랜지스터(TR2)의 베이스측에 접속하고, 트랜지스터(TR2)의 콜렉터는 트랜지스터(TR3)의 베이스측에 접속하여 그의 콜렉터를 음성신호 증폭기(1)의 출력단자에 접속하는 한편, 전원다자(Vcc)에 접속된 스위치(SW1)를 병렬 접속된 저항(R7) 및 다이오드(D2)를 통해 콘덴서(C2) 및 트랜지스터(TR4)의 베이스측에 접속하여 트랜지스터(TR4)의 에미터에는 콘덴서(C3) 및 다이오드(D3)를 통한 상기 스위치(SW1)를 접속하고, 콜렉터는 상기 트랜지스터(TR3)의 베이스측에 접속하여 구성함을 특징으로 하는 비디오 카세트 레코더의 잡음 방지회로.The shift mode control signal input terminal MU is connected to the base side of the capacitor C 1 and the transistor TR 1 through the resistor R 1 , and the collector of the transistor TR 1 is connected to the base side of the transistor TR 2 . a switch connected to the collector of the transistor (TR 2) is connected to the other hand, the power multilateral (Vcc) for connecting its collector connected to the base side of the transistor (TR 3) to the output terminal of the audio signal amplifier (1) to ( the emitter of the SW 1) a parallel-connected resistor (R 7) and a diode (capacitor (C 2) and a transistor (TR 4) and connected to the base side of the transistor (TR 4) through D 2), the condenser (C 3 And a switch (SW 1 ) via a diode (D 3 ), and a collector connected to the base side of the transistor (TR 3 ).
KR2019860010631U 1986-07-21 1986-07-21 Noise reduction circuit of vcr KR890006632Y1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR2019860010631U KR890006632Y1 (en) 1986-07-21 1986-07-21 Noise reduction circuit of vcr

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR2019860010631U KR890006632Y1 (en) 1986-07-21 1986-07-21 Noise reduction circuit of vcr

Publications (2)

Publication Number Publication Date
KR880003284U KR880003284U (en) 1988-04-13
KR890006632Y1 true KR890006632Y1 (en) 1989-09-30

Family

ID=19253978

Family Applications (1)

Application Number Title Priority Date Filing Date
KR2019860010631U KR890006632Y1 (en) 1986-07-21 1986-07-21 Noise reduction circuit of vcr

Country Status (1)

Country Link
KR (1) KR890006632Y1 (en)

Also Published As

Publication number Publication date
KR880003284U (en) 1988-04-13

Similar Documents

Publication Publication Date Title
US3956591A (en) Two-input automatic source selector for stereo entertainment center
KR890006632Y1 (en) Noise reduction circuit of vcr
JPS6145622Y2 (en)
KR910006567Y1 (en) Mute circuit of using free amp
JP2793071B2 (en) Pop noise prevention circuit
KR880001940Y1 (en) Amplifier circuit
KR910002718Y1 (en) Mike recording control device
JPH0525085Y2 (en)
KR950013614B1 (en) Output circuit for audio
US4618834A (en) Variable characteristics amplifier circuit
JP3283284B2 (en) Automatic playback volume correction circuit
KR880000038Y1 (en) Muting circuit
KR880004359Y1 (en) Mode automatic modulating signal generating circuit of vtr
KR890006232Y1 (en) Mute selection circuit at time of preserved record
JPS643363B2 (en)
KR940000648Y1 (en) Pop noise cancelling circuit
KR930000346Y1 (en) Pop noise muting circuit
KR940002970B1 (en) Shock sound preventing circuit
KR940002756Y1 (en) Squelch circuit
JPS59230306A (en) Muting circuit
KR930004592Y1 (en) Audio muting circuit
KR910008267Y1 (en) Monitoring and muting circuit for tape recorder
JPS6240807A (en) Muting circuit
KR930005159Y1 (en) Headphone output circuit of audio amplifier device
JPH0722433B2 (en) Power supply circuit for condenser microphone

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
REGI Registration of establishment
FPAY Annual fee payment

Payment date: 19971229

Year of fee payment: 10

LAPS Lapse due to unpaid annual fee