KR890005518Y1 - Switching circuits of vertical synchronized signal - Google Patents

Switching circuits of vertical synchronized signal Download PDF

Info

Publication number
KR890005518Y1
KR890005518Y1 KR2019860008318U KR860008318U KR890005518Y1 KR 890005518 Y1 KR890005518 Y1 KR 890005518Y1 KR 2019860008318 U KR2019860008318 U KR 2019860008318U KR 860008318 U KR860008318 U KR 860008318U KR 890005518 Y1 KR890005518 Y1 KR 890005518Y1
Authority
KR
South Korea
Prior art keywords
pulse signal
signal
transistor
vertical
diode
Prior art date
Application number
KR2019860008318U
Other languages
Korean (ko)
Other versions
KR880001451U (en
Inventor
정갑연
이윤기
Original Assignee
주식회사 금성사
구자학
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 주식회사 금성사, 구자학 filed Critical 주식회사 금성사
Priority to KR2019860008318U priority Critical patent/KR890005518Y1/en
Publication of KR880001451U publication Critical patent/KR880001451U/en
Application granted granted Critical
Publication of KR890005518Y1 publication Critical patent/KR890005518Y1/en

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/04Synchronising
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K17/00Electronic switching or gating, i.e. not by contact-making and –breaking
    • H03K17/51Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used
    • H03K17/56Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used by the use, as active elements, of semiconductor devices
    • H03K17/60Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used by the use, as active elements, of semiconductor devices the devices being bipolar transistors

Abstract

내용 없음.No content.

Description

수직동기신호 스위칭회로Vertical Synchronous Signal Switching Circuit

제1도는 종래의 스위칭 회로도.1 is a conventional switching circuit diagram.

제2도는 본 고안의 스위칭 회로도.2 is a switching circuit diagram of the present invention.

제3도는 수직동기 신호가 정펄스신호일 경우의 제2도 각부의 파형도.3 is a waveform diagram of each part of FIG. 2 when the vertical synchronization signal is a positive pulse signal.

제4도는 수직동기 신호가 부펄스신호일 경우의 제2도 각부의 파형도.4 is a waveform diagram of each part of FIG. 2 when the vertical synchronization signal is a negative pulse signal.

* 도면의 주요부분에 대한 부호의 설명* Explanation of symbols for main parts of the drawings

TR1, TR2: 트랜지스터 R1-R8: 저항TR 1 , TR 2 : Transistors R 1- R 8 : Resistance

D1-D3: 다이오드 ZD1: 정전압다이오드D 1 -D 3 : Diode ZD 1 : Constant Voltage Diode

C1-C5: 콘덴서 1-3 : 미분기C 1 -C 5 : Condenser 1-3: Differential

본 고안은 입력되는 수직동기신호가 정펄스신호나 부펄스신호에 관계없이 출력측으로는 부펄스신호가 출력되게 하는 수직동기신호 스위칭회로에 관한 것이다.The present invention relates to a vertical synchronous signal switching circuit for inputting a vertical synchronous signal to output a negative pulse signal to an output side irrespective of a positive pulse signal or a negative pulse signal.

종래에는 수직동기신호 입력단자(VS)로 입력되는 수직동기신호가 부펄스신호일 경우에는 절환스위치(SW1)의 가동단자를 일측고정단자(a1)에 단락시켜 수직동기신호를 인버터(I1)를 통해 정펄스신호로 반전시키고, 인버터(I2)를 통해 부펄스신호로 다시 반전시켜 절환스위치(SW1)를 통해 수직동기신호 출력단자(VO)로 출력시키며, 입력되는 수직동기신호가 정펄스신호일 경우에는 절환스위치(SW1)의 가동단자를 타측고정단자(b1)에 단락시켜 부펄스신호를 인버터(I1)를 통해 정펄스신호로 반전시킨 후 절환스위치(SW1)를 통해 수직동기신호 출력단자(VO)로 출력시키게 하였다.Conventionally, a vertical synchronizing signal input terminal (V S) if the unit pulse signal the vertical synchronizing signal input to the is to separate the movable terminal of the change-over switch (SW 1) to one side fixed terminals (a 1) drive the vertical synchronizing signal (I 1 ) through the inverted pulse signal through the inverter (I 2 ) and inverted back to the negative pulse signal through the switching switch (SW 1 ) to output to the vertical synchronous signal output terminal (V O ), the input vertical synchronous When the signal is a positive pulse signal, the movable terminal of the switching switch SW 1 is shorted to the other fixed terminal b 1 to invert the negative pulse signal to a positive pulse signal through the inverter I 1 , and then the switching switch SW 1. ) To the vertical synchronous signal output terminal (V O ).

그러나, 이와 같은 종래의 스위칭회로는 입력되는 수직동기신호가 정펄스신호인지 또는 부펄스신호인지 일일이 확인한 후 절환스위치(SW1)를 절환시켜야 되므로 사용자에게 많은 번거로움을 주는 결함이 있었다.However, such a conventional switching circuit has a defect that causes a lot of trouble for the user since the switching switch SW 1 has to be switched after confirming whether the input vertical synchronization signal is a positive pulse signal or a negative pulse signal.

본 고안은 이와 같은 종래의 결함을 감안하여, 입력되는 수직동기신호의 정펄스신호 및 부펄스신호에 따라 전자스위치를 제어하여 자동으로 부펄스신호가 출력되게 하는 스위칭회로를 안출한 것으로 이를 첨부된 제2도 내지 제4도의 도면에 의하여 상세히 설명하면 다음과 같다.The present invention has been made in view of the above conventional defects, and devised a switching circuit for automatically outputting the sub-pulse signal by controlling the electronic switch in accordance with the positive pulse signal and the negative pulse signal of the input vertical synchronization signal. The detailed description with reference to FIGS. 2 to 4 is as follows.

제2도는 본 고안의 스위칭 회로도로서, 이에 도시한 바와 같이 수직동기신호 입력단자(VS)가 베이스에 접속된 트랜지스터(TR1)의 콜렉터 및 에미터를 저항(R1)(R2)에 접속함과 아울러 그 접속점을 콘덴서(C1)(C2) 및 저항(R3)(R4)으로 된 미분기(1)(2)와 다이오드(D1)(D2)를 각기 통해 저항(R5) 및 트랜지스터(TR2)의 베이스에 접속하고, 트랜지스터(TR2)의 콜렉터는 저항(R6) 및 콘덴서(C3)에 접속함과 아울러 그 접속점을 정전압 다이오드(ZD1) 및 접지저항(R7)과 콘덴서(C4) 및 저항(R8)으로 된 미분기(3)를 통하고, 콘덴서(C5)를 통해 다이오드(D3)의 캐소드 및 수직동기신호 출력단자(VO)에 접속하여 구성한 것으로, 도면의 설명중 미설명부호 Vcc는 전원단자이다.FIG. 2 is a switching circuit diagram of the present invention. As shown in FIG. 2 , the collector and emitter of the transistor TR 1 having the vertical synchronization signal input terminal V S connected to the base are connected to the resistor R 1 (R 2 ). In addition to the junction box, the connection point is connected through a differentiator (1) (2) and a diode (D 1 ) (D 2 ), each consisting of a capacitor (C 1 ) (C 2 ) and a resistor (R 3 ) (R 4 ). R 5) and connected to the base of the transistor (TR 2), and the transistor (TR 2) of the collector resistor (R 6) and a capacitor (C 3) to the junction box with the addition that the connection point of the zener diode (ZD 1) and ground resistance (R 7) and a capacitor (C 4) and a resistor (R 8) in a differentiator (3) a barrel, and a capacitor (C 5) via a diode (D 3) a cathode, and a vertical synchronizing signal output terminal (V O of The reference numeral Vcc in the drawing shows a power supply terminal.

이와 같이 구성된 본 고안의 작용효과를 상세히 설명하면 다음과 같다.Referring to the effect of the present invention configured in this way in detail as follows.

전원단자(Vcc)에 전원이 인가되고, 수직동기신호 입력단자(VS)에 제3(a)도에 도시한 바와 같이 정펄스신호가 입력되면, 그 정펄스신호는 트랜지스터(TR1)의 베이스에 인가되어 그의 콜렉터 및 에미터에는 제3(b)도 및 제3(c)도에 도시한 바와 같이 부펄스신호 및 정펄스신호가 출력되고, 그 출력된 부펄스신호 및 정펄스신호는 미분기(1)(2)를 통해 제3(d)도 및 제3(e)도에 도시한 바와 같이 미분된 후 다이오드(D1)(D2)를 통해 정류되어 제3(f)도에 도시한 바와 같이 트랜지스터(TR2)의 베이스에 바이어스 전압으로 인가된다.After being applied with a power source to a power supply terminal (Vcc), the claim 3 (a) positive pulse signal as shown in Figure with the vertical synchronization signal input terminal (V S) input, the positive pulse signal of the transistor (TR 1) The negative pulse signal and the constant pulse signal are applied to the base, and the collector and emitter thereof are output as shown in FIGS. 3 (b) and 3 (c). Differentiated as shown in FIGS. 3 (d) and 3 (e) through the differentiator (1) (2), and then rectified through the diode (D 1 ) (D 2 ) to the third (f) diagram. As shown, a bias voltage is applied to the base of the transistor TR 2 .

이때, 트랜지스터(TR2)의 베이스에 저전위가 인가되어 오프되면, 전원단자(Vcc)의 전원이 저항(R8)을 통해 제3(g)도에 도시한 바와 같이 콘덴서(C3)에 충전되고, 트랜지스터(TR2)의 베이스에 바이어스 전압이 인가되어 온되면, 콘덴서(C3)에 충전된 전압이 트랜지스터(TR2)를 통해 방전되며, 이와 같이 하여 콘덴서(C3)에 충전된 전압은 정전압 다이오드(ZD1)의 제너전압(V1) 이상이 될때만 제3(h)도에 도시한 바와 같이 정전압 다이오드(ZD1)를 통하고, 미분기(3)를 통해 제3(i)도에 도시한 바와 같이 미분되어 수직동기신호 출력단자(VO)에는 부펄스신호가 출력된다.At this time, when a low potential is applied to the base of the transistor TR 2 and turned off, the power of the power supply terminal Vcc is supplied to the capacitor C 3 as shown in FIG. 3 (g) through the resistor R 8 . charged, and charged on when being applied with a bias voltage on the base of the transistor (TR 2), a capacitor (C 3) capacitor (C 3) to the charge voltage is discharged through the transistor (TR 2), in this way the voltage is a constant voltage diode only when the Zener voltage (V 1) or more of (ZD 1) of claim 3 (h) is also the through zener diode (ZD 1) pain, and the differentiator (3) as shown in 3 (i As shown in Fig. 2A, the negative pulse signal is outputted to the vertical synchronization signal output terminal V O.

한편, 수직동기신호 입력단자(VS)에 제4(a)도에 도시한 바와 같이 부펄스신호가 입력되면, 트랜지스터(TR1)의 콜렉터 및 에미터에는 제4(b)도 및 제4(c)도에 도시한 바와 같이 정펄스신호 및 부펄스신호가 출력되어 미분기(1)(2)에서 제4(d)도 및 제4(e)도에 도시한 바와 같이 미분된 후 다이오드(D1)(D2)를 통해 제4(f)도에 도시한 바와 같이 트랜지스터(TR2)의 베이스에 바이어스 전압을 인가하게 되어 트랜지스터(TR2)는 온, 오프를 반복하게 된다.On the other hand, a vertical synchronizing signal input terminal (V S) of claim 4 (a) If, as part pulse signal is input, as shown in Figure, the transistor collector and emitter, the fourth (b) also, and the fourth of (TR 1) As shown in (c), the positive pulse signal and the negative pulse signal are output and differentiated as shown in FIGS. 4 (d) and 4 (e) in the differentiator (1) (2) and then diode ( D 1) is to apply a bias voltage to the base of the transistor (TR 2) as shown in Fig claim 4 (f) through (D 2) transistor (TR 2) is to repeat the on and off.

따라서, 상기와 같이 트랜지스터(TR2)의 온, 오프에 따라 콘덴서(C3)에는 제4(g)도에 도시한 바와 같이 충전되고, 그 충전된 전압은 정전압 다이오드(ZD1)를 통해 제4(h)도에 도시한 바와 같이 된 후 미분기(3)를 통해 제4(i)도에 도시한 바와 같이 미분되어 수직동기신호 출력단자(VO)에는 부펄스신호가 출력된다.Accordingly, as shown in FIG. 4 (g), the capacitor C 3 is charged as the transistor TR 2 is turned on and off, and the charged voltage is discharged through the constant voltage diode ZD 1 . After it becomes as shown in FIG. 4 (h), it is differentiated as shown in FIG. 4 (i) through the differentiator 3, and a negative pulse signal is output to the vertical synchronous signal output terminal VO .

이상에서 설명한 바와 같이 본 고안은 입력되는 수직동기신호가 정펄스신호나 부펄스신호에 관계없이 부펄스신호로 변환하여 출력시키므로 입력되는 수직동기신호가 정펄스신호인지 또는 부펄스신호인지를 일일이 확인할 필요가 없음은 물론 스위치를 절환시킬 필요가 없어 번거로움을 제거할 수 있는 효과가 있다.As described above, the present invention converts the input vertical synchronous signal into a negative pulse signal regardless of the positive pulse signal or the negative pulse signal, and outputs the negative signal. Therefore, it is necessary to check whether the vertical synchronous signal is a positive pulse signal or a negative pulse signal. Of course, there is no need to switch the switch, there is no need to eliminate the hassle.

Claims (1)

베이스에 수직동기신호 입력단자(VS)가 접속된 트랜지스터(TR1)의 콜렉터 및 에미터를 미분기(1)(2) 및 다이오드(D1)(D2)를 통해 트랜지스터(TR2)의 콜렉터는 저항(R6) 및 콘덴서(C3)에 접속함과 아울러 정전압 다이오드(ZD1) 및 미분기(3)를 통해 수직동기신호 출력단자(VO)측에 접속하여 구성함을 특징으로 하는 수직동기신호 스위칭회로.Based on a vertical synchronizing signal input terminal (V S) is a transistor (TR 1), the collector and emitter the differentiator (1) (2) and diode (D 1), the transistor (TR 2) through (D 2) connected The collector is connected to a resistor (R 6 ) and a capacitor (C 3 ), and connected to the vertical synchronous signal output terminal (V O ) side through a constant voltage diode (ZD 1 ) and a differentiator (3). Vertical synchronous signal switching circuit.
KR2019860008318U 1986-06-13 1986-06-13 Switching circuits of vertical synchronized signal KR890005518Y1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR2019860008318U KR890005518Y1 (en) 1986-06-13 1986-06-13 Switching circuits of vertical synchronized signal

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR2019860008318U KR890005518Y1 (en) 1986-06-13 1986-06-13 Switching circuits of vertical synchronized signal

Publications (2)

Publication Number Publication Date
KR880001451U KR880001451U (en) 1988-03-15
KR890005518Y1 true KR890005518Y1 (en) 1989-08-21

Family

ID=19252638

Family Applications (1)

Application Number Title Priority Date Filing Date
KR2019860008318U KR890005518Y1 (en) 1986-06-13 1986-06-13 Switching circuits of vertical synchronized signal

Country Status (1)

Country Link
KR (1) KR890005518Y1 (en)

Also Published As

Publication number Publication date
KR880001451U (en) 1988-03-15

Similar Documents

Publication Publication Date Title
US4359649A (en) Monolithically integrable squarewave pulse generator
KR890005518Y1 (en) Switching circuits of vertical synchronized signal
KR910010856A (en) Power Switching Circuit for Frequency Converter
KR890007401Y1 (en) Switching circuit of vertical synchronous signal
US5045943A (en) Synchronous signal separation circuit
KR890004968Y1 (en) Vertical/horizontal signal switching circuit for 16/24 color monitor
KR930005667Y1 (en) Automatic switching circuit
JPS5847837Y2 (en) Inverter
KR890004960Y1 (en) Mode switching circuit
KR890004961Y1 (en) Vertical/horizontal signal switching circuit for 16/24 color monitor
KR900000707Y1 (en) Synchronizing signal switching circuit
KR900000708Y1 (en) Synchronizing signal switching circuit
SU1686672A1 (en) Half-bridge dc voltage converter
KR880002128Y1 (en) Synchronizing signal modulating circuit
KR910005429Y1 (en) Power supply circuit for tv
KR910003649Y1 (en) Impulse absorbtion circuit
JPS61230425A (en) Gate drive circuit for mos fet
KR930008005Y1 (en) Circuit for converting electrode
JPH0218710Y2 (en)
SU661723A1 (en) Pulse generator
KR890001799B1 (en) Mode modulating of monitor
SU1365311A1 (en) D.c.voltage converter
KR890004655Y1 (en) Auto conversion circuit for 16/14 color vertical-horizontal
SU1555848A1 (en) Switchboard
CA1130873A (en) Pulse signal amplifier

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
REGI Registration of establishment
FPAY Annual fee payment

Payment date: 19941227

Year of fee payment: 7

LAPS Lapse due to unpaid annual fee