KR890004233Y1 - Vtr operation stop apparatus - Google Patents

Vtr operation stop apparatus Download PDF

Info

Publication number
KR890004233Y1
KR890004233Y1 KR2019850013059U KR850013059U KR890004233Y1 KR 890004233 Y1 KR890004233 Y1 KR 890004233Y1 KR 2019850013059 U KR2019850013059 U KR 2019850013059U KR 850013059 U KR850013059 U KR 850013059U KR 890004233 Y1 KR890004233 Y1 KR 890004233Y1
Authority
KR
South Korea
Prior art keywords
transistor
vtr
base
pause
camera
Prior art date
Application number
KR2019850013059U
Other languages
Korean (ko)
Other versions
KR870007294U (en
Inventor
지준홍
Original Assignee
주식회사 금성사
허신구
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 주식회사 금성사, 허신구 filed Critical 주식회사 금성사
Priority to KR2019850013059U priority Critical patent/KR890004233Y1/en
Publication of KR870007294U publication Critical patent/KR870007294U/en
Application granted granted Critical
Publication of KR890004233Y1 publication Critical patent/KR890004233Y1/en

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B15/00Driving, starting or stopping record carriers of filamentary or web form; Driving both such record carriers and heads; Guiding such record carriers or containers therefor; Control thereof; Control of operating function
    • G11B15/18Driving; Starting; Stopping; Arrangements for control or regulation thereof
    • G11B15/22Stopping means

Abstract

내용 없음.No content.

Description

VTR동작 일시정지장치VTR operation pause device

제1도는 본고안 장치의 회로도.1 is a circuit diagram of the present device.

제2도는 본 고안 장치에서 각부분의 파형도.2 is a waveform diagram of each part in the device.

본 고안은 VTR동작 일시정지 즉,포즈(pause)장치에 관한 것이며, 특히 VTR카메라의 마이크로 처리기에 포즈용 장치가 구성되지 않은 경우 VTR카메라를 사용하다가 테이프 주행을 일시정지하기 위한 간이 VTR일시 정지 장치에 관한 것이다.The present invention relates to the pause of the VTR operation, that is, a pause device, and in particular, a simple VTR pause device for pausing the tape while using the VTR camera when a pose device is not configured in the microprocessor of the VTR camera. It is about.

종래에는 VTR카메라로 촬영을 하다가 중간에 쉰다던가 또는 다른 장면을 촬영하기 위하여 VTR을 동작을 일시정지상태로 하여야하는데 그러기 위해서는 VTR의 일시정지 스위치를 조작하여 VTR의 테이프 주행을 정지 시키도록 되어 있으나, 촬영중 VTR카메라로서 VTR의 테이프 주행을 일시 정지할 수 없기 때문에 촬영장면과 일시중단 했다가 다시 촬영하는 장면사이에 필요없는 장면부분이 녹화되어 재편집시 지워버리는 불편함이 많았고 대형의 VTR용 카메라에는 일시정지 장치가 부착되어 있으나 그 가격이 매우 높다는 단점이 있다.Conventionally, in order to take a break with a VTR camera or to take a picture of another scene, the VTR should be paused. In order to do this, the tape stop of the VTR is stopped by operating the pause switch of the VTR. Since VTR cameras can not pause the tape running as a VTR camera during shooting, unnecessary scenes are recorded between the shooting scene and the scenes that are paused and retaken. There is a pause device is attached, but the disadvantage is that the price is very high.

본 고안은 이러한 종래의 단점을 없이하도록 간이형 VTR일시정지 장치를 제공하므로서 소형의 VTR카메라로 서로 VTR을 일시정지 시킬수 있도록한 소형 VTR동작 일시정지 장치를 제공하는 것을 목적으로 하며, 이하 첨부된 도면을 참조하면서 본 고안의 구성, 작용효과를 설명하면 다음과 같다.The present invention aims to provide a small VTR operation pause device that can pause the VTRs with a small VTR camera while providing a simple VTR pause device so as to eliminate these conventional disadvantages. Referring to the configuration, the effect of the present invention with reference to the following.

제1도를 참조하면, 저항 (R1)을 통하여 입력잭 (1)을 에미터 접지된 트랜지스터 (Q2)의 베이스에 연결하고 트랜지스터 (Q2)의 콜렉터를 스위칭 트랜지스터 (Q1)의 베이스에 연결하되 스위칭 트랜지스터(Q1)의 콜렉터를 콘덴서 (C5)와 저항 (R8)으로 구성된 미분회로 (2)와 다이오드 (D1)를 통하여 에미터 접지된 트랜지스터 (Q6)의 베이스에 연결함과 동시에 트랜지스터 (Q3)와, 콘덴서 (C3) 및 저항 (R8)의 미분회로 (3) 및 다이오드 (D2)를 통하여 트랜지스터 (Q6)의 베이스에 연결하며, 트랜지스터 (Q6)의 콜렉터는 스위칭 트랜지스터 (Q5)의 베이스에 연결하고, 스위칭 트랜지스터 (Q5)의 에미터와 베이스는 마이크로 처리기 (4)의 포즈입력단자에 접속하여된 구성이다.Referring to FIG. 1 , the input jack 1 is connected to the base of the emitter grounded transistor Q 2 through the resistor R 1 and the collector of transistor Q 2 is connected to the base of the switching transistor Q 1 . connected to, but the collector of the switching transistor (Q 1) to the base of the capacitor (C 5) and the resistance fine powder consisting of a (R 8) circuit 2 and the diode (D 1), an emitter grounded transistor (Q 6) through the At the same time, the transistor Q 3 is connected to the base of the transistor Q 6 through the derivative circuit 3 and the diode D 2 of the capacitor C 3 and the resistor R 8 . the collector of 6) has an emitter and a base connected to the base of the switching transistor (Q 5), and a switching transistor (Q 5) is configured by connecting the input terminal to the pose of the microprocessor (4).

미설명부호 R3,R11은 스위칭 트랜지스터 (Q1,Q5)의 에미터 베이스간의 연결저항, R1,R2, R4,R6,R7,R13,R9,R10,R12은 바이어스 저항, C1은 기록신호중 임펄스성분 제거용 콘덴서, Vcc는 전원전압, VA는 기록신호 전압인가단자이다.Reference numerals R 3 and R 11 denote connection resistances between the emitter bases of the switching transistors Q 1 and Q 5 , R 1 , R 2 , R 4 , R 6 , R 7 , R 13 , R 9, R 10 , R 12 is a bias resistor, C 1 is a capacitor for removing an impulse component from a write signal, Vcc is a power supply voltage, and VA is a write signal voltage application terminal.

제2도를 참조하여 이러한 본 고안 구성의 작용효과를 설명하자면, 입력잭(1)은 VTR몸체에 부착되어 있는 카메라 포즈잭이며, 2중접점으로 되어있어 플러그가 꼽히지 않은 경우에는 입력라인은 접지되었다가 플러그를 삽입하면 접지 접속단자는 떨어져서 카메라 포즈신호가 연결된다.Referring to FIG. 2, the input jack 1 is a camera pose jack attached to the VTR body, and the input jack 1 is a double contact, so that the input line is not plugged in. When the ground is inserted and the plug is inserted, the ground connection terminal is separated and the camera pause signal is connected.

일반적으로 카메라 포즈 상태는 아답터를 통하여 하이상태이나 그렇지 않은 경우도 있따.Generally, the camera pose state is high through the adapter, but sometimes it is not.

우선 카메라 포즈상태가 로우로된 경우부터 설명하면, 입력잭 (1)에 카메라 플러그를 꼽고 VTR카메라가 기록된 상태로 된 경우 VTR카메라의 포즈스위치(도시되지 않음)가 오프 상태이면 "로우"신호가 트랜지스터 (Q2,Q1,Q3)를 오프시키게 되고 이 포즈 스위치를 온시키면 아답터를 통해 VTR내부전원과 같은 레벨의 하이가 트랜지스터 (Q2)의 베이스에 인가된다.First, when the camera pause state is low, the camera plug is plugged into the input jack 1 and the VTR camera is in the recorded state. When the pause switch (not shown) of the VTR camera is turned off, a "low" signal is shown. Turns off the transistors Q 2 , Q 1 , Q 3 and turns this pause switch on, through the adapter a high of the same level as the VTR internal power is applied to the base of transistor Q 2 .

따라서 트랜지스터 (Q2)가 온이되며 또한 트랜지스터 (Q1)가 온된다.Thus transistor Q 2 is turned on and transistor Q 1 is turned on.

이때 스위칭 트랜지스터 (Q1)의 콜렉터에는 제2(a)도와 같이 시점(t1)에서 로우레벨에서 하이레벨 전압이 걸리게 되어 미분회로 (2)에서는 제2(c)도와 같은 미분파를 시점 (t1)에서 발생시켜 다이오드 (D1)를 통하여 트랜지스터(Q6)의 베이스에 인가한다.At this time, the collector of the switching transistor Q 1 is subjected to a high level voltage at a low level at a time point t 1 as shown in FIG. 2 (a), and the differential circuit 2 receives a differentiation point as shown in FIG. generated at t 1 ) and applied to the base of transistor Q 6 through diode D 1 .

따라서 트랜지스터 (Q6)가 도통되고 이 순간에 스위칭 트랜지스터 (Q5)가 도통되어 트랜지스터 (Q5)의 에미터 콜렉터를 통하여 전압(VA)이 마이크로 처리기(4)의 입력단자에 인가되므로 VTR은 일시정지된다.Therefore, the transistor Q 6 is turned on and at this moment the switching transistor Q 5 is turned on so that the voltage VA is applied to the input terminal of the microprocessor 4 through the emitter collector of transistor Q 5 . Pause

이때 트랜지스터(Q3)도 역시 도통되나 전원(Vcc)이 트랜지스터 (Q3)의 콜렉터 에미터를 통하여 접지로 흐르게 되어 미분회로 (3)는 작동되지 않는다.At this time, the transistor Q 3 is also turned on, but the power supply Vcc flows to the ground through the collector emitter of the transistor Q 3 , so that the differential circuit 3 is not operated.

이후 카메라에서 포즈키를 오프하면 트랜지스터 (Q3)의 콜렉터에서 로우에서 하이로 변화되는 전압파형이 시점 (t2)에서 제2(b)도와 같이 발생되므로 다시 트랜지스터 (Q6)가 온되어 트랜지스터 (Q5)가 온된다.Subsequently, when turning off the Pause key in the camera, the transistor so that the voltage waveform is changed from the collector of low to high occurs at a time point (t 2) As shown in Fig claim 2 (b) again, the transistor (Q 6) of (Q 3) turns on the transistor (Q 5 ) is turned on.

따라서 이순간에 전압 (VA)가 또한번 트랜지스터 (Q6)을 통하여 VTR내의 마이크로 처리기 (4)에 인가되므로 VTR의 일시정지상태가 해제되는 것이다.Thus, since the moment applied to the microprocessor 4 in the VTR voltage (VA) is once again through the transistor (Q 6) in which the VTR is paused state is released.

이러한 VTR의 일시정지 기능은 공지기술이므로 더이상 설명은 생략한다.Since the pause function of such a VTR is a well-known technique, description thereof will be omitted.

또한 VTR카메라 입력단자(1)상태가 초기에 하이로 되어있는 경우에는 기록키를 누르면 마이크로 처리기(4)로서는 바로 기록일시 정지상태로 될 수 없으므로 일단 기록키 신호가 입력되어 테이프 로딩이 완료된 다음에 일시정지 상태가 되어야 한다.In addition, when the state of the VTR camera input terminal (1) is initially high, when the recording key is pressed, the microprocessor (4) cannot immediately stop recording. Therefore, once the recording key signal is input and the tape loading is completed, Must be in a paused state.

따라서 기록키 신호가 입력되면 바로뒤에 전원(vcc)이 기록 B신호로 인가되어서 트랜지스터(Q5)가 도통되어 한키에서 그 다음키를 입력할 수 있는 시간(Δt)보다 짧게되어 기록 일시정지 상태로 들어가지 못한다.Therefore, the recording key signal when a right after the power source (vcc) is recorded is a B signal be a transistor (Q 5) is conductive is shorter than the time (Δt), which can enter the following key in the hanki recording pause mode input I can't go in.

콘덴서 (C1)는 이러한 오동작을 방지하기 위한 것으로서, 기록키를 누른후 트랜지스터 (Q1)의 에미터에 콘덴서 (C1)에 의한 충전 시간만큼 지연되어 기록 B+전압이 인가되므로 시간(Δt)보다 뒤에 트랜지스터 (Q5)를 도통시키게 되므로 카메라 포즈 동작을 취할 수 있는 것이다.The capacitor C 1 is to prevent such a malfunction. Since the write B + voltage is applied to the emitter of the transistor Q 1 by the charging time by the capacitor C 1 after the recording key is pressed, the time Δt After the transistor (Q 5 ) is turned on, the camera pose can be taken.

이상에서 설명된 바와 같이 본 고안에 의하면, 간단한 구성으로서 카메라포즈(일시정지)작동을 취할수 있는 것이다.As described above, according to the present invention, the camera pose (pause) operation can be taken as a simple configuration.

Claims (1)

저항(R1)을 통하여 입력잭(1)을 에미터 접지된 트랜지스터(Q2)의 베이스에 연결하고 트랜지스터(Q2)의 콜렉터를 스위칭 트랜지스터(Q1)의 베이스에 연결하되 스위칭 트랜지스터(Q1)의 콜렉터를 콘덴서 (C5)와 저항 (R5)으로 구성된 미분회로(2)와 다이오드 (D1)를 통하여 에미터 접지된 트랜지스터(Q6)의 베이스에 연결함과 동시에 트랜지스터 (Q3)와, 콘덴서 (C3)및 저항 (R8)의 미분회로(3)및 다이오드(D2)를 통하여 트랜지스터(Q6)베이스에 연결하며, 트랜지스터(Q6)의 콜렉터는 스위칭 트랜지스터(Q5)의 베이스에 연결하고 스위칭 트랜지스터(Q5)의 에미터와 베이스는 마이크로 처리기 (4)의 포즈 입력단자에 접속하여된 VTR동작 일시 정지장치.The input jack 1 is connected to the base of the emitter grounded transistor Q 2 through the resistor R 1 and the collector of transistor Q 2 is connected to the base of the switching transistor Q 1 , but the switching transistor Q 1 ) is connected to the base of the emitter grounded transistor (Q 6 ) through a differential circuit (2) consisting of a capacitor (C 5 ) and a resistor (R 5 ) and a diode (D 1 ) and at the same time a transistor (Q). 3), the collector of the capacitor (C 3) and a resistor (R 8) differentiation circuit 3 and the diode (D 2) and connected to the transistor (Q 6), the base through a transistor (Q 6) of the switching transistor ( Q 5 ) connected to the base, and the emitter and the base of the switching transistor (Q 5 ) is connected to the pause input terminal of the microprocessor (4) operation pause device VTR.
KR2019850013059U 1985-10-08 1985-10-08 Vtr operation stop apparatus KR890004233Y1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR2019850013059U KR890004233Y1 (en) 1985-10-08 1985-10-08 Vtr operation stop apparatus

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR2019850013059U KR890004233Y1 (en) 1985-10-08 1985-10-08 Vtr operation stop apparatus

Publications (2)

Publication Number Publication Date
KR870007294U KR870007294U (en) 1987-05-11
KR890004233Y1 true KR890004233Y1 (en) 1989-06-26

Family

ID=19245749

Family Applications (1)

Application Number Title Priority Date Filing Date
KR2019850013059U KR890004233Y1 (en) 1985-10-08 1985-10-08 Vtr operation stop apparatus

Country Status (1)

Country Link
KR (1) KR890004233Y1 (en)

Also Published As

Publication number Publication date
KR870007294U (en) 1987-05-11

Similar Documents

Publication Publication Date Title
KR890004233Y1 (en) Vtr operation stop apparatus
US5016122A (en) Coil switching device
KR870002317Y1 (en) Wrong operation prevention circuit
KR870000449Y1 (en) Charging circuit of video tape recorder
KR910001826Y1 (en) Tracking control circuit of picture signal recording and play back device
KR880002807Y1 (en) Power automatic breaking circuit of video tape recorder
US3612675A (en) Synchronizing circuit
JPH0132232Y2 (en)
JPS58135097U (en) Cue device for cassette tape recorder
JPS5914810Y2 (en) power control circuit
JPS634252Y2 (en)
KR900010110Y1 (en) Automatic recording switching circuit for vtr
KR930001593Y1 (en) Operating control circuit for on-screen indicating
JPS6030833Y2 (en) recording device
KR840001336Y1 (en) Trigger circuit for record state control in video cameta
KR910001767Y1 (en) Differential generating apparatus of melody for video tape records
KR880001819Y1 (en) Video camera connecting circuit
JPS6120204A (en) Recording/reproducing switching circuit of cassette tape recorder
JPH0244351Y2 (en)
JPS5934213Y2 (en) Control signal switching circuit
KR900010565Y1 (en) Automatic switching circuit of input and output for vtr and video camera
KR900005435Y1 (en) The recording control circuit of video cassette recorder
JPH0119274Y2 (en)
JPS6128261Y2 (en)
JPS623Y2 (en)

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
REGI Registration of establishment
FPAY Annual fee payment

Payment date: 19981221

Year of fee payment: 11

LAPS Lapse due to unpaid annual fee