KR840001336Y1 - Trigger circuit for record state control in video cameta - Google Patents

Trigger circuit for record state control in video cameta Download PDF

Info

Publication number
KR840001336Y1
KR840001336Y1 KR2019820005433U KR820005433U KR840001336Y1 KR 840001336 Y1 KR840001336 Y1 KR 840001336Y1 KR 2019820005433 U KR2019820005433 U KR 2019820005433U KR 820005433 U KR820005433 U KR 820005433U KR 840001336 Y1 KR840001336 Y1 KR 840001336Y1
Authority
KR
South Korea
Prior art keywords
state
recording
switch
terminal
state control
Prior art date
Application number
KR2019820005433U
Other languages
Korean (ko)
Other versions
KR840000872U (en
Inventor
윤종경
Original Assignee
삼성전자공업주식회사
강진구
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자공업주식회사, 강진구 filed Critical 삼성전자공업주식회사
Priority to KR2019820005433U priority Critical patent/KR840001336Y1/en
Publication of KR840000872U publication Critical patent/KR840000872U/en
Application granted granted Critical
Publication of KR840001336Y1 publication Critical patent/KR840001336Y1/en

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/76Television signal recording

Abstract

내용 없음.No content.

Description

비데오 카메라의 녹화상태 제어용 트리거회로Trigger circuit for recording status control of video camera

제1도는 종래의 일실시예 회로도.1 is a circuit diagram of a conventional embodiment.

제2도는 본 고안의 회로도.2 is a circuit diagram of the present invention.

* 도면의 주요부분에 대한 부호의 설명* Explanation of symbols for main parts of the drawings

Qa: 녹화정지 또는 진행 원터치 스위치Q a : Stop recording or progress one-touch switch

Sa : 녹화정지 또는 진행 ON/OFF 스위치Sa: Recording stop or progress ON / OFF switch

S2,Sb: 스탠바이 스위치 Qa: 인버터용 스위칭 트랜지스터S 2 , S b : Standby switch Q a : Switching transistor for inverter

Qb: 버퍼용 트랜지스터: REC 반전단자Q b : Buffer transistor : REC reverse terminal

본 고안은 비데오 카메라를 사용하여 VTR(Video Tape Recorder)용 테이프를 녹화할 경우 녹화정지와 녹화진행 상태를 제어하기 위한 트리거 회로에 관한 것으로서, 잡음에 영향을 받지 않고 녹화진행 또는 녹화정지 상태가 안정되게 유지되도록 한 것이다.The present invention relates to a trigger circuit for controlling the recording stop and recording progress when recording a tape for a video tape recorder (VTR) using a video camera. The recording process or the recording stop state is stable without being affected by noise. It is to be maintained.

종래의 이러한 트리거 회로에 있어서는 제1도와 같이 플립플롭 회로와 함께 복잡하게 구성하여 트리거 펄스로서 녹화진행 상태와 녹화정지 상태를 제어해 왔던 것으로서, 이러한 회로의 개략적인 동작을 설명하면, 원터치식 녹화상태 제어 스위치(S1)를 사용하여 제어신호 펄스를 발생시키므로서 녹화상태를 제어하는 출력단에는 플립플롭에 인가되는 클럭 펄스에 따라 상태 변환이 이루어지게 되는 것이다.In the conventional trigger circuit, the recording progress state and the recording stop state have been controlled as a trigger pulse by forming a complicated configuration together with the flip-flop circuit as shown in FIG. 1, and a schematic operation of such a circuit will be described. By generating a control signal pulse by using the control switch (S 1 ), the state transition is made to the output terminal for controlling the recording state in accordance with the clock pulse applied to the flip-flop.

즉, 현재가 녹화진행 상태라면 스위치(S1)를 원터치 시키므로서 발생된 펄스신호에 의해 출력상태가 반전되면서 녹화정지 상태로 바뀌게되고, 이 상태에서 다시 스위치 (S1)를 원터치하여 펄스를 발생시키면 출력이 다시 반전되어 녹화진행 상태로 바뀌는 것으로서 녹화상태 제어스위치(S1)가 원터치식 스위치(S1)이므로 스위치(S1) 상태로서 녹화상태를 알수가 없고, 플립플롭회로는 잡음에 비교적 만감하게 작용하기 때문에 녹화진행중에도 잡음으로 인하여 녹화정지 상태로 돌변한다던가, 녹화정지상태에서 녹화상태로 바뀌게 되는등 녹화상태를 제어함에 있어서 잡음으로 인하여 제어상태가 오동작되는 경우가 있었던 것이다.That is, if the progress current recording state is changed to the recording stop state while the output state is inverted by standing the generated pulse signal because one-touch a switch (S 1), by a one-touch back switch (S 1) In this state, when generating a pulse As the output is reversed again and changes to the recording progress state, the recording state control switch (S 1 ) is a one-touch switch (S 1 ), so the recording state is not known as the switch (S 1 ) state, and the flip-flop circuit is relatively sensitive to noise. In this case, the control state is malfunctioned due to the noise in controlling the recording state, such as changing to the recording stop state due to noise or changing from the recording stop state to the recording state during the recording process.

본 고안은 상기한 바와 같이 플립플롭으로 구성하여 녹화상태를 제어하는 트리거 회로에서 대두되었던 제반 문제점을 해소시키고자 회로를 대폭 간소화하면서도 녹화상태 제어를 안정되게 할 수 있는 회로를 안출한 것으로서,이를 도면에 의거 상세히 설명하면 다음과 같다.The present invention devised a circuit capable of stabilizing the control of the recording state while greatly simplifying the circuit to solve all the problems raised in the trigger circuit for controlling the recording state by configuring the flip-flop as described above. According to the description in detail as follows.

즉, 제2도에서와 같이, 직류전원 공급단(DC, 9V)에 스탠바이 스위치(Sb)를 통하여 저항(R1),(R2)을 연결하고, 저항(R1),(R2)의 접속점에는 포즈(pause)스위치, 즉, 녹화상태 제어스위치(Sa)를 통하여 콘덴서(C)를 연결하는 한편, 인버터의 기능을 하는 스위칭 트랜지스터(Qa)의 베이스에 연결하며, 이의 콜렉터측에는 저항(R3)을 거쳐 상기 직류 전원단(DC, 9V)에 연결하는 한편, 노어게이트(NOR)의 일측 입력단(1)에 연결하고, 에미터는 보호저항(R4)을 연결하여 접지시킨다. 그리고, 상기 노어게이트(NOR)의 타측 입력단(2)은 VTR의 REC 발전단자()를 거쳐 연결된 저항(R5)(R6)의 접속점을 연결하며, 상기 노어게이트(NOR)의 출력단에 저항(R7)을 거쳐 버퍼기능을 하는 스위칭 트랜지스터(Qb)의 베이스에 연결하고, 이 트랜지스터(Qb)의 콜렉터는 저항(R8)을 거쳐 직류 전원단(DC, 9V)에 연결하며, 에미터측을 녹화상태 제어 출력단으로하여 구성된 것이다.That is, as shown in FIG. 2 in, through the standby switch (S b) to a direct current power supply end (DC, 9V) connecting a resistor (R 1), (R 2 ) , and resistance (R 1), (R 2 ) Is connected to the base of the switching transistor Qa, which functions as an inverter, while the capacitor C is connected via a pause switch, that is, a recording state control switch Sa. (R 3 ) is connected to the DC power supply terminals DC and 9V, while it is connected to one input terminal 1 of the NOR gate NOR, and the emitter is connected to the protective resistor R4 to ground. The other input terminal 2 of the NOR gate NOR includes a REC power generation terminal (VTR) of the VTR. Connect the connection point of the resistor (R 5 ) (R 6 ) connected via), and the output terminal of the NOR gate (NOR) to the base of the switching transistor (Q b ) that functions as a buffer through the resistor (R 7 ) The collector of this transistor Q b is connected to the DC power supply terminals DC and 9V via a resistor R 8 , and the emitter side is configured as a recording state control output terminal.

이와 같은 구성을 갖는 본 고안의 동작상태를 설명하면, 처음 스탠바이 스위치 (Sb)가 OFF되어 있을때는 녹화상태제어 스위치(Sa)의 상태에 무관하게 트랜지스터 (Qa)는 OFF되어 노어게이트(NOR)의 일측단자(1)에는 직류전원(DC, 9V)이 저항(R3)을 통하여 입력되므로 노어게이트(NOR)의 출력은 VTR의 REC반전단자()에 무관하게 Low상태의 출력이 나타난다. 그러면, 트랜지스터(Qb)가 턴오프되어 녹화상태 제어 출력단(out)은 Low 상태가 된다.Referring to the operation state of the present invention having such a configuration, when the standby switch S b is turned off for the first time, the transistor Q a is turned off regardless of the state of the recording state control switch S a and the gate NOR ( Since the DC power supply (DC, 9V) is input through the resistor (R 3 ) to one terminal (1) of the NOR, the output of the NOR gate (NOR) is the REC inverting terminal (VTR) of the VTR. Regardless of), output of Low status appears. Then, the transistor Q b is turned off, and the recording state control output terminal (out) is turned low.

한편, 스탠바이 스위치(Sb)를 ON시키고, 녹화상태 제어 스위치(Sa)가 OFF된 상태에서, VTR의 REC스위치를 누르면,단자는 0으로 되므로(REC 스위치를 누르지 않은 상태에서 REC 단자에는 9V가 인가된다) 노어게이트(NOR)의 1번단자는 트랜지스터(Qa)의 턴오프로 로직레벨 Oigh 상태이고, 2번단자는단자의 0전위로 Low 레벨이 되어, 노어게이크(NOR)의 출력은 Low가 되고 트랜지스터(Qb)가 턴오프되므로, 녹화상태 제어 출력이 Low가 되어 녹화진행 상태가 된다.On the other hand, when the standby switch S b is turned on and the recording state control switch Sa is turned off, the REC switch of the VTR is pressed. Since the terminal goes to 0 (9V is applied to the REC terminal without pressing the REC switch), terminal 1 of NOR gate NOR is logic level Oigh state by turning off transistor Qa, and terminal 2 is Since the potential of the terminal becomes low level at the zero potential of the terminal, the output of the knock gate NOR becomes low, and the transistor Q b is turned off, so that the recording state control output becomes low, and the recording progress state becomes.

이러한 상태에서, 녹화상태 제어 스위치(Sb)를 ON시키면 직류전원(DC, 9V)이 저항(R1)을 통하여 콘덴서(C)에 충전되면서 트랜지스터(Qa)를 턴온시키므로 노어게이트(NOR)의 1번 입력단자는 저항(R3)에 의해 강압되어 로직레벨 Low상태로 변한다.In this state, when the recording state control switch S b is turned ON, the DC power supply DC and 9V are charged to the capacitor C through the resistor R 1 , thereby turning on the transistor Qa. Input terminal 1 is stepped down by resistor R 3 and changed to logic level low.

그러면, REC 스위치를 눌려단자에 나타난 Low레벨과 함께 양입력(1,2번 단자)이 Low상태이므로 노어게이트(NOR)의 출력은 High 상태가 되어, 트랜지스터 (Qb)를 턴온시키므로서 녹화상태 제어 출력단(out)은 High 상태가 되므로 녹화정지 신호가 출력되는 것이다.Then press the REC switch Since both inputs (terminals 1 and 2) are at the low level indicated by the terminal, the output of the NOR gate becomes high, and the recording state control output (out) is turned on by turning on the transistor (Q b ). The recording stop signal is output because it is high.

즉, 노어게이트(NOR)의 두 입력중 한 입력(1)은 스탠바이스위치(Sb)를 ON시켜 놓은 상태에서 녹화상태 제어 스위치(Sa)의 ON/OFF에 따라 Low/High 상태로 입력되며, 타입력(2)은 VTR에 전원이 들어올 때 High 상태에 있다가, VTR의 REC 스위치를 누르면서 Low상태로 입력되므로, 녹화정지를 위해서는 VTR의 REC스위치를 눌러놓은 상태에서 녹화상태 제어스위치(Sa)를 ON시키면 되는 것이다.That is, one input (1) of the two inputs of the NOR gate (NOR) is input in a low / high state according to the ON / OFF state of the recording state control switch (Sa) with the standby switch (S b ) turned on. The type force (2) is in a high state when the power is supplied to the VTR, and then enters a low state while pressing the REC switch of the VTR. You can turn ON.

이상과 같이 동작하는 본 고안에 있어서는 로직레벨로 규정지어지는 노어게이트를 사용하여 녹화상태를 제어하게 되므로 잡음으로 인하여 제어상태가 녹화진행중에 녹화정지 상태로 돌변한다던가, 녹화정지 상태에서 녹화상태로 변한다던가 할 우려가 없으며, 녹화상태 제어스위치를 ON/OFF 스위치로 사용하므로써 녹화진행 상태와 녹화정지 상태를 확실히 구별할 수 있게 되어 사용상의 편리성과 제품에 대한 신뢰성이 크게 향상되고, 회로자체가 대폭 간소화되므로써 생산성과 원가절감에도 크게 기여하게 되는 유익한 특징을 지닌 것이다.In the present invention which operates as described above, the recording state is controlled by using the gate gate defined at the logic level. Therefore, the control state changes from the recording stop state to the recording state due to noise. There is no risk of change, and by using the recording status control switch as the ON / OFF switch, it is possible to clearly distinguish between the recording progress state and the recording stop state, which greatly improves the convenience of use and reliability of the product, and greatly improves the circuit itself. By simplifying, it has a beneficial feature that greatly contributes to productivity and cost reduction.

Claims (1)

직류전원단(DC, 9V)에 연결된 녹화상태 제어용 ON/OFF스위치(Sa)에 인버터기능의 트랜지스터(Qa)를 연결하여, 이의 콜렉터측을 노어게이트(NOR)의 1번 입력단자에 연결하고, 상기 노어게이트(NOR)의 2번 입력단자는 VTR의 REC스위치 반전단자 ()에 연결하며, 이의 출력단에 버퍼기능의 트랜지스터(Qb)를 연결하여 에미터측을 녹화상태 제어 출력단(out)으로 구성하여 됨을 특징으로 하는 비데오 카메라의 녹화상태 제어용 트리거회로.Connect the transistor Qa of the inverter function to the ON / OFF switch (Sa) for recording state control connected to the DC power terminals (DC, 9V), and connect the collector side thereof to the No. 1 input terminal of the NOR gate (NOR), Input terminal 2 of the NOR gate NOR is an inverting terminal of a REC switch of VTR ( ), And the emitter side is configured as a recording state control output (out) by connecting a transistor ( b ) of a buffer function to the output terminal thereof.
KR2019820005433U 1982-07-10 1982-07-10 Trigger circuit for record state control in video cameta KR840001336Y1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR2019820005433U KR840001336Y1 (en) 1982-07-10 1982-07-10 Trigger circuit for record state control in video cameta

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR2019820005433U KR840001336Y1 (en) 1982-07-10 1982-07-10 Trigger circuit for record state control in video cameta

Publications (2)

Publication Number Publication Date
KR840000872U KR840000872U (en) 1984-02-29
KR840001336Y1 true KR840001336Y1 (en) 1984-07-30

Family

ID=19226198

Family Applications (1)

Application Number Title Priority Date Filing Date
KR2019820005433U KR840001336Y1 (en) 1982-07-10 1982-07-10 Trigger circuit for record state control in video cameta

Country Status (1)

Country Link
KR (1) KR840001336Y1 (en)

Also Published As

Publication number Publication date
KR840000872U (en) 1984-02-29

Similar Documents

Publication Publication Date Title
KR840001336Y1 (en) Trigger circuit for record state control in video cameta
KR900004610Y1 (en) Recording time extension circuit during timer's recording
KR890003588Y1 (en) Timer mode changing circuit of vtr
KR910005807Y1 (en) Video camera receiving circuit
KR910001290Y1 (en) Recording control circuit for vtr camera
SU1552357A1 (en) Monostable multivibrator
KR890000167Y1 (en) Pause mode of video tape recorder
US4075513A (en) Averaging and peak detection circuit
KR880000583Y1 (en) Automatic recording delay apparatus
KR870000666Y1 (en) Synchronizing signal automatic adaptable circuit of monitor
JPS59108230U (en) Camera photometry circuit
KR850001425Y1 (en) Automatic music selecting device for tape recorders
KR900008278Y1 (en) Automatic mode selecting circuit for tv/video
KR890000510Y1 (en) Dubbing control circuit of double deck cassette
KR910004442Y1 (en) Temporarily stop mode practice circuit
KR900000330B1 (en) Initial channel circuits of television
KR890004233Y1 (en) Vtr operation stop apparatus
JPS6329299Y2 (en)
KR900010565Y1 (en) Automatic switching circuit of input and output for vtr and video camera
KR930004023Y1 (en) Simultaneous recorder device of double deck
KR900010110Y1 (en) Automatic recording switching circuit for vtr
JPS6043027U (en) Reset pulse generation circuit in power supply circuit
JPS58123681U (en) Synchronous signal detection type signal control circuit
JPS59164946U (en) power control device
JPS59185670U (en) level detector