KR890003105Y1 - 마이크로 프로세서 보호회로 - Google Patents

마이크로 프로세서 보호회로 Download PDF

Info

Publication number
KR890003105Y1
KR890003105Y1 KR2019860005496U KR860005496U KR890003105Y1 KR 890003105 Y1 KR890003105 Y1 KR 890003105Y1 KR 2019860005496 U KR2019860005496 U KR 2019860005496U KR 860005496 U KR860005496 U KR 860005496U KR 890003105 Y1 KR890003105 Y1 KR 890003105Y1
Authority
KR
South Korea
Prior art keywords
terminal
microprocessor
mpu
timer
reset
Prior art date
Application number
KR2019860005496U
Other languages
English (en)
Other versions
KR870017072U (ko
Inventor
이윤호
Original Assignee
금성통신 주식회사
임종염.하인츠 디터 케루트
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 금성통신 주식회사, 임종염.하인츠 디터 케루트 filed Critical 금성통신 주식회사
Priority to KR2019860005496U priority Critical patent/KR890003105Y1/ko
Publication of KR870017072U publication Critical patent/KR870017072U/ko
Application granted granted Critical
Publication of KR890003105Y1 publication Critical patent/KR890003105Y1/ko

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/24Resetting means
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K17/00Electronic switching or gating, i.e. not by contact-making and –breaking
    • H03K17/22Modifications for ensuring a predetermined initial state when the supply voltage has been applied

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Debugging And Monitoring (AREA)
  • Electronic Switches (AREA)

Abstract

내용 없음.

Description

마이크로 프로세서 보호회로
제1도는 본 고안에 따른 회로도이다.
제2도는 본 고안의 동작을 설명하는 전압 파형모이다.
* 도면의 주요부분예 대한 부호의 설명
1 : 접지단자 2 : 트리거단자
3 : 출력단자 4 : 리셋단자
6 : 기준전압단자 7 : 방전단자
8 : 전원공급단자 +Vc : 전원
D : 다이오드 C : 콘덴서
R1, R2: 저항 MPU : 마이크로 프로세서
TM : 타이머 Re : 리셋단
본 고안은 진자회트에 연결되어서 연산 및 제어기능을 수행하는 마이크로프로세서를 보호하는 회로에 관한것이다. 특히 회로 외부로부터의 잡음 및 정전기에 의하여 마이크르프로세서가 정상기능을 상실했을때, 즉 마이크로프로세서이 내장된 연산 및 제어프로그램이 에러오인을 지니면서 수행되고 있을때 이를 감지하여 마이크로프로세서가 정상직인 동작으로 븍귀되도록 하는 마이크르프로세서 보호회로에 관한 것이다.
종래에는 마이크로프로세서를 동작을 감지하여 이상이 발견되면 그 감지된 이상신호를 마이크로 프로세서로 궤환시켜 소프트웨어직으로 마이크로프로세서에 인터럽트를 걸었으며, 또한 마이크로프로세서를 리셋시키거나공급되는 전원을 차단시킴으로써 마이크로프로세서를 보호하였다.
그런데 마이크르프로세서가 정상동작을 하지 않을 경우에 상기 한 바와 같이 인터럽트 동작이나 리셋신호를인가시켜 주케되면, 마이크로프로세서는 그 동작이 오동작에서 정상동작으로 수정되이 개수행 되어시지 않고, 완전히 다운되어 버리는 결점이 있었다.
본 고안은 이러한 종래의 걸점을 감안하여 마이크로 프로세서가 정상긱인 기능을 상심했을때에 오동작에서정싱동작으로 븍귀될매까지 마이크로므로세서예 계속적인 리셋신호를 인가시켜 줌으로써 마이크로프로셰서를 안전하게 보호해주는 새로운 마이그로프로세서 보호회로를 제공하는데 그 목적이 있다.
첨부된 도면 제1도에 따라 본 고안의 구성을 상세히 설명하면 다음과 같다.
타이머IC(TM)의 접지단자(1)와 트리거단자(2)사이에는 층방전용 콘댄서(C)가 연결되어 있고, 기준전압단자(6)에는 트리거단자(2), 다이오드(D)및 저항(R2)이 연결되어있으미, 타이머IC(TM)의 전원공급단자(8)에는 방전단자(7)에 접속되어있는 저항(R1)과 리샛단자(4) 및 전원(+Vc)이 각각 연결되어 있고. 감시필스를 감지하는 다이오(D)의 캐소드단자는 마이크로므로프로세서(MPU)의 출력단자(O)에 연결되어 있으며, 보상용 리셋신호를 인가시키는 타이머IC(TM)의 출력단자(3)는 마이크로프로세서(MPU)의 리셋단(Re) 연결되이서 본 고안의 회로를 구성하고 있다.
이하에서는 이와 같이 구성된 본 고안의 동작 및 작용효과를 상세히 설명하기로 한다.
먼저 마이크로프로세서(MPU)가 정상동작을 하고 있을경우에 마이크로프로세서(MPU)의 출력단자(이를통해서 제2도의 (a)파형과 같은 감시펄스가 다이오드(D)의 캐소드단자에 계속하여 인가되게 된다.
(a)파형에 있어서 T1시간동안 콘덴서(C)는 전원(+Vc)으로부터 저항(R1)(R2)을 통해서 전하를 충전받게되머, 동시에 감시필스는LOW상태게 된다.
즉, T2시간동안 앞서 충전되있던 전하가 다이으드(D)를 통해서 방전되어지게 된다.
콘덴서(C)의 방전시간은저항(R] 및 콘덴서(C)의 값에 의하여 정해지며 감시펄스의 시간보다 짧게 되도록 선정된다.
또한 콘덴서(C)에 걸리는 전압(VC)차는 기준전압단자(6)에 걸리는 전압(V6)의 피크치인 스래시홀드전압(VTBR)보다 훨씬 적도륵 유지되기 때문에 타이머IC(TM)의 출력단자(3)의 전압상태는 제2도의 (b)파형과같이 항상 HIGH상태로 있게된다.
따라서 마이크로프로세서(MPU)가 정상동작할 경우에는 본고안인 마이크로프로세서 보호회로의 구성소자중 하나인 타이머IC(TM)의 출력단자(3)는 항상HIGH상태로 있게 되므로 마이크로 프로세서 (MPU) 리셋신호를 걸어주지 않게 된다.
이상에서 설명한 바와는 달리 마이크로프로세서(MPU) 가 오동작을 하고 있을경우, 즉 출력단자(0)를 통해서 감시펄스가 발생되지 않고 있는 경우의 본 고안에 의한 회로의 동작 과정을 실펴보면 다음과 같다.
콘덴서(C)는 전원(+V)으로부터 저항(R1)(R2)을 통해서 진하를 공급받게 되어 충전되게 된다.
이와같이 제2도의(C)파형과같이 TA시간동안 콘덴서(C)에 전하가 충전되면 타이머 IC(TM)의 출력단자(3)에 걸리는 전압파형은 V3전압와 같이 HlGH 상태가 된다.
이와 같이 계속 충전되다가 콘댄서(C)에 걸린 전압치(Vc)에 걸린 전압치(Vc)가 기근전압단자(6)에 걸리는기준전압(V6)에 드달되면 (Vc≒V6) 콘멘서(C)에 충전되었딘 진하는 저항(R2)을 통해서 방전단자(7)로 방건도기시작하게 된다.
따라서 출력단자(3)에 걸리는 전압(V3)의 상태는 제2도 (C)파형과 같이 L 시간동안 LOW상태로 바꿔게되며 방전단자(7)로 방전이 게속되마가 전압(vc)이 트리거전압V2)에 도달되면 (Vc≒V6)방전은 멈추어지게되고. 다시 저항(R1)(R2)를 통하여 전원(+Vc)으로부터 상기한 바와 같이 콘댄서(C)는 충전되기 시작한다.
따라서 출력전압(V3)은 다시금HIGH상태로 전환되기 시작한다.
상기한 바와 같이 마이크로프로새서(MPU)가오동작을 일으켰을 경우, 다시말하면 감시펄스가 츨력되지 않을경우예는 본 고아의 마이크르프르세서 보호회로가 이를 감지하여 출력단자(3) 를 통해서 계속걱인 리셋신호. 즉, 전압(V3) 파형을 마이크로프로세서(MPU)의 리셋단(Re)에 인가시켜구게 된다.
이상에서 상세히 설명한 바와 같이 본고안에 의한 마이크로프로셰서 보흐회로는 마이크로프러세서(MPU)에 공급되는 전원을 완전히 차단시켜서 보호하었딘 종래의 브호회로와는 달리 마이크로프로세서(MPU)의 수행기능을 다운시켜 버리지 않고 단지 이상신호를 감지하여 마이크로프로새서(MPU)가 정상동작 할때까지 리샛신호를 계속적으로 걸어수어 마이크로드로세서(MPU)를 간단허 보호한 수 있는 새롭고도 유용한 효과를 지닌 고안인것이다.

Claims (1)

  1. 마이크로프로세서 보호회로에 있어서. 마이크로프로시서(MPU)의 일 츨력단자(O)에서 나오는 감시필스신호를 간지하는 다이오드(D)가 기준전압단자(6)에 연절되어 있고 마이크르프로세서(MPU)의 러셋만(Re)에마이크로프로세서(MPU)가 정상동작 될때까지 리셋신호를 인가시키는 출럭단자(3)가 있는 타이머IC(TM)와, 이러한 타이머IC(TM)의 검지단자(1)와 트라거단자(2) 사이에 충방진용 큰덴서(C)가 연결되어 있고, 상기타이머IC(TM)의 기군전압단자(6)에 트리거단자(2) 및 저항(R2)이 연결되어 있으며, 타이머lC(TM)의 전원공급단자(8)에는 방전단자(7)에 접속된 저항(R1)과 리셋단자(4) 및 전원(+Vc)이 각각 연결되어서 구성된 것을 특징으로 하는 마이크로프로세서 보호회로.
KR2019860005496U 1986-04-23 1986-04-23 마이크로 프로세서 보호회로 KR890003105Y1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR2019860005496U KR890003105Y1 (ko) 1986-04-23 1986-04-23 마이크로 프로세서 보호회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR2019860005496U KR890003105Y1 (ko) 1986-04-23 1986-04-23 마이크로 프로세서 보호회로

Publications (2)

Publication Number Publication Date
KR870017072U KR870017072U (ko) 1987-11-30
KR890003105Y1 true KR890003105Y1 (ko) 1989-05-15

Family

ID=19250981

Family Applications (1)

Application Number Title Priority Date Filing Date
KR2019860005496U KR890003105Y1 (ko) 1986-04-23 1986-04-23 마이크로 프로세서 보호회로

Country Status (1)

Country Link
KR (1) KR890003105Y1 (ko)

Also Published As

Publication number Publication date
KR870017072U (ko) 1987-11-30

Similar Documents

Publication Publication Date Title
JPS57212825A (en) Protective device
KR890003105Y1 (ko) 마이크로 프로세서 보호회로
US4900951A (en) Latch-up restoration circuit
US4423477A (en) Rectifier controller
US4346432A (en) Rectifier controller responsive to sensed A.C. voltage signals
JP4118496B2 (ja) 電力用半導体装置及び過電流保護回路
JPS62188420A (ja) 交流無接点スイツチ
KR880000646B1 (ko) 마이콤화(化)한 엔코오더를 갖는 키이보오드
KR100297919B1 (ko) 자동식 소화기용 릴레이의 오동작 방지회로
JP3345030B2 (ja) 電子装置の信号シーケンス周波数監視用回路装置
US20040228054A1 (en) Fault detecting circuit
KR100316566B1 (ko) 자동식 소화기 작동부 오동작 방지회로
KR100308567B1 (ko) 스위칭전원의 과전압 및 단락시 전원 보호 장치 및 방법
JPH066627Y2 (ja) センサの瞬時停電時の誤動作防止回路
KR0131818Y1 (ko) 전력공급기의 저출력 전압 보호회로
KR910006451Y1 (ko) 신호축적식 경보장치
KR930004365Y1 (ko) 시스템 보호펄스 발생장치
JPH09135941A (ja) パチンコ機の電子基板
JPH0143650Y2 (ko)
KR100423656B1 (ko) 차량용 전자제어장치의 워치독 회로
KR930002312Y1 (ko) X선 발생 보호회로
KR920004332Y1 (ko) 전원 출력단의 전압 보호회로
KR860002286Y1 (ko) 과전압 보호 회로
KR930001681Y1 (ko) 정전압용 트랜지스터 보호회로
KR890004800Y1 (ko) 마이콤의 오동작 방지회로

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
REGI Registration of establishment
FPAY Annual fee payment

Payment date: 19911224

Year of fee payment: 4

LAPS Lapse due to unpaid annual fee