KR890000151Y1 - Synchronizing signal generating circuit of hifi-vtr - Google Patents
Synchronizing signal generating circuit of hifi-vtr Download PDFInfo
- Publication number
- KR890000151Y1 KR890000151Y1 KR2019850006111U KR850006111U KR890000151Y1 KR 890000151 Y1 KR890000151 Y1 KR 890000151Y1 KR 2019850006111 U KR2019850006111 U KR 2019850006111U KR 850006111 U KR850006111 U KR 850006111U KR 890000151 Y1 KR890000151 Y1 KR 890000151Y1
- Authority
- KR
- South Korea
- Prior art keywords
- signal
- transistor
- capacitor
- synchronous signal
- pulse generator
- Prior art date
Links
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11B—INFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
- G11B27/00—Editing; Indexing; Addressing; Timing or synchronising; Monitoring; Measuring tape travel
- G11B27/10—Indexing; Addressing; Timing or synchronising; Measuring tape travel
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11B—INFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
- G11B5/00—Recording by magnetisation or demagnetisation of a record carrier; Reproducing by magnetic means; Record carriers therefor
- G11B5/02—Recording, reproducing, or erasing methods; Read, write or erase circuits therefor
- G11B5/027—Analogue recording
Landscapes
- Television Signal Processing For Recording (AREA)
Abstract
내용 없음.No content.
Description
제 1도는 본 고안의 회로도이다.1 is a circuit diagram of the present invention.
*도면의 주요부분에 대한 부호의 설명* Explanation of symbols for main parts of the drawings
1 : 바이어스 저항부 2 : 정류회로1: bias resistor 2: rectifier circuit
3 : 적분회로 4 : 저역여파기3: integrating circuit 4: low pass filter
5 : 수직동기신호분리기 6 : 펄스발생기5: vertical synchronous signal separator 6: pulse generator
7 : 드펄스발생부 Q1∼Q4: 트랜지스터7: Depulse generating part Q 1 to Q 4 : Transistor
C1∼C6 : 콘덴서 D1, D2 : 다이오드C1 to C6: capacitor D1, D2: diode
L1 : 인던터 R1∼R9, R12 : 저항L1: Inductors R1 to R9, R12: Resistance
본 고안은 하이파이 VTR의 동기신호발생회로에 관한 것으로, 특히 영상입력신호가 없을 경우에도 동기신호를 발생시켜 줌으로써 비디오카셋트를 오디오카셋트로 사용할 수 있도록 해주는 동기신호부재시의 의사동기신호발생회로에 관한 것이다.The present invention relates to a synchronous signal generating circuit of a hi-fi VTR, and more particularly to a pseudo synchronous signal generating circuit in the absence of a synchronous signal which enables the video cassette to be used as an audio cassette by generating a synchronous signal even when there is no video input signal. .
일반적으로, 하이파이(HiFi : High Fidelity) VTR 은 일반적인 다른 VTR이 고정음성헤드를 사용하고 있는데 반해, 음성신호는 회전음성헤드를 사용하여 기록하고 영상신호는 회전영상헤드를 사용하여 기록하도록 되어있는바, 이에 따라 하이파이 VTR은 일반적으로 S/N비가 좋고, 또 장시간에 걸친 기록 모우드시에도 음질의 열화가 작기 때문에 원음에 충실한 음을 기록 및 재생할 수 있다는 특성를 갖는다.In general, high fidelity (HiFi) VTRs are recorded using a rotating audio head, while other VTRs use a fixed audio head. Accordingly, the hi-fi VTR generally has a good S / N ratio and has a characteristic of recording and reproducing a sound faithful to the original sound because the degradation of sound quality is small even during a recording mode for a long time.
또한 상기한 하이파이 VTR에 있어서는, 회전영상헤드 및 회전음성헤드를 사용하기 때문에 이 회전영상헤드 및 회전음성헤드를 회전시켜 주는 드럼모우터를 일정속도로 회전시켜 주기 위한 동기신호가 필요하게 된다. 따라서 종래의 하이파이 VTR에 있어서는 영상신호내에 포함되어 입력되는 동기신호를 동기신호분리기로 분리하여, 이 분리된 동기 신호와 드럼모우터의 회전에 의해 발생되는 드럼펄스를 위상비교하고, 그 비교에 따른 오차전압으로 드럼모우터의 회전을 제어함으로써 드럼모우터를 일정속도로 회전시키는 방법을 사용하고 있었다.In addition, in the above Hi-Fi VTR, since the rotating video head and the rotating audio head are used, a synchronization signal for rotating the drum motor for rotating the rotating video head and the rotating audio head at a constant speed is required. Therefore, in the conventional hi-fi VTR, the synchronous signal included in the video signal is separated by a synchronous signal separator, and the separated synchronous signal is compared with the drum pulses generated by the rotation of the drum motor. The drum motor was rotated at a constant speed by controlling the rotation of the drum motor with an error voltage.
그러나 종래의 하이파이 VTR에 있어서는 비디오 테이프에 단지 음성신호만을 기록시킬 경우에도 음성헤드로서 회전음성헤드를 사용하기 때문에 동기신호가 필요하게 되지만, 영상신호가 입력되지 않게되면 상기 동기신호가 필요하게 되지만, 영상신호가 입력되지 않게 되면 상기 동기신호를 발생시킬 수 없게 되어 드럼 모우터의 회전을 일정속도로 유지시켜 주지 못하게 됨으로써 그 음성신호를 정확하게 기록시킬 수 없다는 문제점이 있었다.However, in the conventional hi-fi VTR, even when only the audio signal is recorded on the video tape, a synchronization audio signal is required because the rotating audio head is used as the audio head. However, when the video signal is not input, the synchronization signal is required. When the video signal is not input, the synchronization signal cannot be generated and the rotation of the drum motor cannot be maintained at a constant speed, thereby preventing the accurate recording of the audio signal.
이에 본 고안은 상기한 사정을 감안해서 안출된 것으로, 영상입력신호가 없을 경우에는 별도의 회로를 통해 의사동기신호를 발생시켜 영상신호입력이 없을 경우에도 드럼모우터를 일정속도로 회전시킬 수 있게 함으로써, 비디오 카셋트를 오디오카셋트로 이용할 수 있도록 함에 그 목적이 있다.The present invention has been devised in view of the above circumstances, and when there is no video input signal, a pseudo synchronous signal is generated through a separate circuit so that the drum motor can be rotated at a constant speed even when there is no video signal input. The purpose is to enable video cassettes to be used as audio cassettes.
이하, 본 고안의 구성 및 작용, 효과를 예시도면을 참조하여 상세히 설명한다.Hereinafter, the configuration, operation, and effects of the present invention will be described in detail with reference to the accompanying drawings.
본 고안은 단자(VEE)에 저항(R1,R2)과 트렌지스터(Q1)로 구성된 바이어스저항부(1)가 접속되고, 이 바이어스저항부(1)에는 저항(R5,R6)과 인덕터(L1) 및 콘덴서(C1, C2)로 구성된 저역여파기가 접속됨과 더불어 저항(R3)과 다이오드(D1, D2) 및 콘덴서(C3)로 구성된 정류회로(2)가 접속되며, 이 정류회로(2)에 저항(R4)과 콘덴서(C4)로 구성된 적분회로(3)가 접속되고, 이 적분회로(3)에는 에미터가 접지됨과 더불러 그 켈렉터가 저항(R7~R9, R12)과 콘덴서(C5, C6), 트랜지스터(Q3,Q4) 및 펄스발생기(6)로 구성된 드럼 펄스발생부(7)에 접속된 트랜지스터(Q2)의 베이스가 접속되며, 상기 저역여파기(4)와 영상신호입력단자(VS)의 접속점에 수직동기신호분리기(5)를 통하여 다른 한 입력단에 제어전압(VPB)이 인가되는 상기 드럼펄스발생부(7)가 접속되고, 동적전원(B')이 저항(R11)을 통해서 상기 드럼펄스발생부(7)의 출력측이 접속된 구성으로 되어 있다.According to the present invention, a bias resistor portion 1 composed of resistors R1 and R2 and a transistor Q1 is connected to a terminal V EE , and the bias resistor portion 1 has resistors R5 and R6 and an inductor L1. ) And a low pass filter composed of capacitors C1 and C2 are connected, and a rectifier circuit 2 composed of resistors R3 and diodes D1 and D2 and a capacitor C3 is connected to the rectifier circuit 2. An integrating circuit 3 composed of a resistor R4 and a capacitor C4 is connected. The integrating circuit 3 has an emitter connected to ground, and the selector has resistors R7 to R9 and R12 and a capacitor C5. And a base of the transistor Q2 connected to the drum pulse generator 7 composed of the C6, the transistors Q3 and Q4 and the pulse generator 6, the low-pass filter 4 and the video signal input terminal The drum pulse generator 7 is connected to the other input terminal via a vertical synchronous signal separator 5 to the connection point of VS, and the dynamic power source B 'is connected to the resistor R11. Through The output side of the drum pulse generator 7 is connected.
미설명부호 DPG는 드럼펄스발생제어신호이다.Reference numeral DPG is a drum pulse generation control signal.
제1도는 상기한 구성으로 된 본 고안의 회로구성을 도시해 놓은 회로도로, 우선 정상작동시 즉 영상신호가 입력될 경우에는 영상신호(VS ; Video Signal) 입력단자(VS :설명의 편의상 영상신호와 영상신호입력단자를 동일부호로 설명한다.)로 부터 복합동기신호(수평 및 수직동기신호)가 포함된 영상신호(VS)가 입력되어 저역여파기(4)와 수직동기신호분리기(5)에 인가되게 되는 바, 이에 따라 수직신호분리기(5)로 부터 상기 영상신호중 수직동기신호(일반적으로 60HZ임)가 검출되는 한편, 상기 저역여파기(Low Pass Filter)(4)에 있어서는 상기 복합동기신호가 보통60HZ정도의 저주파이고, 영상신호(즉 색신호)는 3.58MHZ의 부반송파를 갖는 고주파이기 때문에 그 출력단으로 부터는 저주파성분인 동기신호만 검출되어 바이어스저항부(1)의 트랜지스터(Q1)의 베이스에 인가되게 된다. 그런데 이때 VEE전압[혼동을 피하기 위해 단자(VEE)로 부터 입력되는 전압을 VEE전압 이라 한다]이 트랜스지터(Q1)의 임계전압으로 되도록 저항(R1,R2)을 정해놓게 되면, 이 트랜지스터(Q1)는 저역여파기(4)의 출력펄스에 따라 턴온 또는 턴오프되게 된다. 즉 다시 말하면 상기 콘덴서(C2)는 순간적인 전압변동에 대해서는 단락상태로 되게 되므로 인덕터(L1)와 콘덴서(C1)의 접속점으로 부터 하이레벨신호가 인가되는 순간에는 트랜지스터(Q1)의 베이스측에 하이레벨의 미분펄스가 인가됨으로써 이때 트랜지스터(Q1)는 턴오프상태로 있게 되고, 이어 상기 인덕터(L1)와 콘덴서(C1)의 접속점으로 부터 로우레벨의 신호가 인가되게 되면 콘덴서(C2)에 충전되어 있던 전하는 저항(R6)측으로 방전(전류방향이 상기 역방향)되게 되므로 이때는 트랜지스터(Q1)의 베이스측에 음의 미분펄스가 가해져서 트랜지스터(Q1)의 에미터와 베이스 사이의 전압차가 0.7V이상으로 되게 됨으로써 트랜지스터(Q1)는 턴온되게 된다.1 is a circuit diagram showing a circuit configuration of the present invention having the above-described configuration. And video signal input terminals are denoted by the same reference numerals). is to be a bar, so that in the vertical signal separator 5 the image sinhojung vertical synchronization signal (typically 60H Z Im) is detected while the low-pass filter (low Pass filter) from (4) the composite synchronizing signal Since the low frequency pie is usually about 60H Z , and the video signal (i.e., the color signal) is a high frequency wave having a subcarrier of 3.58MH Z , only the low frequency component of the synchronization signal is detected from the output terminal of the transistor Q1 of the bias resistor unit 1. On the base To be authorized. At this time, if the V EE voltage (the voltage input from the terminal V EE to be referred to as the V EE voltage) is set to the threshold voltage of the transistor Q1, the resistors R1 and R2 are set. Transistor Q1 is turned on or off depending on the output pulse of low pass filter 4. In other words, the capacitor C2 is short-circuited with respect to the instantaneous voltage fluctuation, and therefore, when the high level signal is applied from the connection point between the inductor L1 and the capacitor C1, When the differential pulse of the level is applied, the transistor Q1 is turned off at this time, and when the low level signal is applied from the connection point of the inductor L1 and the capacitor C1, the capacitor C2 is charged. Since the charged charge is discharged to the resistor R6 side (the current direction is reversed), a negative differential pulse is applied to the base side of the transistor Q1 at this time so that the voltage difference between the emitter and the base of the transistor Q1 is 0.7V or more. Transistor Q1 is turned on.
따라서, 상기 트랜지스터(Q1)의 컬렉터측으로 부터 여파기(4)의 출력펄스에 대응되는 펄스신호가 출력되게 되는 바, 이 펄스신호는 상기 콘덴서(C2)와 동일하게 동작하게 되는 콘덴서(C3)를 통하여 음(-)과 양(+)의 미분펄스로 바뀐뒤, 다이오드(D2)를 통하게 됨으로써 양(+)의 펄스만 남게 되고, 그후 이 양(+)으펄스만을 갖는 펄스신호가 적분회로(3)에 인가되게 됨으로써 트랜지스터(Q2)의 베이스전위가 하이레벨로 되게 된다. 따라서 트랜지스터(Q2)가 턴온되어 이때는 펄스발생기(항상 60HZ의 주파수를 발생시킴) (6)로 부터 출력도는 60HZ의 펄스신호는 트랜지스터(Q2)를 통해서 접지로 빠져나가게 된다.Therefore, the pulse signal corresponding to the output pulse of the filter 4 is output from the collector side of the transistor Q1, and this pulse signal is operated through the capacitor C3 which operates in the same way as the capacitor C2. After switching to the negative and positive differential pulses, the diode D2 passes through, leaving only positive pulses, and then the pulse signal having only these positive pulses is integrated circuit (3). ), The base potential of the transistor Q2 becomes high. Therefore, the transistor (Q2) is turned on In this case the pulse generator of the pulse signal output from the even (Sikkim always generates a frequency of 60H Z) (6) is 60H Z is escape into the ground through the transistor (Q2).
한편, 수직동기신호분리기(5)로부터 출력되는 상기 60HZ의 동기신호는, 기록시에는 로우레벨(재생시에만 하이레벨로 됨)로 되게 되는 제어전압(VPB)에 의해 트랜지스터(Q3)가턴오프되므로 저항(R7)과 결합콘덴서(C5)를 통해 트랜지스터(Q4)의 베이스에 인가되게 된다. 따라서 트랜지스터(Q4)가 수직동기신호분리기(5)로부터 출력되는 동기신호에 의해 턴온 또는 턴오프되므로, 즉 상기 동기신호가 로우레벨일 때 턴오프되므로, 트랜지스터(Q4)의 컬렉터와 저항(R11)의 접속점으로 부터는 상기 동기신호와 반전된 드럼펄스발생기 제어신호(DPG)가 출력되게 된다.On the other hand, since the 60H Z synchronization signal output from the vertical synchronization signal separator 5 is turned off by the control voltage VPB which becomes low level at the time of writing (high level only at the time of reproduction), the transistor Q3 is turned off. It is applied to the base of the transistor Q4 through the resistor R7 and the coupling capacitor C5. Therefore, since the transistor Q4 is turned on or off by the synchronization signal output from the vertical synchronization signal separator 5, that is, the transistor Q4 is turned off when the synchronization signal is at the low level, the collector and the resistor R11 of the transistor Q4 are turned off. The sync pulse and the inverted drum pulse generator control signal DPG are outputted from the connection point of.
그리고, 이후 도면에는 도시되지 않았지만 상기 드럼펄스발생제어신호(DPG)는 드럼 서어보(Drum Servo)계에 인가되어 드럼모우터의 회전에 따라 발생되는 드럼펄스와 위상비교되고, 이어 이 위상비교결과에 따른 오차전압에 의해 드럼모우터의 회전이 제어됨으로써 드럼모우터는 정속도로 회전하게 된다.Then, although not shown in the drawings, the drum pulse generation control signal DPG is applied to a drum servo system to compare the phase with the drum pulse generated by the rotation of the drum motor. The rotation of the drum motor is controlled by the error voltage according to the drum motor rotates at a constant speed.
이어 영상신호(VS)가 입력되지 않고 음성신호만 입력되는 경우, 즉 비디오카셋트를 오디오 카셋트로 이용할 경우에는 영상신호입력단자(VS)로 영상신호(VS)가 입력되지 않으므로 수직신호분리기(5)로 부터는 동기신호가 출력되지 않게 된다.Subsequently, when only the audio signal is input without the video signal VS, that is, when the video cassette is used as the audio cassette, the video signal VS is not input to the video signal input terminal VS. No synchronization signal is output from.
한편, 저역여파기(4)에서도 출력되는 동기신호가 없기 때문에 트랜지스터(Q1)가 턴 호프되어 VEE전압이 정류회로(2)에 인가되지 않는바, 이에 따라 정류회로(2)로 부터 로우레벨의 일정전압이 출력되게 된다. 따라서 트랜지스터(Q2)가 턴오프되어 펄스발생기(6)로 부터 출력되는 60HZ의 의사동기신호가 저항(R13, R9)과 결합콘덴서(6)를 통해 트랜지스터(Q4)의 베이스에 인가되게 됨으로써 트랜지스터(Q4)는 영상신호(VS)가 입력된 경우와 동일하게 동작하여 트랜지스터(Q4)의 컬랙터와 저항(R11)의 접속점으로 부터 드럼펄스 발생기 제어신호(DPG)가 출력되게 된다.On the other hand, since there is no synchronous signal output from the low pass filter 4, the transistor Q1 is turned hopped so that the V EE voltage is not applied to the rectifier circuit 2. Therefore, a low level from the rectifier circuit 2 is applied. Constant voltage is output. Accordingly, the transistor Q2 is turned off so that a pseudo-synchronous signal of 60H Z output from the pulse generator 6 is applied to the base of the transistor Q4 through the resistors R13 and R9 and the coupling capacitor 6. Q4 operates in the same manner as when the image signal VS is input so that the drum pulse generator control signal DPG is output from the connection point of the collector of the transistor Q4 and the resistor R11.
따라서, 이때도 회전음성헤드가 일정속도로 회전하게 되므로 입력되는 음성신호를 정확하게 즉 늘여지거나 빨라지는 일없이 녹음시킬 수 있게 된다.Therefore, at this time, since the rotary voice head rotates at a constant speed, the input voice signal can be recorded accurately, i.e. without being stretched or fastened.
또한, 녹화되었던 영상을 재생할 경우는 본 고안과는 관계없는 겻으로서, 이때는 별도로 설치된 3.58MHZ의 크리스탈에 의해 발진된 신호를 60HZ신호로 분주하여 사용하게 되는데, 만일 이때 영상입력단자(VS)로 영상신호(VS)가 입력되게 되면, 이때는 재생시에 하이레벨로 되게 되는 제어전압(VPB)에 의해 트랜지스터(Q3)가 턴온되게 됨으로써 수직동기신호분리기(5)로부터 출력되는 동기 신호는 트랜지스터(Q3)를 통해 접지로 방출되게 되고, 또 펄스발생기 (6)로부터 출력되는 의사동기신호는 상기한 영상신호입력이 있을 경우와 마찬가지로 트랜지스터(Q2)를 통해 접지로 방출되게 된다.In addition, the playback of the recorded video is irrelevant to the present invention. At this time, the signal generated by the separately installed crystal of 3.58MH Z is divided into 60H Z signal, and if the video input terminal (VS) is used. When the video signal VS is inputted, the transistor Q3 is turned on by the control voltage VPB which is at the high level at the time of reproduction, so that the synchronous signal output from the vertical synchronous signal separator 5 is the transistor Q3. The pseudo synchronous signal outputted from the pulse generator 6 is emitted to the ground through the transistor Q2 as in the case of the image signal input described above.
즉 이상 설명한 바와 같이 본 고안에 따르면, 음성신호만이 입력될 경우에는 의사동기신호를 발생시켜 드럼모우터를 정속도로 회전시킬 수 있게 됨으로써 비디오카세스를 오디오카셋트로 사용할 수 있게 된다.That is, according to the present invention as described above, when only the audio signal is input, it is possible to generate a pseudo-synchronous signal to rotate the drum motor at a constant speed, so that the video cassette can be used as an audio cassette.
Claims (1)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR2019850006111U KR890000151Y1 (en) | 1985-05-24 | 1985-05-24 | Synchronizing signal generating circuit of hifi-vtr |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR2019850006111U KR890000151Y1 (en) | 1985-05-24 | 1985-05-24 | Synchronizing signal generating circuit of hifi-vtr |
Publications (2)
Publication Number | Publication Date |
---|---|
KR860015490U KR860015490U (en) | 1986-12-30 |
KR890000151Y1 true KR890000151Y1 (en) | 1989-03-06 |
Family
ID=19242384
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR2019850006111U KR890000151Y1 (en) | 1985-05-24 | 1985-05-24 | Synchronizing signal generating circuit of hifi-vtr |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR890000151Y1 (en) |
-
1985
- 1985-05-24 KR KR2019850006111U patent/KR890000151Y1/en not_active IP Right Cessation
Also Published As
Publication number | Publication date |
---|---|
KR860015490U (en) | 1986-12-30 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPH0159666B2 (en) | ||
KR890000151Y1 (en) | Synchronizing signal generating circuit of hifi-vtr | |
US4843488A (en) | Noise elimination circuit for reproduction of audio signals in a magnetic tape recording and reproducing apparatus | |
JP2751361B2 (en) | Information signal recording device | |
CA1159950A (en) | Signal reproducing circuit for a video tape recorder and particularly to a differential gain control circuit | |
JPS6154310B2 (en) | ||
KR840000113B1 (en) | Periodically biased video disc player servo system | |
JP2553270B2 (en) | Time difference slow mode control circuit | |
JPH0625101Y2 (en) | Video screen stabilization circuit | |
US4496998A (en) | Video tape recorder with delayed control signal recording upon restart | |
JPS6333408Y2 (en) | ||
KR900000769Y1 (en) | Auto-switching circuits of ntsc/pal systems for video casette player | |
JPH0634521B2 (en) | Magnetic recording / reproducing circuit | |
US3832486A (en) | Modulator clamp circuit | |
KR880002750Y1 (en) | Oscillator signal control circuit | |
KR900008393Y1 (en) | Slow tracking automatic adjustment circuit in video tape recorder | |
KR900001875Y1 (en) | Correcting apparatus of synchronizing signal level for vcr | |
KR900008447Y1 (en) | Correction circuit for reproducing control signal | |
KR910008714Y1 (en) | Tracking regulating circuit for vtr | |
JP2592062B2 (en) | Head switching circuit | |
KR900006652Y1 (en) | The control signal delay circuit of the tape recording | |
JP3572848B2 (en) | Magnetic recording / reproducing device | |
JPS6131372Y2 (en) | ||
KR0131553Y1 (en) | Recording and reproducing device with the function for protecting noise bar | |
JP3158689B2 (en) | Frequency modulation current generation circuit and frequency modulation method |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E701 | Decision to grant or registration of patent right | ||
REGI | Registration of establishment | ||
FPAY | Annual fee payment |
Payment date: 19980226 Year of fee payment: 10 |
|
LAPS | Lapse due to unpaid annual fee |