KR870003024Y1 - 컬러모니터의 영상 증폭회로 - Google Patents

컬러모니터의 영상 증폭회로 Download PDF

Info

Publication number
KR870003024Y1
KR870003024Y1 KR2019840014439U KR840014439U KR870003024Y1 KR 870003024 Y1 KR870003024 Y1 KR 870003024Y1 KR 2019840014439 U KR2019840014439 U KR 2019840014439U KR 840014439 U KR840014439 U KR 840014439U KR 870003024 Y1 KR870003024 Y1 KR 870003024Y1
Authority
KR
South Korea
Prior art keywords
signal
input terminal
transistor
signal input
resistor
Prior art date
Application number
KR2019840014439U
Other languages
English (en)
Other versions
KR860009037U (ko
Inventor
이문형
Original Assignee
삼성전자주식회사
정재은
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자주식회사, 정재은 filed Critical 삼성전자주식회사
Priority to KR2019840014439U priority Critical patent/KR870003024Y1/ko
Publication of KR860009037U publication Critical patent/KR860009037U/ko
Application granted granted Critical
Publication of KR870003024Y1 publication Critical patent/KR870003024Y1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N9/00Details of colour television systems
    • H04N9/64Circuits for processing colour signals
    • H04N9/648Video amplifiers
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N9/00Details of colour television systems
    • H04N9/12Picture reproducers

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Processing Of Color Television Signals (AREA)

Abstract

내용 없음.

Description

컬러모니터의 영상 증폭회로
제1도는 종래의 구성도.
제2도는 본 고안의 구성도.
제3도는 본 고안의 회로도.
* 도면의 주요부분에 대한 부호의 설명
1,2 : TTL 집접회로 3 : 매트릭스회로
4 : 버퍼증폭단 5 : 증폭단
6 : 버퍼증폭 및 구동단 7 : 파워증폭단
8,9 : 버퍼증폭단 10 : 파워증폭단
Sa : 영상신호 입력단자 Iin : I신호 입력단자
Yin : 휘도신호 입력단자 a,b,c : 전자총
VR : 콘트라스트 조정용 가변저항 L1: 피킹 코일
본 고안은 16가지 색을 출력시킬 수 있는 컬러 모니터의 영상증폭회로에 관한 것으로, 특히 아날로그신호와 디지탈신호가 이용 가능하도록 된 전자회로에 관한 것이다.
일반적으로 16가지색을 출력시키는 컬러모니터의 영상증폭회로는 영상신호의 입력단과 I신호 입력단 TTL집접회로를 각각 설치하여 입력되는 영상신호와 I신호를 검출하는 방식을 채택하고 있기 때문에 아날로그신호로 된 영상신호는 이용할 수 없었고, 아울러 입력된 영상신호는 TTL 집적회로를 비롯하여 버퍼종폭단 및 증폭단, 버퍼증폭 및 구동단, 파워증폭단 등 여러 단을 거쳐서 브라운관으로 출력되기 때문에 부품이 많이 소요되므로 말미암아 작업공수가 늘고, 고장발생 소지가 많으며, 생산이 어렵고 또한 제작단가가 고가로 되어서 보급형 컬러 모니터로써는 적합하지 못한 결점이 있었다.
본 고안은 상기한 결점을 개선한 것으로, 아날로그신호 또는 디지탈신호의 이용이 가능하고 보급형으로서 보다 저렴한 가격으로 편리하게 제작할 수 있도록 회로구조를 대폭 간소화시킨 컬러모니터의 영상증폭회로를 제공함에 목적이 있다.
이하 본 고안의 구성 및 작용, 효과를 예시도면에 의거 상세히 설명하면 다음과 같다.
본 고안은 영상신호 입력단자(Sa)에는 버퍼용의 트랜지스터(TR1)와 저항(R1∼R3)이 연결되고, 상기 트랜지스터(TR1)의 에미터에는 출력 트랜지스터(TR2)와 저항(R4) 및 피킹코일(L1)을 매개하여 브라운관의 전자총(a)이 연결되는 한편, 휘도조정입력단자 (Yin)는 저항(R5)을 매개하여 그리고 I신호 입력단자(Iin)는 저항(R6∼R10)과 트랜지스터(TR3)(TR4) 및 다이오드(D1)를 매개하여 CRT 바이어스 조정용 가변저항(VR)과 저항(R11∼R13) 및 콘덴서(C1)와 함께 출력트랜지스터(TR2)의 에미터에 각각 연결된 구조로 되어 있다.
미 설명부호 1,2는 TTL 집적회로, 3은 매트릭스회로, 4는 버퍼증폭단, 5는 증폭단, 6은 버퍼증폭 및 구통단, 7은 파워 증폭단, 8,9는 버퍼 증폭단, 10은 파워 증폭단 B1+, B2+는 동작전원, b,c는 전자총을 나타낸다.
제1도는 종래 컬러모니터의 영상증폭회로에 대한 구성도를 나타낸 것으로 도면상으로는 한 가지 색신호(예를 들어 적색신호)에 대한 구성도만 도시되어 있지만 실제로는 제1도에 도시된 구성이 다른 색신호 (예를 들어 청색신호 및 녹색신호)에 대해서도 똑같은 형태로 구성된다. 영상신호 입력단자(Sa)로 입력된 하나의 색신호는 집적회로(1)를 통과하게 되는데, TTL 집적회로(1)에서는 입력된 디지탈신호를 보다 완벽하게 재현시키는 역할을 한다. 또한 I신호는 TTL집적회로(2)에서 보다 완벽하게 재현된다.
이와 같이 TTL집적회로(1)(2)에서 출력되는 영상신호와 I신호는 매트릭스회로(3)에서 하나의 신호로 조합된 후 버퍼증폭단(4) 및 증폭단(5), 또 다른 버퍼증폭 및 구동단(6)을 차례로 통과하면서 완전한 하나의 색신호로 정형된 다음에 파워 폭단(7)을 구동시켜서 브라운관의 전자총(A)을 동작시키게 된다.
전출한 바와 같은 구성방식에서는 영상신호 입력단자(Sa)와 I신호 입력단자(Iin)에 TTL 집적회로(1)(2)가 연결되기 때문에 디지탈신호가 아닌 아날로그 신호는 이용될 수가 없다. 또한 영상신호 입력단자(Sa)와 I신호 입력단자(Iin)로 입력되는 영상신호는 파형정형과 증폭을 위하여 여러 단의 버퍼와 증폭단을 거친 다음에 브라운관으로 출력되므로 복잡한 회로구성과 많은 수의 부품을 필요로 하게 되며, 회로 상호간의 간섭 영향으로 제조상에 어려운 점이 많았다.
제2도는 본 고안의 구성도를 나타낸 것으로, 영상신호 입력단자(Sa)와 I신호 입력단자(Iin)에는 트랜지스터와 저항으로 구성되는 버퍼증폭단(8)(9)이 각각 연결되고 그 출력단에 파워증폭단(10)을 통하여 브라운관을 구동시키도록 되어 있기 때문에 본 회로에서는 아날로그신호 또는 디지탈 신호의 이용이 가능하며, 전체적인 회로의 구성이 간단하게 된다.
전술한 바와 같은 구성을 제3도의 회로도에 의거 보다 상세히 설명하면, 영상신호 입력단자(Sa)로 입력된 영상신호는 저항(R1∼R3)과 트랜지스터(TR1)가 에미터폴로워로 구성된 버퍼증폭단(8)을 통하여 트랜지스터(TR1)의 에미터에서 파워증폭단(10)에 있는 출력트랜지스터(TR2)의 베이스로 전달되고, 휘도 조정입력단자(Yin)로 입력된 휘도전압은 저항(R5)을 통하여 출력트랜지스터(TR2)의 에미터로 인가된다.휘도신호의 레벨에 따라 동작전원(B2+)에 의해 고역보상용의 피킹코일(L1)과 저항(R4)을 통해 출력트랜지스터(TR2)로 흐르는 전류량이 변화되는 데, 이러한 전류 변화는 I신호에 의해서도 좌우된다. 즉, I신호가 로우레벨이면 트랜지스터(TR3)와 트랜지스터(TR4)가 턴 오프 상태를 유지하게 되고, 트랜지스터(TR2)의 에미터에는 CRT 바이어스 조정용 가변저항(VR)과 저항(R12)(R13)이 각각 병렬로 연결된 상태가 되어 트랜지스터(TR2)의 컬렉터와 전자총(a) 으로 인가되는 전압강하폭은 증가하게 되어 브라운관의 화면은 어두워지고, I신호가 하이레벨이면 트랜지스터(TR3)(TR4)가 턴온되고 트랜지스터(TR2)의 애미터전위가 거의 접지전위로 떨어지게 되어 트랜지스터(TR2)의 컬렉터에 인가되는 전압강하폭이 크게 되므로 결국 화면은 밝아지게 되는 것이다. 필요에 따라 브라운관으로 출력되는 색신호의 어둡고 밝기를 조절하려면 휘도 조정용 가변저항(VR)을 조정하여 출력트랜지스터(TR2)의 에미터전위를 조절하므로써 상기 출력트랜지스터(TR2)로 흐르는 전류량을 조절하면 결국 전자총(a)을 통해 브라운관으로 출력되는 색의 어둡고 밝기가 조정된다.
제3도에서는 영상신호 입력단자(Sa)를 통해 입력된 영상신호(예를 들면 적색신호)와 휘도신호 및 I신호 입력단자(Iin)를 통해 입력된 I신호가 각각의 버퍼증폭단(8)(9)을 매개하여 파워증폭단(10)을 구동시켜서 적색용의 전자총(a)으로 출력되는 회로만 도시되어 있으나, 다른 영상신호(예를 들어 청색신호 및 녹색신호)를 출력시키는 전자총(b)(c)에도 각각 제3도에 도시된 것과 같은 영상신호용의 별도의 버퍼증폭단과 파워증폭단이 연결되어서 휘도신호와 I신호의 레벨에 따라 각각의 색신호가 출력되므로 결국 브라운관에서는 16가지 색이 출력될 수 있는 것이다.
상기한 바와 같이 본 고안은 영상신호 입력단자(Sa)로 입력되는 영상신호는 트랜지스터와 저항으로 구성되는 버퍼증폭단(8)을 매개하여 I신호도 트랜지스터와 저항 등으로 구성되는 버퍼증폭단(9)을 매개하여 그리고 휘도신호는 직접 파워증폭단(10)을 구동시켜서 브라운관의 전자총으로 출력되기 때문에 아날로그 신호 및 디지탈신호의 이용이 가능하고, 회로구성이 간단하기 때문에 원가절감의 호과 및 고장발생 요인이 줄어드는 장점이 있다.

Claims (1)

  1. 영상신호 입력단자(Sa)에는 버퍼용의 트랜지스터(TR1)와 저항(R1∼R3)이 연결되고, 상기 트랜지스터(TR2)의 에미터에는 출력 트랜지스터(TR2)와 저항(R4) 및 피킹코일(L1)을 매개하여 브라운관의 전자총(a) 이 연결되는 한편, 휘도신호입력단자(Yin)는 저항(R5)을 매개하여 그리고 I신호 입력단자(Iin)는 저항(R6∼R10)과 트랜지스터(TR3)(TR4) 및 다이오드(D1)를 매개하여 CRT 바이어스 조정용 가변저항(VR)과 저항(R11∼R13) 및 콘덴서(C1)와 함께 출력 트랜지스터(TR2)의 에미터에 각각 연결되어서 아날로그 또는 디지탈 신호로 된 영상신호의 이용이 가능하도록 된 컬러 모니터의 영상증폭회로.
KR2019840014439U 1984-12-29 1984-12-29 컬러모니터의 영상 증폭회로 KR870003024Y1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR2019840014439U KR870003024Y1 (ko) 1984-12-29 1984-12-29 컬러모니터의 영상 증폭회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR2019840014439U KR870003024Y1 (ko) 1984-12-29 1984-12-29 컬러모니터의 영상 증폭회로

Publications (2)

Publication Number Publication Date
KR860009037U KR860009037U (ko) 1986-07-31
KR870003024Y1 true KR870003024Y1 (ko) 1987-09-09

Family

ID=19239147

Family Applications (1)

Application Number Title Priority Date Filing Date
KR2019840014439U KR870003024Y1 (ko) 1984-12-29 1984-12-29 컬러모니터의 영상 증폭회로

Country Status (1)

Country Link
KR (1) KR870003024Y1 (ko)

Also Published As

Publication number Publication date
KR860009037U (ko) 1986-07-31

Similar Documents

Publication Publication Date Title
KR100300491B1 (ko) 투사형텔레비젼시스템의하이드라이브레벨에서청색형광체롤오프를보상하는회로
JPS60117880A (ja) 直流回復回路
US5130702A (en) Automatic color converter for on-screen signal
US4285008A (en) Color picture reproducing device
US5835161A (en) Kinescope driver apparatus with gamma correction coupled with feedback cathode current sensor
KR870003024Y1 (ko) 컬러모니터의 영상 증폭회로
JPS5824068B2 (ja) ビデオ増幅装置
US4633145A (en) Brightness control circuit for display apparatus with color picture tube
US5644360A (en) Circuit for compensating the blue phosphor roll off at high drive levels in a projection television system
US4241362A (en) Circuit for increasing a signal slope of a periodically occurring signal mainly near a reference level
KR910004405Y1 (ko) 휘도조절회로
US5526059A (en) White balance correction circuit of a color image receiving tube
JPH0342787Y2 (ko)
US5757340A (en) Amplifier with a second active element being cascode connected to a first active element and having a control electrode connected to a constant voltage
US4604555A (en) Intensity modulation circuit for cathode-ray tubes
US4675726A (en) Drive adjustment control for video output stage
JPH0622329A (ja) カラー映像表示素子ドライブ回路とカラー映像表示装置と映像信号処理回路
KR900003545Y1 (ko) 자동 휘도 제어회로
KR940003513Y1 (ko) 모니터의 화이트 밸런스 보상회로
KR900002303Y1 (ko) 디스플레이 장치의 입력 레벨 조정회로
JP2583974B2 (ja) ホワイトバランス補正回路付ビデオ出力回路
JP2835080B2 (ja) 映像増幅回路
KR100191319B1 (ko) 어두운화면의 화이트밸런스조정회로
JPS6074792A (ja) 輝度調整回路
KR960007152Y1 (ko) 모니터 음극선관의 바이어스 회로

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
REGI Registration of establishment
FPAY Annual fee payment

Payment date: 19980827

Year of fee payment: 12

LAPS Lapse due to unpaid annual fee