KR870000754B1 - 자동주파수 제어신호 발생회로 - Google Patents
자동주파수 제어신호 발생회로 Download PDFInfo
- Publication number
- KR870000754B1 KR870000754B1 KR1019830003102A KR830003102A KR870000754B1 KR 870000754 B1 KR870000754 B1 KR 870000754B1 KR 1019830003102 A KR1019830003102 A KR 1019830003102A KR 830003102 A KR830003102 A KR 830003102A KR 870000754 B1 KR870000754 B1 KR 870000754B1
- Authority
- KR
- South Korea
- Prior art keywords
- output
- circuit
- frequency
- signal
- control signal
- Prior art date
Links
Images
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03J—TUNING RESONANT CIRCUITS; SELECTING RESONANT CIRCUITS
- H03J7/00—Automatic frequency control; Automatic scanning over a band of frequencies
- H03J7/02—Automatic frequency control
Landscapes
- Television Receiver Circuits (AREA)
- Channel Selection Circuits, Automatic Tuning Circuits (AREA)
- Superheterodyne Receivers (AREA)
Abstract
내용 없음.
Description
제1도는 종래의 AFT회로의 블록도,
제2도는 제1도 회로의 특성도,
제3도는 본발명 실시예의 회로도,
제4도는 제3도 회로의 각부 동작파형도.
* 도면의 주요부분에 대한 부호의 설명
5 : 주파수 변별기 10,11 : 피이크호울드회로
본 발명은 자동주파수제어신호 발생회로에 관한 것이며, 특히 텔레비젼 수상기에서의 AFT(Automatic Fine Tuning) 또는 AFC(Automatic Frequency Control)회로에 있어서의 제어신호 발생회로에 관한 것이다.
AFT 회로를 포함한 텔레비젼수상기의 개략블록도가 제1도에 나타내져 있고, RF(고주파)신호는 혼합기(1)에 있어서 국부발진기(2)로부터의 국부발진신호와 혼합되어 IF(중간주파)신호로 변환된다.
이 IF신호는 IF증폭기(3)로 증폭되고 AM검파기(4)에 입력된다. 이 AM검파출력이 영상신호출력이 된다. IF증폭기(3)의 출력은 또 주파수변별기(5)에 입력되고, IF신호주파수에 따른 레벨의 전압이 얻어지게 되어 있다.
이 변별출력을 평활화하기 위하여 적분기(6)가 설치되어 있고, 적분출력이 다음단의 레벨비교기(7)에 입력된다. 이 레벨비교기(7)는 2개의 레벨비교기(71,72)로 된 이른바 윈드비교기 구성이며 비교기(71)의 비반전입력 및 비교기(72)의 반전입력에는 다같이 적분기(6)의 출력이 인가되고, 비교기(71)의 반전입력 및 비교기(72)의 비반전입력에는 저항(R1내지 R3)으로된 분압회로의 출력이 기준전압으로서 각각 인가되어 있다. 비교기(71)의 출력이 고레벨인때 이른바 업(up)신호가 되고, 이 업신호에 의하여 제어기(8)가 국부발신기(2)의 국부발진주파수를 상승(또는 하강)시키도록 동작한다. 한편 비교기(72)의 출력이 고레벨인때에는 이른바 다운(Down)신호가 되고, 이 다운신호에 의하여 제어기(8)가 국부발진주파수를 하강시키도록 동작한다. 그리고 양비교기 (71,72)의 출력이 다같이 저레벨인때에는 국부발진주파수는 하등 변화하지 않고 현상을 유지하게 된다.
제2도는 제1도에 나타낸 AFT회로의 특성을 나타내는 도면이며, 실선(9)이 주파수변별기(5)에 있어서의 입력주파수대 변별출력과의 관계를 나타내고 이른바 S커어브 특성을 나타낸다. 또한 fo 는 IF 신호의 규정수파수이다. 이 S커어브곡선(9)과 윈드비교기(7)의 상하기준레벨(업레벨 및 다운레벨로서 나타내 있다)과의 교차점간의 주파수폭이 허용가능한 정규 AFT폭이다. 이 이외의 주파수역에서는 윈드비교기(7)에서 업 및 다운신호가 출력되어 AFT폭내에가 되도록 국부발진주파수가 제어되고, 결과적으로 IF신호주파수가 자동적으로 조정되는 것이다.
주파수변별기(5)의 입력인 IF신호는 특히 표시하지 않으나 리미터에 의하여 진폭변동성분이 제외되도록은 되어 있으나, 일반적으로 영상신호의 변조도(變調度)는 크므로 따라서 주파수변별기(5)에 입력되는 IF신호는 영상신호에 따라 AM변조를 받고 있는 것이 된다. 따라서 주파수변별기(5)의 출력에는 영상신호에 대응한 리플성분이 함유되어 있고, 이 리플성분은 S커어브특성의 중심근방에서는 비교적 작으나 중심에서 벗어남에 따라 커지는 경향이 있다. 또 영상신호의 휘도변조레벨에 따라서도 이 리플성분은 크게 변화하는 성질이 있다. 그래서 이 리플성분을 제거하기 위하여 적분기(6)가 설치듸고, 주파수변별출력을 평균화하고 있는 것이다. 이 적분기(6)에 의한 평균화를 위하여 주파수변별기(5)의 S커어브의 경사가 제2도의 1점쇄선으로 나타낸바 처럼 작아지고, 그 결과가 변별감도가 보다 저하한다는 결점을 초래하고 있다.
본 발명은 상기한 바와같이 종래의 것의 결점을 제거하기 위하여 된 것으로, 주파수변별출력의 리플성분에 의하여 검출감도가 저하함이 없도록 한 자동주파수제어신호발생회로를 제공함을 목적으로 하고 있다.
본 발명에 의한 수신기의 자동주파수제어신호발생회로는 IF신호주파수변별출력을 레벨비교하고, 이 비교출력을 피이크호울드회로에 따라 대략 피이크호울드하고, 이 호울드추력에 따라 제어신호를 발생하도록 구성한 것을 특징으로 하고 있다.
아래에 본 발명에 대하여 도면을 사용하여 설명한다.
제3도는 본 발명의 실시예를 나타낸 회로도이며, 제1도와 동등부분은 동일부호에 의하여 표시되어 있다. IF신호주파수변별기(5)의 출력은 본예에서는 직접 윈드비교기(7)에 입력되어 있다.
이 윈드비교기(7)는 레벨비교기(71,72)로 이루어지고, 변별기(5)의 출력(A)이 비교기(71)의 반전입력에, 또 비교기(72)의 비반전입력에 각각 도입되어 있다. 그리고 저항(R1내지 R3)으로 된 분압회로의 분압출력이 기준전압으로서 비교기(71)의 비반전입력에 또 비교기(72)의 반전입력에 각각 인가되어 있다.
레벨비교기(71)의 출력(B)은 피이크호울드회로(10)에 인가되어 있고, 호울드회로(10)는 콘덴서(C1)와 저항(R4)으로 된 시정수회로구성으로 되어 있다. 레벨비교기 (72)의 출력도 또한 콘덴서(C2)와 저항(R5)으로 된 시정수회로구성의 피이크호울드 (11)에 인가되어 있다.
피이크호울드회로(10)의 출력(C) 및 피이크호울드회로(11)의 출력은 각각 오픈콜렉터형식의 인버어터(12,13)의 입력으로 되어있다. 인버어터(12)는 PNP트랜지스터(Q1)와 그 베이스바이어스저항(R6)으로 구성되고 그 베이스에 피이크호울드출력 (C)이 공급되고 그 오픈콜렉터에서 업신호가 출력된다. 또한 인버어터(13)는 RNP트랜지스터(Q2)와 그베이스바이어스저항(R7)으로 이루어지며 그 베이스에 피이크호울드회로(11)의 출력이 인가되어 그 오픈콜렉터에서 다운신호가 출력된다.
이들, 업신호, 다운신호가 고레벨이면서 제어기(8)의 작용에 의하여 국부발진주파수가 상승, 하강하여 규정주파수가 되도록 동작하는 것은 제1도의 회로와 같다.
제4도(a)내지 (d)는 제3도의 회로의 각부신호(a)내지 (d)의 파형을 각각 대응하여 나타낸 것이다. 지금 주파수변별기(5)의 출력이 도(a)의 곡선(14)으로 나타낸 바와같이 영상신호의 파형에 대응한 리플성분을 함유해서 얻어져 있다. 그리고 도(A)중 센터레벨은 제2도에 나타내듯이 IF신호주파수가 fo인 경우의 변별기(5)의 출력레벨이며, 업레벨은 윈드비교기(7)의 상측기준레벨이다. 이경우 제1도의 종래예의 회로에서는 변별기(5)의 출력을 적분기(6)에 의하여 평균화하고 있기 때문에 윈드비교기(7)에 대한 입력레벨은 도(a)의 점선으로 나타내도록 업레벨보다 낮은 레벨로 되어 있다. 그 결과 윈드비교기(7)로부터 어떤 업신호도 출력이 되지 않으므로(당연히 다운출력도 없다), IF신호주파수가 규정치를 넘고 있는데도 불구하고 제1도의 회로시스템에서는 허용범위에 있다고 간주하여 하등의 자동제어는 행하지 않은 것이 되고, 결국 제2도의 1점쇄선으로 나타낸 S커어브특성과 등가로 되어 감도저하를 초래하는 것이다.
그러나, 제3도의 본 발명의 회로에서는 주파수변별기(5)의 출력(A)을 그대로 윈드비교기(7)에 입력하고 있으므로, 비교기(71)의 출력은 도(b)에 나타낸 것처럼 된다. 여기서 피이크호울드회로(10)의 충전시정수를 변별출력(A)에 함유되는 리플성분의 주기 즉 수평동기신호주기보다 충분히 크게 선정해두면 비교기출력(B)의 낮은 레벨피이크가 거의 호울드되어 도(c)에 나타낸 바와 같은 호울드파형이 된다. 이 호울드파형은 낮은레벨피이크를 호울드한 파형이므로 다음단의 인버어터의 역치(置) 레벨(V T)보다 낮은 레벨로 유지되고 따라서 트랜지스터(Q1)은 온상태에 있다. 따라서 인버어터출력은(D)에 표시하듯이 높은 레벨을 유지하여 업신호가 되는 것이다 이 업신호에 의하여 IF신호주파수가 허용가능한 정규의 IF주파수범위(AFT폭)내에 자동적으로 인입된다.
다운신호의 발생에 대하여도 전혀 동일하게 되는 것은 분명하다.
또한 변별기(5)와 윈드비교기(7)와의 사이에 리플성분을 평균화해 버리지 않는 정도의 적분기를 삽입하여 고역노이즈를 제거하도록 해도 좋음은 물론이다. 또 제3도의 회로에는 이것에 한정되지 않고 여러가지 가변이 가능하다.
이상 설명한 바와같이 본 발명에 의하면 극히 간단한 구성으로 AFT의 검출감도를 높게 유지할 수 있으므로 주파수 변별기출력에 함유되는 리플성분이 잔존해도 아무런 악영향은 생기지 않는 이점이 있다.
Claims (2)
- 중간주파신호의 주파수를 변별하는 주파수변별기의 출력을 소정기준레벨과 레벨비교를 하므로써 중간 주파수제어를 위한 신호를 발생하도록 한 수신기의 자동주파수제어신호 발생회로로서 상기시 레벨비교한 출력을 대략 피이크호울드하는 피이크호울드 수단을 설치하고, 이 피이크호울드 출력을 사용하여 상기신호를 발생하도록 한 것을 특징으로 하는 자동주파수제어신호발생회로.
- 제1항에 있어서, 상기 피이크호울드수단은 상기 주파수변별기의 출력에 함유되는 리플성분의 주기보다 큰 시정수를 가지는 시정회로로 된 것을 특징으로 하는 자동주파수제어신호발생회로.
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP57-157086 | 1982-09-09 | ||
JP157086 | 1982-09-09 | ||
JP57157086A JPS5945712A (ja) | 1982-09-09 | 1982-09-09 | 自動周波数制御信号発生回路 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR840006107A KR840006107A (ko) | 1984-11-21 |
KR870000754B1 true KR870000754B1 (ko) | 1987-04-13 |
Family
ID=15641935
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019830003102A KR870000754B1 (ko) | 1982-09-09 | 1983-07-07 | 자동주파수 제어신호 발생회로 |
Country Status (2)
Country | Link |
---|---|
JP (1) | JPS5945712A (ko) |
KR (1) | KR870000754B1 (ko) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH07105713B2 (ja) * | 1986-03-26 | 1995-11-13 | 株式会社日立製作所 | 半導体集積回路装置 |
Family Cites Families (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS5910025A (ja) * | 1982-07-07 | 1984-01-19 | Fujitsu Ltd | 自動周波数制御方式 |
-
1982
- 1982-09-09 JP JP57157086A patent/JPS5945712A/ja active Granted
-
1983
- 1983-07-07 KR KR1019830003102A patent/KR870000754B1/ko not_active IP Right Cessation
Also Published As
Publication number | Publication date |
---|---|
JPH0374533B2 (ko) | 1991-11-27 |
KR840006107A (ko) | 1984-11-21 |
JPS5945712A (ja) | 1984-03-14 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4575761A (en) | AFT arrangement for a double conversion tuner | |
US4122488A (en) | Sync signal generator with memorization of phase detection output | |
US4388596A (en) | Frequency controlled signal generating circuit | |
US4450586A (en) | Automatic tuning device for FM receiver | |
US4394778A (en) | Tuning control apparatus of receiver | |
US4123716A (en) | Automatic frequency control for digital tuning systems | |
US3946329A (en) | Electronic automatic frequency tuning system | |
US4637066A (en) | Noise blanking signal generator for AM radio | |
KR870000754B1 (ko) | 자동주파수 제어신호 발생회로 | |
US4560950A (en) | Method and circuit for phase lock loop initialization | |
CA1136266A (en) | Television signal discrimination system in a television receiver | |
US4344186A (en) | Tuning circuit | |
US4157569A (en) | Television receiver having a synchronous detection circuit and a frequency deviation-detection circuit to achieve a wide frequency range control function | |
US4157567A (en) | Dropout detecting circuitry for a frequency modulated carrier, particularly for a video recorder | |
US5146224A (en) | Ac signal generating apparatus for voltage and current standard | |
US6633340B1 (en) | Video signal processor | |
US4633518A (en) | AGC voltage generator with automatic rate switching | |
US4955074A (en) | AFC apparatus with selection between average value mode and keyed mode | |
JP3818694B2 (ja) | テレビジョン信号の受信回路 | |
US3980816A (en) | A.G.C. circuit for a video signal | |
US4796102A (en) | Automatic frequency control system | |
US4385320A (en) | Automatic frequency control circuit | |
JPH0475686B2 (ko) | ||
JPS6323715B2 (ko) | ||
US4380825A (en) | Automatic sweep digital tuning circuit |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
G160 | Decision to publish patent application | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 19940411 Year of fee payment: 8 |
|
LAPS | Lapse due to unpaid annual fee |