KR850003459A - 영상 처리 계통(映傷處理系統) - Google Patents

영상 처리 계통(映傷處理系統) Download PDF

Info

Publication number
KR850003459A
KR850003459A KR1019840006251A KR840006251A KR850003459A KR 850003459 A KR850003459 A KR 850003459A KR 1019840006251 A KR1019840006251 A KR 1019840006251A KR 840006251 A KR840006251 A KR 840006251A KR 850003459 A KR850003459 A KR 850003459A
Authority
KR
South Korea
Prior art keywords
signal
memory
image processing
address
processing system
Prior art date
Application number
KR1019840006251A
Other languages
English (en)
Inventor
마고도 아리가 (외2)
Original Assignee
미쓰다 가쓰시게
가부시기 가이샤 히다찌 세이사꾸쇼
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 미쓰다 가쓰시게, 가부시기 가이샤 히다찌 세이사꾸쇼 filed Critical 미쓰다 가쓰시게
Publication of KR850003459A publication Critical patent/KR850003459A/ko

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06TIMAGE DATA PROCESSING OR GENERATION, IN GENERAL
    • G06T1/00General purpose image data processing
    • G06T1/60Memory management

Landscapes

  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Studio Circuits (AREA)
  • Image Processing (AREA)
  • Image Analysis (AREA)

Abstract

내용 없음

Description

영상 처리 계통(映像處理系統)
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 본 발명에 따르는 영상처리계통의 하나의 실시예의 블록회로도.
제2도는 제1도의 실시예에서 논리연산회로 36의 구체적인 배열을 표시한 전기회로도.
제3도는 제1도에 도시한 실시예에 따르는 영상처리를 체계적으로 설명하는 도면.

Claims (12)

  1. 영상처리를 할 디지털화된 비디오신호를 받아들이는 신호입력부분, 상기 비디오 신호는 복수개의 디지털 회소데이터로 구성된다. 그리고, 상기 비디오 신호에 의하여 표시된 영상에 관한여 영상처리를 하기 위한 화상의 부위를 지정하는 디지털 데이터를 저장하는 부위지정 메모리와, 상기 부위지정 메모리에다가 상기 디지털화된 비디오신호안에 있는 각 디지털회소데이터에 동기시켜서 각 디지털회소데이터에 대응하는 회소 어드레스를 보내고 또 회소데이터에 대응하는 부위지정 디지털 데이터를 호출하기 위한 어드레스 발생수단과, 그리고 또 상기 부위지정 메모리로부터 호출한 부위지정 디지털데이터를 영상처리를 하기 위한 제어신호로서 전송하는 제어신호선을 포함하며 또 상기 디지털화된 비디오 신호를 전송하기 위한 출력신호선을 포함하는 신호출력부에 의하여 구성되는 것을 특징으로 하는 영상처리 계통.
  2. 상기 디지털화된 비디오신호의 회소어드레스에 대응하는 디지털회소데이터를 상기 어드레스 발생수단으로부터 출력되는 회소어드레스 신호에 동기시켜서 기억과 호출이 가능한 비디오 메모리와, 그리고 상기 신호 입력부분과 상기 출력신호선, 그리고 상기 비디오 메모리와의 사이에 연결되어 그들 사이에 신호의 통로를 스위칭하게 하는 제1신호 스위칭회로를 더 포함하는 것을 특징으로 하는 특허청구범위 제1항 기재의 영상처리 계통.
  3. 상기 비디오 메모리와 상기 부위지정 메모리에다가 외부에서 회소 어드레스를 공급하기 위한 데이터를 보지하는 외부 어드레스 셋팅 레지스터와, 상기 비디오메모리와 상기 부위지정 메모리로부터 외부적으로 데이터를 기억시키고 호출하기 위한 데이터 버스와, 그리고 또 상기 어드레스 발생수단으로부터 보내진 회소어드레스와, 상기 어드레스 셋팅 레지스터로부터 보내진 회소 어드레스와의 사이를 스위칭하고 스위칭된 회로어드레스를 상기 부위지정 메모리에 보내게 하는 제2스위칭수단, 그리고 또 상기 어드레스 발생수단으로부터 보내진 회소어드레스와, 상기 어드레스 셋팅레지스터로부터 보내진 회소 어드레스와의 사이를 스위칭하고 스위칭된 회소 어드레스를 상기 부위지정 메모리에 보내게 하는 제2스위칭수단, 그리고 또 상기 부위지정 메모리와, 상기 제어선, 그리고 상기 데이터버스 사이에 연결되어 그들 사이를 신호통로가 이루어지게 스위칭을 하는 제2신호 스위칭회로와, 그리고 또 상기 제1과 제2의 어드레스 스위칭수단과, 상기 제1과 제2의 신호스위칭 회로와의 사이에 연결되고 그들의 동작을 외부적으로 제어하기 위한 데이터를 보지하는 외부셋팅 레지스터수단. 상기 제1신호 스위칭회로는 또한 상기 데이터버스에도 연결이 되며 상기 데이터버스와 상기 비디오메모리, 그리고 신호의 입력부분과의 사이의 신호통로의 스위칭도 역시 가능하다. 이상과 같은 것을 더 포함하는 것을 특징으로 하는 특허청구범위 제2항 기재의 영상처리 계통.
  4. 상기의 신호출력부분에 연결되고 상기 제어신호에 따라 상기 디지털화된 비디오 신호를 처리하여 영상처리된 신호를 발생하는 논리연산수단을 더 포함하는 것을 특징으로 하는 특허청구범위 제1항 기재의 영상처리 계통.
  5. 상기 논리연산수단은 복수개의 AND 게이트를 포함하는 것을 특징으로 하는 특허청구범위 제4항 기재의 영상처리 계통.
  6. 아나로그 비디오 신호를 상기 디지털화된 비디오 신호로 변환하기 위한 A/D 콘버터 회로를 신호의 입력부분에다가 더 연결하는 것을 특징으로 하는 특허청구범위 제1항 기재의 영상처리 계통.
  7. 상기의 비디오 메모리와 상기의 부위지정 메모리는 하나의 장치로 일체가 되게 형성되고, 또한 상기 양쪽 메모리의 호출과 기억데이터는 디지털회소데이터와 부위지정 디지털 데이터로 구성되는 것을 특징으로 하는 특허청구범위 제2항 기재의 영상처리 계통.
  8. 상기 제어신호에 따라서 상기 디지털화된 신호를 처리하기 위한 논리연산수단을 상기 입력부분과 상기 비디오 메모리와의 사이에다 연결하여서 되는 것을 특징으로 하는 특허청구범위 제1항 기재의 영상처리 계통.
  9. 상기의 논리연산수단은 복수개의 AND 게이트를 포함하는 것을 특징으로 하는 특허청구범위 제8항 기재의 영상처리 계통.
  10. 상기 부위지정 메모리의 부위지정 디지털 데이터는 복수개의 화상의 부위지정을 할 수 있는 복수개의 부위를 지정하는 비트에 의하여 형성되는 것을 특징으로 하는 특허청구범위 제1항 기재의 영상처리 계통.
  11. 복수개의 부위지정 화상중에서 희망하는 하나의 화상을 표시하는 선택된 부위지정비트에 의하여 제어신호를 발생시키기 위해서, 부위화상 선택회로가 상기 제어신호선과 상기 부위지정 메모리에 연결되어 있는 것을 특징으로 하는 특허청구범위 제10항 기재의 영상처리 계통.
  12. 복수개의 부위지정 화상중에서 최소한 2개의 화상을 표시하는 부위지정비트를 선택하기 위하여, 그리고 또 이 선택된 비트를 처리하는 것에 의하여 제어신호를 발생하기 위해서 부위화상 선택회로가 상기 제어선과 상기 부위지정 메모리에 연결되어 있는 것을 특징으로 하는 특허청구범위 제10항 기재의 영상처리 계통.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019840006251A 1983-10-11 1984-10-10 영상 처리 계통(映傷處理系統) KR850003459A (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP58188396A JPS6081686A (ja) 1983-10-11 1983-10-11 領域指定回路
JP58-188396 1983-10-11

Publications (1)

Publication Number Publication Date
KR850003459A true KR850003459A (ko) 1985-06-17

Family

ID=16222902

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019840006251A KR850003459A (ko) 1983-10-11 1984-10-10 영상 처리 계통(映傷處理系統)

Country Status (3)

Country Link
EP (1) EP0137481A2 (ko)
JP (1) JPS6081686A (ko)
KR (1) KR850003459A (ko)

Families Citing this family (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB8518803D0 (en) * 1985-07-25 1985-08-29 Rca Corp Locating target patterns within images
JPS6242277A (ja) * 1985-08-19 1987-02-24 Fanuc Ltd 画像処理装置
JPH0715369B2 (ja) * 1985-08-30 1995-02-22 株式会社日立製作所 糸状性微生物の画像処理装置
JPS62145377A (ja) * 1985-12-19 1987-06-29 Fanuc Ltd 画像処理方法
US4928253A (en) * 1986-01-25 1990-05-22 Fujitsu Limited Consecutive image processing system
JP2703219B2 (ja) * 1986-10-29 1998-01-26 キヤノン株式会社 画像処理装置
JPS63291171A (ja) * 1987-05-22 1988-11-29 Matsushita Graphic Commun Syst Inc 画像デ−タ処理装置
US5553170A (en) * 1987-07-09 1996-09-03 Ezel, Inc. High speed image processing system having a preparation portion and a converting portion generating a processed image based on the preparation portion
US4985848A (en) * 1987-09-14 1991-01-15 Visual Information Technologies, Inc. High speed image processing system using separate data processor and address generator
JP2813348B2 (ja) * 1988-04-22 1998-10-22 東亜医用電子株式会社 細胞画像切出記憶処理装置および方法
US5163095A (en) * 1988-04-22 1992-11-10 Toa Medical Electronics Co., Ltd. Processor for extracting and memorizing cell images, and method of practicing same
US7569042B2 (en) * 2004-09-29 2009-08-04 Kimberly-Clark Worldwide, Inc. Disposable garment with multiple fasteners
EP2329803B1 (en) 2009-12-02 2019-06-19 The Procter & Gamble Company Apparatus and method for transferring particulate material

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5839345B2 (ja) * 1977-04-08 1983-08-29 工業技術院長 演算マスク装置

Also Published As

Publication number Publication date
EP0137481A2 (en) 1985-04-17
JPS6081686A (ja) 1985-05-09

Similar Documents

Publication Publication Date Title
US3678205A (en) Modular switching network
KR850003459A (ko) 영상 처리 계통(映傷處理系統)
US5414447A (en) Frame buffer, method and circuit
US5426766A (en) Microprocessor which holds selected data for continuous operation
KR920011273A (ko) 화상신호의 고능률부호화 장치
GB2228813A (en) Data array conversion
KR890001058B1 (ko) 영상 표시 제어장치
EP0242139B1 (en) Display controller
JP3028036B2 (ja) 通話路構成方式
US3731281A (en) Recirculating store circuit for time-division switch processor
KR950003393B1 (ko) 티유(tu) 단위 스위칭을 위한 티디엠(tdm) 버스형 시분할 스위치
JPS5893097A (ja) 色切換回路
JP2765887B2 (ja) データ多重方式
KR100231818B1 (ko) 입력 데이타 신호 선택 스위치 장치
KR930003415B1 (ko) 병렬 데이타 출력회로
SU1675929A1 (ru) Устройство дл отображени информации
KR100256122B1 (ko) 동기식 메모리 소자의 비트별 기록 제어 회로
JP2594549B2 (ja) 映像制作スイツチヤ
JPH0516787B2 (ko)
JP2000049734A (ja) 回線交換装置
KR960011755A (ko) 복수개의 메모리를 갖는 디지탈신호 처리회로
KR940017780A (ko) 램을 이용한 오 에스 디 처리장치
JPS615288A (ja) 多色マルチフレ−ムの画像表示装置
KR19990027318A (ko) 그래픽 오버레이 방법
JPH03218576A (ja) ドキュメントメモリ装置

Legal Events

Date Code Title Description
SUBM Surrender of laid-open application requested