KR20230155546A - 무선 통신 시스템에서 pdcch 신뢰성 향상을 위한 방법 및 장치 - Google Patents
무선 통신 시스템에서 pdcch 신뢰성 향상을 위한 방법 및 장치 Download PDFInfo
- Publication number
- KR20230155546A KR20230155546A KR1020237034418A KR20237034418A KR20230155546A KR 20230155546 A KR20230155546 A KR 20230155546A KR 1020237034418 A KR1020237034418 A KR 1020237034418A KR 20237034418 A KR20237034418 A KR 20237034418A KR 20230155546 A KR20230155546 A KR 20230155546A
- Authority
- KR
- South Korea
- Prior art keywords
- pdcch
- search space
- reception
- opportunities
- sets
- Prior art date
Links
- 238000000034 method Methods 0.000 title claims abstract description 124
- 238000004891 communication Methods 0.000 title abstract description 42
- 230000005540 biological transmission Effects 0.000 claims abstract description 75
- 230000001174 ascending effect Effects 0.000 claims abstract description 24
- 238000012544 monitoring process Methods 0.000 description 78
- 238000010586 diagram Methods 0.000 description 51
- 238000013459 approach Methods 0.000 description 29
- 238000012545 processing Methods 0.000 description 29
- 238000005516 engineering process Methods 0.000 description 21
- 238000013507 mapping Methods 0.000 description 17
- 230000006870 function Effects 0.000 description 13
- 238000010295 mobile communication Methods 0.000 description 12
- 101150070878 Ereg gene Proteins 0.000 description 9
- 230000008569 process Effects 0.000 description 8
- 125000004122 cyclic group Chemical group 0.000 description 7
- 238000013473 artificial intelligence Methods 0.000 description 6
- 230000011664 signaling Effects 0.000 description 6
- 238000001514 detection method Methods 0.000 description 4
- 230000006872 improvement Effects 0.000 description 4
- 238000013468 resource allocation Methods 0.000 description 4
- 238000011161 development Methods 0.000 description 3
- 230000007774 longterm Effects 0.000 description 3
- FGRBYDKOBBBPOI-UHFFFAOYSA-N 10,10-dioxo-2-[4-(N-phenylanilino)phenyl]thioxanthen-9-one Chemical compound O=C1c2ccccc2S(=O)(=O)c2ccc(cc12)-c1ccc(cc1)N(c1ccccc1)c1ccccc1 FGRBYDKOBBBPOI-UHFFFAOYSA-N 0.000 description 2
- TVEXGJYMHHTVKP-UHFFFAOYSA-N 6-oxabicyclo[3.2.1]oct-3-en-7-one Chemical compound C1C2C(=O)OC1C=CC2 TVEXGJYMHHTVKP-UHFFFAOYSA-N 0.000 description 2
- 230000002776 aggregation Effects 0.000 description 2
- 238000004220 aggregation Methods 0.000 description 2
- 230000010267 cellular communication Effects 0.000 description 2
- 238000004590 computer program Methods 0.000 description 2
- 238000013461 design Methods 0.000 description 2
- 238000001914 filtration Methods 0.000 description 2
- 230000002452 interceptive effect Effects 0.000 description 2
- 238000010801 machine learning Methods 0.000 description 2
- 238000007726 management method Methods 0.000 description 2
- 238000012986 modification Methods 0.000 description 2
- 230000004048 modification Effects 0.000 description 2
- 230000003287 optical effect Effects 0.000 description 2
- 101100152598 Arabidopsis thaliana CYP73A5 gene Proteins 0.000 description 1
- 101100219315 Arabidopsis thaliana CYP83A1 gene Proteins 0.000 description 1
- 101100512568 Arabidopsis thaliana MED33B gene Proteins 0.000 description 1
- 101100140581 Arabidopsis thaliana REF6 gene Proteins 0.000 description 1
- 241000169170 Boreogadus saida Species 0.000 description 1
- 241000282472 Canis lupus familiaris Species 0.000 description 1
- 101000806846 Homo sapiens DNA-(apurinic or apyrimidinic site) endonuclease Proteins 0.000 description 1
- 101000835083 Homo sapiens Tissue factor pathway inhibitor 2 Proteins 0.000 description 1
- 101100269674 Mus musculus Alyref2 gene Proteins 0.000 description 1
- 101100140580 Saccharomyces cerevisiae (strain ATCC 204508 / S288c) REF2 gene Proteins 0.000 description 1
- 102100026134 Tissue factor pathway inhibitor 2 Human genes 0.000 description 1
- 230000003190 augmentative effect Effects 0.000 description 1
- 230000008901 benefit Effects 0.000 description 1
- 230000008878 coupling Effects 0.000 description 1
- 238000010168 coupling process Methods 0.000 description 1
- 238000005859 coupling reaction Methods 0.000 description 1
- 230000009977 dual effect Effects 0.000 description 1
- 230000005611 electricity Effects 0.000 description 1
- 230000010354 integration Effects 0.000 description 1
- 230000001788 irregular Effects 0.000 description 1
- 239000004973 liquid crystal related substance Substances 0.000 description 1
- 238000012806 monitoring device Methods 0.000 description 1
- 230000006855 networking Effects 0.000 description 1
- 238000005457 optimization Methods 0.000 description 1
- 230000010363 phase shift Effects 0.000 description 1
- 238000007781 pre-processing Methods 0.000 description 1
- 230000002250 progressing effect Effects 0.000 description 1
- 230000009467 reduction Effects 0.000 description 1
- 230000001105 regulatory effect Effects 0.000 description 1
- 238000009877 rendering Methods 0.000 description 1
- 238000011160 research Methods 0.000 description 1
- 230000004044 response Effects 0.000 description 1
- 230000001360 synchronised effect Effects 0.000 description 1
- 230000001052 transient effect Effects 0.000 description 1
- XLYOFNOQVPJJNP-UHFFFAOYSA-N water Substances O XLYOFNOQVPJJNP-UHFFFAOYSA-N 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04W—WIRELESS COMMUNICATION NETWORKS
- H04W24/00—Supervisory, monitoring or testing arrangements
- H04W24/08—Testing, supervising or monitoring using real traffic
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L1/00—Arrangements for detecting or preventing errors in the information received
- H04L1/12—Arrangements for detecting or preventing errors in the information received by using return channel
- H04L1/16—Arrangements for detecting or preventing errors in the information received by using return channel in which the return channel carries supervisory signals, e.g. repetition request signals
- H04L1/18—Automatic repetition systems, e.g. Van Duuren systems
- H04L1/1867—Arrangements specially adapted for the transmitter end
- H04L1/189—Transmission or retransmission of more than one copy of a message
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04W—WIRELESS COMMUNICATION NETWORKS
- H04W72/00—Local resource management
- H04W72/20—Control channels or signalling for resource management
- H04W72/23—Control channels or signalling for resource management in the downlink direction of a wireless link, i.e. towards a terminal
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L1/00—Arrangements for detecting or preventing errors in the information received
- H04L1/12—Arrangements for detecting or preventing errors in the information received by using return channel
- H04L1/16—Arrangements for detecting or preventing errors in the information received by using return channel in which the return channel carries supervisory signals, e.g. repetition request signals
- H04L1/1607—Details of the supervisory signal
- H04L1/1614—Details of the supervisory signal using bitmaps
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L1/00—Arrangements for detecting or preventing errors in the information received
- H04L1/12—Arrangements for detecting or preventing errors in the information received by using return channel
- H04L1/16—Arrangements for detecting or preventing errors in the information received by using return channel in which the return channel carries supervisory signals, e.g. repetition request signals
- H04L1/18—Automatic repetition systems, e.g. Van Duuren systems
- H04L1/1812—Hybrid protocols; Hybrid automatic repeat request [HARQ]
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L5/00—Arrangements affording multiple use of the transmission path
- H04L5/003—Arrangements for allocating sub-channels of the transmission path
- H04L5/0048—Allocation of pilot signals, i.e. of signals known to the receiver
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L5/00—Arrangements affording multiple use of the transmission path
- H04L5/003—Arrangements for allocating sub-channels of the transmission path
- H04L5/0048—Allocation of pilot signals, i.e. of signals known to the receiver
- H04L5/005—Allocation of pilot signals, i.e. of signals known to the receiver of common pilots, i.e. pilots destined for multiple users or terminals
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L5/00—Arrangements affording multiple use of the transmission path
- H04L5/003—Arrangements for allocating sub-channels of the transmission path
- H04L5/0048—Allocation of pilot signals, i.e. of signals known to the receiver
- H04L5/0051—Allocation of pilot signals, i.e. of signals known to the receiver of dedicated pilots, i.e. pilots destined for a single user or terminal
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L5/00—Arrangements affording multiple use of the transmission path
- H04L5/003—Arrangements for allocating sub-channels of the transmission path
- H04L5/0053—Allocation of signaling, i.e. of overhead other than pilot signals
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L5/00—Arrangements affording multiple use of the transmission path
- H04L5/0091—Signaling for the administration of the divided path
- H04L5/0094—Indication of how sub-channels of the path are allocated
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04W—WIRELESS COMMUNICATION NETWORKS
- H04W72/00—Local resource management
- H04W72/04—Wireless resource allocation
- H04W72/044—Wireless resource allocation based on the type of the allocated resource
- H04W72/0446—Resources in time domain, e.g. slots or frames
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04W—WIRELESS COMMUNICATION NETWORKS
- H04W72/00—Local resource management
- H04W72/12—Wireless traffic scheduling
- H04W72/1263—Mapping of traffic onto schedule, e.g. scheduled allocation or multiplexing of flows
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04W—WIRELESS COMMUNICATION NETWORKS
- H04W72/00—Local resource management
- H04W72/12—Wireless traffic scheduling
- H04W72/1263—Mapping of traffic onto schedule, e.g. scheduled allocation or multiplexing of flows
- H04W72/1268—Mapping of traffic onto schedule, e.g. scheduled allocation or multiplexing of flows of uplink data flows
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04W—WIRELESS COMMUNICATION NETWORKS
- H04W72/00—Local resource management
- H04W72/12—Wireless traffic scheduling
- H04W72/1263—Mapping of traffic onto schedule, e.g. scheduled allocation or multiplexing of flows
- H04W72/1273—Mapping of traffic onto schedule, e.g. scheduled allocation or multiplexing of flows of downlink data flows
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04W—WIRELESS COMMUNICATION NETWORKS
- H04W72/00—Local resource management
- H04W72/20—Control channels or signalling for resource management
- H04W72/21—Control channels or signalling for resource management in the uplink direction of a wireless link, i.e. towards the network
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L1/00—Arrangements for detecting or preventing errors in the information received
- H04L1/12—Arrangements for detecting or preventing errors in the information received by using return channel
- H04L1/16—Arrangements for detecting or preventing errors in the information received by using return channel in which the return channel carries supervisory signals, e.g. repetition request signals
- H04L1/18—Automatic repetition systems, e.g. Van Duuren systems
- H04L1/1829—Arrangements specially adapted for the receiver end
- H04L1/1861—Physical mapping arrangements
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L1/00—Arrangements for detecting or preventing errors in the information received
- H04L1/12—Arrangements for detecting or preventing errors in the information received by using return channel
- H04L1/16—Arrangements for detecting or preventing errors in the information received by using return channel in which the return channel carries supervisory signals, e.g. repetition request signals
- H04L1/18—Automatic repetition systems, e.g. Van Duuren systems
- H04L1/1829—Arrangements specially adapted for the receiver end
- H04L1/1864—ARQ related signaling
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L5/00—Arrangements affording multiple use of the transmission path
- H04L5/003—Arrangements for allocating sub-channels of the transmission path
- H04L5/0053—Allocation of signaling, i.e. of overhead other than pilot signals
- H04L5/0055—Physical resource allocation for ACK/NACK
Landscapes
- Engineering & Computer Science (AREA)
- Signal Processing (AREA)
- Computer Networks & Wireless Communication (AREA)
- Mobile Radio Communication Systems (AREA)
Abstract
본 개시는 더 높은 데이터 송신 속도를 지원하기 위한 5G 또는 6G 통신 시스템에 관한 것이다. PDCCH(physical downlink control channel) 신뢰성 향상을 위한 방법들 및 장치들. 방법은 N>1개의 탐색 공간 세트들에 대한 제1 정보를 수신하는 단계를 포함한다. 상기 N개의 탐색 공간 세트들 각각에 대해, 상기 제1 정보는: 인덱스 - 탐색 공간 세트들이 각자의 인덱스들의 오름차순으로 인덱싱됨 -, 주기성 - 상기 N개의 탐색 공간 세트들 모두에 대해 주기성이 동일함 -, 및 상기 N개의 탐색 공간 세트들이 PDCCH들의 수신들을 위해 링크되어 있다는 지시 - 상기 PDCCH들은 동일한 정보를 제공함 - 를 포함한다. 상기 방법은 상기 주기성에 따라 한 주기 내의 M 1개의 슬롯들에서 N번의 PDCCH 수신 기회들을 결정하는 단계를 더 포함한다. 상기 N번의 PDCCH 수신 기회들 중 n 번째 PDCCH 수신 기회는 상기 N개의 탐색 공간 세트들 중 n 번째 탐색 공간 세트에 따른다. 상기 방법은 상기 N번의 PDCCH 수신 기회들에서 N개의 PDCCH들을 수신하는 단계를 더 포함한다.
Description
본 개시는 일반적으로 무선 통신 시스템들에 관한 것이고, 보다 구체적으로, 본 개시는 PDCCH(physical downlink control channel) 신뢰성 향상을 위한 방법 및 장치에 관한 것이다.
5G 모바일 통신 기술은 높은 송신 속도 및 새로운 서비스가 가능하도록 넓은 주파수 대역을 정의하며, 3.5GHz와 같은 "6GHz 이하(Sub 6GHz)" 대역에서뿐만 아니라, 28GHz 및 39GHz를 포함한 mmWave라고 지칭되는 "6GHz 이상(Above 6GHz)" 대역에서도 구현될 수 있다. 추가적으로, 5G 모바일 통신 기술보다 50배 더 빠른 송신 속도 및 5G 모바일 통신 기술의 10분의 1인 초저지연(ultra-low latency)을 달성하기 위해 테라헤르츠 대역(예를 들어, 95GHz 내지 3THz 대역)에서 6G 모바일 통신 기술(5G 이후(Beyond 5G) 시스템이라고 지칭됨)을 구현하는 것이 고려되어 왔다.
5G 모바일 통신 기술의 개발 초기에, eMBB(enhanced Mobile BroadBand), URLLC(Ultra Reliable Low Latency Communications), 및 mMTC(massive Machine-Type Communications)와 관련하여 서비스를 지원하고 성능 요구사항을 충족시키기 위해, mmWave에서 무선파(radio-wave) 경로 손실을 완화시키고 무선파 송신 거리를 증가시키기 위한 빔포밍 및 대규모 MIMO(massive multiple-input and multiple-output), mmWave 자원의 효율적 활용 및 슬롯 포맷의 동적 운용을 위한 뉴머롤로지(numerology)(예를 들어, 다수의 부반송파 간격들을 운용하는 것)을 지원하는 것, 다중 빔 송신 및 광대역을 지원하기 위한 초기 액세스 기술, BWP(BandWidth Part)의 정의 및 운용, 대량의 데이터 송신을 위한 LDPC(Low Density Parity Check) 코드 및 제어 정보의 고신뢰 송신을 위한 폴라 코드(polar code)와 같은 새로운 채널 코딩 방법, L2 전처리, 및 특정 서비스에 특화된 전용 네트워크를 제공하기 위한 네트워크 슬라이싱에 관한 표준화가 진행 중이다.
현재, 5G 모바일 통신 기술에 의해 지원될 서비스를 고려하여 초기 5G 모바일 통신 기술의 개선 및 성능 향상에 관한 논의가 진행 중이며, 차량에 의해 송신되는 차량의 위치 및 상태에 관한 정보에 기초하여 자율 주행 차량에 의한 운전 결정을 돕고 사용자 편의성을 향상시키기 위한 V2X(Vehicle-to-everything), 비면허 대역에서의 다양한 규제 관련 요구사항에 부합하는 시스템 운용을 목표로 하는 NR-U(New Radio Unlicensed), NR UE Power Saving, 지상 네트워크와의 통신이 이용 가능하지 않은 영역에서 커버리지를 제공하고 위치 결정하기 위한 UE-위성 직접 통신인 NTN(Non-Terrestrial Network)과 같은 기술에 관한 물리 계층 표준화가 있었다.
더욱이, 다른 산업과의 연동 및 융합을 통해 새로운 서비스를 지원하기 위한 IIoT(Industrial Internet of Things), 무선 백홀 링크와 액세스 링크를 통합된 방식으로 지원하는 것에 의해 네트워크 서비스 영역 확장을 위한 노드를 제공하기 위한 IAB(Integrated Access and Backhaul), 조건부 핸드오버(conditional handover) 및 DAPS(Dual Active Protocol Stack) 핸드오버를 포함한 이동성 향상, 및 랜덤 액세스 절차를 간소화하기 위한 2-단계 랜덤 액세스(NR에 대한 2-단계 RACH)와 같은 기술에 관한 에어 인터페이스(air interface) 아키텍처/프로토콜의 표준화가 진행되고 있다. NFV(Network Functions Virtualization) 및 SDN(Software-Defined Networking) 기술과, UE 위치에 기초하여 서비스를 수신하기 위한 MEC(Mobile Edge Computing)를 결합하기 위한 5G 기본 아키텍처(5G baseline architecture)(예를 들어, 서비스 기반 아키텍처 또는 서비스 기반 인터페이스)에 관한 시스템 아키텍처/서비스의 표준화가 또한 진행되고 있다.
5G 모바일 통신 시스템이 상용화됨에 따라, 기하급수적으로 증가하고 있는 커넥티드 디바이스(connected device)가 통신 네트워크에 연결될 것이며, 그에 따라 5G 모바일 통신 시스템의 향상된 기능과 성능 및 커넥티드 디바이스의 통합된 운용이 필요할 것으로 예상된다. 이를 위해, AR(Augmented Reality), VR(Virtual Reality), MR(Mixed Reality) 등을 효율적으로 지원하기 위한 XR(eXtended Reality), 인공 지능(AI) 및 머신 러닝(ML)을 활용하는 것에 의한 5G 성능 향상 및 복잡도 감소, AI 서비스 지원, 메타버스 서비스 지원, 및 드론 통신과 관련하여 새로운 연구가 예정되어 있다.
게다가, 이러한 5G 모바일 통신 시스템의 개발은 6G 모바일 통신 기술의 테라헤르츠 대역에서 커버리지를 제공하기 위한 새로운 파형, 전차원 MIMO(FD(full dimensional)-MIMO), 어레이 안테나 및 대규모 안테나, 테라헤르츠 대역 신호의 커버리지를 개선시키기 위한 메타물질 기반 렌즈 및 안테나와 같은 다중 안테나 송신 기술, OAM(Orbital Angular Momentum) 및 RIS(Reconfigurable Intelligent Surface)를 사용하는 고차원 공간 다중화 기술뿐만 아니라, 6G 모바일 통신 기술의 주파수 효율을 증가시키고 시스템 네트워크를 개선시키기 위한 전이중 기술, 설계 단계부터 위성과 AI(Artificial Intelligence)를 활용하고 엔드 투 엔드 AI 지원 기능을 내재화하는 것에 의해 시스템 최적화를 구현하기 위한 AI 기반 통신 기술, 및 초고성능 통신과 컴퓨팅 자원을 활용하여 UE 운용 능력의 한계를 뛰어넘는 복잡도 레벨에서 서비스를 구현하기 위한 차세대 분산 컴퓨팅 기술을 개발하기 위한 기초로서 역할할 것이다.
예시적인 실시예의 일 양태에 따르면, 무선 통신에서의 통신 방법이 제공된다.
본 개시의 양태들은 무선 통신 시스템에서 효율적인 통신 방법을 제공한다.
본 개시 및 그 장점들의 보다 완전한 이해를 위해, 동일한 참조 번호들이 동일한 부분들을 나타내는 첨부 도면들과 함께 이하의 설명을 이제 참조한다:
도 1은 본 개시의 실시예들에 따른 예시적인 무선 네트워크를 예시한다.
도 2는 본 개시의 실시예들에 따른 예시적인 BS(base station)를 예시한다.
도 3은 본 개시의 실시예들에 따른 예시적인 UE(user equipment)를 예시한다.
도 4 및 도 5는 본 개시의 실시예들에 따른 예시적인 무선 송신 및 수신 경로들을 예시한다.
도 6은 본 개시의 실시예들에 따른 CORESET(control resource set) 설정의 예시적인 다이어그램을 예시한다.
도 7a 및 도 7b는 본 개시의 실시예들에 따른 eREG(enhanced resource element group)구조들의 예시적인 다이어그램들을 예시한다.
도 8은 본 개시의 실시예들에 따라 PDCCH들에 기초하여 eREG를 수신하기 위한 예시적인 방법을 예시한다.
도 9a, 도 9b 및 도 9c는 본 개시의 실시예들에 따른 여러 번의 PDCCH(physical downlink control channel) 반복들에 대한 FDM(frequency division multiplexing)의 예시적인 다이어그램들을 예시한다.
도 10a, 도 10b, 도 10c, 및 도 10d는 본 개시의 실시예들에 따른 여러 번의 PDCCH 반복들에 대한 TDM(time division multiplexing)의 예시적인 다이어그램들을 예시한다.
도 11a 및 도 11b는 본 개시의 실시예들에 따른 여러 번의 PDCCH 반복들에 대한 TDM 및 FDM(frequency division multiplexing)의 예시적인 다이어그램들을 예시한다.
도 12는 본 개시의 실시예들에 따른 여러 번의 PDCCH 반복들에 기초하여 DCI(downlink control information) 포맷을 수신하기 위한 예시적인 방법을 예시한다.
도 13, 도 14, 및 도 15는 본 개시의 실시예들에 따른 PDCCH 전용 DM(demodulation)-RS(reference signal)에 대한 RE(resource element) 매핑의 예시적인 다이어그램들을 예시한다.
도 16은 본 개시의 실시예들에 따른 PDCCH DM-RS 구조를 결정하기 위한 예시적인 방법을 예시한다.
도 17은 본 개시의 실시예에 따른 UE의 구조를 예시하는 블록 다이어그램을 예시한다.
도 18은 본 개시의 실시예에 따른 기지국의 구조를 예시하는 블록 다이어그램을 예시한다.
도 1은 본 개시의 실시예들에 따른 예시적인 무선 네트워크를 예시한다.
도 2는 본 개시의 실시예들에 따른 예시적인 BS(base station)를 예시한다.
도 3은 본 개시의 실시예들에 따른 예시적인 UE(user equipment)를 예시한다.
도 4 및 도 5는 본 개시의 실시예들에 따른 예시적인 무선 송신 및 수신 경로들을 예시한다.
도 6은 본 개시의 실시예들에 따른 CORESET(control resource set) 설정의 예시적인 다이어그램을 예시한다.
도 7a 및 도 7b는 본 개시의 실시예들에 따른 eREG(enhanced resource element group)구조들의 예시적인 다이어그램들을 예시한다.
도 8은 본 개시의 실시예들에 따라 PDCCH들에 기초하여 eREG를 수신하기 위한 예시적인 방법을 예시한다.
도 9a, 도 9b 및 도 9c는 본 개시의 실시예들에 따른 여러 번의 PDCCH(physical downlink control channel) 반복들에 대한 FDM(frequency division multiplexing)의 예시적인 다이어그램들을 예시한다.
도 10a, 도 10b, 도 10c, 및 도 10d는 본 개시의 실시예들에 따른 여러 번의 PDCCH 반복들에 대한 TDM(time division multiplexing)의 예시적인 다이어그램들을 예시한다.
도 11a 및 도 11b는 본 개시의 실시예들에 따른 여러 번의 PDCCH 반복들에 대한 TDM 및 FDM(frequency division multiplexing)의 예시적인 다이어그램들을 예시한다.
도 12는 본 개시의 실시예들에 따른 여러 번의 PDCCH 반복들에 기초하여 DCI(downlink control information) 포맷을 수신하기 위한 예시적인 방법을 예시한다.
도 13, 도 14, 및 도 15는 본 개시의 실시예들에 따른 PDCCH 전용 DM(demodulation)-RS(reference signal)에 대한 RE(resource element) 매핑의 예시적인 다이어그램들을 예시한다.
도 16은 본 개시의 실시예들에 따른 PDCCH DM-RS 구조를 결정하기 위한 예시적인 방법을 예시한다.
도 17은 본 개시의 실시예에 따른 UE의 구조를 예시하는 블록 다이어그램을 예시한다.
도 18은 본 개시의 실시예에 따른 기지국의 구조를 예시하는 블록 다이어그램을 예시한다.
본 개시는 PDCCH 신뢰성 향상을 위한 방법 및 장치에 관한 것이다.
일 실시예에서, 사용자 단말(user equipment, UE)이 제공된다. 상기 UE는 N>1개의 탐색 공간 세트(search space set)들에 대한 제1 정보를 수신하도록 구성된 트랜시버를 포함한다. 상기 N개의 탐색 공간 세트들 각각에 대해, 상기 제1 정보는: 인덱스 - 탐색 공간 세트들이 각자의 인덱스들의 오름차순으로 인덱싱됨 -, 주기성 - 상기 N개의 탐색 공간 세트들 모두에 대해 상기 주기성이 동일함 -, 및 상기 N개의 탐색 공간 세트들이 PDCCH들의 수신들을 위해 링크되어 있다는 지시 - 상기 PDCCH들은 동일한 정보를 제공함 - 를 포함한다. 상기 UE는 상기 트랜시버에 작동 가능하게 결합되는 프로세서를 더 포함한다. 상기 프로세서는 상기 주기성에 따라 한 주기 내의 M ≥ 1개의 슬롯들에서 N번의 PDCCH 수신 기회(reception occasion)들을 결정하도록 구성된다. 상기 N번의 PDCCH 수신 기회들 중 n 번째 PDCCH 수신 기회는 상기 N개의 탐색 공간 세트들 중 n 번째 탐색 공간 세트(1≤ n ≤ N)에 따른다. 상기 트랜시버는 상기 N번의 PDCCH 수신 기회들에서 N개의 PDCCH들을 수신하도록 추가로 구성된다.
다른 실시예에서, 기지국(BS)이 제공된다. 상기 BS는 N>1개의 탐색 공간 세트들에 대한 제1 정보를 송신하도록 구성된 트랜시버를 포함한다. 상기 N개의 탐색 공간 세트들 각각에 대해, 상기 제1 정보는: 인덱스 - 탐색 공간 세트들이 각자의 인덱스들의 오름차순으로 인덱싱됨 -, 주기성 - 상기 N개의 탐색 공간 세트들 모두에 대해 주기성이 동일함 -, 및 상기 N개의 탐색 공간 세트들이 PDCCH들의 송신들을 위해 링크되어 있다는 지시 - 상기 PDCCH들은 동일한 정보를 제공함 - 를 포함한다. 상기 BS는 상기 트랜시버에 작동 가능하게 결합되는 프로세서를 더 포함한다. 상기 프로세서는 상기 주기성에 따라 한 주기 내의 M ≥ 1개의 슬롯들에서 N번의 PDCCH 송신 기회(transmission occasion)들을 결정하도록 구성된다. 상기 N번의 PDCCH 송신 기회들 중 n 번째 PDCCH 송신 기회는 상기 N개의 탐색 공간 세트들 중 n 번째 탐색 공간 세트(1)에 따른다. 상기 트랜시버는 상기 N번의 PDCCH 송신 기회들에서 N개의 PDCCH들을 송신하도록 추가로 구성된다.
또 다른 실시예에서, 방법이 제공된다. 상기 방법은 N>1개의 탐색 공간 세트들에 대한 제1 정보를 수신하는 단계를 포함한다. 상기 N개의 탐색 공간 세트들 각각에 대해, 상기 제1 정보는: 인덱스 - 탐색 공간 세트들이 각자의 인덱스들의 오름차순으로 인덱싱됨 -, 주기성 - 상기 N개의 탐색 공간 세트들 모두에 대해 주기성이 동일함 -, 및 상기 N개의 탐색 공간 세트들이 PDCCH들의 수신들을 위해 링크되어 있다는 지시 - 상기 PDCCH들은 동일한 정보를 제공함 - 를 포함한다. 상기 방법은 상기 주기성에 따라 한 주기 내의 M ≥ 1개의 슬롯들에서 N번의 PDCCH 수신 기회들을 결정하는 단계를 더 포함한다. 상기 N번의 PDCCH 수신 기회들 중 n 번째 PDCCH 수신 기회는 상기 N개의 탐색 공간 세트들 중 n 번째 탐색 공간 세트에 따른다. 상기 방법은 상기 N번의 PDCCH 수신 기회들에서 N개의 PDCCH들을 수신하는 단계를 더 포함한다.
다른 기술적 특징들은 이하의 도면, 설명, 및 청구범위로부터 본 기술분야의 통상의 기술자에게 즉각 명백할 수 있다.
아래의 상세한 설명을 시작하기 전에, 이 특허 문서 전체에서 사용되는 특정 단어 및 문구의 정의를 설명하는 것이 유리할 수 있다. "결합"이라는 용어와 그 파생어들은, 2개 이상의 요소들이 서로 물리적으로 접촉하는지 여부에 관계없이, 2개 이상의 요소들 사이의 임의의 직접 또는 간접 통신을 지칭한다. "송신하다", "수신하다" 및 "통신하다"라는 용어들은 물론 그 파생어들은 직접 통신 및 간접 통신 양쪽 모두를 포괄한다. "포함하다(include)"와 "포함하다(comprise)"라는 용어들은 물론 그 파생어들은 제한 없는 포함(inclusion without limitation)을 의미한다. "또는(or)"이라는 용어는 포괄적(inclusive)이고, 및/또는(and/or)을 의미한다. "~와 연관되는(associated with)"이라는 문구 및 그의 파생어들은 포함하다(include), ~내에 포함되다(be included within), ~와 상호 연결되다(interconnect with), 포함하다(contain), ~ 내에 포함되다(be contained within), ~에 연결하다(connect to) 또는 ~와 연결하다(connect with), ~에 결합하다(couple to) 또는 ~와 결합하다(couple with), ~와 통신 가능하다(be communicable with), ~와 협력하다(cooperate with), 인터리빙하다(interleave), 병치하다(juxtapose), ~에 근접하다(be proximate to), ~에 본딩되다(be bound to) 또는 ~와 본딩되다(be bound with), 가지다(have), 소유하다(have a property of), ~에 관계가 있다(have a relationship to) 또는 ~와 관계가 있다(have a relationship with) 등을 의미한다. "컨트롤러"라는 용어는 적어도 하나의 동작을 제어하는 임의의 디바이스, 시스템 또는 그 일부를 의미한다. 그러한 컨트롤러는 하드웨어로 또는 하드웨어와 소프트웨어 및/또는 펌웨어의 조합으로 구현될 수 있다. 임의의 특정 컨트롤러와 연관된 기능은, 로컬로든 원격으로든 관계없이, 중앙 집중화되거나 분산될 수 있다. "~ 중 적어도 하나(at least one of)"라는 문구는, 항목들의 목록과 함께 사용될 때, 나열된 항목들 중 하나 이상의 항목들의 상이한 조합들이 사용될 수 있고 목록 내의 하나의 항목만이 필요할 수 있음을 의미한다. 예를 들어, "A, B 및 C 중 적어도 하나”는 다음 조합들: A, B, C, A와 B, A와 C, B와 C, 및 A와 B와 C 중 임의의 것을 포함한다.
더욱이, 아래에서 설명되는 다양한 기능들은, 각각이 컴퓨터 판독 가능 프로그램 코드로 형성되고 컴퓨터 판독 가능 매체에 구체화되는, 하나 이상의 컴퓨터 프로그램들에 의해 구현 또는 지원될 수 있다. "애플리케이션" 및 "프로그램"이라는 용어들은, 적합한 컴퓨터 판독 가능 프로그램 코드로 구현하도록 적응된, 하나 이상의 컴퓨터 프로그램들, 소프트웨어 컴포넌트들, 명령어 세트들, 프로시저들, 함수들, 객체들, 클래스들, 인스턴스들, 관련 데이터, 또는 그 일부를 지칭한다. "컴퓨터 판독 가능 프로그램 코드"라는 문구는, 소스 코드, 오브젝트 코드, 및 실행 가능한 코드를 포함한, 임의의 유형의 컴퓨터 코드를 포함한다. "컴퓨터 판독 가능 매체"라는 문구는, ROM(read only memory), RAM(random access memory), 하드 디스크 드라이브, CD(compact disc), DVD(digital video disc), 또는 임의의 다른 유형의 메모리와 같은, 컴퓨터에 의해 액세스될 수 있는 임의의 유형의 매체를 포함한다. "비일시적" 컴퓨터 판독 가능 매체는 일시적인 전기 또는 다른 신호들을 전송하는 유선, 무선, 광학 또는 다른 통신 링크들을 제외한다. 비일시적 컴퓨터 판독 가능 매체는 데이터가 영구적으로 저장될 수 있는 매체들 및, 재기입 가능한 광학 디스크 또는 소거 가능한 메모리 디바이스와 같은, 데이터가 저장되고 나중에 덮어쓰기될 수 있는 매체들을 포함한다.
다른 특정 단어들 및 문구들에 대한 정의들은 이 특허 문서 전반에 걸쳐 제공된다. 본 기술분야의 통상의 기술자라면, 대부분은 아니지만 많은 경우에, 그러한 정의들이 그러한 정의된 단어들 및 문구들의 이전 사용들은 물론 미래 사용들에도 적용된다는 것을 이해할 것이다.
아래에서 논의되는 도 1 내지 도 16, 및 이 특허 문서에서 본 개시의 원리들을 설명하는 데 사용되는 다양한 실시예들은 단지 예시이며, 어떤 식으로든 본 개시의 범위를 제한하는 것으로 해석되어서는 안 된다. 본 기술분야의 통상의 기술자는 본 개시의 원리들이 임의의 적합하게 배열된 시스템 또는 디바이스에서 구현될 수 있음을 이해할 것이다.
다음 문서들은 이로써 참조에 의해 마치 본 명세서에 완전히 기재된 것처럼 본 개시에 포함된다: 3GPP TS 38.211 v16.4.0, “NR; Physical channels and modulation” (“REF1”); 3GPP TS 38.212 v16.4.0, “NR; Multiplexing and channel coding” (“REF2”); 3GPP TS 38.213 v16.4.0, “NR; Physical layer procedures for control” (“REF3”); 3GPP TS 38.214 v16.4.0, “NR; Physical layer procedures for data” (“REF4”); 3GPP TS 38.331 v16.3.1, “NR; Radio Resource Control (RRC) protocol specification” (“REF5”); 및 3GPP TS 38.321 v16.3.0, “NR; Medium Access Control (MAC).protocol specification” (“REF6”).
4세대(4G) 통신 시스템의 구축 이후 증가하는 무선 데이터 트래픽에 대한 수요를 충족시키기 위해, 개선된 5세대(5G) 또는 5G/NR 이전(pre-5G/NR) 통신 시스템을 개발 및 배포하기 위한 노력들이 이루어져 왔다. 따라서, 5G 또는 5G 이전(pre-5G) 통신 시스템은 '4G 이후(beyond 4G) 네트워크' 또는 "LTE 이후(post LTE(long term evolution)) 시스템"이라고도 불린다.
5G 통신 시스템은 더 높은 데이터 속도(data rate)들을 달성하기 위해 더 높은 주파수(mmWave) 대역들, 예를 들면, 28 GHz 또는 60 GHz 대역들에서 구현되거나, 강력한 커버리지 및 이동성 지원을 가능하게 하기 위해 더 낮은 주파수 대역들, 예를 들어, 6 GHz에서 구현되는 것으로 간주된다. 무선파의 전파 손실을 줄이고 송신 거리를 늘리기 위해, 5G 통신 시스템에서는 빔포밍(beamforming), 거대 배열 다중 입출력(massive MIMO), 전차원 MIMO(Full Dimensional MIMO, FD-MIMO), 어레이 안테나(array antenna), 아날로그 빔포밍(analog beam forming), 대규모 안테나(large scale antenna) 기술들이 논의되고 있다.
게다가, 5G 통신 시스템들에서는, 진보된 소형 셀(advanced small cell), 클라우드 RAN(Radio Access Network), 초고밀도 네트워크, D2D(device-to-device) 통신, 무선 백홀(wireless backhaul), 이동 네트워크(moving network), 협력 통신(cooperative communication), CoMP(coordinated multi-points), 수신단 간섭 제거(reception-end interference cancellation) 등에 기초하여 시스템 네트워크 개선을 위한 개발이 진행 중이다.
본 개시의 특정 실시예들이 5G 시스템들에서 구현될 수 있으므로, 5G 시스템들 및 그와 연관된 주파수 대역들에 대한 논의는 참조를 위한 것이다. 그렇지만, 본 개시는 5G 시스템들 또는 그와 연관된 주파수 대역들로 제한되지 않으며, 본 개시의 실시예들은 임의의 주파수 대역과 관련하여 활용될 수 있다. 예를 들어, 본 개시의 양태들은 또한 테라헤르츠(THz) 대역들을 사용할 수 있는 5G 통신 시스템들, 6G 또는 심지어 추후 릴리스들의 배포에 적용될 수 있다.
네트워크 유형에 따라, '기지국'(BS)이라는 용어는 송신 포인트(transmit point, TP), 송수신 포인트(transmit-receive point, TRP), 향상된 기지국(eNodeB 또는 eNB), gNB, 매크로셀, 펨토셀, WiFi AP(access point), 위성, 또는 다른 무선 지원 디바이스들과 같이, 네트워크에 대한 무선 액세스를 제공하도록 구성된 임의의 컴포넌트(또는 컴포넌트들의 집합체)를 지칭할 수 있다. 기지국들은 하나 이상의 무선 통신 프로토콜들, 예를 들면, 5G 3GPP NR(New Radio) 인터페이스/액세스, LTE, LTE-A(LTE advanced), HSPA(High Speed Packet Access), Wi-Fi 802.11a/b/g/n/ac 등에 따라 무선 액세스를 제공할 수 있다. 'BS,' 'gNB,' 및 'TRP'라는 용어들은 원격 단말들에 무선 액세스를 제공하는 네트워크 인프라스트럭처 컴포넌트들을 지칭하기 위해 본 개시에서 상호 교환적으로 사용될 수 있다. 또한, 네트워크 유형에 따라, '사용자 단말'(UE)이라는 용어는 이동국(mobile station), 가입자국(subscriber station), 원격 단말, 무선 단말, 수신 포인트(receive point), 차량, 또는 사용자 디바이스와 같은 임의의 컴포넌트를 지칭할 수 있다. 예를 들어, UE는 모바일 전화, 스마트폰, 모니터링 디바이스, 경보 디바이스, 플리트 관리(fleet management) 디바이스, 자산 추적 디바이스, 자동차, 데스크톱 컴퓨터, 엔터테인먼트 디바이스, 인포테인먼트 디바이스, 자동 판매기, 전기 계량기, 수도 계량기, 가스 계량기, 보안 디바이스, 센서 디바이스, 가전 제품 등일 수 있다.
아래의 도 1 내지 도 3은 OFDM(orthogonal frequency division multiplexing) 또는 OFDMA(orthogonal frequency division multiple access) 통신 기술들을 사용하여 무선 통신 시스템들에서 구현되는 다양한 실시예들을 설명한다. 도 1 내지 도 3의 설명들은 상이한 실시예들이 구현될 수 있는 방식에 대한 물리적 또는 구조적 제한들을 암시하기 위한 것이 아니다. 본 개시의 상이한 실시예들은 임의의 적합하게 배열된 통신 시스템에서 구현될 수 있다.
도 1은 본 개시의 실시예들에 따른 예시적인 무선 네트워크(100)를 예시한다. 도 1에 도시된 무선 네트워크(100)의 실시예는 단지 예시를 위한 것이다. 본 개시의 범위를 벗어나지 않고 무선 네트워크(100)의 다른 실시예들이 사용될 수 있다.
도 1에 도시된 바와 같이, 무선 네트워크(100)는 기지국, BS(101)(예를 들어, gNB), BS(102) 및 BS(103)를 포함한다. BS(101)는 BS(102) 및 BS(103)와 통신한다. BS(101)는 또한, 인터넷, 독점(proprietary) IP(Internet Protocol) 네트워크, 또는 다른 데이터 네트워크와 같은, 적어도 하나의 네트워크(130)와 통신한다.
BS(102)는 BS(102)의 커버리지 영역(120) 내의 제1 복수의 사용자 단말들(UE들)에 네트워크(130)에 대한 무선 광대역 액세스를 제공한다. 제1 복수의 UE들은 소기업에 위치할 수 있는 UE(111); 기업(E)에 위치할 수 있는 UE(112); WiFi 핫스팟(HS)에 위치할 수 있는 UE(113); 제1 거주지(R)에 위치할 수 있는 UE(114); 제2 거주지(R)에 위치할 수 있는 UE(115); 및, 셀 폰, 무선 랩톱, 무선 PDA 등과 같은, 모바일 디바이스(M)일 수 있는 UE(116)를 포함한다. BS(103)는 BS(103)의 커버리지 영역(125) 내의 제2 복수의 UE들에 네트워크(130)에 대한 무선 광대역 액세스를 제공한다. 제2 복수의 UE들은 UE(115) 및 UE(116)를 포함한다. 일부 실시예들에서, BS들(101 내지 103) 중 하나 이상은 5G/NR, LTE(long term evolution), LTE-A(long term evolution-advanced), WiMAX, WiFi 또는 다른 무선 통신 기술들을 사용하여 서로 및 UE들(111 내지 116)과 통신할 수 있다.
예시 및 설명만을 위해 거의 원형으로 도시되어 있는 점선들은 커버리지 영역들(120 및 125)의 대략적인 범위들을 보여준다. 커버리지 영역들(120 및 125)과 같은, BS들과 연관된 커버리지 영역들이, BS들의 설정 및 자연적 및 인공적(man-made) 방해물들과 연관된 무선 환경의 변화들에 따라, 불규칙한 형상들을 포함한 다른 형상들을 가질 수 있다는 것이 명확히 이해되어야 한다.
아래에서 더 상세히 설명되는 바와 같이, UE들(111 내지 116) 중 하나 이상은 PDCCH 신뢰성 향상을 위한 회로, 프로그래밍 또는 이들의 조합을 포함한다. 특정 실시예들에서, BS들(101 내지 103) 중 하나 이상은 PDCCH 신뢰성 향상을 위한 회로, 프로그래밍 또는 이들의 조합을 포함한다.
도 1이 무선 네트워크의 일 예를 예시하지만, 도 1에 대해 다양한 변경들이 이루어질 수 있다. 예를 들어, 무선 네트워크는 임의의 개수의 BS들 및 임의의 개수의 UE들을 임의의 적합한 배열로 포함할 수 있다. 또한, BS(101)는 임의의 개수의 UE들과 직접 통신할 수 있고 네트워크(130)에 대한 무선 광대역 액세스를 해당 UE들에게 제공할 수 있다. 유사하게, 각각의 BS(102 및103)는 네트워크(130)와 직접 통신할 수 있고 네트워크(130)에 대한 직접 무선 광대역 액세스를 UE들에 제공할 수 있다. 게다가, BS들(101, 102 및/또는 103)은, 외부 전화 네트워크들 또는 다른 유형들의 데이터 네트워크들과 같은, 다른 또는 추가적인 외부 네트워크들에 대한 액세스를 제공할 수 있다.
도 2는 본 개시의 실시예들에 따른 예시적인 BS(102)를 예시한다. 도 2에 예시된 BS(102)의 실시예는 단지 예시를 위한 것이며, 도 1의 BS들(101 및 103)은 동일하거나 유사한 설정을 가질 수 있다. 그렇지만, BS들은 매우 다양한 설정들로 제공되며, 도 2는 본 개시의 범위를 BS의 임의의 특정 구현으로 제한하지 않는다.
도 2에 도시된 바와 같이, BS(102)는 다수의 안테나들(205a 내지 205n), 다수의 RF(radio frequency) 트랜시버들(210a 내지 210n), 송신(TX) 처리 회로(215) 및 수신(RX) 처리 회로(220)를 포함한다. BS(102)는 컨트롤러/프로세서(225), 메모리(230) 및 백홀 또는 네트워크 인터페이스(235)를 또한 포함한다.
RF 트랜시버들(210a 내지 210n)은 무선 네트워크(100) 내의 UE들에 의해 송신되는 신호들과 같은 들어오는(incoming) RF 신호들을, 안테나들(205a 내지 205n)로부터, 수신한다. RF 트랜시버들(210a 내지 210n)은 들어오는 RF 신호들을 하향 변환하여 IF 또는 기저대역 신호들을 생성한다. IF 또는 기저대역 신호들은 RX 처리 회로(220)로 보내지고, RX 처리 회로(220)는 기저대역 또는 IF 신호들을 필터링, 디코딩 및/또는 디지털화하는 것에 의해 처리된 기저대역 신호들을 생성한다. RX 처리 회로(220)는 추가 처리를 위해 처리된 기저대역 신호들을 컨트롤러/프로세서(225)로 송신한다.
TX 처리 회로(215)는 컨트롤러/프로세서(225)로부터 아날로그 또는 디지털 데이터(예를 들어, 음성 데이터, 웹 데이터, 이메일 또는 대화형 비디오 게임 데이터)를 수신한다. TX 처리 회로(215)는 나가는(outgoing) 기저대역 데이터를 인코딩, 다중화 및/또는 디지털화하여, 처리된 기저대역 또는 IF 신호들을 생성한다. RF 트랜시버들(210a 내지 210n)은 나가는 처리된 기저대역 또는 IF 신호들을 TX 처리 회로(215)로부터 수신하고 기저대역 또는 IF 신호를 안테나들(205a 내지 205n)을 통해 송신되는 RF 신호들로 상향 변환한다.
컨트롤러/프로세서(225)는 BS(102)의 전체적인 동작을 제어하는 하나 이상의 프로세서들 또는 다른 처리 디바이스들을 포함할 수 있다. 예를 들어, 컨트롤러/프로세서(225)는 잘 알려진 원리들에 따라 RF 트랜시버들(210a 내지 210n), RX 처리 회로(220) 및 TX 처리 회로(215)에 의한 업링크 채널 신호들의 수신 및 다운링크 채널 신호들의 송신을 제어할 수 있다. 컨트롤러/프로세서(225)는, 더 진보된 무선 통신 기능들과 같은, 추가적인 기능들도 지원할 수 있다. 예를 들어, 컨트롤러/프로세서(225)는 PDCCH 신뢰성 향상을 지원할 수 있다. BS(102)에서 컨트롤러/프로세서(225)에 의해 매우 다양한 다른 기능들 중 임의의 것이 지원될 수 있다. 일부 실시예들에서, 컨트롤러/프로세서(225)는 적어도 하나의 마이크로프로세서 또는 마이크로컨트롤러를 포함한다.
컨트롤러/프로세서(225)는 또한, OS와 같은, 메모리(230)에 상주하는 프로그램들 및 다른 프로세스들을 실행할 수 있다. 컨트롤러/프로세서(225)는 실행 프로세스에 의해 요구되는 대로 데이터를 메모리(230) 내로 또는 밖으로 이동시킬 수 있다. 특정 실시예들에서, 컨트롤러/프로세서(225)는 웹 RTC(real time communications)와 같은 엔티티들 간의 통신을 지원한다. 예를 들어, 컨트롤러/프로세서(225)는 실행 중인 프로세스에 따라 데이터를 메모리(230) 내로 또는 밖으로 이동시킬 수 있다.
컨트롤러/프로세서(225)는 또한 백홀 또는 네트워크 인터페이스(235)에 결합된다. 백홀 또는 네트워크 인터페이스(235)는 BS(102)가 백홀 연결을 통해 또는 네트워크를 통해 다른 디바이스들 또는 시스템들과 통신할 수 있게 한다. 네트워크 인터페이스(235)는 임의의 적합한 유선 또는 무선 연결(들)을 통한 통신을 지원할 수 있다. 예를 들어, BS(102)가 셀룰러 통신 시스템(예를 들어, 5G/NR, LTE 또는 LTE-A를 지원하는 셀룰러 통신 시스템)의 일부로서 구현될 때, 네트워크 인터페이스(235)는 BS(102)가 유선 또는 무선 백홀 연결을 통해 다른 BS들과 통신할 수 있도록 할 수 있다. BS(102)가 액세스 포인트로서 구현될 때, 네트워크 인터페이스(235)는 BS(102)가 유선 또는 무선 로컬 영역 네트워크를 통해 또는 유선 또는 무선 연결을 통해 더 큰 네트워크(예를 들어, 인터넷)와 통신할 수 있게 할 수 있다. 네트워크 인터페이스(235)는, 이더넷 또는 RF 트랜시버와 같은, 유선 또는 무선 연결을 통해 통신을 지원하는 임의의 적합한 구조를 포함한다.
메모리(230)는 컨트롤러/프로세서(225)에 결합된다. 메모리(230)의 일부는 RAM을 포함할 수 있고, 메모리(230)의 다른 일부는 플래시 메모리 또는 다른 ROM을 포함할 수 있다.
아래에서 더 상세히 설명될되는 바와 같이, BS(102)와 같은, BS의 송신 및 수신 경로들(RF 트랜시버들(210a 내지 210n), TX 처리 회로(215) 및/또는 RX 처리 회로(220)를 사용하여 구현됨)은 FDD(frequency division duplexing) 셀들과 TDD(time division duplexing) 셀들의 통합을 통한 통신을 지원한다.
도 2가 BS(102)의 일 예를 예시하지만, 도 2에 대해 다양한 변경들이 이루어질 수 있다. 예를 들어, BS(102)는 도 2에 도시된 각각의 컴포넌트를 임의의 개수로 포함할 수 있다. 특정 예로서, 액세스 포인트는 다수의 네트워크 인터페이스들(235)을 포함할 수 있고, 컨트롤러/프로세서(225)는 상이한 네트워크 주소들 사이에서 데이터를 라우팅하기 위한 라우팅 기능들을 지원할 수 있다. 다른 특정 예로서, TX 처리 회로(215)의 단일 인스턴스 및 RX 처리 회로(220)의 단일 인스턴스를 포함하는 것으로 도시되어 있지만, BS(102)는 각각의 다수의 인스턴스들(예를 들어, RF 트랜시버마다 하나씩)을 포함할 수 있다. 또한, 도 2에서의 다양한 컴포넌트들이 결합되거나, 더 세분되거나, 생략될 수 있으며, 특정 필요에 따라 추가적인 컴포넌트들이 추가될 수 있다.
도 3은 본 개시의 실시예들에 따른 예시적인 UE(116)를 예시한다. 도 3에 예시된 UE(116)의 실시예는 단지 예시를 위한 것이며, 도 1의 UE들(111 내지 115)은 동일하거나 유사한 설정을 가질 수 있다. 그렇지만, UE들은 매우 다양한 설정들로 제공되며, 도 3은 본 개시의 범위를 UE의 임의의 특정 구현으로 제한하지 않는다.
도 3에 도시된 바와 같이, UE(116)는 안테나(305), RF 트랜시버(310), TX 처리 회로(315), 마이크로폰(320) 및 수신(RX) 처리 회로(325)를 포함한다. UE(116)는 스피커(330), 프로세서(340), 입력/출력(I/O) 인터페이스(IF)(345), 입력 디바이스(350), 디스플레이(355) 및 메모리(360)를 또한 포함한다. 메모리(360)는 운영 체제(OS)(361) 및 하나 이상의 애플리케이션들(362)을 포함한다.
RF 트랜시버(310)는, 안테나(305)로부터, 무선 네트워크(100)의 BS에 의해 송신되는 들어오는 RF 신호를 수신한다. RF 트랜시버(310)는 들어오는 RF 신호를 하향 변환하여 중간 주파수(IF) 또는 기저대역 신호를 생성한다. IF 또는 기저대역 신호는 RX 처리 회로(325)로 보내지고, RX 처리 회로(325)는 기저대역 또는 IF 신호를 필터링, 디코딩 및/또는 디지털화하는 것에 의해 처리된 기저대역 신호를 생성한다. RX 처리 회로(325)는 처리된 기저대역 신호를 (예를 들어, 음성 데이터의 경우) 스피커(330)로 송신하거나 (예를 들어, 웹 브라우징 데이터의 경우) 추가 처리를 위해 프로세서(340)로 송신한다.
TX 처리 회로(315)는 마이크로폰(320)으로부터 아날로그 또는 디지털 음성 데이터를 수신하거나 프로세서(340)로부터 (웹 데이터, 이메일 또는 대화형 비디오 게임 데이터와 같은) 다른 나가는 기저대역 데이터를 수신한다. TX 처리 회로(315)는 나가는 기저대역 데이터를 인코딩, 다중화 및/또는 디지털화하여, 처리된 기저대역 또는 IF 신호를 생성한다. RF 트랜시버(310)는 나가는 처리된 기저대역 또는 IF 신호를 TX 처리 회로(315)로부터 수신하고, 기저대역 또는 IF 신호를 안테나(305)를 통해 송신되는 RF 신호로 상향 변환한다.
프로세서(340)는 하나 이상의 프로세서들 또는 다른 처리 디바이스들을 포함할 수 있고 UE(116)의 전체적인 동작을 제어하기 위해 메모리(360)에 저장된 OS(361)를 실행할 수 있다. 예를 들어, 프로세서(340)는 잘 알려진 원리들에 따라 RF 트랜시버(310), RX 처리 회로(325) 및 TX 처리 회로(315)에 의한 업링크 채널 신호들의 수신 및 다운링크 채널 신호들의 송신을 제어할 수 있다. 일부 실시예들에서, 프로세서(340)는 적어도 하나의 마이크로프로세서 또는 마이크로컨트롤러를 포함한다.
프로세서(340)는 또한, 빔 관리를 위한 프로세스들과 같은, 메모리(360)에 상주하는 다른 프로세스들 및 프로그램들을 실행할 수 있다. 프로세서(340)는 실행 프로세스에 의해 요구되는 대로 데이터를 메모리(360) 내로 또는 밖으로 이동시킬 수 있다. 일부 실시예들에서, 프로세서(340)는 OS(361)에 기초하여 또는 BS들 또는 운영자로부터 수신되는 신호들에 응답하여 애플리케이션들(362)을 실행하도록 구성된다. 프로세서(340)는 또한, 랩톱 컴퓨터들 및 핸드헬드 컴퓨터들과 같은, 다른 디바이스들에 연결할 수 있는 능력을 UE(116)에 제공하는, I/O 인터페이스(345)에 결합된다. I/O 인터페이스(345)는 이러한 액세서리들과 프로세서(340) 사이의 통신 경로이다.
프로세서(340)는 또한 입력 디바이스(350)에 결합된다. UE(116)의 조작자는 입력 디바이스(350)를 사용하여 UE(116)에 데이터를 입력할 수 있다. 입력 디바이스(350)는 키보드, 터치스크린, 마우스, 트랙볼, 음성 입력, 또는 사용자가 UE(116)와 상호 작용할 수 있게 하는 사용자 인터페이스로서 역할할 수 있는 다른 디바이스일 수 있다. 예를 들어, 입력 디바이스(350)는 음성 인식 처리를 포함함으로써, 사용자가 음성 명령을 입력할 수 있게 할 수 있다. 다른 예에서, 입력 디바이스 350은 터치 패널, (디지털) 펜 센서, 키, 또는 초음파 입력 디바이스를 포함할 수 있다. 터치 패널은, 예를 들어, 용량성 방식, 감압 방식, 적외선 방식, 또는 초음파 방식과 같은, 적어도 하나의 방식으로 터치 입력을 인식할 수 있다.
프로세서(340)는 또한 디스플레이(355)에 결합된다. 디스플레이(355)는 액정 디스플레이, 발광 다이오드 디스플레이, 또는, 예를 들어 웹 사이트들로부터의, 텍스트 및/또는 적어도 제한된 그래픽을 렌더링할 수 있는 다른 디스플레이일 수 있다.
메모리(360)는 프로세서(340)에 결합된다. 메모리(360)의 일부는 RAM(random access memory)을 포함할 수 있고, 메모리(360)의 다른 일부는 플래시 메모리 또는 다른 ROM(read-only memory)을 포함할 수 있다.
도 3이 UE(116)의 일 예를 예시하지만, 도 3에 대해 다양한 변경들이 이루어질 수 있다. 예를 들어, 도 3에서의 다양한 컴포넌트들이 결합되거나, 더 세분되거나, 생략될 수 있으며, 특정 필요에 따라 추가적인 컴포넌트들이 추가될 수 있다. 특정 예로서, 프로세서(340)는, 하나 이상의 CPU(central processing unit)들 및 하나 이상의 GPU(graphics processing unit)들과 같은, 다수의 프로세서들로 나누어질 수 있다. 또한, 도 3이 모바일 전화 또는 스마트폰으로서 구성된 UE(116)를 예시하지만, UE들은 다른 유형들의 모바일 또는 고정 디바이스들로서 작동하도록 구성될 수 있다.
도 4 및 도 5는 본 개시에 따른 예시적인 무선 송신 및 수신 경로들을 예시한다. 이하의 설명에서, 도 4의 송신 경로(400)는 BS(예를 들어, BS(102))에서 구현되는 것으로 설명될 수 있는 반면, 도 5의 수신 경로(500)는 UE(예를 들어, UE(116))에서 구현되는 것으로 설명될 수 있다. 그렇지만, 수신 경로(500)가 BS에서 구현될 수 있고 송신 경로(400)가 UE에서 구현될 수 있다는 것이 이해될 수 있다. 일부 실시예들에서, 수신 경로(500)는 본 개시의 실시예들에서 설명되는 바와 같이 PDCCH 신뢰성 향상을 지원하도록 구성된다.
도 4에 예시된 바와 같은 송신 경로(400)는 채널 코딩 및 변조 블록(405), 직렬-대-병렬(serial-to-parallel, S-to-P) 블록(410), 크기 N IFFT(inverse fast Fourier transform) 블록(415), 병렬-대-직렬(parallel-to-serial, P-to-S) 블록(420), 순환 프리픽스 추가(add cyclic prefix) 블록(425), 및 상향 변환기(up-converter, UC)(430)를 포함한다. 도 5에 예시된 바와 같은 수신 경로(500)는 하향 변환기(down-converter, DC)(555), 순환 프리픽스 제거(remove cyclic prefix) 블록(560), 직렬-대-병렬(S-to-P) 블록(565), 크기 N FFT(fast Fourier transform) 블록(570), 병렬-대-직렬(P-to-S) 블록(575), 및 채널 디코딩 및 복조 블록(580)을 포함한다.
도 4에 예시된 바와 같이, 채널 코딩 및 변조 블록(405)은 정보 비트 세트를 수신하고, 코딩(예를 들어, LDPC(low-density parity check) 코딩)을 적용하며, (예를 들어, QPSK(quadrature phase shift keying) 또는 QAM(quadrature amplitude modulation)을 사용하여) 입력 비트들을 변조하여 주파수-도메인 변조 심벌 시퀀스를 생성한다. 직렬-대-병렬 블록(410)은 직렬 변조된 심벌들을 병렬 데이터로 변환(예를 들어, 역다중화)하여 N개의 병렬 심벌 스트림을 생성하며, 여기서 N은 BS(102) 및 UE(116)에서 사용되는 IFFT/FFT 크기이다. 크기 N IFFT 블록(415)은 N개의 병렬 심벌 스트림에 대해 IFFT 연산을 수행하여 시간-도메인 출력 신호들을 생성한다. 병렬-대-직렬 블록(420)은 크기 N IFFT 블록(415)으로부터의 병렬 시간-도메인 출력 심벌들을 변환(예를 들어, 다중화)하여 직렬 시간-도메인 신호를 생성한다. 순환 프리픽스 추가 블록(425)은 시간-도메인 신호에 순환 프리픽스를 삽입한다. 상향 변환기(430)는 무선 채널을 통한 송신을 위해 순환 프리픽스 추가 블록(425)의 출력을 RF 주파수로 변조(예를 들어, 상향 변환)한다. 이 신호는 또한 RF 주파수로 변환되기 전에 기저대역에서 필터링될 수 있다.
BS(102)로부터 송신된 RF 신호는 무선 채널을 통과한 후에 UE(116)에 도달하고, UE(116)에서는 BS(102)에서의 동작들과 반대의 동작들이 수행된다.
도 5에 예시된 바와 같이, 하향 변환기(555)는 수신된 신호를 기저대역 주파수로 하향 변환하고, 순환 프리픽스 제거 블록(560)은 순환 프리픽스를 제거하여 직렬 시간-도메인 기저대역 신호를 생성한다. 직렬-대-병렬 블록(565)은 시간-도메인 기저대역 신호를 병렬 시간-도메인 신호들로 변환한다. 크기 N FFT 블록(570)은 FFT 알고리즘을 수행하여 N개의 병렬 주파수-도메인 신호들을 생성한다. 병렬-대-직렬 블록(575)은 병렬 주파수-도메인 신호들을 변조된 데이터 심벌들의 시퀀스로 변환한다. 채널 디코딩 및 복조 블록(580)은 원래의 입력 데이터 스트림을 복구하기 위해 변조된 심벌들을 복조 및 디코딩한다.
BS들(101 내지 103) 각각은 UE들(111 내지 116)로의 다운링크에서 송신하는 것과 유사한 도 4에 예시된 바와 같은 송신 경로(400)를 구현할 수 있고, UE들(111 내지 116)로부터의 업링크에서 수신하는 것과 유사한 도 5에 예시된 바와 같은 수신 경로(500)를 구현할 수 있다. 유사하게, UE들(111 내지 116) 각각은 BS들(101 내지 103)로의 업링크에서 송신하기 위한 송신 경로(400)를 구현할 수 있고, BS들(101 내지 103)로부터의 다운링크에서 수신하기 위한 수신 경로(500)를 구현할 수 있다.
도 4 및 도 5에서의 컴포넌트들 각각은 하드웨어를 사용하여 또는 하드웨어와 소프트웨어/펌웨어의 조합을 사용하여 구현될 수 있다. 특정 예로서, 도 4 및 도 5의 컴포넌트들 중 적어도 일부는 소프트웨어로 구현될 수 있는 반면, 다른 컴포넌트들은 설정 가능한 하드웨어 또는 소프트웨어와 설정 가능한 하드웨어의 혼합에 의해 구현될 수 있다. 예를 들어, FFT 블록(570) 및 IFFT 블록(515)은 설정 가능한 소프트웨어 알고리즘들로서 구현될 수 있으며, 여기서 크기 N의 값은 구현에 따라 수정될 수 있다.
게다가, FFT 및 IFFT를 사용하는 것으로 설명되어 있지만, 이는 단지 예시로서이며, 본 개시의 범위를 제한하는 것으로 해석되지 않을 수 있다. DFT(discrete Fourier transform) 및 IDFT(inverse discrete Fourier transform) 함수들과 같은, 다른 유형들의 변환들이 사용될 수 있다. 변수 N의 값은 DFT 및 IDFT 함수들에 대한 임의의 정수(예를 들어, 1, 2, 3, 4 등)일 수 있는 반면, 변수 N의 값은 FFT 및 IFFT 함수들에 대한 2의 거듭제곱(예를 들어, 1, 2, 4, 8, 16 등)인 임의의 정수일 수 있다는 것이 이해될 수 있다.
도 4와 도 5가 무선 송신 및 수신 경로들의 예들을 예시하지만, 도 4와 도 5에 대해 다양한 변경들이 이루어질 수 있다. 예를 들어, 도 4 및 도 5에서의 다양한 컴포넌트들이 결합되거나, 더 세분되거나, 생략될 수 있으며, 특정 필요에 따라 추가적인 컴포넌트들이 추가될 수 있다. 또한, 도 4 및 도 5는 무선 네트워크에서 사용될 수 있는 송신 및 수신 경로들의 유형들의 예들을 예시하기 위한 것이다. 임의의 다른 적합한 아키텍처들이 무선 네트워크에서 무선 통신을 지원하는 데 사용될 수 있다.
52.6 GHz 내지 71 GHz 주파수 대역들에서의 네트워크 배포의 경우, 위상 잡음을 극복하고 더 낮은 주파수 대역들에서의 작동에 대해서와 동일한 FFT 크기를 유지하기 위해 480 kHz 또는 960 kHz와 같은, 큰 SCS(sub-carrier spacing) 값이 사용될 수 있다. 52.6 GHz 내지 71 GHz의 주파수 대역들에 대해 더 낮은 주파수 대역들에서와 동일한 CORESET(control resource set) 설정 프레임워크를 사용하는 것은 더 큰 SCS 값의 경우에 더 큰 경로 손실과 더 짧은 심벌 지속기간으로 인해 PDCCH 수신들에 대한 상당한 커버리지 손실을 결과할 것이며, 여기서, 예를 들어, 동일한 개수의 심벌들을 통한 PDCCH 송신의 경우, 120 kHz의 SCS에 비해 960 kHz의 SCS의 경우 9 dB 손실이 있다.
네트워크 배포는 감소된 능력을 갖는 UE들(RedCap(reduced capability) UE(user equipment)들)을 또한 지원할 수 있다. RedCap UE는 non-RedCap UE보다 최대 송신/수신 대역폭 또는 수신기 안테나 개수에 대해 감소된 능력을 가질 수 있다. 따라서 RedCap UE는 감소된 최대 수신 대역폭으로 설정되고 감소된 최대 Rx 안테나 분기 개수를 사용함으로써, 추가적인 커버리지 손실을 결과할 수 있다. 예를 들어, PDCCH에 대한 커버리지 손실은 Rx 안테나 개수가 4개로부터 1개로 감소될 때 ~6 내지 10dB일 수 있고, Rx 안테나 개수가 4개로부터 2개로 또는 2개로부터 1개로 감소될 때 ~3 내지 6dB일 수 있다.
PDCCH(physical downlink control channel)는 CORESET 내의 CCE(control-channel element) 개수를 포함한다. CCE는 6개의 REG(resource element group)를 포함한다. REG는 OFDM 심벌에 걸친 RB(resource block)를 포함한다. 목표 PDCCH 수신 신뢰성을 위한 커버리지를 향상시키기 위해, 하나의 접근 방식은 PDCCH를 반복하여 송신하는 것이다. 그렇지만, 이것은 반복들을 결합하기 위해 UE의 PDCCH 수신 복잡도를 증가시킬 수 있으며, 실제 PDCCH 반복 횟수와 UE에 의한 추정된 횟수 간의 모호성을 피하기 위해 추가적인 시그널링을 필요로 할 수 있다. 다른 접근 방식은 기존의 PDCCH 할당 프레임워크의 재사용을 가능하게 하기 위해 REG 단위를 하나의 심벌로부터 다수의 심벌들로 확장하는 것이다. PDCCH 송신은 PDCCH 송신에 사용되는 각각의 심벌에서 4개의 SC(subcarrier)마다 하나의 SC(또는 72개의 SC의 REG 중 18개의 SC)를 점유하는 전용 DM(demodulation) RS(reference signal)를 포함한다. 그렇지만, 큰 SCS 값들의 경우, 채널 매체가 REG당 동일한 개수의 SC 및 동일한 개수의 CORESET 심벌에 대해 더 작은 SCS 값들에 비해 시간 도메인에서보다 주파수 도메인에서 더 많이 변한다. 따라서, 주파수 도메인에서 DM-RS에 더 많은 RE(resource element)들을 할당하고 시간 도메인에서 DM-RS에 더 적은 RE들을 할당함으로써 큰 SCS를 갖는 PDCCH 송신을 위해 작은 SCS를 갖는 PDCCH 송신을 위한 DM-RS 구조와 상이한 DM-RS 구조를 사용하는 것이 유리하다.
따라서, 본 개시의 실시예들은 목표 수신 신뢰성을 위한 PDCCH 커버리지를 향상시키기 위해 REG를 다수의 OFDM 심벌들에 걸쳐 확장시킬 필요가 있음을 고려한다.
본 개시의 실시예들은 또한 목표 수신 신뢰성을 위한 PDCCH 커버리지를 향상시키기 위해 PDCCH 반복들을 위한 절차를 결정할 필요가 있음을 고려한다.
본 개시의 실시예들은 PDCCH 송신의 SCS에 따라 PDCCH 송신을 위해 상이한 DM-RS 구조들을 사용할 필요가 있음을 추가로 고려한다.
그에 따라, 본 개시의 실시예들은 CORESET에서의 향상된 REG를 설명한다. 이것은, 도 6 내지 도 8에서의 것들과 같은, 이하의 예들 및 실시예들에서 설명된다.
도 6은 본 개시의 실시예들에 따른 CORESET 설정의 예시적인 다이어그램(600)을 예시한다. 도 7a 및 도 7b는 본 개시의 실시예들에 따른 eREG(enhanced REG) 구조들의 예시적인 다이어그램들(700 및 710)을, 제각기, 예시한다. 도 8은 본 개시의 실시예들에 따라 PDCCH들에 기초하여 eREG를 수신하기 위한 예시적인 방법(800)을 예시한다.
도 8의 방법(800)의 단계들은, 도 3의 UE(116)와 같은, 도 1의 UE들(111 내지 116) 중 임의의 것에 의해 수행될 수 있다. 다이어그램들(600 및 700)은 물론 방법(800)은 단지 예시를 위한 것이며, 본 개시의 범위를 벗어나지 않고 다른 실시예들이 사용될 수 있다.
본 개시의 특정 실시예들은 REG에 대한 확장들을 고려한다. PDCCH 송신의 커버리지를 향상시키기 위해, REG가 하나의 OFDM 심벌로부터 >1 또는 >3개의 OFDM 심벌들로 확장될 수 있다. 는 시간상 연속적이거나 비연속적일 수 있지만, 실제로는 다수의 연속적인 심벌들이 전형적으로 적용 가능한 것으로 예상된다. eREG는 특정 SCS와 연관된 PDCCH 수신들을 위해 사용될 수 있다. 예를 들어, 480 kHz 또는 960 kHz의 SCS. 예를 들어, {1개의 심벌, 6개의 RB}, {2개의 심벌, 3개의 RB} 및 {3개의 심벌, 2개의 RB}의 {시간, 주파수} REG 구조들 외에, {6개의 심벌, 1개의 RB}의 REG 구조가 도입될 수 있고 대응하는 CORESET는 그러면 6개의 심벌로 확장될 수 있다.
UE(예를 들어, UE(116))는 주파수 도메인에서 개의 RB들 및 시간 도메인에서 개의 OFDM 심벌들로 구성되는 CORESET을 제공받을 수 있다. CORESET 지속기간 는 의 배수이고, 따라서 이며, 여기서 는 양의 정수이다. 예를 들어, 를 결정하기 위해, UE는 CORESET의 설정에서 명시적으로 에 대한 적용 가능한 값을 제공받을 수 있거나, 과 같이, 시스템 작동의 사양에서 미리 정의될 수 있다. 다른 예로서, 를 결정하기 위해, UE는 예를 들어 상위 계층들에 의한 CORESET의 설정에서 또는 시스템 작동의 사양에서 및 를 제공받을 수 있고, UE는, 이도록, 및 에 기초하여 를 도출한다. 예를 들어, 에 대한 후보 값들은 1, 2, 또는 3일 수 있다. 예를 들어, 2이다.
CORESET의 시간 및 주파수 도메인 자원 할당의 경우, CORESET는 개의 연속적인 심벌들에 걸쳐 개의 연속적인 RB들을 할당받을 수 있다. 대안적으로, CORESET는 비연속적인 RB들 또는 비연속적인 심벌들에 걸쳐 할당될 수 있다. CORESET를 위한 할당된 RE들은 개의 RE 세트들로 나누어질 수 있으며, 여기서 각각의 RE 세트는 중첩되지 않은 RB들 및 심벌들을 할당받는다. 예를 들어, CORESET를 위한 (k+1) 번째 (k=0, ..., K-1) RE 세트는 수학식 1에 나타낸 첫 번째 RB를 갖는 개의 연속적인 RB들 및 수학식 2에 나타낸 첫 번째 심벌 인덱스를 갖는 개의 연속적인 OFDM 심벌들로 할당된다.
수학식 1 및 수학식 2에서 와 이, 제각기, 첫 번째 RE 세트에 대한 첫 번째 RB 인덱스 및 첫 번째 심벌 인덱스인 점에 유의한다. 추가적으로, 수학식 1 및 수학식 2에서, 는 2개의 연속적인 RE 세트의 첫 번째 RB 사이의 RB 오프셋이고, 는 2개의 연속적인 RE 세트의 첫 번째 심벌 사이의 심벌 오프셋이다. 추가적으로, 수학식 1 및 수학식 2에서, 또는 는 CORESET의 설정에서 UE에게 제공될 수 있다. 추가적으로, 수학식 1 및 수학식 2에서, 는 CORESET의 설정에서 제공될 수 있거나, 아래의 수학식 3에 나타낸 것과 같이, 에 기초하여 결정될 수 있다. 수학식 3에서, a는 음이 아닌 정수이고, k 번째 RE 세트로부터의 마지막 RB의 끝과 (k+1) 번째 RE 세트의 첫 번째 RB의 시작 사이의 RB 갭(RB gap)을 나타내며, 예를 들어, a = 0이다.
추가적으로, 수학식 1 및 수학식 2에서, 는 CORESET의 설정에서 제공될 수 있거나, 아래의 수학식 4에 나타낸 것과 같이, 에 기초하여 결정될 수 있다. 수학식 4에서, b는 양의 상수이고, b는 k 번째 RE 세트로부터의 마지막 심벌의 끝과 (k+1) 번째 RE 세트의 첫 번째 심벌의 시작 사이의 시간 오프셋을 나타내며, 예를 들어 b=1이다.
CORESET는 N>=1개의 TCI 상태들과 연관될 수 있는 K개의 RE 세트들로 구성되며, 여기서 N <= K이다. RE 세트에 대한 연관된 TCI 상태를 결정하는 하나의 접근 방식에서, (k+1) 번째 (k=0, ..., K-1) RE 세트는 N개의 TCI 상태들 중 (mod(k, N)+ 1)번째 TCI 상태와 연관될 수 있다. RE 세트에 대한 연관된 TCI 상태를 결정하는 다른 접근 방식에서, 다수의 연속적인 RE 세트들이 N>=1개의 TCI 상태들 중 한 TCI 상태와 연관된다. 예를 들어, (k+1) 번째 (k=0, ..., K-1) RE 세트는 N개의 TCI 상태들 중 () 번째 TCI 상태와 연관될 수 있다.
도 6에 예시된 바와 같은 다이어그램(600)은 CORESET 설정의 예를 설명한다.
UE(예를 들어, UE(116))는 개의 비연속적인 RB들 및 개의 비연속적인 OFDM 심벌들을 갖는 CORESET로 설정된다. CORESET의 RE들은 제1 RE 세트(601)와 제2 RE 세트(603)로 나누어질 수 있다. 이 예에서는, 제1 RE 세트는 3개의 연속적인 심벌들(603) 동안 개의 RB들(606)을 점유한다. 제2 RE 세트는 다른 3개의 연속적인 심벌들(604) 동안 다른 개의 RB들(607)을 점유한다.
예시된 바와 같이, 제1 RE 세트로부터의 마지막 심벌의 끝과 제2 RE 세트의 첫 번째 심벌의 시작 사이에 하나의 심벌의 갭(605)이 있다. 제1 RE 세트로부터의 마지막 RB의 끝과 제2 RE 세트의 첫 번째 RB의 시작 사이에 RB 갭(608)이 있다.
제1 접근 방식에서, eREG는 개의 OFDM 심벌들 동안의 하나의 RB와 동일하다. 추가적으로, CORESET 내의 eREG들은, CORESET에서 처음 개의 OFDM 심벌들과 가장 낮은 번호의 RB에 대해 0으로 시작하여, 시간 우선 방식으로 증가하는 순서로 번호가 매겨진다.
도 7a에 예시된 바와 같은 다이어그램(700)은 eREG 구조의 제1 예를 설명한다.
다이어그램(700)에 예시된 바와 같이, eREG는 CORESET에서 2개의 연속적인 OFDM 심벌들 동안의 1개의 RB이다. CORESET는 6개의 심벌들을 갖는다. CORESET 내의 eREG들은, CORESET에서 처음 2개의 OFDM 심벌들과 가장 낮은 번호의 RB에 대해 0으로 시작하여, 시간 우선 방식으로 증가하는 순서로 번호가 매겨진다.
제2 접근 방식에서, eREG는 주파수 도메인에서 RB 내의 개의 연속적인 SC들 및 시간 도메인에서 개의 OFDM 심벌들과 동일하다. >=1이다. 이고, 여기서 는 RB당 부반송파 개수이다. CORESET 내의 eREG들은, CORESET에서 처음 개의 OFDM 심벌들과 가장 낮은 번호의 RB 내의 처음 개의 부반송파들에 대해 0으로 시작하여, 시간 우선 방식으로 증가하는 순서로 번호가 매겨진다.
도 7b에 예시된 바와 같은 다이어그램(710)은 eREG 구조의 제2 예를 설명한다.
다이어그램(710)에 예시된 바와 같이, eREG는 CORESET에서 2개의 연속적인 OFDM 심벌들 동안의 6개의 연속적인 SC들이다. CORESET는 6개의 심벌들을 갖는다. CORESET 내의 eREG들은, CORESET에서 처음 2개의 OFDM 심벌들과 가장 낮은 번호의 RB 내의 처음 6개의 부반송파들에 대해 0으로 시작하여, 시간 우선 방식으로 증가하는 순서로 번호가 매겨진다.
특정 실시예들에서, UE(예를 들어, UE(116))가 다수의 CORESET들에 대해 설정될 수 있다. 각각의 CORESET는 하나의 CCE 대 eREG 매핑(CCE-to-eREG mapping)과 연관된다. CORESET에 대한 CCE 대 eREG 매핑은 eREG 번들(eREG bundle)들에 기초하여 인터리빙되거나 비인터리빙될 수 있다.
인덱스 i를 갖는 eREG 번들은 eREG들 {}로서 정의되며, 여기서 L은 eREG 번들 크기이고, i=0, 1, …, 이며, 는 CORESET 내의 REG 개수이다. eREG에 기초한 제1 접근 방식은 수학식 5에 나타내어져 있다. eREG에 기초한 제2 접근 방식은 아래의 수학식 5에 나타내어져 있다.
CCE는 6개의 eREG들로 구성된다. 인덱스 j를 갖는 CCE는 eREG 번들들 {}로 구성되고, 여기서 는 인터리버(interleaver)이다.
비인터리빙된 CCE 대 eREG 매핑의 경우, 이고 이다.
인터리빙된 CCE 대 eREG 매핑의 경우, 에 대해 이고, 에 대해 이다. 에 대해 이다. 인터리버는 수학식 7에 나타내어져 있다. 수학식 7의 요소들은 수학식 8 내지 수학식 11에 나타내어져 있다. 인 점에 유의한다.
UE는 다음과 같은 상위 계층 파라미터들 중 임의의 것을 제공받을 수 있다. 파라미터 L은 인터리빙된 매핑에 대한 것이다. UE는 인터리빙된 또는 비인터리빙된 CCE 대 eREG 매핑을 지시하기 위해 CCE 대 eREG 매핑 유형을 제공받을 수 있다. UE는 또한 인터리버 크기 R을 제공받을 수 있다. UE는 또한 시프트 인덱스(Shift index) 를 제공받을 수 있다. 제공되지 않는 경우, UE는 가 서빙 셀의 아이덴티티(identity)와 동일하다고 가정한다.
eREG들에 대한 프리코딩을 결정하기 위해, 다음 중 하나가 적용될 수 있으며 UE는 상위 계층들에 의해 대응하는 지시를 제공받을 수 있다. 예를 들어, REG 번들 내의 동일한 프리코딩. 다른 예로서, CORESET 내의 연속적인 RB들의 세트 내의 모든 REG들에 걸쳐 동일한 프리코딩.
ControlResourceSetZero IE에 의해 설정된 CORESET 0의 경우, UE는 다음을 가정할 수 있다: (i) 인터리빙된 CCE 대 eREG 매핑; (ii) L = 6; (iii) R = 2; (iv) 가 서빙 셀의 아이덴티티와 동일함; (v) eREG 번들 내의 동일한 프리코딩; (vi) 및/또는 및/또는 에 대한 적용 가능한 값들.
CORESET 0에 대해 및/또는 및/또는 및/또는 에 대한 적용 가능한 값들은 미리 결정된 표에 기초하여 공동으로 정의될 수 있으며, 여기서 표의 각각의 행은 및/또는 및/또는 및/또는 에 대한 적용 가능한 값들을 제공한다.
아래의 표 1은 eREG 구조의 제1 예에 기초하여 , 및 를 결정하기 위한 표의 예를 제공한다.
인덱스 | 동기화된 신호/물리 브로드캐스트 채널 (SS/PBCH) 블록 및 CORESET 다중화 패턴 |
RB 개수 |
심벌 개수 |
REG당 심벌 개수, | 오프셋(RB들) |
0 | 1 | 24 | 4 | 2 | 0 |
1 | 1 | 24 | 4 | 2 | 2 |
2 | 1 | 24 | 4 | 2 | 4 |
3 | 1 | 24 | 6 | 2 | 0 |
4 | 1 | 24 | 6 | 2 | 2 |
5 | 1 | 24 | 6 | 2 | 4 |
6 | 1 | 48 | 2 | 2 | 12 |
7 | 1 | 48 | 2 | 2 | 16 |
8 | 1 | 48 | 4 | 2 | 12 |
9 | 1 | 48 | 4 | 2 | 16 |
10 | 1 | 48 | 6 | 2 | 12 |
11 | 1 | 48 | 6 | 2 | 16 |
12 | 1 | 96 | 2 | 2 | 38 |
13 | 1 | 96 | 4 | 2 | 38 |
14 | 1 | 96 | 6 | 2 | 38 |
15 | 예약됨 |
eREG의 제2 접근 방식에 기초하여 , , 및 를 결정하기 위한 표의 예이다.
인덱스 | SS/PBCH 블록 및 CORESET 다중화 패턴 | RB 개수 |
eREG당 SC 개수 |
심벌 개수 |
REG당 심벌 개수, | 오프셋(RB들) |
0 | 1 | 12 | 6 | 4 | 2 | 0 |
1 | 1 | 12 | 6 | 4 | 2 | 1 |
2 | 1 | 12 | 6 | 4 | 2 | 2 |
3 | 1 | 12 | 6 | 6 | 2 | 0 |
4 | 1 | 12 | 6 | 6 | 2 | 1 |
5 | 1 | 12 | 6 | 6 | 2 | 2 |
6 | 1 | 24 | 6 | 2 | 2 | 6 |
7 | 1 | 24 | 6 | 2 | 2 | 8 |
8 | 1 | 24 | 6 | 4 | 2 | 6 |
9 | 1 | 24 | 6 | 4 | 2 | 8 |
10 | 1 | 24 | 6 | 6 | 2 | 6 |
11 | 1 | 24 | 6 | 6 | 2 | 8 |
12 | 1 | 48 | 6 | 2 | 2 | 19 |
13 | 1 | 48 | 6 | 4 | 2 | 19 |
14 | 1 | 48 | 6 | 6 | 2 | 19 |
15 | 예약됨 |
도 8에 예시된 바와 같은 방법(800)은 UE가 eREG 기반 PDCCH들을 수신하기 위한 예시적인 절차이다.
단계(810)에서, UE(예를 들어, UE(116))는 CORESET의 설정을 제공받는다. 단계(820)에서, UE는 설정에 기초하여 CORESET 내의 eREG들을 결정한다. 단계(830)에서, UE는 eREG들로부터 CCE 개수를 결정한다. 단계(840)에서, UE는 대응하는 탐색 공간 세트 설정에 따라 상기 개수의 CCE들에서 PDCCH를 수신한다.
도 6은 다이어그램(600)을 예시하고, 도 7a는 다이어그램(700)을 예시하며, 도 7b는 다이어그램(710)을 예시하고, 도 8은 방법(800)을 예시하지만, 도 6 내지 도 8에 다양한 변경들이 이루어질 수 있다. 예를 들어, 방법(800)이 일련의 단계들로 도시되어 있지만, 다양한 단계들이 중첩하거나, 병렬로 발생하거나, 상이한 순서로 발생하거나, 여러 번 발생할 수 있다. 다른 예에서, 단계들은 생략되거나 다른 단계들로 대체될 수 있다. 예를 들어, 방법(800)의 단계들은 상이한 순서로 실행될 수 있다.
본 개시의 실시예들은 PDCCH 반복들을 설명한다. 이것은, 도 9a 내지 도 12에서의 것들과 같은, 이하의 예들 및 실시예들에서 설명된다.
도 9a, 도 9b 및 도 9c는 본 개시의 실시예들에 따른 여러 번의 PDCCH 반복들에 대한 FDM(frequency division multiplexing)의 예시적인 다이어그램들(900, 910, 및 920)을, 제각기, 예시한다. 도 10a, 도 10b, 도 10c 및 도 10d는 본 개시의 실시예들에 따른 여러 번의 PDCCH 반복들에 대한 TDM(time division multiplexing)의 예시적인 다이어그램들(1000, 1010, 1020 및 1030)을, 제각기, 예시한다. 도 11a 및 도 11b는 본 개시의 실시예들에 따른 여러 번의 PDCCH 반복들에 대한 TDM 및 FDM의 예시적인 다이어그램들(1100 및 1110)을, 제각기, 예시한다. 도 12는 본 개시의 실시예들에 따른 여러 번의 PDCCH 반복들에 기초하여 DCI(downlink control information) 포맷을 수신하기 위한 예시적인 방법(1200)을 예시한다.
도 12의 방법(1200)의 단계들은, 도 3의 UE(116)와 같은, 도 1의 UE들(111 내지 116) 중 임의의 것에 의해 수행될 수 있다. 다이어그램들(900 내지 1100)은 물론 방법(1200)은 단지 예시를 위한 것이며, 본 개시의 범위를 벗어나지 않고 다른 실시예들이 사용될 수 있다.
본 개시의 특정 실시예들은 최대 스팬 지속기간(maximum span duration) Y와 연관된 PDCCH 후보들을 드롭시키거나 할당하기 위한 규칙에 기초하여 시간상 한 번 또는 여러 번의 PDCCH 수신 기회들에서 PDCCH 송신의 반복들을 고려하며, 여기서 한 번 또는 여러 번의 PDCCH 수신 기회들의 시간 지속기간은 Y보다 작거나 같다.
PDCCH는 번의 PDCCH 반복들에서 서빙 셀로부터 UE로 송신될 수 있다. UE는 동일한 DCI가 번의 PDCCH 반복들 각각에 의해 제공된다고 가정한다. 번의 PDCCH 반복들은 폴라 코드(polar code)들을 사용하여 결합시키는 것을 가능하게 하기 위해 동일한 개수의 CCE들 및 동일한 개수의 코딩된 비트들을 갖는다. UE는 개의 PDCCH 반복들로부터 수신된 소프트 비트들을 디코딩하기 위해 다음 3개의 방법들 중 하나를 가정할 수 있다.
하나의 방법(제1 방법이라고 함)에서, UE는 번의 PDCCH 반복들로부터의 소프트 비트들을 결합시키고, 각각의 PDCCH 반복에 대해 개별 디코딩을 수행하는 일 없이 또는 반복들 중 일부에 대해 소프트 비트들을 부분적으로 결합시킨 후에, 결합된 소프트 비트들에 기초하여 하나의 디코딩 동작을 수행한다. 이 방법은 UE가 수행할 필요가 있는 PDCCH 디코딩 동작들의 개수를 증가시키지 않으며, DM-RS에 대해 동일한 소프트 결합(soft-combining)을 가정하면, UE가 번의 반복들에 대해 동일한 RE들 및 프리코딩을 가정하여 계산할 필요가 있는 채널 추정치들의 개수를 증가시키지 않는다. 그렇지만, 이 방법은 gNB가 단일의 번의 반복들로 UE를 설정하고 인 경우 더 많거나 더 적은 횟수의 반복들을 갖는 PDCCH 후보들이 없다고 가정한다.
다른 방법(제2 방법이라고 함)에서, UE는 각각의 PDCCH 반복에 대해 그리고 최대 횟수의 반복들을 포함한 각각의 부분 횟수의 반복들에 대해 소프트 비트들을 디코딩한다. 이 방법은 UE가 수행할 필요가 있는 디코딩 동작들 및 채널 추정들의 횟수의 증가를 결과하지만, gNB가 PDCCH를 송신하기 위해 임의의 횟수의 반복들을 사용할 수 있게 한다. 예를 들어, 가능한 반복 횟수들은 2N일 수 있으며, 여기서 N=1, 2, 4이다.
또 다른 방법(제3 방법이라고 함)에서, UE는 첫 번째 PDCCH 반복에 대한 소프트 비트들, 및 번의 PDCCH 반복들로부터의 결합된 소프트 비트들을 디코딩한다. 이 방법은 제1 방법과 제3 방법의 트레이드오프들의 균형을 제공하며, 반복 없이 또는 최대 반복 횟수로 PDCCH 수신들을 가능하게 한다.
특정 실시예들에서, UE(예를 들어, UE(116))는 다음 5가지 방법들 중 임의의 방법에 기초하여 PDCCH 송신을 반복하여 수신할지 여부를 결정할 수 있다.
하나의 방법(제1 방법이라고 함)에서, PDCCH 모니터링 능력과 함께 PDCCH 반복들이 설정된다. 예를 들어, UE가 최소 스팬 갭(minimum span gap) X 또는 최대 스팬 지속기간(maximum span duration) Y에 기초하여 PDCCH 모니터링 능력을 지원할 때 UE는 반복을 통한 PDCCH 수신을 지원하며, 여기서 X 또는 Y는 1개의 슬롯 또는 14개의 심벌보다 크다.
다른 방법(제2 방법이라고 함)에서, 탐색 공간 세트 설정은 탐색 공간 세트가 PDCCH 반복들에 사용되는지 여부에 대한 지시를 포함한다. UE는 상기 설정이 반복을 통한 PDCCH 후보 수신을 포함할 때, PDCCH 수신의 반복들에 기초하여 탐색 공간 세트에 따라 DCI 포맷의 검출을 위해 PDCCH를 모니터링하고; 그렇지 않으면, UE는 탐색 공간 세트에 따른 각각의 PDCCH 수신 후보가 반복 없이 수신된다고 가정한다. 상기 지시의 일 예에서, 상기 지시는 PDCCH 후보가 반복하여 수신되어야 하는지 여부에 대한 이진 지시(binary indication)를 제공하는 1 비트이다. 다른 예에서, 상기 지시는 반복을 통한 PDCCH 후보에 대한 주기성 내의 PDCCH 모니터링 기회(MO)들의 횟수이다. 설정된 PDCCH MO들의 횟수가 1보다 클 때, UE는 탐색 공간 세트에 따라 PDCCH 수신에 대해 반복들이 인에이블(enable)된다고 가정하고; 그렇지 않으면 탐색 공간 세트에서 PDCCH 반복들이 인에이블되지 않는다. 다른 예에서, 탐색 공간 설정은 반복 횟수당 PDCCH 후보들의 개수를 포함하며, 여기서, 예를 들어, 모든 PDCCH 후보들은 16개의 CCE들의 CCE AL(aggregation level)을 갖는다. 또 다른 예에서, 탐색 공간 설정은 각각의 설정된 CCE AL에 대한 PDCCH 후보/수신당 반복 횟수를 포함한다. 탐색 공간 세트 설정은 PDCCH 모니터링 주기성 내의 번의 PDCCH 모니터링 기회들을 나타낸다. 상기 설정은 L개의 CCE들의 AL에 대한 (n = 0, or 1, …, N)번의 반복들을 나타낸다. UE는 매 번째의 PDCCH 모니터링 기회에서 번의 PDCCH 반복들에 기초하여 DCI 포맷에 대한 PDCCH 수신을 수신할 수 있다.
다른 방법(제3 방법이라고 함)에서, CORESET 설정은 CORESET가 PDCCH 반복들에 사용되는지 여부에 대한 지시를 포함한다. UE는 상기 설정에서의 상기 지시가 PDCCH 반복들을 나타낼 때, PDCCH 수신의 반복들에 기초하여 CORESET와 연관된 탐색 공간 세트에 따라 DCI 포맷의 검출을 위해 PDCCH를 모니터링하고; 그렇지 않으면, UE는 CORESET와 연관된 탐색 공간 세트에 따른 각각의 PDCCH 후보가 반복 없이 수신된다고 가정한다. 일 예에서, 상기 지시는 PDCCH 후보가 반복하여 수신되어야 하는지 여부에 대한 이진 지시를 제공하는 1 비트이다. 다른 예에서, 상기 지시는 CORESET와 연관된 탐색 공간 세트에 따른 각각의 PDCCH MO에 대한 CORESET의 반복 횟수이다. CORESET의 반복 횟수가 1보다 클 때, UE는 CORESET와 연관된 탐색 공간 세트로부터 각각의 PDCCH MO에서의 PDCCH 수신에 대해 반복이 인에이블된다고 가정하고; 그렇지 않으면 CORESET와 연관된 임의의 탐색 공간 세트에서 PDCCH 반복이 인에이블되지 않는다.
다른 방법(제4 방법이라고 함)에서, 대응하는 SCS 설정에 기초하여 PDCCH 송신이 반복하여 설정될 수 있다. UE는 SCS 설정이 미리 결정된 SCS, 예를 들어, 120 KHz보다 클 때 PDCCH 수신에 대해 반복을 가정한다.
또 다른 방법(제5 방법이라고 함)에서, PDCCH 반복의 지원이 UE 클래스(UE class) 또는 UE 유형(UE type)과 번들링(bundling)된다. 예를 들어, 하나의 수신기 안테나와 같은, 감소된 능력을 갖는 UE는 반복을 통한 PDCCH 수신을 지원한다.
PDCCH 후보들의 수신을 위해 반복을 사용할 수 있는 적용 가능한 탐색 공간 세트들은 USS(UE-specific search space)에 따른 PDCCH 모니터링을 갖는 탐색 공간 세트 또는 CSS(common search space)에 따른 PDCCH 모니터링을 갖는 탐색 공간 세트들일 수 있다. 탐색 공간 세트들은 시스템 정보 블록에 의해 또는 UE 특정 상위 계층 시그널링에 의해 설정될 수 있다.
특정 실시예들에서, UE(예를 들어, UE(116))는 번의 PDCCH 반복들에 기초하여 PDCCH 후보들을 수신하기 위한 하나 이상의 탐색 공간 세트의 설정을 제공받을 수 있다. 번의 반복들에 대한 TCI 상태는 동일하거나 상이할 수 있다. PDCCH의 수신을 위한 번의 반복들은 FDM 또는 TDM 또는 양쪽 모두를 사용하여 비중첩 시간-주파수 자원들을 갖는 번의 PDCCH 수신 기회들에 매핑된다.
특정 실시예들에서, 번의 PDCCH 반복들의 FDM의 경우, 번의 PDCCH 수신 기회들은, 상이한 CORESET들의 RB들을 포함한, 주파수 도메인에서의 개의 비중첩 RB 세트들에 있다. 번의 PDCCH 수신을 위한 시간 도메인 자원 할당은 동일할 수 있으며, 연관된 탐색 공간 세트의 설정에 기초하여 결정될 수 있다. 예를 들어, 480 kHz의 SCS와 100 MHz의 제1 및 제2 CORESET들의 경우, 32개의 CCE를 갖는 PDCCH 후보는 제1 CORESET의 16개의 CCE들과 3개 심벌들에 걸쳐 그리고 제2 CORESET의 16개 CCE들과 3개의 심벌들에 걸쳐 첫 번째 반복을 가질 수 있다.
번의 PDCCH 반복들을 위한 FDM의 제1 접근 방식에서, UE(예를 들어, UE(116))는 CORESET 내의 비중첩 CCE들에 기초한 번의 PDCCH 수신 기회들을 위한 주파수 도메인 자원들을 결정한다. UE는 번의 반복들을 통한 PDCCH 수신에 대해 단일 PDCCH 후보 인덱스를 가정한다. L개의 CCE들의 AL(aggregation level)로 송신되는 PDCCH의 경우, UE는 PDCCH가 CORESET 내의 개의 연속적인 CCE들에 매핑되는 것으로 가정하며, 여기서 개의 연속적인 CCE들 중 인덱스들 을 갖는 CCE들이n 번째(n=1, 2, ..., ) PDCCH 반복에 할당된다. UE는 REF 3에 정의된 바와 같이 대응하는 탐색 공간 방정식(search space equation)에 기초하여 첫 번째 PDCCH 반복에 대한 첫 번째 CCE 인덱스를 결정한다. 대안적으로, UE는 PDCCH가 CORESET 내의 L개의 연속적인 CCE들의 개의 세트들에 매핑된다고 가정하며, 여기서 L개의 연속적인 CCE들의 각각의 세트는 PDCCH 반복과 매핑된다. 임의의 2개의 연속 PDCCH 반복들에 대한 첫 번째 CCE 인덱스 사이에는 미리 결정된 CCE 오프셋이 있다.
특정 실시예들에서, 대응하는 PUCCH 자원 세트가 8보다 큰 크기를 가질 때 최대 2 비트의 HARQ-ACK(hybrid automatic repeat request acknowledgment) 정보를 갖는 PUCCH 송신을 위한 PUCCH(physical uplink control channel) 자원 결정을 위해, 번의 PDCCH 반복들에 대한 시작 CCE 인덱스들이 동일하지 않을 때 첫 번째 또는 마지막 PDCCH 반복의 첫 번째 CCE 인덱스가 사용될 수 있다. 번의 PDCCH 반복들이 FDM의 제1 접근 방식에 기초하여 송신될 때, 첫 번째 PDCCH 반복은 가장 낮은 시작 CCE 인덱스를 가지는 반면, 마지막 PDCCH 반복은 가장 큰 시작 CCE 인덱스를 갖는다.
번의 PDCCH 반복들의 FDM의 제2 접근 방식에서, UE(예를 들어, UE(116))는 CORESET의 반복들에 기초하여 번의 PDCCH 수신 기회들을 위한 주파수 도메인 자원 할당을 결정한다. UE는 CORESET의 설정을 제공받는다. UE는 이 설정에 기초하여 CORESET에 대한 시작 RB 및 연속적인 RB들의 개수 를 결정한다. UE는 CORESET가 주파수 도메인에서 번 반복되는 것으로 결정하고, 여기서 (i+1) 번째 (i=0, ..., ) 반복된 CORESET에 대한 시작 RB 는, 아래의 수학식 12에 나타낸 바와 같이 및 미리 결정된 RB 오프셋 에 기초하여 결정된다. 수학식 12에서, 이고 상위 계층 시그널링에 의해 제공될 수 있다. 예를 들어, 는 와 동일하다. UE는 번 반복된 CORESET들에서의 동일한 시작 CCE 인덱스 및 CCE들의 개수가 번의 PDCCH 반복들을 위해 사용된다고 가정한다.
FDM의 제3 접근 방식에서, 탐색 공간 세트는 상위 계층들에 의해 UE가 설정되는 다수의 CORESET들과 연관될 수 있다. 예를 들어, UE가 첫 번째 CORESET와 연관된 탐색 공간 세트로 설정되고, 반복을 통해 PDCCH 후보로 설정될 때, 첫 번째 반복은 첫 번째 CORESET의 CCE들에 걸쳐 이루어질 수 있고, 두 번째 반복은 1(모듈로(modulo) CORESET들의 개수)만큼 큰 인덱스를 갖는 CORESET의 CCE들에 걸쳐 이루어질 수 있으며, 세 번째 반복은 2(모듈로(modulo) CORESET들의 개수)만큼 큰 인덱스를 갖는 CORESET의 CCE들에 걸쳐 이루어질 수 있는 등이다. 대안적으로, 반복들이 발생할 수 있는 CORESET들의 인덱스들은 상위 계층들에 의해 제공될 수 있거나 동일한 TCI(transmission configuration indicator) 상태를 갖는 CORESET들과 같은 다른 조건들에 기초하여 암시적으로 결정될 수 있다.
도 9a에 예시된 바와 같은 다이어그램(900)은 번의 PDCCH 반복들의 FDM의 제1 접근 방식의 예이다.
도 9a에 예시된 바와 같이, UE(예를 들어, UE(116))는 CORESET(901)의 설정을 제공받는다. PDCCH는 두 번 반복하여 UE에 의해 수신된다. 처음 8개의 CCE들(902)은 첫 번째 반복에 대응하는 반면, 두 번째 8개의 CCE들(903)은 두 번째 PDCCH 반복에 대응한다.
도 9b에 예시된 바와 같은 다이어그램(910)은 번의 PDCCH 반복들의 FDM의 제2 접근 방식의 예이다.
도 9b에 예시된 바와 같이, UE(예를 들어, UE(116))는 CORESET(911)의 설정을 제공받으며, 여기서 CORESET는 RB 오프셋(915)에 기초하여 주파수 도메인(913)에서 반복된다. UE는 두 번의 PDCCH 반복들에 걸쳐 PDCCH를 수신한다. 처음 8개의 CCE들(912)은 첫 번째 CORESET에서의 첫 번째 PDCCH 반복에 대응하는 반면, 두 번째 8개의 CCE들(914)은 반복된 CORESET(913)에서의 두 번째 PDCCH 반복에 대응한다.
도 9c에 예시된 바와 같은 다이어그램(920)은 번의 PDCCH 반복들의 FDM의 제3 접근 방식의 예이다.
도 9c에 예시된 바와 같이, UE(예를 들어, UE(116))는 2개의 CORESET들의 설정을 제공받는다. UE는 두 번의 PDCCH 반복들에 걸쳐 PDCCH 후보를 수신한다. 처음 8개의 CCE들(922)은 첫 번째 CORESET(921)에서의 첫 번째 PDCCH 반복에 대응하는 반면, 두 번째 8개의 CCE들(924)은 두 번째 CORESET(923)에서의 두 번째 PDCCH 반복에 대응한다.
특정 실시예들에서, 번의 PDCCH 반복들의 TDM의 경우, 번의 PDCCH 수신 기회들은 시간상 비중첩 심벌들의 개의 세트들에 있다. UE(예를 들어, UE(116))는 다음 4개의 접근 방식들 중 임의의 것에 기초하여 번의 PDCCH 수신 기회들을 위한 심벌들을 결정한다.
TDM의 제1 접근 방식에서, 번의 PDCCH 수신 기회들은 슬롯 또는 X개의 슬롯들의 그룹 내에서 비중첩 심벌들의 개의 세트들이다. 탐색 공간 세트의 설정은 번의 PDCCH 수신 기회들 각각을 위한 첫 번째 심벌/슬롯을 나타낸다. 예를 들어, 탐색 공간 세트의 설정에서 비트맵이 UE에게 제공된다. 비트맵에서 '1'의 값을 갖는 n 번째 비트에 대해, n 번째 비트의 인덱스는 n 번째 PDCCH 반복에 대한 PDCCH 수신 기회의 첫 번째 심벌/슬롯의 인덱스를 나타낸다.
TDM의 제2 접근 방식에서, 번의 PDCCH 수신 기회들은 개의 슬롯들에서의 비중첩 심벌들의 개의 세트들에 있다. 탐색 공간 세트의 설정은 슬롯의 지속기간을 나타내며, 여기서, n 번째 슬롯은 n 번째 PDCCH 반복에 대한 PDCCH 수신 기회에 대응한다.
TDM의 제4 접근 방식에서, 번의 PDCCH 수신 기회들은, 하나의 슬롯 또는 하나의 심벌 단위로, 2개의 연속적인 PDCCH 수신 기회들의 시작 사이에 미리 결정된 갭을 갖는 비중첩 심벌들의 개의 세트들에 있다. UE는 첫 번째 PDCCH 반복 에 대한 PDCCH 수신 기회의 첫 번째 슬롯 인덱스 또는 첫 번째 심벌 인덱스를 결정한다. 이어서 UE는, 아래의 수학식 13에 나타낸 것과 같이, 및 에 기초하여 (n+1) 번째 PDCCH 반복 , n=0, 1, 2, ... -1에 대한 PDCCH 수신 기회의 첫 번째 슬롯 인덱스 또는 첫 번째 심벌 인덱스를 결정한다. 수학식 13에서, 은 상위 계층 설정에 기초하여 UE에 제공될 수 있고, 예를 들어, 은 상위 계층들에 의해 설정되는 CORESET 지속기간과 동일하다. 은 탐색 공간 세트의 설정에서의 PDCCH 모니터링 주기성 및 오프셋에 기초하여 UE에게 제공될 수 있다.
TDM의 제4 접근 방식에서, 번의 PDCCH 수신 기회들은 탐색 공간 세트 설정에 따라 결정된다. 예를 들어, 연속적인 PDCCH 모니터링 기회들은 반복 횟수에 대응할 수 있으며, 여기서 최대 번의 반복들을 위해, 번의 연속적인 PDCCH 모니터링 기회들의 그룹이 사용된다. 번의 연속적인 PDCCH 모니터링 기회들의 그룹들은 어떠한 공통 PDCCH 모니터링 기회도 없이 비중첩(disjoint)할 수 있거나, 다수의 PDCCH 모니터링 기회들에 걸쳐, 예를 들어, 번의 PDCCH 모니터링 기회들에 걸쳐 중첩할 수 있다. 예를 들어, 에 대해, 반복들이 PDCCH 모니터링 기회들 {0, 1, 2, 3} 및 {4, 5, 6, 7}에 걸쳐 비중첩할 수 있거나 PDCCH 모니터링 기회들 {0, 1, 2, 3} 및 {1, 2, 3, 4}에 걸쳐 중첩할 수 있다. PDCCH 후보들에 대한 비중첩 반복들은 PDCCH 후보들에 대한 중첩하는 반복들에 비해 반복을 통한 PDCCH 송신에 대한 더 간단한 PDCCH 모니터링 복잡성 및 더 큰 지연 시간을 결과한다.
특정 실시예들에서, TDM에 기초한 번의 PDCCH 수신들에 대한 주파수 도메인 자원 할당은 동일할 수 있으며, 연관된 CORESET의 설정에 기초하여 결정될 수 있다. 번의 PDCCH 반복들이 단일 CORESET와 연관된 동일한 탐색 공간 세트로부터 일어나므로, 번의 PDCCH 반복들에 대한, 시작 CCE 인덱스를 포함한, 할당된 CCE들은 동일하다.
도 10a에 예시된 바와 같은 다이어그램(1000)은 번의 PDCCH 반복들의 TDM의 제1 접근 방식의 예이다.
도 10a에 예시된 바와 같이, UE(예를 들어, UE(116))는, 반복들을 통한 것들을 포함한, PDCCH 후보 수신들을 위한 탐색 공간 세트로 설정된다. 탐색 공간 세트의 설정은 슬롯 n(제각기, 1001 및 1002) 내에서 첫 번째 및 두 번째 PDCCH 모니터링/수신 기회들을 나타낸다. UE는 첫 번째 및 두 번째 PDCCH 모니터링 기회들에 대해, 제각기, 첫 번째 및 두 번째 반복들을 통해 PDCCH를 수신할 수 있다.
도 10b에 예시된 바와 같은 다이어그램(1010)은 번의 PDCCH 반복들의 TDM의 제2 접근 방식의 예이다.
도 10b에 예시된 바와 같이, UE(예를 들어, UE(116))는 ks개의 슬롯들의 PDCCH 모니터링 주기성을 포함하는 반복들을 통한 PDCCH 수신들을 위한 탐색 공간 세트로 설정된다. 탐색 공간 세트의 설정은 2개의 연속적인 슬롯들에서의 2개의 PDCCH 모니터링/수신 기회들을 나타낸다. 첫 번째 및 두 번째 PDCCH 수신 기회들(제각기, 1011 및 1012)은 PDCCH 후보에 대한 첫 번째 및 두 번째 반복들에 대응한다. 2개의 PDCCH 수신 기회들은 ks개의 슬롯들의 PDCCH 모니터링 주기 내에 있다.
도 10c에 예시된 바와 같은 다이어그램(1020)은 번의 PDCCH 반복들의 TDM의 제3 접근 방식의 예이다.
도 10c에 예시된 바와 같이, UE(예를 들어, UE(116))는 반복들을 통한 PDCCH 후보들의 수신들을 지원하는 탐색 공간 세트로 설정된다. 첫 번째 및 두 번째 PDCCH 수신 기회들(1021 및 1022)은, 제각기, 첫 번째 PDCCH 후보의 첫 번째 및 두 번째 PDCCH 반복들에 대응한다. PDCCH 후보의 두 번의 반복들에 대한 두 번의 연속적인 PDCCH 수신 기회들은 갭(1023)에 의해 분리된다. 갭은 PDCCH 수신들을 위한 탐색 공간 세트와 연관된 CORESET의 지속기간과 동일하다.
도 10d에 예시된 바와 같은 다이어그램(1030)은 번의 PDCCH 반복들의 TDM의 제4 접근 방식의 예이다.
도 10d에 예시된 바와 같이, UE(예를 들어, UE(116))는 ks개의 슬롯들의 PDCCH 모니터링 주기성을 포함하는 반복들을 통한 PDCCH 수신들을 위한 탐색 공간 세트로 설정된다. 탐색 공간 세트의 설정은 2개의 주기들에서의 2개의 PDCCH 모니터링/수신 기회들을 나타낸다. 첫 번째 및 두 번째 PDCCH 수신 기회들(제각기, 1031 및 1032)은 PDCCH 후보에 대한 첫 번째 및 두 번째 반복들에 대응한다.
특정 실시예들에서, 번의 PDCCH 반복들의 TDM 및 FDM의 경우, 번의 PDCCH 수신 기회들은 비중첩 시간 및 주파수 자원들의 개의 세트들에 있다. UE(예를 들어, UE(116))는 다음과 같은 접근 방식들 중 임의의 것에 기초하여 번의 PDCCH 수신 기회들을 위한 심벌들을 결정한다.
제1 TDM 및 FDM 접근 방식에서, 탐색 공간 세트는 번의 반복들을 통한 PDCCH 수신들을 위해 설정될 수 있다. 탐색 공간 세트 설정은 PDCCH 모니터링 주기당 시간상 여러 번의 PDCCH 모니터링 기회들을 나타낼 수 있다. UE는 2개의 연속적인 PDCCH 모니터링 기회들의 시작 RB 사이의 RB 오프셋, 및 여러 번의 PDCCH 모니터링 기회들을 위한 개의 RB들을 제공받을 수 있다. 각각의 PDCCH 모니터링 기회는 탐색 공간 세트와 연관된 하나 이상의 CORESET들의 개의 RB들에 기초하여 결정될 수 있다. 예를 들어, 탐색 공간 세트는 하나의 CORESET과 연관되어 있으며, 각각의 PDCCH 모니터링 기회를 위한 RB들의 개수는 CORESET의 RB들의 개수와 동일하며, 따라서 이다. CORESET는 여러 번의 PDCCH 모니터링 기회들에서 여러 번 반복된다. 다른 예로서, 탐색 공간 세트는 하나의 CORESET과 연관되어 있으며, 각각의 PDCCH 모니터링 기회를 위한 RB들의 개수는 CORESET의 RB들의 개수의 서브세트이며, 따라서 이다. CORESET는 개의 서브-CORESET(sub-CORESET)들로 나누어지며, n 번째 PDCCH 반복에 대한 n 번째 PDCCH MO는 n 번째 서브-CORESET과 연관되어 있다. 또 다른 예로서, 탐색 공간 세트는 개의 CORESET들과 연관되어 있다. i 번째 PDCCH MO에 대한 는 n 번째 CORESET에 대한 와 동일하다. RB 오프셋은 RB 개수보다 크거나 같으며, 따라서 여러 번의 PDCCH 모니터링 기회들이 주파수 도메인에서 비중첩 RB들에 매핑된다. PDCCH 모니터링 기회는 모니터링할 PDCCH 후보들로 설정된 슬롯일 수 있거나, 모니터링할 PDCCH 후보들로 설정된 다수의 연속적인 심벌들일 수 있다. 여러 번의 PDCCH 모니터링 기회들에 대해, 첫 번째 PDCCH 모니터링 기회의 마지막 심벌과 첫 번째 PDCCH 모니터링 기회 이후의 다음 PDCCH 모니터링 기회의 첫 번째 심벌 사이에 시간 오프셋이 있을 수 있으며, 여기서 시간 오프셋은, 예를 들어, 대응하는 CORESET들이 상이한 TCI 상태들을 사용하는 것으로 인해 또는 대응하는 CORESET들이 UE가 재조정(retune)해야 하는 상이한 대역폭들에 위치하는 것으로 인해, UE가 직교 주파수 위치들에서 2번의 PDCCH 수신 기회들 사이를 전환하는 데 필요한 시간 지연 이상이다.
도 11a에 예시된 바와 같은 다이어그램(1100)은 번의 PDCCH 반복의 TDM 및 FDM의 제1 접근 방식의 예이다.
도 11a에 예시된 바와 같이, UE(예를 들어, UE(116))는 반복들을 통한 PDCCH 수신들을 위한 탐색 공간 세트로 설정된다. 탐색 공간 세트의 설정은 하나의 PDCCH 모니터링 주기 내에서의 두 번의 PDCCH 모니터링/수신 기회들을 나타낸다. UE는 두 번의 PDCCH 반복들에 걸쳐 PDCCH를 수신한다. 첫 번째 및 두 번째 PDCCH 수신 기회들(제각기, 1101 및 1103)은 PDCCH 후보에 대한 첫 번째 및 두 번째 반복들에 대응한다. 처음 8개의 CCE들(1102)은 PDCCH 모니터링 기회에서의 첫 번째 PDCCH 반복에 대응하는 반면, 두 번째 8개의 CCE들(1104)은 두 번째 PDCCH 모니터링 기회(1104)에서의 두 번째 PDCCH 반복에 대응한다. 설정은 두 번의 PDCCH 모니터링 기회들 사이의 시간 갭(1106), 및 두 번의 PDCCH 모니터링 기회들 사이의 RB 오프셋(1105)을 나타낸다.
제2 TDM 및 FDM 접근 방식에서, UE는 DCI 포맷의 검출을 위해 PDCCH를 모니터링하기 위해 다수의 탐색 공간 세트들로 설정될 수 있으며, 여기서 다수의 탐색 공간 세트들 각각은 다수의 CORESET들로부터의 각자의 CORESET와 연관되고, UE는 각자의 다수의 수신들로부터의 복조된 심벌들을 다수의 CORESET들에서의 동일한 PDCCH 후보와 결합시키도록 구성된다.
N>1개의 탐색 공간 세트들이 PDCCH 반복들을 위해 링크되어 있을 때, UE는 N>1개의 탐색 공간 세트들에서 X개의 슬롯들의 그룹별로 PDCCH 모니터링을 수행하도록 구성된다. UE는 N>1개의 탐색 공간 세트들 각각에 대해 대응하는 monitoringSlotsWithinSlotGroup-r17에 기초하여 X개의 슬롯들의 그룹당 동일한 횟수의 비중첩 PDCCH 모니터링 기회들을 예상한다. N>1개의 탐색 공간 세트들은 X개의 슬롯들의 그룹 내에서 동일한 횟수의 모니터링 기회들을 가지며, 하나의 SS 세트의 n 번째 모니터링 기회는 다른 SS 세트들의 n 번째 모니터링 기회에 링크된다.
도 11b에 예시된 바와 같은 다이어그램(1110)은 번의 PDCCH 반복의 TDM 및 FDM의 제1 접근 방식의 예이다.
도 11b에 예시된 바와 같이, UE(예를 들어, UE(116))는 반복들을 통한 PDCCH 수신들을 위한 2개의 탐색 공간 세트들로 설정된다. 2개의 탐색 공간 세트들은 동일한 PDCCH 모니터링 주기성을 갖는다. 첫 번째 탐색 공간 세트는 2개의 심벌의 지속기간을 갖는 첫 번째 CORESET와 연관된다. 두 번째 탐색 공간 세트는 3개의 심벌의 지속기간을 갖는 두 번째 CORESET와 연관된다. PDCCH 모니터링 주기성의 경우, UE는 두 번의 PDCCH 반복들을 통해 PDCCH를 수신한다. 첫 번째 및 두 번째 PDCCH 수신 기회들(제각기, 1111 및 1113)은 PDCCH 후보에 대한 첫 번째 및 두 번째 반복들에 대응한다. 첫 번째 CORESET에서의 처음 8개의 CCE들(1112)은 첫 번째 탐색 공간 세트로부터의 PDCCH 모니터링 기회에서의 첫 번째 PDCCH 반복에 대응하는 반면, 두 번째 CORESET에서의 두 번째 8개의 CCE들(1114)은 두 번째 탐색 공간 세트로부터의 두 번째 PDCCH 모니터링 기회에서의 두 번째 PDCCH 반복에 대응한다.
특정 실시예들에서, 블라인드 검출(blind detection)에 기초한 PDCCH 모니터링의 경우, UE(예를 들어, UE(116))는 조합 (X, Y)에 대해 임의의 2개의 연속적인 PDCCH 모니터링 스팬들의 시작 사이에 개의 슬롯들보다 작지 않은 시간 갭을 두고 PDCCH들을 모니터링하도록 구성되며, 여기서 Y는 최대 PDCCH 모니터링 스팬 지속기간이고 X는 2개의 연속적인 스팬 지속기간들의 첫 번째 심벌들 사이의 최소 심벌 또는 슬롯 개수이다. Y ≤ X이고, Y = X일 때, 상기 조합은 하나의 파라미터, 예를 들어 Y로 단순화될 수 있다. UE는 최대 개의 PDCCH 후보들 및 PDCCH 모니터링을 위한 최대 개의 비중첩 CCE들을 제공받을 수 있다. PDCCH 모니터링 스팬은 PDCCH 수신/모니터링 기회들로 설정된 연속적인 심벌들 또는 슬롯들에 있을 수 있다. UE가 PDCCH 후보에 대한 번의 PDCCH 반복들을 지원할 때, UE는 다음 4개의 방법들 중 하나에 기초하여 PDCCH 후보들을 할당하거나 드롭시킨다.
하나의 방법(제1 방법이라고 함)에서, UE는 DCI 포맷에 대한 하나의 디코딩을 수행하고 번의 PDCCH 반복들을 수신하기 위한 하나의 PDCCH 후보를 카운트한다. UE는 각각의 PDCCH 모니터링 스팬에 대해 보다 많은 개수의 PDCCH 후보들을 디코딩할 것으로 예상하지 않는다. UE는 번의 PDCCH 반복들을 수신하기 위한 PDCCH 반복에 대응하는 PDCCH 기회 내에서 비중첩 CCE들만을 카운트한다. UE는 각각의 PDCCH 모니터링 스팬에 대해 보다 많은 개수의 비중첩 CCE들을 가질 것으로 예상하지 않는다.
다른 방법(제2 방법이라고 함)에서, UE는 각각의 반복에서 DCI 포맷에 대한 디코딩을 수행하고 번의 PDCCH 반복들을 수신하기 위한 개의 PDCCH 후보들을 카운트한다. UE는 각각의 PDCCH 모니터링 스팬에 대해 보다 많은 개수의 PDCCH 후보들을 디코딩할 것으로 예상하지 않는다. UE는 번의 PDCCH 반복들을 수신하기 위한 번의 PDCCH 반복들에 대응하는 번의 PDCCH 기회들 내에서 비중첩 CCE들을 카운트한다. UE는 각각의 PDCCH 모니터링 스팬에 대해 보다 많은 개수의 비중첩 CCE들을 가질 것으로 예상하지 않는다.
다른 방법(제3 방법이라고 함)에서, UE는 번의 PDCCH 반복들을 수신하기 위한 개의 PDCCH 후보들을 카운트한다. UE는 각각의 PDCCH 모니터링 스팬에 대해 보다 많은 개수의 PDCCH 후보들을 디코딩할 것으로 예상하지 않는다. UE는 번의 PDCCH 반복들을 수신하기 위한 PDCCH 반복에 대응하는 PDCCH 기회 내에서 비중첩 CCE들만을 카운트한다. UE는 각각의 PDCCH 모니터링 스팬에 대해 보다 많은 개수의 비중첩 CCE들을 가질 것으로 예상하지 않는다.
또 다른 방법(제4 방법이라고 함)에서, UE는 번의 PDCCH 반복들을 수신하기 위한 하나의 PDCCH 후보를 카운트한다. UE는 각각의 PDCCH 모니터링 스팬에 대해 보다 많은 개수의 PDCCH 후보들을 디코딩할 것으로 예상하지 않는다. UE는 번의 PDCCH 반복들을 수신하기 위한 번의 PDCCH 반복들에 대응하는 번의 PDCCH 기회들 내에서 비중첩 CCE들을 카운트한다. 이것은 번의 PDCCH 반복들이 주파수 도메인에서 비중첩 RB들에서 수신될 때 적용 가능할 수 있다. UE는 각각의 PDCCH 모니터링 스팬에 대해 보다 많은 개수의 비중첩 CCE들을 가질 것으로 예상하지 않는다.
도 12에 예시된 바와 같은 방법(1200)은 여러 번의 PDCCH 반복들에 기초하여 DCI 포맷을 수신하기 위한 예시적인 절차를 설명한다.
단계(1210)에서, UE(예를 들어, UE(116))는 최대 개의 PDCCH 후보들 및 PDCCH 모니터링을 위한 최대 개의 비중첩 CCE들을 결정한다. 단계(1220)에서, UE는 PDCCH 수신들을 위한 탐색 공간 세트(들) 및 CORESET(들)의 설정을 제공받는다. 단계(1230)에서, UE는 PDCCH 모니터링 스팬이 번의 PDCCH 모니터링 기회들로 구성되어 있다고 결정한다. 단계(1240)에서, UE는 해당 스팬에 대한 초기 PDCCH 후보들을 로서 결정하고 해당 스팬에 대한 초기 비중첩 CCE들을 로서 결정한다. 단계(1250)에서, UE는 L개의 CCE들의 설정된 AL에 대해, 상기 설정에 따라 (0<=n<=N)번의 PDCCH 반복들을 결정한다. 단계(1260)에서, UE는 상기 스팬 내의 잔여 PDCCH 후보들을 만큼 감소시키고, 상기 스팬 내의 잔여 비중첩 CCE들을 첫 번째 PDCCH 모니터링 기회로부터의 PDCCH 수신과 연관된 비중첩 CCE들의 개수만큼 감소시킨다. 단계(1270)에서, UE는 잔여 PDCCH 후보들의 개수가 0보다 작지 않은지 여부, 및 잔여 비중첩 CCE들의 개수가 0보다 작지 않은지 여부를 결정한다.
개의 PDCCH 후보들에 대한 할당 후에 잔여 PDCCH 후보들의 개수와 잔여 CCE들의 개수 양쪽 모두가 0보다 작지 않은 경우(단계(1270)에서 결정됨), UE는 단계(1280)에서 매 번째의 PDCCH 모니터링 기회에서 번의 PDCCH 반복들에 기초하여 DCI 포맷을 디코딩한다. 그렇지 않은 경우, UE는 단계(1290)에서 해당 스팬에서 PDCCH 후보의 수신을 드롭시킨다.
특정 실시예들에서, PDCCH 후보가 다수의 슬롯들에 걸쳐 번의 PDCCH 수신 기회들에서 번의 PDCCH 반복들을 통해 수신될 때 Type-2 HARQ-ACK 코드북을 결정하기 위해, UE는 PDCCH 수신 기회들의 시작 시간에 따라 DAI(downlink assignment index) 필드의 값들에 순서를 부여하기 위해 보다 이른 PDCCH 수신 기회가 PDCCH 수신 기회의 시작으로서 사용된다고 가정한다. 예를 들어, Type-2 HARQ-ACK 코드북 결정의 경우, 슬롯들 0, 1, 2, 및 3에 걸쳐 4번의 반복들을 통해 수신되는 PDCCH 후보는 슬롯 1에서 반복들 없이 수신되는 PDCCH 후보보다 순서가 앞선다.
특정 실시예들에서, PDCCH 수신이 각자의 번의 PDCCH 수신 기회들에서 번의 PDCCH 반복들을 통해이루어질 때 PDCCH 대 PDSCH(physical downlink shared channel) 및 PDCCH 대 PUSCH(physical uplink shared channel)에 대한 비순차적 수신/송신을 결정하기 위해, UE는 첫 번째 PDCCH 반복에 대응하는 가장 이른 PDCCH 수신 기회가 기준으로서 사용된다고 가정한다.
특정 실시예들에서, DCI 포맷이 번의 PDCCH 수신 기회들에서 번의 PDCCH 반복들을 통해 수신되는 PDCCH에 의해 제공될 때 K0의 스케줄링 오프셋을 결정하기 위해, UE는 K0가 마지막 PDCCH 반복에 대응하는 마지막 PDCCH 수신 기회와 DCI 포맷에 의해 스케줄링되는 PDSCH 사이의 슬롯 오프셋을 나타낸다고 가정한다.
특정 실시예들에서, DCI 포맷이 번의 PDCCH 수신 기회들에서 번의 PDCCH 반복들을 통해 수신되는 PDCCH에 의해 제공될 때 K2의 스케줄링 오프셋을 결정하기 위해, UE는 K2가 마지막 PDCCH 반복에 대응하는 마지막 PDCCH 수신 기회와 DCI 포맷에 의해 스케줄링되는 PUSCH 사이의 슬롯 오프셋을 나타낸다고 가정한다.
특정 실시예들에서, DCI 포맷이 번의 PDCCH 수신 기회들에서 번의 PDCCH 반복들을 통해 수신되는 PDCCH에 의해 제공될 때 비주기적 CSI-RS(channel state information-reference signal) 트리거링 오프셋을 결정하기 위해, UE는 비주기적 CSI-RS 트리거링 오프셋이 마지막 PDCCH 반복에 대응하는 마지막 PDCCH 수신 기회와 DCI 포맷에 의해 스케줄링되는 CSI-RS 자원 기회 사이의 슬롯 오프셋을 나타낸다고 가정한다.
특정 실시예들에서, PDSCH가 번의 PDCCH 수신 기회들에서 번의 PDCCH 반복들을 통해 수신되는 PDCCH에 의해 제공되는 DCI 포맷에 의해 스케줄링될 때 매핑 유형 B를 갖는 PDSCH의 첫 번째 심벌을 결정하기 위해, UE는 번의 PDCCH 반복들 중 마지막 PDCCH 반복에 대응하는 마지막 PDCCH 수신 기회의 첫 번째 심벌이 기준으로서 사용된다고 가정한다.
특정 실시예들에서, PDSCH가 번의 PDCCH 수신 기회들에서 번의 PDCCH 반복들을 통해 수신되는 PDCCH에 의해 제공되는 DCI 포맷에 의해 스케줄링되고 번의 PDCCH 수신 기회들의 RE들이 PDSCH 수신의 RE들과 중첩할 때, PDSCH는 번의 PDSCH 수신 기회들의 RE들 및 대응하는 DM-RS 주위에서 레이트 매칭된다. UE는 번의 PDCCH 수신 기회들 및 PDSCH에 대한 대응하는 DM-RS에 사용되는 RE들을 제외한다.
도 9a는 다이어그램(900)을 예시하고, 도 9b는 다이어그램(910)을 예시하며, 도 9c는 다이어그램(920)을 예시하고, 도 10a는 다이어그램(1000)을 예시하며, 도 10b는 다이어그램(1010)을 예시하고, 도 10c는 다이어그램(1020)을 예시하며, 도 10d는 다이어그램(1030)을 예시하고, 도 11a는 다이어그램(1100)을 예시하며, 도 11b는 다이어그램(1110)을 예시하고, 도 12는 방법(1200)을 예시하지만, 도 9a 내지 도 12에 다양한 변경들이 이루어질 수 있다. 예를 들어, 방법(1200)이 일련의 단계들로 도시되어 있지만, 다양한 단계들이 중첩하거나, 병렬로 발생하거나, 상이한 순서로 발생하거나, 여러 번 발생할 수 있다. 다른 예에서, 단계들은 생략되거나 다른 단계들로 대체될 수 있다. 예를 들어, 방법(1200)의 단계들은 상이한 순서로 실행될 수 있다.
본 개시의 실시예들은 PDCCH DM-RS의 향상을 설명한다. 이것은, 도 13 내지 도 16에서의 것들과 같은, 이하의 예들 및 실시예들에서 설명된다.
도 13, 도 14, 도 15는 본 개시의 실시예들에 따른 PDCCH DM-RS에 대한 RE 매핑의 예시적인 다이어그램들(1300, 1400, 및 1500)을 예시한다. 도 16은 본 개시의 실시예들에 따른 PDCCH DM-RS 구조를 결정하기 위한 예시적인 방법(1600)을 예시한다.
도 16의 방법(1600)의 단계들은, 도 3의 UE(116)와 같은, 도 1의 UE들(111 내지 116) 중 임의의 것에 의해 수행될 수 있다. 다이어그램들(1300 내지 1500)은 물론 방법(1600)은 단지 예시를 위한 것이며, 본 개시의 범위를 벗어나지 않고 다른 실시예들이 사용될 수 있다.
본 개시의 특정 실시예들은 큰 SCS를 갖는 PDCCH에 대한 DM-RS 설계를 고려한다.
시간 도메인에서 PDCCH에 대한 DM-RS 자원들/RE들의 할당을 결정하기 위해, 개의 연속적인 심벌들 중 심벌(들)의 서브세트가 PDCCH에서의 DM-RS에 사용된다. 하나의 방법에서, PDCCH의 DM-RS는 개의 연속적인 심벌들 중 하나의 심벌, 예를 들어, 첫 번째 심벌에만 위치한다.
다른 방법에서, PDCCH의 DM-RS는 개의 연속적인 심벌들 중 매 번째의 심벌에 위치한다. 심벌은 매 개의 심벌들에 대한 첫 번째 심벌일 수 있다. 는 상위 계층 시그널링에 의해 UE에 제공되거나 시스템 작동의 사양에서 정의될 수 있다, 예를 들어, 또는 3이다. 일 예에서, 는 탐색 공간 세트의 설정에서 제공되며, 일 때, UE는 PDCCH에 사용되는 각각의 심벌이 DM-RS 자원 매핑에 사용된다고 가정한다. 가 UE에 제공되지 않을 때, UE는 기본 값, 예를 들어 을 가정한다.
특정 실시예들에서, 주파수 도메인에서 PDCCH에 대한 DM-RS 자원의 할당을 결정하기 위해, DM-RS는 RB에서 부반송파 서브세트를 점유한다. PDCCH DM-RS의 자원 매핑에 사용되는 심벌 의 경우, UE는 수학식 13 내지 수학식 16에 따라 시퀀스 이 자원 요소들 에 매핑된다고 가정한다.
수학식 14에서, 는 PDCCH DM-RS의 송신 전력에 기초한 스케일링 인자이다. 수학식 15에서, 는 PDCCH DM-RS가 개의 연속적인 SC들마다의 SC에 매핑된다는 것을 나타내며, 은 SC 오프셋을 나타낸다.
예를 들어, 또는 은 시스템 작동의 사양에서 미리 결정될 수 있으며, 예를 들어, 이고, 이다. 다른 예로서, 또는 은 상위 계층 시그널링에 의해, 예를 들어 탐색 공간 세트의 설정에서 제공될 수 있다.
특정 실시예들에서, UE(예를 들어, UE(116))는 PDCCH 수신들을 위한 하나 이상의 PDCCH DM-RS 구조들을 지원할 수 있다. DM-RS 구조는 REF 1에 정의된 DM-RS 구조 또는 본 개시에서 정의된 임의의 DM-RS 구조를 포함할 수 있다. UE가 하나 초과의 PDCCH DM-RS 구조들을 지원할 때, PDCCH DM-RS 구조들 중 두 번째 DM-RS 구조에 할당된 RE들이 첫 번째 DM-RS 구조에 할당된 RE들의 서브세트이도록, 첫 번째 PDCCH DM-RS 구조는 두 번째 PDCCH DM-RS 구조의 RE들을 포함할 수 있다. 채널 추정을 위한 비중첩 CCE들은 상이한 PDCCH DM-RS 구조들에 대해 상이할 수 있다. 예를 들어, UE는 i 번째 PDCCH DM-RS 구조에 대해 미리 결정된 스케일링 인자 를 가정하고, 여기서 두 번째 PDCCH DM-RS 구조의 RE들을 포함하는 첫 번째 PDCCH 구조에 대해 이다. 는 첫 번째 PDCCH DM-RS 구조의 점유된 RE들에 대한 i 번째 PDCCH DM-RS 구조의 점유된 RE들의 비율을 나타낼 수 있다. 최대 개의 PDCCH 후보들을 디코딩하고 PDCCH 모니터링을 위한 최대 개의 비중첩 CCE들에 걸쳐 채널 추정을 수행하기 위해 UE 능력에 기초하여 PDCCH 후보를 드롭시키는 것을 결정하기 위해, UE는 PDCCH 모니터링 기회에서 PDCCH 수신에 사용되는 비중첩 CCE들의 개수를 로 결정할 수 있으며, 여기서 는 PDCCH 수신에 사용되는 비중첩 CCE들의 개수이고, 는 PDCCH 수신에 사용되는 PDCCH DM-RS 구조와 연관된 스케일링 인자이다.
탐색 공간 세트에서의 PDCCH 수신을 위해, UE는 다음 2개의 방법들 중 하나에 기초하여 PDCCH DM-RS 구조를 결정할 수 있다.
제1 방법에서, UE는 탐색 공간 세트의 설정에 기초하여 DM-RS 구조를 결정한다. 일 예에서, 탐색 공간 세트의 설정은 탐색 공간 세트에서의 모든 PDCCH 수신들에 사용되는 PDCCH DM-RS 구조의 명시적인 지시자를 포함한다.
제2 방법에서, UE는 PDCCH 후보의 설정된 반복들에 기초하여 DM-RS 구조를 결정한다. 일 예에서, UE가 한 번의 PDCCH 반복으로 PDCCH 후보를 모니터링하도록 구성될 때, UE는 PDCCH 수신을 위해, 예를 들어 REF 1에 정의된 바와 같은, 레거시 PDCCH DM-RS 구조를 가정한다. UE가 번의 PDCCH 반복들로 PDCCH를 모니터링하도록 구성될 때, UE는 PDCCH 후보당 하나의 심벌에 위치하고 번의 PDCCH 반복들에 대해 더 큰 주파수 도메인 밀도 를 갖는 DM-RS와 같은 다른 PDCCH DM-RS 구조를 가정한다. 다른 예에서, UE가 >=1 번의 PDCCH 반복들로 PDCCH 후보를 모니터링하도록 구성될 때, UE는 첫 번째 PDCCH 모니터링 기회에서 첫 번째 PDCCH 반복에 대해, REF 1에 정의된 것과 같은, 레거시 PDCCH DM-RS 구조를 가정하고, 다음 번의 PDCCH 모니터링 기회들에서 나머지 번의 PDCCH 반복들에 대해 PDCCH당 심벌을 갖고 더 큰 주파수 도메인 밀도 를 갖는 것과 같은, 다른 PDCCH DM-RS 구조를 가정한다.
도 13에 예시된 바와 같은 다이어그램(1300)은 eREG 내의 PDCCH DM-RS에 대한 RE 매핑의 예이다.
도 13에 예시된 바와 같이, eREG는 2개의 OFDM 심벌들에 걸친 1개의 RB로 이루어져 있다. 2개의 OFDM 심벌들 중 첫 번째 심벌은 PDCCH DM-RS에 대한 물리적 자원으로서 사용된다. PDCCH DM-RS는 1의 SC 오프셋을 두고 첫 번째 OFDM 심벌에서 4개의 SC들마다의 SC에 매핑된다.
도 14에 예시된 바와 같은 다이어그램(1400)은 큰 SCS를 갖는 PDCCH 송신 또는 반복들을 통한 PDCCH 송신의 경우 PDCCH DM-RS에 대한 RE 매핑의 예이다.
도 14에 예시된 바와 같이, DCI 포맷은 UE(예를 들어, UE(116))가 두 번의 PDCCH 반복들(제각기, 1401 및 1402)로 수신하는 PDCCH에 의해 제공된다. PDCCH DM-RS는 두 번의 PDCCH 반복들 각각에 대해 첫 번째 OFDM 심벌에서 2개의 SC들마다의 SC에 매핑된다. 유사한 매핑이 480 kHz와 같은 큰 SCS를 갖는 PDCCH 송신에 적용될 수 있으며, 여기서 주파수에서의 DM-RS 밀도는 도 12에서와 같을 수 있고, 30 kHz 또는 120 kHz와 같은, 작은 SCS에 대한 주파수에서의 DM-RS 밀도보다 클 수 있는 반면, DM-RS는 PDCCH 송신의 첫 번째 심벌만과 같은 일부 심벌들, 또는 모든 심벌들에 포함될 수 있다.
도 15에 예시된 바와 같은 다이어그램(1500)은 다수의 PDCCH DM-RS 구조들에 대해 PDCCH DM-RS에 대한 RE 매핑의 예이다.
도 15에 예시된 바와 같이, 탐색 공간 세트는 두 번의 PDCCH 모니터링 기회들(제각기, 1501 및 1502)로 설정된다. 첫 번째 PDCCH DM-RS 구조는 PDCCH 수신에 사용되는 심벌들(1503, 1504) 중 모든 심벌에서 4개의 부반송파들 중 하나를 점유한다. 두 번째 PDCCH DM-RS 구조는 PDCCH 수신에 사용되는 심벌들 중 첫 번째 심벌(1503)에 대해 4개의 부반송파들 중 하나를 점유한다. 따라서, 두 번째 PDCCH DM-RS 구조는 첫 번째 PDCCH DM-RS 구조에 의해 사용되는 RE들의 서브세트를 사용한다. 첫 번째 PDCCH DM-RS 구조는 반복들 없이 PDCCH 수신을 위해 사용될 수 있다. 두 번째 PDCCH-DM-RS 구조는 두 번의 PDCCH 모니터링 기회들에서 수신되는 두 번의 PDCCH 반복들에 기초하여 PDCCH 수신을 위해 사용될 수 있다.
도 16에 예시된 바와 같은 방법(1600)은 PDCCH DM-RS 구조를 결정하기 위한 예시적인 UE 절차이다.
단계(1610)에서, UE(예를 들어, UE(116))는 PDCCH 수신을 위한 탐색 공간 세트의 설정 및 2개의 PDCCH DM-RS 구조들을 제공받을 수 있다. 대안적으로, DM-RS 구조는 시스템 작동의 사양에서 미리 결정될 수 있다. 단계(1620)에서, UE는 탐색 공간 세트 설정에 따라 N>=1번의 반복들로 PDCCH 후보의 수신을 결정한다. 단계(1630)에서, UE는 반복 횟수가 1보다 큰지 여부를 결정한다. N>1인 경우(단계(1630)에서 결정됨), UE는 단계(1640)에서 두 번째 PDCCH DM-RS 구조에 기초하여 PDCCH 후보를 수신한다. 대안적으로, 반복들이 없는 경우와 같이, N=1인 경우(단계(1630)에서 결정됨), UE는 단계(1650)에서 첫 번째 PDCCH DM-RS 구조에 기초하여 PDCCH 후보를 수신한다.
도 13은 다이어그램(1300)을 예시하고, 도 14는 다이어그램(1400)을 예시하며, 도 15는 다이어그램(1500)을 예시하고, 도 16은 방법(1600)을 예시하지만, 도 13 내지 도 16에 다양한 변경들이 이루어질 수 있다. 예를 들어, 방법(1600)이 일련의 단계들로 도시되어 있지만, 다양한 단계들이 중첩하거나, 병렬로 발생하거나, 상이한 순서로 발생하거나, 여러 번 발생할 수 있다. 다른 예에서, 단계들은 생략되거나 다른 단계들로 대체될 수 있다. 예를 들어, 방법(1600)의 단계들은 상이한 순서로 실행될 수 있다.
위의 플로차트들은 본 개시의 원리들에 따라 구현될 수 있는 예시적인 방법들을 예시하고, 본 명세서에서의 플로차트들에 예시되는 방법들에 대해 다양한 변경들이 이루어질 수 있다. 예를 들어, 일련의 단계들로 도시되어 있지만, 각각의 도면에서의 다양한 단계들이 중첩하거나, 병렬로 발생하거나, 상이한 순서로 발생하거나, 여러 번 발생할 수 있다. 다른 예에서, 단계들은 생략되거나 다른 단계들로 대체될 수 있다.
도면들이 사용자 단말의 상이한 예들을 예시하지만, 도면들에 대해 다양한 변경들이 이루어질 수 있다. 예를 들어, 사용자 단말은 임의의 적합한 배열로 임의의 수의 각각의 컴포넌트를 포함할 수 있다. 일반적으로, 도면들은 본 개시의 범위를 임의의 특정 설정(들)으로 제한하지 않는다. 더욱이, 도면들이 본 특허 문서에 개시된 다양한 사용자 단말 특징들이 사용될 수 있는 작동 환경들을 예시하고 있지만, 이러한 특징들은 임의의 다른 적합한 시스템에서 사용될 수 있다.
도 17은 본 개시의 실시예에 따른 UE의 구조를 예시하는 블록 다이어그램을 예시한다. 도 17은 도 3의 UE의 예에 대응한다.
도 17에 도시된 바와 같이, 일 실시예에 따른 UE는 트랜시버(1710), 메모리(1720) 및 프로세서(1730)를 포함할 수 있다. UE의 트랜시버(1710), 메모리(1720) 및 프로세서(1730)는 위에서 설명된 UE의 통신 방법에 따라 작동할 수 있다. 그렇지만, UE의 컴포넌트들은 이에 제한되지 않는다. 예를 들어, UE는 위에서 설명된 것들보다 더 많거나 더 적은 컴포넌트들을 포함할 수 있다. 게다가, 프로세서(1730), 트랜시버(1710) 및 메모리(1720)는 하나의 칩으로 구현될 수 있다. 또한, 프로세서(1730)는 적어도 하나의 프로세서를 포함할 수 있다.
트랜시버(1710)는 UE 수신기 및 UE 송신기를 총칭하며, 신호를 기지국 또는 네트워크 엔티티로/로부터 송신/수신할 수 있다. 기지국 또는 네트워크 엔티티로 또는 이들로부터 송신 또는 수신되는 신호는 제어 정보 및 데이터를 포함할 수 있다. 트랜시버(1710)는 송신 신호의 주파수를 상향 변환 및 증폭하기 위한 RF 송신기, 및 수신 신호의 주파수를 저잡음 증폭 및 하향 변환하기 위한 RF 수신기를 포함할 수 있다. 그렇지만, 이것은 트랜시버(1710)의 예에 불과하며, 트랜시버(1710)의 컴포넌트들이 RF 송신기 및 RF 수신기로 제한되는 것은 아니다.
또한, 트랜시버(1710)는 무선 채널을 통해 신호를 수신하여 프로세서(1730)에 출력하고, 프로세서(1730)로부터 출력되는 신호를 무선 채널을 통해 송신할 수 있다.
메모리(1720)는 UE의 동작들에 필요한 프로그램 및 데이터를 저장할 수 있다. 또한, 메모리(1720)는 UE에 의해 획득되는 신호에 포함된 제어 정보 또는 데이터를 저장할 수 있다. 메모리(1720)는, ROM(read-only memory), RAM(random access memory), 하드 디스크, CD-ROM, 및 DVD와 같은 저장 매체, 또는 저장 매체들의 조합일 수 있다.
프로세서(1730)는 UE가 위에서 설명된 바와 같이 작동하도록 일련의 프로세스들을 제어할 수 있다. 예를 들어, 트랜시버(2610)는 기지국 또는 네트워크 엔티티에 의해 송신되는 제어 신호를 포함한 데이터 신호를 수신할 수 있고, 프로세서(1730)는 기지국 또는 네트워크 엔티티에 의해 송신되는 제어 신호 및 데이터 신호를 수신한 결과를 결정할 수 있다.
도 18은 본 개시의 실시예에 따른 기지국의 구조를 예시하는 블록 다이어그램을 예시한다. 도 18은 도 2의 BS의 예에 대응한다.
도 18에 도시된 바와 같이, 일 실시예에 따른 기지국은 트랜시버(1810), 메모리(1820) 및 프로세서(1830)를 포함할 수 있다. 기지국의 트랜시버(1810), 메모리(1820) 및 프로세서(1830)는 위에서 설명된 기지국의 통신 방법에 따라 작동할 수 있다. 그렇지만, 기지국의 컴포넌트들은 이에 제한되지 않는다. 예를 들어, 기지국은 위에서 설명된 것들보다 더 많거나 더 적은 컴포넌트들을 포함할 수 있다. 게다가, 프로세서(1830), 트랜시버(1810) 및 메모리(1820)는 하나의 칩으로 구현될 수 있다. 또한, 프로세서(1830)는 적어도 하나의 프로세서를 포함할 수 있다.
트랜시버(1810)는 기지국 수신기 및 기지국 송신기를 총칭하며, 신호를 단말 또는 네트워크 엔티티로/로부터 송신/수신할 수 있다. 단말 또는 네트워크 엔티티로 또는 이들로부터 송신 또는 수신되는 신호는 제어 정보 및 데이터를 포함할 수 있다. 트랜시버(1810)는 송신 신호의 주파수를 상향 변환 및 증폭하기 위한 RF 송신기, 및 수신 신호의 주파수를 저잡음 증폭 및 하향 변환하기 위한 RF 수신기를 포함할 수 있다. 그렇지만, 이것은 트랜시버(1810)의 예에 불과하며, 트랜시버(1810)의 컴포넌트들이 RF 송신기 및 RF 수신기로 제한되는 것은 아니다.
또한, 트랜시버(1810)는 무선 채널을 통해 신호를 수신하여 프로세서(1830)에 출력하고, 프로세서(1830)로부터 출력되는 신호를 무선 채널을 통해 송신할 수 있다.
메모리(1820)는 기지국의 동작들에 필요한 프로그램 및 데이터를 저장할 수 있다. 또한, 메모리(1820)는 기지국에 의해 획득되는 신호에 포함된 제어 정보 또는 데이터를 저장할 수 있다. 메모리(1820)는, ROM(read-only memory), RAM(random access memory), 하드 디스크, CD-ROM, 및 DVD와 같은 저장 매체, 또는 저장 매체들의 조합일 수 있다.
프로세서(1830)는 기지국이 위에서 설명된 바와 같이 작동하도록 일련의 프로세스들을 제어할 수 있다. 예를 들어, 트랜시버(1810)는 단말에 의해 송신되는 제어 신호를 포함한 데이터 신호를 수신할 수 있고, 프로세서(1830)는 단말에 의해 송신되는 제어 신호 및 데이터 신호를 수신한 결과를 결정할 수 있다.
다양한 실시예들에 따르면, 사용자 단말(UE)로서, 적어도 하나의 트랜시버; 및 상기 적어도 하나의 트랜시버에 동작 가능하게 결합되는 적어도 하나의 프로세서를 포함하며, 상기 적어도 하나의 프로세서는: N개의 탐색 공간 세트들에 대한 제1 정보를 수신하고 - 상기 N개의 탐색 공간 세트들 각각에 대해, 상기 제1 정보는: 인덱스 - 탐색 공간 세트들이 각자의 인덱스들의 오름차순으로 인덱싱됨 -, 주기성 - 상기 N개의 탐색 공간 세트들 모두에 대해 상기 주기성이 동일함 -, 및 상기 N개의 탐색 공간 세트들이 PDCCH(physical downlink control channel)들의 수신들을 위해 링크되어 있다는 지시 - 상기 PDCCH들은 동일한 정보를 제공함 - 를 포함함 -; 상기 주기성에 따라 한 주기 내의 M개의 슬롯들에서 N번의 PDCCH 수신 기회들을 결정하며 - 상기 N번의 PDCCH 수신 기회들 중 n 번째 PDCCH 수신 기회는 상기 N개의 탐색 공간 세트들 중 n 번째 탐색 공간 세트에 따름 -; 상기 N번의 PDCCH 수신 기회들에서 N개의 PDCCH들을 수신하도록 구성되는, UE.
일부 실시예들에서, 제1항에 있어서, 상기 적어도 하나의 프로세서는: 상기 N개의 PDCCH들 중 한 PDCCH의 제1 CCE(control channel element)에 기초하여 HARQ-ACK(hybrid automatic repeat request acknowledgement) 정보를 갖는 PUCCH(physical uplink control channel)의 송신을 위한 자원을 결정하도록 추가로 구성되며, 상기 PDCCH는 상기 N번의 PDCCH 수신 기회들 중 첫 번째 PDCCH 수신 기회에서 수신되고, 상기 N번의 PDCCH 수신 기회들은 대응하는 탐색 공간 세트들의 오름차순으로 인덱싱되는, UE.
일부 실시예들에서, 제1항에 있어서, 상기 적어도 하나의 프로세서는: 상기 N개의 PDCCH들 중 한 PDCCH를 결정하고 - 상기 PDCCH는 상기 M개의 슬롯들에서의 상기 N번의 PDCCH 수신 기회들 중 첫 번째 PDCCH 수신 기회에서 수신되고, 상기 N번의 PDCCH 수신 기회들은 그 각자의 시작 시간들의 오름차순으로 인덱싱됨 -; 상기 PDCCH에 기초하여 Type-2 HARQ-ACK 코드북을 결정하도록 추가로 구성되는, UE.
일부 실시예들에서, 제1항에 있어서, 상기 적어도 하나의 프로세서는: 상기 N개의 PDCCH들 중 한 PDCCH를 결정하도록 - 상기 PDCCH는 상기 N번의 PDCCH 수신 기회들 중 마지막 PDCCH 수신 기회에서 수신되고, 상기 N번의 PDCCH 수신 기회들은 그 각자의 시작 시간들의 오름차순으로 인덱싱됨 - 추가로 구성되며, 상기 PDCCH들에 의해 제공되는 상기 동일한 정보는 상기 PDCCH 수신의 시작과 PDSCH(physical downlink shared channel) 또는 CSI-RS(channel state information reference signal)의 수신, 또는 PUSCH(physical uplink shared channel)의 송신 중 하나 사이의 슬롯 오프셋을 포함하는, UE.
일부 실시예들에서, 제1항에 있어서, 상기 제1 정보는 상기 N개의 탐색 공간 세트들에 대응하는 N개의 비트맵들을 포함하고, 상기 N개의 비트맵들 중 각각의 비트맵은 X개의 슬롯들의 그룹 내의 슬롯들에서 PDCCH들을 수신할지 여부를 나타내며, 상기 N개의 비트맵들은 동일한 값들을 갖는, UE.
일부 실시예들에서, 제1항에 있어서, 상기 적어도 하나의 프로세서는: PDCCH 수신 횟수를 결정하도록 추가로 구성되며, 상기 PDCCH 수신 횟수는 최대 PDCCH 수신 횟수보다 작고, 상기 N번의 PDCCH 수신들은 한 번의 PDCCH 수신으로서 카운트되는, UE.
일부 실시예들에서, 제1항에 있어서, 상기 적어도 하나의 프로세서는: L개의 탐색 공간 세트들에 대한 제2 정보를 수신하고; 제1 DM-RS(demodulation reference signal) 구조 및 제2 DM-RS 구조를 결정하며; 상기 제1 DM-RS 구조에 따른 상기 L개의 탐색 공간 세트들 중 임의의 탐색 공간 세트에 따라 임의의 PDCCH를 수신하고, 상기 제2 DM-RS 구조에 따른 상기 N개의 탐색 공간 세트들 중 임의의 탐색 공간 세트에 따라 임의의 PDCCH를 수신하도록 추가로 구성되는, UE.
다양한 실시예들에 따르면, 기지국(BS)으로서, 적어도 하나의 트랜시버; 및 상기 적어도 하나의 트랜시버에 동작 가능하게 결합되는 적어도 하나의 프로세서를 포함하며, 상기 적어도 하나의 프로세서는: N개의 탐색 공간 세트들에 대한 제1 정보를 송신하고 - 상기 N개의 탐색 공간 세트들 각각에 대해, 상기 제1 정보는: 인덱스 - 탐색 공간 세트들이 각자의 인덱스들의 오름차순으로 인덱싱됨 -, 주기성 - 상기 N개의 탐색 공간 세트들 모두에 대해 상기 주기성이 동일함 -, 및 상기 N개의 탐색 공간 세트들이 PDCCH(physical downlink control channel)들의 송신들을 위해 링크되어 있다는 지시 - 상기 PDCCH들은 동일한 정보를 제공함 - 를 포함함 -; 상기 주기성에 따라 한 주기 내의 M개의 슬롯들에서 N번의 PDCCH 송신 기회들을 결정하며 - 상기 N번의 PDCCH 송신 기회들 중 n 번째 PDCCH 송신 기회는 상기 N개의 탐색 공간 세트들 중 n 번째 탐색 공간 세트에 따름 -; 상기 N번의 PDCCH 송신 기회들에서 N개의 PDCCH들을 송신하도록 구성되는, BS.
일부 실시예들에서, 제8항에 있어서, 상기 적어도 하나의 프로세서는: 상기 N개의 PDCCH들 중 한 PDCCH의 제1 CCE(control channel element)에 기초하여 HARQ-ACK(hybrid automatic repeat request acknowledgement) 정보를 갖는 PUCCH(physical uplink control channel)의 수신을 위한 자원을 결정하도록 추가로 구성되며, 상기 PDCCH는 상기 N번의 PDCCH 송신 기회들 중 첫 번째 PDCCH 송신 기회에서 송신되고, 상기 N번의 PDCCH 송신 기회들은 대응하는 탐색 공간 세트들의 오름차순으로 인덱싱되는, BS.
일부 실시예들에서, 제8항에 있어서, 상기 적어도 하나의 프로세서는: Type-2 HARQ-ACK 코드북을 제공하는 PUCCH 또는 PUSCH(physical uplink shared channel)를 수신하고; 상기 N개의 PDCCH들 중 한 PDCCH를 결정하도록 추가로 구성되며, 상기 PDCCH는 상기 N번의 PDCCH 송신 기회들 중 첫 번째 PDCCH 송신 기회에서 송신되고, 상기 N번의 PDCCH 송신 기회들은 그 각자의 시작 시간들의 오름차순으로 인덱싱되며, 상기 Type-2 HARQ-ACK 코드북은 상기 PDCCH에 기초하는, BS.
일부 실시예들에서, 제8항에 있어서, 상기 적어도 하나의 프로세서는: 상기 N개의 PDCCH들 중 한 PDCCH를 결정하도록 추가로 구성되며, 상기 PDCCH는 상기 N번의 PDCCH 송신 기회들 중 마지막 PDCCH 송신 기회에서 송신되고, 상기 N번의 PDCCH 송신 기회들은 그 각자의 시작 시간들의 오름차순으로 인덱싱되며, 상기 동일한 정보는 상기 PDCCH 송신의 시작과 PDSCH(physical downlink shared channel) 또는 CSI-RS(channel state information reference signal)의 송신, 또는 PUSCH(physical uplink shared channel)의 수신 중 하나 사이의 슬롯 오프셋을 포함하는, BS.
일부 실시예들에서, 제8항에 있어서, 상기 제1 정보는 상기 N개의 탐색 공간 세트들에 대응하는 N개의 비트맵들을 포함하고, 상기 N개의 비트맵들 중 각각의 비트맵은 X개의 슬롯들의 그룹 내의 슬롯들에서 PDCCH들을 송신할지 여부를 나타내며, 상기 N개의 비트맵들은 동일한 값들을 갖는, BS.
일부 실시예들에서, 제8항에 있어서, 상기 적어도 하나의 프로세서는: L개의 탐색 공간 세트들에 대한 제2 정보를 송신하고; 제1 DM-RS(demodulation reference signal) 구조 및 제2 DM-RS 구조를 결정하며; 상기 제1 DM-RS 구조에 따른 상기 L개의 탐색 공간 세트들 중 임의의 탐색 공간 세트에 따라 임의의 PDCCH를 송신하고, 상기 제2 DM-RS 구조에 따른 상기 N개의 탐색 공간 세트들 중 임의의 탐색 공간 세트에 따라 임의의 PDCCH를 송신하도록 추가로 구성되는, BS.
다양한 실시예들에 따르면, 사용자 단말(UE)에 의해 수행되는 방법으로서, N개의 탐색 공간 세트들에 대한 제1 정보를 수신하는 단계 - 상기 N개의 탐색 공간 세트들 각각에 대해, 상기 제1 정보는: 인덱스 - 탐색 공간 세트들이 각자의 인덱스들의 오름차순으로 인덱싱됨 -, 주기성 - 상기 N개의 탐색 공간 세트들 모두에 대해 상기 주기성이 동일함 -, 및 상기 N개의 탐색 공간 세트들이 PDCCH(physical downlink control channel)들의 수신들을 위해 링크되어 있다는 지시 - 상기 PDCCH들은 동일한 정보를 제공함 - 를 포함함 -; 상기 주기성에 따라 한 주기 내의 M개의 슬롯들에서 N번의 PDCCH 수신 기회들을 결정하는 단계 - 상기 N번의 PDCCH 수신 기회들 중 n 번째 PDCCH 수신 기회는 상기 N개의 탐색 공간 세트들 중 n 번째 탐색 공간 세트에 따름 -; 및 상기 N번의 PDCCH 수신 기회들에서 N개의 PDCCH들을 수신하는 단계를 포함하는, 방법.
일부 실시예들에서, 제14항에 있어서, 상기 N개의 PDCCH들 중 한 PDCCH의 제1 CCE(control channel element)에 기초하여 HARQ-ACK(hybrid automatic repeat request acknowledgement) 정보를 갖는 PUCCH(physical uplink control channel)의 송신을 위한 자원을 결정하는 단계를 더 포함하며, 상기 PDCCH는 상기 N번의 PDCCH 수신 기회들 중 첫 번째 PDCCH 수신 기회에서 수신되고, 상기 N번의 PDCCH 수신 기회들은 대응하는 탐색 공간 세트들의 오름차순으로 인덱싱되는, 방법.
본 개시가 예시적인 실시예로 설명되었지만, 다양한 변경들 및 수정들이 본 기술 분야의 통상의 기술자에게 제안될 수 있다. 본 개시가 첨부된 청구항들의 범위 내에 속하는 그러한 변경들 및 수정들을 포괄하는 것으로 의도된다. 본 출원에서의 설명 중 어느 것도 임의의 특정 요소, 단계 또는 기능이 청구항의 범위에 포함되어야만 하는 필수 요소임을 암시하는 것으로 읽혀서는 안 된다. 특허된 주제의 범위는 청구항들에 의해 정의된다.
Claims (15)
- 사용자 단말(UE)로서,
적어도 하나의 트랜시버; 및
상기 적어도 하나의 트랜시버에 동작 가능하게 결합되는 적어도 하나의 프로세서를 포함하며,
상기 적어도 하나의 프로세서는:
N개의 탐색 공간 세트들에 대한 제1 정보를 수신하고, 상기 N개의 탐색 공간 세트들 각각에 대해, 상기 제1 정보는:
인덱스, 탐색 공간 세트들은 각자의 인덱스들의 오름차순으로 인덱싱되고;
주기성, 상기 N개의 탐색 공간 세트들 모두에 대해 상기 주기성이 동일하고; 및
상기 N개의 탐색 공간 세트들이 PDCCH(physical downlink control channel)들의 수신들을 위해 링크되어 있다는 지시를 포함하고, 상기 PDCCH들은 동일한 정보를 제공하고,
상기 주기성에 따라 한 주기 내의 M개의 슬롯들에서 N번의 PDCCH 수신 기회들을 결정하고, 상기 N번의 PDCCH 수신 기회들 중 n 번째 PDCCH 수신 기회는 상기 N개의 탐색 공간 세트들 중 n 번째 탐색 공간 세트에 따르고, 및
상기 N번의 PDCCH 수신 기회들에서 N개의 PDCCH들을 수신하도록 구성되는, UE.
- 제1항에 있어서, 상기 적어도 하나의 프로세서는:
상기 N개의 PDCCH들 중 한 PDCCH의 제1 CCE(control channel element)에 기초하여 HARQ-ACK(hybrid automatic repeat request acknowledgement) 정보를 갖는 PUCCH(physical uplink control channel)의 송신을 위한 자원을 결정하도록 더 구성되고,
상기 PDCCH는 상기 N번의 PDCCH 수신 기회들 중 첫 번째 PDCCH 수신 기회에서 수신되고, 및
상기 N번의 PDCCH 수신 기회들은 대응하는 탐색 공간 세트들의 오름차순으로 인덱싱되는, UE.
- 제1항에 있어서, 상기 적어도 하나의 프로세서는:
상기 N개의 PDCCH들 중 한 PDCCH를 결정하고, 상기 PDCCH는 상기 M개의 슬롯들에서의 상기 N번의 PDCCH 수신 기회들 중 첫 번째 PDCCH 수신 기회에서 수신되고, 상기 N번의 PDCCH 수신 기회들은 그 각자의 시작 시간들의 오름차순으로 인덱싱되고, 및
상기 PDCCH에 기초하여 Type-2 HARQ-ACK 코드북을 결정하도록 더 구성되는, UE.
- 제1항에 있어서, 상기 적어도 하나의 프로세서는:
상기 N개의 PDCCH들 중 한 PDCCH를 결정하도록 더 구성되고,
상기 PDCCH는 상기 N번의 PDCCH 수신 기회들 중 마지막 PDCCH 수신 기회에서 수신되고,
상기 N번의 PDCCH 수신 기회들은 그 각자의 시작 시간들의 오름차순으로 인덱싱되고, 및
상기 PDCCH들에 의해 제공되는 상기 동일한 정보는 상기 PDCCH 수신의 시작과;
PDSCH(physical downlink shared channel) 또는 CSI-RS(channel state information reference signal)의 수신, 또는
PUSCH(physical uplink shared channel)의 송신 중 하나 사이의 슬롯 오프셋을 포함하는, UE.
- 제1항에 있어서,
상기 제1 정보는 상기 N개의 탐색 공간 세트들에 대응하는 N개의 비트맵들을 포함하고,
상기 N개의 비트맵들 중 각각의 비트맵은 X개의 슬롯들의 그룹 내의 슬롯들에서 PDCCH들을 수신할지 여부를 나타내고, 및
상기 N개의 비트맵들은 동일한 값들을 갖는, UE.
- 제1항에 있어서, 상기 적어도 하나의 프로세서는:
PDCCH 수신 횟수를 결정하도록 더 구성되고,
상기 PDCCH 수신 횟수는 최대 PDCCH 수신 횟수보다 작고, 상기 N번의 PDCCH 수신들은 한 번의 PDCCH 수신으로서 카운트되는, UE.
- 제1항에 있어서, 상기 적어도 하나의 프로세서는:
L개의 탐색 공간 세트들에 대한 제2 정보를 수신하고,
제1 DM-RS(demodulation reference signal) 구조 및 제2 DM-RS 구조를 결정하고,
상기 제1 DM-RS 구조에 따른 상기 L개의 탐색 공간 세트들 중 임의의 탐색 공간 세트에 따라 임의의 PDCCH를 수신하고, 및
상기 제2 DM-RS 구조에 따른 상기 N개의 탐색 공간 세트들 중 임의의 탐색 공간 세트에 따라 임의의 PDCCH를 수신하도록 더 구성되는, UE.
- 기지국(BS)으로서,
적어도 하나의 트랜시버; 및
상기 적어도 하나의 트랜시버에 동작 가능하게 결합되는 적어도 하나의 프로세서를 포함하며,
상기 적어도 하나의 프로세서는:
N개의 탐색 공간 세트들에 대한 제1 정보를 송신하고 - 상기 N개의 탐색 공간 세트들 각각에 대해, 상기 제1 정보는:
인덱스, 탐색 공간 세트들은 각자의 인덱스들의 오름차순으로 인덱싱되고;
주기성, 상기 N개의 탐색 공간 세트들 모두에 대해 상기 주기성이 동일하고; 및
상기 N개의 탐색 공간 세트들이 PDCCH(physical downlink control channel)들의 송신들을 위해 링크되어 있다는 지시를 포함하고, 상기 PDCCH들은 동일한 정보를 제공하고,
상기 주기성에 따라 한 주기 내의 M개의 슬롯들에서 N번의 PDCCH 송신 기회들을 결정하고, 상기 N번의 PDCCH 송신 기회들 중 n 번째 PDCCH 송신 기회는 상기 N개의 탐색 공간 세트들 중 n 번째 탐색 공간 세트에 따르고, 및
상기 N번의 PDCCH 송신 기회들에서 N개의 PDCCH들을 송신하도록 구성되는, BS.
- 제8항에 있어서, 상기 적어도 하나의 프로세서는:
상기 N개의 PDCCH들 중 한 PDCCH의 제1 CCE(control channel element)에 기초하여 HARQ-ACK(hybrid automatic repeat request acknowledgement) 정보를 갖는 PUCCH(physical uplink control channel)의 수신을 위한 자원을 결정하도록 더 구성되고,
상기 PDCCH는 상기 N번의 PDCCH 송신 기회들 중 첫 번째 PDCCH 송신 기회에서 송신되고, 및
상기 N번의 PDCCH 송신 기회들은 대응하는 탐색 공간 세트들의 오름차순으로 인덱싱되는, BS.
- 제8항에 있어서, 상기 적어도 하나의 프로세서는:
Type-2 HARQ-ACK 코드북을 제공하는 PUCCH 또는 PUSCH(physical uplink shared channel)를 수신하고,
상기 N개의 PDCCH들 중 한 PDCCH를 결정하도록 더 구성되고,
상기 PDCCH는 상기 N번의 PDCCH 송신 기회들 중 첫 번째 PDCCH 송신 기회에서 송신되고, 및
상기 N번의 PDCCH 송신 기회들은 그 각자의 시작 시간들의 오름차순으로 인덱싱되며, 상기 Type-2 HARQ-ACK 코드북은 상기 PDCCH에 기초하는, BS.
- 제8항에 있어서,
상기 적어도 하나의 프로세서는:
상기 N개의 PDCCH들 중 한 PDCCH를 결정하도록 더 구성되고,
상기 PDCCH는 상기 N번의 PDCCH 송신 기회들 중 마지막 PDCCH 송신 기회에서 송신되고,
상기 N번의 PDCCH 송신 기회들은 그 각자의 시작 시간들의 오름차순으로 인덱싱되고, 및
상기 동일한 정보는 상기 PDCCH 송신의 시작과;
PDSCH(physical downlink shared channel) 또는 CSI-RS(channel state information reference signal)의 송신, 또는
PUSCH(physical uplink shared channel)의 수신 중 하나 사이의 슬롯 오프셋을 포함하는, BS.
- 제8항에 있어서,
상기 제1 정보는 상기 N개의 탐색 공간 세트들에 대응하는 N개의 비트맵들을 포함하고,
상기 N개의 비트맵들 중 각각의 비트맵은 X개의 슬롯들의 그룹 내의 슬롯들에서 PDCCH들을 송신할지 여부를 나타내고, 및
상기 N개의 비트맵들은 동일한 값들을 갖는, BS.
- 제8항에 있어서, 상기 적어도 하나의 프로세서는:
L개의 탐색 공간 세트들에 대한 제2 정보를 송신하고,
제1 DM-RS(demodulation reference signal) 구조 및 제2 DM-RS 구조를 결정하고,
상기 제1 DM-RS 구조에 따른 상기 L개의 탐색 공간 세트들 중 임의의 탐색 공간 세트에 따라 임의의 PDCCH를 송신하고, 및
상기 제2 DM-RS 구조에 따른 상기 N개의 탐색 공간 세트들 중 임의의 탐색 공간 세트에 따라 임의의 PDCCH를 송신하도록 더 구성되는, BS.
- 사용자 단말(UE)에 의해 수행되는 방법으로서,
N개의 탐색 공간 세트들에 대한 제1 정보를 수신하는 단계, 상기 N개의 탐색 공간 세트들 각각에 대해, 상기 제1 정보는:
인덱스, 탐색 공간 세트들이 각자의 인덱스들의 오름차순으로 인덱싱되고;
주기성, 상기 N개의 탐색 공간 세트들 모두에 대해 상기 주기성이 동일하고; 및
상기 N개의 탐색 공간 세트들이 PDCCH(physical downlink control channel)들의 수신들을 위해 링크되어 있다는 지시를 포함하고, 상기 PDCCH들은 동일한 정보를 제공하고;
상기 주기성에 따라 한 주기 내의 M개의 슬롯들에서 N번의 PDCCH 수신 기회들을 결정하는 단계, 상기 N번의 PDCCH 수신 기회들 중 n 번째 PDCCH 수신 기회는 상기 N개의 탐색 공간 세트들 중 n 번째 탐색 공간 세트에 따르고; 및
상기 N번의 PDCCH 수신 기회들에서 N개의 PDCCH들을 수신하는 단계를 포함하는, 방법.
- 제14항에 있어서,
상기 N개의 PDCCH들 중 한 PDCCH의 제1 CCE(control channel element)에 기초하여 HARQ-ACK(hybrid automatic repeat request acknowledgement) 정보를 갖는 PUCCH(physical uplink control channel)의 송신을 위한 자원을 결정하는 단계를 더 포함하며,
상기 PDCCH는 상기 N번의 PDCCH 수신 기회들 중 첫 번째 PDCCH 수신 기회에서 수신되고, 및
상기 N번의 PDCCH 수신 기회들은 대응하는 탐색 공간 세트들의 오름차순으로 인덱싱되는, 방법.
Applications Claiming Priority (5)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US202163158195P | 2021-03-08 | 2021-03-08 | |
US63/158,195 | 2021-03-08 | ||
US17/653,268 US12089080B2 (en) | 2021-03-08 | 2022-03-02 | Method and apparatus for PDCCH reliability enhancements |
US17/653,268 | 2022-03-02 | ||
PCT/KR2022/003246 WO2022191568A1 (en) | 2021-03-08 | 2022-03-08 | Method and apparatus for pdcch reliability enhancements in wireless communication system |
Publications (1)
Publication Number | Publication Date |
---|---|
KR20230155546A true KR20230155546A (ko) | 2023-11-10 |
Family
ID=83194277
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020237034418A KR20230155546A (ko) | 2021-03-08 | 2022-03-08 | 무선 통신 시스템에서 pdcch 신뢰성 향상을 위한 방법 및 장치 |
Country Status (4)
Country | Link |
---|---|
US (1) | US12089080B2 (ko) |
EP (1) | EP4302551A4 (ko) |
KR (1) | KR20230155546A (ko) |
WO (1) | WO2022191568A1 (ko) |
Families Citing this family (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20220312454A1 (en) * | 2021-03-24 | 2022-09-29 | Qualcomm Incorporated | User equipment processing time for physical downlink shared channel scheduled using downlink control information repetition |
US12069681B2 (en) * | 2021-08-19 | 2024-08-20 | Qualcomm Incorporated | Techniques for unified physical downlink control channel configurations |
US20230100953A1 (en) * | 2021-09-30 | 2023-03-30 | Qualcomm Incorporated | Flexible slot group for multiple slot control channel monitoring |
Family Cites Families (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US10432441B2 (en) | 2017-02-06 | 2019-10-01 | Samsung Electronics Co., Ltd. | Transmission structures and formats for DL control channels |
US10582486B2 (en) | 2017-09-22 | 2020-03-03 | Samsung Electronics Co., Ltd. | Method and apparatus for control resource set configuration for common control |
KR102334470B1 (ko) * | 2018-01-18 | 2021-12-03 | 아서스테크 컴퓨터 인코포레이션 | 무선 통신 시스템에서 제어 리소스 세트 구성을 제공하는 장치 및 방법 |
US11297674B2 (en) * | 2018-02-14 | 2022-04-05 | Samsung Electronics Co., Ltd. | Method and apparatus for power savings at a user equipment |
CN110167036B (zh) * | 2018-02-14 | 2022-05-24 | 华硕电脑股份有限公司 | 无线通信考虑波束故障恢复的监听控制资源的方法和设备 |
US10652826B2 (en) * | 2018-03-23 | 2020-05-12 | Samsung Electronics Co., Ltd. | Method and apparatus for power saving signal design in NR |
WO2022141212A1 (en) * | 2020-12-30 | 2022-07-07 | Lenovo (Beijing) Limited | Methods and apparatus of restriction on linked epdcch candidates for epdcch soft combining |
EP4278532A1 (en) * | 2021-01-15 | 2023-11-22 | Telefonaktiebolaget LM Ericsson (publ) | Systems and methods for linking pdcch candidates |
-
2022
- 2022-03-02 US US17/653,268 patent/US12089080B2/en active Active
- 2022-03-08 KR KR1020237034418A patent/KR20230155546A/ko unknown
- 2022-03-08 WO PCT/KR2022/003246 patent/WO2022191568A1/en active Application Filing
- 2022-03-08 EP EP22767464.5A patent/EP4302551A4/en active Pending
Also Published As
Publication number | Publication date |
---|---|
US20220295320A1 (en) | 2022-09-15 |
US12089080B2 (en) | 2024-09-10 |
EP4302551A1 (en) | 2024-01-10 |
EP4302551A4 (en) | 2024-08-28 |
WO2022191568A1 (en) | 2022-09-15 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR20230069091A (ko) | 제어 오버헤드가 감소된 다중 셀 스케줄링 | |
KR20230155546A (ko) | 무선 통신 시스템에서 pdcch 신뢰성 향상을 위한 방법 및 장치 | |
KR20240019158A (ko) | 무선 통신 시스템에서 제어 정보를 송수신하기 위한 방법 및 장치 | |
CN117716773A (zh) | 基于交织的侧链路资源池的方法及装置 | |
CN115462156A (zh) | 无线通信系统中动态下行链路多波束操作的方法和装置 | |
KR20230152031A (ko) | 초기 접속 중 상향링크 채널을 위한 자원 선택 | |
KR20230157291A (ko) | 무선 통신 시스템을 위한 스케줄링 향상 | |
CN115336190A (zh) | 用于多波束下行链路和上行链路无线系统的方法和装置 | |
KR20240022444A (ko) | 다수의 물리 하향링크 제어 채널을 통한 스케줄링 | |
KR20230157317A (ko) | 셀 간 시스템에서 하향링크 채널 수신 방법 및 장치 | |
KR20230157350A (ko) | Pdcch 모니터링 능력의 스위칭을 위한 방법 및 장치 | |
KR20230157941A (ko) | 사이드링크 통신을 위한 센싱 동작들을 위한 사용자장비 및 그 동작 방법 | |
KR20230174275A (ko) | 주파수 호핑을 이용한 업링크 채널의 송신 | |
KR20230128536A (ko) | 다중 안테나 패널을 통한 수신이 가능한 ue를 스케줄링하기위한 방법 및 장치 | |
CN118402187A (zh) | 在统一tci框架下进行波束故障检测、请求和恢复的方法和装置 | |
CN117044357A (zh) | 用于在无线通信系统中发送下行链路数据作为重复的下行链路控制信息的方法和设备 | |
KR20230151992A (ko) | 상향링크 송신을 위한 셀 선택 | |
KR20230158513A (ko) | 상향링크 채널의 반복 전송 | |
KR20230151018A (ko) | 다중 슬롯에 걸친 스팬 패턴 반복을 위한 방법 및 장치 | |
KR20230156717A (ko) | 비주기적 csi 측정과 보고 방법 및 장치 | |
US20230199789A1 (en) | Method for determining cell parameters by terminal | |
CN118592078A (zh) | 用于无线通信系统中的控制资源集的波束指示的方法和装置 | |
KR20230141795A (ko) | 다중 슬롯당 물리적 다운링크 제어 채널 모니터링 방법및 장치 | |
KR20240015098A (ko) | 무선 통신 시스템에서 단말, 기지국 및 이에 의해 수행되는 방법 | |
KR20230142508A (ko) | 더 높은 주파수 범위에 대한 pdcch 개선 방법 및 장치 |