KR20230148889A - 표시 패널 및 이를 포함하는 표시 장치 - Google Patents
표시 패널 및 이를 포함하는 표시 장치 Download PDFInfo
- Publication number
- KR20230148889A KR20230148889A KR1020220047690A KR20220047690A KR20230148889A KR 20230148889 A KR20230148889 A KR 20230148889A KR 1020220047690 A KR1020220047690 A KR 1020220047690A KR 20220047690 A KR20220047690 A KR 20220047690A KR 20230148889 A KR20230148889 A KR 20230148889A
- Authority
- KR
- South Korea
- Prior art keywords
- electrode
- switching element
- display panel
- bias
- control
- Prior art date
Links
- 230000004913 activation Effects 0.000 claims description 40
- 239000003990 capacitor Substances 0.000 claims description 14
- 238000000034 method Methods 0.000 claims 4
- 238000010586 diagram Methods 0.000 description 30
- 230000000052 comparative effect Effects 0.000 description 9
- 229910021420 polycrystalline silicon Inorganic materials 0.000 description 8
- 229920005591 polysilicon Polymers 0.000 description 8
- 239000010409 thin film Substances 0.000 description 8
- 230000002093 peripheral effect Effects 0.000 description 7
- 230000003247 decreasing effect Effects 0.000 description 2
- 230000002779 inactivation Effects 0.000 description 2
- 230000004048 modification Effects 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
Images
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
- G09G3/3225—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
- G09G3/3233—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
- G09G3/3266—Details of drivers for scan electrodes
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
- G09G3/3225—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
- G09G3/3275—Details of drivers for data electrodes
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/04—Structural and physical details of display devices
- G09G2300/0421—Structural details of the set of electrodes
- G09G2300/0426—Layout of electrodes and connections
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/04—Structural and physical details of display devices
- G09G2300/0421—Structural details of the set of electrodes
- G09G2300/043—Compensation electrodes or other additional electrodes in matrix displays related to distortions or compensation signals, e.g. for modifying TFT threshold voltage in column driver
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/08—Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
- G09G2300/0809—Several active elements per pixel in active matrix panels
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/08—Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
- G09G2300/0809—Several active elements per pixel in active matrix panels
- G09G2300/0819—Several active elements per pixel in active matrix panels used for counteracting undesired variations, e.g. feedback or autozeroing
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/08—Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
- G09G2300/0809—Several active elements per pixel in active matrix panels
- G09G2300/0842—Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/08—Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
- G09G2300/0809—Several active elements per pixel in active matrix panels
- G09G2300/0842—Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
- G09G2300/0852—Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor being a dynamic memory with more than one capacitor
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/08—Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
- G09G2300/0809—Several active elements per pixel in active matrix panels
- G09G2300/0842—Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
- G09G2300/0861—Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor with additional control of the display period without amending the charge stored in a pixel memory, e.g. by means of additional select electrodes
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0243—Details of the generation of driving signals
- G09G2310/0251—Precharge or discharge of pixel before applying new pixel voltage
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
- G09G2310/0278—Details of driving circuits arranged to drive both scan and data electrodes
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/08—Details of timing specific for flat panels, other than clock recovery
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/02—Improving the quality of display appearance
- G09G2320/0233—Improving the luminance or brightness uniformity across the screen
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/02—Improving the quality of display appearance
- G09G2320/0247—Flicker reduction other than flicker reduction circuits used for single beam cathode-ray tubes
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2330/00—Aspects of power supply; Aspects of display protection and defect management
- G09G2330/02—Details of power systems and of start or stop of display operation
- G09G2330/028—Generation of voltages supplied to electrode drivers in a matrix display other than LCD
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
Abstract
표시 패널은 발광 소자, 구동 스위칭 소자, 바이어스 스위칭 소자 및 바이어스 제어 스위칭 소자를 포함한다. 구동 스위칭 소자는 발광 소자에 구동 전류를 인가한다. 바이어스 스위칭 소자는 구동 스위칭 소자의 제1 전극에 연결되어, 구동 스위칭 소자의 제1 전극에 바이어스 전압을 인가한다. 바이어스 제어 스위칭 소자는 바이어스 스위칭 소자의 제1 전극에 연결되어 바이어스 스위칭 소자의 제1 전극에 바이어스 전압을 인가한다.
Description
본 발명은 표시 패널 및 이를 포함하는 표시 장치에 관한 것으로, 바이어스 제어 스위칭 소자를 이용하여 어드레스 스캔 구간에서 구동 스위칭 소자의 바이어스 동작을 수행하지 않고 셀프 스캔 구간에서 상기 바이어스 동작을 수행하여 상기 어드레스 스캔 구간의 휘도와 상기 셀프 스캔 구간의 휘도의 편차를 감소시키는 표시 패널 및 이를 포함하는 표시 장치에 관한 것이다.
일반적으로, 표시 장치는 표시 패널 및 표시 패널 구동부를 포함한다. 상기 표시 패널은 복수의 게이트 라인들, 복수의 데이터 라인들, 복수의 에미션 라인들 및 복수의 픽셀들을 포함한다. 상기 표시 패널 구동부는 상기 복수의 게이트 라인들에 게이트 신호를 제공하는 게이트 구동부, 상기 데이터 라인들에 데이터 전압을 제공하는 데이터 구동부, 상기 에미션 라인들에 에미션 신호를 제공하는 에미션 구동부 및 상기 게이트 구동부, 상기 데이터 구동부 및 상기 에미션 구동부를 제어하는 구동 제어부를 포함한다.
상기 표시 패널이 저주파로 구동될 때, 상기 표시 패널의 구동 시퀀스는 어드레스 스캔 구간과 셀프 스캔 구간을 포함할 수 있다. 상기 어드레스 스캔 구간의 상기 표시 패널의 휘도와 상기 셀프 스캔 구간의 상기 표시 패널의 휘도의 편차가 발생할 수 있고, 상기 휘도 편차에 의해 플리커가 발생할 수 있다.
본 발명의 목적은 바이어스 제어 스위칭 소자를 이용하여 어드레스 스캔 구간에서 구동 스위칭 소자의 바이어스 동작을 수행하지 않고 셀프 스캔 구간에서 상기 바이어스 동작을 수행하여 상기 어드레스 스캔 구간의 휘도와 상기 셀프 스캔 구간의 휘도의 편차를 감소시키는 표시 패널을 제공하는 것이다.
본 발명의 목적은 상기 표시 패널을 포함하는 표시 장치를 제공하는 것이다.
상기한 본 발명의 목적을 실현하기 위한 일 실시예에 따른 표시 패널은 발광 소자, 구동 스위칭 소자, 바이어스 스위칭 소자 및 바이어스 제어 스위칭 소자를 포함한다. 상기 구동 스위칭 소자는 상기 발광 소자에 구동 전류를 인가한다. 상기 바이어스 스위칭 소자는 상기 구동 스위칭 소자의 제1 전극에 연결되어, 상기 구동 스위칭 소자의 상기 제1 전극에 바이어스 전압을 인가한다. 상기 바이어스 제어 스위칭 소자는 상기 바이어스 스위칭 소자의 제1 전극에 연결되어 상기 바이어스 스위칭 소자의 상기 제1 전극에 상기 바이어스 전압을 인가한다.
본 발명의 일 실시예에 있어서, 상기 표시 패널은 상기 발광 소자의 제1 전극에 연결되어, 상기 발광 소자의 상기 제1 전극에 발광 소자 초기화 전압을 인가하는 발광 소자 초기화 스위칭 소자를 더 포함할 수 있다.
본 발명의 일 실시예에 있어서, 상기 표시 패널은 상기 구동 스위칭 소자의 상기 제1 전극에 연결되어, 상기 구동 스위칭 소자의 상기 제1 전극에 데이터 전압을 인가하는 데이터 인가 스위칭 소자를 더 포함할 수 있다.
본 발명의 일 실시예에 있어서, 상기 표시 패널은 상기 구동 스위칭 소자의 제어 전극에 연결되어, 상기 구동 스위칭 소자의 상기 제어 전극에 초기화 전압을 인가하는 데이터 초기화 스위칭 소자를 더 포함할 수 있다.
본 발명의 일 실시예에 있어서, 상기 데이터 초기화 스위칭 소자는 데이터 초기화 게이트 신호가 인가되는 제어 전극, 제1 중간 노드에 연결되는 제1 전극 및 상기 구동 스위칭 소자의 상기 제어 전극에 연결되는 제2 전극을 포함하는 제1 데이터 초기화 트랜지스터 및 상기 데이터 초기화 게이트 신호가 인가되는 제어 전극, 상기 초기화 전압이 인가되는 제1 전극 및 상기 제1 중간 노드에 연결되는 제2 전극을 포함하는 제2 데이터 초기화 트랜지스터를 포함할 수 있다.
본 발명의 일 실시예에 있어서, 상기 표시 패널은 상기 구동 스위칭 소자의 제어 전극 및 상기 구동 스위칭 소자의 제2 전극에 연결되는 보상 스위칭 소자를 더 포함할 수 있다.
본 발명의 일 실시예에 있어서, 상기 보상 스위칭 소자는 보상 게이트 신호가 인가되는 제어 전극, 상기 구동 스위칭 소자의 상기 제어 전극에 연결되는 제1 전극 및 제2 중간 노드에 연결되는 제2 전극을 포함하는 제1 보상 트랜지스터 및 상기 보상 게이트 신호가 인가되는 제어 전극, 상기 제2 중간 노드에 연결되는 제1 전극 및 상기 구동 스위칭 소자의 상기 제2 전극에 연결되는 제2 전극을 포함하는 제2 보상 트랜지스터를 포함할 수 있다.
본 발명의 일 실시예에 있어서, 상기 표시 패널은 에미션 신호가 인가되는 제어 전극, 제1 전원 전압이 인가되는 제1 전극 및 상기 구동 스위칭 소자의 상기 제1 전극에 연결되는 제2 전극을 포함하는 제1 에미션 스위칭 소자 및 상기 에미션 신호가 인가되는 제어 전극, 상기 구동 스위칭 소자의 제2 전극에 연결되는 제1 전극 및 상기 발광 소자의 제1 전극에 연결되는 제2 전극을 포함하는 제2 에미션 스위칭 소자를 더 포함할 수 있다.
본 발명의 일 실시예에 있어서, 상기 표시 패널은 제1 전원 전압이 인가되는 제1 전극 및 상기 구동 스위칭 소자의 제어 전극에 연결되는 제1 스토리지 캐패시터를 더 포함할 수 있다.
본 발명의 일 실시예에 있어서, 상기 표시 패널은 제1 전원 전압이 인가되는 제1 전극 및 상기 구동 스위칭 소자의 상기 제1 전극에 연결되는 제2 스토리지 캐패시터를 더 포함할 수 있다.
본 발명의 일 실시예에 있어서, 상기 표시 패널의 픽셀은 상기 발광 소자, 상기 구동 스위칭 소자 및 상기 바이어스 스위칭 소자를 포함할 수 있다. 상기 바이어스 제어 스위칭 소자는 상기 표시 패널의 모든 픽셀들에 공통적으로 연결될 수 있다.
본 발명의 일 실시예에 있어서, 상기 표시 패널의 픽셀은 상기 발광 소자, 상기 구동 스위칭 소자 및 상기 바이어스 스위칭 소자를 포함할 수 있다. 상기 바이어스 제어 스위칭 소자는 상기 표시 패널의 픽셀 행 내의 픽셀들에 공통적으로 연결될 수 있다.
본 발명의 일 실시예에 있어서, 상기 표시 패널의 픽셀은 상기 발광 소자, 상기 구동 스위칭 소자, 상기 바이어스 스위칭 소자 및 상기 바이어스 제어 스위칭 소자를 포함할 수 있다.
본 발명의 일 실시예에 있어서, 상기 표시 패널은 상기 구동 스위칭 소자의 제어 전극에 연결되어, 상기 구동 스위칭 소자의 상기 제어 전극에 초기화 전압을 인가하는 데이터 초기화 스위칭 소자 및 상기 발광 소자의 제1 전극에 연결되어, 상기 발광 소자의 상기 제1 전극에 상기 초기화 전압을 인가하는 발광 소자 초기화 스위칭 소자를 더 포함할 수 있다.
본 발명의 일 실시예에 있어서, 상기 구동 스위칭 소자는 제어 전극, 상기 제1 전극 및 제2 전극을 포함할 수 있다. 상기 표시 패널의 구동 시퀀스는 상기 구동 스위칭 소자의 상기 제1 전극에 데이터 전압을 인가하고 상기 발광 소자가 발광하는 어드레스 스캔 구간 및 상기 구동 스위칭 소자의 상기 제1 전극에 상기 데이터 전압을 인가하지 않고 상기 발광 소자가 발광하는 셀프 스캔 구간을 포함할 수 있다. 상기 어드레스 스캔 구간에서 상기 바이어스 제어 스위칭 소자의 제어 전극에 인가되는 제어 신호는 비활성 레벨을 가질 수 있다. 상기 셀프 스캔 구간에서 상기 바이어스 제어 스위칭 소자의 상기 제어 전극에 인가되는 상기 제어 신호는 활성 레벨을 가질 수 있다.
본 발명의 일 실시예에 있어서, 상기 표시 패널은 데이터 인가 스위칭 소자, 제1 보상 트랜지스터, 제2 보상 트랜지스터, 제1 데이터 초기화 트랜지스터, 제2 데이터 초기화 트랜지스터, 제1 에미션 스위칭 소자, 제2 에미션 스위칭 소자, 발광 소자 초기화 스위칭 소자를 더 포함할 수 있다. 상기 구동 스위칭 소자는 제1 노드에 연결되는 제어 전극, 제2 노드에 연결되는 상기 제1 전극 및 제3 노드에 연결되는 제2 전극을 포함할 수 있다. 상기 데이터 인가 스위칭 소자는 데이터 기입 게이트 신호가 인가되는 제어 전극, 데이터 전압이 인가되는 제1 전극 및 상기 제2 노드에 연결되는 제2 전극을 포함할 수 있다. 상기 제1 보상 트랜지스터는 보상 게이트 신호가 인가되는 제어 전극, 상기 제1 노드에 연결되는 제1 전극 및 제2 중간 노드에 연결되는 제2 전극을 포함할 수 있다. 상기 제2 보상 트랜지스터는 상기 보상 게이트 신호가 인가되는 제어 전극, 상기 제2 중간 노드에 연결되는 제1 전극 및 상기 제3 노드에 연결되는 제2 전극을 포함할 수 있다. 상기 제1 데이터 초기화 트랜지스터는 데이터 초기화 게이트 신호가 인가되는 제어 전극, 제1 중간 노드에 연결되는 제1 전극 및 상기 제1 노드에 연결되는 제2 전극을 포함할 수 있다. 상기 제2 데이터 초기화 트랜지스터는 상기 데이터 초기화 게이트 신호가 인가되는 제어 전극, 초기화 전압이 인가되는 제1 전극 및 상기 제1 중간 노드에 연결되는 제2 전극을 포함할 수 있다. 상기 제1 에미션 스위칭 소자는 에미션 신호가 인가되는 제어 전극, 제1 전원 전압이 인가되는 제1 전극 및 상기 제2 노드에 연결되는 제2 전극을 포함할 수 있다. 상기 제2 에미션 스위칭 소자는 상기 에미션 신호가 인가되는 제어 전극, 상기 제3 노드에 연결되는 제1 전극 및 상기 발광 소자의 제1 전극에 연결되는 제2 전극을 포함할 수 있다. 상기 발광 소자 초기화 스위칭 소자는 바이어스 게이트 신호가 인가되는 제어 전극, 발광 소자 초기화 전압이 인가되는 제1 전극 및 상기 발광 소자의 상기 제1 전극에 연결되는 제2 전극을 포함할 수 있다. 상기 바이어스 스위칭 소자는 상기 바이어스 게이트 신호가 인가되는 제어 전극, 제4 노드에 연결되는 제1 전극 및 상기 제2 노드에 연결되는 제2 전극을 포함할 수 있다. 상기 바이어스 제어 스위칭 소자는 바이어스 제어 게이트 신호가 인가되는 제어 전극, 바이어스 전압이 인가되는 제1 전극 및 상기 제4 노드에 연결되는 제2 전극을 포함할 수 있다.
본 발명의 일 실시예에 있어서, 상기 표시 패널의 구동 시퀀스는 상기 구동 스위칭 소자의 상기 제1 전극에 데이터 전압을 인가하고 상기 발광 소자가 발광하는 어드레스 스캔 구간 및 상기 구동 스위칭 소자의 상기 제1 전극에 상기 데이터 전압을 인가하지 않고 상기 발광 소자가 발광하는 셀프 스캔 구간을 포함할 수 있다. 상기 어드레스 스캔 구간 내에서 상기 데이터 초기화 게이트 신호는 활성화 펄스를 갖고, 상기 데이터 기입 게이트 신호는 활성화 펄스를 가지며, 상기 보상 게이트 신호는 활성화 펄스를 갖고, 상기 바이어스 게이트 신호는 활성화 펄스를 가지며, 상기 바이어스 제어 게이트 신호는 비활성 레벨을 유지할 수 있다.
본 발명의 일 실시예에 있어서, 상기 셀프 스캔 구간 내에서 상기 데이터 초기화 게이트 신호는 비활성 레벨을 유지하고, 상기 데이터 기입 게이트 신호는 비활성 레벨을 유지하며, 상기 보상 게이트 신호는 비활성 레벨을 유지하고, 상기 바이어스 게이트 신호는 활성화 펄스를 가지며, 상기 바이어스 제어 게이트 신호는 활성 레벨을 유지할 수 있다.
상기한 본 발명의 목적을 실현하기 위한 일 실시예에 따른 표시 장치는 표시 패널, 게이트 구동부, 데이터 구동부 및 에미션 구동부를 포함한다. 상기 표시 패널은 발광 소자, 상기 발광 소자에 구동 전류를 인가하는 구동 스위칭 소자, 상기 구동 스위칭 소자의 제1 전극에 연결되어, 상기 구동 스위칭 소자의 상기 제1 전극에 바이어스 전압을 인가하는 바이어스 스위칭 소자 및 상기 바이어스 스위칭 소자의 제1 전극에 연결되어 상기 바이어스 스위칭 소자의 상기 제1 전극에 상기 바이어스 전압을 인가하는 바이어스 제어 스위칭 소자를 포함한다.
본 발명의 일 실시예에 있어서, 상기 구동 스위칭 소자는 제어 전극, 상기 제1 전극 및 제2 전극을 포함할 수 있다. 상기 표시 패널의 구동 시퀀스는 상기 구동 스위칭 소자의 상기 제1 전극에 상기 데이터 전압을 인가하고 상기 발광 소자가 발광하는 어드레스 스캔 구간 및 상기 구동 스위칭 소자의 상기 제1 전극에 상기 데이터 전압을 인가하지 않고 상기 발광 소자가 발광하는 셀프 스캔 구간을 포함할 수 있다. 상기 어드레스 스캔 구간에서 상기 바이어스 제어 스위칭 소자의 제어 전극에 인가되는 제어 신호는 비활성 레벨을 가질 수 있다. 상기 셀프 스캔 구간에서 상기 바이어스 제어 스위칭 소자의 상기 제어 전극에 인가되는 상기 제어 신호는 활성 레벨을 가질 수 있다.
상기한 본 발명의 목적을 실현하기 위한 일 실시예에 따른 표시 패널은 제1 노드에 연결되는 제어 전극, 제2 노드에 연결되는 제1 전극 및 제3 노드에 연결되는 제2 전극을 포함하는 제1 트랜지스터, 데이터 기입 게이트 신호가 인가되는 제어 전극, 데이터 전압이 인가되는 제1 전극 및 상기 제2 노드에 연결되는 제2 전극을 포함하는 제2 트랜지스터, 보상 게이트 신호가 인가되는 제어 전극, 상기 제1 노드에 연결되는 제1 전극 및 제2 중간 노드에 연결되는 제2 전극을 포함하는 제3-1 트랜지스터, 상기 보상 게이트 신호가 인가되는 제어 전극, 상기 제2 중간 노드에 연결되는 제1 전극 및 상기 제3 노드에 연결되는 제2 전극을 포함하는 제3-2 트랜지스터, 데이터 초기화 게이트 신호가 인가되는 제어 전극, 제1 중간 노드에 연결되는 제1 전극 및 상기 제1 노드에 연결되는 제2 전극을 포함하는 제4-1 트랜지스터, 상기 데이터 초기화 게이트 신호가 인가되는 제어 전극, 초기화 전압이 인가되는 제1 전극 및 상기 제1 중간 노드에 연결되는 제2 전극을 포함하는 제4-2 트랜지스터, 에미션 신호가 인가되는 제어 전극, 제1 전원 전압이 인가되는 제1 전극 및 상기 제2 노드에 연결되는 제2 전극을 포함하는 제5 트랜지스터, 상기 에미션 신호가 인가되는 제어 전극, 상기 제3 노드에 연결되는 제1 전극 및 발광 소자의 제1 전극에 연결되는 제2 전극을 포함하는 제6 트랜지스터, 바이어스 게이트 신호가 인가되는 제어 전극, 발광 소자 초기화 전압이 인가되는 제1 전극 및 상기 발광 소자의 상기 제1 전극에 연결되는 제2 전극을 포함하는 제7 트랜지스터, 상기 바이어스 게이트 신호가 인가되는 제어 전극, 제4 노드에 연결되는 제1 전극 및 상기 제2 노드에 연결되는 제2 전극을 포함하는 제8 트랜지스터, 바이어스 제어 게이트 신호가 인가되는 제어 전극, 바이어스 전압이 인가되는 제1 전극 및 상기 제4 노드에 연결되는 제2 전극을 포함하는 제9 트랜지스터 및 상기 제6 트랜지스터의 상기 제2 전극에 연결되는 상기 제1 전극 및 제2 전원 전압이 인가되는 제2 전극을 포함하는 상기 발광 소자를 포함한다.
본 발명의 일 실시예에 있어서, 상기 표시 패널은 상기 제1 전원 전압이 인가되는 제1 전극 및 상기 제1 노드에 연결되는 제1 스토리지 캐패시터를 더 포함할 수 있다.
본 발명의 일 실시예에 있어서, 상기 표시 패널의 구동 시퀀스는 상기 구동 스위칭 소자의 상기 제1 전극에 상기 데이터 전압을 인가하고 상기 발광 소자가 발광하는 어드레스 스캔 구간 및 상기 구동 스위칭 소자의 상기 제1 전극에 상기 데이터 전압을 인가하지 않고 상기 발광 소자가 발광하는 셀프 스캔 구간을 포함할 수 있다. 상기 셀프 스캔 구간에서 상기 바이어스 제어 스위칭 소자의 상기 제어 전극에 인가되는 상기 제어 신호는 활성 레벨을 가질 수 있다.
본 발명의 일 실시예에 있어서, 상기 셀프 스캔 구간 내에서 상기 데이터 초기화 게이트 신호는 비활성 레벨을 유지하고, 상기 데이터 기입 게이트 신호는 비활성 레벨을 유지하며, 상기 보상 게이트 신호는 비활성 레벨을 유지하고, 상기 바이어스 게이트 신호는 활성화 펄스를 가지며, 상기 바이어스 제어 게이트 신호는 활성 레벨을 유지할 수 있다.
이와 같은 표시 패널 및 이를 포함하는 표시 장치에 따르면, 상기 표시 패널은 상기 바이어스 스위칭 소자에 직렬로 연결되는 상기 바이어스 제어 스위칭 소자를 포함할 수 있다. 상기 바이어스 제어 스위칭 소자는 상기 어드레스 스캔 구간에서 턴 오프되어 상기 구동 스위칭 소자의 바이어스 동작을 수행하지 않도록 제어하며, 상기 셀프 스캔 구간에서 턴 온되어 상기 구동 스위칭 소자의 상기 바이어스 동작을 수행하도록 제어할 수 있다. 따라서, 상기 어드레스 스캔 구간의 상기 표시 패널의 휘도와 상기 셀프 스캔 구간의 상기 표시 패널의 휘도의 편차를 감소시킬 수 있다. 결과적으로, 상기 어드레스 스캔 구간의 상기 표시 패널의 휘도와 상기 셀프 스캔 구간의 상기 표시 패널의 휘도의 편차에 따른 플리커 발생을 방지하여 상기 표시 패널의 표시 품질을 향상시킬 수 있다.
도 1은 본 발명의 일 실시예에 따른 표시 장치를 나타내는 블록도이다.
도 2는 도 1의 표시 패널을 나타내는 회로도이다.
도 3은 도 1의 표시 패널의 구동 주파수에 따른 구동 시퀀스를 나타내는 개념도이다.
도 4는 어드레스 스캔 구간에서 비교예의 표시 패널에 인가되는 입력 신호들의 일례를 나타내는 타이밍도이다.
도 5는 셀프 스캔 구간에서 비교예의 표시 패널에 인가되는 입력 신호들의 일례를 나타내는 타이밍도이다.
도 6은 어드레스 스캔 구간에서 비교예의 표시 패널의 휘도 및 셀프 스캔 구간에서 비교예의 표시 패널의 휘도의 일례를 나타내는 타이밍도이다.
도 7은 어드레스 스캔 구간에서 도 1의 표시 패널에 인가되는 입력 신호들의 일례를 나타내는 타이밍도이다.
도 8은 셀프 스캔 구간에서 도 1의 표시 패널에 인가되는 입력 신호들의 일례를 나타내는 타이밍도이다.
도 9는 어드레스 스캔 구간에서 도 1의 표시 패널의 휘도 및 셀프 스캔 구간에서 도 1의 표시 패널의 휘도의 일례를 나타내는 타이밍도이다.
도 10은 도 2의 바이어스 제어 스위칭 소자와 픽셀의 연결 관계를 나타내는 개념도이다.
도 11은 본 발명의 일 실시예에 따른 표시 패널의 바이어스 제어 스위칭 소자와 픽셀의 연결 관계를 나타내는 개념도이다.
도 12는 본 발명의 일 실시예에 따른 표시 패널의 픽셀을 나타내는 회로도이다.
도 13은 본 발명의 일 실시예에 따른 표시 패널을 나타내는 회로도이다.
도 14는 본 발명의 일 실시예에 따른 표시 패널을 나타내는 회로도이다.
도 15는 본 발명의 일 실시예에 따른 표시 패널을 나타내는 회로도이다.
도 2는 도 1의 표시 패널을 나타내는 회로도이다.
도 3은 도 1의 표시 패널의 구동 주파수에 따른 구동 시퀀스를 나타내는 개념도이다.
도 4는 어드레스 스캔 구간에서 비교예의 표시 패널에 인가되는 입력 신호들의 일례를 나타내는 타이밍도이다.
도 5는 셀프 스캔 구간에서 비교예의 표시 패널에 인가되는 입력 신호들의 일례를 나타내는 타이밍도이다.
도 6은 어드레스 스캔 구간에서 비교예의 표시 패널의 휘도 및 셀프 스캔 구간에서 비교예의 표시 패널의 휘도의 일례를 나타내는 타이밍도이다.
도 7은 어드레스 스캔 구간에서 도 1의 표시 패널에 인가되는 입력 신호들의 일례를 나타내는 타이밍도이다.
도 8은 셀프 스캔 구간에서 도 1의 표시 패널에 인가되는 입력 신호들의 일례를 나타내는 타이밍도이다.
도 9는 어드레스 스캔 구간에서 도 1의 표시 패널의 휘도 및 셀프 스캔 구간에서 도 1의 표시 패널의 휘도의 일례를 나타내는 타이밍도이다.
도 10은 도 2의 바이어스 제어 스위칭 소자와 픽셀의 연결 관계를 나타내는 개념도이다.
도 11은 본 발명의 일 실시예에 따른 표시 패널의 바이어스 제어 스위칭 소자와 픽셀의 연결 관계를 나타내는 개념도이다.
도 12는 본 발명의 일 실시예에 따른 표시 패널의 픽셀을 나타내는 회로도이다.
도 13은 본 발명의 일 실시예에 따른 표시 패널을 나타내는 회로도이다.
도 14는 본 발명의 일 실시예에 따른 표시 패널을 나타내는 회로도이다.
도 15는 본 발명의 일 실시예에 따른 표시 패널을 나타내는 회로도이다.
이하, 첨부한 도면들을 참조하여, 본 발명을 보다 상세하게 설명하고자 한다.
도 1은 본 발명의 일 실시예에 따른 표시 장치를 나타내는 블록도이다.
도 1을 참조하면, 상기 표시 장치는 표시 패널(100) 및 표시 패널 구동부를 포함한다. 상기 표시 패널 구동부는 구동 제어부(200), 게이트 구동부(300), 감마 기준 전압 생성부(400), 데이터 구동부(500) 및 에미션 구동부(600)를 포함한다.
상기 표시 패널(100)은 영상을 표시하는 표시부 및 상기 표시부에 이웃하여 배치되는 주변부를 포함한다.
상기 표시 패널(100)은 복수의 게이트 라인들(GWL, GIL, GCL, GBL), 복수의 데이터 라인들(DL), 복수의 에미션 라인들(EML) 및 상기 게이트 라인들(GWL, GIL, GCL, GBL), 상기 데이터 라인들(DL) 및 상기 에미션 라인들(EML) 각각에 전기적으로 연결된 복수의 픽셀들을 포함한다. 상기 게이트 라인들(GWL, GIL, GCL, GBL)은 제1 방향(D1)으로 연장되고, 상기 데이터 라인들(DL)은 상기 제1 방향(D1)과 교차하는 제2 방향(D2)으로 연장되며, 상기 에미션 라인들(EML)은 상기 제1 방향(D1)으로 연장된다.
상기 구동 제어부(200)는 외부의 장치로부터 입력 영상 데이터(IMG) 및 입력 제어 신호(CONT)를 수신한다. 예를 들어, 상기 입력 영상 데이터(IMG)는 적색 영상 데이터, 녹색 영상 데이터 및 청색 영상 데이터를 포함할 수 있다. 상기 입력 영상 데이터(IMG)는 백색 영상 데이터를 포함할 수 있다. 상기 입력 영상 데이터(IMG)는 마젠타색(magenta) 영상 데이터, 황색(yellow) 영상 데이터 및 시안색(cyan) 영상 데이터를 포함할 수 있다. 상기 입력 제어 신호(CONT)는 마스터 클럭 신호, 데이터 인에이블 신호를 포함할 수 있다. 상기 입력 제어 신호(CONT)는 수직 동기 신호 및 수평 동기 신호를 더 포함할 수 있다.
상기 구동 제어부(200)는 상기 입력 영상 데이터(IMG) 및 상기 입력 제어 신호(CONT)를 근거로 제1 제어 신호(CONT1), 제2 제어 신호(CONT2), 제3 제어 신호(CONT3), 제4 제어 신호(CONT4) 및 데이터 신호(DATA)를 생성한다.
상기 구동 제어부(200)는 상기 입력 제어 신호(CONT)를 근거로 상기 게이트 구동부(300)의 동작을 제어하기 위한 상기 제1 제어 신호(CONT1)를 생성하여 상기 게이트 구동부(300)에 출력한다. 상기 제1 제어 신호(CONT1)는 수직 개시 신호 및 게이트 클럭 신호를 포함할 수 있다.
상기 구동 제어부(200)는 상기 입력 제어 신호(CONT)를 근거로 상기 데이터 구동부(500)의 동작을 제어하기 위한 상기 제2 제어 신호(CONT2)를 생성하여 상기 데이터 구동부(500)에 출력한다. 상기 제2 제어 신호(CONT2)는 수평 개시 신호 및 로드 신호를 포함할 수 있다.
상기 구동 제어부(200)는 상기 입력 영상 데이터(IMG)를 근거로 데이터 신호(DATA)를 생성한다. 상기 구동 제어부(200)는 상기 데이터 신호(DATA)를 상기 데이터 구동부(500)에 출력한다.
상기 구동 제어부(200)는 상기 입력 제어 신호(CONT)를 근거로 상기 감마 기준 전압 생성부(400)의 동작을 제어하기 위한 상기 제3 제어 신호(CONT3)를 생성하여 상기 감마 기준 전압 생성부(400)에 출력한다.
상기 구동 제어부(200)는 상기 입력 제어 신호(CONT)를 근거로 상기 에미션 구동부(600)의 동작을 제어하기 위한 상기 제4 제어 신호(CONT4)를 생성하여 상기 에미션 구동부(600)에 출력한다.
상기 게이트 구동부(300)는 상기 구동 제어부(200)로부터 입력 받은 상기 제1 제어 신호(CONT1)에 응답하여 상기 게이트 라인들(GWL, GIL, GCL, GBL)을 구동하기 위한 게이트 신호들을 생성한다. 상기 게이트 구동부(300)는 상기 게이트 신호들을 상기 게이트 라인들(GWL, GIL, GCL, GBL)에 출력할 수 있다. 상기 게이트 신호들은 데이터 초기화 게이트 신호, 보상 게이트 신호, 데이터 기입 게이트 신호 및 바이어스 게이트 신호를 포함할 수 있다.
본 발명의 일 실시예에서, 상기 게이트 구동부(300)는 상기 표시 패널(100)의 상기 주변부에 집적될 수 있다. 본 발명의 일 실시예에서, 상기 게이트 구동부(300)는 상기 표시 패널(100)의 상기 주변부에 실장될 수 있다.
상기 감마 기준 전압 생성부(400)는 상기 구동 제어부(200)로부터 입력 받은 상기 제3 제어 신호(CONT3)에 응답하여 감마 기준 전압(VGREF)을 생성한다. 상기 감마 기준 전압 생성부(400)는 상기 감마 기준 전압(VGREF)을 상기 데이터 구동부(500)에 제공한다. 상기 감마 기준 전압(VGREF)은 각각의 데이터 신호(DATA)에 대응하는 값을 갖는다.
예를 들어, 상기 감마 기준 전압 생성부(400)는 상기 구동 제어부(200) 내에 배치되거나 상기 데이터 구동부(500) 내에 배치될 수 있다.
상기 데이터 구동부(500)는 상기 구동 제어부(200)로부터 상기 제2 제어 신호(CONT2) 및 상기 데이터 신호(DATA)를 입력 받고, 상기 감마 기준 전압 생성부(400)로부터 상기 감마 기준 전압(VGREF)을 입력 받는다. 상기 데이터 구동부(500)는 상기 데이터 신호(DATA)를 상기 감마 기준 전압(VGREF)을 이용하여 아날로그 형태의 데이터 전압으로 변환한다. 상기 데이터 구동부(500)는 상기 데이터 전압을 상기 데이터 라인(DL)에 출력한다.
본 발명의 일 실시예에서, 상기 데이터 구동부(500)는 상기 표시 패널(100)의 상기 주변부에 집적될 수 있다. 본 발명의 일 실시예에서, 상기 데이터 구동부(500)는 상기 표시 패널(100)의 상기 주변부에 실장될 수 있다.
상기 에미션 구동부(600)는 상기 구동 제어부(200)로부터 입력 받은 상기 제4 제어 신호(CONT4)에 응답하여 상기 에미션 라인들(EML)을 구동하기 위한 에미션 신호들을 생성한다. 상기 에미션 구동부(600)는 상기 에미션 신호들을 상기 에미션 라인들(EML)에 출력할 수 있다.
본 발명의 일 실시예에서, 상기 에미션 구동부(600)는 상기 표시 패널(100)의 상기 주변부에 집적될 수 있다. 본 발명의 일 실시예에서, 상기 에미션 구동부(600)는 상기 표시 패널(100)의 상기 주변부에 실장될 수 있다.
도 1에서는 설명의 편의 상, 상기 게이트 구동부(300)가 상기 표시 패널(100)의 제1 측에 배치되고 상기 에미션 구동부(600)가 상기 표시 패널(100)의 제2 측에 배치되는 것으로 도시하였으나, 본 발명은 이에 한정되지 않는다. 예를 들어, 상기 게이트 구동부(300) 및 상기 에미션 구동부(600)는 모두 상기 표시 패널(100)의 제1 측에 배치될 수 있다. 예를 들어, 상기 게이트 구동부(300) 및 상기 에미션 구동부(600)는 일체로 형성될 수도 있다.
도 2는 도 1의 표시 패널(100)을 나타내는 회로도이다.
도 1 및 도 2를 참조하면, 상기 표시 패널(100)은 발광 소자(EE), 구동 스위칭 소자(T1), 바이어스 스위칭 소자(T8) 및 바이어스 제어 스위칭 소자(T9)를 포함할 수 있다. 상기 구동 스위칭 소자(T1)는 상기 발광 소자(EE)에 구동 전류를 인가할 수 있다. 상기 바이어스 스위칭 소자(T8)는 상기 구동 스위칭 소자(T1)의 제1 전극(N2)에 연결되어, 상기 구동 스위칭 소자(T1)의 상기 제1 전극(N2)에 바이어스 전압(VBIAS)을 인가할 수 있다. 상기 바이어스 제어 스위칭 소자(T9)는 상기 바이어스 스위칭 소자(T8)의 제1 전극(N4)에 연결되어 상기 바이어스 스위칭 소자(T8)의 상기 제1 전극(N4)에 상기 바이어스 전압(VBIAS)을 인가할 수 있다.
예를 들어, 상기 발광 소자(EE)는 유기 발광 다이오드일 수 있다. 상기 표시 패널 구동부는 상기 유기 발광 다이오드를 구동하는 구동 회로일 수 있다. 이와는 달리, 상기 발광 소자(EE)는 무기 발광 다이오드일 수 있다. 상기 표시 패널 구동부는 상기 무기 발광 다이오드를 구동하는 구동 회로일 수 있다.
상기 바이어스 제어 스위칭 소자(T9)는 상기 구동 스위칭 소자(T1)의 바이어스 동작의 수행 여부를 결정할 수 있다. 상기 바이어스 제어 스위칭 소자(T9)가 턴 오프되면 상기 구동 스위칭 소자(T1)의 바이어스 동작은 수행되지 않는다. 반면, 상기 바이어스 제어 스위칭 소자(T9)가 턴 온되면 상기 구동 스위칭 소자(T1)의 바이어스 동작은 수행된다.
상기 표시 패널(100)은 상기 발광 소자(EE)의 제1 전극에 연결되어, 상기 발광 소자(EE)의 상기 제1 전극에 발광 소자 초기화 전압(AINT)을 인가하는 발광 소자 초기화 스위칭 소자(T7)를 더 포함할 수 있다.
상기 표시 패널(100)은 상기 구동 스위칭 소자(T1)의 상기 제1 전극(N2)에 연결되어, 상기 구동 스위칭 소자(T1)의 상기 제1 전극(N2)에 상기 데이터 전압(VDATA)을 인가하는 데이터 인가 스위칭 소자(T2)를 더 포함할 수 있다.
상기 표시 패널(100)은 상기 구동 스위칭 소자(T1)의 제어 전극(N1)에 연결되어, 상기 구동 스위칭 소자(T1)의 상기 제어 전극(N1)에 초기화 전압(VINT)을 인가하는 데이터 초기화 스위칭 소자(T4-1, T4-2)를 더 포함할 수 있다.
본 실시예에서, 상기 데이터 초기화 스위칭 소자는 직렬로 연결되는 2개의 트랜지스터(T4-1, T4-2)를 포함할 수 있다. 예를 들어, 상기 데이터 초기화 스위칭 소자는 데이터 초기화 게이트 신호(GI)가 인가되는 제어 전극, 제1 중간 노드(N6)에 연결되는 제1 전극 및 상기 구동 스위칭 소자(T1)의 상기 제어 전극(N1)에 연결되는 제2 전극을 포함하는 제1 데이터 초기화 트랜지스터(T4-1) 및 상기 데이터 초기화 게이트 신호(GI)가 인가되는 제어 전극, 상기 초기화 전압(VINT)이 인가되는 제1 전극 및 상기 제1 중간 노드(N6)에 연결되는 제2 전극을 포함하는 제2 데이터 초기화 트랜지스터(T4-2)를 포함할 수 있다.
상기 데이터 초기화 스위칭 소자를 직렬로 연결되는 2개의 트랜지스터(T4-1, T4-2)로 구성하는 경우, 상기 구동 스위칭 소자(T1)의 제어 전극(N1)에 인가되어 스토리지 캐패시터(CST)에 저장되는 상기 데이터 전압(VDATA)의 레벨이 전류 리키지에 의해 감소하는 것을 방지할 수 있다.
상기 표시 패널(100)은 상기 구동 스위칭 소자(T1)의 상기 제어 전극(N1) 및 상기 구동 스위칭 소자(T1)의 제2 전극(N3)에 연결되는 보상 스위칭 소자(T3-1, T3-2)를 더 포함할 수 있다.
본 실시예에서, 상기 보상 스위칭 소자는 직렬로 연결되는 2개의 트랜지스터(T3-1, T3-2)를 포함할 수 있다. 예를 들어, 상기 보상 스위칭 소자는 보상 게이트 신호(GC)가 인가되는 제어 전극, 상기 구동 스위칭 소자(T1)의 상기 제어 전극(N1)에 연결되는 제1 전극 및 제2 중간 노드(N5)에 연결되는 제2 전극을 포함하는 제1 보상 트랜지스터(T3-1) 및 상기 보상 게이트 신호(GC)가 인가되는 제어 전극, 상기 제2 중간 노드(N5)에 연결되는 제1 전극 및 상기 구동 스위칭 소자(T1)의 상기 제2 전극(N3)에 연결되는 제2 전극을 포함하는 제2 보상 트랜지스터(T3-2)를 포함할 수 있다.
상기 보상 스위칭 소자를 직렬로 연결되는 2개의 트랜지스터(T3-1, T3-2)로 구성하는 경우, 상기 구동 스위칭 소자(T1)의 제어 전극(N1)에 인가되어 스토리지 캐패시터(CST)에 저장되는 상기 데이터 전압(VDATA)의 레벨이 전류 리키지에 의해 감소하는 것을 방지할 수 있다.
상기 표시 패널(100)은 상기 에미션 신호(EM)가 인가되는 제어 전극, 제1 전원 전압(ELVDD)이 인가되는 제1 전극 및 상기 구동 스위칭 소자(T1)의 상기 제1 전극(N2)에 연결되는 제2 전극을 포함하는 제1 에미션 스위칭 소자(T5) 및 상기 에미션 신호(EM)가 인가되는 제어 전극, 상기 구동 스위칭 소자(T1)의 상기 제2 전극(N3)에 연결되는 제1 전극 및 상기 발광 소자(EE)의 상기 제1 전극에 연결되는 제2 전극을 포함하는 제2 에미션 스위칭 소자(T6)를 더 포함할 수 있다.
상기 표시 패널(100)은 상기 제1 전원 전압(ELVDD)이 인가되는 제1 전극 및 상기 구동 스위칭 소자(T1)의 상기 제어 전극(N1)에 연결되는 제1 스토리지 캐패시터(CST)를 더 포함할 수 있다. 상기 제1 스토리지 캐패시터(CST)는 상기 구동 스위칭 소자(T1)의 상기 제어 전극(N1)에 인가되는 상기 데이터 전압(VDATA)의 레벨을 유지할 수 있다.
본 실시예에서, 상기 표시 패널(100)은 상기 제1 전원 전압(ELVDD)이 인가되는 제1 전극 및 상기 구동 스위칭 소자(T1)의 상기 제1 전극(N2)에 연결되는 제2 스토리지 캐패시터(CSE)를 더 포함할 수 있다. 상기 제2 스토리지 캐패시터(CSE)는 상기 구동 스위칭 소자(T1)의 상기 제1 전극(N2)을 안정화할 수 있다.
상기 발광 소자(EE)의 제2 전극에는 제2 전원 전압(ELVSS)이 인가될 수 있다. 예를 들어, 상기 제1 전원 전압(ELVDD)은 하이 전원 전압이고, 상기 제2 전원 전압(ELVSS)은 로우 전원 전압일 수 있다.
상기 표시 패널(100)의 스위칭 소자들의 연결 관계를 좀 더 구체적으로 설명하면, 상기 구동 스위칭 소자(T1)는 제1 노드(N1)에 연결되는 제어 전극, 제2 노드(N2)에 연결되는 상기 제1 전극 및 제3 노드(N3)에 연결되는 제2 전극을 포함할 수 있다. 예를 들어, 상기 구동 스위칭 소자(T1)는 P형 트랜지스터일 수 있다. 예를 들어, 상기 구동 스위칭 소자(T1)는 LTPS (low temperature polysilicon) 박막 트랜지스터일 수 있다.
상기 데이터 인가 스위칭 소자(T2)는 상기 데이터 기입 게이트 신호(GW)가 인가되는 제어 전극, 상기 데이터 전압(VDATA)이 인가되는 제1 전극 및 상기 제2 노드(N2)에 연결되는 제2 전극을 포함할 수 있다. 예를 들어, 상기 데이터 인가 스위칭 소자(T2)는 P형 트랜지스터일 수 있다. 예를 들어, 상기 데이터 인가 스위칭 소자(T2)는 LTPS (low temperature polysilicon) 박막 트랜지스터일 수 있다.
예를 들어, 상기 제1 보상 트랜지스터(T3-1) 및 상기 제2 보상 트랜지스터(T3-2)는 P형 트랜지스터일 수 있다. 예를 들어, 상기 제1 보상 트랜지스터(T3-1) 및 상기 제2 보상 트랜지스터(T3-2)는 LTPS (low temperature polysilicon) 박막 트랜지스터일 수 있다.
예를 들어, 상기 제1 데이터 초기화 트랜지스터(T4-1) 및 상기 제2 데이터 초기화 트랜지스터(T4-2)는 P형 트랜지스터일 수 있다. 예를 들어, 상기 제1 데이터 초기화 트랜지스터(T4-1) 및 상기 제2 데이터 초기화 트랜지스터(T4-2)는 LTPS (low temperature polysilicon) 박막 트랜지스터일 수 있다.
예를 들어, 상기 제1 에미션 스위칭 소자(T5) 및 상기 제2 에미션 스위칭 소자(T6)는 P형 트랜지스터일 수 있다. 예를 들어, 상기 제1 에미션 스위칭 소자(T5) 및 상기 제2 에미션 스위칭 소자(T6)는 LTPS (low temperature polysilicon) 박막 트랜지스터일 수 있다.
상기 발광 소자 초기화 스위칭 소자(T7)는 상기 바이어스 게이트 신호(GB)가 인가되는 제어 전극, 상기 발광 소자 초기화 전압(AINT)이 인가되는 제1 전극 및 상기 발광 소자(EE)의 상기 제1 전극에 연결되는 제2 전극을 포함할 수 있다. 예를 들어, 상기 발광 소자 초기화 스위칭 소자(T7)는 P형 트랜지스터일 수 있다. 예를 들어, 상기 발광 소자 초기화 스위칭 소자(T7)는 LTPS (low temperature polysilicon) 박막 트랜지스터일 수 있다.
상기 바이어스 스위칭 소자(T8)는 상기 바이어스 게이트 신호(GB)가 인가되는 제어 전극, 제4 노드(N4)에 연결되는 제1 전극 및 상기 제2 노드(N2)에 연결되는 제2 전극을 포함할 수 있다. 예를 들어, 상기 바이어스 스위칭 소자(T8)는 P형 트랜지스터일 수 있다. 예를 들어, 상기 바이어스 스위칭 소자(T8)는 LTPS (low temperature polysilicon) 박막 트랜지스터일 수 있다.
상기 바이어스 제어 스위칭 소자(T9)는 바이어스 제어 게이트 신호(OG)가 인가되는 제어 전극, 상기 바이어스 전압(VBIAS)이 인가되는 제1 전극 및 상기 제4 노드(N4)에 연결되는 제2 전극을 포함할 수 있다. 예를 들어, 상기 바이어스 제어 스위칭 소자(T9)는 P형 트랜지스터일 수 있다. 예를 들어, 상기 바이어스 제어 스위칭 소자(T9)는 LTPS (low temperature polysilicon) 박막 트랜지스터일 수 있다.
상기 구동 스위칭 소자(T1)는 제1 트랜지스터로 명명할 수 있고, 상기 데이터 인가 스위칭 소자(T2)는 제2 트랜지스터로 명명할 수 있으며, 상기 제1 보상 트랜지스터(T3-1)는 제3-1 트랜지스터로 명명할 수 있고, 상기 제2 보상 트랜지스터(T3-2)는 제3-2 트랜지스터로 명명할 수 있으며, 상기 제1 데이터 초기화 트랜지스터(T4-1)는 제4-1 트랜지스터로 명명할 수 있고, 상기 제2 데이터 초기화 트랜지스터(T4-2)는 제4-2 트랜지스터로 명명할 수 있으며, 상기 제1 에미션 스위칭 소자(T5)는 제5 트랜지스터로 명명할 수 있고, 상기 제2 에미션 스위칭 소자(T6)는 제6 트랜지스터로 명명할 수 있으며, 상기 발광 소자 초기화 스위칭 소자(T7)는 제7 트랜지스터로 명명할 수 있고, 상기 바이어스 스위칭 소자(T8)는 제8 트랜지스터로 명명할 수 있으며, 상기 바이어스 제어 스위칭 소자(T9)는 제9 트랜지스터로 명명할 수 있다.
도 3은 도 1의 표시 패널(100)의 구동 주파수에 따른 구동 시퀀스를 나타내는 개념도이다.
도 1 내지 도 3을 참조하면, 상기 표시 패널(100)은 저주파 구동될 수 있다. 상기 표시 패널(100)은 가변 주파수로 구동될 수 있다. 예를 들어, 상기 표시 패널(100)이 동영상을 표시할 때, 상기 표시 패널(100)은 상대적으로 높은 주파수로 구동될 수 있고, 상기 표시 패널(100)이 정지 영상을 표시할 때, 상기 표시 패널(100)은 상대적으로 낮은 주파수로 구동될 수 있다. 예를 들어, 상기 표시 패널(100)에 표시되는 영상의 플리커 발생 가능성이 높은 경우, 상기 표시 패널(100)은 상대적으로 높은 주파수로 구동될 수 있고, 상기 표시 패널(100)에 표시되는 영상의 플리커 발생 가능성이 낮은 경우, 상기 표시 패널(100)은 상대적으로 낮은 주파수로 구동될 수 있다.
도 3에서는 상기 표시 패널(100)의 최대 구동 주파수를 120Hz로 예시하였다. 그러나, 본 발명은 이에 한정되지 않는다.
상기 표시 패널(100)의 구동 시퀀스는 상기 구동 스위칭 소자(T1)의 상기 제1 전극에 상기 데이터 전압(VDATA)을 인가하고 상기 발광 소자(EE)가 발광하는 어드레스 스캔 구간(AS) 및 상기 구동 스위칭 소자(T1)의 상기 제1 전극에 상기 데이터 전압(VDATA)을 인가하지 않고 상기 발광 소자(EE)가 발광하는 셀프 스캔 구간(SS)을 포함할 수 있다. 상기 어드레스 스캔 구간(AS)에서 상기 데이터 인가 스위칭 소자(T2)는 턴 온되어 상기 구동 스위칭 소자(T1)의 상기 제1 전극에 상기 데이터 전압(VDATA)이 인가될 수 있고, 상기 셀프 스캔 구간(SS)에서 상기 데이터 인가 스위칭 소자(T2)는 턴 오프되어, 상기 구동 스위칭 소자(T1)의 상기 제1 전극에 상기 데이터 전압(VDATA)이 인가되지 않을 수 있다.
예를 들어, 상기 표시 패널(100)이 120Hz로 구동될 때, 제1 구간(P1) 내지 제8 구간(P8)은 어드레스 스캔 구간(AS)일 수 있다.
예를 들어, 상기 표시 패널(100)이 60Hz로 구동될 때, 어드레스 스캔 구간(AS)과 셀프 스캔 구간(SS)의 비율은 1:1일 수 있다. 예를 들어, 상기 표시 패널(100)이 60Hz로 구동될 때, 상기 제1 구간(P1), 상기 제3 구간(P3), 상기 제5 구간(P5) 및 상기 제7 구간(P7)은 상기 어드레스 스캔 구간(AS)이고, 상기 제2 구간(P2), 상기 제4 구간(P4), 상기 제6 구간(P6) 및 상기 제8 구간(P8)은 상기 셀프 스캔 구간(SS)일 수 있다.
예를 들어, 상기 표시 패널(100)이 30Hz로 구동될 때, 어드레스 스캔 구간(AS)과 셀프 스캔 구간(SS)의 비율은 1:3일 수 있다. 예를 들어, 상기 표시 패널(100)이 30Hz로 구동될 때, 상기 제1 구간(P1) 및 상기 제5 구간(P5)은 상기 어드레스 스캔 구간(AS)이고, 상기 제2 구간(P2), 상기 제3 구간(P3), 상기 제4 구간(P4), 상기 제6 구간(P6), 상기 제7 구간(P7) 및 상기 제8 구간(P8)은 상기 셀프 스캔 구간(SS)일 수 있다.
예를 들어, 상기 표시 패널(100)이 15Hz로 구동될 때, 어드레스 스캔 구간(AS)과 셀프 스캔 구간(SS)의 비율은 1:7일 수 있다. 예를 들어, 상기 표시 패널(100)이 15Hz로 구동될 때, 상기 제1 구간(P1)은 상기 어드레스 스캔 구간(AS)이고, 상기 제2 구간(P2), 상기 제3 구간(P3), 상기 제4 구간(P4), 상기 제5 구간(P5), 상기 제6 구간(P6), 상기 제7 구간(P7) 및 상기 제8 구간(P8)은 상기 셀프 스캔 구간(SS)일 수 있다.
도 4는 어드레스 스캔 구간(AS)에서 비교예의 표시 패널에 인가되는 입력 신호들(EM, GI, GW, GC, GB)의 일례를 나타내는 타이밍도이다. 도 5는 셀프 스캔 구간(SS)에서 비교예의 표시 패널에 인가되는 입력 신호들(EM, GI, GW, GC, GB)의 일례를 나타내는 타이밍도이다. 도 6은 어드레스 스캔 구간(AS)에서 비교예의 표시 패널의 휘도 및 셀프 스캔 구간(SS)에서 비교예의 표시 패널의 휘도의 일례를 나타내는 타이밍도이다.
도 4 내지 도 6의 비교예는 상기 표시 패널이 도 2와 같은 구조를 포함하되, 상기 바이어스 제어 스위칭 소자(T9)를 포함하지 않고, 상기 바이어스 스위칭 소자(T8)의 제1 전극에 상기 바이어스 전압(VBIAS)이 직접 인가되는 경우를 예시한다.
도 1 내지 도 6을 참조하면, 도 4의 상기 어드레스 스캔 구간(AS) 내에서 상기 데이터 초기화 게이트 신호(GI)는 활성화 펄스를 갖고, 상기 데이터 기입 게이트 신호(GW)는 활성화 펄스를 가지며, 상기 보상 게이트 신호(GC)는 활성화 펄스를 갖고, 상기 바이어스 게이트 신호(GB)는 활성화 펄스를 가질 수 있다. 여기서, 상기 활성화 펄스는 로우 레벨의 펄스일 수 있다.
상기 데이터 초기화 게이트 신호(GI)가 활성화 펄스를 가질 때, 상기 데이터 초기화 스위칭 소자(T4-1, T4-2)가 턴 온되어, 상기 구동 스위칭 소자(T1)의 상기 제어 전극(N1)에 상기 초기화 전압(VINT)이 인가될 수 있다.
상기 데이터 기입 게이트 신호(GW) 및 상기 보상 게이트 신호(GC)가 활성화 펄스를 가질 때, 상기 데이터 인가 스위칭 소자(T2) 및 상기 보상 스위칭 소자(T3-1, T3-2)가 턴 온되어, 상기 구동 스위칭 소자(T1)의 쓰레스홀드 전압이 보상된 상기 데이터 전압(VDATA)이 상기 구동 스위칭 소자(T1)의 상기 제어 전극(N1)에 기입될 수 있다.
상기 바이어스 게이트 신호(GB)가 활성화 펄스를 가질 때, 상기 발광 소자 초기화 스위칭 소자(T7)가 턴 온되어, 상기 발광 소자(EE)의 상기 제1 전극에 발광 소자 초기화 전압(AINT)이 인가될 수 있다. 또한, 상기 바이어스 게이트 신호(GB)가 활성화 펄스를 가질 때, 상기 바이어스 스위칭 소자(T8)가 턴 온되어, 상기 구동 스위칭 소자(T1)의 제1 전극(N2)에 상기 바이어스 전압(VBIAS)이 인가될 수 있다.
도 5의 상기 셀프 스캔 구간(SS) 내에서 상기 데이터 초기화 게이트 신호(GI)는 활성화 펄스를 갖지 않고 비활성 레벨을 유지하고, 상기 데이터 기입 게이트 신호(GW)는 활성화 펄스를 갖지 않고 비활성 레벨을 유지하며, 상기 보상 게이트 신호(GC)는 활성화 펄스를 갖지 않고 비활성 레벨을 유지하고, 상기 바이어스 게이트 신호(GB)만이 활성화 펄스를 가질 수 있다. 여기서, 상기 비활성 레벨은 하이 레벨이고, 상기 활성화 펄스는 로우 레벨의 펄스일 수 있다.
상기 셀프 스캔 구간(SS)에서는 상기 데이터 초기화 스위칭 소자(T4-1, T4-2)에 의한 데이터 초기화 동작 및 상기 데이터 인가 스위칭 소자(T2) 및 상기 보상 스위칭 소자(T3-1, T3-2)에 의한 데이터 기입 동작은 수행되지 않을 수 있다. 반면, 상기 발광 소자 초기화 스위칭 소자(T7)에 의한 발광 소자 초기화 동작 및 상기 바이어스 스위칭 소자(T8)에 의한 바이어스 동작은 수행될 수 있다.
도 4의 상기 어드레스 스캔 구간(AS)에서는 상기 데이터 초기화 스위칭 소자(T4-1, T4-2)에 의한 데이터 초기화 동작과 상기 바이어스 스위칭 소자(T8)에 의한 바이어스 동작이 모두 수행되나, 도 5의 상기 셀프 스캔 구간(SS)에서는 상기 데이터 초기화 스위칭 소자(T4-1, T4-2)에 의한 데이터 초기화 동작 없이 상기 바이어스 스위칭 소자(T8)에 의한 바이어스 동작만이 수행되게 된다. 이로 인해 상기 어드레스 스캔 구간(AS)과 상기 스캔 구간(SS)에서의 상기 구동 스위칭 소자(T1)의 동작에 차이가 발생하여, 도 6과 같이 상기 어드레스 스캔 구간(AS)의 상기 표시 패널(100)의 휘도와 상기 셀프 스캔 구간(SS)의 상기 표시 패널(100)의 휘도의 편차가 발생할 수 있다.
도 6의 A 부분에서 보듯이, 상기 어드레스 스캔 구간(AS)에서는 상기 표시 패널(100)의 휘도가 상대적으로 서서히 증가하는 반면, 도 6의 B 부분에서 보듯이, 상기 셀프 스캔 구간(SS)에서는 상기 표시 패널(100)의 휘도가 상대적으로 빠르게 증가할 수 있다.
도 7은 어드레스 스캔 구간(AS)에서 도 1의 표시 패널(100)에 인가되는 입력 신호들(EM, GI, GW, GC, GB, OG)의 일례를 나타내는 타이밍도이다. 도 8은 셀프 스캔 구간(SS)에서 도 1의 표시 패널(100)에 인가되는 입력 신호들(EM, GI, GW, GC, GB, OG)의 일례를 나타내는 타이밍도이다. 도 9는 어드레스 스캔 구간(AS)에서 도 1의 표시 패널(100)의 휘도 및 셀프 스캔 구간(SS)에서 도 1의 표시 패널(100)의 휘도의 일례를 나타내는 타이밍도이다.
도 7 내지 도 9의 실시예는 상기 표시 패널(100)이 도 2의 구조를 포함하는 경우를 예시한다. 즉, 도 4 내지 도 6의 비교예에 비해, 상기 표시 패널(100)은 상기 바이어스 스위칭 소자(T8)의 제1 전극(N4)에 연결되는 상기 바이어스 제어 스위칭 소자(T9)를 더 포함한다.
도 1 내지 도 9를 참조하면, 상기 어드레스 스캔 구간(AS)에서 상기 바이어스 제어 스위칭 소자(T9)의 제어 전극에 인가되는 제어 신호(OG)는 비활성 레벨을 가질 수 있다. 반면, 상기 셀프 스캔 구간(SS)에서 상기 바이어스 제어 스위칭 소자(T9)의 상기 제어 전극에 인가되는 상기 제어 신호(OG)는 활성 레벨을 가질 수 있다.
구체적으로 설명하면, 도 7의 상기 어드레스 스캔 구간(AS) 내에서 상기 데이터 초기화 게이트 신호(GI)는 활성화 펄스를 갖고, 상기 데이터 기입 게이트 신호(GW)는 활성화 펄스를 가지며, 상기 보상 게이트 신호(GC)는 활성화 펄스를 갖고, 상기 바이어스 게이트 신호(GB)는 활성화 펄스를 가질 수 있다. 또한, 상기 바이어스 제어 게이트 신호(OG)는 비활성 레벨을 유지할 수 있다. 여기서, 상기 비활성 레벨은 하이 레벨이고, 상기 활성화 펄스는 로우 레벨의 펄스일 수 있다.
도 8의 상기 셀프 스캔 구간(SS) 내에서 상기 데이터 초기화 게이트 신호(GI)는 활성화 펄스를 갖지 않고 비활성 레벨을 유지하고, 상기 데이터 기입 게이트 신호(GW)는 활성화 펄스를 갖지 않고 비활성 레벨을 유지하며, 상기 보상 게이트 신호(GC)는 활성화 펄스를 갖지 않고 비활성 레벨을 유지하고, 상기 바이어스 게이트 신호(GB)만이 활성화 펄스를 가질 수 있다. 상기 바이어스 제어 게이트 신호(OG)는 활성 레벨을 유지할 수 있다. 여기서, 상기 비활성 레벨은 하이 레벨이고, 상기 활성 레벨은 로우 레벨이며, 상기 활성화 펄스는 로우 레벨의 펄스일 수 있다.
본 실시예에서는 상기 바이어스 스위칭 소자(T8)에 직렬로 연결되는 상기 바이어스 제어 스위칭 소자(T9)가 상기 어드레스 스캔 구간(AS)에서 턴 오프되어 상기 구동 스위칭 소자(T1)의 바이어스 동작을 수행하지 않도록 제어하며, 상기 셀프 스캔 구간(SS)에서 턴 온되어 상기 구동 스위칭 소자(T1)의 상기 바이어스 동작을 수행하도록 제어할 수 있다.
본 실시예에서는 도 7의 상기 어드레스 스캔 구간(AS)에서 상기 데이터 초기화 스위칭 소자(T4-1, T4-2)에 의한 데이터 초기화 동작이 수행되고, 상기 바이어스 제어 스위칭 소자(T9)에 의해 상기 바이어스 스위칭 소자(T8)에 의한 바이어스 동작이 수행되지 않도록 제어된다.
본 실시예에서는 도 8의 상기 셀프 스캔 구간(SS)에서 상기 데이터 초기화 스위칭 소자(T4-1, T4-2)에 의한 데이터 초기화 동작이 수행되지 않는 반면, 상기 바이어스 제어 스위칭 소자(T9)에 의해 상기 바이어스 스위칭 소자(T8)에 의한 바이어스 동작이 수행되도록 제어된다.
상기 셀프 스캔 구간(SS)에서의 상기 바이어스 동작에 따른 상기 구동 스위칭 소자(T1)의 상태는 상기 어드레스 스캔 구간(AS)에서의 상기 데이터 초기화 동작에 따른 상기 구동 스위칭 소자(T1)의 상태와 유사하도록 제어될 수 있다.
따라서, 상기 셀프 스캔 구간(SS)에서의 상기 바이어스 동작과 상기 어드레스 스캔 구간(AS)에서의 상기 데이터 초기화 동작에 의해, 도 9와 같이 상기 어드레스 스캔 구간(AS)의 상기 표시 패널(100)의 휘도와 상기 셀프 스캔 구간(SS)의 상기 표시 패널(100)의 휘도의 편차가 제거될 수 있다.
도 9에서는 상기 어드레스 스캔 구간(AS)에서의 상기 표시 패널(100)의 휘도의 파형이 상기 셀프 스캔 구간(SS)에서의 상기 표시 패널(100)의 휘도의 파형과 거의 동일하게 형성될 수 있다.
도 10은 도 2의 바이어스 제어 스위칭 소자(T9)와 픽셀(PX)의 연결 관계를 나타내는 개념도이다.
도 1 내지 도 10을 참조하면, 본 실시예에서, 상기 표시 패널(100)의 픽셀(PX)은 상기 발광 소자(EE), 상기 구동 스위칭 소자(T1) 및 상기 바이어스 스위칭 소자(T8)를 포함할 수 있다. 반면, 상기 바이어스 제어 스위칭 소자(T9)는 상기 픽셀(PX)의 외부에 배치될 수 있다. 상기 바이어스 제어 스위칭 소자(T9)는 상기 표시 패널(100)의 표시부(AA)의 외부에 배치될 수 있다.
본 실시예에서, 상기 바이어스 제어 스위칭 소자(T9)는 상기 표시 패널(100)의 모든 픽셀들(PX)에 공통적으로 연결될 수 있다. 예를 들어, 본 실시예에서는 상기 표시 패널(100)은 1개의 상기 바이어스 제어 스위칭 소자(T9)를 포함할 수 있다.
상기 설명한 본 실시예에 따르면, 상기 표시 패널(100)은 상기 바이어스 스위칭 소자(T8)에 직렬로 연결되는 상기 바이어스 제어 스위칭 소자(T9)를 포함할 수 있다. 상기 바이어스 제어 스위칭 소자(T9)는 어드레스 스캔 구간(AS)에서 턴 오프되어 상기 구동 스위칭 소자(T1)의 바이어스 동작을 수행하지 않도록 제어하며, 상기 셀프 스캔 구간(SS)에서 턴 온되어 상기 구동 스위칭 소자(T1)의 상기 바이어스 동작을 수행하도록 제어할 수 있다. 따라서, 상기 어드레스 스캔 구간(AS)의 상기 표시 패널(100)의 휘도와 상기 셀프 스캔 구간(SS)의 상기 표시 패널(100)의 휘도의 편차를 감소시킬 수 있다. 결과적으로, 상기 어드레스 스캔 구간(AS)의 상기 표시 패널(100)의 휘도와 상기 셀프 스캔 구간(SS)의 상기 표시 패널(100)의 휘도의 편차에 따른 플리커 발생을 방지하여 상기 표시 패널(100)의 표시 품질을 향상시킬 수 있다.
도 11은 본 발명의 일 실시예에 따른 표시 패널(100)의 바이어스 제어 스위칭 소자(T91, T92, T93, …)와 픽셀(PX)의 연결 관계를 나타내는 개념도이다.
본 실시예에 따른 표시 장치는 바이어스 제어 스위칭 소자의 개수 및 상기 바이어스 제어 스위칭 소자(T91, T92, T93, …)와 픽셀(PX)의 연결 관계를 제외하면, 도 1 내지 도 3, 도 7 내지 도 10의 표시 장치와 실질적으로 동일하므로, 동일 또는 유사한 구성 요소에 대해서는 동일한 참조 번호를 사용하고, 중복되는 설명은 생략한다.
도 1 내지 도 3, 도 7 내지 도 9 및 도 11을 참조하면, 상기 표시 장치는 표시 패널(100) 및 표시 패널 구동부를 포함한다. 상기 표시 패널 구동부는 구동 제어부(200), 게이트 구동부(300), 감마 기준 전압 생성부(400), 데이터 구동부(500) 및 에미션 구동부(600)를 포함한다.
상기 표시 패널(100)은 발광 소자(EE), 구동 스위칭 소자(T1), 바이어스 스위칭 소자(T8) 및 바이어스 제어 스위칭 소자(T91, T92, T93, …)를 포함할 수 있다. 상기 구동 스위칭 소자(T1)는 상기 발광 소자(EE)에 구동 전류를 인가할 수 있다. 상기 바이어스 스위칭 소자(T8)는 상기 구동 스위칭 소자(T1)의 제1 전극(N2)에 연결되어, 상기 구동 스위칭 소자(T1)의 상기 제1 전극(N2)에 바이어스 전압(VBIAS)을 인가할 수 있다. 상기 바이어스 제어 스위칭 소자(T91, T92, T93, …)는 상기 바이어스 스위칭 소자(T8)의 제1 전극(N4)에 연결되어 상기 바이어스 스위칭 소자(T8)의 상기 제1 전극(N4)에 상기 바이어스 전압(VBIAS)을 인가할 수 있다.
본 실시예에서, 상기 표시 패널(100)의 픽셀(PX)은 상기 발광 소자(EE), 상기 구동 스위칭 소자(T1) 및 상기 바이어스 스위칭 소자(T8)를 포함할 수 있다. 반면, 상기 바이어스 제어 스위칭 소자(T91, T92, T93, …)는 상기 픽셀(PX)의 외부에 배치될 수 있다. 상기 바이어스 제어 스위칭 소자(T91, T92, T93, …)는 상기 표시 패널(100)의 표시부(AA)의 외부에 배치될 수 있다.
본 실시예에서, 상기 바이어스 제어 스위칭 소자(T91, T92, T93, …)는 상기 표시 패널(100)의 픽셀 행 내의 픽셀들에 공통적으로 연결될 수 있다. 예를 들어, 본 실시예에서는 상기 표시 패널(100)은 상기 픽셀 행의 개수에 대응하는 상기 바이어스 제어 스위칭 소자(T91, T92, T93, …)들을 포함할 수 있다.
도 11에서 보듯이, 예를 들어, 제1 픽셀 행에 이웃하여 배치되는 제1 바이어스 제어 스위칭 소자(T91)는 상기 제1 픽셀 행 내의 픽셀들에 공통적으로 연결될 수 있다. 예를 들어, 제2 픽셀 행에 이웃하여 배치되는 제2 바이어스 제어 스위칭 소자(T92)는 상기 제2 픽셀 행 내의 픽셀들에 공통적으로 연결될 수 있다. 예를 들어, 제3 픽셀 행에 이웃하여 배치되는 제3 바이어스 제어 스위칭 소자(T93)는 상기 제3 픽셀 행 내의 픽셀들에 공통적으로 연결될 수 있다.
상기 설명한 본 실시예에 따르면, 상기 표시 패널(100)은 상기 바이어스 스위칭 소자(T8)에 직렬로 연결되는 상기 바이어스 제어 스위칭 소자(T91, T92, T93, …)를 포함할 수 있다. 상기 바이어스 제어 스위칭 소자(T91, T92, T93, …)는 어드레스 스캔 구간(AS)에서 턴 오프되어 상기 구동 스위칭 소자(T1)의 바이어스 동작을 수행하지 않도록 제어하며, 상기 셀프 스캔 구간(SS)에서 턴 온되어 상기 구동 스위칭 소자(T1)의 상기 바이어스 동작을 수행하도록 제어할 수 있다. 따라서, 상기 어드레스 스캔 구간(AS)의 상기 표시 패널(100)의 휘도와 상기 셀프 스캔 구간(SS)의 상기 표시 패널(100)의 휘도의 편차를 감소시킬 수 있다. 결과적으로, 상기 어드레스 스캔 구간(AS)의 상기 표시 패널(100)의 휘도와 상기 셀프 스캔 구간(SS)의 상기 표시 패널(100)의 휘도의 편차에 따른 플리커 발생을 방지하여 상기 표시 패널(100)의 표시 품질을 향상시킬 수 있다.
도 12는 본 발명의 일 실시예에 따른 표시 패널(100)의 픽셀(PX)을 나타내는 회로도이다.
본 실시예에 따른 표시 장치는 바이어스 제어 스위칭 소자의 개수 및 상기 바이어스 제어 스위칭 소자(T9)와 픽셀(PX)의 연결 관계를 제외하면, 도 1 내지 도 3, 도 7 내지 도 10의 표시 장치와 실질적으로 동일하므로, 동일 또는 유사한 구성 요소에 대해서는 동일한 참조 번호를 사용하고, 중복되는 설명은 생략한다.
도 1 내지 도 3, 도 7 내지 도 9 및 도 12를 참조하면, 상기 표시 장치는 표시 패널(100) 및 표시 패널 구동부를 포함한다. 상기 표시 패널 구동부는 구동 제어부(200), 게이트 구동부(300), 감마 기준 전압 생성부(400), 데이터 구동부(500) 및 에미션 구동부(600)를 포함한다.
상기 표시 패널(100)은 발광 소자(EE), 구동 스위칭 소자(T1), 바이어스 스위칭 소자(T8) 및 바이어스 제어 스위칭 소자(T9)를 포함할 수 있다. 상기 구동 스위칭 소자(T1)는 상기 발광 소자(EE)에 구동 전류를 인가할 수 있다. 상기 바이어스 스위칭 소자(T8)는 상기 구동 스위칭 소자(T1)의 제1 전극(N2)에 연결되어, 상기 구동 스위칭 소자(T1)의 상기 제1 전극(N2)에 바이어스 전압(VBIAS)을 인가할 수 있다. 상기 바이어스 제어 스위칭 소자(T9)는 상기 바이어스 스위칭 소자(T8)의 제1 전극(N4)에 연결되어 상기 바이어스 스위칭 소자(T8)의 상기 제1 전극(N4)에 상기 바이어스 전압(VBIAS)을 인가할 수 있다.
본 실시예에서, 상기 표시 패널(100)의 픽셀(PX)은 상기 발광 소자(EE), 상기 구동 스위칭 소자(T1), 상기 바이어스 스위칭 소자(T8) 및 상기 바이어스 제어 스위칭 소자(T9)를 포함할 수 있다. 즉, 상기 바이어스 제어 스위칭 소자(T9)는 상기 표시 패널(100)의 각 픽셀(PX) 내에 배치될 수 있다.
예를 들어, 본 실시예에서는 상기 표시 패널(100)은 상기 픽셀의 개수에 대응하는 상기 바이어스 제어 스위칭 소자(T9)들을 포함할 수 있다.
상기 설명한 본 실시예에 따르면, 상기 표시 패널(100)은 상기 바이어스 스위칭 소자(T8)에 직렬로 연결되는 상기 바이어스 제어 스위칭 소자(T9)를 포함할 수 있다. 상기 바이어스 제어 스위칭 소자(T9)는 어드레스 스캔 구간(AS)에서 턴 오프되어 상기 구동 스위칭 소자(T1)의 바이어스 동작을 수행하지 않도록 제어하며, 상기 셀프 스캔 구간(SS)에서 턴 온되어 상기 구동 스위칭 소자(T1)의 상기 바이어스 동작을 수행하도록 제어할 수 있다. 따라서, 상기 어드레스 스캔 구간(AS)의 상기 표시 패널(100)의 휘도와 상기 셀프 스캔 구간(SS)의 상기 표시 패널(100)의 휘도의 편차를 감소시킬 수 있다. 결과적으로, 상기 어드레스 스캔 구간(AS)의 상기 표시 패널(100)의 휘도와 상기 셀프 스캔 구간(SS)의 상기 표시 패널(100)의 휘도의 편차에 따른 플리커 발생을 방지하여 상기 표시 패널(100)의 표시 품질을 향상시킬 수 있다.
도 13은 본 발명의 일 실시예에 따른 표시 패널(100)을 나타내는 회로도이다.
본 실시예에 따른 표시 장치는 표시 패널이 제2 스토리지 캐패시터(CSE)를 포함하지 않는 것을 제외하면, 도 1 내지 도 3, 도 7 내지 도 10의 표시 장치와 실질적으로 동일하므로, 동일 또는 유사한 구성 요소에 대해서는 동일한 참조 번호를 사용하고, 중복되는 설명은 생략한다.
도 1, 도 3, 도 7 내지 도 10 및 도 13을 참조하면, 상기 표시 장치는 표시 패널(100) 및 표시 패널 구동부를 포함한다. 상기 표시 패널 구동부는 구동 제어부(200), 게이트 구동부(300), 감마 기준 전압 생성부(400), 데이터 구동부(500) 및 에미션 구동부(600)를 포함한다.
상기 표시 패널(100)은 발광 소자(EE), 구동 스위칭 소자(T1), 바이어스 스위칭 소자(T8) 및 바이어스 제어 스위칭 소자(T9)를 포함할 수 있다. 상기 구동 스위칭 소자(T1)는 상기 발광 소자(EE)에 구동 전류를 인가할 수 있다. 상기 바이어스 스위칭 소자(T8)는 상기 구동 스위칭 소자(T1)의 제1 전극(N2)에 연결되어, 상기 구동 스위칭 소자(T1)의 상기 제1 전극(N2)에 바이어스 전압(VBIAS)을 인가할 수 있다. 상기 바이어스 제어 스위칭 소자(T9)는 상기 바이어스 스위칭 소자(T8)의 제1 전극(N4)에 연결되어 상기 바이어스 스위칭 소자(T8)의 상기 제1 전극(N4)에 상기 바이어스 전압(VBIAS)을 인가할 수 있다.
본 실시예에서, 상기 표시 패널(100)의 픽셀(PX)은 도 2와 달리, 상기 제2 스토리지 캐패시터(CSE)를 포함하지 않을 수 있다.
상기 설명한 본 실시예에 따르면, 상기 표시 패널(100)은 상기 바이어스 스위칭 소자(T8)에 직렬로 연결되는 상기 바이어스 제어 스위칭 소자(T9)를 포함할 수 있다. 상기 바이어스 제어 스위칭 소자(T9)는 어드레스 스캔 구간(AS)에서 턴 오프되어 상기 구동 스위칭 소자(T1)의 바이어스 동작을 수행하지 않도록 제어하며, 상기 셀프 스캔 구간(SS)에서 턴 온되어 상기 구동 스위칭 소자(T1)의 상기 바이어스 동작을 수행하도록 제어할 수 있다. 따라서, 상기 어드레스 스캔 구간(AS)의 상기 표시 패널(100)의 휘도와 상기 셀프 스캔 구간(SS)의 상기 표시 패널(100)의 휘도의 편차를 감소시킬 수 있다. 결과적으로, 상기 어드레스 스캔 구간(AS)의 상기 표시 패널(100)의 휘도와 상기 셀프 스캔 구간(SS)의 상기 표시 패널(100)의 휘도의 편차에 따른 플리커 발생을 방지하여 상기 표시 패널(100)의 표시 품질을 향상시킬 수 있다.
도 14는 본 발명의 일 실시예에 따른 표시 패널(100)을 나타내는 회로도이다.
본 실시예에 따른 표시 장치는 발광 소자 초기화 스위칭 소자의 제1 전극에 인가되는 전압을 제외하면, 도 1 내지 도 3, 도 7 내지 도 10의 표시 장치와 실질적으로 동일하므로, 동일 또는 유사한 구성 요소에 대해서는 동일한 참조 번호를 사용하고, 중복되는 설명은 생략한다.
도 1, 도 3, 도 7 내지 도 10 및 도 14를 참조하면, 상기 표시 장치는 표시 패널(100) 및 표시 패널 구동부를 포함한다. 상기 표시 패널 구동부는 구동 제어부(200), 게이트 구동부(300), 감마 기준 전압 생성부(400), 데이터 구동부(500) 및 에미션 구동부(600)를 포함한다.
상기 표시 패널(100)은 발광 소자(EE), 구동 스위칭 소자(T1), 바이어스 스위칭 소자(T8) 및 바이어스 제어 스위칭 소자(T9)를 포함할 수 있다. 상기 구동 스위칭 소자(T1)는 상기 발광 소자(EE)에 구동 전류를 인가할 수 있다. 상기 바이어스 스위칭 소자(T8)는 상기 구동 스위칭 소자(T1)의 제1 전극(N2)에 연결되어, 상기 구동 스위칭 소자(T1)의 상기 제1 전극(N2)에 바이어스 전압(VBIAS)을 인가할 수 있다. 상기 바이어스 제어 스위칭 소자(T9)는 상기 바이어스 스위칭 소자(T8)의 제1 전극(N4)에 연결되어 상기 바이어스 스위칭 소자(T8)의 상기 제1 전극(N4)에 상기 바이어스 전압(VBIAS)을 인가할 수 있다.
상기 표시 패널(100)은 상기 구동 스위칭 소자(T1)의 제어 전극(N1)에 연결되어, 상기 구동 스위칭 소자(T1)의 상기 제어 전극(N1)에 초기화 전압(VINT)을 인가하는 데이터 초기화 스위칭 소자(T4-1, T4-2) 및 상기 발광 소자(EE)의 제1 전극에 연결되어, 상기 발광 소자(T1)의 상기 제1 전극에 상기 초기화 전압(VINT)을 인가하는 발광 소자 초기화 스위칭 소자(T7)를 더 포함할 수 있다.
즉, 본 실시예에서, 상기 데이터 초기화 스위칭 소자(T4-1, T4-2)에 인가되는 데이터 초기화 전압(VINT)은 상기 발광 소자 초기화 스위칭 소자(T7)에 인가되는 발광 소자 초기화 전압(VINT)과 동일할 수 있다.
상기 설명한 본 실시예에 따르면, 상기 표시 패널(100)은 상기 바이어스 스위칭 소자(T8)에 직렬로 연결되는 상기 바이어스 제어 스위칭 소자(T9)를 포함할 수 있다. 상기 바이어스 제어 스위칭 소자(T9)는 어드레스 스캔 구간(AS)에서 턴 오프되어 상기 구동 스위칭 소자(T1)의 바이어스 동작을 수행하지 않도록 제어하며, 상기 셀프 스캔 구간(SS)에서 턴 온되어 상기 구동 스위칭 소자(T1)의 상기 바이어스 동작을 수행하도록 제어할 수 있다. 따라서, 상기 어드레스 스캔 구간(AS)의 상기 표시 패널(100)의 휘도와 상기 셀프 스캔 구간(SS)의 상기 표시 패널(100)의 휘도의 편차를 감소시킬 수 있다. 결과적으로, 상기 어드레스 스캔 구간(AS)의 상기 표시 패널(100)의 휘도와 상기 셀프 스캔 구간(SS)의 상기 표시 패널(100)의 휘도의 편차에 따른 플리커 발생을 방지하여 상기 표시 패널(100)의 표시 품질을 향상시킬 수 있다.
도 15는 본 발명의 일 실시예에 따른 표시 패널(100)을 나타내는 회로도이다.
본 실시예에 따른 표시 장치는 보상 스위칭 소자가 하나의 트랜지스터로 형성되고 데이터 초기화 스위칭 소자가 하나의 트랜지스터로 형성되는 것을 제외하면, 도 1 내지 도 3, 도 7 내지 도 10의 표시 장치와 실질적으로 동일하므로, 동일 또는 유사한 구성 요소에 대해서는 동일한 참조 번호를 사용하고, 중복되는 설명은 생략한다.
도 1, 도 3, 도 7 내지 도 10 및 도 15를 참조하면, 상기 표시 장치는 표시 패널(100) 및 표시 패널 구동부를 포함한다. 상기 표시 패널 구동부는 구동 제어부(200), 게이트 구동부(300), 감마 기준 전압 생성부(400), 데이터 구동부(500) 및 에미션 구동부(600)를 포함한다.
상기 표시 패널(100)은 발광 소자(EE), 구동 스위칭 소자(T1), 바이어스 스위칭 소자(T8) 및 바이어스 제어 스위칭 소자(T9)를 포함할 수 있다. 상기 구동 스위칭 소자(T1)는 상기 발광 소자(EE)에 구동 전류를 인가할 수 있다. 상기 바이어스 스위칭 소자(T8)는 상기 구동 스위칭 소자(T1)의 제1 전극(N2)에 연결되어, 상기 구동 스위칭 소자(T1)의 상기 제1 전극(N2)에 바이어스 전압(VBIAS)을 인가할 수 있다. 상기 바이어스 제어 스위칭 소자(T9)는 상기 바이어스 스위칭 소자(T8)의 제1 전극(N4)에 연결되어 상기 바이어스 스위칭 소자(T8)의 상기 제1 전극(N4)에 상기 바이어스 전압(VBIAS)을 인가할 수 있다.
상기 표시 패널(100)은 상기 구동 스위칭 소자(T1)의 제어 전극(N1)에 연결되어, 상기 구동 스위칭 소자(T1)의 상기 제어 전극(N1)에 초기화 전압(VINT)을 인가하는 데이터 초기화 스위칭 소자(T4)를 더 포함할 수 있다.
도 2와 달리 본 실시예에서, 상기 데이터 초기화 스위칭 소자(T4)는 1개의 트랜지스터를 포함할 수 있다. 예를 들어, 상기 데이터 초기화 스위칭 소자(T4)는 상기 데이터 초기화 게이트 신호(GI)가 인가되는 제어 전극, 상기 초기화 전압(VINT)이 인가되는 제1 전극 및 상기 구동 스위칭 소자(T1)의 상기 제어 전극(N1)에 연결되는 제2 전극을 포함할 수 있다.
상기 표시 패널(100)은 상기 구동 스위칭 소자(T1)의 상기 제어 전극(N1) 및 상기 구동 스위칭 소자(T1)의 제2 전극(N3)에 연결되는 보상 스위칭 소자(T3)를 더 포함할 수 있다.
도 2와 달리 본 실시예에서, 상기 보상 스위칭 소자(T3)는 1개의 트랜지스터를 포함할 수 있다. 예를 들어, 상기 보상 스위칭 소자(T3)는 상기 보상 게이트 신호(GC)가 인가되는 제어 전극, 상기 구동 스위칭 소자(T1)의 상기 제어 전극(N1)에 연결되는 제1 전극 및 상기 구동 스위칭 소자(T1)의 상기 제2 전극(N3)에 연결되는 제2 전극을 포함할 수 있다.
상기 설명한 본 실시예에 따르면, 상기 표시 패널(100)은 상기 바이어스 스위칭 소자(T8)에 직렬로 연결되는 상기 바이어스 제어 스위칭 소자(T9)를 포함할 수 있다. 상기 바이어스 제어 스위칭 소자(T9)는 어드레스 스캔 구간(AS)에서 턴 오프되어 상기 구동 스위칭 소자(T1)의 바이어스 동작을 수행하지 않도록 제어하며, 상기 셀프 스캔 구간(SS)에서 턴 온되어 상기 구동 스위칭 소자(T1)의 상기 바이어스 동작을 수행하도록 제어할 수 있다. 따라서, 상기 어드레스 스캔 구간(AS)의 상기 표시 패널(100)의 휘도와 상기 셀프 스캔 구간(SS)의 상기 표시 패널(100)의 휘도의 편차를 감소시킬 수 있다. 결과적으로, 상기 어드레스 스캔 구간(AS)의 상기 표시 패널(100)의 휘도와 상기 셀프 스캔 구간(SS)의 상기 표시 패널(100)의 휘도의 편차에 따른 플리커 발생을 방지하여 상기 표시 패널(100)의 표시 품질을 향상시킬 수 있다.
이상에서 설명한 본 발명에 따른 표시 장치에 따르면, 표시 패널의 표시 품질을 향상시킬 수 있다.
이상 실시예들을 참조하여 설명하였지만, 해당 기술 분야의 숙련된 통상의 기술자는 하기의 특허 청구의 범위에 기재된 본 발명의 사상 및 영역으로부터 벗어나지 않는 범위 내에서 본 발명을 다양하게 수정 및 변경시킬 수 있음을 이해할 수 있을 것이다.
100: 표시 패널
200: 구동 제어부
300: 게이트 구동부 400: 감마 기준 전압 생성부
500: 데이터 구동부 600: 에미션 구동부
300: 게이트 구동부 400: 감마 기준 전압 생성부
500: 데이터 구동부 600: 에미션 구동부
Claims (24)
- 발광 소자;
상기 발광 소자에 구동 전류를 인가하는 구동 스위칭 소자;
상기 구동 스위칭 소자의 제1 전극에 연결되어, 상기 구동 스위칭 소자의 상기 제1 전극에 바이어스 전압을 인가하는 바이어스 스위칭 소자; 및
상기 바이어스 스위칭 소자의 제1 전극에 연결되어 상기 바이어스 스위칭 소자의 상기 제1 전극에 상기 바이어스 전압을 인가하는 바이어스 제어 스위칭 소자를 포함하는 표시 패널. - 제1항에 있어서,
상기 발광 소자의 제1 전극에 연결되어, 상기 발광 소자의 상기 제1 전극에 발광 소자 초기화 전압을 인가하는 발광 소자 초기화 스위칭 소자를 더 포함하는 것을 특징으로 하는 표시 패널. - 제1항에 있어서,
상기 구동 스위칭 소자의 상기 제1 전극에 연결되어, 상기 구동 스위칭 소자의 상기 제1 전극에 데이터 전압을 인가하는 데이터 인가 스위칭 소자를 더 포함하는 것을 특징으로 하는 표시 패널. - 제1항에 있어서,
상기 구동 스위칭 소자의 제어 전극에 연결되어, 상기 구동 스위칭 소자의 상기 제어 전극에 초기화 전압을 인가하는 데이터 초기화 스위칭 소자를 더 포함하는 것을 특징으로 하는 표시 패널. - 제4항에 있어서, 상기 데이터 초기화 스위칭 소자는
데이터 초기화 게이트 신호가 인가되는 제어 전극, 제1 중간 노드에 연결되는 제1 전극 및 상기 구동 스위칭 소자의 상기 제어 전극에 연결되는 제2 전극을 포함하는 제1 데이터 초기화 트랜지스터; 및
상기 데이터 초기화 게이트 신호가 인가되는 제어 전극, 상기 초기화 전압이 인가되는 제1 전극 및 상기 제1 중간 노드에 연결되는 제2 전극을 포함하는 제2 데이터 초기화 트랜지스터를 포함하는 것을 특징으로 하는 표시 패널. - 제1항에 있어서,
상기 구동 스위칭 소자의 제어 전극 및 상기 구동 스위칭 소자의 제2 전극에 연결되는 보상 스위칭 소자를 더 포함하는 것을 특징으로 하는 표시 패널. - 제6항에 있어서, 상기 보상 스위칭 소자는
보상 게이트 신호가 인가되는 제어 전극, 상기 구동 스위칭 소자의 상기 제어 전극에 연결되는 제1 전극 및 제2 중간 노드에 연결되는 제2 전극을 포함하는 제1 보상 트랜지스터; 및
상기 보상 게이트 신호가 인가되는 제어 전극, 상기 제2 중간 노드에 연결되는 제1 전극 및 상기 구동 스위칭 소자의 상기 제2 전극에 연결되는 제2 전극을 포함하는 제2 보상 트랜지스터를 포함하는 것을 특징으로 하는 표시 패널. - 제1항에 있어서,
에미션 신호가 인가되는 제어 전극, 제1 전원 전압이 인가되는 제1 전극 및 상기 구동 스위칭 소자의 상기 제1 전극에 연결되는 제2 전극을 포함하는 제1 에미션 스위칭 소자; 및
상기 에미션 신호가 인가되는 제어 전극, 상기 구동 스위칭 소자의 제2 전극에 연결되는 제1 전극 및 상기 발광 소자의 제1 전극에 연결되는 제2 전극을 포함하는 제2 에미션 스위칭 소자를 더 포함하는 것을 특징으로 하는 표시 패널. - 제1항에 있어서,
제1 전원 전압이 인가되는 제1 전극 및 상기 구동 스위칭 소자의 제어 전극에 연결되는 제1 스토리지 캐패시터를 더 포함하는 것을 특징으로 하는 표시 패널. - 제1항에 있어서,
제1 전원 전압이 인가되는 제1 전극 및 상기 구동 스위칭 소자의 상기 제1 전극에 연결되는 제2 스토리지 캐패시터를 더 포함하는 것을 특징으로 하는 표시 패널. - 제1항에 있어서,
상기 표시 패널의 픽셀은 상기 발광 소자, 상기 구동 스위칭 소자 및 상기 바이어스 스위칭 소자를 포함하고,
상기 바이어스 제어 스위칭 소자는 상기 표시 패널의 모든 픽셀들에 공통적으로 연결되는 것을 특징으로 하는 표시 패널. - 제1항에 있어서,
상기 표시 패널의 픽셀은 상기 발광 소자, 상기 구동 스위칭 소자 및 상기 바이어스 스위칭 소자를 포함하고,
상기 바이어스 제어 스위칭 소자는 상기 표시 패널의 픽셀 행 내의 픽셀들에 공통적으로 연결되는 것을 특징으로 하는 표시 패널. - 제1항에 있어서,
상기 표시 패널의 픽셀은 상기 발광 소자, 상기 구동 스위칭 소자, 상기 바이어스 스위칭 소자 및 상기 바이어스 제어 스위칭 소자를 포함하는 것을 특징으로 하는 표시 패널. - 제1항에 있어서,
상기 구동 스위칭 소자의 제어 전극에 연결되어, 상기 구동 스위칭 소자의 상기 제어 전극에 초기화 전압을 인가하는 데이터 초기화 스위칭 소자; 및
상기 발광 소자의 제1 전극에 연결되어, 상기 발광 소자의 상기 제1 전극에 상기 초기화 전압을 인가하는 발광 소자 초기화 스위칭 소자를 더 포함하는 것을 특징으로 하는 표시 패널. - 제1항에 있어서,
상기 구동 스위칭 소자는 제어 전극, 상기 제1 전극 및 제2 전극을 포함하고,
상기 표시 패널의 구동 시퀀스는 상기 구동 스위칭 소자의 상기 제1 전극에 데이터 전압을 인가하고 상기 발광 소자가 발광하는 어드레스 스캔 구간 및 상기 구동 스위칭 소자의 상기 제1 전극에 상기 데이터 전압을 인가하지 않고 상기 발광 소자가 발광하는 셀프 스캔 구간을 포함하고,
상기 어드레스 스캔 구간에서 상기 바이어스 제어 스위칭 소자의 제어 전극에 인가되는 제어 신호는 비활성 레벨을 갖고,
상기 셀프 스캔 구간에서 상기 바이어스 제어 스위칭 소자의 상기 제어 전극에 인가되는 상기 제어 신호는 활성 레벨을 갖는 것을 특징으로 하는 표시 패널. - 제1항에 있어서,
데이터 인가 스위칭 소자, 제1 보상 트랜지스터, 제2 보상 트랜지스터, 제1 데이터 초기화 트랜지스터, 제2 데이터 초기화 트랜지스터, 제1 에미션 스위칭 소자, 제2 에미션 스위칭 소자, 발광 소자 초기화 스위칭 소자를 더 포함하고,
상기 구동 스위칭 소자는 제1 노드에 연결되는 제어 전극, 제2 노드에 연결되는 상기 제1 전극 및 제3 노드에 연결되는 제2 전극을 포함하며,
상기 데이터 인가 스위칭 소자는 데이터 기입 게이트 신호가 인가되는 제어 전극, 데이터 전압이 인가되는 제1 전극 및 상기 제2 노드에 연결되는 제2 전극을 포함하고,
상기 제1 보상 트랜지스터는 보상 게이트 신호가 인가되는 제어 전극, 상기 제1 노드에 연결되는 제1 전극 및 제2 중간 노드에 연결되는 제2 전극을 포함하며,
상기 제2 보상 트랜지스터는 상기 보상 게이트 신호가 인가되는 제어 전극, 상기 제2 중간 노드에 연결되는 제1 전극 및 상기 제3 노드에 연결되는 제2 전극을 포함하고,
상기 제1 데이터 초기화 트랜지스터는 데이터 초기화 게이트 신호가 인가되는 제어 전극, 제1 중간 노드에 연결되는 제1 전극 및 상기 제1 노드에 연결되는 제2 전극을 포함하며,
상기 제2 데이터 초기화 트랜지스터는 상기 데이터 초기화 게이트 신호가 인가되는 제어 전극, 초기화 전압이 인가되는 제1 전극 및 상기 제1 중간 노드에 연결되는 제2 전극을 포함하고,
상기 제1 에미션 스위칭 소자는 에미션 신호가 인가되는 제어 전극, 제1 전원 전압이 인가되는 제1 전극 및 상기 제2 노드에 연결되는 제2 전극을 포함하며,
상기 제2 에미션 스위칭 소자는 상기 에미션 신호가 인가되는 제어 전극, 상기 제3 노드에 연결되는 제1 전극 및 상기 발광 소자의 제1 전극에 연결되는 제2 전극을 포함하고,
상기 발광 소자 초기화 스위칭 소자는 바이어스 게이트 신호가 인가되는 제어 전극, 발광 소자 초기화 전압이 인가되는 제1 전극 및 상기 발광 소자의 상기 제1 전극에 연결되는 제2 전극을 포함하며,
상기 바이어스 스위칭 소자는 상기 바이어스 게이트 신호가 인가되는 제어 전극, 제4 노드에 연결되는 제1 전극 및 상기 제2 노드에 연결되는 제2 전극을 포함하고,
상기 바이어스 제어 스위칭 소자는 바이어스 제어 게이트 신호가 인가되는 제어 전극, 바이어스 전압이 인가되는 제1 전극 및 상기 제4 노드에 연결되는 제2 전극을 포함하는 것을 특징으로 하는 표시 패널. - 제16항에 있어서,
상기 표시 패널의 구동 시퀀스는 상기 구동 스위칭 소자의 상기 제1 전극에 데이터 전압을 인가하고 상기 발광 소자가 발광하는 어드레스 스캔 구간 및 상기 구동 스위칭 소자의 상기 제1 전극에 상기 데이터 전압을 인가하지 않고 상기 발광 소자가 발광하는 셀프 스캔 구간을 포함하고,
상기 어드레스 스캔 구간 내에서 상기 데이터 초기화 게이트 신호는 활성화 펄스를 갖고, 상기 데이터 기입 게이트 신호는 활성화 펄스를 가지며, 상기 보상 게이트 신호는 활성화 펄스를 갖고, 상기 바이어스 게이트 신호는 활성화 펄스를 가지며, 상기 바이어스 제어 게이트 신호는 비활성 레벨을 유지하는 것을 특징으로 하는 표시 패널. - 제17항에 있어서, 상기 셀프 스캔 구간 내에서 상기 데이터 초기화 게이트 신호는 비활성 레벨을 유지하고, 상기 데이터 기입 게이트 신호는 비활성 레벨을 유지하며, 상기 보상 게이트 신호는 비활성 레벨을 유지하고, 상기 바이어스 게이트 신호는 활성화 펄스를 가지며, 상기 바이어스 제어 게이트 신호는 활성 레벨을 유지하는 것을 특징으로 하는 표시 패널.
- 표시 패널;
게이트 신호를 상기 표시 패널에 제공하는 게이트 구동부;
데이터 전압을 상기 표시 패널에 제공하는 데이터 구동부; 및
에미션 신호를 상기 표시 패널에 제공하는 에미션 구동부를 포함하고,
상기 표시 패널은
발광 소자;
상기 발광 소자에 구동 전류를 인가하는 구동 스위칭 소자;
상기 구동 스위칭 소자의 제1 전극에 연결되어, 상기 구동 스위칭 소자의 상기 제1 전극에 바이어스 전압을 인가하는 바이어스 스위칭 소자; 및
상기 바이어스 스위칭 소자의 제1 전극에 연결되어 상기 바이어스 스위칭 소자의 상기 제1 전극에 상기 바이어스 전압을 인가하는 바이어스 제어 스위칭 소자를 포함하는 것을 특징으로 하는 표시 장치. - 제19항에 있어서,
상기 구동 스위칭 소자는 제어 전극, 상기 제1 전극 및 제2 전극을 포함하고,
상기 표시 패널의 구동 시퀀스는 상기 구동 스위칭 소자의 상기 제1 전극에 상기 데이터 전압을 인가하고 상기 발광 소자가 발광하는 어드레스 스캔 구간 및 상기 구동 스위칭 소자의 상기 제1 전극에 상기 데이터 전압을 인가하지 않고 상기 발광 소자가 발광하는 셀프 스캔 구간을 포함하고,
상기 어드레스 스캔 구간에서 상기 바이어스 제어 스위칭 소자의 제어 전극에 인가되는 제어 신호는 비활성 레벨을 갖고,
상기 셀프 스캔 구간에서 상기 바이어스 제어 스위칭 소자의 상기 제어 전극에 인가되는 상기 제어 신호는 활성 레벨을 갖는 것을 특징으로 하는 표시 장치. - 제1 노드에 연결되는 제어 전극, 제2 노드에 연결되는 제1 전극 및 제3 노드에 연결되는 제2 전극을 포함하는 제1 트랜지스터;
데이터 기입 게이트 신호가 인가되는 제어 전극, 데이터 전압이 인가되는 제1 전극 및 상기 제2 노드에 연결되는 제2 전극을 포함하는 제2 트랜지스터;
보상 게이트 신호가 인가되는 제어 전극, 상기 제1 노드에 연결되는 제1 전극 및 제2 중간 노드에 연결되는 제2 전극을 포함하는 제3-1 트랜지스터;
상기 보상 게이트 신호가 인가되는 제어 전극, 상기 제2 중간 노드에 연결되는 제1 전극 및 상기 제3 노드에 연결되는 제2 전극을 포함하는 제3-2 트랜지스터;
데이터 초기화 게이트 신호가 인가되는 제어 전극, 제1 중간 노드에 연결되는 제1 전극 및 상기 제1 노드에 연결되는 제2 전극을 포함하는 제4-1 트랜지스터;
상기 데이터 초기화 게이트 신호가 인가되는 제어 전극, 초기화 전압이 인가되는 제1 전극 및 상기 제1 중간 노드에 연결되는 제2 전극을 포함하는 제4-2 트랜지스터;
에미션 신호가 인가되는 제어 전극, 제1 전원 전압이 인가되는 제1 전극 및 상기 제2 노드에 연결되는 제2 전극을 포함하는 제5 트랜지스터;
상기 에미션 신호가 인가되는 제어 전극, 상기 제3 노드에 연결되는 제1 전극 및 발광 소자의 제1 전극에 연결되는 제2 전극을 포함하는 제6 트랜지스터;
바이어스 게이트 신호가 인가되는 제어 전극, 발광 소자 초기화 전압이 인가되는 제1 전극 및 상기 발광 소자의 상기 제1 전극에 연결되는 제2 전극을 포함하는 제7 트랜지스터;
상기 바이어스 게이트 신호가 인가되는 제어 전극, 제4 노드에 연결되는 제1 전극 및 상기 제2 노드에 연결되는 제2 전극을 포함하는 제8 트랜지스터;
바이어스 제어 게이트 신호가 인가되는 제어 전극, 바이어스 전압이 인가되는 제1 전극 및 상기 제4 노드에 연결되는 제2 전극을 포함하는 제9 트랜지스터; 및
상기 제6 트랜지스터의 상기 제2 전극에 연결되는 상기 제1 전극 및 제2 전원 전압이 인가되는 제2 전극을 포함하는 상기 발광 소자를 포함하는 표시 패널. - 제21항에 있어서,
상기 제1 전원 전압이 인가되는 제1 전극 및 상기 제1 노드에 연결되는 제1 스토리지 캐패시터를 더 포함하는 것을 특징으로 하는 표시 패널. - 제21항에 있어서,
상기 표시 패널의 구동 시퀀스는 상기 구동 스위칭 소자의 상기 제1 전극에 상기 데이터 전압을 인가하고 상기 발광 소자가 발광하는 어드레스 스캔 구간 및 상기 구동 스위칭 소자의 상기 제1 전극에 상기 데이터 전압을 인가하지 않고 상기 발광 소자가 발광하는 셀프 스캔 구간을 포함하고,
상기 셀프 스캔 구간에서 상기 바이어스 제어 스위칭 소자의 상기 제어 전극에 인가되는 상기 제어 신호는 활성 레벨을 갖는 것을 특징으로 하는 표시 패널. - 제23항에 있어서, 상기 셀프 스캔 구간 내에서 상기 데이터 초기화 게이트 신호는 비활성 레벨을 유지하고, 상기 데이터 기입 게이트 신호는 비활성 레벨을 유지하며, 상기 보상 게이트 신호는 비활성 레벨을 유지하고, 상기 바이어스 게이트 신호는 활성화 펄스를 가지며, 상기 바이어스 제어 게이트 신호는 활성 레벨을 유지하는 것을 특징으로 하는 표시 패널.
Priority Applications (5)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020220047690A KR20230148889A (ko) | 2022-04-18 | 2022-04-18 | 표시 패널 및 이를 포함하는 표시 장치 |
US18/069,418 US12027104B2 (en) | 2022-04-18 | 2022-12-21 | Display panel and display apparatus including the same |
EP23162565.8A EP4266303A1 (en) | 2022-04-18 | 2023-03-17 | Display panel and display apparatus including the same |
CN202320859183.7U CN219738517U (zh) | 2022-04-18 | 2023-04-17 | 显示面板 |
CN202310409225.1A CN116913202A (zh) | 2022-04-18 | 2023-04-17 | 显示面板和包括显示面板的显示设备 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020220047690A KR20230148889A (ko) | 2022-04-18 | 2022-04-18 | 표시 패널 및 이를 포함하는 표시 장치 |
Publications (1)
Publication Number | Publication Date |
---|---|
KR20230148889A true KR20230148889A (ko) | 2023-10-26 |
Family
ID=85703582
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020220047690A KR20230148889A (ko) | 2022-04-18 | 2022-04-18 | 표시 패널 및 이를 포함하는 표시 장치 |
Country Status (3)
Country | Link |
---|---|
EP (1) | EP4266303A1 (ko) |
KR (1) | KR20230148889A (ko) |
CN (2) | CN219738517U (ko) |
Family Cites Families (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN105632404B (zh) * | 2016-03-11 | 2019-07-12 | 上海天马有机发光显示技术有限公司 | 一种有机发光显示电路及其驱动方法 |
KR20210013509A (ko) * | 2019-07-26 | 2021-02-04 | 삼성디스플레이 주식회사 | 표시 장치 |
CN111445848B (zh) * | 2020-04-30 | 2021-10-08 | 京东方科技集团股份有限公司 | 像素驱动电路及其驱动方法、显示基板 |
-
2022
- 2022-04-18 KR KR1020220047690A patent/KR20230148889A/ko unknown
-
2023
- 2023-03-17 EP EP23162565.8A patent/EP4266303A1/en active Pending
- 2023-04-17 CN CN202320859183.7U patent/CN219738517U/zh active Active
- 2023-04-17 CN CN202310409225.1A patent/CN116913202A/zh active Pending
Also Published As
Publication number | Publication date |
---|---|
CN116913202A (zh) | 2023-10-20 |
CN219738517U (zh) | 2023-09-22 |
US20230335044A1 (en) | 2023-10-19 |
EP4266303A1 (en) | 2023-10-25 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR102482335B1 (ko) | 표시 장치 및 이를 이용한 표시 패널의 구동 방법 | |
JP4068593B2 (ja) | 有機電界発光表示装置及びその駆動方法 | |
KR20210013509A (ko) | 표시 장치 | |
KR102527847B1 (ko) | 표시 장치 | |
KR20190128018A (ko) | 표시 장치 및 이를 이용한 표시 패널의 구동 방법 | |
KR20210050050A (ko) | 화소 및 이를 포함하는 표시 장치 | |
KR20200088545A (ko) | 표시 장치 및 이를 이용한 표시 패널의 구동 방법 | |
KR20210050626A (ko) | 표시 장치 및 이를 이용한 표시 패널의 구동 방법 | |
CN114974082A (zh) | 显示装置 | |
KR20220155537A (ko) | 화소 및 이를 포함하는 표시 장치 | |
KR20230044091A (ko) | 픽셀 회로 및 이를 포함하는 표시 장치 | |
US10825382B2 (en) | Display apparatus and method of driving the same | |
US11990091B2 (en) | Display apparatus and method of driving the same | |
KR20210049220A (ko) | 픽셀 회로 및 이를 포함하는 표시 장치 | |
KR102338038B1 (ko) | 유기발광 표시장치 및 그 구동방법 | |
US11626079B2 (en) | Display device and method for driving the same | |
US11361705B2 (en) | Display device having interlaced scan signals | |
KR20230148889A (ko) | 표시 패널 및 이를 포함하는 표시 장치 | |
KR20220111820A (ko) | 픽셀 및 이를 포함하는 표시 장치 | |
US12027104B2 (en) | Display panel and display apparatus including the same | |
KR102462833B1 (ko) | 유기발광 표시 장치의 구동 방법 및 이에 따른 유기발광 표시 장치 | |
US12033546B2 (en) | Display apparatus and method of driving the same | |
US20230395030A1 (en) | Display apparatus and method of driving the same | |
KR20230143650A (ko) | 픽셀 회로 및 이를 포함하는 표시 장치 | |
KR20240038869A (ko) | 표시 장치 및 이의 구동 방법 |