CN114974082A - 显示装置 - Google Patents

显示装置 Download PDF

Info

Publication number
CN114974082A
CN114974082A CN202210131731.4A CN202210131731A CN114974082A CN 114974082 A CN114974082 A CN 114974082A CN 202210131731 A CN202210131731 A CN 202210131731A CN 114974082 A CN114974082 A CN 114974082A
Authority
CN
China
Prior art keywords
receive
node
electrode connected
signal
gate
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202210131731.4A
Other languages
English (en)
Inventor
朴埈贤
姜章美
郑珉在
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Samsung Display Co Ltd
Original Assignee
Samsung Display Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Samsung Display Co Ltd filed Critical Samsung Display Co Ltd
Publication of CN114974082A publication Critical patent/CN114974082A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3233Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0421Structural details of the set of electrodes
    • G09G2300/0426Layout of electrodes and connections
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0819Several active elements per pixel in active matrix panels used for counteracting undesired variations, e.g. feedback or autozeroing
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • G09G2300/0852Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor being a dynamic memory with more than one capacitor
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • G09G2300/0861Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor with additional control of the display period without amending the charge stored in a pixel memory, e.g. by means of additional select electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0243Details of the generation of driving signals
    • G09G2310/0251Precharge or discharge of pixel before applying new pixel voltage
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0267Details of drivers for scan electrodes, other than drivers for liquid crystal, plasma or OLED displays
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/08Details of timing specific for flat panels, other than clock recovery
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0247Flicker reduction other than flicker reduction circuits used for single beam cathode-ray tubes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2340/00Aspects of display data processing
    • G09G2340/04Changes in size, position or resolution of an image
    • G09G2340/0407Resolution change, inclusive of the use of different resolutions for different screen areas
    • G09G2340/0435Change or adaptation of the frame rate of the video stream
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3266Details of drivers for scan electrodes

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

提供了显示装置。显示装置包括显示面板、栅极驱动器、数据驱动器和发射驱动器。显示面板包括像素。栅极驱动器配置为将栅极信号提供到像素。数据驱动器配置为将数据电压提供到像素。发射驱动器配置为将发射信号提供到像素。像素包括发光元件、驱动开关元件和偏置开关元件。驱动开关元件配置为将驱动电流施加到发光元件。偏置开关元件配置为将偏置电压提供到驱动开关元件的输入电极。施加到偏置开关元件的控制电极的偏置栅极信号的频率大于施加到像素的数据写入栅极信号的频率。

Description

显示装置
技术领域
本发明概念涉及显示装置。更具体地,本发明概念涉及减少显示装置中的水平线缺陷。
背景技术
通常,显示装置包括显示面板和显示面板驱动器。显示面板包括多个栅极线、多个数据线、多个发射线和多个像素。显示面板驱动器包括栅极驱动器、数据驱动器、发射驱动器和驱动控制器。栅极驱动器将栅极信号输出到栅极线。数据驱动器将数据电压输出到数据线。发射驱动器将发射信号输出到发射线。驱动控制器控制栅极驱动器、数据驱动器和发射驱动器。
发明内容
在根据本发明概念的显示装置的实施方式中,显示装置包括显示面板、栅极驱动器、数据驱动器和发射驱动器。显示面板包括像素。栅极驱动器配置为将栅极信号提供到像素。数据驱动器配置为将数据电压提供到像素。发射驱动器配置为将发射信号提供到像素。像素包括发光元件、驱动开关元件和偏置开关元件。驱动开关元件配置为将驱动电流施加到发光元件。偏置开关元件配置为将偏置电压提供到驱动开关元件的输入电极。施加到偏置开关元件的控制电极的偏置栅极信号的频率大于施加到像素的数据写入栅极信号的频率。
在实施方式中,发射驱动器可配置为将第一发射信号和第二发射信号输出到像素。偏置电压可为第一发射信号的高电平。
在实施方式中,显示面板可以可变频率驱动。具有第一频率的第一帧可包括第一激活时段和第一消隐时段。具有不同于第一频率的第二频率的第二帧可包括第二激活时段和第二消隐时段。第一激活时段的长度可与第二激活时段的长度实质上相同。第一消隐时段的长度可不同于第二消隐时段的长度。
在实施方式中,像素可包括第一晶体管、第二晶体管、第三晶体管、第四晶体管、第五晶体管、第六晶体管、第七晶体管、第八晶体管、存储电容器和编程电容器,第一晶体管包括连接到第一节点的控制电极、连接到第二节点的输入电极和连接到第三节点的输出电极,第二晶体管包括配置为接收数据写入栅极信号的控制电极、配置为接收数据电压的输入电极和连接到第四节点的输出电极,第三晶体管包括配置为接收补偿栅极信号的控制电极、连接到第一节点的输入电极和连接到第三节点的输出电极,第四晶体管包括配置为接收第一初始化栅极信号的控制电极、配置为接收基准电压的输入电极和连接到第四节点的输出电极,第五晶体管包括配置为接收第一发射信号的控制电极、配置为接收高电源电压的输入电极和连接到第二节点的输出电极,第六晶体管包括配置为接收第二发射信号的控制电极、连接到第三节点的输入电极和连接到发光元件的阳极的输出电极,第七晶体管包括配置为接收第一初始化栅极信号的控制电极、配置为接收初始化电压的输入电极和连接到发光元件的阳极的输出电极,第八晶体管包括配置为接收第二初始化栅极信号的控制电极、配置为接收偏置电压的输入电极和连接到第二节点的输出电极,存储电容器包括配置为接收高电源电压的第一电极和连接到第一节点的第二电极,编程电容器包括连接到第三节点的第一电极和连接到第四节点的第二电极。驱动开关元件可为第一晶体管,并且偏置开关元件可为第八晶体管。
在实施方式中,配置为施加第二初始化栅极信号的第二初始化栅极线的宽度可大于配置为施加第一初始化栅极信号的第一初始化栅极线的宽度。
在实施方式中,配置为施加第二初始化栅极信号的第二初始化栅极线的电阻可小于配置为施加第一初始化栅极信号的第一初始化栅极线的电阻。
在实施方式中,像素可包括第一晶体管、第二晶体管、第三晶体管、第四晶体管、第五晶体管、第六晶体管、第七晶体管、第八晶体管、存储电容器和编程电容器,第一晶体管包括连接到第一节点的控制电极、连接到第二节点的输入电极和连接到第三节点的输出电极,第二晶体管包括配置为接收数据写入栅极信号的控制电极、配置为接收数据电压的输入电极和连接到第四节点的输出电极,第三晶体管包括配置为接收补偿栅极信号的控制电极、连接到第一节点的输入电极和连接到第三节点的输出电极,第四晶体管包括配置为接收第一初始化栅极信号的控制电极、配置为接收基准电压的输入电极和连接到第四节点的输出电极,第五晶体管包括配置为接收第一发射信号的控制电极、配置为接收高电源电压的输入电极和连接到第二节点的输出电极,第六晶体管包括配置为接收第二发射信号的控制电极、连接到第三节点的输入电极和连接到发光元件的阳极的输出电极,第七晶体管包括配置为接收第一初始化栅极信号的控制电极、配置为接收初始化电压的输入电极和连接到发光元件的阳极的输出电极,第八晶体管包括配置为接收第二初始化栅极信号的控制电极、配置为接收第一发射信号的输入电极和连接到第二节点的输出电极,存储电容器包括配置为接收高电源电压的第一电极和连接到第一节点的第二电极,编程电容器包括连接到第三节点的第一电极和连接到第四节点的第二电极。驱动开关元件可为第一晶体管,并且偏置开关元件是第八晶体管。
在实施方式中,配置为施加第二初始化栅极信号的第二初始化栅极线的宽度可大于配置为施加第一初始化栅极信号的第一初始化栅极线的宽度。配置为施加第一发射信号的第一发射线的宽度可大于配置为施加第二发射信号的第二发射线的宽度。
在实施方式中,配置为施加第一发射信号的第一发射线可布置在源-漏金属层中。配置为施加第二发射信号的第二发射线可布置在栅极金属层中。
在实施方式中,像素可包括第一晶体管、第二晶体管、第三晶体管、第四晶体管、第五晶体管、第六晶体管、第七晶体管、第八晶体管、第九晶体管、保持电容器和存储电容器,第一晶体管包括连接到第一节点的控制电极、连接到第二节点的输入电极和连接到第三节点的输出电极,第二晶体管包括配置为接收数据写入栅极信号的控制电极、配置为接收数据电压的输入电极和连接到第四节点的输出电极,第三晶体管包括配置为接收补偿栅极信号的控制电极、连接到第一节点的输入电极和连接到第三节点的输出电极,第四晶体管包括配置为接收数据初始化栅极信号的控制电极、配置为接收初始化电压的输入电极和连接到第一节点的输出电极,第五晶体管包括配置为接收补偿栅极信号的控制电极、配置为接收基准电压的输入电极和连接到第四节点的输出电极,第六晶体管包括配置为接收第二发射信号的控制电极、连接到第三节点的输入电极和连接到发光元件的阳极的输出电极,第七晶体管包括配置为接收初始化栅极信号的控制电极、配置为接收初始化电压的输入电极和连接到发光元件的阳极的输出电极,第八晶体管包括配置为接收初始化栅极信号的控制电极、配置为接收第一发射信号的输入电极和连接到第二节点的输出电极,第九晶体管包括配置为接收第一发射信号的控制电极、配置为接收高电源电压的输入电极和连接到第二节点的输出电极,保持电容器包括配置为接收高电源电压的第一电极和连接到第四节点的第二电极,存储电容器包括连接到第四节点的第一电极和连接到第一节点的第二电极。驱动开关元件可为第一晶体管,并且偏置开关元件可为第八晶体管。
在实施方式中,配置为施加初始化栅极信号的初始化栅极线的宽度可大于配置为施加数据写入栅极信号的数据写入栅极线的宽度。配置为施加第一发射信号的第一发射线的宽度可大于配置为施加第二发射信号的第二发射线的宽度。
在实施方式中,栅极驱动器可包括配置为生成不施加到偏置开关元件的栅极信号的普通栅极驱动器和配置为生成施加到偏置开关元件的栅极信号的偏置栅极驱动器。
在实施方式中,配置为将时钟信号施加到偏置栅极驱动器的偏置时钟线的宽度可大于配置为将时钟信号施加到普通栅极驱动器的普通时钟线的宽度。
在实施方式中,布置在第一区域中的普通栅极驱动器可配置为通过布置在第一源-漏金属层中的普通时钟线来接收时钟信号。布置在第二区域中的偏置栅极驱动器可配置为通过在第一源-漏金属层和第二源-漏金属层中形成为双层的偏置时钟线来接收时钟信号。
在实施方式中,普通栅极驱动器的级可配置为接收第一时钟信号、栅极高电压和栅极低电压。偏置栅极驱动器的级可配置为接收不同于第一时钟信号的第二时钟信号、栅极高电压和栅极低电压。
在实施方式中,第一时钟信号的高电平可与栅极高电压实质上相同。第二时钟信号的高电平可大于栅极高电压。
在实施方式中,普通栅极驱动器的级可配置为接收时钟信号、第一栅极高电压和第一栅极低电压。偏置栅极驱动器的级可配置为接收时钟信号、不同于第一栅极高电压的第二栅极高电压和不同于第一栅极低电压的第二栅极低电压。
在实施方式中,配置为施加偏置电压的偏置线可在第二方向上延伸,并且公共地连接到在第一方向上布置的多个像素。
在实施方式中,像素可包括第一晶体管、第二晶体管、第三晶体管、第四晶体管、第五晶体管、第六晶体管、第七晶体管、第八晶体管、第九晶体管、保持电容器和存储电容器,第一晶体管包括连接到第一节点的控制电极、连接到第二节点的输入电极和连接到第三节点的输出电极,第二晶体管包括配置为接收数据写入栅极信号的控制电极、配置为接收数据电压的输入电极和连接到第四节点的输出电极,第三晶体管包括配置为接收补偿栅极信号的控制电极、连接到第一节点的输入电极和连接到第三节点的输出电极,第四晶体管包括配置为接收数据初始化栅极信号的控制电极、配置为接收初始化电压的输入电极和连接到第一节点的输出电极,第五晶体管包括配置为接收补偿栅极信号的控制电极、配置为接收基准电压的输入电极和连接到第四节点的输出电极,第六晶体管包括配置为接收第二发射信号的控制电极、连接到第三节点的输入电极和连接到发光元件的阳极的输出电极,第七晶体管包括配置为接收第一初始化栅极信号的控制电极、配置为接收初始化电压的输入电极和连接到发光元件的阳极的输出电极,第八晶体管包括配置为接收第二初始化栅极信号的控制电极、配置为接收偏置电压的输入电极和连接到第二节点的输出电极,第九晶体管包括配置为接收第一发射信号的控制电极、配置为接收高电源电压的输入电极和连接到第二节点的输出电极,保持电容器包括配置为接收高电源电压的第一电极和连接到第四节点的第二电极,存储电容器包括连接到第四节点的第一电极和连接到第一节点的第二电极。驱动开关元件可为第一晶体管,并且偏置开关元件可为第八晶体管。
在实施方式中,在当数据电压写入像素时的数据写入时段中的第一发射信号的高电平持续时间的长度可小于在当数据电压未写入像素并且发光元件导通时的自扫描时段中的第一发射信号的高电平持续时间的长度。
根据显示装置,在支持可变频率的显示装置的自扫描时段中,将偏置电压施加到驱动晶体管的输入电极的偏置操作可在高频率下操作,使得可防止闪烁。
当在自扫描时段中在高频率下进行偏置操作时,由于栅极驱动信号的负载的增加,可能出现水平线缺陷。与偏置操作有关的像素的水平信号线的宽度可形成为宽的,使得可防止水平线缺陷。此外,与偏置操作有关的像素的水平信号线可用具有低电阻的金属层形成,使得可防止水平线缺陷。此外,与偏置操作有关的像素的水平信号线可形成为第一源-漏金属层和第二源-漏金属层的双层,使得可防止水平线缺陷。此外,施加到栅极驱动器并且与偏置操作有关的栅极驱动信号线的宽度可形成为宽的,使得可防止水平线缺陷。此外,可调整施加到栅极驱动器并且与偏置操作有关的栅极驱动信号,使得可防止水平线缺陷。
附图说明
图1是示出根据本发明概念的实施方式的显示装置的框图。
图2是示出图1的显示面板的驱动频率的概念图。
图3A是示出图1的显示面板的像素的实例的电路图。
图3B是示出图1的显示面板的像素的实例的电路图。
图3C是示出图1的显示面板的像素的实例的电路图。
图4是示出图3A的像素的驱动信号的时序图。
图5是示出图1的显示面板上显示的水平线缺陷的实例的概念图。
图6是示出图1的显示面板上显示的水平线缺陷的实例的概念图。
图7A是示出将栅极信号和发射信号施加到图3A的像素的水平信号线的概念图。
图7B是示出将栅极信号和发射信号施加到图3B的像素的水平信号线的概念图。
图7C是示出将栅极信号和发射信号施加到图3C的像素的水平信号线的概念图。
图8是示出将栅极信号和发射信号施加到图3A的像素的水平信号线的概念图。
图9是示出图1的显示面板的层结构的概念图。
图10是示出图1的栅极驱动器的框图。
图11是示出布置有图10的栅极驱动器的区域的概念图。
图12是示出图10的栅极驱动器的时钟线的层结构的概念图。
图13是示出图1的显示面板的像素和偏置线的概念图。
图14是示出图1的栅极驱动器中的普通栅极驱动器的级的实例和图1的栅极驱动器中的偏置栅极驱动器的级的实例的概念图。
图15是示出图14的普通栅极驱动器的级的输出信号和图14的偏置栅极驱动器的级的输出信号的波形图。
图16是示出图1的栅极驱动器中的普通栅极驱动器的级的实例和图1的栅极驱动器中的偏置栅极驱动器的级的实例的概念图。
图17是示出图1的显示面板的像素的实例的电路图。
图18是示出在数据写入时段中施加到图17的像素的输入信号的实例的时序图。
图19是示出在自扫描时段中施加到图17的像素的输入信号的实例的时序图。
图20是示出在数据写入时段中施加到图17的像素的输入信号的实例的时序图。
图21是示出在自扫描时段中施加到图17的像素的输入信号的实例的时序图。
图22是示出在数据写入时段中施加到图17的像素的输入信号的实例的时序图。
图23是示出在自扫描时段中施加到图17的像素的输入信号的实例的时序图。
具体实施方式
本发明概念的实施方式提供了能够在支持可变频率的显示装置中防止水平线缺陷并且增强显示质量的显示装置。
本发明概念的显示装置的实施方式包括支持可变频率,可进行将偏置电压施加到像素的驱动晶体管的输入电极的偏置操作。当用于将控制信号施加到进行偏置操作的偏置晶体管的负载增加时,可能在显示面板中出现向用户示出了水平线的水平线缺陷。
因此,可在支持可变频率的显示装置中防止水平线缺陷,使得可增强显示装置的显示质量。
在下文中,将参照附图对本发明概念进行详细解释。
图1是示出根据本发明概念的实施方式的显示装置的框图。
参照图1,显示装置包括显示面板100和显示面板驱动器。显示面板驱动器包括驱动控制器200、栅极驱动器300、伽马基准电压发生器400、数据驱动器500和发射驱动器600。
显示面板100具有显示图像的显示区和与显示区相邻的外围区。
显示面板100包括多个栅极线GWL、GCL、EB1L和EB2L、多个数据线DL、多个发射线EM1L和EM2L以及电连接到栅极线GWL、GCL、EB1L和EB2L、数据线DL和发射线EM1L和EM2L的多个像素。栅极线GWL、GCL、EB1L和EB2L可在第一方向D1上延伸,数据线DL可在与第一方向D1交叉的第二方向D2上延伸,并且发射线EM1L和EM2L可在第一方向D1上延伸。
驱动控制器200从外部装置接收输入图像数据IMG和输入控制信号CONT。例如,输入图像数据IMG可包括红色图像数据、绿色图像数据和蓝色图像数据。输入图像数据IMG可包括白色图像数据。输入图像数据IMG可包括品红色图像数据、青色图像数据和黄色图像数据。输入控制信号CONT可包括主时钟信号和数据使能信号。输入控制信号CONT还可包括垂直同步信号和水平同步信号。
驱动控制器200基于输入图像数据IMG和输入控制信号CONT来生成第一控制信号CONT1、第二控制信号CONT2、第三控制信号CONT3、第四控制信号CONT4和数据信号DATA。
驱动控制器200基于输入控制信号CONT来生成用于控制栅极驱动器300的操作的第一控制信号CONT1,并且将第一控制信号CONT1输出到栅极驱动器300。第一控制信号CONT1可包括垂直起始信号和栅极时钟信号。
驱动控制器200基于输入控制信号CONT来生成用于控制数据驱动器500的操作的第二控制信号CONT2,并且将第二控制信号CONT2输出到数据驱动器500。第二控制信号CONT2可包括水平起始信号和负载信号。
驱动控制器200基于输入图像数据IMG来生成数据信号DATA。驱动控制器200将数据信号DATA输出到数据驱动器500。
驱动控制器200基于输入控制信号CONT来生成用于控制伽马基准电压发生器400的操作的第三控制信号CONT3,并且将第三控制信号CONT3输出到伽马基准电压发生器400。
驱动控制器200基于输入控制信号CONT来生成用于控制发射驱动器600的操作的第四控制信号CONT4,并且将第四控制信号CONT4输出到发射驱动器600。
栅极驱动器300响应于从驱动控制器200接收的第一控制信号CONT1,生成驱动栅极线GWL、GCL、EB1L和EB2L的栅极信号。栅极驱动器300可将栅极信号顺序地输出到栅极线GWL、GCL、EB1L和EB2L。
伽马基准电压发生器400响应于从驱动控制器200接收的第三控制信号CONT3来生成伽马基准电压VGREF。伽马基准电压发生器400将伽马基准电压VGREF提供到数据驱动器500。伽马基准电压VGREF具有与数据信号DATA的电平对应的值。
在实施方式中,伽马基准电压发生器400可布置在驱动控制器200中或在数据驱动器500中。
数据驱动器500从驱动控制器200接收第二控制信号CONT2和数据信号DATA,并且从伽马基准电压发生器400接收伽马基准电压VGREF。数据驱动器500使用伽马基准电压VGREF将数据信号DATA转换为具有模拟类型的数据电压。数据驱动器500将数据电压输出到数据线DL。
发射驱动器600响应于从驱动控制器200接收的第四控制信号CONT4,生成发射信号以驱动发射线EM1L和EM2L。发射驱动器600可将发射信号输出到发射线EM1L和EM2L。
尽管为了解释的便利,在图1中栅极驱动器300布置在显示面板100的第一侧处并且发射驱动器600布置在显示面板100的与第一侧相对的第二侧处,但是本发明概念可不限于此。例如,栅极驱动器300和发射驱动器600两者可布置在显示面板100的第一侧处。例如,栅极驱动器300和发射驱动器600可一体地形成。
图2是示出图1的显示面板100的驱动频率的概念图。
参照图1和图2,显示面板100可以可变频率驱动。具有第一频率的第一帧FR1可包括第一激活时段AC1和第一消隐时段BL1。具有与第一频率不同的第二频率的第二帧FR2可包括第二激活时段AC2和第二消隐时段BL2。具有与第一频率和第二频率不同的第三频率的第三帧FR3可包括第三激活时段AC3和第三消隐时段BL3。
第一激活时段AC1可具有与第二激活时段AC2的长度实质上相同的长度。第一消隐时段BL1可具有与第二消隐时段BL2的长度不同的长度。
第二激活时段AC2可具有与第三激活时段AC3的长度实质上相同的长度。第二消隐时段BL2可具有与第三消隐时段BL3的长度不同的长度。
支持可变频率的显示装置可包括将数据电压写入像素的数据写入时段和仅进行光发射而不将数据电压写入像素的自扫描时段。数据写入时段可布置在激活时段AC1、AC2和AC3中。自扫描时段可布置在消隐时段BL1、BL2和BL3中。
图3A是示出图1的显示面板100的像素的实例的电路图。
参照图1、图2和图3A,像素可包括发光元件EE、将驱动电流施加到发光元件EE的驱动开关元件(例如,T1)和将偏置电压提供到驱动开关元件(例如,T1)的输入电极的偏置开关元件(例如,T8)。施加到偏置开关元件(例如,T8)的控制电极的偏置栅极信号(例如,EB2)的频率可大于施加到像素的数据写入栅极信号(例如,GW)的频率。
发射驱动器600可将第一发射信号EM1和第二发射信号EM2输出到像素。
在本实施方式中,像素可包括第一晶体管T1、第二晶体管T2、第三晶体管T3、第四晶体管T4、第五晶体管T5、第六晶体管T6、第七晶体管T7、第八晶体管T8、存储电容器CST和编程电容器CPR,第一晶体管T1包括连接到第一节点N1的控制电极、连接到第二节点N2的输入电极和连接到第三节点N3的输出电极,第二晶体管T2包括接收数据写入栅极信号GW的控制电极、接收数据电压VDATA的输入电极和连接到第四节点N4的输出电极,第三晶体管T3包括接收补偿栅极信号GC的控制电极、连接到第一节点N1的输入电极和连接到第三节点N3的输出电极,第四晶体管T4包括接收第一初始化栅极信号EB1的控制电极、接收基准电压VREF的输入电极和连接到第四节点N4的输出电极,第五晶体管T5包括接收第一发射信号EM1的控制电极、接收高电源电压ELVDD的输入电极和连接到第二节点N2的输出电极,第六晶体管T6包括接收第二发射信号EM2的控制电极、连接到第三节点N3的输入电极和连接到发光元件EE的阳极的输出电极,第七晶体管T7包括接收第一初始化栅极信号EB1的控制电极、接收初始化电压VINT的输入电极和连接到发光元件EE的阳极的输出电极,第八晶体管T8包括接收第二初始化栅极信号EB2的控制电极、接收偏置电压VBIAS的输入电极和连接到第二节点N2的输出电极,存储电容器CST包括接收高电源电压ELVDD的第一电极和连接到第一节点N1的第二电极,编程电容器CPR包括连接到第三节点N3的第一电极和连接到第四节点N4的第二电极。发光元件EE可包括阳极和接收低电源电压ELVSS的阴极。
驱动开关元件可为第一晶体管T1。偏置开关元件可为第八晶体管T8。
图3B是示出图1的显示面板100的像素的实例的电路图。
参照图1、图2和图3B,发射驱动器600可将第一发射信号EM1和第二发射信号EM2输出到像素。在本实施方式中,偏置电压可为第一发射信号EM1的高电平。
在本实施方式中,像素可包括第一晶体管T1、第二晶体管T2、第三晶体管T3、第四晶体管T4、第五晶体管T5、第六晶体管T6、第七晶体管T7、第八晶体管T8、存储电容器CST和编程电容器CPR,第一晶体管T1包括连接到第一节点N1的控制电极、连接到第二节点N2的输入电极和连接到第三节点N3的输出电极,第二晶体管T2包括接收数据写入栅极信号GW的控制电极、接收数据电压VDATA的输入电极和连接到第四节点N4的输出电极,第三晶体管T3包括接收补偿栅极信号GC的控制电极、连接到第一节点N1的输入电极和连接到第三节点N3的输出电极,第四晶体管T4包括接收第一初始化栅极信号EB1的控制电极、接收基准电压VREF的输入电极和连接到第四节点N4的输出电极,第五晶体管T5包括接收第一发射信号EM1的控制电极、接收高电源电压ELVDD的输入电极和连接到第二节点N2的输出电极,第六晶体管T6包括接收第二发射信号EM2的控制电极、连接到第三节点N3的输入电极和连接到发光元件EE的阳极的输出电极,第七晶体管T7包括接收第一初始化栅极信号EB1的控制电极、接收初始化电压VINT的输入电极和连接到发光元件EE的阳极的输出电极,第八晶体管T8包括接收第二初始化栅极信号EB2的控制电极、接收第一发射信号EM1的输入电极和连接到第二节点N2的输出电极,存储电容器CST包括接收高电源电压ELVDD的第一电极和连接到第一节点N1的第二电极,编程电容器CPR包括连接到第三节点N3的第一电极和连接到第四节点N4的第二电极。发光元件EE可包括阳极和接收低电源电压ELVSS的阴极。
驱动开关元件可为第一晶体管T1。偏置开关元件可为第八晶体管T8。
图3C是示出图1的显示面板100的像素的实例的电路图。
参照图1、图2和图3C,发射驱动器600可将第一发射信号EM1和第二发射信号EM2输出到像素。在本实施方式中,偏置电压可为第一发射信号EM1的高电平。
像素可包括第一晶体管T1、第二晶体管T2、第三晶体管T3、第四晶体管T4、第五晶体管T5、第六晶体管T6、第七晶体管T7、第八晶体管T8、第九晶体管T9、保持电容器CHOLD和存储电容器CST,第一晶体管T1包括连接到第一节点N1的控制电极、连接到第二节点N2的输入电极和连接到第三节点N3的输出电极,第二晶体管T2包括接收数据写入栅极信号GW的控制电极、接收数据电压VDATA的输入电极和连接到第四节点N4的输出电极,第三晶体管T3包括接收补偿栅极信号GC的控制电极、连接到第一节点N1的输入电极和连接到第三节点N3的输出电极,第四晶体管T4包括接收数据初始化栅极信号GI的控制电极、接收初始化电压VINT的输入电极和连接到第一节点N1的输出电极,第五晶体管T5包括接收补偿栅极信号GC的控制电极、接收基准电压VREF的输入电极和连接到第四节点N4的输出电极,第六晶体管T6包括接收第二发射信号EM2的控制电极、连接到第三节点N3的输入电极和连接到发光元件EE的阳极的输出电极,第七晶体管T7包括接收初始化栅极信号EB的控制电极、接收初始化电压VINT的输入电极和连接到发光元件EE的阳极的输出电极,第八晶体管T8包括接收初始化栅极信号EB的控制电极、接收第一发射信号EM1的输入电极和连接到第二节点N2的输出电极,第九晶体管T9包括接收第一发射信号EM1的控制电极、接收高电源电压ELVDD的输入电极和连接到第二节点N2的输出电极,保持电容器CHOLD包括接收高电源电压ELVDD的第一电极和连接到第四节点N4的第二电极,存储电容器CST包括连接到第四节点N4的第一电极和连接到第一节点N1的第二电极。发光元件EE可包括阳极和接收低电源电压ELVSS的阴极。
驱动开关元件可为第一晶体管T1。偏置开关元件可为第八晶体管T8。
图4是示出图3A的像素的驱动信号的时序图。图5是示出图1的显示面板100上显示的水平线缺陷的实例的概念图。图6是示出图1的显示面板100上显示的水平线缺陷的实例的概念图。
参照图1至图6,显示面板100可以可变频率驱动。例如,可以240Hz的最大频率来驱动显示面板100。当以240Hz的频率驱动显示面板100时,数据写入栅极信号GW可在第一时段P1至第八时段P8之中的第一时段P1、第三时段P3、第五时段P5和第七时段P7中具有激活脉冲,使得数据写入操作可在第一时段P1、第三时段P3、第五时段P5和第七时段P7中进行。当以120Hz的频率驱动显示面板100时,数据写入栅极信号GW可在第一时段P1和第五时段P5中具有激活脉冲,使得数据写入操作可在第一时段P1和第五时段P5中进行。
当以240Hz的频率驱动显示面板100时,发光元件EE的发射操作EM可以480Hz的频率进行,发光元件EE的初始化操作EB1可以480Hz的频率进行,并且发光元件EE的偏置操作EB2可以480Hz的频率进行。
如以上所解释的,当以240Hz的频率驱动显示面板100并且以480Hz的频率进行发射操作EM时,可以说是显示面板100以两个周期进行操作。
当以120Hz的频率驱动显示面板100时,发光元件EE的发射操作EM可以480Hz的频率进行,发光元件EE的初始化操作EB1可以480Hz的频率进行,并且发光元件EE的偏置操作EB2可以480Hz的频率进行。
如以上所解释的,当以120Hz的频率驱动显示面板100并且以480Hz的频率进行发射操作EM时,可以说是显示面板100以四个周期进行操作。
支持可变频率的显示装置可包括将数据电压写入像素的数据写入时段和仅进行光发射而不将数据电压写入像素的自扫描时段。在自扫描时段中,可进行将偏置电压施加到驱动开关元件T1的输入电极的偏置操作。当用于将控制信号施加到进行偏置操作的偏置开关元件T8的负载增加时,可能在显示面板100中出现向用户示出了水平线的水平线缺陷。
当显示面板100以两个周期进行操作时,由于栅极驱动器300的栅极驱动信号的负载的增加,如图5中所示,水平线LD可在垂直方向上显示在显示面板100的中心部分处。
此外,当显示面板100以四个周期进行操作时,由于栅极驱动器300的栅极驱动信号的负载的增加,如图6中所示,水平线LD1、LD2和LD3可在垂直方向上显示在显示面板100的1/4点、1/2点和3/4点处。
图7A是示出将栅极信号和发射信号施加到图3A的像素的水平信号线的概念图。
参照图1至图7A,将栅极信号和发射信号施加到像素的水平信号线可包括施加数据写入栅极信号GW的数据写入栅极线GWL、施加补偿栅极信号GC的补偿栅极线GCL、施加第一初始化栅极信号EB1的第一初始化栅极线EB1L、施加第二初始化栅极信号EB2的第二初始化栅极线EB2L、施加第一发射信号EM1的第一发射线EM1L和施加第二发射信号EM2的第二发射线EM2L。
第二初始化栅极线EB2L与将偏置电压施加到图3A的像素中的驱动开关元件T1的输入电极的偏置操作有关,而其它水平信号线与偏置操作无关。在本文中,与偏置操作有关的水平信号线可意味着连接到第八晶体管T8的控制电极或输入电极的线。
如图7A中所示,与偏置操作有关的第二初始化栅极线EB2L的宽度W2可大于与偏置操作无关的水平信号线的宽度W1。
例如,第二初始化栅极线EB2L的宽度W2可大于第一初始化栅极线EB1L的宽度。
图7B是示出将栅极信号和发射信号施加到图3B的像素的水平信号线的概念图。
第二初始化栅极线EB2L和第一发射线EM1L与将偏置电压施加到图3B的像素中的驱动开关元件T1的输入电极的偏置操作有关,而其它水平信号线与偏置操作无关。
如图7B中所示,与偏置操作有关的第二初始化栅极线EB2L和第一发射线EM1L的宽度W2可大于与偏置操作无关的水平信号线的宽度W1。
例如,第二初始化栅极线EB2L的宽度W2可大于第一初始化栅极线EB1L的宽度W1。例如,第一发射线EM1L的宽度W2可大于第二发射线EM2L的宽度W1。
在本文中,例如,第二初始化栅极线EB2L的宽度W2可与第一发射线EM1L的宽度W2相同。替代性地,第二初始化栅极线EB2L的宽度可不同于第一发射线EM1L的宽度。例如,第一初始化栅极线EB1L的宽度W1可与第二发射线EM2L的宽度W1相同。替代性地,第一初始化栅极线EB1L的宽度可不同于第二发射线EM2L的宽度。
图7C是示出将栅极信号和发射信号施加到图3C的像素的水平信号线的概念图。
初始化栅极线EBL和第一发射线EM1L与将偏置电压施加到图3C的像素中的驱动开关元件T1的输入电极的偏置操作有关,而其它水平信号线与偏置操作无关。
如图7C中所示,与偏置操作有关的初始化栅极线EBL和第一发射线EM1L的宽度W2可大于与偏置操作无关的水平信号线的宽度W1。
例如,初始化栅极线EBL的宽度W2可大于数据写入栅极线GWL的宽度W1。例如,第一发射线EM1L的宽度W2可大于第二发射线EM2L的宽度W1。
如图7A至图7C中所示,与偏置操作有关的水平信号线的宽度可形成为宽的,以使得可防止水平线缺陷。
图8是示出将栅极信号和发射信号施加到图3A的像素的水平信号线的概念图。
参照图8,将栅极信号和发射信号施加到像素的水平信号线可包括施加数据写入栅极信号GW的数据写入栅极线GWL、施加补偿栅极信号GC的补偿栅极线GCL、施加第一初始化栅极信号EB1的第一初始化栅极线EB1L、施加第二初始化栅极信号EB2的第二初始化栅极线EB2L、施加第一发射信号EM1的第一发射线EM1L和施加第二发射信号EM2的第二发射线EM2L。
第二初始化栅极线EB2L与将偏置电压施加到图3A的像素中的驱动开关元件T1的输入电极的偏置操作有关,而其它水平信号线与偏置操作无关。在本文中,与偏置操作有关的水平信号线可意味着连接到第八晶体管T8的控制电极或输入电极的线。
如图8中所示,与偏置操作有关的第二初始化栅极线EB2L的宽度W1可以和与偏置操作无关的水平信号线的宽度W1实质上相同。在本实施方式中,与偏置操作有关的第二初始化栅极线EB2L的电阻可小于与偏置操作无关的水平信号线的电阻。
在图8中,与偏置操作有关的水平信号线的电阻可形成为低的,以使得可防止水平线缺陷。
图9是示出图1的显示面板100的层结构的概念图。
参照图9,显示面板100可包括衬底SB、布置在衬底SB上的缓冲层BF、布置在缓冲层BF上的第一栅极绝缘层GI1、布置在第一栅极绝缘层GI1上的第一栅极金属层GM1、布置在第一栅极金属层GM1上的第二栅极绝缘层GI2、布置在第二栅极绝缘层GI2上的第二栅极金属层GM2、布置在第二栅极金属层GM2上的第三栅极绝缘层GI3、布置在第三栅极绝缘层GI3上的第三栅极金属层GM3、布置在第三金属层GM3上的第一层间绝缘层ILD1、布置在第一层间绝缘层ILD1上的第一源-漏金属层SD1、布置在第一源-漏金属层SD1上的第二层间绝缘层ILD2以及布置在第二层间绝缘层ILD2上的第二源-漏金属层SD2。
例如,在图3B的像素结构中,施加第一发射信号EM1的第一发射线EM1L可布置在源-漏金属层SD1或SD2中,并且施加第二发射信号EM2的第二发射线EM2L可布置在栅极金属层GM1、GM2或GM3中。源-漏金属层可具有比栅极金属层的电阻低的电阻。因此,当施加第一发射信号EM1的第一发射线EM1L布置在源-漏金属层SD1或SD2中并且施加第二发射信号EM2的第二发射线EM2L布置在栅极金属层GM1、GM2或GM3中时,在图9中,与偏置操作有关的像素的水平信号线的电阻可相对低,使得可防止水平线缺陷。
图10是示出图1的栅极驱动器300的框图。图11是示出布置有图10的栅极驱动器300的区域的概念图。图12是示出图10的栅极驱动器300的时钟线的层结构的概念图。
参照图10,栅极驱动器300可包括生成不施加到偏置开关元件的栅极信号的普通栅极驱动器和生成施加到偏置开关元件的栅极信号的偏置栅极驱动器。
例如,普通栅极驱动器可包括数据写入栅极驱动器GWD、补偿栅极驱动器GCD和第一初始化栅极驱动器EB1D。偏置栅极驱动器可包括第二初始化栅极驱动器EB2D。数据写入栅极驱动器GWD可包括级GWST(1)、GWST(2)、GWST(3)、……、和GWST(N)。补偿栅极驱动器GCD可包括级GCST(1)、GCST(2)、GCST(3)、……、和GCST(N)。第一初始化栅极驱动器EB1D可包括级EB1ST(1)、EB1ST(2)、EB1ST(3)、……、和EB1ST(N)。第二初始化栅极驱动器EB2D可包括级EB2ST(1)、EB2ST(2)、EB2ST(3)、……、和EB2ST(N)。
如图10中所示,将时钟信号施加到偏置栅极驱动器的偏置时钟线CKE2L的宽度WE2可大于将时钟信号施加到普通栅极驱动器的普通时钟线CKWL的宽度WW、普通时钟线CKCL的宽度WC和普通时钟线CKE1L的宽度WE1。
根据图10,可减小与偏置操作有关的偏置栅极驱动器的时钟信号的负载,使得可防止水平线缺陷。
在图11中,普通栅极驱动器可布置在第一区域AR1中,并且偏置栅极驱动器可布置在第二区域AR2中。第一区域AR1可为低电源电压ELVSS被施加到第二源-漏金属层SD2的区域。第二区域AR2可为低电源电压ELVSS未施加到第二源-漏金属层SD2以使得第二区域AR2的第二源-漏金属层SD2可为可使用的区域。
因此,布置在第一区域AR1中的普通栅极驱动器可通过布置在第一源-漏金属层SD1中的普通时钟线接收时钟信号。布置在第二区域AR2中的偏置栅极驱动器可通过在第一源-漏金属层SD1和第二源-漏金属层SD2中形成为双层CKE2L1和CKE2L2的偏置时钟线接收时钟信号。
根据图11和图12,可使用形成为双层的偏置时钟线来减小与偏置操作有关的偏置栅极驱动器的时钟信号的负载,使得可防止水平线缺陷。
图13是示出图1的显示面板100的像素和偏置线的概念图。
参照图13,施加偏置电压VBIAS的偏置线可在第二方向D2上延伸,并且可公共地连接到布置在第一方向D1上的多个像素SP1、SP2和SP3。当在显示面板100的有效区域中用于偏置线的空间不足时,多个像素SP1、SP2和SP3可共享偏置线,以使得可增加空间效率。
图14是示出图1的栅极驱动器300中的普通栅极驱动器的级的实例和图1的栅极驱动器300中的偏置栅极驱动器的级的实例的概念图。图15是示出图14的普通栅极驱动器的级的输出信号和图14的偏置栅极驱动器的级的输出信号的波形图。
参照图14和图15,普通栅极驱动器的级GWST可接收第一时钟信号CK1、栅极高电压VGH和栅极低电压VGL。与偏置操作有关的偏置栅极驱动器的级EB2ST可接收不同于第一时钟信号CK1的第二时钟信号CK2、栅极高电压VGH和栅极低电压VGL。
如图15中所示,第一时钟信号的高电平CK1(H)可与栅极高电压VGH实质上相同,并且第二时钟信号的高电平CK2(H)可大于栅极高电压VGH。
根据图14和图15,可增加第二时钟信号的高电平CK2(H),以使得可减小与偏置操作有关的偏置栅极驱动器的时钟信号的负载。因此,可防止水平线缺陷。
图16是示出图1的栅极驱动器300中的普通栅极驱动器的级的实例和图1的栅极驱动器300中的偏置栅极驱动器的级的实例的概念图。
参照图16,普通栅极驱动器的级GWST可接收时钟信号CK、第一栅极高电压VGH1和第一栅极低电压VGL1。偏置栅极驱动器的级EB2ST可接收时钟信号CK、不同于第一栅极高电压VGH1的第二栅极高电压VGH2和不同于第一栅极低电压VGL1的第二栅极低电压VGL2。
根据图16,可调整第二栅极高电压VGH2的电平和第二栅极低电压VGL2的电平,以使得可减小与偏置操作有关的偏置栅极驱动器的时钟信号的负载。因此,可防止水平线缺陷。
图17是示出图1的显示面板100的像素的实例的电路图。图18是示出在数据写入时段中施加到图17的像素的输入信号的实例的时序图。图19是示出在自扫描时段中施加到图17的像素的输入信号的实例的时序图。图20是示出在数据写入时段中施加到图17的像素的输入信号的实例的时序图。
图21是示出在自扫描时段中施加到图17的像素的输入信号的实例的时序图。图22是示出在数据写入时段中施加到图17的像素的输入信号的实例的时序图。图23是示出在自扫描时段中施加到图17的像素的输入信号的实例的时序图。
参照图1、图2、图4和图17至图23,像素可包括第一晶体管T1、第二晶体管T2、第三晶体管T3、第四晶体管T4、第五晶体管T5、第六晶体管T6、第七晶体管T7、第八晶体管T8、第九晶体管T9、保持电容器CHOLD和存储电容器CST,第一晶体管T1包括连接到第一节点N1的控制电极、连接到第二节点N2的输入电极和连接到第三节点N3的输出电极,第二晶体管T2包括接收数据写入栅极信号GW的控制电极、接收数据电压VDATA的输入电极和连接到第四节点N4的输出电极,第三晶体管T3包括接收补偿栅极信号GC的控制电极、连接到第一节点N1的输入电极和连接到第三节点N3的输出电极,第四晶体管T4包括接收数据初始化栅极信号GI的控制电极、接收初始化电压VINT的输入电极和连接到第一节点N1的输出电极,第五晶体管T5包括接收补偿栅极信号GC的控制电极、接收基准电压VREF的输入电极和连接到第四节点N4的输出电极,第六晶体管T6包括接收第二发射信号EM2的控制电极、连接到第三节点N3的输入电极和连接到发光元件EE的阳极的输出电极,第七晶体管T7包括接收第一初始化栅极信号EB1的控制电极、接收初始化电压VINT的输入电极和连接到发光元件EE的阳极的输出电极,第八晶体管T8包括接收第二初始化栅极信号EB2的控制电极、接收偏置电压VBIAS的输入电极和连接到第二节点N2的输出电极,第九晶体管T9包括接收第一发射信号EM1的控制电极、接收高电源电压ELVDD的输入电极和连接到第二节点N2的输出电极,保持电容器CHOLD包括接收高电源电压ELVDD的第一电极和连接到第四节点N4的第二电极,存储电容器CST包括连接到第四节点N4的第一电极和连接到第一节点N1的第二电极。发光元件EE可包括阳极和接收低电源电压ELVSS的阴极。
驱动开关元件可为第一晶体管T1。偏置开关元件可为第八晶体管T8。
图18表示在数据写入时段DATA WRITING中施加到像素的栅极信号,并且图19表示在自扫描时段SELF SCAN中施加到像素的栅极信号。
在本实施方式中,用于调整第一晶体管T1的输入电极的电压的导通偏置操作ONBIAS可使用第八晶体管T8进行,并且用于调整第一晶体管T1的输出电极的电压的关断偏置操作OFF BIAS可使用第七晶体管T7进行。在关断偏置操作OFF BIAS中,第七晶体管T7和第六晶体管T6可导通。
可响应于第二初始化栅极信号EB2进行导通偏置操作ON BIAS,并且可响应于第一初始化栅极信号EB1进行关断偏置操作OFF BIAS。在本实施方式中,用于导通偏置操作ONBIAS的第二初始化栅极信号EB2和用于关断偏置操作OFF BIAS的第一初始化栅极信号EB1是独立的,以使得可精细地调整导通偏置操作ON BIAS和关断偏置操作OFF BIAS,从而可防止水平线缺陷。
在图20和图21中,在当数据电压写入像素时的数据写入时段DATA WRITING中的第一发射信号EM1的高电平持续时间的长度WF1可小于在当数据电压未写入像素并且发光元件EE被导通时的自扫描时段SELF SCAN中的第一发射信号EM1的高电平持续时间的长度WF2。
在第一发射信号EM1的低电平持续时间中,第九晶体管T9可导通以使用高电源电压ELVDD进行偏置操作BI。可使用第一发射信号EM1的高电平持续时间的长度WF1和WF2来适当地调整使用高电源电压ELVDD的偏置操作BI的程度。如以上所解释的,可适当地调整使用高电源电压ELVDD的偏置操作BI,使得可有效地防止水平线缺陷。
与图18和图19中的实施方式不同,图22和图23示出了导通偏置时序和关断偏置时序彼此相同的实施方式。相应地,在本实施方式中,进行导通偏置操作ON BIAS,而可以不进行关断偏置操作。在这种情况下,第一初始化栅极信号EB1的栅极驱动器和第二初始化栅极信号EB2的栅极驱动器独立地操作,使得可在导通偏置操作ON BIAS中减小栅极驱动器的负载。因此,可防止水平线缺陷。
根据本实施方式,在支持可变频率的显示装置的自扫描时段中,将偏置电压施加到驱动晶体管的输入电极的偏置操作可在高频率下进行,使得可防止闪烁。
当在自扫描时段中在高频率下进行偏置操作时,由于栅极驱动信号的负载的增加,可能出现水平线缺陷。与偏置操作有关的像素的水平信号线的宽度可形成为宽的,使得可防止水平线缺陷。此外,与偏置操作有关的像素的水平信号线可用具有低电阻的金属层形成,使得可防止水平线缺陷。此外,与偏置操作有关的像素的水平信号线可形成为第一源-漏金属层和第二源-漏金属层的双层,使得可防止水平线缺陷。此外,施加到栅极驱动器并且与偏置操作有关的栅极驱动信号线的宽度可形成为宽的,使得可防止水平线缺陷。此外,可调整施加到栅极驱动器并且与偏置操作有关的栅极驱动信号,使得可防止水平线缺陷。
因此,在支持可变频率的显示装置中可防止水平线缺陷,使得可增强显示装置的显示质量。
根据如以上所解释的本实施方式的显示装置,可增强显示面板的显示质量。
前述内容是对本发明概念的说明,而不应解释为对其进行限制。虽然已描述了本发明概念的一些示例实施方式,但是本领域技术人员将容易领会,能够在实质上不背离本发明概念的新颖教导和优点的情况下在示例性实施方式中进行诸多修改。相应地,所有这种修改旨在包括在如由权利要求书所限定的本发明概念的范围内。在权利要求书中,任何装置加功能条款旨在涵盖在本文中描述为执行所述功能的结构。

Claims (20)

1.一种显示装置,包括:
显示面板,所述显示面板包括像素;
栅极驱动器,所述栅极驱动器配置为将栅极信号提供到所述像素;
数据驱动器,所述数据驱动器配置为将数据电压提供到所述像素;以及
发射驱动器,所述发射驱动器配置为将发射信号提供到所述像素,
其中,所述像素包括:
发光元件;
驱动开关元件,所述驱动开关元件配置为将驱动电流施加到所述发光元件;以及
偏置开关元件,所述偏置开关元件配置为将偏置电压提供到所述驱动开关元件的输入电极,以及
其中,施加到所述偏置开关元件的控制电极的偏置栅极信号的频率大于施加到所述像素的数据写入栅极信号的频率。
2.根据权利要求1所述的显示装置,其中,所述发射驱动器配置为将第一发射信号和第二发射信号输出到所述像素,以及
其中,所述偏置电压是所述第一发射信号的高电平。
3.根据权利要求1所述的显示装置,其中,所述显示面板以可变频率驱动,
其中,具有第一频率的第一帧包括第一激活时段和第一消隐时段,
其中,具有不同于所述第一频率的第二频率的第二帧包括第二激活时段和第二消隐时段,
其中,所述第一激活时段的长度与所述第二激活时段的长度相同,以及
其中,所述第一消隐时段的长度不同于所述第二消隐时段的长度。
4.根据权利要求1所述的显示装置,其中,所述像素包括:
第一晶体管,所述第一晶体管包括连接到第一节点的控制电极、连接到第二节点的输入电极和连接到第三节点的输出电极;
第二晶体管,所述第二晶体管包括配置为接收所述数据写入栅极信号的控制电极、配置为接收所述数据电压的输入电极和连接到第四节点的输出电极;
第三晶体管,所述第三晶体管包括配置为接收补偿栅极信号的控制电极、连接到所述第一节点的输入电极和连接到所述第三节点的输出电极;
第四晶体管,所述第四晶体管包括配置为接收第一初始化栅极信号的控制电极、配置为接收基准电压的输入电极和连接到所述第四节点的输出电极;
第五晶体管,所述第五晶体管包括配置为接收第一发射信号的控制电极、配置为接收电源电压的输入电极和连接到所述第二节点的输出电极;
第六晶体管,所述第六晶体管包括配置为接收第二发射信号的控制电极、连接到所述第三节点的输入电极和连接到所述发光元件的阳极的输出电极;
第七晶体管,所述第七晶体管包括配置为接收所述第一初始化栅极信号的控制电极、配置为接收初始化电压的输入电极和连接到所述发光元件的所述阳极的输出电极;
第八晶体管,所述第八晶体管包括配置为接收第二初始化栅极信号的控制电极、配置为接收所述偏置电压的输入电极和连接到所述第二节点的输出电极;
存储电容器,所述存储电容器包括配置为接收所述电源电压的第一电极和连接到所述第一节点的第二电极;以及
编程电容器,所述编程电容器包括连接到所述第三节点的第一电极和连接到所述第四节点的第二电极,以及
其中,所述驱动开关元件是所述第一晶体管,并且所述偏置开关元件是所述第八晶体管。
5.根据权利要求4所述的显示装置,其中,配置为施加所述第二初始化栅极信号的第二初始化栅极线的宽度大于配置为施加所述第一初始化栅极信号的第一初始化栅极线的宽度。
6.根据权利要求4所述的显示装置,其中,配置为施加所述第二初始化栅极信号的第二初始化栅极线的电阻小于配置为施加所述第一初始化栅极信号的第一初始化栅极线的电阻。
7.根据权利要求1所述的显示装置,其中,所述像素包括:
第一晶体管,所述第一晶体管包括连接到第一节点的控制电极、连接到第二节点的输入电极和连接到第三节点的输出电极;
第二晶体管,所述第二晶体管包括配置为接收所述数据写入栅极信号的控制电极、配置为接收所述数据电压的输入电极和连接到第四节点的输出电极;
第三晶体管,所述第三晶体管包括配置为接收补偿栅极信号的控制电极、连接到所述第一节点的输入电极和连接到所述第三节点的输出电极;
第四晶体管,所述第四晶体管包括配置为接收第一初始化栅极信号的控制电极、配置为接收基准电压的输入电极和连接到所述第四节点的输出电极;
第五晶体管,所述第五晶体管包括配置为接收第一发射信号的控制电极、配置为接收电源电压的输入电极和连接到所述第二节点的输出电极;
第六晶体管,所述第六晶体管包括配置为接收第二发射信号的控制电极、连接到所述第三节点的输入电极和连接到所述发光元件的阳极的输出电极;
第七晶体管,所述第七晶体管包括配置为接收所述第一初始化栅极信号的控制电极、配置为接收初始化电压的输入电极和连接到所述发光元件的所述阳极的输出电极;
第八晶体管,所述第八晶体管包括配置为接收第二初始化栅极信号的控制电极、配置为接收所述第一发射信号的输入电极和连接到所述第二节点的输出电极;
存储电容器,所述存储电容器包括配置为接收所述电源电压的第一电极和连接到所述第一节点的第二电极;以及
编程电容器,所述编程电容器包括连接到所述第三节点的第一电极和连接到所述第四节点的第二电极,以及
其中,所述驱动开关元件是所述第一晶体管,并且所述偏置开关元件是所述第八晶体管。
8.根据权利要求7所述的显示装置,其中,配置为施加所述第二初始化栅极信号的第二初始化栅极线的宽度大于配置为施加所述第一初始化栅极信号的第一初始化栅极线的宽度,以及
其中,配置为施加所述第一发射信号的第一发射线的宽度大于配置为施加所述第二发射信号的第二发射线的宽度。
9.根据权利要求7所述的显示装置,其中,配置为施加所述第一发射信号的第一发射线布置在源-漏金属层中,以及
其中,配置为施加所述第二发射信号的第二发射线布置在栅极金属层中。
10.根据权利要求1所述的显示装置,其中,所述像素包括:
第一晶体管,所述第一晶体管包括连接到第一节点的控制电极、连接到第二节点的输入电极和连接到第三节点的输出电极;
第二晶体管,所述第二晶体管包括配置为接收所述数据写入栅极信号的控制电极、配置为接收所述数据电压的输入电极和连接到第四节点的输出电极;
第三晶体管,所述第三晶体管包括配置为接收补偿栅极信号的控制电极、连接到所述第一节点的输入电极和连接到所述第三节点的输出电极;
第四晶体管,所述第四晶体管包括配置为接收数据初始化栅极信号的控制电极、配置为接收初始化电压的输入电极和连接到所述第一节点的输出电极;
第五晶体管,所述第五晶体管包括配置为接收所述补偿栅极信号的控制电极、配置为接收基准电压的输入电极和连接到所述第四节点的输出电极;
第六晶体管,所述第六晶体管包括配置为接收第二发射信号的控制电极、连接到所述第三节点的输入电极和连接到所述发光元件的阳极的输出电极;
第七晶体管,所述第七晶体管包括配置为接收初始化栅极信号的控制电极、配置为接收所述初始化电压的输入电极和连接到所述发光元件的所述阳极的输出电极;
第八晶体管,所述第八晶体管包括配置为接收所述初始化栅极信号的控制电极、配置为接收第一发射信号的输入电极和连接到所述第二节点的输出电极;
第九晶体管,所述第九晶体管包括配置为接收所述第一发射信号的控制电极、配置为接收电源电压的输入电极和连接到所述第二节点的输出电极;
保持电容器,所述保持电容器包括配置为接收所述电源电压的第一电极和连接到所述第四节点的第二电极;以及
存储电容器,所述存储电容器包括连接到所述第四节点的第一电极和连接到所述第一节点的第二电极,以及
其中,所述驱动开关元件是所述第一晶体管,并且所述偏置开关元件是所述第八晶体管。
11.根据权利要求10所述的显示装置,其中,配置为施加所述初始化栅极信号的初始化栅极线的宽度大于配置为施加所述数据写入栅极信号的数据写入栅极线的宽度,以及
其中,配置为施加所述第一发射信号的第一发射线的宽度大于配置为施加所述第二发射信号的第二发射线的宽度。
12.根据权利要求1所述的显示装置,其中,所述栅极驱动器包括:
普通栅极驱动器,所述普通栅极驱动器配置为生成不施加到所述偏置开关元件的栅极信号;以及
偏置栅极驱动器,所述偏置栅极驱动器配置为生成施加到所述偏置开关元件的栅极信号。
13.根据权利要求12所述的显示装置,其中,配置为将时钟信号施加到所述偏置栅极驱动器的偏置时钟线的宽度大于配置为将时钟信号施加到所述普通栅极驱动器的普通时钟线的宽度。
14.根据权利要求12所述的显示装置,其中,布置在第一区域中的所述普通栅极驱动器配置为通过布置在第一源-漏金属层中的普通时钟线来接收时钟信号,以及
其中,布置在第二区域中的所述偏置栅极驱动器配置为通过在所述第一源-漏金属层和第二源-漏金属层中形成为双层的偏置时钟线来接收时钟信号。
15.根据权利要求12所述的显示装置,其中,所述普通栅极驱动器的级配置为接收第一时钟信号、栅极高电压和栅极低电压,以及
其中,所述偏置栅极驱动器的级配置为接收与所述第一时钟信号不同的第二时钟信号、所述栅极高电压和所述栅极低电压。
16.根据权利要求15所述的显示装置,其中,所述第一时钟信号的高电平与所述栅极高电压相同,以及
其中,所述第二时钟信号的高电平大于所述栅极高电压。
17.根据权利要求12所述的显示装置,其中,所述普通栅极驱动器的级配置为接收时钟信号、第一栅极高电压和第一栅极低电压,以及
其中,所述偏置栅极驱动器的级配置为接收所述时钟信号、与所述第一栅极高电压不同的第二栅极高电压和与所述第一栅极低电压不同的第二栅极低电压。
18.根据权利要求1所述的显示装置,其中,配置为施加所述偏置电压的偏置线在第二方向上延伸,并且公共地连接到在第一方向上布置的多个像素。
19.根据权利要求1所述的显示装置,其中,所述像素包括:
第一晶体管,所述第一晶体管包括连接到第一节点的控制电极、连接到第二节点的输入电极和连接到第三节点的输出电极;
第二晶体管,所述第二晶体管包括配置为接收所述数据写入栅极信号的控制电极、配置为接收所述数据电压的输入电极和连接到第四节点的输出电极;
第三晶体管,所述第三晶体管包括配置为接收补偿栅极信号的控制电极、连接到所述第一节点的输入电极和连接到所述第三节点的输出电极;
第四晶体管,所述第四晶体管包括配置为接收数据初始化栅极信号的控制电极、配置为接收初始化电压的输入电极和连接到所述第一节点的输出电极;
第五晶体管,所述第五晶体管包括配置为接收所述补偿栅极信号的控制电极、配置为接收基准电压的输入电极和连接到所述第四节点的输出电极;
第六晶体管,所述第六晶体管包括配置为接收第二发射信号的控制电极、连接到所述第三节点的输入电极和连接到所述发光元件的阳极的输出电极;
第七晶体管,所述第七晶体管包括配置为接收第一初始化栅极信号的控制电极、配置为接收所述初始化电压的输入电极和连接到所述发光元件的所述阳极的输出电极;
第八晶体管,所述第八晶体管包括配置为接收第二初始化栅极信号的控制电极、配置为接收所述偏置电压的输入电极和连接到所述第二节点的输出电极;
第九晶体管,所述第九晶体管包括配置为接收第一发射信号的控制电极、配置为接收电源电压的输入电极和连接到所述第二节点的输出电极;
保持电容器,所述保持电容器包括配置为接收所述电源电压的第一电极和连接到所述第四节点的第二电极;以及
存储电容器,所述存储电容器包括连接到所述第四节点的第一电极和连接到所述第一节点的第二电极,以及
其中,所述驱动开关元件是所述第一晶体管,并且所述偏置开关元件是所述第八晶体管。
20.根据权利要求19所述的显示装置,其中,在当所述数据电压写入所述像素时的数据写入时段中的所述第一发射信号的高电平持续时间的长度小于在当所述数据电压未写入所述像素并且所述发光元件导通时的自扫描时段中的所述第一发射信号的高电平持续时间的长度。
CN202210131731.4A 2021-02-19 2022-02-14 显示装置 Pending CN114974082A (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
KR1020210022764A KR20220119239A (ko) 2021-02-19 2021-02-19 표시 장치
KR10-2021-0022764 2021-02-19

Publications (1)

Publication Number Publication Date
CN114974082A true CN114974082A (zh) 2022-08-30

Family

ID=82900897

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202210131731.4A Pending CN114974082A (zh) 2021-02-19 2022-02-14 显示装置

Country Status (3)

Country Link
US (3) US11610538B2 (zh)
KR (1) KR20220119239A (zh)
CN (1) CN114974082A (zh)

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20230051390A (ko) * 2021-10-08 2023-04-18 삼성디스플레이 주식회사 표시장치
KR20230139824A (ko) * 2022-03-22 2023-10-06 삼성디스플레이 주식회사 표시 장치 및 이의 구동 방법
KR20230139915A (ko) * 2022-03-25 2023-10-06 삼성디스플레이 주식회사 표시 장치
KR20230167180A (ko) * 2022-05-30 2023-12-08 삼성디스플레이 주식회사 표시 장치
CN115311982A (zh) * 2022-08-30 2022-11-08 武汉天马微电子有限公司 显示面板及其驱动方法和显示装置

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100752365B1 (ko) 2003-11-14 2007-08-28 삼성에스디아이 주식회사 표시장치의 픽셀구동회로 및 그 방법
KR100599788B1 (ko) * 2004-11-17 2006-07-12 삼성에스디아이 주식회사 발광 표시 패널 및 발광 표시 장치
KR101779076B1 (ko) * 2010-09-14 2017-09-19 삼성디스플레이 주식회사 화소를 포함하는 유기전계발광 표시장치
KR102043980B1 (ko) * 2013-05-13 2019-11-14 삼성디스플레이 주식회사 화소 및 이를 이용한 유기전계발광 표시장치
JP6787675B2 (ja) 2016-02-25 2020-11-18 株式会社ジャパンディスプレイ 表示装置及び表示装置の駆動方法
CN209265989U (zh) 2018-12-06 2019-08-16 北京京东方技术开发有限公司 移位寄存器、发光控制电路、显示面板
KR20210013509A (ko) * 2019-07-26 2021-02-04 삼성디스플레이 주식회사 표시 장치
CN111402799B (zh) 2020-04-09 2021-07-06 武汉天马微电子有限公司 一种发光驱动电路及驱动方法、有机发光显示面板及装置

Also Published As

Publication number Publication date
US20230230537A1 (en) 2023-07-20
KR20220119239A (ko) 2022-08-29
US11908396B2 (en) 2024-02-20
US11610538B2 (en) 2023-03-21
US20240194125A1 (en) 2024-06-13
US20220270542A1 (en) 2022-08-25

Similar Documents

Publication Publication Date Title
CN114974082A (zh) 显示装置
KR20090101578A (ko) 화소 및 이를 이용한 유기전계발광 표시장치
KR20230044091A (ko) 픽셀 회로 및 이를 포함하는 표시 장치
CN220105999U (zh) 显示设备
KR20240134099A (ko) 표시 장치
US20200211449A1 (en) Display apparatus and method of driving the same
US11361705B2 (en) Display device having interlaced scan signals
US11961456B2 (en) Pixel circuit and display apparatus including the same
KR20140075040A (ko) 유기 발광 표시 장치 및 그의 구동 방법
US12073774B2 (en) Pixel, display apparatus including the same and method of driving the display apparatus
CN115249454A (zh) 像素
CN219738517U (zh) 显示面板
US11929026B2 (en) Display device comprising pixel driving circuit
US20240212549A1 (en) Shift register and display apparatus including the same
KR20240038869A (ko) 표시 장치 및 이의 구동 방법
KR20220125871A (ko) 픽셀 및 이를 포함하는 표시 장치
KR20230168653A (ko) 표시 장치 및 이의 구동 방법
KR20230103737A (ko) 화소 구동 회로를 포함하는 표시 장치
KR20230066201A (ko) 표시 장치의 화소
CN113496675A (zh) 显示装置
CN115985246A (zh) 像素电路及其驱动方法、显示面板
KR20150077712A (ko) 유기 발광 표시 장치 및 유기 발광 표시 장치의 구동 방법

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination