KR20230103567A - 이형 표시패널 및 이를 이용한 이형 표시장치 - Google Patents
이형 표시패널 및 이를 이용한 이형 표시장치 Download PDFInfo
- Publication number
- KR20230103567A KR20230103567A KR1020210194523A KR20210194523A KR20230103567A KR 20230103567 A KR20230103567 A KR 20230103567A KR 1020210194523 A KR1020210194523 A KR 1020210194523A KR 20210194523 A KR20210194523 A KR 20210194523A KR 20230103567 A KR20230103567 A KR 20230103567A
- Authority
- KR
- South Korea
- Prior art keywords
- gate
- region
- display panel
- area
- disposed
- Prior art date
Links
- 239000000463 material Substances 0.000 claims description 5
- 238000010586 diagram Methods 0.000 description 6
- 238000000034 method Methods 0.000 description 5
- 238000005070 sampling Methods 0.000 description 5
- 230000014509 gene expression Effects 0.000 description 3
- 230000001788 irregular Effects 0.000 description 3
- 239000004973 liquid crystal related substance Substances 0.000 description 3
- 239000010409 thin film Substances 0.000 description 3
- 230000008859 change Effects 0.000 description 2
- QNRATNLHPGXHMA-XZHTYLCXSA-N (r)-(6-ethoxyquinolin-4-yl)-[(2s,4s,5r)-5-ethyl-1-azabicyclo[2.2.2]octan-2-yl]methanol;hydrochloride Chemical compound Cl.C([C@H]([C@H](C1)CC)C2)CN1[C@@H]2[C@H](O)C1=CC=NC2=CC=C(OCC)C=C21 QNRATNLHPGXHMA-XZHTYLCXSA-N 0.000 description 1
- 102100040862 Dual specificity protein kinase CLK1 Human genes 0.000 description 1
- 101000749294 Homo sapiens Dual specificity protein kinase CLK1 Proteins 0.000 description 1
- 230000002159 abnormal effect Effects 0.000 description 1
- 230000008901 benefit Effects 0.000 description 1
- 210000002858 crystal cell Anatomy 0.000 description 1
- 230000003111 delayed effect Effects 0.000 description 1
- 238000005401 electroluminescence Methods 0.000 description 1
- 230000001747 exhibiting effect Effects 0.000 description 1
- 239000011521 glass Substances 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 230000004044 response Effects 0.000 description 1
- 239000000758 substrate Substances 0.000 description 1
- 230000001052 transient effect Effects 0.000 description 1
Images
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
- G09G3/3266—Details of drivers for scan electrodes
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
- G09G3/3275—Details of drivers for data electrodes
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/04—Structural and physical details of display devices
- G09G2300/0421—Structural details of the set of electrodes
- G09G2300/0426—Layout of electrodes and connections
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/08—Details of timing specific for flat panels, other than clock recovery
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
Abstract
본 발명은 이형 표시패널 및 이를 이용한 이형 표시장치에 관한 것으로, 본 발명에 따른 이형 표시장치의 이형 표시패널은 이형부를 갖는 제1 영역과 이형부를 갖지 않는 제2 영역을 포함하는 액티브영역; 상기 액티브영역의 외측에 형성된 베젤영역; 상기 액티브영역 내에서 서로 교차하도록 배치되는 복수의 게이트 라인들과 복수의 데이터 라인들; 및 상기 제1영역에 배치되는 적어도 하나의 게이트 라인에 연결되는 적어도 하나의 더미 게이트 라인들을 포함하고, 상기 제1영역에 배치되는 게이트 라인의 길이는 제2영역에 배치되는 게이트 라인의 길이보다 짧게 구성되어 이형부 영역을 포함하는 이형 표시패널에서 게이트 라인 길이의 차이로 인한 저항의 차이를 보완할 수 있어 휘도 불균일을 개선할 수 있다.
Description
본 발명은 이형 표시패널 및 이를 이용한 이형 표시장치에 관한 것이다.
근래에 들어 사회가 본격적인 정보화 시대로 접어듦에 따라 대량의 정보를 처리 및 표시하는 디스플레이(display) 분야가 급속도로 발전해 왔고, 이에 부응하여 여러 가지 다양한 평판 표시장치가 개발되어 각광받고 있다.
이 같은 평판표시장치의 구체적인 예로는 액정 표시장치(Liquid Crystal Display device: LCD), 플라즈마 표시장치(Plasma Display Panel device: PDP), 전계 방출 표시장치(Field Emission Display device: FED), 전기발광 표시장치(Electroluminescence Display device: ELD) 등을 들 수 있는데, 이들 평판표시장치는 박형화, 경량화, 저소비 전력화의 우수한 성능을 보여 기존의 브라운관(Cathode Ray Tube: CRT)을 빠르게 대체하고 있다.
이러한 평판 표시장치는 유리기판상에 복수의 스위칭 소자를 형성하고 인가되는 신호에 따라 화소별로 영상의 계조를 표시하여 화상을 구현하게 된다. 특히, 평판 표시장치 중 액정 표시장치 또는 유기발광 표시장치는 표시패널의 경박단소가 가능하여 대화면 TV 뿐만 아니라, 소형의 휴대폰 등의 포터블 기기, 웨어러블 기기, 플렉서블 기기, 계기판 등에 널리 이용되고 있으며, 더 이상 기존의 직사각형 형태가 아닌 다양한 형태의 이형(異形) 표시장치를 요구하고 있다. 이형(異形)은 글자 그대로 사물의 성질이나 모양 형식 등이 기존의 것과 다르다는 의미이다. 즉, 이형 표시장치는 기존의 사각형 표시장치에서 벗어나 원형이나 마름모형과 같이 형태를 다양하게 변형시킨 표시장치를 말한다.
이와 같이 이형부를 갖거나 원형, 타원형 등으로 구현된 표시패널로 이루어진 표시장치는 제품 디자인의 자유도를 높일 수 있다는 점에서 디자인적인 측면을 중요시하는 소비자들에게 어필할 수 있다는 이점이 있다.
본 발명은 이형부를 포함하는 영역과 이형부를 포함하지 않는 영역의 게이트 라인 길이 차이에 의한 휘도 불균일을 개선하는 것을 목적으로 한다.
이러한 목적을 달성하기 위한 본 발명에 따른 이형 표시패널은 이형부를 갖는 제1 영역과 이형부를 갖지 않는 제2 영역을 포함하는 액티브영역; 상기 액티브영역의 외측에 형성된 베젤영역; 상기 액티브영역 내에서 서로 교차하도록 배치되는 복수의 게이트 라인들과 복수의 데이터 라인들; 및 상기 제1영역에 배치되는 적어도 하나의 게이트 라인에 연결되는 적어도 하나의 더미 게이트 라인들을 포함하고, 상기 제1영역에 배치되는 게이트 라인의 길이는 제2영역에 배치되는 게이트 라인의 길이보다 짧다.
본 발명에 따른 이형 표시패널에서 상기 제2영역에 배치되는 게이트 라인들은 양측 베젤영역에 배치되는 2개의 게이트 구동회로에 의해 구동되고, 상기 제1영역에 배치되는 상기 적어도 하나의 게이트 라인은 일측 베젤영역에 배치되는 하나의 게이트 구동회로에 의해 구동된다.
본 발명에 따른 이형 표시패널에서 상기 제1영역에 배치되고 서로 연결되는 각 게이트 라인의 길이와 각 더미 게이트 라인의 길이는 서로 동일하다.
본 발명에 따른 이형 표시패널에서 상기 제1영역에 배치되고 서로 연결되는 각 게이트 라인과 각 더미 게이트 라인은 서로 평행하게 배치될 수 있다.
본 발명에 따른 이형 표시패널에서 상기 제1영역에 배치되는 상기 적어도 하나의 게이트 라인과 상기 적어도 하나의 더미 게이트 라인은 동일한 물질로 형성될 수 있다.
본 발명에 따른 이형 표시장치는 다수개의 게이트 라인들과 다수개의 데이터 라인들이 서로 교차하도록 배치되는 표시패널: 상기 표시패널의 상기 다수의 게이트 라인들을 순차적으로 구동하는 게이트 구동부; 상기 표시패널의 상기 다수의 데이터 라인들에 데이터 전압을 공급하는 데이터 구동부; 및 상기 게이트 구동부 및 상기 데이터 구동부를 제어하는 타이밍 제어부를 구비하고, 상기 표시패널은 이형부를 갖는 제1 표시영역과 이형부를 갖지 않는 제2 표시영역을 포함하는 표시영역; 상기 표시영역의 외측에 형성된 비표시 영역; 상기 표시영역 내에서 서로 교차하도록 배치되는 복수의 게이트 라인들과 복수의 데이터 라인들; 및 상기 복수의 게이트 라인들과 상기 복수의 데이터 라인들에 연결되는 복수의 화소들을 포함하고, 상기 제1표시 영역은 상기 복수의 게이트 라인들에 연결된 복수의 더미 게이트 라인들을 갖는다.
본 발명에 따른 표시패널 및 이를 이용한 표시장치는 이형부를 갖는 표시영역과 이형부를 갖지 않는 표시영역에서의 저항차이로 인한 휘도 불균형이 발생하지 않는다.
도 1은 본 발명에 따른 이형 표시장치의 구성을 개략적으로 나타낸 예시도이다.
도 2는 본 발명에 따른 이형 표시장치의 이형 표시패널을 개략적으로 나타낸 예시도이다.
도 3은 도 2의 "A" 영역을 구체적으로 나타낸 예시도이다.
도 4는 도 3의 각 지점에서의 스캐닝 신호를 나타낸 파형도이다.
도 2는 본 발명에 따른 이형 표시장치의 이형 표시패널을 개략적으로 나타낸 예시도이다.
도 3은 도 2의 "A" 영역을 구체적으로 나타낸 예시도이다.
도 4는 도 3의 각 지점에서의 스캐닝 신호를 나타낸 파형도이다.
본문에 개시되어 있는 본 발명의 실시 예들에 대해서, 특정한 구조적 내지 기능적 설명들은 단지 본 발명의 실시 예를 설명하기 위한 목적으로 예시된 것으로, 본 발명의 실시 예들은 다양한 형태로 실시될 수 있으며 본문에 설명된 실시 예들에 한정되는 것으로 해석되어서는 안 된다.
본 발명은 다양한 변경을 가할 수 있고 여러 가지 형태를 가질 수 있는 바, 특정 실시 예들을 도면에 예시하고 본문에 상세하게 설명하고자 한다. 그러나 이는 본 발명을 특정한 개시 형태에 대해 한정하려는 것이 아니며, 본 발명의 사상 및 기술 범위에 포함되는 모든 변경, 균등물 내지 대체물을 포함하는 것으로 이해되어야 한다.
제1, 제2 등의 용어는 다양한 구성요소들을 설명하는데 사용될 수 있지만, 상기 구성요소들은 상기 용어들에 의해 한정되지 않는다. 상기 용어들은 하나의 구성요소를 다른 구성요소로부터 구별하는 목적으로만 사용된다. 예를 들어, 본 발명의 권리 범위로부터 이탈되지 않은 채 제1 구성요소는 제2 구성요소로 명명될 수 있고, 유사하게 제2 구성요소도 제1 구성요소로 명명될 수 있다.
어떤 구성요소가 다른 구성요소에 "연결되어" 있다거나 "접속되어" 있다고 언급된 때에는, 그 다른 구성요소에 직접적으로 연결되어 있거나 또는 접속되어 있을 수도 있지만, 중간에 다른 구성요소가 존재할 수도 있다고 이해되어야 할 것이다. 반면에, 어떤 구성요소가 다른 구성요소에 "직접 연결되어" 있다거나 "직접 접속되어" 있다고 언급된 때에는, 중간에 다른 구성요소가 없는 것으로 이해되어야 할 것이다. 구성요소들 간의 관계를 설명하는 다른 표현들, 즉 "~사이에"와 "바로 ~사이에" 또는 "~에 이웃하는"과 "~에 직접 이웃하는" 등도 마찬가지로 해석되어야 한다.
본 출원에서 사용한 용어는 단지 특정한 실시 예를 설명하기 위해 사용된 것으로, 본 발명을 한정하려는 의도가 아니다. 단수의 표현은 문맥상 명백하게 다르게 뜻하지 않는 한, 복수의 표현을 포함한다. 본 출원에서, "포함한다" 또는 "가진다" 등의 용어는 개시된 특징, 숫자, 단계, 동작, 구성요소, 부분품 또는 이들을 조합한 것이 존재함을 지정하려는 것이지, 하나 또는 그 이상의 다른 특징들이나 숫자, 단계, 동작, 구성요소, 부분품 또는 이들을 조합한 것들의 존재 또는 부가 가능성을 미리 배제하지 않는 것으로 이해되어야 한다.
다르게 정의되지 않는 한, 기술적이거나 과학적인 용어를 포함해서 여기서 사용되는 모든 용어들은 본 발명이 속하는 기술 분야에서 통상의 지식을 가진 자에 의해 일반적으로 이해되는 것과 동일한 의미를 나타낸다. 일반적으로 사용되는 사전에 정의되어 있는 것과 같은 용어들은 관련 기술의 문맥상 가지는 의미와 일치하는 의미를 나타내는 것으로 해석되어야 하며, 본 출원에서 명백하게 정의하지 않는 한, 이상적이거나 과도하게 형식적인 의미로 해석되지 않는다.
한편, 어떤 실시 예가 달리 구현 가능한 경우에 특정 블록 내에 명기된 기능 또는 동작이 흐름도에 명기된 순서와 다르게 일어날 수도 있다. 예를 들어, 연속하는 두 블록이 실제로는 실질적으로 동시에 수행될 수도 있고, 관련된 기능 또는 동작에 따라서는 상기 블록들이 거꾸로 수행될 수도 있다.
이하에서, 첨부된 도면을 참조하여 본 발명에 따른 이형 표시 패널 및 이를 이용한 표시 장치에 대하여 설명하기로 한다.
도 1은 본 발명에 따른 이형 표시장치의 구성을 개략적으로 나타낸 블럭도이다. 본 발명에 따른 이형 표시장치(100)는 다수의 데이터 라인(DL) 및 다수의 게이트 라인(GL)이 배치되고, 다수의 서브 픽셀(SP: Sub Pixel)이 배치된 이형 표시패널(110)과, 다수의 데이터 라인(DL)을 구동하는 데이터 구동부(120)와, 다수의 게이트 라인(GL)을 구동하는 게이트 구동부(130)와, 데이터 구동부(120) 및 게이트 구동부(130)를 제어하는 타이밍 제어부(140) 등을 포함한다.
타이밍 제어부(140)는 데이터 구동부(120) 및 게이트 구동부(130)로 각종 제어신호를 공급하여, 데이터 구동부(120) 및 게이트 구동부(130)를 제어한다.
이러한 타이밍 제어부(140)는 각 프레임에서 구현하는 타이밍에 따라 스캔을 시작하고, 외부에서 입력되는 입력 영상 데이터를 데이터 구동부(120)에서 사용하는 데이터 신호 형식에 맞게 전환하여 전환된 구동 데이터(DATA)를 출력하고, 스캔 신호에 맞춰 적당한 시간에 디스플레이 구동 데이터를 통제한다.
데이터 구동부(120)는 다수의 데이터 라인(DL)으로 구동 데이터 전압(Vdata)을 공급함으로써, 다수의 데이터 라인(DL)을 구동한다. 여기서, 데이터 구동부(120)는 '소스 구동부'라고도 한다.
게이트 구동부(130)는 타이밍 제어부(140)의 제어에 따라, 온(On) 전압 또는 오프(Off) 전압의 스캔 신호를 다수의 게이트 라인(GL)으로 스캔 신호를 순차적으로 공급함으로써, 다수의 게이트 라인(GL)을 순차적으로 구동한다. 여기서, 게이트 구동부(130)는 '스캔 구동부'라고도 한다.
데이터 구동부(120)는 게이트 구동부(130)에 의해 특정 게이트 라인이 열리면, 타이밍 제어부(140)로부터 수신한 영상 데이터를 아날로그 형태의 데이터 전압으로 변환하여 다수의 데이터 라인(DL)으로 공급한다.
데이터 구동부(120)는 도 1에서는 표시패널(110)의 일측(예: 상측 또는 하측)에만 위치하는 도시하고 있으나, 구동방식, 패널 설계 방식 등에 따라서, 표시패널(110)의 양측(예: 상측과 하측)에 모두 위치할 수도 있다.
게이트 구동부(130)는 도 1에서는 표시패널(110)의 일 측(예: 좌측 또는 우측)에만 위치하는 도시하고 있으나, 구동 방식, 패널 설계 방식 등에 따라서, 표시패널(110)의 양측(예: 좌측과 우측)에 모두 위치할 수도 있다.
전술한 타이밍 제어부(140)는 입력 영상 데이터와 함께, 수직 동기 신호(Vsync), 수평 동기 신호(Hsync), 입력 데이터 인에이블(DE: Data Enable) 신호, 클럭 신호(CLK) 등을 포함하는 각종 타이밍 신호들을 외부(예: 호스트 시스템)로부터 수신한다.
타이밍 제어부(140)는 외부로부터 입력된 입력 영상 데이터를 데이터 구동부(120)에서 사용하는 데이터 신호 형식에 맞게 전환하여 전환된 영상 데이터를 출력하는 것 이외에, 데이터 구동부(120) 및 게이트 구동부(130)를 제어하기 위하여, 수직 동기 신호(Vsync), 수평 동기 신호(Hsync), 입력 DE 신호, 클럭 신호 등의 타이밍 신호를 입력받아, 각종 제어 신호들을 생성하여 데이터 구동부(120) 및 게이트 구동부(130)로 출력한다.
예를 들어, 타이밍 제어부(140)는 게이트 구동부(130)를 제어하기 위하여, 게이트 스타트 펄스(GSP: Gate Start Pulse), 게이트 쉬프트 클럭(GSC: Gate Shift Clock), 게이트 출력 인에이블 신호(GOE: Gate Output Enable) 등을 포함하는 각종 게이트 제어 신호(GCS: Gate Control Signal)를 출력한다.
여기서, 게이트 스타트 펄스(GSP)는 게이트 구동부(130)를 구성하는 하나 이상의 게이트 구동부 집적회로(Gate Driver IC)의 동작 스타트 타이밍을 제어한다. 게이트 쉬프트 클럭(GSC)은 하나 이상의 게이트 구동부 집적회로에 공통으로 입력되는 클럭 신호로서, 스캔 신호(게이트 펄스)의 쉬프트 타이밍을 제어한다. 게이트 출력 인에이블 신호(GOE)는 하나 이상의 게이트 구동부 집적회로의 타이밍 정보를 지정하고 있다.
또한, 타이밍 제어부(140)는, 데이터 구동부(120)를 제어하기 위하여, 데이터 스타트 펄스(SSP: Source Start Pulse), 데이터 샘플링 클럭(SSC: Source Sampling Clock), 데이터 출력 인에이블 신호(SOE: Source Output Enable) 등을 포함하는 각종 데이터 제어 신호(DCS: Data Control Signal)를 출력한다.
여기서, 데이터 스타트 펄스(SSP)는 데이터 구동부(120)를 구성하는 하나 이상의 데이터 구동부 집적회로(Source Driver IC)의 데이터 샘플링 시작 타이밍을 제어한다. 데이터 샘플링 클럭(SSC)은 데이터 구동부 집적회로 각각에서 데이터의 샘플링 타이밍을 제어하는 클럭 신호이다. 데이터 출력 인에이블 신호(SOE)는 데이터 구동부(120)의 출력 타이밍을 제어한다.
데이터 구동부(120)는 적어도 하나의 데이터 구동부 집적회로(SDIC: Source Driver Integrated Circuit)를 포함하여 다수의 데이터 라인을 구동할 수 있다. 각 데이터 구동부 집적회로(SDIC)는 쉬프트 레지스터(Shift Register), 래치 회로(Latch Circuit), 디지털 아날로그 컨버터(DAC: Digital to Analog Converter), 출력 버퍼(Output Buffer), 감마전압 생성부 등을 포함할 수 있다. 각 데이터 구동부 집적회로(SDIC)는 경우에 따라서, 아날로그 디지털 컨버터(ADC: Analog to Digital Converter)를 더 포함할 수 있다.
게이트 구동부(130)는 적어도 하나의 게이트 구동부 집적회로(GDIC: Gate Driver Integrated Circuit)를 포함할 수 있다. 각 게이트 구동부 집적회로(GDIC)는 쉬프트 레지스터(Shift Register), 레벨 쉬프터(Level Shifter) 등을 포함할 수 있다.
표시 패널(110)에 배치되는 각 서브 픽셀(SP)은 트랜지스터 등의 회로 소자를 포함하여 구성될 수 있다.
일 예로, 표시 패널(110)에서, 각 서브 픽셀(SP)은 유기 발광 다이오드(OLED: Organic Light Emitting Diode)와, 이를 구동하기 위한 구동 트랜지스터(DT: Driving Transistor) 등의 회로 소자로 구성되어 있다.
각 서브 픽셀(SP)을 구성하는 회로 소자의 종류 및 개수는 제공 기능 및 설계 방식 등에 따라 다양하게 정해질 수 있다.
도 2는 본 발명에 따른 이형 표시장치의 이형 표시패널을 개략적으로 나타낸 예시도이다. 도시한 바와 같이, 이형 표시패널(110)은 영상을 표시하는 액티브 영역(A/A)과 베젤영역(N/A)을 포함하여 이루어진다.
이형 표시패널(110)의 액티브 영역(A/A)은 이형부를 갖는 제1 영역(111)과 이형부를 갖지 않는 제2 영역(112)을 포함하여 이루어진다. 이형부를 갖는 제1 영역(111)의 일측에는 베젤 영역(111-L)이 형성되고 반대 측에는 또 다른 베젤 영역(111-R)이 형성된다. 이형부를 갖지 않는 제2 영역(112)의 일측에는 베젤 영역(112-L)이 형성되고 반대 측에는 또 다른 베젤 영역(112-R)이 형성된다.
도 3은 도 2의 "A" 영역을 구체적으로 나타낸 예시도이다. 게이트 구동부는 화소 어레이와 함께 표시패널에 내장되는 기술이 적용될 수 있는데, 표시패널에 내장된 게이트 구동부는 GIP(gate driver in panel) 방식의 회로, 즉, GIP 타입의 게이트 구동부로 알려져 있다.
GIP 타입의 게이트 구동부는 레벨 쉬프터(LSa, LSb)와, 베젤영역(N/A)에 형성되어, 레벨 쉬프터(LSa, LSb)로부터의 공급되는 신호들을 수신하는 쉬프트 레지스터(SRa, SRb)를 포함한다.
레벨 쉬프터(LSa, LSb)는 타이밍 제어부(140)로부터 스타트 펄스(ST), 게이트 쉬프트 클럭들(GLCK), 및 플리커 신호(FLK) 등의 신호를 입력 받고, 또한 게이트 하이 전압(VGH), 게이트 로우 전압(VGL) 등의 구동 전압을 공급받는다. 스타트 펄스(ST), 게이트 쉬프트 클럭들(GCLK) 및 플리커 신호(FLK)는 대략 0V와 3.3V 사이에서 스윙하는 신호들이다. 게이트 쉬프트 클럭들(GLCK1~n)은 소정의 위상차를 갖는 n상 클럭신호들이다. 게이트 하이 전압(VGH)은 표시패널의 박막 트랜지스터 어레이에 형성된 박막 트랜지스터(TFT)의 문턱 전압 이상의 전압으로서 대략 28V 정도의 전압이고, 게이트 로우 전압(VGL)은 표시패널(10)의 박막 트랜지스터 어레이에 형성된 박막 트랜지스터(TFT)의 문턱 전압보다 낮은 전압으로서 대략 -5V 내외의 전압이다.
레벨 쉬프터(LS)는 타이밍 제어부(140)로부터 입력되는 스타트 펄스(ST)와, 게이트 쉬프트 클럭들(GLCK) 각각을 게이트 하이 전압(VGH)과 게이트 로우 전압(VGL)으로 레벨 쉬프트한 쉬프트 클럭신호들(CLK)을 출력한다.
따라서, 레벨 쉬프터(LS)로부터 출력되는 스타트 펄스(VST)와 쉬프트 클럭신호들(CLK) 각각은 게이트 하이 전압(VGH)과 게이트 로우 전압(VGL) 사이에서 스윙한다. 레벨 쉬프터(LS)는 플리커 신호(FLK)에 따라 게이트 하이 전압을 낮추어 액정 셀의 킥백 전압(ΔVp)을 낮추어 플리커를 줄일 수 있다.
쉬프트 레지스터(SR)는 레벨 쉬프터(LS)로부터 입력되는 스타트 펄스(VST)를 게이트 쉬프트 클럭신호들(CLK1~CLKn)에 따라 쉬프트함으로써 게이트 하이 전압과 게이트 로우 전압(VGL) 사이에서 스윙하는 게이트펄스를 순차적으로 쉬프트시킨다. 쉬프트 레지스터(SR)로부터 출력되는 게이트 펄스는 게이트 라인들(GL1~GNn)에 순차적으로 공급된다.
도 3에 도시한 바와 같이, 본 발명에 따른 이형 표시 패널에서 이형부를 갖지 않는 제2영역(112) 외측의 양측(112-L, 112-R)에 2개의 게이트 구동 회로(GIP)가 배치되어 액티브 영역의 제2영역(112)의 양단부에서 게이트 라인들 (GLn-3, GLn-2)에 게이트 펄스를 공급한다.
한편, 이형부를 갖는 제1영역(111)은 일측(111-R)에 하나의 게이트 구동 회로(GIP)가 배치되어 액티브 영역의 제1영역(111)의 일측에서 게이트 라인들 (GLn-1, GLn)에 게이트 펄스를 공급한다. 이때, 이형부를 갖는 제1 영역(111)에 배치된 게이트 라인들((GLn-1, GLn)은 이형부를 갖지 않는 제2 영역(112)에 배치된 게이트 라인들(GLn-3, GLn-2)의 길이보다 짧다.
이형부를 갖는 제1영역(111)의 게이트 라인들((GLn-1, GLn)에는 각각 더미 게이트 라인(DGLn-1, DGLn)이 연결된다.
상기 제1영역(111)의 게이트 라인들(GLn-1, GLn)에 연결되는 각 더미 게이트 라인(DGLn-1, DGLn)들은 제1영역(111)의 게이트 라인들(GLn-1, GLn)의 길이와 동일한 길이로 배치될 수 있다.
따라서, 상기 제1영역(111)의 게이트 라인들(GLn-1, GLn)과 이에 연결되는 각 더미 게이트 라인(DGLn-1, DGLn)들의 총 저항의 합은 상기 제2영역(112)에 배치되는 각 게이트 라인(GLn-3, GLn-2)들의 저항 값과 동일한 값을 가질 수 있다.
바람직하게는 상기 제1영역(111)의 게이트 라인들(GLn-1, GLn)과, 이에 연결되는 각 더미 게이트 라인(DGLn-1, DGLn)들의 라인 폭은 서로 동일할 수 있다.
바람직하게는 상기 제1영역(111)의 게이트 라인들(GLn-1, GLn)과, 이에 연결되는 각 더미 게이트 라인(DGLn-1, DGLn)들의 서로 평행하게 배치될 수 있다.
바람직하게는 상기 제1영역(111)의 게이트 라인들(GLn-1, GLn)과, 이에 연결되는 각 더미 게이트 라인(DGLn-1, DGLn)들은 동일한 물질로 형성될 수 있다.
본 예에서 이형부를 갖는 제1 영역(111)의 폭이 일정한 것을 예로 하였으나, 만일 이형부를 갖는 액티브 영역의 크기 변화에 의해 게이트 라인의 길이에 차이가 있는 경우라면 이형부를 갖는 제3 영역에 대하여 해당 게이트 라인들에 더미 게이트 라인을 연결하여 액티브 영역 전체의 저항 불균형을 해소할 수 있다.
이형부를 갖지 않는 제2 영역의 각 게이트 라인의 전체 저항 값은 동일하다. 예를 들어, 게이트 라인(GLn-3)의 전체 저항 값을 Rtotal이라 할 때, 게이트 라인(GLn-2)의 각 부분 저항 측정값(Re, Re-C1, RC1-M1, RM1-E1)의 합은 Rtotal과 동일하다.
이때, Re는 각 게이트 구동회로부(GIP)와 액티브 영역의 픽셀과 연결하는 각 부분의 저항값을 의미한다.
액티브 영역(A/A) 중 이형부가 형성된 제1 영역(111)의 픽셀과 그 외곽의 베젤 영역(111-L, 111-R)의 게이트 구동회로부가 연결되는 부분의 저항값은, 액티브 영역(A/A) 중 이형부가 형성되지 않은 제2 영역(112)의 종단 부분의 픽셀과 그 외곽의 베젤 영역(112-L, 112-R)의 게이트 구동회로부가 연결되는 부분의 저항값은 모두 동일(또는 매우 유사)하다. 이는 다음의 (식 1)과 같이 나타낼 수 있다.
Rtotal = Re + Re-C1 + RC1-M1 + RM1-E1 ……………………………………………………………… (식 1)
Re-C1는 이형부가 형성되지 않은 액티브 영역인 제2 영역(112)의 일측 종단부 픽셀로부터 중간 지점의 픽셀 사이의 게이트 라인의 저항값을 나타낸다.
RC1-M1는 이형부가 형성되지 않은 액티브 영역인 제2 영역(112)의 1/4 지점 즉, 중간 지점(C1)과 종단 지점(E1)의 중간 부분의 저항값을 나타낸다.
RM1-E1는 이형부가 형성되지 않은 액티브 영역인 제2 영역(112)의 1/4으로부터 종단 지점(E1)까지의 게이트 라인의 저항값을 나타낸다.
액티브 영역(A/A) 중 이형부가 형성된 제1영역(111)의 각 게이트 라인들 및 더미 게이트 라인들의 저항 관계를 살펴보면 다음과 같다.
이때, 이형부가 형성된 액티브 영역인 제1영역(111)의 가로 길이는 이형부가 형성되지 않은 액티브 영역인 제2영역(112)의 절반인 경우를 예로 설명하기로 한다.
도 3에서 C1은 제2영역(112)의 중간 지점을 의미하며, C2는 제1영역(111)의 일측 종단을 의미한다. 따라서, 제1영역(111)의 중간 지점(M2)의 저항값은 이형부가 형성되지 않은 액티브 영역인 제2 영역(112)의 중간 지점(C1)으로부터 일측 종단부까지의 저항값과 동일하다. 이는 다음의 (식 2)과 같이 나타낼 수 있다.
RM2 = RC1-M1 + RM1-E1 ……………………………………………………………… (식 2)
이와 같이, 제1영역(111)의 각 게이트 라인들(GLn, GLn-1)에는 동일한 물질로 이루어져 동일한 저항값을 갖는 더미 게이트 라인들(DGLn-1, DGLn)이 각각 연결된다.
본 실시 예에서는 GIP에서 라우팅 저항(Re)이 형성되고 난 후 게이트 라인들(GLn, GLn-1)에 더미 게이트 라인(DGLn-1, DGLn)이 연결되는 것을 예로 하였으나, GIP에서 라우팅 저항이 독립적으로 형성하는 구조로 연결되는 형태를 가질 수도 있다.
한편, 본 실시 예에서는 액티브 영역 중 이형부를 갖는 제1영역(111)의 게이트 라인 길이가 액티브 영역 중 이형부를 갖지 않는 제2영역(112)의 절반인 경우를 예로 하고 있으나, 만일 그 길이가 1/3인 경우라면 이형부를 갖는 영역의 게이트 라인에 연결되는 더미 게이트 라인은 상대적으로 큰 저항값을 나타내는 물질이거나, 폭이 좁거나 이격되어 적층되는 형태로 길이가 늘어나도록 배치되어, 이형부가 형성되지 않은 영역의 각 게이트 라인의 전체 저항(Rtotal)과 동일(매우 유사)한 저항값을 나타내도록 형성할 수 있다.
도 4는 도 3의 각 지점에서의 게이트 구동 신호를 나타낸 파형도이다.
(A) tran4(Scan1_e)은 이형부를 갖지 않는 제2영역(112)에서 검출되는 게이트 구동 신호(Scan1)를 나타내고, tran6(Scan1_e)은 더미 게이트 라인을 연결하지 않은 경우의 이형부를 갖는 제1영역(111)에서 검출되는 게이트 구동 신호(Scan1)를 나타내고, tran5(Scan1_e)은 본 발명의 도 3에서 나타낸 바와 같이 이형부를 갖는 제1영역(111)의 게이트 라인에 더미 게이트 라인을 연결한 경우의 게이트 구동 신호를 나타낸 것이다.
각 GIP로부터 첫 번째 픽셀까지를 나타내는 두 영역의 에지 부분(E1, E2)에서의 모든 파형(tran4(Scan1_e), tran5(Scan1_e), tran6(Scan1_e)이 거의 유사한 특성을 나타내고 있다. 이 부분은 부하의 영향을 거의 받지 않으므로 전체 부하와 무관하게 좋은 특성을 나타내고 있다.
(B) 이형부를 갖지 않는 제2영역(112)의 중앙 지점(C1)과 이형부를 갖는 제1영역(111)의 시작 지점(C2)에서의 게이트 신호를 살펴보면, 더미 게이트 라인을 연결하지 않은 경우의 파형(tran6(scan1_c))과 달리, 이형부를 갖지 않는 제2영역(112)의 중앙 지점(C1)의 파형(tran4(scan1_c))과 이형부를 갖는 제1영역의 게이트 라인에 더미 게이트 라인을 연결한 상태의 파형(tran5(scan1_c))은 유사하게 파형이 느려지는 것을 알 수 있다. 즉, 이형부를 갖는 제1영역의 양측에 GIP를 배치하여 구동하는 경우, 부하가 작아서 파형이 상대적으로 빠른 것을 알 수 있다. 이로 인하여 이형부의 시작지점에서는 라인 딤(Line Dim)이 발생하는 문제가 있다. 그러나, 본 발명에서는 이형부를 갖는 제1영역(111)의 일측에 하나의 게이트 구동부 회로(GIP)를 배치하고 더미 게이트 라인을 배치함으로써 이러한 문제가 발생하지 않는다.
(C) 이형부를 갖지 않는 제2영역(112)의 ¼인 지점(M1)과 이형부를 갖는 제1영역(111)의 중간 지점(M2)에서의 게이트 신호를 살펴보면 (B) 경우보다 살짝 지연되는 특성을 나타내고 있다. 이형부를 갖지 않는 제2영역(112)의 1/4 지점(M1)의 파형(tran4(scan1_m))과 게이트 라인에 더미 게이트 라인을 연결한 상태의 이형부를 갖는 제1영역의 중간 지점(M2)에서 파형(tran5(scan1_m))은 유사하게 파형이 느려진다. 반면, 더미 게이트 라인을 형성하지 않는 경우의 이형부를 갖는 제1영역의 중간 지점(M2)에서의 파형은(tran6(scan1_m)) 상대적으로 부하가 작아서 파형이 빠른 것을 알 수 있다.
이상에서 설명한 바와 같이, 본 발명은 이형부 영역을 포함하는 이형 표시패널에서 게이트 라인 길이의 차이로 인한 저항의 불균형에 의한 이상 구동 현상을 방지하고 출력 특성을 균일화시킬 수 있다.
상기에서는 본 발명의 바람직한 실시 예를 참조하여 설명하였지만, 해당 기술 분야의 숙련된 당업자는 하기의 특허 청구의 범위에 기재된 본 발명의 사상 및 영역으로부터 벗어나지 않는 범위 내에서 본 발명을 다양하게 수정 및 변경시킬 수 있음을 이해할 수 있을 것이다.
100: 이형 표시 장치
110: 이형 표시 패널
120: 데이터 구동부 130: 게이트 구동부
140: 타이밍 제어부 111: 이형 액티브 영역(제1영역)
112: 일반 액티브 영역(제2영역)
120: 데이터 구동부 130: 게이트 구동부
140: 타이밍 제어부 111: 이형 액티브 영역(제1영역)
112: 일반 액티브 영역(제2영역)
Claims (5)
- 이형부를 갖는 제1 영역과 이형부를 갖지 않는 제2 영역을 포함하는 액티브영역;
상기 액티브영역의 외측에 형성된 베젤영역;
상기 액티브영역 내에서 서로 교차하도록 배치되는 복수의 게이트 라인들과 복수의 데이터 라인들; 및
상기 제1영역에 배치되는 적어도 하나의 게이트 라인에 연결되는 적어도 하나의 더미 게이트 라인들을 포함하고,
상기 제1영역에 배치되는 게이트 라인의 길이는 제2영역에 배치되는 게이트 라인의 길이보다 짧고,
상기 제2영역에 배치되는 게이트 라인들은 양측 베젤영역에 배치되는 2개의 게이트 구동회로에 의해 구동되고,
상기 제1영역에 배치되는 상기 적어도 하나의 게이트 라인은 일측 베젤영역에 배치되는 하나의 게이트 구동회로에 의해 구동되는 이형 표시패널. - 제1항에 있어서, 상기 제1영역에 배치되고 서로 연결되는 각 게이트 라인의 길이와 각 더미 게이트 라인의 길이는 서로 동일한 이형 표시패널.
- 제1항에 있어서, 상기 제1영역에 배치되고 서로 연결되는 각 게이트 라인과 각 더미 게이트 라인은 서로 평행하게 배치되는 이형 표시패널.
- 제1항에 있어서, 상기 제1영역에 배치되는 상기 적어도 하나의 게이트 라인과 상기 적어도 하나의 더미 게이트 라인은 동일한 물질로 형성되는 이형 표시패널.
- 다수개의 게이트 라인들과 다수개의 데이터 라인들이 서로 교차하도록 배치되는 표시패널:
상기 표시패널의 상기 다수의 게이트 라인들을 순차적으로 구동하는 게이트 구동부;
상기 표시패널의 상기 다수의 데이터 라인들에 데이터 전압을 공급하는 데이터 구동부; 및
상기 게이트 구동부 및 상기 데이터 구동부를 제어하는 타이밍 제어부를 구비하고,
상기 표시패널은,
이형부를 갖는 제1 표시영역과 이형부를 갖지 않는 제2 표시영역을 포함하는 표시영역;
상기 표시영역의 외측에 형성된 비표시 영역;
상기 표시영역 내에서 서로 교차하도록 배치되는 복수의 게이트 라인들과 복수의 데이터 라인들; 및
상기 복수의 게이트 라인들과 상기 복수의 데이터 라인들에 연결되는 복수의 화소들을 포함하고,
상기 제1표시 영역은 상기 복수의 게이트 라인들에 연결된 복수의 더미 게이트 라인들을 갖는 표시장치.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020210194523A KR20230103567A (ko) | 2021-12-31 | 2021-12-31 | 이형 표시패널 및 이를 이용한 이형 표시장치 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020210194523A KR20230103567A (ko) | 2021-12-31 | 2021-12-31 | 이형 표시패널 및 이를 이용한 이형 표시장치 |
Publications (1)
Publication Number | Publication Date |
---|---|
KR20230103567A true KR20230103567A (ko) | 2023-07-07 |
Family
ID=87153967
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020210194523A KR20230103567A (ko) | 2021-12-31 | 2021-12-31 | 이형 표시패널 및 이를 이용한 이형 표시장치 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR20230103567A (ko) |
-
2021
- 2021-12-31 KR KR1020210194523A patent/KR20230103567A/ko unknown
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN111179798B (zh) | 显示装置及其驱动方法 | |
EP3327716B1 (en) | Display device | |
KR102001890B1 (ko) | 액정표시장치 | |
KR101473843B1 (ko) | 액정표시장치 | |
US9460681B2 (en) | Display device and driving circuit thereof for improving the accuracy of gamma tuning | |
KR20190014842A (ko) | 게이트 구동부 및 이를 구비한 평판 표시 장치 | |
KR20160130028A (ko) | 표시장치 | |
US9990889B2 (en) | Organic light-emitting display device and driving method thereof | |
KR20160094469A (ko) | 표시장치 | |
CN114694595B (zh) | 选通驱动器电路和包括该选通驱动器电路的显示装置 | |
US10446073B2 (en) | Driving method for display panel | |
KR101958654B1 (ko) | 도트 인버젼 액정표시장치 | |
US11837173B2 (en) | Gate driving circuit having a node controller and display device thereof | |
US12002428B2 (en) | Gate driving circuit having a node controller and display device thereof | |
KR101989931B1 (ko) | 액정표시장치 | |
US10304406B2 (en) | Display apparatus with reduced flash noise, and a method of driving the display apparatus | |
KR102581724B1 (ko) | 표시장치 | |
US11232731B2 (en) | Foldable display device | |
KR20230103567A (ko) | 이형 표시패널 및 이를 이용한 이형 표시장치 | |
KR102189572B1 (ko) | 액정표시장치 | |
KR20200129609A (ko) | 디멀티플렉서 및 이를 이용한 평판 표시 장치 | |
KR102495831B1 (ko) | 게이트 구동부, 표시장치 및 이의 구동방법 | |
KR101900694B1 (ko) | 액정표시장치 | |
KR102722456B1 (ko) | 게이트 구동 회로 및 이를 이용한 표시 장치 | |
US20230196980A1 (en) | Data driving unit and display device including the same |