KR20230020613A - 표시 장치 및 그것의 구동 방법 - Google Patents

표시 장치 및 그것의 구동 방법 Download PDF

Info

Publication number
KR20230020613A
KR20230020613A KR1020210101984A KR20210101984A KR20230020613A KR 20230020613 A KR20230020613 A KR 20230020613A KR 1020210101984 A KR1020210101984 A KR 1020210101984A KR 20210101984 A KR20210101984 A KR 20210101984A KR 20230020613 A KR20230020613 A KR 20230020613A
Authority
KR
South Korea
Prior art keywords
value
reference value
output
sensing
unit
Prior art date
Application number
KR1020210101984A
Other languages
English (en)
Inventor
윤현식
정용주
황대호
Original Assignee
삼성디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성디스플레이 주식회사 filed Critical 삼성디스플레이 주식회사
Priority to KR1020210101984A priority Critical patent/KR20230020613A/ko
Priority to US17/828,263 priority patent/US11688349B2/en
Priority to CN202210920364.6A priority patent/CN115881007A/zh
Priority to EP22188538.7A priority patent/EP4131231A1/en
Publication of KR20230020613A publication Critical patent/KR20230020613A/ko
Priority to US18/197,723 priority patent/US20230282168A1/en

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3258Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the voltage across the light-emitting element
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/006Electronic inspection or testing of displays and display drivers, e.g. of LED or LCD displays
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3233Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3275Details of drivers for data electrodes
    • G09G3/3291Details of drivers for data electrodes in which the data driver supplies a variable data voltage for setting the current through, or the voltage across, the light-emitting elements
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02HEMERGENCY PROTECTIVE CIRCUIT ARRANGEMENTS
    • H02H9/00Emergency protective circuit arrangements for limiting excess current or voltage without disconnection
    • H02H9/04Emergency protective circuit arrangements for limiting excess current or voltage without disconnection responsive to excess voltage
    • H02H9/045Emergency protective circuit arrangements for limiting excess current or voltage without disconnection responsive to excess voltage adapted to a particular application and not provided for elsewhere
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0421Structural details of the set of electrodes
    • G09G2300/0426Layout of electrodes and connections
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0819Several active elements per pixel in active matrix panels used for counteracting undesired variations, e.g. feedback or autozeroing
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/029Improving the quality of display appearance by monitoring one or more pixels in the display panel, e.g. by monitoring a fixed reference pixel
    • G09G2320/0295Improving the quality of display appearance by monitoring one or more pixels in the display panel, e.g. by monitoring a fixed reference pixel by monitoring each display pixel
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/021Power management, e.g. power saving
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/025Reduction of instantaneous peaks of current
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/027Arrangements or methods related to powering off a display
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/028Generation of voltages supplied to electrode drivers in a matrix display other than LCD
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/04Display protection
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/04Display protection
    • G09G2330/045Protection against panel overheating
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/08Fault-tolerant or redundant circuits, or circuits in which repair of defects is prepared
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/12Test circuits or failure detection circuits included in a display system, as permanent part thereof
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2360/00Aspects of the architecture of display systems
    • G09G2360/16Calculation or use of calculated indices related to luminance levels in display data

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Electroluminescent Light Sources (AREA)

Abstract

표시 장치는, 제1 출력부, 제2 출력부, 상기 제1 및 제2 출력부들의 입력단들에 연결된 전원 회로, 상기 제1 출력부의 출력단에 연결된 제1 센싱부, 상기 제2 출력부의 출력단에 연결된 제2 센싱부, 상기 제1 및 제2 센싱부들에 연결된 제1 전압 출력단, 상기 제1 전압 출력단에 연결되고 영상을 표시하는 복수개의 화소들, 및 상기 제1 및 제2 센싱부들로부터 제공받은 제1 및 제2 센싱값들을 제1 기준값 및 상기 제1 기준값보다 낮은 레벨을 갖는 제2 기준값과 비교하여 상기 전원 회로의 셧-다운을 제어하는 결함 판정부를 포함할 수 있다.

Description

표시 장치 및 그것의 구동 방법{DISPLAY DEVICE AND DRIVING METHOD THEREOF}
본 발명은 표시 장치 및 그것의 구동 방법에 관한 것이다.
일반적으로 사용자에게 영상을 제공하는 스마트폰, 디지털 카메라, 노트북 컴퓨터, 내비게이션, 및 스마트 텔레비전 등의 전자기기는 영상을 표시하기 위한 표시 장치를 포함한다. 표시 장치는 영상을 생성하고, 생성된 영상을 표시 화면을 통해 사용자에게 제공한다.
표시 장치는 영상을 생성하기 위한 복수개의 화소들, 및 화소들에 주사 신호들을 인가하는 주사 구동부, 화소들에 데이터 전압들을 인가하는 데이터 구동부, 및 화소들에 동작 전압을 인가하는 전압 생성부를 포함한다. 화소들은 주사 신호들에 응답하여 데이터 전압들을 인가 받고, 데이터 전압들 및 동작 전압을 이용하여 영상을 생성할 수 있다.
동작 전압은 전압 생성부에서 스위칭 소자를 통해 출력된다. 스위칭 소자에 과전류가 흐를 때, 스위칭 소자가 손상될 수 있다. 스위칭 소자의 손상을 방지할 수 있는 보호 회로가 요구된다.
본 발명의 목적은 화소들에 인가되는 제1 전압을 출력하는 출력부들을 보호할 수 있는 표시 장치 및 그것의 구동 방법을 제공하는데 있다.
본 발명의 일 실시 예에 따른 표시 장치는, 제1 출력부, 제2 출력부, 상기 제1 및 제2 출력부들의 입력단들에 연결된 전원 회로, 상기 제1 출력부의 출력단에 연결된 제1 센싱부, 상기 제2 출력부의 출력단에 연결된 제2 센싱부, 상기 제1 및 제2 센싱부들에 연결된 제1 전압 출력단, 상기 제1 전압 출력단에 연결되고 영상을 표시하는 복수개의 화소들, 및 상기 제1 및 제2 센싱부들로부터 제공받은 제1 및 제2 센싱값들을 제1 기준값 및 상기 제1 기준값보다 낮은 레벨을 갖는 제2 기준값과 비교하여 상기 전원 회로의 셧-다운을 제어하는 결함 판정부를 포함할 수 있다.
본 발명의 일 실시 예에 따른 표시 장치의 구동 방법은, 제1 및 제2 출력부들의 출력단들에 연결된 제1 전압 출력단을 통해 화소에 제1 전압을 인가하는 단계, 상기 제1 및 제2 출력부들에서 각각 출력되는 제1 및 제2 전류들을 센싱하여 제1 및 제2 센싱값들로 출력하는 단계, 상기 제1 및 제2 센싱값들을 제1 기준값 및 상기 제1 기준값보다 낮은 레벨을 갖는 제2 기준값과 비교하는 단계, 및 상기 비교 결과에 따라, 상기 제1 및 제2 출력부들의 입력단들에 연결된 전원 회로의 셧-다운을 제어하는 단계를 포함할 수 있다.
본 발명의 일 실시 예에 따른 표시 장치는, 제1 출력부, 제2 출력부, 상기 제1 및 제2 출력부들의 입력단들에 연결된 전원 회로, 상기 제1 출력부의 출력단에 연결되어 상기 제1 출력부의 오픈 상태를 센싱하는 제1 센싱부, 상기 제2 출력부의 출력단에 연결되어 상기 제2 출력부의 오픈 상태를 센싱하는 제2 센싱부, 상기 제1 및 제2 센싱부들에 연결된 제3 센싱부, 상기 제3 센싱부에 연결된 제1 전압 출력단, 상기 제1 전압 출력단에 연결되고 영상을 표시하는 복수개의 화소들, 및 상기 제1 및 제2 센싱부들로부터 제공된 제1 및 제2 센싱값들 중 하나가 오픈 상태를 나타낼 때, 상기 제3 센싱부로부터 제공받은 제3 센싱값을 기준값과 비교하여 상기 전원 회로의 셧-다운을 제어하는 결함 판정부를 포함할 수 있다.
본 발명의 일 실시 예에 따른 표시 장치의 구동 방법은, 제1 및 제2 출력부들의 출력단들에 연결된 제1 전압 출력단을 통해 화소에 제1 전압을 인가하는 단계, 상기 제1 및 제2 출력부들의 오픈 상태들을 센싱하여 제1 및 제2 센싱값들로 출력하는 단계, 상기 제1 전압 출력단의 전류값을 센싱하여 제3 센싱값으로 출력하는 단계, 상기 제1 및 제2 센싱값들 중 하나가 오픈 상태를 나타낼 때, 상기 제3 센싱값을 기준값과 비교하는 단계, 및 상기 비교 결과에 따라 전원 회로의 셧-다운을 제어하는 단계를 포함할 수 있다.
본 발명의 실시 예에 따르면, 제1 및 제2 출력부들 중 어느 하나가 손상되고, 나머지 출력부를 통해 고전류가 출력될 때, 전원 회로가 셧-다운됨으로써, 나머지 출력부가 보호될 수 있다. 또한, 중간 계조 또는 저계조를 표시하는 동작이 수행될 때, 나머지 출력부를 통해 전류를 출력함으로써, 표시 장치가 정상적으로 동작될 수 있다.
도 1은 본 발명의 실시 예에 따른 표시 장치의 블록도이다
도 2는 도 1에 도시된 어느 한 화소의 등가 회로를 도시한 도면이다.
도 3은 도 1에 도시된 주사 라인들에 인가되는 주사 신호들의 타이밍도이다.
도 4는 도 3에 도시된 표시 기간에서 화소의 동작을 설명하기 위한 도면이다.
도 5a 내지 도 5c는 도 3에 도시된 제1, 제2, 및 제3 기간들에서 선택된 화소의 동작을 설명하기 위한 도면이다.
도 6은 도 1에 도시된 어느 한 화소의 단면을 예시적으로 도시한 도면이다.
도 7은 도 6에 도시된 화소층 상에 배치된 광 변환부의 단면을 예시적으로 도시한 도면이다.
도 8은 도 1에 도시된 전압 생성부 및 타이밍 컨트롤러의 구성을 보여주는 도면이다.
도 9는 도 8에 도시된 제1 및 제2 출력부들의 정상적인 동작 상태를 나타내는 도면이다.
도 10은 도 9에 도시된 제1 및 제2 전류들을 도시한 그래프이다.
도 11은 도 8에 도시된 제1 및 제2 출력부들 중 어느 하나가 손상되었을 때, 제1 및 제2 출력부들의 동작 상태를 나타내는 도면이다.
도 12는 도 11에 도시된 제1 및 제2 전류들을 도시한 그래프이다.
도 13은 도 8에 도시된 제1 및 제2 출력부들 중 어느 하나가 손상되었을 때, 제1 및 제2 출력부들의 다른 동작 상태를 나타내는 도면이다.
도 14는 도 13에 도시된 제1 및 제2 전류들을 도시한 그래프이다.
도 15는 도 8에 도시된 전압 생성부 및 타이밍 컨트롤러를 포함하는 표시 장치의 구동 방법을 설명하기 위한 순서도이다.
도 16은 도 1에 도시된 전압 생성부 및 타이밍 컨트롤러의 다른 실시 예에 따른 구성을 보여주는 도면이다.
도 17은 도 16에 도시된 제1 및 제2 출력부들 중 어느 하나가 손상되었을 때, 제1 및 제2 출력부들의 동작 상태를 나타내는 도면이다.
도 18은 도 17에 도시된 제1 및 제2 전류들을 도시한 그래프이다.
도 19는 도 16에 도시된 제1 및 제2 출력부들 중 어느 하나가 손상되었을 때, 제1 및 제2 출력부들의 다른 동작 상태를 나타내는 도면이다.
도 20은 도 19에 도시된 제1 및 제2 전류들을 도시한 그래프이다.
도 21은 도 16에 도시된 전압 생성부 및 타이밍 컨트롤러를 포함하는 표시 장치의 구동 방법을 설명하기 위한 순서도이다.
본 명세서에서, 어떤 구성요소(또는 영역, 층, 부분 등)가 다른 구성요소 "상에 있다", "연결 된다", 또는 "결합된다"고 언급되는 경우에 그것은 다른 구성요소 상에 직접 배치/연결/결합될 수 있거나 또는 그들 사이에 제3의 구성요소가 배치될 수도 있다는 것을 의미한다.
동일한 도면부호는 동일한 구성요소를 지칭한다. 또한, 도면들에 있어서, 구성요소들의 두께, 비율, 및 치수는 기술적 내용의 효과적인 설명을 위해 과장된 것이다.
"및/또는"은 연관된 구성들이 정의할 수 있는 하나 이상의 조합을 모두 포함한다.
제1, 제2 등의 용어는 다양한 구성요소들을 설명하는데 사용될 수 있지만, 상기 구성요소들은 상기 용어들에 의해 한정되어서는 안 된다. 상기 용어들은 하나의 구성요소를 다른 구성요소로부터 구별하는 목적으로만 사용된다. 예를 들어, 본 발명의 권리 범위를 벗어나지 않으면서 제1 구성요소는 제2 구성요소로 명명될 수 있고, 유사하게 제2 구성요소도 제1 구성요소로 명명될 수 있다. 단수의 표현은 문맥상 명백하게 다르게 뜻하지 않는 한, 복수의 표현을 포함한다.
또한, "아래에", "하측에", "위에", "상측에" 등의 용어는 도면에 도시된 구성들의 연관관계를 설명하기 위해 사용된다. 상기 용어들은 상대적인 개념으로, 도면에 표시된 방향을 기준으로 설명된다.
다르게 정의되지 않는 한, 본 명세서에서 사용된 모든 용어 (기술 용어 및 과학 용어 포함)는 본 발명이 속하는 기술 분야의 당업자에 의해 일반적으로 이해되는 것과 동일한 의미를 갖는다. 또한, 일반적으로 사용되는 사전에서 정의된 용어와 같은 용어는 관련 기술의 맥락에서 의미와 일치하는 의미를 갖는 것으로 해석되어야 하고, 이상적인 또는 지나치게 형식적인 의미로 해석되지 않는 한, 명시적으로 여기에서 정의됩니다.
"포함하다" 또는 "가지다" 등의 용어는 명세서 상에 기재된 특징, 숫자, 단계, 동작, 구성요소, 부품 또는 이들을 조합한 것이 존재함을 지정하려는 것이지, 하나 또는 그 이상의 다른 특징들이나 숫자, 단계, 동작, 구성요소, 부분품 또는 이들을 조합한 것들의 존재 또는 부가 가능성을 미리 배제하지 않는 것으로 이해되어야 한다.
이하, 도면을 참조하여 본 발명의 실시예들을 설명한다.
도 1은 본 발명의 실시 예에 따른 표시 장치의 블록도이다.
도 1을 참조하면, 표시 장치(DD)는 표시 패널(DP), 주사 구동부(SDV)(scan driver), 데이터 구동부(DDV)(data driver), 타이밍 컨트롤러(T-CON), 및 전압 생성부(VG)를 포함할 수 있다. 표시 패널(DP)은 복수개의 화소들(PX), 복수개의 주사 라인들(SL1~SLm), 복수개의 데이터 라인들(DL1~DLn), 및 복수개의 기준 라인들(RL1~RLn)을 포함할 수 있다. m 및 n은 자연수이다.
본 발명의 일 실시예에 따른 표시 패널(DP)은 발광형 표시 패널일 수 있고, 특별히 제한되지 않는다. 예컨대, 표시 패널(DP)은 유기 발광 표시패널 또는 무기 발광 표시패널일 수 있다. 유기 발광 표시 패널의 발광층은 유기 발광 물질을 포함할 수 있다. 무기 발광 표시패널의 발광층은 퀀텀닷 및 퀀텀로드 등을 포함할 수 있다. 이하, 표시 패널(DP)은 유기 발광 표시 패널로 설명된다.
데이터 라인들(DL1~DLn) 및 기준 라인들(RL1~RLn)은 제1 방향(DR1)으로 연장되어 화소들(PX) 및 데이터 구동부(DDV)에 연결될 수 있다. 주사 라인들(SL1~SLm)은 제1 방향(DR1)과 교차하는 제2 방향(DR2)으로 연장되어 화소들(PX) 및 주사 구동부(SDV)에 연결될 수 있다.
전압 생성부(VG)는 제1 전압(ELVDD) 및 제2 전압(ELVSS)을 생성하여 표시 패널(DP)에 제공할 수 있다. 제1 전압(ELVDD)은 제2 전압(ELVSS)보다 높은 레벨을 가질 수 있다. 제1 전압(ELVDD) 및 제2 전압(ELVSS)은 화소들(PX)에 인가될 수 있다.
타이밍 컨트롤러(T-CON)는 외부(예를 들어, 시스템 보드)로부터 영상 신호들(RGB) 및 제어 신호(CS)를 수신할 수 있다. 타이밍 컨트롤러(T-CON)는 데이터 구동부(DDV)와 인터페이스 사양에 맞도록 영상 신호들(RGB)의 데이터 포맷을 변환하여 영상 데이터들(DATA)을 생성할 수 있다. 타이밍 컨트롤러(T-CON)는 데이터 포맷이 변환된 영상 데이터들(DATA)을 데이터 구동부(DDV)에 제공할 수 있다.
타이밍 컨트롤러(T-CON)는 외부로부터 제공된 제어 신호(CS)에 응답하여 주사 제어 신호(CS1) 및 데이터 제어 신호(CS2)를 생성하여 출력할 수 있다. 주사 제어 신호(CS1)는 주사 구동부(SDV)에 제공되고, 데이터 제어 신호(CS2)는 데이터 구동부(DDV)에 제공될 수 있다.
주사 구동부(SDV)는 주사 제어 신호(CS1)에 응답하여 복수개의 주사 신호들을 생성할 수 있다. 주사 신호들은 주사 라인들(SL1~SLm)을 통해 화소들(PX)에 인가될 수 있다.
데이터 구동부(DDV)는 데이터 제어 신호(CS2)에 응답하여 영상 데이터들(DATA)에 대응하는 복수개의 데이터 전압들을 생성할 수 있다. 데이터 전압들은 데이터 라인들(DL1~DLn)을 통해 화소들(PX)에 인가될 수 있다.
화소들(PX)은 주사 신호들에 응답하여 데이터 전압들을 제공받을 수 있다. 화소들(PX)은 데이터 전압들에 대응하는 휘도의 광을 발광함으로써 영상을 표시할 수 있다
데이터 구동부(DDV)는 센싱용 데이터 전압들을 선택된 주사 라인에 연결된 화소들(PX)에 더 인가할 수 있다. 센싱용 데이터 전압들에 따라 화소들(PX)에서 생성된 센싱 화소 전류들은 기준 라인들(RL1~RLn)을 통해 데이터 구동부(DDV)에 제공될 수 있다. 이러한 동작은 이하 상세히 설명될 것이다.
데이터 구동부(DDV)는 화소들(PX)에서 생성된 센싱 화소 전류들을 샘플링할 수 있다. 그 결과 화소들(PX)의 구동 특성이 센싱될 수 있다. 타이밍 컨트롤러(T-CON)는 이러한 센싱 결과를 기초로 화소들(PX)의 구동 특성의 변화를 보상하기 위한 보상 값을 업데이트할 수 있다. 타이밍 컨트롤러(T-CON)는 센싱 결과를 기초로 화소들(PX)의 구동 특성의 편차가 보상되도록 영상 신호들(RGB)을 보정한 후 데이터 구동부(DDV)로 전송할 수 있다.
전압 생성부(VG)에서 제1 전압(ELVDD)에 대응하는 출력 전류가 센싱될 수 있다. 타이밍 컨트롤러(T-CON)는 전압 생성부(VG)에서 제공된 센싱값들(SSC1,SSC2)을 기초로 전압 생성부(VG)의 셧-다운 동작을 제어할 수 있다. 예를 들어, 타이밍 컨트롤러(T-CON)는 센싱값들(SSC1,SSC2)에 기초하여 전압 생성부(VG)를 셧-다운시키기 위한 셧-다운 신호(S-DN)를 전압 생성부(VG)에 출력할 수 있다. 이러한 동작은 이하 상세히 설명될 것이다.
도 2는 도 1에 도시된 어느 한 화소의 등가 회로를 도시한 도면이다.
예시적으로, 도 2에는 i번째 주사 라인(SLi), j번째 데이터 라인(DLj), 및 j번째 기준 라인(RLj)에 연결된 화소(PXij)가 예시적으로 도시되었다. i 및 j는 자연수이다.
도 2를 참조하면, 화소(PXij)는 i번째 주사 라인(SLi), j번째 데이터 라인(DLj), 및 j번째 기준 라인(RLj)에 연결될 수 있다. i번째 주사 라인(SLi)은 i 번째 기입 주사 라인(SCLi) 및 i 번째 샘플링 주사 라인(SSLi)을 포함할 수 있다. i 번째 기입 주사 라인(SCLi)은 i 번째 기입 주사 신호(SCi)를 수신할 수 있다. i 번째 샘플링 주사 라인(SSLi)은 i 번째 샘플링 주사 신호(SSi)를 수신할 수 있다.
화소(PXij)는 발광 소자(OLED), 복수개의 트랜지스터들(DT,T1,T2), 및 커패시터(CST)를 포함할 수 있다. 트랜지스터들(DT,T1,T2)은 구동 트랜지스터(DT), 제1 스위치 트랜지스터(T1), 및 제2 스위치 트랜지스터(T2)를 포함할 수 있다.
트랜지스터들(DT,T1,T2)은 NMOS 트랜지스터들일 수 있으나, 이에 한정되지 않고, PMOS 트랜지스터들일 수 있다. 트랜지스터들(DT,T1,T2) 각각은 소스 전극, 드레인 전극, 및 게이트 전극을 포함할 수 있다. 이하, 본 명세서 내에서 편의상 소스 전극 및 드레인 전극 중 어느 하나는 제1 전극으로 정의되고, 다른 하나는 제2 전극으로 정의된다. 또한, 게이트 전극은 제어 전극으로 정의된다.
이하, 구동 트랜지스터(DT), 제1 스위치 트랜지스터(T1), 및 제2 스위치 트랜지스터(T2)는 구동 소자(DT), 제1 스위치 소자(T1), 및 제2 스위치 소자(T2)로 각각 정의된다.
발광 소자(OLED)는 애노드 및 캐소드를 포함하는 유기 발광 소자일 수 있다. 발광 소자(OLED)의 애노드는 구동 소자(DT)를 통해 제1 전압(ELVDD)을 수신하고 발광 소자(OLED)의 캐소드는 제2 전압(ELVSS)을 수신할 수 있다. 발광 소자(OLED)는 제1 전압(ELVDD) 및 제2 전압(ELVSS)을 수신하여 발광될 수 있다.
구동 소자(DT)는 제1 전압(ELVDD)을 수신하는 제1 전극, 발광 소자(OLED)의 애노드에 연결된 제2 전극, 및 제1 노드(N1)에 연결된 제어 전극을 포함할 수 있다.
커패시터(CST)는 구동 소자(DT)의 제어 전극과 발광 소자(OLED)의 애노드에 연결될 수 있다. 커패시터(CST)는 구동 소자(DT)의 제어 전극에 연결된 제1 전극 및 발광 소자(OLED)의 애노드에 연결된 제2 전극을 포함할 수 있다. 발광 소자(OLED)의 애노드와 커패시터(CST)의 제2 전극이 연결된 접점은 제2 노드(N2)로 정의될 수 있다.
제1 스위치 소자(T1)는 j 번째 데이터 라인(DLj)에 연결된 제1 전극, 제1 노드(N1)에 연결된 제2 전극, 및 i 번째 기입 주사 신호(SCi)를 수신하는 제어 전극을 포함할 수 있다. j 번째 데이터 라인(DLj)은 데이터 전압(Vd) 및 센싱용 데이터 전압(Vs)을 수신할 수 있다.
제2 스위치 소자(T2)는 j 번째 기준 라인(RLj)에 연결된 제1 전극, 발광 소자(OLED)의 애노드에 연결된 제2 전극, 및 i 번째 샘플링 주사 신호(SSi)를 수신하는 제어 전극을 포함할 수 있다. j 번째 기준 라인(RLj)은 기준 전압(Vr)을 수신할 수 있다.
도 3은 도 1에 도시된 주사 라인들에 인가되는 주사 신호들의 타이밍도이다.
도 1 및 도 3을 참조하면, 주사 신호들(SC1~SCm,SS1~SSm)은 순차적으로 출력될 수 있다. 주사 신호들(SC1~SCm,SS1~SSm)은 주사 라인들(SL1~SLm)을 통해 화소들(PX)에 인가될 수 있다. 도시하지 않았으나, 도 1에 도시된 주사 라인들(SL1~SLm) 각각은 도 2에 도시된 i 번째 기입 주사 라인(SCLi) 및 i 번째 샘플링 주사 라인(SSLi)을 포함할 수 있다.
주사 신호들(SC1~SCm,SS1~SSm)은 기입 주사 신호들(SC1~SCm) 및 샘플링 주사 신호들(SS1~SSm)을 포함할 수 있다. 도 2에 도시된 i 번째 기입 주사 신호(SCi)는 기입 주사 신호들(SC1~SCm) 중 하나일 수 있고, i 번째 샘플링 주사 신호(SSi)는 샘플링 주사 신호들(SS1~SSm) 중 하나일 수 있다.
표시 기간(DSP) 동안 주사 신호들(SC1~SCm,SS1~SSm)은 순차적으로 출력될 수 있다. 표시 기간(DSP) 동안 기입 주사 신호들(SC1~SCm)은 순차적으로 출력되고, 표시 기간(DSP) 동안 샘플링 주사 신호들(SS1~SSm)은 순차적으로 출력될 수 있다. 표시 기간(DSP) 동안 기입 주사 신호들(SC1~SCm) 및 샘플링 주사 신호들(SS1~SSm)은 서로 동일한 타이밍을 가질 수 있다.
이하, 본 명세서에서 활성화 기간은 하이 레벨로 정의되고, 비활성화 기간은 하이 레벨보다 낮은 로우 레벨로 정의된다.
표시 기간(DSP) 동안 주사 신호들(SC1~SCm,SS1~SSm) 각각의 활성화 기간은 2H 기간을 가질 수 있다. 표시 기간(DSP) 동안 주사 신호들(SC1~SCm,SS1~SSm)은 서로 1H 기간 중첩할 수 있다. 예를 들어, i+1 번째 기입 주사 신호(SCi+1)는 i번째 기입 주사 신호(SCi)와 1H 기간 중첩할 수 있다. i+1 번째 샘플링 주사 신호(SSi+1)는 i번째 샘플링 주사 신호(SSi)와 1H 기간 중첩할 수 있다.
표시 기간(DSP) 다음의 블랭크 기간(BP) 동안 주사 구동부(SDV)에 의해 어느 하나의 행에 배치된 화소들(PX)이 선택되고, 선택된 화소들(PX)에 어느 하나의 기입 주사 신호 및 어느 하나의 샘플링 주사 신호가 인가될 수 있다.
예시적으로, i번째 기입 주사 라인(SCLi)을 통해 i번째 기입 주사 라인(SCLi)에 연결된 화소들(PX)에 i 번째 기입 주사 신호(SCi)가 인가될 수 있다. i번째 샘플링 주사 라인(SSLi)을 통해 i번째 샘플링 주사 라인(SSLi)에 연결된 화소들(PX)에 i 번째 샘플링 주사 신호(SSi)가 인가될 수 있다.
블랭크 기간(BP)은 연속하여 설정된 제1 기간(TP1), 제2 기간(TP2), 및 제3 기간(TP3)을 포함할 수 있다. i 번째 기입 주사 신호(SCi)는 제1 기간(TP1) 및 제3 기간(TP3) 동안 활성화되고, 제2 기간(TP2) 동안 비활성화될 수 있다. i 번째 샘플링 주사 신호(SSi)는 제1, 제2, 및 제3 기간들(TP1,TP2,TP3) 동안 활성화될 수 있다.
도 4는 도 3에 도시된 표시 기간에서 화소의 동작을 설명하기 위한 도면이다. 도 5a 내지 도 5c는 도 3에 도시된 제1, 제2, 및 제3 기간들에서 선택된 화소의 동작을 설명하기 위한 도면이다.
예시적으로 하나의 화소(PXij)에 대한 동작이 설명될 것이나, 도시되지 않은 다른 화소들(PX)도 도 4에 도시된 화소(PXij)와 동일하게 동작할 것이다.
도 3 및 도 4를 참조하면, 표시 기간(DSP)의 프로그램 기간 동안, 화소(PXij)에 활성화된 i 번째 기입 주사 신호(SCi) 및 활성화된 i 번째 샘플링 주사 신호(SSi)가 인가될 수 있다. 제1 스위치 소자(T1)는 i 번째 기입 주사 신호(SCi)에 응답하여 턴 온되고, 제2 스위치 소자(T2)는 i 번째 샘플링 주사 신호(SSi)에 응답하여 턴 온될 수 있다.
데이터 전압(Vd)은 j 번째 데이터 라인(DLj)을 통해 구동 소자(DT)의 제어 전극에 인가될 수 있다. 기준 전압(Vr)은 j 번째 기준 라인(RLj)을 통해 구동 소자(DT)의 제2 전극에 인가될 수 있다.
제1 노드(N1)와 제2 노드(N2) 사이의 전압이 데이터 전압(Vd)과 기준 전압(Vr) 사이의 차이로 설정될 수 있다. 데이터 전압(Vd)과 기준 전압(Vr) 사이의 차이에 대응하는 전하가 커패시터(CST)에 충전될 수 있다. 따라서, 프로그래밍 기간 동안 제1 노드(N1, 또는 게이트 노드)와 제2 노드(N2, 또는 소스 노드) 사이의 전압이 원하는 화소 전류에 맞도록 설정될 수 있다. 제1 노드(N1) 및 제2 노드(N2) 사이의 전압은 게이트-소스 간 전압으로 정의될 수 있다.
프로그램 기간 이후의 발광 기간 동안, i 번째 기입 주사 신호(SCi) 및 i 번째 샘플링 주사 신호(SSi)가 비활성화되어 제1 및 제2 스위치 소자들(T1,T2)은 턴 오프 될 수 있다. 제1 노드(N1) 및 제2 노드(N2) 사이의 전압은 커패시터(CST)에 의해 유지될 수 있다.
제1 노드(N1) 및 제2 노드(N2) 사이의 전압은 구동 소자(DT)의 문턱 전압보다 크므로, 발광 기간 동안, 구동 소자(DT)에 화소 전류가 흐를 수 있다. 화소 전류에 의해, 발광 기간 동안, 제1 노드(N1)의 전위 및 제2 노드(N2)의 전위는 제1 노드(N1)와 제2 노드(N2) 사이의 전압을 유지한채 부스팅될 수 있다. 제2 노드(N2)의 전위가 발광 소자(OLED)의 동작점 레벨까지 부스팅될 때, 발광 소자(OLED)가 발광될 수 있다.
표시 기간(DSP)에서 주사 신호들(SC1~SCm,SS1~SSm)이 순차적으로 화소들(PX)에 인가되어, 화소들(PX)이 화소(PXij)와 같이 동작할 수 있다.
도 3 및 도 5a를 참조하면, 제1 기간(TP1) 동안, 선택된 화소(PXij)에 활성화된 i 번째 기입 주사 신호(SCi) 및 활성화된 i 번째 샘플링 주사 신호(SSi)가 인가될 수 있다. i 번째 기입 주사 신호(SCi) 및 i 번째 샘플링 주사 신호(SSi)에 의해 제1 스위치 소자(T1) 및 제2 스위치 소자(T2)가 턴 온될 수 있다.
센싱용 데이터 전압(Vs)이 j 번째 데이터 라인(DLj)을 통해 구동 소자(DT)의 제어 전극에 인가될 수 있다. 기준 전압(Vr)은 j 번째 기준 라인(RLj)을 통해 구동 소자(DT)의 제2 전극에 제공될 수 있다. 따라서, 제1 노드(N1, 또는 게이트 노드)와 제2 노드(N2, 또는 소스 노드) 사이의 전압이 원하는 센싱 화소 전류에 맞도록 설정될 수 있다.
도 3 및 도 5b를 참조하면, 제2 기간(TP2) 동안 i 번째 기입 주사 신호(SCi)는 비활성화되고, i 번째 샘플링 주사 신호(SSi)는 활성화된 상태를 유지할 수 있다. 제1 스위치 소자(T1)는 턴 오프되고, 제2 스위치 소자(T2)는 턴 온 상태를 유지할 수 있다.
구동 소자(DT)를 통해 흐르는 센싱 화소 전류(Ipx)는 제2 스위치 소자(T2)와 j 번째 기준 라인(RLj)을 통해 데이터 구동부(DDV)에 제공될 수 있다. 데이터 구동부(DDV)는 화소(PXij)에서 생성된 센싱 화소 전류(Ipx)를 샘플링할 수 있다. 그 결과 화소들(PX)의 구동 특성이 센싱될 수 있다.
도 3 및 도 5c를 참조하면, 제3 기간(TP3) 동안 i 번째 기입 주사 신호(SCi)는 활성화되고, i 번째 샘플링 주사 신호(SSi)는 활성화된 상태를 유지할 수 있다. 제1 스위치 소자(T1)는 턴 온되고, 제2 스위치 소자(T2)는 턴 온 상태를 유지할 수 있다.
원복용 데이터 전압(Vrec)이 구동 소자(DT)의 제어 전극에 인가되고, 기준 전압(Vr)은 구동 소자(DT)의 제2 전극에 인가될 수 있다. 원복용 데이터 전압(Vrec)은 실질적으로 데이터 전압(Vd)일 수 있다. 따라서, 제3 기간(TP3) 동안 제1 노드(N1)와 제2 노드(N2) 사이의 전압이 표시 기간(DSP)의 원상태로 복구될 수 있다.
도 6은 도 1에 도시된 어느 한 화소의 단면을 예시적으로 도시한 도면이다.
도 6을 참조하면, 화소(PX)는 트랜지스터(TR) 및 발광 소자(OLED)를 포함할 수 있다. 트랜지스터(TR)는 도 2에 도시된 구동 소자(DT)일 수 있다. 발광 소자(OLED)는 제1 전극(AE)(또는 애노드), 제2 전극(CE)(또는 캐소드), 정공 제어층(HCL), 전자 제어층(ECL), 및 발광층(EML)을 포함할 수 있다. 트랜지스터(TR) 및 발광 소자(OLED)는 제1 기판(SUB1) 상에 배치될 수 있다.
화소들(PX) 각각의 평면 영역은 발광 영역(PA) 및 발광 영역(PA) 주변의 비발광 영역(NPA)을 포함할 수 있다. 발광 소자(OLED)는 발광 영역(PA)에 배치될 수 있다.
제1 기판(SUB1) 상에 버퍼층(BFL)이 배치되며, 버퍼층(BFL)은 무기층일 수 있다. 버퍼층(BFL) 상에 반도체 패턴이 배치될 수 있다. 반도체 패턴은 폴리 실리콘, 비정질 실리콘, 또는 금속 산화물을 포함할 수 있다.
반도체 패턴은 N형 도판트 또는 P형 도판트로 도핑될 수 있다. 반도체 패턴은 고 도핑 영역과 저 도핑 영역을 포함할 수 있다. 고 도핑 영역의 전도성은 저 도핑 영역보다 크고, 실질적으로 트랜지스터(TR)의 소스 전극 및 드레인 전극 역할을 할 수 있다. 저 도핑 영역은 실질적으로 트랜지스터의 액티브(또는 채널)에 해당할 수 있다.
트랜지스터(TR)의 소스(S), 액티브(A), 및 드레인(D)은 반도체 패턴으로부터 형성될 수 있다. 반도체 패턴 상에 제1 절연층(INS1)이 배치될 수 있다. 제1 절연층(INS1) 상에 트랜지스터(TR)의 게이트(G)가 배치될 수 있다. 게이트(G) 상에 제2 절연층(INS2)이 배치될 수 있다. 제2 절연층(INS2) 상에 제3 절연층(INS3)이 배치될 수 있다.
연결 전극(CNE)은 트랜지스터(TR)와 발광 소자(OLED)를 연결하기 위해 제1 연결 전극(CNE1) 및 제2 연결 전극(CNE2)을 포함할 수 있다. 제1 연결 전극(CNE1)은 제3 절연층(INS3) 상에 배치되고, 제1 내지 제3 절연층들(INS1~INS3)에 정의된 제1 컨택홀(CH1)을 통해 드레인(D)에 연결될 수 있다.
제4 절연층(INS4)은 제1 연결 전극(CNE1) 상에 배치될 수 있다. 제4 절연층(INS4) 상에 제5 절연층(INS5)이 배치될 수 있다. 제2 연결 전극(CNE2)은 제5 절연층(INS5) 상에 배치될 수 있다. 제2 연결 전극(CNE2)은 제4 및 제5 절연층들(INS4, INS5)에 정의된 제2 컨택홀(CH2)을 통해 제1 연결 전극(CNE1)에 연결될 수 있다.
제2 연결 전극(CNE2) 상에 제6 절연층(INS6)이 배치될 수 있다. 버퍼층(BFL)부터 제6 절연층(INS6)까지의 층은 회로 소자층(DP-CL)으로 정의될 수 있다. 제1 절연층(INS1) 내지 제6 절연층(INS6)은 무기층 또는 유기층일 수 있다.
제6 절연층(INS6) 상에 제1 전극(AE)이 배치될 수 있다. 제1 전극(AE)은 제6 절연층(INS6)에 정의된 제3 컨택홀(CH3)을 통해 제2 연결 전극(CNE2)에 연결될 수 있다. 제1 전극(AE) 및 제6 절연층(INS6) 상에는 제1 전극(AE)의 소정의 부분을 노출시키기 위한 개구부(PX_OP)가 정의된 화소 정의막(PDL)이 배치될 수 있다.
정공 제어층(HCL)은 제1 전극(AE) 및 화소 정의막(PDL) 상에 배치될 수 있다. 정공 제어층(HCL)은 정공 수송층 및 정공 주입층을 포함할 수 있다.
발광층(EML)은 정공 제어층(HCL) 상에 배치될 수 있다. 발광층(EML)은 개구부(PX_OP)에 대응하는 영역에 배치될 수 있다. 발광층(EML)은 유기 물질 및/또는 무기 물질을 포함할 수 있다. 발광층(EML)은 청색 광을 생성할 수 있다.
전자 제어층(ECL)은 발광층(EML) 및 정공 제어층(HCL) 상에 배치될 수 있다. 전자 제어층(ECL)은 전자 수송층 및 전자 주입층을 포함할 수 있다. 정공 제어층(HCL) 및 전자 제어층(ECL)은 발광 영역(PA)과 비발광 영역(NPA)에 공통으로 배치될 수 있다.
제2 전극(CE)은 전자 제어층(ECL) 상에 배치될 수 있다. 제2 전극(CE)은 화소들(PX)에 공통으로 배치될 수 있다. 발광 소자(OLED)가 배치된 층은 표시 소자층(DP-OLED)으로 정의될 수 있다. 회로 소자층(DP-CL) 및 표시 소자층(DP-OLED)은 화소층(PXL)으로 정의될 수 있다.
박막 봉지층(TFE)은 제2 전극(CE) 상에 배치되어 화소(PX)를 덮을 수 있다. 박막 봉지층(TFE)은 제2 전극(CE) 상에 배치된 제1 봉지층(EN1), 제1 봉지층(EN1) 상에 배치된 제2 봉지층(EN2), 및 제2 봉지층(EN2) 상에 배치된 제3 봉지층(EN3)을 포함할 수 있다. 제1 및 제3 봉지층들(EN1, EN3)은 무기 절연층을 포함하고, 수분/산소로부터 화소(PX)를 보호할 수 있다. 제2 봉지층(EN2)은 유기 절연층을 포함하고, 먼지 입자와 같은 이물질로부터 화소(PX)를 보호할 수 있다.
제1 전압(ELVDD)이 트랜지스터(TR)를 통해 제1 전극(AE)에 인가되고, 제2 전압(ELVSS)이 제2 전극(CE)에 인가될 수 있다. 발광층(EML)에 주입된 정공과 전자가 결합하여 여기자(exciton)가 형성되고, 여기자가 바닥 상태로 전이하면서, 발광 소자(OLED)가 발광할 수 있다.
도 7은 도 6에 도시된 화소층 상에 배치된 광 변환부의 단면을 예시적으로 도시한 도면이다.
예시적으로, 도 7에는 제1, 제2, 및 제3 발광 영역들(PA1,PA2,PA3)이 도시되었으며, 도 6에 도시된 발광 영역(PA)은 제1, 제2, 및 제3 발광 영역들(PA1,PA2,PA3) 중 어느 하나일 수 있다. 또한, 설명의 편의를 위해, 도 7에는 도 6에 도시된 트랜지스터(TR) 및 발광 소자(OLED)의 단면 구조들은 생략되고, 단일층으로서 화소층(PXL)으로 도시되었다.
도 7을 참조하면, 표시 장치(DD)는 박막 봉지층(TFE) 상에 배치된 광 변환부(LCP)를 포함할 수 있다. 광 변환부(LCP)는 접착층(ADH)에 의해 박막 봉지층(TFE) 상에 부착될 수 있다.
제1, 제2, 및 제3 발광 영역들(PA1,PA2,PA3) 사이의 영역은 비발광 영역(NPA)으로 정의될 수 있다. 제1, 제2, 및 제3 발광 영역들(PA1,PA2,PA3)은 제1 광(L1)을 생성할 수 있다. 예시적으로 제1 광(L1)은 청색광일 수 있다.
광 변환부(LCP)는 제2 기판(SUB2), 제1 및 제2 양자점층들(QDL1,QDL2), 광 투과층(LTL), 제1, 제2, 및 제3 컬러 필터들(CF1,CF2,CF3), 블랙 매트릭스(BM), 격벽층(SW), 및 제1 및 제2 절연층들(LC-IL1,LC-IL2)을 포함할 수 있다. 제1 및 제2 양자점층들(QDL1,QDL2), 광 투과층(LTL), 제1, 제2, 및 제3 컬러 필터들(CF1,CF2,CF3), 블랙 매트릭스(BM), 및 격벽층(SW)은 제2 기판(SUB2)과 박막 봉지층(TFE) 사이에 배치될 수 있다.
제1, 제2, 및 제3 컬러 필터들(CF1,CF2,CF3) 및 블랙 매트릭스(BM)는 제2 기판(SUB2) 아래에 배치될 수 있다. 제1, 제2, 및 제3 컬러 필터들(CF1,CF2,CF3)은 제1, 제2, 및 제3 발광 영역들(PA1,PA2,PA3)에 중첩할 수 있다. 블랙 매트릭스(BM)는 비발광 영역(NPA)에 중첩할 수 있다.
제1 컬러 필터(CF1)는 제1 발광 영역(PA1)에 중첩하고, 제2 컬러 필터(CF2)는 제2 발광 영역(PA2)에 중첩하고, 제3 컬러 필터(CF3)는 제3 발광 영역(PA3)에 중첩할 수 있다. 제1 컬러 필터(CF1)는 적색 컬러 필터를 포함할 수 있다. 제2 컬러 필터(CF2)는 녹색 컬러 필터를 포함할 수 있다. 제3 컬러 필터(CF3)는 청색 컬러 필터를 포함할 수 있다.
제1, 제2, 및 제3 컬러 필터들(CF1,CF2,CF3) 및 블랙 매트릭스(BM) 아래에 제1 절연층(LC-IL1)이 배치될 수 있다. 제1 절연층(LC-IL1) 아래에 격벽층(SW)이 배치될 수 있다.
격벽층(SW)에는 제1 및 제2 양자점층들(QDL1,QDL2) 및 광 투과층(LTL)이 배치되기 위한 개구부들(OP)이 정의될 수 있다. 개구부들(OP)은 제1, 제2, 및 제3 발광 영역들(PA1,PA2,PA3)에 중첩할 수 있다. 격벽층(SW)은 비발광 영역(NPA)에 중첩할 수 있다. 격벽층(SW)은 흑색을 가질 수 있으나, 격벽층(SW)의 색이 이에 제한되는 것은 아니다.
제1 및 제2 양자점층들(QDL1,QDL2) 및 광 투과층(LTL)은 제1 절연층(LC-IL1) 아래에 배치될 수 있다. 제1 및 제2 양자점층들(QDL1,QDL2) 및 광 투과층(LTL)은 개구부들(OP)에 배치될 수 있다.
제1 및 제2 양자점층들(QDL1,QDL2) 및 광 투과층(LTL)은 제1, 제2, 및 제3 발광 영역들(PA1,PA2,PA3)에 중첩할 수 있다. 제1 양자점층(QDL1)은 제1 발광 영역(PA1)에 중첩하고, 제2 양자점층(QDL2)은 제2 발광 영역(PA2)에 중첩하고, 광 투과층(LTL)은 제3 발광 영역(PA3)에 중첩할 수 있다.
제1, 제2, 및 제3 발광 영역들(PA1,PA2,PA3)에서 생성된 제1 광(L1)은 제1 및 제2 양자점층들(QDL1,QDL2)과 광 투과층(LTL)에 제공될 수 있다. 제1 발광 영역(PA1)에서 생성된 제1 광(L1)은 제1 양자점층(QDL1)에 제공되고, 제2 발광 영역(PA2)에서 생성된 제1 광(L1)은 제2 양자점층(QDL2)에 제공될 수 있다. 제3 발광 영역(PA3)에서 생성된 제1 광(L1)은 광 투과층(LTL)에 제공될 수 있다.
제1 양자점층(QDL1)은 제1 광(L1)을 제2 광(L2)으로 변환할 수 있다. 제2 양자점층(QDL2)은 제1 광(L1)을 제3 광(L3)으로 변환할 수 있다. 예시적으로 제2 광(L2)은 적색광이고, 제3 광(L3)은 녹색광일 수 있다. 제1 양자점층(QDL1)은 제1 양자점들(미 도시됨)을 포함하고, 제2 양자점층(QDL2)은 제2 양자점들(미 도시됨)을 포함할 수 있다. 광 투과층(LTL)은 광을 산란시키기 위한 광 산란 입자들(미 도시됨)을 포함할 수 있다.
제1 양자점들은 청색 파장대를 갖는 제1 광(L1)을 적색 파장대를 갖는 제2 광(L2)으로 변환할 수 있다. 제2 양자점들은 청색 파장대를 갖는 제1 광(L1)을 녹색 파장대를 갖는 제3 광(L3)으로 변환할 수 있다. 제1 및 제2 양자점들은 제2 및 제3 광(L2,L3)을 산란시킬 수 있다. 광 투과층(LTL)은 광 변환 동작을 수행하지 않고 제1 광(L1)을 투과시킬 수 있다. 광 투과층(LTL)은 광 산란 입자들을 통해 제1 광(L1)을 산란시켜 출광시킬 수 있다.
제1 양자점층(QDL1)은 제2 광(L2)을 출광시키고, 제2 양자점층(QDL2)은 제3 광(L3)을 출광시키고, 광 투과층(LTL)은 제1 광(L1)을 출광시킬 수 있다. 따라서, 적색, 녹색, 및 청색을 표시하는 제2 광(L2), 제3 광(L3), 및 제1 광(L1)에 의해 소정의 영상이 표시될 수 있다.
제1 광(L1)의 일부는 제1 양자점들에 의해 광 변환되지 않고 제1 양자점층(QDL1)을 투과하여 제1 컬러 필터(CF1)에 제공될 수 있다. 즉, 제1 양자점들에 접촉되지 않아 제2 광(L2)으로 변환되지 않은 제1 광(L1)이 존재할 수 있다. 제1 컬러 필터(CF1)는 다른 색 광을 차단할 수 있다. 제1 양자점층(QDL1)에서 변환되지 않은 제1 광(L1)은 적색 컬러 필터를 갖는 제1 컬러 필터(CF1)에서 차단되어 상부로 출광되지 않을 수 있다.
제1 광(L1)의 일부는 제2 양자점들에 의해 광 변환되지 않고 제2 양자점층(QDL2)을 투과하여 제2 컬러 필터(CF2)에 제공될 수 있다. 즉, 제2 양자점들에 접촉되지 않아 제3 광(L3)으로 변환되지 않는 제1 광(L1)이 존재할 수 있다. 제2 컬러 필터(CF2)는 다른 색 광을 차단할 수 있다. 제2 양자점층(QDL2)에서 변환되지 않은 제1 광(L1)은 녹색 컬러 필터를 갖는 제2 컬러 필터(CF2)에서 차단되어 상부로 출광되지 않을 수 있다.
표시 장치(DD)를 향해 외부광이 제공될 수 있다. 외부광이 표시 패널(DP)에서 반사하여 외부의 사용자에게 다시 제공될 경우, 거울과 같이, 사용자가 외부광을 시인할 수 있다.
제1, 제2, 및 제3 컬러 필터들(CF1,CF2,CF3)은 외부광의 반사를 방지할 수 있다. 예를 들어, 제1, 제2, 및 제3 컬러 필터들(CF1,CF2,CF3)은 외부광을 적색, 녹색, 및 청색으로 필터링할 수 있다. 즉, 제1, 제2, 및 제3 컬러 필터들(CF1,CF2,CF3)은 외부광을 제2 광(L2), 제3 광(L3), 및 제1 광(L1)과 동일한 색으로 필터링할 수 있다. 이러한 경우, 외부광이 사용자에게 시인되지 않을 수 있다.
블랙 매트릭스(BM)는 비발광 영역(NPA)에서 불필요한 광을 차단할 수 있다. 흑색을 갖는 격벽층(SW) 역시 블랙 매트릭스(BM)와 유사한 기능으로서 비발광 영역(NPA)에서 불필요한 광을 차단할 수 있다.
도 8은 도 1에 도시된 전압 생성부 및 타이밍 컨트롤러의 구성을 보여주는 도면이다.
도 8을 참조하면, 전압 생성부(VG)는 전원 회로(PWC), DC/DC 컨버터(DCC), 제1 출력부(OC1), 제2 출력부(OC2), 제1 센싱부(SNP1), 및 제2 센싱부(SNP2)를 포함할 수 있다. 타이밍 컨트롤러(T-CON)는 전압 생성부(VG)의 동작을 제어하기 위한 구성으로서, 결함 판정부(DPD) 및 기준값 생성부(RFG)를 포함할 수 있다.
전원 회로(PWC)는 입력 전압(Vin)을 생성할 수 있다. 입력 전압(Vin)은 DC/DC 컨버터(DCC)에 제공될 수 있다. DC/DC 컨버터(DCC)는 제1 및 제2 출력부들(OC1,OC2)의 입력단들에 연결될 수 있다. 전원 회로(PWC)는 DC/DC 컨버터(DCC)를 통해 제1 및 제2 출력부들(OC1,OC2)의 입력단들에 연결될 수 있다.
DC/DC 컨버터(DCC)는 입력 전압(Vin)을 표시 패널(DP)에 사용하기 적합한 레벨로 변경시켜 출력할 수 있다. 예를 들어, 표시 패널들(DP)이 텔레비전에 사용되기 위한 사양 또는 휴대폰에 사용되기 위한 사양으로 제조될 수 있다. 이러한 경우, 표시 패널들(DP)에 사용되는 전압의 크기는 서로 다를 수 있다. DC/DC 컨버터(DCC)는 입력 전압(Vin)을 표시 패널(DP)에 사용하기 적합한 레벨로 변경시켜 제1 및 제2 출력부들(OC1,OC2)에 제공할 수 있다.
제1 출력부(OC1)는 제1 전류(I1)를 출력하고, 제2 출력부(OC2)는 제2 전류(I2)를 출력할 수 있다. 제1 및 제2 출력부들(OC1,OC2)의 출력단들은 제1 전압 출력단(OT)에 공통으로 연결될 수 있다. 제1 및 제2 출력부들(OC1,OC2)에서 출력된 제1 및 제2 전류들(I1,I2)은 제1 전압 출력단(OT)을 통해 출력될 수 있다. 제1 전압 출력단(OT)을 통해 제1 및 제2 전류들(I1,I2)이 합산되어 출력될 수 있으며, 제1 및 제2 전류들(I1,I2)이 합산된 값은 제1 전압(ELVDD)에 대응할 수 있다.
제1 전압 출력단(OT)을 통해 제1 전압(ELVDD)이 출력될 수 있다. 제1 전압 출력단(OT)은 화소들(PX)에 연결될 수 있다. 제1 전압 출력단(OT)을 통해 제1 전압(ELVDD)이 화소들(PX)에 인가될 수 있다.
제1 출력부(OC1)는 제1 스위칭 소자(SW1)를 포함하고, 제2 출력부(OC2)는 제2 스위칭 소자(SW2)를 포함할 수 있다. 제1 및 제2 스위칭 소자들(SW1,SW2) 각각은 소스 전극, 드레인 전극, 및 게이트 전극을 포함하는 트랜지스터를 포함할 수 있다. 이하, 편의상, 제1 및 제2 스위칭 소자들(SW1,SW2) 각각의 소스 전극 및 드레인 전극 중 어느 하나는 입력 전극으로 정의되고, 다른 하나는 출력 전극으로 정의된다. 또한, 게이트 전극은 제어 전극으로 정의된다.
제1 및 제2 스위칭 소자들(SW1,SW2)의 입력 전극들은 제1 및 제2 스위칭 소자들(SW1,SW2)의 입력단들을 구성하고, DC/DC 컨버터(DCC)에 연결될 수 있다. 제1 및 제2 스위칭 소자들(SW1,SW2)의 출력 전극들은 제1 및 제2 스위칭 소자들(SW1,SW2)의 출력단들을 구성하고, 제1 전압 출력단(OT)에 공통으로 연결될 수 있다.
제1 스위칭 소자(SW1)의 제어 전극은 제1 스위칭 제어 신호(STC1)를 수신하고, 제2 스위칭 소자(SW2)의 제어 전극은 제2 스위칭 제어 신호(STC2)를 수신할 수 있다. 제1 및 제2 스위칭 제어 신호들(STC1,STC2)은 시스템 보드로부터 제공될 수 있다.
표시 패널(DP)의 화소들(PX)을 구동하기 위해 표시 패널(DP)이 동작할 때, 제1 및 제2 스위칭 소자들(SW1,SW2)의 제어 전극들에 제1 및 제2 스위칭 제어 신호들(STC1,STC2)이 인가될 수 있다. 그 결과, 제1 및 제2 스위칭 소자들(SW1,SW2)이 턴-온될 수 있다. 턴-온된 제1 스위칭 소자(SW1)를 통해 제1 전류(I1)가 출력되고, 턴-온된 제2 스위칭 소자(SW2)를 통해 제2 전류(I2)가 출력될 수 있다.
제1 센싱부(SNP1)는 제1 출력부(OC1)의 출력단에 연결되고, 제2 센싱부(SNP2)는 제2 출력부(OC2)의 출력단에 연결될 수 있다. 제1 및 제2 센싱부들(SNP1,SNP2)은 제1 전압 출력단(OT)에 공통으로 연결될 수 있다.
제1 센싱부(SNP1)는 제1 출력부(OC1)의 출력단과 제1 전압 출력단(OT) 사이에 배치되어, 제1 출력부(OC1)의 출력단과 제1 전압 출력단(OT) 사이에 직렬로 연결될 수 있다. 제2 센싱부(SNP2)는 제2 출력부(OC2)의 출력단과 제1 전압 출력단(OT) 사이에 배치되어, 제2 출력부(OC2)의 출력단과 제1 전압 출력단(OT) 사이에 직렬로 연결될 수 있다.
제1 센싱부(SNP1)는 제1 출력부(OC1)를 통해 출력되는 제1 전류(I1)를 센싱하여 제1 센싱값(SSC1)으로 출력할 수 있다. 제2 센싱부(SNP2)는 제2 출력부(OC2)를 통해 출력되는 제2 전류(I2)를 센싱하여 제2 센싱값(SSC2)으로 출력할 수 있다. 제1 및 제2 센싱부들(SNP1,SNP2) 각각은 전류를 세부적으로 센싱할 수 있는 센싱 아이씨로 구현될 수 있다. 제1 및 제2 센싱값들(SSC1,SSC2)은 결함 판정부(DPD)로 제공될 수 있다.
결함 판정부(DPD)는 제1 및 제2 센싱값들(SSC1,SSC2)을 제공받고, 기준값 생성부(RFG)로부터 제1 기준값(RF1) 및 제2 기준값(RF2)을 제공받을 수 있다. 제2 기준값(RF2)은 제1 기준값(RF1)보다 낮은 레벨을 가질 수 있다.
결함 판정부(DPD)는 제1 및 제2 센싱값들(SSC1,SSC2)을 제1 및 제2 기준값들(RF1,RF2)과 비교하여 전원 회로(PWC)의 셧-다운을 제어할 수 있다. 예를 들어, 결함 판정부(DPD)는 제1 및 제2 센싱값들(SSC1,SSC2) 중 하나가 제1 기준값(RF1)보다 크고, 제1 및 제2 센싱값들(SSC1,SSC2) 중 다른 하나가 제2 기준값(RF2)보다 작을 때, 비교 결과를 카운팅할 수 있다. 상기 조건 외에서 결함 판정부(DPD)는 비교 결과를 카운팅하지 않을 수 있다.
결함 판정부(DPD)는, 카운팅 값이 기준 카운팅 값보다 클 때, 전원 회로(PWC)를 셧-다운 시키기 위한 셧-다운 신호(S-DN)를 전원 회로(PWC)에 출력할 수 있다. 전원 회로(PWC)는 셧-다운 신호(S-DN)에 응답하여 셧-다운될 수 있다. 이러한 동작은 이하 상세히 설명될 것이다.
기준값 생성부(RFG)는 표시 패널(DP)에서 사용되는 영상 신호들(RGB)을 시스템 보드로부터 제공받을 수 있다. 표시 패널(DP)에서 사용되는 영상 신호들(RGB)은 최소 내지 최대 휘도값들을 갖는 영상 신호들(RGB)일 수 있다. 영상 신호들(RGB) 중, 매 프레임마다 표시되기 위한 일부 영상 신호들(RGB)이, 매 프레임마다 타이밍 컨트롤러(T-CON)에 제공될 수 있다.
기준값 생성부(RFG)는 영상 신호들(RGB)에 대응하는 전류 데이터들에 기초하여 제1 기준값(RF1) 및 제2 기준값(RF2)을 생성할 수 있다. 표시 패널들(DP)이 텔레비전에 사용되기 위한 사양 또는 휴대폰에 사용되기 위한 사양으로 제조될 때, 표시 패널들(DP)에서 사용되는 영상 신호들(RGB)의 크기들이 다를 수 있다. 영상 신호들(RGB)의 크기들은 전류값 또는 전압값에 대응할 수 있다.
텔레비전에 사용되기 위한 표시 패널(DP)에 제공되는 영상 신호들(RGB)의 크기들 및 휴대폰에 사용되기 위한 표시 패널(DP)에 제공되는 영상 신호들(RGB)의 크기들은 서로 다를 수 있다. 기준값 생성부(RFG)는 영상 신호들(RGB)을 제공받고, 영상 신호들(RGB)의 크기들에 기초하여, 제1 기준값(RF1) 및 제2 기준값(RF2)을 생성할 수 있다. 기준값 생성부(RFG)는 영상 신호들(RGB)에 대응하는 전류 데이터들에 기초하여 제1 기준값(RF1) 및 제2 기준값(RF2)을 생성할 수 있다.
제1 기준값(RF1)은 전류 데이터들 중 최대값보다 작은 값으로 설정될 수 있다. 전류 데이터들 중 최대값은 최대 휘도를 나타낼 수 있다. 제2 기준값(RF2)은 전류 데이터들 중 최소값보다 큰 값으로 설정될 수 있다. 전류 데이터들 중 최소값은 최소 휘도를 나타낼 수 있다.
제1 및 제2 전류들(I1,I2)은 다양한 값들을 가질 수 있다. 예를 들어, 제1 및 제2 전류들(I1,I2)은 이하 설명될 제1 및 제2 전류들(I1M,I2M,I1M',I1L,I20)을 포함할 수 있다.
도 9는 도 8에 도시된 제1 및 제2 출력부들의 정상적인 동작 상태를 나타내는 도면이다. 도 10은 도 9에 도시된 제1 및 제2 전류들을 도시한 그래프이다.
예시적으로, 도 9에는 DC/DC 컨버터(DCC), 제1 및 제2 출력부들(OC1,OC2), 및 제1 및 제2 센싱부들(SNP1,SNP2)이 도시되었다.
도 9 및 도 10을 참조하면, 제1 및 제2 출력부들(OC1,OC2)이 정상 상태일 때, 제1 출력부(OC1)를 통해 제1 전류(I1M)가 출력되고, 제2 출력부(OC2)를 통해 제2 전류(I2M)가 출력될 수 있다. 제1 전류(I1M) 및 제2 전류(I2M)가 합산되어 제1 전압(ELVDD)에 대응하는 전류가 제1 전압 출력단(OT)을 통해 출력될 수 있다.
제1 및 제2 스위칭 소자들(SW1,SW2) 각각에 흐르는 전류값이 특정값 이상일 경우, 제1 및 제2 스위칭 소자들(SW1,SW2) 각각이 손상될 수 있다. 따라서, 제1 전압(ELVDD)에 대응하는 전류는 제1 스위칭 소자(SW1)와 제2 스위칭 소자(SW2)로 나누어서 출력될 수 있다.
예를 들어, 제1 및 제2 스위칭 소자들(SW1,SW2) 각각이 손상될 수 있는 전류값은 21A 이상일 수 있다. 21A는 최대 휘도에 대응하는 전류값일 수 있다. 표시 패널(DP)이 최대 휘도를 표시할 경우, 제1 전압 출력단(OT)을 통해 21A의 전류가 출력될 수 있다. 표시 패널(DP)이 최대 휘도를 표시하는 동작은 풀 화이트 모드로 정의될 수 있다.
하나의 스위칭 소자를 사용하여 동작 전류의 출력이 스위칭될 수 있다. 이러한 경우, 하나의 스위칭 소자를 통해 21A의 전류가 소정의 시간동안 흐를 경우, 하나의 스위칭 소자의 발열량이 높아져, 하나의 스위칭 소자가 손상될 수 있다.
본 발명의 실시 예에서, 제1 및 제2 스위칭 소자들(SW1,SW2)은 서로 병렬로 연결될 수 있다. 제1 및 제2 스위칭 소자들(SW1,SW2)을 통해 동작 전류가 분배되어, 제1 스위칭 소자(SW1)를 통해 10.5A의 전류가 출력되고, 제2 스위칭 소자(SW2)를 통해 10.5A의 전류가 출력될 수 있다.
제1 전류(I1M) 및 제2 전류(I2M) 각각은 10.5A 값을 가질 수 있다. 제1 전류(I1M) 및 제2 전류(I2M)는 제1 기준값(RF1)과 제2 기준값(RF2) 사이의 값을 가질 수 있다. 따라서, 제1 전류(I1M) 및 제2 전류(I2M)를 센싱한 제1 및 제2 센싱값들(SSC1,SSC2)도 제1 기준값(RF1)과 제2 기준값(RF2) 사이의 값을 가질 수 있다.
제1 및 제2 스위칭 소자들(SW1,SW2) 각각을 통해 흐르는 전류가 21A보다 낮아지므로, 제1 및 제2 스위칭 소자들(SW1,SW2)의 손상이 방지될 수 있다. 즉, 제1 및 제2 스위칭 소자들(SW1,SW2)을 통해 동작 전류가 분배되어 출력되므로, 제1 및 제2 스위칭 소자들(SW1,SW2)의 손상이 방지될 수 있다.
최대 휘도보다 낮은 휘도에서는, 21A보다 낮은 전류로 화소들(PX)이 구동될 수 있다. 최대 휘도보다 낮은 휘도에서, 제1 및 제2 스위칭 소자들(SW1,SW2) 각각을 통해 흐르는 전류값은 10.5A보다 낮을 수 있다. 따라서, 제1 및 제2 스위칭 소자들(SW1,SW2)의 손상이 더 방지될 수 있다.
도 8, 도 9, 및 도 10을 참조하면, 제1 및 제2 센싱값들(SSC1,SSC2) 중 하나가 제1 기준값(RF1)보다 크고, 제1 및 제2 센싱값들(SSC1,SSC2) 중 다른 하나가 제2 기준값(RF2)보다 작을 경우에 해당하지 않으므로, 결함 판정부(DPD)에서 비교 결과가 카운팅되지 않을 수 있다.
도 11은 도 8에 도시된 제1 및 제2 출력부들 중 어느 하나가 손상되었을 때, 제1 및 제2 출력부들의 동작 상태를 나타내는 도면이다. 도 12는 도 11에 도시된 제1 및 제2 전류들을 도시한 그래프이다.
도 11 및 도 12를 참조하면, 제1 및 제2 출력부들(OC1,OC2) 중 어느 하나가 손상될 수 있다. 예를 들어, 어느 하나의 스위칭 소자가 내구성이 다소 약하게 제조되었거나, 외부의 충격, 또는 다양한 환경적 요인들에 의해 손상될 수 있다. 예시적으로 도 11에는, 제2 출력부(OC2)가 손상된 상태로 도시되었으나, 제1 출력부(OC1)가 손상될 수도 있다. 제2 출력부(OC2)가 손상되어 제2 출력부(OC2)는 오픈 상태일 수 있다.
제1 출력부(OC1)를 통해 제1 전류(I1H)가 출력될 수 있다. 제2 출력부(OC2)를 통해 제2 전류(I20)가 출력될 수 있다. 그러나, 제2 출력부(OC2)가 오픈 상태이므로, 제2 전류(I20)는 실질적으로 0의 값일 수 있다. 다만, 예시적으로 도 12에서 제2 전류(I20)를 그래프로 도시하기 위해, 제2 전류(I20)는 0에 인접하게 도시되었다.
제2 출력부(OC2)가 오픈 상태이므로, 제1 및 제2 출력부들(OC1,OC2)을 통해 동작 전류가 분배되지 않고, 제1 출력부(OC1)를 통해, 실질적으로, 모든 전류가 출력될 수 있다. 표시 패널(DP)이 최대 휘도를 표시할 경우, 제1 전압 출력단(OT)을 통해 21A의 전류가 출력될 수 있다. 제1 전류(I1H)는 실질적으로 21A의 값을 가질 수 있다.
제1 전류(I1H)는 제1 기준값(RF1)보다 크고, 제2 전류(I20)는 제2 기준값(RF2)보다 작을 수 있다. 따라서, 제1 전류(I1H)를 센싱한 제1 센싱값(SSC1)은 제1 기준값(RF1)보다 크고, 제2 전류(I20)를 센싱한 제2 센싱값(SSC2)은 제2 기준값(RF2)보다 작을 수 있다.
도 8, 도 11, 및 도 12를 참조하면, 제1 및 제2 센싱값들(SSC1,SSC2) 중 하나가 제1 기준값(RF1)보다 크고, 제1 및 제2 센싱값들(SSC1,SSC2) 중 다른 하나가 제2 기준값(RF2)보다 작을 경우에 해당하므로, 결함 판정부(DPD)는 비교 결과를 카운팅할 수 있다. 카운팅 값은 제1 스위칭 소자(SW1)의 동작 시간에 대응할 수 있다. 제1 스위칭 소자(SW1)에 소정의 시간동안 21A의 전류가 흐를 경우, 제1 스위칭 소자(SW1)가 손상될 수 있다.
기준 카운팅 값은, 제1 및 제2 출력부들(OC1,OC2)이 제1 기준값(RF1)보다 높은 전류값을 출력할 때, 제1 및 제2 출력부들(OC1,OC2)이 손상되지 않기 위한 최소 동작 시간에 대응하는 값으로 설정될 수 있다.
예를 들어, 제1 및 제2 스위칭 소자들(SW1,SW2) 각각이 제1 기준값(RF1)보다 높은 전류값을 출력할 때, 제1 및 제2 스위칭 소자들(SW1,SW2) 각각이 손상되지 않는 동작 시간이 테스트될 수 있다. 제1 및 제2 스위칭 소자들(SW1,SW2) 각각이 손상되지 않기 위한 제1 및 제2 스위칭 소자들(SW1,SW2) 각각의 최소 동작 시간에 대응하는 값이, 기준 카운팅 값으로 설정될 수 있다.
결함 판정부(DPD)는, 비교 결과를 카운팅한 카운팅 값이 기준 카운팅 값보다 클 때, 셧-다운 신호(S-DN)를 출력하여 전원 회로(PWC)를 셧-다운시킬 수 있다. 따라서, 전원 회로(PWC)에서 입력 전압(Vin)이 생성되지 않으므로, 제1 출력부(OC1)의 동작이 정지될 수 있다. 그 결과, 제1 출력부(OC1)가 손상되지 않고 보호될 수 있다.
도 13은 도 8에 도시된 제1 및 제2 출력부들 중 어느 하나가 손상되었을 때, 제1 및 제2 출력부들의 다른 동작 상태를 나타내는 도면이다. 도 14는 도 13에 도시된 제1 및 제2 전류들을 도시한 그래프이다.
도 13 및 도 14를 참조하면, 제2 출력부(OC2)가 손상되어 제2 출력부(OC2)는 오픈 상태일 수 있다. 제1 출력부(OC1)를 통해 제1 전류(I1M') 또는 제1 전류(I1L)가 출력될 수 있다. 제2 출력부(OC2)를 통해 제2 전류(I20)가 출력될 수 있다. 제2 출력부(OC2)가 오픈 상태이므로, 제2 전류(I20)는 실질적으로 0의 값일 수 있다.
표시 패널(DP)은 최대 휘도보다 낮은 중간 휘도 또는 중간 휘도보다 낮은 최소 휘도를 표시할 수 있다. 표시 패널(DP)이 최대 휘도보다 낮은 중간 휘도를 표시할 때, 제1 출력부(OC1)를 통해 제1 전류(I1M')가 출력될 수 있다.
예를 들어, 제1 및 제2 출력부들(OC1,OC2)이 정상일 때, 중간 휘도를 표시하기 위해, 10.5A의 전류가 제1 및 제2 출력부들(OC1,OC2)을 통해 분배되어 출력될 수 있다. 이러한 경우, 제1 및 제2 출력부들(OC1,OC2) 각각이 5.25A의 전류를 출력할 수 있다. 그러나, 제2 출력부(OC2)가 오픈 상태일 때, 제1 출력부(OC1)는 제1 전류(I1M')로서 10.5A의 전류를 출력할 수 있다. 제1 전류(I1M')는 제1 출력부(OC1)를 손상시킬 수 있는 전류 레벨이 아닐 수 있다.
제1 출력부(OC1)를 통해 출력되는 제1 전류(I1M')는 제1 기준값(RF1)과 제2 기준값(RF2) 사이의 값을 가질 수 있다. 제2 전류(I20)는 제2 기준값(RF2)보다 작을 수 있다. 제1 전류(I1M')를 센싱한 제1 센싱값(SSC1)은 제1 기준값(RF1)과 제2 기준값(RF2) 사이의 값을 갖고, 제2 전류(I20)를 센싱한 제2 센싱값(SSC2)은 제2 기준값(RF2)보다 작을 수 있다.
도 8, 도 13, 및 도 14를 참조하면, 제1 및 제2 센싱값들(SSC1,SSC2) 중 하나가 제1 기준값(RF1)보다 크고, 제1 및 제2 센싱값들(SSC1,SSC2) 중 다른 하나가 제2 기준값(RF2)보다 작을 경우에 해당하지 않으므로, 결함 판정부(DPD)에서 비교 결과가 카운팅되지 않을 수 있다. 즉, 도 14와 같이, 제1 및 제2 센싱값들(SSC1,SSC2) 중 하나가 제1 기준값(RF1)보다 작거나 같고 제2 기준값(RF2)보다 크거나 같으며, 제1 및 제2 센싱값들(SSC1,SSC2) 중 다른 하나가 제2 기준값(RF2)보다 작을 때, 결함 판정부(DPD)는 비교 결과를 카운팅하지 않을 수 있다.
도 13 및 도 14를 참조하면, 표시 패널(DP)이 최소 휘도를 표시할 때, 제1 출력부(OC1)를 통해 제1 전류(I1L)가 출력될 수 있다. 표시 패널(DP)이 최소 휘도를 표시하는 동작은 블랙 모드로 정의될 수 있다.
예를 들어, 제1 및 제2 출력부들(OC1,OC2)이 정상일 때, 최소 휘도를 표시하기 위해, 0.1A의 전류가 제1 및 제2 출력부들(OC1,OC2)을 통해 분배되어 출력될 수 있다. 이러한 경우, 제1 및 제2 출력부들(OC1,OC2) 각각이 0.05A의 전류를 출력할 수 있다. 그러나, 제2 출력부(OC2)가 오픈 상태일 때, 제1 출력부(OC1)는 제1 전류(I1L)로서 0.1A의 전류를 출력할 수 있다. 제1 전류(I1L)는 제1 출력부(OC1)를 손상시킬 수 있는 전류 레벨이 아닐 수 있다.
제1 출력부(OC1)를 통해 출력되는 제1 전류(I1L)는 제2 기준값(RF2)보다 작을 수 있다. 제2 전류(I20)는 제2 기준값(RF2)보다 작을 수 있다. 제1 전류(I1M')를 센싱한 제1 센싱값(SSC1) 및 제2 전류(I20)를 센싱한 제2 센싱값(SSC2)은 제2 기준값(RF2)보다 작을 수 있다.
도 8, 도 13, 및 도 14를 참조하면, 제1 및 제2 센싱값들(SSC1,SSC2) 중 하나가 제1 기준값(RF1)보다 크고, 제1 및 제2 센싱값들(SSC1,SSC2) 중 다른 하나가 제2 기준값(RF2)보다 작을 경우에 해당하지 않으므로, 결함 판정부(DPD)에서 비교 결과가 카운팅되지 않을 수 있다. 즉, 도 14와 같이, 제1 및 제2 센싱값들(SSC1,SSC2)이 제2 기준값(RF2)보다 작을 때, 결함 판정부(DPD)는 비교 결과를 카운팅하지 않을 수 있다.
본 발명의 실시 예에서, 제1 및 제2 출력부들(OC1,OC2) 중 어느 하나가 손상되더라도, 나머지 하나의 출력부를 통해 동작 전류가 출력될 수 있다. 나머지 하나의 출력부를 통해 출력되는 동작 전류가 나머지 하나의 출력부를 손상시킬 수 있는 레벨이 아닐 경우, 표시 장치(DD)가 정상적으로 동작할 수 있다.
도 15는 도 8에 도시된 전압 생성부 및 타이밍 컨트롤러를 포함하는 표시 장치의 구동 방법을 설명하기 위한 순서도이다.
도 15를 참조하면, 단계(S110)에서, 제1 및 제2 출력부들(OC1,OC2)에서 출력되는 제1 및 제2 전류들(I1,I2)이 센싱되어, 제1 및 제2 센싱값들(SCC1,SCC2)로 출력될 수 있다. 제1 및 제2 출력부들(OC1,OC2)의 출력단들에 연결된 제1 전압 출력단(OT)을 통해 화소들(PX)에 제1 전압(ELVDD)이 인가될 때, 제1 및 제2 전류들(I1,I2)이 센싱될 수 있다.
단계(S120)에서, 제1 및 제2 센싱값들(SSC1,SSC2)이 제1 및 제2 기준값들(RF1,RF2)과 비교될 수 있다. 예를 들어, 제1 및 제2 기준값들(RF1,RF2)이 생성되고, 제1 및 제2 센싱값들(SSC1,SSC2) 중 하나의 센싱값이 제1 기준값(RF1)보다 크고, 제1 및 제2 센싱값들(SSC1,SSC2) 중 나머지 하나의 센싱값이 제2 기준값(RF2)보다 작을 때, 단계(S130)에서 비교 결과가 카운팅될 수 있다.
단계(S120)에서, 제1 및 제2 센싱값들(SSC1,SSC2) 중 하나가 제1 기준값(RF1)보다 크고, 제1 및 제2 센싱값들(SSC1,SSC2) 중 나머지 하나가 제2 기준값(RF2)보다 작은 경우에 해당하지 않을 경우, 단계(S110)으로 진행되어, 제1 및 제2 전류들(I1,I2)이 센싱될 수 있다.
이후 단계들에서, 비교 결과에 따라, 전원 회로(PWC)의 셧-다운이 제어될 수 있다. 구체적으로, 단계(S140)에서 비교 결과를 카운팅한 카운팅값이 기준 카운팅 값보다 큰지 여부가 검사될 수 있다. 단계(S140)에서, 카운팅값이 기준 카운팅 값보다 클 때, 단계(S150)으로 진행될 수 있다.
단계(S150)에서 전원 회로(PWC)를 셧-다운 시키기 위한 셧-다운 신호(S-DN)가 전원 회로(PWC)에 출력되어 전원 회로(PWC)가 셧-다운될 수 있다. 단계(S140)에서, 카운팅값이 기준 카운팅 값보다 크지 않을 때, 단계(S110)으로 진행되어, 제1 및 제2 전류들(I1,I2)이 센싱될 수 있다.
도 16은 도 1에 도시된 전압 생성부 및 타이밍 컨트롤러의 다른 실시 예에 따른 구성을 보여주는 도면이다.
이하 도 8에 도시된 구성과 다른 구성을 위주로, 도 16에 도시된 전압 생성부(VG') 및 타이밍 컨트롤러(T-CON')의 구성이 설명될 것이다.
도 16을 참조하면, 제1 센싱부(SNP1')는 제1 출력부(OC1)의 오픈 상태를 센싱할 수 있다. 제2 센싱부(SNP2')는 제2 출력부(OC2)의 오픈 상태를 센싱할 수 있다. 도 8에 도시된 제1 및 제2 센싱부들(SNP1,SNP2)은 제1 및 제2 출력부들(OC1,OC2)에서 출력되는 전류값들을 센싱할 수 있으나, 도 16에 도시된 제1 및 제2 센싱부들(SNP1',SNP2')은 제1 및 제2 출력부들(OC1,OC2)의 오픈 상태들만 검출할 수 있다.
제1 센싱부(SNP1')는 제1 출력부(OC1)의 오픈 상태를 센싱하여 제1 센싱값(FG1)으로 출력하고, 제2 센싱부(SNP2')는 제2 출력부(OC2)의 오픈 상태를 센싱하여 제2 센싱값(FG2)으로 출력할 수 있다. 제1 및 제2 센싱값들(FG1,FG2)은 플래그 신호일 수 있다. 예를 들어, 플래그 신호 "1"은 오픈 상태를 나타내고, 플래그 신호"0"은 정상 상태를 나타낼 수 있다. 제1 및 제2 센싱값들(FG1,FG2)은 결함 판정부(DPD)로 제공될 수 있다.
전압 생성부(VG')는 제3 센싱부(SNP3)를 더 포함할 수 있다. 제3 센싱부(SNP3)는 제1 및 제2 센싱부들(SNP1',SNP2')에 공통으로 연결되고, 제1 전압 출력단(OT)은 제3 센싱부(SNP3)에 연결될 수 있다. 제3 센싱부(SNP3)는 제1 및 제2 센싱부들(SNP1',SNP2')과 제1 전압 출력단(OT) 사이에 배치되어 제1 전압 출력단(OT)에 직렬로 연결될 수 있다. 제3 센싱부(SNP3)는 제1 전압 출력단(OT)을 통해 출력되는 전류를 센싱하여 제3 센싱값(SSC3)으로 출력할 수 있다.
기준값 생성부(RFG)는 기준값(RF)을 생성하고, 제3 센싱값(SSC3)을 제공받을 수 있다. 기준값 생성부(RFG)는 제3 센싱부(SNP3)를 통해 제1 전압 출력단(OT)의 전류를 센싱하여 결함 판정부(DPD)로 제공할 수 있다. 기준값 생성부(RFG)는 기준값(RF) 및 제3 센싱값(SSC3)을 결함 판정부(DPD)로 제공할 수 있다.
기준값 생성부(RFG)는 영상 데이터들에 대응하는 전류 데이터들에 기초하여, 기준값(RF)을 생성하고, 생성된 기준값(RF)을 결함 판정부(DPD)에 제공할 수 있다. 기준값(RF)은 전류 데이터들 중 최대값보다 작고 최소값보다 큰 값으로 설정될 수 있다.
결함 판정부(DPD), 제1 센싱값(FG1) 또는 제2 센싱값(FG2)이 오픈 상태를 나타낼 때, 제3 센싱값(SSC3)을 기준값(RF)과 비교하여 전원 회로(PWC)의 셧-다운을 제어할 수 있다. 예를 들어, 결함 판정부(DPD)는 제1 센싱값(FG1) 또는 제2 센싱값(FG2)이 오픈 상태를 나타내고, 제3 센싱값(SSC3)이 기준값(RF)보다 클 때, 비교 결과를 카운팅할 수 있다.
결함 판정부(DPD)는, 카운팅 값이 기준 카운팅 값보다 클 때, 셧-다운 신호(S-DN)를 전원 회로(PWC)에 출력할 수 있다. 전원 회로(PWC)는 셧-다운 신호(S-DN)에 응답하여 셧-다운될 수 있다. 결함 판정부(DPD)는, 제3 센싱값(SSC3)이 기준값(RF)보다 작거나 같을 때, 비교 결과를 카운팅하지 않을 수 있다. 이러한 동작은 이하 상세히 설명될 것이다.
도 17은 도 16에 도시된 제1 및 제2 출력부들 중 어느 하나가 손상되었을 때, 제1 및 제2 출력부들의 동작 상태를 나타내는 도면이다. 도 18은 도 17에 도시된 제1 및 제2 전류들을 도시한 그래프이다.
도 17 및 도 18을 참조하면, 제1 출력부(OC1)는 정상 상태이고, 제2 출력부(OC2)는 손상되어 오픈 상태일 수 있다. 제1 출력부(OC1)를 통해 제1 전류(I1M'')가 출력되고, 제2 출력부(OC2)를 통해 실질적으로 0의 값인 제2 전류(I20)가 출력될 수 있다. 제2 출력부(OC2)가 오픈 상태이므로, 제1 및 제2 출력부들(OC1,OC2)을 통해 동작 전류가 분배되지 않고, 제1 출력부(OC1)를 통해, 실질적으로, 모든 전류가 출력될 수 있다.
제1 출력부(OC1)는 정상 상태이므로, 제1 센싱부(SNP1')의 제1 센싱값(FG1)은 "0"일 수 있다. 제2 출력부(OC2)는 오픈 상태이므로, 제2 센싱부(SNP2')의 센싱값(FG2)은 "1"일 수 있다.
제1 전류(I1M'')는 제1 전압 출력단(OT)을 통해 출력될 수 있다. 제3 센싱부(SNP3)는 제1 전류(I1M'')를 센싱하여 제3 센싱값(SSC3)을 출력할 수 있다. 따라서, 제2 출력부(OC2)가 오픈 상태일 때, 제1 출력부(OC1)를 통해 출력된 제1 전류(I1M')가 센싱될 수 있다. 제1 전류(I1M'')는 기준값(RF)보다 클 수 있다. 따라서, 제3 센싱값(SSC3)은 기준값(RF)보다 클 수 있다.
도 16, 도 17, 및 도 18을 참조하면, 결함 판정부(DPD)는 제1 및 제2 센싱값들(FG1,FG2) 중 제2 센싱값(FG2)이 오픈 상태를 나타내고, 제3 센싱값(SSC3)이 기준값(RF)보다 크므로, 비교 결과를 카운팅할 수 있다. 결함 판정부(DPD)는, 비교 결과를 카운팅한 카운팅 값이 기준 카운팅 값보다 클 때, 셧-다운 신호(S-DN)를 출력하여 전원 회로(PWC)를 셧-다운시킬 수 있다.
도 8에 도시된, 출력 전류들을 정밀하게 센싱하는 제1 및 제2 센싱부들(SNP1,SNP2)보다, 도 16에 도시된, 오픈 상태만 센싱하는 제1 및 제2 센싱부들(SNP1',SNP2')의 단가가 낮을 수 있다.
제1 및 제2 센싱부들(SNP1',SNP2')이 사용될 경우, 제1 및 제2 출력부들(OC1,OC2)의 출력 전류들이 정밀하게 센싱되지 않고, 단순히 제1 및 제2 출력부들(OC1,OC2)의 오픈 상태들만 센싱될 수 있다. 제1 및 제2 출력부들(OC1,OC2) 중 어느 하나가 오픈 상태일 때, 다른 하나를 통해 출력된 전류가 제1 전압 출력단(OT)에서 센싱될 수 있다. 따라서, 정상적으로 전류가 출력되는 나머지 하나의 출력부의 전류가 센싱되어 나머지 하나의 출력부의 보호 동작이 수행될 수 있다.
제1 전압 출력단(OT)의 출력 전류를 센싱하여, 제1 전압 출력단(OT)의 출력 전류가 특정 값(예를 들어, 기준값(RF)) 이상일 때, 제1 출력부(OC1)를 보호하기 위한 동작이 수행될 수 있다. 기준값(RF)은 전류 데이터들 중 최대값보다 작으므로, 제3 센싱값(SSC3)이 기준값(RF)보다 클 때, 제1 출력부(OC1)를 보호하기 위한 동작이 수행될 수 있다.
도 19는 도 16에 도시된 제1 및 제2 출력부들 중 어느 하나가 손상되었을 때, 제1 및 제2 출력부들의 다른 동작 상태를 나타내는 도면이다. 도 20은 도 19에 도시된 제1 및 제2 전류들을 도시한 그래프이다.
도 19 및 도 20을 참조하면, 제1 출력부(OC1)는 정상 상태이고, 제2 출력부(OC2)는 손상되어 오픈 상태일 수 있다. 제1 출력부(OC1)를 통해 제1 전류(I1L')가 출력되고, 제2 출력부(OC2)를 통해 실질적으로 0의 값인 제2 전류(I20)가 출력될 수 있다. 제1 센싱부(SNP1')의 제1 센싱값(FG1)은 "0"이고, 제2 센싱부(SNP2')의 센싱값(FG2)은 "1"일 수 있다.
제1 전류(I1L')는 제1 전압 출력단(OT)을 통해 출력되고, 제3 센싱부(SNP3)는 제1 전류(I1L')를 센싱하여 제3 센싱값(SSC3)을 출력할 수 있다. 따라서, 제2 출력부(OC2)가 오픈 상태일 때, 제1 출력부(OC1)를 통해 출력된 제1 전류(I1L')가 센싱될 수 있다. 제1 전류(I1L')는 기준값(RF)보다 작을 수 있다. 따라서, 제3 센싱값(SSC3)은 기준값(RF)보다 작을 수 있다.
제1 및 제2 출력부들(OC1,OC2)을 통해 동작 전류가 분배되지 않고, 제1 출력부(OC1)를 통해, 실질적으로, 모든 전류가 출력될 수 있다. 그러나, 기준값(RF)보다 작은 제1 전류(I1L')는 제1 출력부(OC1)를 손상시킬 수 있는 레벨을 갖는 전류값이 아닐 수 있다.
도 16, 도 19, 및 도 20을 참조하면, 결함 판정부(DPD)는 제1 및 제2 센싱값들(FG1,FG2) 중 제2 센싱값(FG2)이 오픈 상태를 나타내고, 제3 센싱값(SSC3)이 기준값(RF)보다 작으므로, 비교 결과를 카운팅하지 않을 수 있다. 즉, 제1 및 제2 출력부들(OC1,OC2) 중 어느 하나가 오픈 상태이더라도, 다른 하나를 통해 출력된 출력 전류가 출력부를 손상시키지 않는 크기일 경우, 표시 장치(DD)는 정상적으로 동작할 수 있다.
예시적으로, 제3 센싱값(SSC3)이 기준값(RF)보다 작을 때, 결함 판정부(DPD)의 동작이 설명되었으나, 제3 센싱값(SSC3)이 기준값(RF)과 같을 때도, 결함 판정부(DPD)는 비교 결과를 카운팅하지 않을 수 있다.
도 21은 도 16에 도시된 전압 생성부 및 타이밍 컨트롤러를 포함하는 표시 장치의 구동 방법을 설명하기 위한 순서도이다.
도 21을 참조하면, 단계(S210)에서, 제1 및 제2 출력부들(OC1,OC2)의 오픈 상태들이 센싱되어, 제1 및 제2 센싱값들(FG1,FG2)로 출력될 수 있다. 제1 및 제2 출력부들(OC1,OC2)의 출력단들에 연결된 제1 전압 출력단(OT)을 통해 화소들(PX)에 제1 전압(ELVDD)이 인가될 때, 제1 및 제2 출력부들(OC1,OC2)의 오픈 상태들이 센싱될 수 있다.
단계(S220)에서, 제1 전압 출력단(OT)의 전류값이 센싱되어 제3 센싱값(SSC3)으로 출력될 수 있다. 단계(S230)에서 제1 센싱값(FG1) 또는 제2 센싱값(FG2)이 오픈 상태를 나타낼 때, 단계(S240)으로 진행되어, 제3 센싱값(SSC3)과 기준값(RF)이 비교될 수 있다. 단계(S230)에서 제1 및 제2 센싱값들(FG1,FG2)이 오픈 상태를 나타내지 않을 때, 단계(S210)으로 진행할 수 있다.
단계(S240)에서 제3 센싱값(SSC3)이 기준값(RF)보다 클 때, 단계(S250)에서 비교 결과가 카운팅될 수 있다. 단계(S240)에서 제3 센싱값(SSC3)이 기준값(RF)보다 크지 않을 때, 즉, 제3 센싱값(SSC3)이 기준값(RF)보다 작거나 같을 때, 비교 결과가 카운팅되지 않고, 단계(S210)으로 진행할 수 있다.
이후 단계들에서, 비교 결과에 따라, 전원 회로(PWC)의 셧-다운이 제어될 수 있다. 구체적으로, 단계(S260)에서 비교 결과를 카운팅한 카운팅값이 기준 카운팅 값보다 클 때, 단계(S270)으로 진행될 수 있다. 단계(S270)에서 전원 회로(PWC)를 셧-다운 시키기 위한 셧-다운 신호(S-DN)가 전원 회로(PWC)에 출력되어 전원 회로(PWC)가 셧-다운될 수 있다. 단계(S260)에서, 카운팅값이 기준 카운팅 값보다 크지 않을 때, 단계(S210)으로 진행될 수 있다.
이상 실시 예를 참조하여 설명하였지만, 해당 기술 분야의 숙련된 당업자는 하기의 특허 청구의 범위에 기재된 본 발명의 사상 및 영역으로부터 벗어나지 않는 범위 내에서 본 발명을 다양하게 수정 및 변경시킬 수 있음을 이해할 수 있을 것이다. 또한 본 발명에 개시된 실시 예는 본 발명의 기술 사상을 한정하기 위한 것이 아니고, 하기의 특허 청구의 범위 및 그와 동등한 범위 내에 있는 모든 기술 사상은 본 발명의 권리범위에 포함되는 것으로 해석되어야 할 것이다.
DD: 표시 장치 VG: 전압 생성부
T-CON: 타이밍 컨트롤러 PWC: 전원 회로
DCC: DC/DC 컨버터 OC1,OC2: 제1 및 제2 출력부
SW1,SW2: 제1 및 제2 스위칭 소자 SNP1,SNP2: 제1 및 제2 센싱부
OT: 제1 전압 출력단 DPD: 결함 판정부
RFG: 기준값 생성부

Claims (22)

  1. 제1 출력부;
    제2 출력부;
    상기 제1 및 제2 출력부들의 입력단들에 연결된 전원 회로;
    상기 제1 출력부의 출력단에 연결된 제1 센싱부;
    상기 제2 출력부의 출력단에 연결된 제2 센싱부;
    상기 제1 및 제2 센싱부들에 연결된 제1 전압 출력단;
    상기 제1 전압 출력단에 연결되고 영상을 표시하는 복수개의 화소들; 및
    상기 제1 및 제2 센싱부들로부터 제공받은 제1 및 제2 센싱값들을 제1 기준값 및 상기 제1 기준값보다 낮은 레벨을 갖는 제2 기준값과 비교하여 상기 전원 회로의 셧-다운을 제어하는 결함 판정부를 포함하는 표시 장치.
  2. 제 1 항에 있어서,
    상기 제1 센싱부는 상기 제1 출력부를 통해 출력되는 제1 전류를 센싱하여 상기 제1 센싱값으로 출력하고, 상기 제2 센싱부는 상기 제2 출력부를 통해 출력되는 제2 전류를 센싱하여 상기 제2 센싱값으로 출력하는 표시 장치.
  3. 제 1 항에 있어서,
    상기 결함 판정부는, 상기 제1 및 제2 센싱값들 중 하나가 상기 제1 기준값보다 크고, 상기 제1 및 제2 센싱값들 중 다른 하나가 상기 제2 기준값보다 작을 때, 상기 비교 결과를 카운팅는 표시 장치.
  4. 제 3 항에 있어서,
    상기 결함 판정부는, 상기 카운팅 값이 기준 카운팅 값보다 클 때, 상기 전원 회로를 셧-다운 시키는 표시 장치.
  5. 제 4 항에 있어서,
    상기 기준 카운팅 값은, 상기 제1 및 제2 출력부들 각각이 상기 제1 기준값보다 높은 전류값을 출력할 때, 상기 제1 및 제2 출력부들이 손상되지 않기 위한 최소 동작 시간에 대응하는 값으로 설정되는 표시 장치.
  6. 제 1 항에 있어서,
    상기 결함 판정부는, 상기 제1 및 제2 센싱값들이 상기 제2 기준값보다 작을 때, 상기 비교 결과를 카운팅하지 않는 표시 장치.
  7. 제 1 항에 있어서,
    상기 결함 판정부는, 상기 제1 및 제2 센싱값들 중 하나가 상기 제1 기준값보다 작거나 같고 상기 제2 기준값보다 크거나 같으며, 상기 제1 및 제2 센싱값들 중 다른 하나가 상기 제2 기준값보다 작을 때, 상기 비교 결과를 카운팅하지 않는 표시 장치.
  8. 제 1 항에 있어서,
    영상 데이터들에 대응하는 전류 데이터들에 기초하여, 상기 제1 기준값 및 상기 제2 기준값을 생성하여 상기 결함 판정부에 제공하는 기준값 생성부를 더 포함하는 표시 장치.
  9. 제 8 항에 있어서,
    상기 제1 기준값은 상기 전류 데이터들 중 최대값보다 작은 표시 장치.
  10. 제 8 항에 있어서,
    상기 제2 기준값은 상기 전류 데이터들 중 최소값보다 큰 표시 장치.
  11. 제1 및 제2 출력부들의 출력단들에 연결된 제1 전압 출력단을 통해 화소에 제1 전압을 인가하는 단계;
    상기 제1 및 제2 출력부들에서 각각 출력되는 제1 및 제2 전류들을 센싱하여 제1 및 제2 센싱값들로 출력하는 단계;
    상기 제1 및 제2 센싱값들을 제1 기준값 및 상기 제1 기준값보다 낮은 레벨을 갖는 제2 기준값과 비교하는 단계; 및
    상기 비교 결과에 따라, 상기 제1 및 제2 출력부들의 입력단들에 연결된 전원 회로의 셧-다운을 제어하는 단계를 포함하는 표시 장치의 구동 방법.
  12. 제 11 항에 있어서,
    상기 제1 및 제2 센싱값들을 상기 제1 및 제2 기준값들과 비교하는 단계는, 상기 제1 및 제2 센싱값들 중 하나가 상기 제1 기준값보다 크고, 상기 제1 및 제2 센싱값들 중 다른 하나가 상기 제2 기준값보다 작을 때, 상기 비교 결과를 카운팅하는 단계를 포함하는 표시 장치의 구동 방법.
  13. 제 12 항에 있어서,
    상기 전원 회로의 셧-다운을 제어하는 단계는, 상기 카운팅 값이 기준 카운팅 값보다 클 때, 상기 전원 회로를 셧-다운시키는 단계를 더 포함하는 표시 장치의 구동 방법.
  14. 제 11 항에 있어서,
    영상 데이터들에 대응하는 전류 데이터들에 기초하여, 상기 제1 기준값 및 상기 제2 기준값을 생성하는 단계를 더 포함하는 표시 장치의 구동 방법.
  15. 제 14 항에 있어서,
    상기 제1 기준값은 상기 전류 데이터들 중 최대값보다 작고, 상기 제2 기준값은 상기 전류 데이터들 중 최소값보다 큰 표시 장치의 구동 방법.
  16. 제1 출력부;
    제2 출력부;
    상기 제1 및 제2 출력부들의 입력단들에 연결된 전원 회로;
    상기 제1 출력부의 출력단에 연결되어 상기 제1 출력부의 오픈 상태를 센싱하는 제1 센싱부;
    상기 제2 출력부의 출력단에 연결되어 상기 제2 출력부의 오픈 상태를 센싱하는 제2 센싱부;
    상기 제1 및 제2 센싱부들에 연결된 제3 센싱부;
    상기 제3 센싱부에 연결된 제1 전압 출력단;
    상기 제1 전압 출력단에 연결되고 영상을 표시하는 복수개의 화소들; 및
    상기 제1 및 제2 센싱부들로부터 제공된 제1 및 제2 센싱값들 중 하나가 오픈 상태를 나타낼 때, 상기 제3 센싱부로부터 제공받은 제3 센싱값을 기준값과 비교하여 상기 전원 회로의 셧-다운을 제어하는 결함 판정부를 포함하는 표시 장치.
  17. 제 16 항에 있어서,
    상기 결함 판정부는, 상기 제3 센싱값이 상기 기준값보다 클 때, 상기 비교 결과를 카운팅하고, 상기 카운팅 값이 기준 카운팅 값보다 클 때, 상기 전원 회로를 셧-다운 시키는 표시 장치.
  18. 제 16 항에 있어서,
    상기 결함 판정부는, 상기 제3 센싱값이 상기 기준값보다 작거나 같을 때, 상기 비교 결과를 카운팅하지 않는 표시 장치.
  19. 제 17 항에 있어서,
    상기 제3 센싱값을 제공받아 상기 결함 판정부에 제공하고, 영상 데이터들에 대응하는 전류 데이터들에 기초하여, 상기 기준값을 생성하여 상기 결함 판정부에 제공하는 기준값 생성부를 더 포함하고,
    상기 기준값은 상기 전류 데이터들 중 최대값보다 작고 최소값보다 큰 값으로 설정되는 표시 장치.
  20. 제1 및 제2 출력부들의 출력단들에 연결된 제1 전압 출력단을 통해 화소에 제1 전압을 인가하는 단계;
    상기 제1 및 제2 출력부들의 오픈 상태들을 센싱하여 제1 및 제2 센싱값들로 출력하는 단계;
    상기 제1 전압 출력단의 전류값을 센싱하여 제3 센싱값으로 출력하는 단계;
    상기 제1 및 제2 센싱값들 중 하나가 오픈 상태를 나타낼 때, 상기 제3 센싱값을 기준값과 비교하는 단계; 및
    상기 비교 결과에 따라 전원 회로의 셧-다운을 제어하는 단계를 포함하는 표시 장치의 구동 방법.
  21. 제 20 항에 있어서,
    상기 제3 센싱값을 기준값과 비교하는 단계는,
    상기 제3 센싱값이 상기 기준값보다 클 때, 상기 비교 결과를 카운팅하는 단계; 및
    상기 제3 센싱값이 상기 기준값보다 작거나 같을 때, 상기 비교 결과를 카운팅하지 않는 단계를 포함하고,
    상기 전원 회로의 셧-다운을 제어하는 단계는,
    상기 카운팅 값이 기준 카운팅 값보다 클 때, 상기 전원 회로를 셧-다운 시키는 단계를 포함하는 표시 장치의 구동 방법.
  22. 제 20 항에 있어서,
    영상 데이터들에 대응하는 전류 데이터들에 기초하여, 상기 기준값을 생성하는 단계를 더 포함하고,
    상기 기준값은 상기 전류 데이터들 중 최대값보다 작고 최소값보다 큰 값으로 설정되는 표시 장치의 구동 방법.
KR1020210101984A 2021-08-03 2021-08-03 표시 장치 및 그것의 구동 방법 KR20230020613A (ko)

Priority Applications (5)

Application Number Priority Date Filing Date Title
KR1020210101984A KR20230020613A (ko) 2021-08-03 2021-08-03 표시 장치 및 그것의 구동 방법
US17/828,263 US11688349B2 (en) 2021-08-03 2022-05-31 Display device and driving method thereof
CN202210920364.6A CN115881007A (zh) 2021-08-03 2022-08-02 显示装置和驱动显示装置的方法
EP22188538.7A EP4131231A1 (en) 2021-08-03 2022-08-03 Display device and driving method thereof
US18/197,723 US20230282168A1 (en) 2021-08-03 2023-05-16 Display device and driving method thereof

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020210101984A KR20230020613A (ko) 2021-08-03 2021-08-03 표시 장치 및 그것의 구동 방법

Publications (1)

Publication Number Publication Date
KR20230020613A true KR20230020613A (ko) 2023-02-13

Family

ID=82786434

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020210101984A KR20230020613A (ko) 2021-08-03 2021-08-03 표시 장치 및 그것의 구동 방법

Country Status (4)

Country Link
US (2) US11688349B2 (ko)
EP (1) EP4131231A1 (ko)
KR (1) KR20230020613A (ko)
CN (1) CN115881007A (ko)

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103595018B (zh) * 2013-11-07 2017-02-08 深圳市华星光电技术有限公司 过压保护电路、led背光驱动电路以及液晶显示器
KR102352252B1 (ko) 2017-04-21 2022-01-17 삼성디스플레이 주식회사 과전류 보호 기능을 갖는 전압 발생 회로 및 그것을 포함하는 표시 장치
KR102391454B1 (ko) 2017-10-18 2022-04-27 엘지디스플레이 주식회사 유기발광표시장치 및 그 구동 방법
KR102576695B1 (ko) 2018-09-21 2023-09-08 엘지디스플레이 주식회사 표시 장치
KR102503423B1 (ko) 2018-09-21 2023-02-24 엘지디스플레이 주식회사 표시 장치
KR102600444B1 (ko) 2018-10-01 2023-11-08 엘지디스플레이 주식회사 발광표시장치
KR102625960B1 (ko) * 2019-02-28 2024-01-18 삼성디스플레이 주식회사 차량용 표시 장치 및 이의 구동 방법
CN110401170B (zh) * 2019-06-10 2021-08-06 惠科股份有限公司 一种过流保护电路、过流保护电路的驱动方法及显示装置
TWI749339B (zh) * 2019-07-04 2021-12-11 力林科技股份有限公司 發光二極體背光系統及發光二極體控制電路

Also Published As

Publication number Publication date
US20230282168A1 (en) 2023-09-07
US20230037648A1 (en) 2023-02-09
US11688349B2 (en) 2023-06-27
EP4131231A1 (en) 2023-02-08
CN115881007A (zh) 2023-03-31

Similar Documents

Publication Publication Date Title
US11361712B2 (en) Pixel circuit, driving method thereof, and display device
US8368678B2 (en) Pixel circuit, display apparatus, and pixel circuit drive control method
US20200320931A1 (en) Display device, driving method for display device and electronic apparatus
JP6914239B2 (ja) 画素回路、画素の駆動方法及び表示装置
US7911423B2 (en) Organic electro luminescence device
US11620950B2 (en) Pixel driving circuit, driving method, display panel and display device
US8988415B2 (en) Display device, method of laying out wiring in display device, and electronic device
US10553159B2 (en) Pixel circuit, display panel and display device
US11244624B2 (en) Pixel circuit and driving method therefor, display substrate and display device
US10977992B2 (en) Circuit drive compensation method, circuit drive method and device, and display device
KR20220008984A (ko) 표시 장치
CN113658554B (zh) 像素驱动电路、像素驱动方法及显示装置
US11062651B2 (en) Display device
KR100579193B1 (ko) 유기전계발광 표시장치
KR20230020613A (ko) 표시 장치 및 그것의 구동 방법
CN116645910A (zh) 像素和显示装置
US10755642B2 (en) Pixel driving compensation circuit, display panel and driving method
US20240023373A1 (en) Display device
CN220731149U (zh) 显示装置
JP2006047578A (ja) 発光表示パネルの駆動装置
US20240242668A1 (en) Pixel circuit, pixel driving method, light emitting base plate and light emitting apparatus
KR20230023107A (ko) 화소 및 그것을 포함하는 표시 장치
CN117198218A (zh) 显示装置、亮度补偿方法、装置和电子设备
KR20210085904A (ko) 유기발광 표시장치
KR20070052007A (ko) 크로스-토크 방지용 유기 전계 발광 소자 및 이를 구동하는방법