KR20230018469A - 타임 스탬프 정보 전송 방법, 장치, 기기 및 저장 매체 - Google Patents

타임 스탬프 정보 전송 방법, 장치, 기기 및 저장 매체 Download PDF

Info

Publication number
KR20230018469A
KR20230018469A KR1020227046141A KR20227046141A KR20230018469A KR 20230018469 A KR20230018469 A KR 20230018469A KR 1020227046141 A KR1020227046141 A KR 1020227046141A KR 20227046141 A KR20227046141 A KR 20227046141A KR 20230018469 A KR20230018469 A KR 20230018469A
Authority
KR
South Korea
Prior art keywords
time stamp
stamp information
frame header
transmission
sampling clock
Prior art date
Application number
KR1020227046141A
Other languages
English (en)
Inventor
루이 가오
Original Assignee
세인칩스 테크놀로지 컴퍼니 리미티드
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 세인칩스 테크놀로지 컴퍼니 리미티드 filed Critical 세인칩스 테크놀로지 컴퍼니 리미티드
Publication of KR20230018469A publication Critical patent/KR20230018469A/ko

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04JMULTIPLEX COMMUNICATION
    • H04J3/00Time-division multiplex systems
    • H04J3/02Details
    • H04J3/06Synchronising arrangements
    • H04J3/0635Clock or time synchronisation in a network
    • H04J3/0638Clock or time synchronisation among nodes; Internode synchronisation
    • H04J3/0658Clock or time synchronisation among packet nodes
    • H04J3/0661Clock or time synchronisation among packet nodes using timestamps
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04JMULTIPLEX COMMUNICATION
    • H04J3/00Time-division multiplex systems
    • H04J3/02Details
    • H04J3/06Synchronising arrangements
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04JMULTIPLEX COMMUNICATION
    • H04J3/00Time-division multiplex systems
    • H04J3/16Time-division multiplex systems in which the time allocation to individual channels within a transmission cycle is variable, e.g. to accommodate varying complexity of signals, to vary number of channels transmitted
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04JMULTIPLEX COMMUNICATION
    • H04J3/00Time-division multiplex systems
    • H04J3/16Time-division multiplex systems in which the time allocation to individual channels within a transmission cycle is variable, e.g. to accommodate varying complexity of signals, to vary number of channels transmitted
    • H04J3/1605Fixed allocated frame structures
    • H04J3/1652Optical Transport Network [OTN]

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Data Exchanges In Wide-Area Networks (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)

Abstract

본 출원은 타임 스탬프 정보 전송 방법, 장치, 기기 및 저장 매체를 개시하되, 해당 방법은, OTUw-RS 프레임 헤더를 병렬 데이터 스트림에 삽입시켜 프레임 헤더 펄스를 생성하는 단계, 상기 프레임 헤더 펄스 및 샘플링 클럭에 의하여 송신 타임 스탬프 정보를 확정하는 단계, 타임 스탬프 데이터 프레임을 통해 상기 송신 타임 스탬프 정보를 수신단에 송신하는 단계를 포함한다.

Description

타임 스탬프 정보 전송 방법, 장치, 기기 및 저장 매체
본 출원은 2020년 05월 29일에 제출한 제 202010479891.9호 중국 특허 출원을 기반으로 하고, 해당 중국 특허 출원의 우선권을 주장하는 바, 해당 중국 특허 출원의 모든 내용은 참조로 본 출원에 원용된다.
본 발명은 통신 네트워크 기술분야에 관한 것으로, 특히는 타임 스탬프 정보 전송 방법, 장치, 기기 및 저장 매체에 관한 것이다.
통신 네트워크에서 각 기기 사이의 시간 동기화에 대한 요구가 상대적으로 높으며, 예컨대, 무선 통신 과정에서 기지국을 스위칭할 경우, 기지국과 기지국 사이의 시간 오차가 일정한 범위 내에 있지 않을 때, 통신에 연결이 끊기는 경우가 나타나게 된다. 통신 네트워크에서 OTUw-RS 프로토콜 기반의 OTN 광학 전송 기기는 프론트 홀 네트워크에서 광범위한 응용 정경을 구비하고 있으며, 각각 KR4/KP4 코딩을 사용함으로써, 25G 또는 50G의 두가지 비트 속율을 제공할 수 있다. OTUw-RS 프로토콜 기반의 OTN 광학 전송 기기는 프론트 홀 네트워크에서의 낮은 지연 시간, 낮은 비용, 높은 신뢰도 및 높은 대역폭에 대한 요구를 상대적으로 잘 만족시킨다.
그러나, OTUw-RS 프로토콜에서는 기기가 타임 스탬프 정보를 어떻게 수직하고 타임 스탬프 정보를 어떻게 전송하는 지에 대해서는 규정하지 않았으며, 기기에 GPS 신호 수신 장치를 추가시키고 GPS 신호 수신 장치를 통해 위성에서 송신하는 시간 동기화 신호를 수신하여, 각 기기 사이의 시간 동기화를 실현할 경우, 공사 비용을 증가시키고, OTUw-RS 프로토콜 기반의 OTN 광학 전송 기기의 안전성을 위협하게 된다.
본 출원의 실시예는 송신단에 적용되는 타임 스탬프 정보 전송 방법을 제공하며, 해당 방법은, OTUw-RS 프레임 헤더를 병렬 데이터 스트림에 삽입시켜 프레임 헤더 펄스를 생성하는 단계; 상기 프레임 헤더 펄스 및 샘플링 클럭에 의하여 송신 타임 스탬프 정보를 확정하는 단계; 타임 스탬프 데이터 프레임을 통해 상기 송신 타임 스탬프 정보를 수신단에 송신하는 단계;를 포함한다.
본 출원의 실시예는 수신단에 적용되는 타임 스탬프 정보 전송 방법을 제공하며, 해당 방법은, 병렬 데이터 스트림에서 OTUw-RS 프레임 헤더를 검색하고 프레임 헤더 펄스를 생성하는 단계; 상기 프레임 헤더 펄스 및 샘플링 클럭에 의하여 수신 타임 스탬프 정보를 확정하는 단계; 송신단이 타임 스탬프 데이터 프레임을 통해 송신한 송신 타임 스탬프 정보를 획득하는 단계;를 포함한다.
본 출원의 실시예는 송신단에 적용되는 타임 스탬프 정보 전송 장치를 제공하며, 해당 장치는, OTUw-RS 프레임 헤더를 병렬 데이터 스트림에 삽입시켜 프레임 헤더 펄스를 생성하기 위한 제1 펄스 모듈; 상기 프레임 헤더 펄스 및 샘플링 클럭에 의하여 송신 타임 스탬프 정보를 확정하기 위한 시간 확정 모듈; 타임 스탬프 데이터 프레임을 통해 상기 송신 타임 스탬프 정보를 수신단에 송신하기 위한 정보 송신 모듈;을 포함한다.
본 출원의 실시예는 수신단에 적용되는 타임 스탬프 정보 전송 장치를 제공하며, 해당 장치는, 병렬 데이터 스트림에서 OTUw-RS 프레임 헤더를 검색하고 프레임 헤더 펄스를 생성하기 위한 제2 펄스 모듈; 상기 프레임 헤더 펄스 및 샘플링 클럭에 의하여 수신 타임 스탬프 정보를 확정하는 수신 시간 모듈; 송신단이 타임 스탬프 데이터 프레임을 통해 송신한 송신 타임 스탬프 정보를 획득하기 위한 송신 시간 모듈;을 포함한다.
본 출원의 실시예는 기기를 더 제공하며, 해당 기기는, 하나 또는 다수의 프로세서; 하나 또는 다수의 프로그램을 저장하기 위한 저장 장치를 포함하고, 상기 하나 또는 다수의 프로그램이 상기 하나 또는 다수의 프로세서에 의해 실행될 때, 상기 하나 또는 다수의 프로세서로 본 출원의 실시예 중의 임의의 하나의 타임 스탬프 정보 전송 방법을 구현시킨다.
본 출원의 실시예는 컴퓨터 프로그램이 저장되는 컴퓨터 판독 가능한 저장 매체를 더 제공하며, 해당 프로그램이 프로세서에 의해 실행될 때, 본 출원의 실시예 중의 임의의 하나의 타임 스탬프 정보 전송 방법을 구현시킨다.
도 1은 본 출원의 실시예에서 제공하는 하나의 타임 스탬프 정보 전송 방법의 흐름도이다.
도 2는 본 출원의 실시예에서 제공하는 다른 하나의 타임 스탬프 정보 전송 방법의 흐름도이다.
도 3은 본 출원의 실시예에서 제공하는 하나의 타임 스탬프 정보 전송 방법의 흐름도이다.
도 4는 본 출원의 실시예에서 제공하는 다른 하나의 타임 스탬프 정보 전송 방법의 흐름도이다.
도 5는 본 출원의 실시예에서 제공하는 하나의 타임 스탬프 정보 전송 방법의 예시도이다.
도 6은 본 출원의 실시예에서 제공하는 하나의 타임 스탬프 정보 전송 장치의 구조 개략도이다.
도 7은 본 출원의 실시예에서 제공하는 다른 하나의 타임 스탬프 정보 전송 장치의 구조 개략도이다.
도 8은 본 출원의 실시예에서 제공하는 하나의 기기의 구조 개략도이다.
도 9는 본 출원의 실시예에서 제공하는 하나의 광학 전송 기기의 구현 예시도이다.
도 10은 본 출원의 실시예에서 제공하는 하나의 시간 동기화의 예시도이다.
본 출원의 목적, 기술적 방안 및 장점이 보다 명확해지도록, 아래에 첨부된 도면을 결부하여 본 출원의 실시예에 대한 상세한 설명을 진행하기로 한다. 서로 모순되지 않는 한, 본 출원 중의 실시예 및 실시예 중의 특징들은 서로 임의로 조합될 수 있음을 설명하고자 한다. OTUw-RS 프로토콜 기반의 OTN 광학 전송 기기는 프론트 홀 네트워크에서 낮은 지연 시간, 낮은 비용, 높은 신뢰도 및 높은 대역폭의 특성으로 인해 광범위한 응용 정경을 구비하고 있으나, OTUw-RS 프로토콜이 타임 스탬프 정보의 확정 및 송신에 대해 설정을 진행하지 않았으므로, OTUw-RS 프로토콜을 적용한 OTN 광학 전송 네트워크는 시간 동기화를 진행할 수 없어, 각 기기 사이의 시간 오차가 상대적으로 큰 문제점을 초래할 수 있으며, 상술한 문제점의 존재는 프론트 홀 네트워크의 차원성에 대해 무시할 수 없는 영향을 가지고 있으며, 본 출원의 실시예는 OTUw-RS 프로토콜의 프레임 헤더를 이용하여 타임 스탬프 정보를 수집하고 타임 스탬프 정보를 상대단 기기에 송신함으로써, OTN 광학 전송 네트워크의 시간 동기화를 실현한다.
본 출원의 실시예는 OTUw-RS 프로토콜 기반의 OTN 광학 전송 기기의 타임 스탬프 정보의 확정 및 송신을 실현하고, OTN 기기 시간 동기화의 정확도를 향상시키기 위한 타임 스탬프 정보 전송 방법, 장치, 기기 및 저장 매체를 제공한다.
도 1은 본 출원의 실시예에서 제공하는 하나의 타임 스탬프 정보 전송 방법의 흐름도이고, 본 출원의 실시예는 프론트 홀 네트워크에서 OTUw-RS 프로토콜을 적용한 OTN 광학 전송 네트워크로 타임 스탬프 정보를 전송하는 경우에 적용되며, 해당 방법은 본 출원의 실시예 중의 타임 스탬프 정보 전송 장치로 실행될 수 있으며, 해당 장치는 소프트웨어 및/또는 하드웨어의 방식으로 실현될 수 있으며, 해당 장치는 일반적으로 OTN 광학 전송 네트워크의 송신단에 집적되고, 도 1을 참조하면, 본 출원의 실시예에서 제공하는 하나의 타임 스탬프 정보 전송 방법은 구체적으로 아래와 같은 단계들을 포함한다.
단계(110)에서, OTUw-RS 프레임 헤더를 병렬 데이터 스트림에 삽입시켜 프레임 헤더 펄스를 생성한다.
여기서, OTUw-RS 프레임 헤더는 OTUw-RS 프로토콜 요구에 부합되는 메시지 프레임 프레임 헤더이고, AM 및 CWM 프레임 헤더 등을 포함할 수 있으며, 병렬 데이터 스트림은 OTN 광학 전송 네트워크에서 정보를 전송하는 캐리어일 수 있으며, 병렬 데이터 스트림은 상이한 파장으로 조절된 광신호일 수 있다. 프레임 헤더 펄스는 OTUw-RS 프레임 헤더를 병렬 데이터 스트림에 삽입시킨 후 생성되는 펄스 신호일 수 있으며, 병렬 데이터를 통해 OTUw-RS 프레임 헤더를 송신하는 것을 나타낼 수 있다.
구체적으로, OTUw-RS 프로토콜 포맷에 부합되는 메시지 프레임 프레임 헤더를 구축하고, 구축된 OTUw-RS 프레임 헤더를 병렬 데이터 스트림에 삽입시키고 수신단에 송신하며, OTUw-RS 프레임 헤더에 대응되는 프레임 헤더 펄스를 모니터링하고, 해당 프레임 헤더 펄스는 OTUw-RS 프레임 헤더가 송신될 때 생성될 수 있다.
단계(120)에서, 상기 프레임 헤더 펄스 및 샘플링 클럭에 의하여 송신 타임 스탬프 정보를 확정한다.
여기서, 샘플링 클럭은 OTN 광학 전송 네트워크 기기에서 주파수가 사전에 설정된 카운팅 클럭이고, 해당 샘플링 클럭은 하나의 클럭 주기 내에서 클럭 에지에 따라 프레임 헤더 펄스 신호를 수집할 수 있으며, 수집된 프레임 헤더 펄스 신호는 상이한 클럭 시간에 대응될 수 있다.
본 발명의 실시예에 있어서, 송신 타임 스탬프 정보는 OTUw-RS 프레임 헤더의 송신 시간을 나타낼 수 있으며, 송신 타임 스탬프 정보는 구체적으로 그리니치 표준시간 1970년 1월 1일 00시 00분 00초로부터의 총 초수를 가리키고, 샘플링 클럭의 클럭 에지에 의하여 프레임 헤더 펄스의 펄스 신호를 수집하고, 신호가 수집될 때의 시간을 잠금시키고, 수집된 시간을 통해 송신 타임 스탬프 정보를 확정할 수 있으며, 예를 들어, 잠금된 모든 시간 평균값을 송신 타임 스탬프 정보로 확정하거나 시간 최소값을 송신 타임 스탬프 정보로 선택할 수 있으며, 수집된 각 시간을 모두 송신 타임 스탬프 정보로 이용할 수 있다.
단계(130)에서, 타임 스탬프 데이터 프레임을 통해 상기 송신 타임 스탬프 정보를 수신단에 송신한다.
여기서, 타임 스탬프 데이터 프레임은 송신 타임 스탬프 정보가 패키징된 데이터 프레임이고, 아래의 표에서는 타임 스탬프 데이터 프레임의 구조 데이터 구조를 나타내고, 타임 스탬프 데이터 프레임은 시작 비트, 프레임 헤더 동기화 바이트 1, 프레임 헤더 동기화 바이트 2, 타임 스탬프 바이트, 체크 바이트 및 스톱 비트 등의 필드로 구성될 수 있다.
타임 스탬프 데이터 프레임 예시표
시작 비트 프레임 헤더 동기화 바이트 1 프레임 헤더 동기화 바이트 2 타임 스탬프 바이트 체크 바이트 스톱 비트
8 비트 8 비트 8 비트 80 비트 8 비트 1 비트
본 출원의 실시예에 있어서, 송신 타임 스탬프 정보를 타임 스탬프 데이터 프레임의 타임 스탬프 바이트에 패키징시키고, 타임 스탬프 데이터 프레임 기타 구성 필드를 생성하고, 병렬 데이터를 통해 패키징된 타임 스탬프 데이터 프레임을 OTN 광학 전송 네트워크의 수신단에 송신할 수 있으며, 확정된 송신 타임 스탬프 정보의 수량에 의하여, 송신단에서 송신된 타임 스탬프 데이터 프레임의 수량이 하나 또는 다수일 수 있음을 이해할 수 있을 것이다.
본 출원의 실시예에 있어서, OTUw-RS 프레임 헤더를 병렬 데이터 스트림에 삽입시켜 프레임 헤더 펄스를 생성하고, 샘플링 클럭 및 프레임 헤더 펄스를 통해 송신 타임 스탬프를 확정하고, 타임 스탬프 데이터 프레임을 통해 송신 타임 스탬프 정보를 수신단에 송신함으로써, OTN 광학 전송 네트워크에서의 타임 스탬프 정보의 전송을 실현하고, 타임 스탬프 정보의 정확도를 향상시키고, 기기 사이의 시간 오차를 감소시킬 수 있다.
도 2는 본 출원의 실시예에서 제공하는 다른 하나의 타임 스탬프 정보 전송 방법의 흐름도이고, 본 출원의 실시예는 본 출원의 이상의 실시예를 바탕으로 하는 구체적인 구현이며, 수집 클럭 상승 에지 및 하강 에지의 프레임 헤더 펄스의 송신 타임 스탬프 정보를 각각 확정하고, 고정밀 시간 동기화 프로토콜 패킷에 의하여 송신 타임 스탬프 정보의 송신 포맷을 확정하고, 도 2를 참조하면, 본 출원의 실시예에서 제공하는 타임 스탬프 정보 전송 방법은 구체적으로 아래와 같은 단계들을 포함한다.
단계(210)에서, OTUw-RS 프레임 헤더를 병렬 데이터 스트림에 삽입시켜 프레임 헤더 펄스를 생성한다.
단계(220)에서, 샘플링 클럭의 상승 에지 및 하강 에지에 의하여 프레임 헤더 펄스를 각각 수집하고, 샘플링 클럭의 타이머 시간을 잠금시킨다.
여기서, 샘플링 클럭은 다수의 클럭 주기를 포함할 수 있으며, 각 클럭 주기 내에서 샘플링 클럭의 레벨 신호가 상승하는 위치는 상승 에지로 이용될 수 있으며, 레벨 신호가 하강하는 위치는 하강 에지로 이용될 수 있다.
본 출원의 실시예에 있어서, 샘플링 클럭의 각 클럭 주기 내에서 프레임 헤더 펄스를 2회 수집하고, 샘플링 클럭의 상승 에지 및 하강 에지에서 대응되는 프레임 헤더 펄스를 각각 수집할 수 있으며, 상승 에지 및 하강 에지에 대응되는 타이머 시간을 프레임 헤더 펄스가 수집되는 타이머 시간으로 확정할 수 있다. 나아가, 샘플링 클럭이 다수의 클럭 주기를 구비하므로, 프레임 헤더 펄스에 펄스 신호가 존재하는 시간에 샘플링 클럭의 상승 에지 및 하강 에지를 통해 다수의 타이머 시간을 잠금시키고, 샘플링 클럭의 클럭 주기가 많을 수록, 수집된 타이머 시간도 더욱 많으며, 따라서, 송신 타임 스탬프 정보의 정확도가 더욱 높을 수 있다.
하나의 실시예에 있어서, 상술한 본 출원의 실시예를 바탕으로, 상기 샘플링 클럭의 주파수는 1GHz이고, 상기 샘플링 클럭의 스텝핑은 1 나노초이다.
하나의 예시적인 구현 방식에 있어서, 시간의 정확도를 향상시키기 위하여, 샘플링 클럭의 주파수를 1GHz로 설정하고, 상응한 스텝핑이 1 나노초이면, 1 나노초 내에 샘플링 클럭에는 하나의 상승 에지 및 하나의 하강 에지가 존재할 수 있으며, 따라서, 샘플링 클럭의 하나의 클럭 주기의 길이는 1 나노초일 수 있다.
단계(230)에서, 동일한 클럭 주기에 대응되는 상기 타이머 시간 중의 최소값을 송신 타임 스탬프 정보로 확정한다.
본 출원의 실시예에 있어서, 수집 클럭은 다수의 클럭 주기를 포함하고, 각 클럭 주기의 상승 에지 및 하강 에지에는 상응한 타이머 시간이 존재하고, 동일한 클럭 주기에 해당되는 두개의 타이머 시간에서 상대적으로 작은 타이머 시간을 송신 타임 스탬프 정보로 선택할 수 있다.
단계(240)에서, 송신 타임 스탬프 정보를 고정밀 시간 동기화 프로토콜 패킷으로 패키징시킨다.
여기서, 고정밀 시간 동기화 프로토콜(Precision Time Protocol, PTP) 패킷은 고정밀 시간의 데이터 패킷이고, 시간 정밀도는 마이크로초 미만의 정밀도에 달할 수 있다.
구체적으로, 고정밀 시간 동기화 프로토콜 패킷의 포맷에 따라 송신 타임 스탬프 정보에 대해 피키징을 진행함으로써, 고정밀 시간 정보의 송신을 실현한다.
단계(250)에서, 고정밀 시간 동기화 프로토콜 패킷을 타임 스탬프 데이터 프레임의 오버 헤드 예약 필드에 삽입시킨다.
본 출원의 실시예에 있어서, 오버 헤드 예약 필드는 OTUw-RS 프로토콜로 규정된 예약 필드일 수 있으며, 패키징된 고정밀 시간 동기화 프로토콜 패킷을 대응되는 위치에 삽입시킬 수 있다.
단계(260)에서, 다음 프레임 헤더 펄스 이전에 타임 스탬프 데이터 프레임을 수신단에 송신한다.
구체적으로, 병렬 데이터 스트림에서 전송되는 타임 스탬프 데이터 프레임은 OTUw-RS 프레임 헤더와 대응되고, 하나의 OTUw-RS 프레임 헤더가 송신된 후, 해당 프레임 헤더에 대응되는 타임 스탬프 데이터 프레임은 다음 OTUw-RS 프레임 헤더가 송신되기 전에 수신단에 송신되어여 한다.
본 출원의 실시예에 있어서, OTUw-RS 프레임 헤더를 병렬 데이터 스트림에 삽입시켜 프레임 헤더 펄스를 생성하고, 샘플링 클럭의 상승 에지 및 하강 에지를 통해 프레임 헤더 펄스 잠금에 대응되는 타이머 시간을 각각 수집하고, 동일한 클럭 주기에 대응되는 타이머 시간 중의 최소값을 송신 타임 스탬프 정보로 확정하고, 송신 타임 스탬프 정보를 고정밀 시간 동기화 프로토콜 패킷으로 패키징시키고, 해당 고정밀 시간 동기화 프로토콜 패킷을 타임 스탬프데이터 프레임의 오버 헤드 예약 필드에 삽입시키고, 다음 프레임 헤더 펄스 이전에 타임 스탬프 데이터 프레임을 수신단에 송신함으로써, OTN 광학 전송 네트워크에서의 타임 스탬프 정보의 전송을 실현하고, 타임 스탬프 정보의 정확도를 향상시키고, 기기 사이의 시간 오차를 감소시킬 수 있다.
도 3은 본 출원의 실시예에서 제공하는 하나의 타임 스탬프 정보 전송 방법의 흐름도이고, 본 출원의 실시예는 프론트 홀 네트워크에서 OTUw-RS 프로토콜을 적용한 OTN 광학 전송 네트워크로 타임 스탬프 정보를 전송하는 경우에 적용되며, 해당 방법은 본 출원의 실시예 중의 타임 스탬프 정보 전송 장치로 실행될 수 있으며, 해당 장치는 소프트웨어 및/또는 하드웨어의 방식으로 실현될 수 있으며, 해당 장치는 일반적으로 OTN 광학 전송 네트워크의 수신단에 집적되고, 도 3을 참조하면, 본 출원의 실시예에서 제공하는 하나의 타임 스탬프 정보 전송 방법은 구체적으로 아래와 같은 단계들을 포함한다.
단계(310)에서, 병렬 데이터 스트림에서 OTUw-RS 프레임 헤더를 검색하고 프레임 헤더 펄스를 생성한다.
구체적으로, 수신단은 병렬 데이터 스트림에서 OTUw-RS 프레임 헤더를 검색하고, 예를 들어, 수신 방향의 병렬 인터페이스에서 병렬 데이터 스트림 중의 AM 프레임 헤더를 검색하고, 해당 AM 프레임 헤더는 OTUw-RS 프로토콜의 요구에 부합될 수 있으며, OTUw-RS 프레임 헤더가 검색된 후 프레임 헤더 펄스를 출력할 수 있다.
단계(320)에서, 상기 프레임 헤더 펄스 및 샘플링 클럭에 의하여 수신 타임 스탬프 정보를 확정한다.
여기서, 수신 타임 스탬프 정보는 OTUw-RS 프레임 헤더가 수신되는 시간일 수 있으며, 수신 타임 스탬프 정보는 구체적으로 그리니치 표준시간 1970년 1월 1일 00시 00분 00초로부터의 총 초수일 수 있다.
본 출원의 실시예에 있어서, 프레임 헤더 펄스의 펄스 신호를 수집하고 수집 클럭에 의하여 수집된 시간 정보를 확정하며, 해당 시간 정보를 수신 타임 스탬프 정보로 이용할 수 있으며, 예를 들어, 수집 클럭의 각 클럭 에지에 의하여 프레임 헤더 펄스를 수집하고, 각 클럭 에지는 하나의 시간 정보에 대응될 수 있으며, 수집된 모든 시간 정보의 평균값을 수신 타임 스탬프 정보로 이용하거나, 각 시간 정보를 각각 수신 타임 스탬프 정보로 이용할 수 있다.
단계(330)에서, 송신단이 타임 스탬프 데이터 프레임을 통해 송신한 송신 타임 스탬프 정보를 획득한다.
하나의 예시적인 구현 방식에 있어서, 수신단은 수신된 타임 스탬프 데이터 프레임 중의 송신 타임 스탬프를 획득할 수 있으며, 타임 스탬프 시간 프레임의 프레임 구조에 따라 타임 스탬프 필드 위치의 정보를 송신 타임 스탬프 정보로 직접적으로 추출할 수 있다.
본 출원의 실시예에 있어서, 병렬 데이터 스트림에서 OTUw-RS 프레임 헤더를 검색하고 프레임 헤더 펄스를 생성하고, 프레임 헤더 펄스 및 샘플링 클럭에 의하여 수신 타임 스탬프 정보를 확정하고, 송신단이 타임 스탬프 데이터 프레임을 통해 송신하는 송신 타임 스탬프 정보를 추출함으로써, OTUw-RS 기기의 시간 정보 전송을 실현하고, 타임 스탬프 정보의 정확도를 향상시키고, 통신 네트워크에서 상이한 기기 사이의 시간 오차를 감소시킨다.
하나의 실시예에 있어서, 상술한 본 출원의 실시예를 바탕으로, 상기 프레임 헤더 펄스의 보 레이트는 적어도 상기 샘플링 클럭에 대응되는 클럭 주기의 4배로 구성된다.
구체적으로, 저속 클럭에서 프레임 헤더 펄스에 대해 정확하게 샘플링하도록 확보하고 타임 스탬프 정보 획득의 정확도를 향상시키기 위하여, 프레임 헤더 펄스의 보 레이트는 적어도 샘플링 클럭의 클럭 주기의 4배로 구성되고, 여기서, 보 레이트는 프레임 헤더 펄스1 비트가 유지되는 시간 길이를 가리킬 수 있다. 나아가, 프레임 헤더 펄스의 보 레이트는 16 또는 32개의 샘플링 클럭의 클럭 주기로 구성될 수 있다.
도 4는 본 출원의 실시예에서 제공하는 다른 하나의 타임 스탬프 정보 전송 방법의 흐름도이고, 본 출원의 실시예는 본 출원의 이상의 실시예를 바탕으로 하는 구체적인 구현이며, 수집 클럭 상승 에지 및 하강 에지의 프레임 헤더 펄스의 수신 타임 스탬프 정보를 각각 확정하고, 고정밀 시간 동기화 프로토콜 패킷에 의하여 수신 타임 스탬프 정보의 송신 포맷을 확정하고, 도 4를 참조하면, 본 출원의 실시예에서 제공하는 타임 스탬프 정보 전송 방법은 구체적으로 아래와 같은 단계들을 포함한다.
단계(410)에서, 병렬 데이터 스트림에서 OTUw-RS 프레임 헤더를 검색하고 프레임 헤더 펄스를 생성한다.
단계(420)에서, 샘플링 클럭의 상승 에지 및 하강 에지에 의하여 프레임 헤더 펄스를 각각 샘플링하고, 샘플링 클럭에 대응되는 타이머 시간을 잠금시킨다.
구체적으로, 수신단샘플링 클럭의 각 클럭 주기 내에서 프레임 헤더 펄스를 2회 수집하고, 상승 에지에서 1회 수집하고 하강 에지에서 1회 수집하여, 상승 에지 및 하강 에지에서 각각 프레임 헤더 펄스의 타이머 시간 잠금을 수집할 수 있다. 수신단의 샘플링 클럭의 클럭 주기는 송신단의 샘플링 클럭의 클럭 주기와 동일할 수 있다.
하나의 실시예에 있어서, 상술한 본 출원의 실시예를 바탕으로, 샘플링 클럭의 주파수는 1GHz이고, 상기 샘플링 클럭의 스텝핑은 1 나노초이다.
단계(430)에서, 동일한 클럭 주기에 대응되는 타이머 시간 중의 최소값을 수신 타임 스탬프 정보로 확정한다.
여기서, 수신 타임 스탬프 정보는 수신단OTUw-RS 프레임 헤더가 수신되는 시간 정보이다.
구체적으로, 수집 클럭은 다수의 클럭 주기를 포함할 수 있으며, 각 클럭 주기는 두개의 타이머 시간에 대응될 수 있으며, 동일한 클럭 주기에서 두개의 타이머 시간에 대해 비교를 진행하여, 그중의 최소값의 타이머 시간을 수신 타임 스탬프 정보로 이용한다.
단계(440)에서, 타임 스탬프 데이터 프레임의 오버 헤드 예약 필드에서 고정밀 시간 동기화 프로토콜 패킷을 추출한다.
본 출원의 실시예에 있어서, 수신단은 타임 스탬프 데이터 프레임을 통해 송신 타임 스탬프 정보를 송신하고, 사전에 예약된 오버 헤드 예약 필드의 위치에 의하여 타임 스탬프 데이터 프레임에서 고정밀 시간 동기화 프로토콜 패킷을 획득한다.
단계(450)에서, 고정밀 시간 동기화 프로토콜 패킷 중의 송신 타임 스탬프 정보를 추출한다.
구체적으로, 고정밀 시간 동기화 프로토콜 패킷의 데이터 포맷에 따라 송신 타임 스탬프 정보를 추출할 수 있다.
단계(460)에서, 송신 타임 스탬프 정보와 OTUw-RS 프레임 헤더의 대응 관계를 확정한다.
본 발명의 실시예에 있어서, 송신된 OTUw-RS 프레임 헤더와 송신 타임 스탬프 정보에는 대응 관계가 존재하고, 수신단은 OTUw-RS 프레임 헤더가 수신된 후 임계 시간 내의 송신 타임 스탬프 정보를 해당 OTUw-RS 프레임 헤더에 대응되는 송신 타임 스탬프로 이용할 수 있으며, 여기서, 기정의 시간은 하나 또는 다수의 수집 클럭에 대응되는 클럭 주기일 수 있다.
본 출원의 실시예에 있어서, 병렬 데이터 스트림에서 OTUw-RS 프레임 헤더를 검색하고 프레임 헤더 펄스를 생성하고, 샘플링 클럭의 상승 에지 및 하강 에지에 의하여 프레임 헤더 펄스를 수집하고, 대응되는 타이머 시간을 잠금시키고, 동일한 클럭 주기에 대응되는 타이머 시간 중의 최소값을 수신 타임 스탬프 정보로 확정하고, 타임 스탬프 데이터 프레임의 오버 헤드 예약 필드에서 고정밀 시간 동기화 프로토콜 패킷을 추출하고, 그중의 송신 타임 스탬프 정보를 추출하고, 송신 타임 스탬프 정보와 OTUw-RS 프레임 헤더의 대응 관계를 확정함으로써, OTUw-RS 기기의 시간 정보 전송을 실현하고, 타임 스탬프 정보의 정확도를 향상시키고, 통신 네트워크에서 상이한 기기 사이의 시간 오차를 감소시킨다.
하나의 실시예에 있어서, 상술한 본 출원의 실시예를 바탕으로, 프레임 헤더 펄스의 보 레이트는 적어도 상기 샘플링 클럭에 대응되는 클럭 주기의 4배로 구성된다.
하나의 예시적인 구현 방식에 있어서, 도 5는 본 출원의 실시예에서 제공하는 하나의 타임 스탬프 정보 전송 방법의 예시도이며, OTUw-RS 프로토콜 AM/CWM 프레임 헤더를 이용하여 PTP 패킷 타임 스탬프를 수집하고, 오버 헤드 예약 필드를 사용하여 PTP 패킷을 송신하며, 도 5를 참조하면, 타임 스탬프 정보 전송은 송신 및 수신의 두개의 흐름을 포함할 수 있으며, 송신 흐름은, 1) 송신 방향 병렬 데이터 스트림에 OTUw-RS 프레임 헤더를 삽입시키고 프레임 헤더 펄스를 생성하고, 2) 프레임 헤더 펄스를 이용하여 샘플링 클럭의 상승 에지 및 하강 에지를 기반으로 송신 방향의 OTUw-RS 프레임 헤더의 타임 스탬프를 수집하고, 3) 타임 스탬프를 PTP 패킷으로 패키징시키고 오버 헤드 예약 필드에 삽입시키는 것을 포함한다. 수신 흐름은, 수신 방향 병렬 데이터 스트림에서 OTUw-RS 프레임 헤더를 검색하고 프레임 헤더 펄스를 생성하고, 2) 프레임 헤더 펄스를 이용하여 샘플링 클럭의 상승 에지 및 하강 에지를 기반으로 수신 방향 OTUw-RS 프레임 헤더의 타임 스탬프를 수집하는 것을 포함한다.
도 6은 본 출원의 실시예에서 제공하는 하나의 타임 스탬프 정보 전송 장치의 구조 개략도이며, 본 출원의 임의의 실시예에서 제공하는 타임 스탬프 정보 전송 방법을 실행할 수 있으며, 실행 방법에 상응한 기능 모듈 및 유익한 효과를 구비한다. 해당 장치는 소프트웨어 및/또는 하드웨어로 구현될 수 있으며, 일반적으로 광학 전송 네트워크의 송신단에 집적되며, 구체적으로 제1 펄스 모듈(51), 시간 확정 모듈(52) 및 정보 송신 모듈(53)을 포함한다.
제1 펄스 모듈(51)은 OTUw-RS 프레임 헤더를 병렬 데이터 스트림에 삽입시켜 프레임 헤더 펄스를 생성하도록 구성된다.
시간 확정 모듈(52)은 상기 프레임 헤더 펄스 및 샘플링 클럭에 의하여 송신 타임 스탬프 정보를 확정하도록 구성된다.
정보 송신 모듈(53)은 타임 스탬프 데이터 프레임을 통해 상기 송신 타임 스탬프 정보를 수신단에 송신하도록 구성된다.
본 출원의 실시예에 있어서, 제1 펄스 모듈로 OTUw-RS 프레임 헤더를 병렬 데이터 스트림에 삽입시켜 프레임 헤더 펄스를 생성하고, 시간 확정 모듈로 샘플링 클럭 및 프레임 헤더 펄스를 통해 송신 타임 스탬프를 확정하고, 정보 송신 모듈로 타임 스탬프 데이터 프레임을 통해 송신 타임 스탬프 정보를 수신단에 송신함으로써, OTN 광학 전송 네트워크에서의 타임 스탬프 정보의 전송을 실현하고, 타임 스탬프 정보의 정확도를 향상시키고, 기기 사이의 시간 오차를 감소시킬 수 있다.
하나의 실시예에 있어서, 상술한 본 출원의 실시예를 바탕으로, 시간 확정 모듈(52)은, 상기 샘플링 클럭의 상승 에지 및 하강 에지에 의하여 상기 프레임 헤더 펄스를 각각 수집하고, 상기 샘플링 클럭의 타이머 시간을 잠금시키기 위한 시간 잠금 유닛; 동일한 클럭 주기에 대응되는 상기 타이머 시간 중의 최소값을 송신 타임 스탬프 정보로 확정하기 위한 타임 스탬프 확정 유닛;을 포함한다.
하나의 실시예에 있어서, 상술한 본 출원의 실시예를 바탕으로, 시간 확정 모듈(52) 중의 샘플링 클럭의 주파수는 1GHz이고, 상기 샘플링 클럭의 스텝핑은 1 나노초이다.
하나의 실시예에 있어서, 상술한 본 출원의 실시예를 바탕으로, 정보 송신 모듈(53)은, 상기 송신 타임 스탬프 정보를 고정밀 시간 동기화 프로토콜 패킷으로 패키징하기 위한 패킷 패키징 유닛; 상기 고정밀 시간 동기화 프로토콜 패킷을 상기 타임 스탬프 데이터 프레임의 오버 헤드 예약 필드에 삽입시키기 위한 패킷 삽입 유닛; 다음 프레임 헤더 펄스 이전에 상기 타임 스탬프 데이터 프레임을 수신단에 송신하기 위한 프레임 송신 유닛;을 포함한다.
하나의 실시예에 있어서, 상술한 본 출원의 실시예를 바탕으로, 상기 장치 중의 프레임 헤더 펄스의 보 레이트는 적어도 상기 샘플링 클럭에 대응되는 클럭 주기의 4배로 구성된다.
도 7은 본 출원의 실시예에서 제공하는 다른 하나의 타임 스탬프 정보 전송 장치의 구조 개략도이며, 본 출원의 임의의 실시예에서 제공하는 타임 스탬프 정보 전송 방법을 실행할 수 있으며, 실행 방법에 상응한 기능 모듈 및 유익한 효과를 구비한다. 해당 장치는 소프트웨어 및/또는 하드웨어로 구현될 수 있으며, 일반적으로 광학 전송 네트워크의 수신단에 집적되며, 구체적으로 제2 펄스 모듈(61), 수신 시간 모듈(62) 및 송신 시간 모듈(63)을 포함한다.
제2 펄스 모듈(61)은 병렬 데이터 스트림에서 OTUw-RS 프레임 헤더를 검색하고 프레임 헤더 펄스를 생성하도록 구성된다.
수신 시간 모듈(62)은 상기 프레임 헤더 펄스 및 샘플링 클럭에 의하여 수신 타임 스탬프 정보를 확정한다.
송신 시간 모듈(63)은 송신단이 타임 스탬프 데이터 프레임을 통해 송신한 송신 타임 스탬프 정보를 획득하도록 구성된다.
본 출원의 실시예에 있어서, 제2 펄스 모듈로 병렬 데이터 스트림에서 OTUw-RS 프레임 헤더를 검색하고 프레임 헤더 펄스를 생성하고, 수신 시간 모듈로 프레임 헤더 펄스 및 샘플링 클럭에 의하여 수신 타임 스탬프 정보를 확정하고, 송신 시간 모듈로 송신단이 타임 스탬프 데이터 프레임을 통해 송신하는 송신 타임 스탬프 정보를 추출함으로써, OTUw-RS 기기의 시간 정보 전송을 실현하고, 타임 스탬프 정보의 정확도를 향상시키고, 통신 네트워크에서 상이한 기기 사이의 시간 오차를 감소시킨다.
하나의 실시예에 있어서, 상술한 본 출원의 실시예를 바탕으로, 상기 수신 시간 모듈(62)은, 상기 샘플링 클럭의 상승 에지 및 하강 에지에 의하여 상기 프레임 헤더 펄스를 각각 샘플링하고, 상기 샘플링 클럭에 대응되는 타이머 시간을 잠금시키기 위한 시간 확정 유닛; 동일한 클럭 주기에 대응되는 상기 타이머 시간 중의 최소값을 수신 타임 스탬프 정보로 확정하기 위한 타임 스탬프 선택 유닛;을 포함한다.
하나의 실시예에 있어서, 상술한 본 출원의 실시예를 바탕으로, 상기 수신 시간 모듈(62) 중의 샘플링 클럭의 주파수는 1GHz이고, 상기 샘플링 클럭의 스텝핑은 1 나노초이다.
하나의 실시예에 있어서, 상술한 본 출원의 실시예를 바탕으로, 송신 시간 모듈(63)은, 상기 타임 스탬프 데이터 프레임의 오버 헤드 예약 필드에서 고정밀 시간 동기화 프로토콜 패킷을 추출하기 위한 패킷 추출 유닛; 상기 고정밀 시간 동기화 프로토콜 패킷 중의 송신 타임 스탬프 정보를 추출하기 위한 타임 스탬프 추출 유닛; 상기 송신 타임 스탬프 정보와 OTUw-RS 프레임 헤더의 대응 관계를 확정하기 위한 프레임 헤더 대응 유닛;을 포함한다.
하나의 실시예에 있어서, 상술한 본 출원의 실시예를 바탕으로, 상기 장치 중의 프레임 헤더 펄스의 보 레이트는 적어도 상기 샘플링 클럭에 대응되는 클럭 주기의 4배로 구성된다.
도 8은 본 출원의 실시예에서 제공하는 하나의 기기의 구조 개략도이며, 도 8에 도시된 바와 같이, 해당 기기는 프로세서(70), 저장 장치(71), 입력 장치(72) 및 출력 장치(73)를 포함하고, 기기 중의 프로세서(70)의 수량은 하나 또는 다수개일 수 있으며, 도 8에서는 하나의 프로세서(70)를 예로 들고, 기기의 프로세서(70), 저장 장치(71), 입력 장치(72) 및 출력 장치(73)는 버스 또는 기타의 방식을 통해 연결될 수 있으며, 도 8에서는 버스를 통해 연결되는 것을 예로 든다.
저장 장치(71)는 컴퓨터 판독 가능한 저장 매체로서, 소프트웨어 프로그램、컴퓨터 실행 가능한 프로그램 및 모듈, 예컨대, 본 출원의 실시예에서 제공하는 타임 스탬프 정보 전송 장치에 대응되는 모듈(제1 펄스 모듈(51), 시간 확정 모듈(52) 및 정보 송신 모듈(53), 및/또는 제2 펄스 모듈(61), 수신 시간 모듈(62) 및 송신 시간 모듈(63))을 저장하도록 구성될 수 있다. 프로세서(70)는 저장 장치(71)에 저장된 소프트웨어 프로그램, 명령어 및 모듈을 운행시킴으로써, 기기의 각종 기능 응용 및 데이터 처리를 실행하며, 즉, 상술한 타임 스탬프 정보 전송 방법을 실현한다.
저장 장치(71)는 주로 프로그램 저장 영역 및 데이터 저장 영역을 포함하되, 프로그램 저장 영역은 운영 체제, 적어도 하나의 기능에 필요한 애플리케이션을 저장할 수 있으며, 데이터 저장 영역은 단말기의 사용에 의하여 구축된 데이터 등을 저장할 수 있다. 또한, 저장 장치(71)는 고속 랜덤 액세스 저장 장치를 포함할 수 있으며, 비휘발성 저장 장치, 예컨대 적어도 하나의 자기 디스크 저장 장치, 플래쉬 저장 장치, 또는 기타 비휘발성 솔리드 스테이트 저장 장치를 더 포함할 수 있다. 일부의 예시에 있어서, 저장 장치(71)는 프로세서(70)에 대해 원격으로 설치되는 저장 장치를 더 포함할 수 있으며, 일부의 원격 저장 장치는 네트워크를 통해 기기에 연결될 수 있다. 상술한 네트워크의 예시는 인터넷, 기업 인트라넷, LAN, 이동 통신망 및 이들의 조합을 포함하나, 이에 제한되지 않는다.
입력 장치(72)는 입력되는 디지털 또는 문자부호 정보를 수신하고, 기기의 사용자 설치 및 기능 제어에 관련된 키 신호 입력을 생성하도록 구성될 수 있다. 출력 장치(73)는 표시 스크린 등의 표시 장치를 포함할 수 있다.
하나의 예시적인 구현 방식에 있어서, 도 9는 본 출원의 실시예에서 제공하는 하나의 광학 전송 기기의 구현 예시도이며, 도 9를 참조하면, 해당 광학 전송 기기는 균형 모듈, 클럭 데이터 복구 CDR 모듈, PLL 모듈, 직렬-병렬 변환 모듈, 병렬-직렬 변환 모듈, 비동기 FIFO 모듈, 인코딩/래핑 모듈, 디코딩/디스크램블링 모듈을 포함하고, OTUw-RS 프레이밍 모듈, OTUw 오버헤드 추출 모듈, OTUw-RS 프레임 헤더 삽입 모듈, OTUw 오버헤드 삽입 모듈, 타이머 및 타임 스탬프 샘플링 모듈, 오프칩 프로세서 등의 모듈이 더 포함된다. 균형 모듈, 클럭 데이터 복구 CDR 모듈, 위상 고정 루프 PLL 모듈, 직렬-병렬 변환 모듈, 병렬-직렬 변환 모듈, 비동기 FIFO 모듈, 인코딩/래핑 모듈, 디코딩/디스크램블링 모듈, OTUw-RS 프레이밍 모듈, OTUw 오버헤드 추출 모듈, OTUw-RS 프레임 헤더 삽입 모듈, OTUw 오버헤드 삽입 모듈을 통해 타임 스탬프 정보의 확정 및 전송을 실현한다. OTUw-RS 프레이밍 모듈은 OTUw-RS 프레이밍 모듈은 수신 방향의 OTUw-RS 프레임 헤드 펄스를 실시간으로 생성하는 기능을 실현하고, 프레임 헤드 펄스를 타이머 및 타임 스탬프 샘플링 모듈에 송신하여 타임 스탬프를 샘플링 한 후 오프칩 프로세서에 송신하며, 아울러, OTUw 오버헤드 추출 모듈은 해당 OTUw-RS 프레임 헤더에 대응되는 오버헤드를 오프칩 프로세서에 송신하고, 오프칩 프로세서는 오버 헤드 예약 필드 중의 PTP 패킷을 해석한다. 타이머 및 타임 스탬프 샘플링 모듈은 1GHz 클럭의 상승 에지 및 하강 에지를 사용하여 프레임 헤더 펄스 신호를 샘플링하고, 이는 상승 에지만 사용하여 프레임 헤더 펄스 신호를 샘플링하기에 비해 샘플링 정밀도를 두 배로 향상시킨다. 타이머 및 타임 스탬프 샘플링 모듈이 오프칩 프로세서에 출력하는 핀은 1비트 홀드 시간 길이를 지원하며, 즉, 보 레이트는 16 또는 32개의 타이밍 클럭 주기로 구성될 수 있으며, 오프칩 프로세서가 저속 클럭에서 로딩되는 타임 스탬프 데이터 프레임에 대해 정확한 샘플링을 진행하는 오프칩 프로세서로 수신측 PTP 패킷 해석 및 송신측 PTP 패킷 그룹화를 실현하도록 확보할 수 있다. 수신 측 PTP 패킷 해석은 OTUw 오버헤드 추출 모듈이 송신한 오버헤드를 PTP 패킷으로 재결합하는 것을 가리키고, 사용되는 오버헤드 예약 필드는 상대단 기기와 합의 일치하기만 하면 된다. 송신측 PTP 패킷 그룹화는 타임 스탬프 정보를 PTP 패킷으로 패키징하는 것을 가리키며, 타임 스탬프 정보는 타이머 및 타임스 탬프 샘플링 모듈에 의해 샘플링되는 송신 방향의 OTUw-RS 프레임 헤더 펄스에서 유래된다.
도 10은 본 출원의 실시예에서 제공하는 하나의 시간 동기화의 예시도이며, 본 출원의 실시예의 타임 스탬프 전송 방법을 바탕으로 기기 사이의 시간 동기화를 실현하는 것을 예로 든다.
단계 1에서, G.709.4 프로토콜 요구에 따라, 시간 발행자는 송신측 병렬 인터페이스에서 OTU25-RS 프로토콜 AM 프레임 헤더를 삽입하고, 아울러 프레임 헤더 펄스 신호를 출력한다. 본 출원의 실시예의 카운팅 클럭은 1GHz를 사용하고, 스텝핑은 1 나노초이다. 카운팅 클럭의 상승 에지 및 하강 에지를 사용하여 프레임 헤더 펄스 신호를 각각 샘플링하고, 타이머 시간을 래치하여, 두개의 타이머 시간 중의 상대적으로 작은 값을 프레임 헤더 타임 스탬프로 선택하여 t1로 표기한다. 프레임 헤더 펄스 신호가 낮아진 후, 구성 가능한 정수개의 카운팅 클럭을 경유한 후, 수신측 타임 스탬프 핀을 통해 오프칩 프로세서로 타임 스탬프 데이터 프레임 Sync을 송신하기 시작하고, 다음 프레임 헤더 펄스 신호 전에 데이터를 전송 완료하도록 확보한다. 오프칩 프로세서가 저속 클럭에서 로딩되는 타임 스탬프 데이터 프레임에 대한 정확한 샘플링을 확보하기 위하여, 1 비트 유지 시간 길이 즉 보 레이트는 16 또는 32개의 타이밍 클럭 주기로 구성될 수 있다. 타임 스탬프 데이터 프레임은 총 106 비트이고, 1 비트 시작 비트, 두개의 8 비트 프레임 헤더 동기화 바이트, 80 비트의 타임 스탬프 바이트, 8 비트의 체크 바이트 및 1 비트의 스톱 비트를 포함하되, 시작 비트는 1 비트의 고레벨로서, 타임 스탬프 데이터 프레임의 시작을 표지하기 위한 것이고, 스톱 비트는 1 비트의 저레벨로서, 타임 스탬프 데이터 프레임의 마감을 표지하기 위한 것이며, 프레임 헤더 동기화 바이트는 타임 스탬프 데이터 프레임을 동기화시키기 위한 것이며, 타임 스탬프 바이트는 타임 스탬프 정보, 48 비트 초 데이트, 32 비트 나노초 데이트를 저장하기 위한 것이며, 먼저 초 데이트를 송신한 후 다시 나노초 데이트를 송신할 수 있으며, 체크 바이트는 타임 스탬프 데이터 프레임 내의 데이트가 정확한 지 여부를 검증하기 위한 것이며, 1PPS_TOD 표준 TOD 프레임 CRC 검증을 사용할 수 있으며, CRC 검증 수식: x^8+x^5+x^4+1이고, 검증 코드 초기값은 0xFF으로 설정되고, 입력 데이터는 반전할 필요가 없으며 검증 알고리즘은 우측 시프트를 이용하고, 체크 바이트가 송신될 때 최저 유효 비트 bit0가 먼저 송신된다.
단계 2에서, 오프칩 프로세서는 타임 스탬프 데이터 프레임 중의 타임 스탬프 t1를 IEEE1588v2 PTP 패킷 Follow_Up 메시지로 패키징하고, 지연 시간을 적당하게 조절하고, 하나의 OTU25-RS 프레임 주기 내부 OTU25 데이터 패킷의 오버 헤드 예약 필드에 삽입한다.
단계 3에서, 시간 수신자 수신측은 G.709.4 프로토콜 요구에 따라 수신 방향의 병렬 인터페이스에서 OTU25-RS의 AM 프레임 헤더를 검색하고, 프레임 헤더 펄스 신호를 출력한다.
단계 4에서, 카운팅 클럭의 상승 에지 및 하강 에지를 사용하여 프레임 헤더 펄스 신호를 각각 샘플링하고, 타이머 시간을 래치하여, 양자 중의 상대적으로 작은 값을 프레임 헤더 타임 스탬프으로 선택하여 t2로 표기한다.
단계 5에서, 프레임 헤더 펄스 신호가 낮아진 후, 구성 가능한 정수개의 카운팅 클럭을 경유한 후, 수신측 타임 스탬프 핀을 통해 오프칩 프로세서로 타임 스탬프 데이터 프레임을 송신하기 시작하고, 다음 프레임 헤더 펄스 신호 전에 데이터를 전송 완료하도록 확보한다.
단계 6에서, 오프칩 프로세서는 OTU25 오버헤드 추출 모듈을 통해 오버 헤드 예약 필드 중의 PTP 패킷을 추출하고, 이전의 타임 스탬프 데이터 프레임 중의 타임 스탬프와 대응시켜, 시간 발행자에서의 해당 PTP 패킷의 샘플링 타임 스탬프 t1를 획득한다.
단계 7에서, 시간 수신자는 PTP 패킷 Delay_Req 메시지를 시간 발행자에 송신하고, 송신 타임 스탬프는 t3으로 표기하고, 시간 발행자가 해당 메시지를 수신한 샘플링 타임 스탬프는 t4로 표기한다.
단계 8에서, 시간 발행자는 t4를 Delay_Resp 메시지에 패키징하여 시간 수신자에 송신한다.
단계 9에서, 오프칩 프로세서는 IEEE 1588v2 프로토콜을 기반으로 마스터-슬레이브 기기의 시간 차이값을 산출하고, 로컬 클럭을 보정하며, 여기서, t2=offset + delay + t1, t4=t3 - offset + delay이다. 전술한 수식에 의하여, delay=((t2-t1)+(t4-t3))/2를 산출할 수 있으며, 시간 오프셋 offset=((t2-t1)-(t4-t3))/2이고, 확정된 시간 오프셋을 기반으로 시간 동기화를 진행한다.
본 출원의 실시예는 컴퓨터 판독 가능한 저장 매체를 더 제공하며, 컴퓨터 실행 가능한 명령어는 컴퓨터 프로세서에 의해 실행될 때 타임 스탬프 정보 전송 방법을 실행하며, 해당 방법은, OTUw-RS 프레임 헤더를 병렬 데이터 스트림에 삽입시켜 프레임 헤더 펄스를 생성하는 단계, 상기 프레임 헤더 펄스 및 샘플링 클럭에 의하여 송신 타임 스탬프 정보를 확정하는 단계, 타임 스탬프 데이터 프레임을 통해 상기 송신 타임 스탬프 정보를 수신단에 송신하는 단계를 포함한다. 및/또는 병렬 데이터 스트림에서 OTUw-RS 프레임 헤더를 검색하고 프레임 헤더 펄스를 생성하는 단계, 상기 프레임 헤더 펄스 및 샘플링 클럭에 의하여 수신 타임 스탬프 정보를 확정하는 단계, 송신단이 타임 스탬프 데이터 프레임을 통해 송신한 송신 타임 스탬프 정보를 획득하는 단계를 포함한다.
물론, 본 출원의 실시예에서 제공하는 컴퓨터 실행 가능한 명령어를 포함하는 저장 매체에 있어서, 이의 컴퓨터 실행 가능한 명령어는 상술한 바와 같은 방법 조작에 제한되지 않으며, 본 출원의 임의의 실시예에서 제공하는 기능 원격 사용자 정의 방법 중의 관련 조작을 더 실행할 수 있다.
이상의 설명은 단지 본 출원의 예시적 실시예일 뿐, 본 출원의 보호 범위에 한정되는 것이 아니다.
당해 기술분야의 기술자는 사용자 단말이라는 용어가 이동 전화, 휴대용 데이터 처리 장치, 휴대용 웹 브라우저 또는 차량 탑재형 이동국과 같은 임의의 적합한 유형의 무선 사용자 기기를 포괄한다는 것을 이해할 것이다.
일반적으로, 본 출원의 다양한 실시예는 하드웨어 또는 전용 회로, 소프트웨어, 로직 또는 이들의 임의의 조합으로 구현될 수 있다. 예를 들어, 일부 양태는 하드웨어로 구현될 수 있으며, 다른 양태는 컨트롤러, 마이크로 컴퓨터 또는 기타의 컴퓨팅 장치에 의해 실행될 수 있는 펌웨어 또는 소프트웨어로 구현될 수 있으나, 본 출원은 이에 제한되지 않는다.
본 출원의 실시예는 모바일 장치의 데이터 프로세서를 통해 컴퓨터 프로그램 명령어를 실행함으로써 실현될 수 있으며, 예를 들어, 프로세서 엔티티에서, 또는 하드웨어를 통해 또는 소프트웨어와 하드웨어의 조합을 통해 실현될 수 있다. 컴퓨터 프로그램 명령어는 어셈블리 명령어, 명령어 세트 아키텍처(ISA) 명령어, 기계 명령어, 기계 종속 명령어, 마이크로코드, 펌웨어 명령어, 상태 설정 데이터 또는 하나 이상의 프로그래밍 언어의 임의의 조합으로 작성된 소스 코드 또는 개체 코드일 수 있다.
본 출원의 첨부된 도면의 논리 흐름의 블록 다이어그램은 프로그램 단계를 나타내거나, 상호 연결된 논리 회로, 모듈 및 기능을 나타내거나, 프로그램 단계와 논리 회로, 모듈 및 기능의 조합을 나타낼 수 있다. 컴퓨터 프로그램은 저장 장치에 저장될 수 있다. 저장 장치는 로컬 기술 환경에 적합한 임의의 유형을 구비할 수 있으며, 적절한 데이터 저장 기술을 사용하여 구현할 수 있으며, 예를 들어, 판독 전용 저장 장치(ROM), 랜덤 액세스 저장 장치(RAM), 광학 저장 장치 및 시스템(디지털 다기능 디스크 DVD 또는 콤팩트 디스크 CD) 등이 있으나, 이에 제한되지 않는다. 컴퓨터 판독 가능한 매체는 비일시적 저장 매체를 포함할 수 있다. 데이터 프로세서는 로컬 기술 환경에 적합한 임의의 유형을 구비할 수 있으며, 예를 들어, 범용 컴퓨터, 전용 컴퓨터, 마이크로프로세서, 디지털 신호 프로세서(DSP), 주문형 집적 회로(ASIC), 프로그램 가능한 논리 소자(FGPA) 및 멀티 코어 프로세서 아키텍처 기반 프로세서가 있으나, 이에 제한되지 않는다.
전술한 내용은 전형적이고 비제한적인 예시로서, 앞서 본 출원의 전형적인 실시예에 대한 상세한 설명을 제공하였다. 그러나, 첨부된 도면과 특허청구범위를 감안하면, 상기 실시예에 대한 다양한 수정 및 조정은 당업자에게 자명할 것이며, 본 발명의 범위에서 벗어나지 않는 범위 내에 있다. 따라서, 본 출원의 적절한 범위는 특허청구범위에 의해 결정된다.

Claims (14)

  1. 송신단에 적용되는 타임 스탬프 정보 전송 방법에 있어서,
    OTUw-RS 프레임 헤더를 병렬 데이터 스트림에 삽입시켜 프레임 헤더 펄스를 생성하는 단계;
    상기 프레임 헤더 펄스 및 샘플링 클럭에 기초하여 송신 타임 스탬프 정보를 확정하는 단계;
    타임 스탬프 데이터 프레임을 통해 상기 송신 타임 스탬프 정보를 수신단에 송신하는 단계;를 포함하는 것을 특징으로 하는 타임 스탬프 정보 전송 방법.
  2. 제1항에 있어서,
    상기 프레임 헤더 펄스 및 샘플링 클럭에 기초하여 송신 타임 스탬프 정보를 확정하는 상기 단계는,
    상기 샘플링 클럭의 상승 에지 및 하강 에지에 기초하여 상기 프레임 헤더 펄스를 각각 수집하고, 상기 샘플링 클럭의 타이머 시간을 잠금시키는 단계;
    동일한 클럭 주기에 대응되는 상기 타이머 시간 중의 최소값을 송신 타임 스탬프 정보로 확정하는 단계를 포함하는 것을 특징으로 하는 타임 스탬프 정보 전송 방법.
  3. 제2항에 있어서,
    상기 샘플링 클럭의 주파수는 1GHz이고, 상기 샘플링 클럭의 스텝핑은 1 나노초인 것을 특징으로 하는 타임 스탬프 정보 전송 방법.
  4. 제2항에 있어서,
    상기 타임 스탬프 데이터 프레임을 통해 상기 송신 타임 스탬프 정보를 수신단에 송신하는 단계는,
    상기 송신 타임 스탬프 정보를 고정밀 시간 동기화 프로토콜 패킷으로 패키징하는 단계;
    상기 고정밀 시간 동기화 프로토콜 패킷을 상기 타임 스탬프 데이터 프레임의 오버 헤드 예약 필드에 삽입시키는 단계;
    다음 프레임 헤더 펄스 이전에 상기 타임 스탬프 데이터 프레임을 수신단에 송신하는 단계;를 포함하는 것을 특징으로 하는 타임 스탬프 정보 전송 방법.
  5. 제1항 내지 제4항 중의 임의의 한 항에 있어서,
    상기 프레임 헤더 펄스의 보 레이트는 적어도 상기 샘플링 클럭에 대응되는 클럭 주기의 4배로 구성되는 것을 특징으로 하는 타임 스탬프 정보 전송 방법.
  6. 수신단에 적용되는 타임 스탬프 정보 전송 방법에 있어서,
    병렬 데이터 스트림에서 OTUw-RS 프레임 헤더를 검색하고 프레임 헤더 펄스를 생성하는 단계;
    상기 프레임 헤더 펄스 및 샘플링 클럭에 기초하여 수신 타임 스탬프 정보를 확정하는 단계;
    송신단이 타임 스탬프 데이터 프레임을 통해 송신한 송신 타임 스탬프 정보를 획득하는 단계;를 포함하는 것을 특징으로 하는 타임 스탬프 정보 전송 방법.
  7. 제6항에 있어서,
    상기 프레임 헤더 펄스 및 샘플링 클럭에 기초하여 수신 타임 스탬프 정보를 확정하는 상기 단계는,
    상기 샘플링 클럭의 상승 에지 및 하강 에지에 기초하여 상기 프레임 헤더 펄스를 각각 샘플링하고, 상기 샘플링 클럭에 대응되는 타이머 시간을 잠금시키는 단계;
    동일한 클럭 주기에 대응되는 상기 타이머 시간 중의 최소값을 수신 타임 스탬프 정보로 확정하는 단계;를 포함하는 것을 특징으로 하는 타임 스탬프 정보 전송 방법.
  8. 제7항에 있어서,
    상기 샘플링 클럭의 주파수는 1GHz이고, 상기 샘플링 클럭의 스텝핑은 1 나노초인 것을 특징으로 하는 타임 스탬프 정보 전송 방법.
  9. 제8항에 있어서,
    상기 송신단이 타임 스탬프 데이터 프레임을 통해 송신한 송신 타임 스탬프 정보를 획득하는 단계는,
    상기 타임 스탬프 데이터 프레임의 오버 헤드 예약 필드에서 고정밀 시간 동기화 프로토콜 패킷을 추출하는 단계;
    상기 고정밀 시간 동기화 프로토콜 패킷 중의 송신 타임 스탬프 정보를 추출하는 단계;
    상기 송신 타임 스탬프 정보와 OTUw-RS 프레임 헤더의 대응 관계를 확정하는 단계;를 포함하는 것을 특징으로 하는 타임 스탬프 정보 전송 방법.
  10. 제6항 내지 제9항 중의 임의의 한 항에 있어서,
    상기 프레임 헤더 펄스의 보 레이트는 적어도 상기 샘플링 클럭에 대응되는 클럭 주기의 4배로 구성되는 것을 특징으로 하는 타임 스탬프 정보 전송 방법.
  11. 송신단에 적용되는 타임 스탬프 정보 전송 장치에 있어서,
    OTUw-RS 프레임 헤더를 병렬 데이터 스트림에 삽입시켜 프레임 헤더 펄스를 생성하기 위한 제1 펄스 모듈;
    상기 프레임 헤더 펄스 및 샘플링 클럭에 기초하여 송신 타임 스탬프 정보를 확정하기 위한 시간 확정 모듈;
    타임 스탬프 데이터 프레임을 통해 상기 송신 타임 스탬프 정보를 수신단에 송신하기 위한 정보 송신 모듈;을 포함하는 것을 특징으로 하는 타임 스탬프 정보 전송 장치.
  12. 수신단에 적용되는 타임 스탬프 정보 전송 장치에 있어서,
    병렬 데이터 스트림에서 OTUw-RS 프레임 헤더를 검색하고 프레임 헤더 펄스를 생성하기 위한 제2 펄스 모듈;
    상기 프레임 헤더 펄스 및 샘플링 클럭에 기초하여 수신 타임 스탬프 정보를 확정하는 수신 시간 모듈;
    송신단이 타임 스탬프 데이터 프레임을 통해 송신한 송신 타임 스탬프 정보를 획득하기 위한 송신 시간 모듈;을 포함하는 것을 특징으로 하는 타임 스탬프 정보 전송 장치.
  13. 기기에 있어서,
    하나 이상의 프로세서;
    하나 이상의 프로그램을 저장하기 위한 저장 장치를 포함하고,
    상기 하나 이상의 프로그램이 상기 하나 이상의 프로세서에 의해 실행될 때, 상기 하나 이상의 프로세서로 제1항 내지 제10항 중의 임의의 한 항의 타임 스탬프 정보 전송 방법을 구현시키는 것을 특징으로 하는 기기.
  14. 컴퓨터 프로그램이 저장된 컴퓨터 판독 가능한 저장 매체에 있어서,
    해당 프로그램이 프로세서에 의해 실행될 때, 제1항 내지 제10항 중의 임의의 한 항의 타임 스탬프 정보 전송 방법을 구현시키는 것을 특징으로 하는 컴퓨터 판독 가능한 저장 매체.
KR1020227046141A 2020-05-29 2021-05-18 타임 스탬프 정보 전송 방법, 장치, 기기 및 저장 매체 KR20230018469A (ko)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
CN202010479891.9 2020-05-29
CN202010479891.9A CN113746587B (zh) 2020-05-29 2020-05-29 一种时间戳信息传输方法、装置、设备和存储介质
PCT/CN2021/094399 WO2021238724A1 (zh) 2020-05-29 2021-05-18 一种时间戳信息传输方法、装置、设备和存储介质

Publications (1)

Publication Number Publication Date
KR20230018469A true KR20230018469A (ko) 2023-02-07

Family

ID=78725122

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020227046141A KR20230018469A (ko) 2020-05-29 2021-05-18 타임 스탬프 정보 전송 방법, 장치, 기기 및 저장 매체

Country Status (3)

Country Link
KR (1) KR20230018469A (ko)
CN (1) CN113746587B (ko)
WO (1) WO2021238724A1 (ko)

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN114422063B (zh) * 2021-12-13 2023-08-29 深圳市紫光同创电子有限公司 一种时间戳脉冲同步方法
CN114885412B (zh) * 2022-04-13 2024-03-08 广州万码科技有限公司 Lte帧偏移值计算方法、装置、系统、设备及存储介质
CN115801165B (zh) * 2022-09-29 2024-06-21 重庆赛力斯凤凰智创科技有限公司 一种车载控制器的时间同步方法、系统、设备和介质
CN116232524B (zh) * 2023-05-11 2023-07-25 北京米波通信技术有限公司 接收机板间信号的同步方法及相关设备
CN117009267B (zh) * 2023-10-07 2024-01-30 成都博宇利华科技有限公司 源同步数据流中插入时间信息的方法

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102130735A (zh) * 2010-11-09 2011-07-20 华为技术有限公司 一种传送设备及其实现时钟和时间同步的方法
US9608755B2 (en) * 2011-02-23 2017-03-28 Ciena Corporation Network element clock synchronization systems and methods using optical transport network delay measurement
CN104426772A (zh) * 2013-09-10 2015-03-18 中国移动通信集团公司 精确时间协议报文发送及接收方法、相应设备
CN107005398B (zh) * 2014-12-15 2018-12-28 三菱电机株式会社 发送装置、通信装置和信号传输系统
CN109687927B (zh) * 2017-10-19 2020-07-07 深圳市中兴微电子技术有限公司 一种确定时间戳的方法、通信设备和通信系统
CN110224775B (zh) * 2018-03-01 2021-10-29 中兴通讯股份有限公司 一种时间信息确定的方法、装置及设备
CN108631900B (zh) * 2018-07-24 2020-10-30 北京新宇航星科技有限公司 高精度时间戳的前置打戳方法及系统
CN109787703B (zh) * 2019-02-28 2020-08-25 烽火通信科技股份有限公司 一种时间戳的修正方法、时钟同步方法及系统
CN112583509B (zh) * 2019-09-30 2024-07-19 深圳市中兴微电子技术有限公司 获取数据流的时间戳的方法及装置、存储介质和电子装置

Also Published As

Publication number Publication date
CN113746587A (zh) 2021-12-03
WO2021238724A1 (zh) 2021-12-02
CN113746587B (zh) 2024-07-02

Similar Documents

Publication Publication Date Title
KR20230018469A (ko) 타임 스탬프 정보 전송 방법, 장치, 기기 및 저장 매체
US9667408B2 (en) Communication systems and methods for distributed power system measurement
US9667370B2 (en) Communication device with peer-to-peer assist to provide synchronization
US8982912B2 (en) Inter-packet gap network clock synchronization
CN109699199B (zh) 一种报文处理的方法和网络设备
US8494009B2 (en) Network clock synchronization timestamp
CN107465965B (zh) 一种光口实现方法、装置及现场可编程门阵列器件
WO2018210277A1 (zh) 时钟同步的方法和装置、计算机存储介质
US20080075121A1 (en) Multi-Frame Network Clock Synchronization
US20100316069A1 (en) Network Clock Synchronization Floating Window and Window Delineation
CN102783079A (zh) 基于包的分布式时间戳引擎
CN109818702A (zh) 一种ieee802.1as时钟同步功能实现系统以及实现方法
US20220360350A1 (en) Method and apparatus for acquiring timestamp of data stream, storage medium, and electronic apparatus
WO2021057756A1 (zh) 延时测量方法、系统和存储介质
Kyriakakis et al. Hardware assisted clock synchronization with the ieee 1588-2008 precision time protocol
JP2011009984A (ja) Geponシステム、局側装置及び端末側装置
US8111719B2 (en) Transmission system
EP3616354B1 (en) Frame synchronization
WO2016000324A1 (zh) 时间同步的实现方法及装置
CN116599621B (zh) 基于跨板传递并再生恢复时钟方法、设备及装置
CN115833988B (zh) 授时单元、时统控制板及时统设备
KR100330414B1 (ko) 수동형 광가입자망 슬래이브 시스템의 래인징회로
KR970031382A (ko) 리드 솔로몬 복호기용 블럭 동기신호 생성장치(A device for generating block synchronizing signal for reel-solomon decoder)

Legal Events

Date Code Title Description
E902 Notification of reason for refusal