KR20230000531A - 표시 장치 - Google Patents
표시 장치 Download PDFInfo
- Publication number
- KR20230000531A KR20230000531A KR1020210082664A KR20210082664A KR20230000531A KR 20230000531 A KR20230000531 A KR 20230000531A KR 1020210082664 A KR1020210082664 A KR 1020210082664A KR 20210082664 A KR20210082664 A KR 20210082664A KR 20230000531 A KR20230000531 A KR 20230000531A
- Authority
- KR
- South Korea
- Prior art keywords
- pixel
- sub
- color
- data
- data line
- Prior art date
Links
- 239000003990 capacitor Substances 0.000 claims description 4
- 230000007547 defect Effects 0.000 abstract description 4
- 238000010586 diagram Methods 0.000 description 18
- 101100192831 Arabidopsis thaliana PXC3 gene Proteins 0.000 description 17
- 101100220549 Mus musculus Chd1 gene Proteins 0.000 description 16
- 101100192829 Arabidopsis thaliana PXC1 gene Proteins 0.000 description 15
- 230000000694 effects Effects 0.000 description 9
- 101100192830 Arabidopsis thaliana PXC2 gene Proteins 0.000 description 8
- 101100499346 Caenorhabditis elegans dld-1 gene Proteins 0.000 description 6
- 239000003086 colorant Substances 0.000 description 5
- 241001270131 Agaricus moelleri Species 0.000 description 3
- 230000014509 gene expression Effects 0.000 description 2
- 229910044991 metal oxide Inorganic materials 0.000 description 2
- 150000004706 metal oxides Chemical class 0.000 description 2
- 239000004065 semiconductor Substances 0.000 description 2
- 229910003460 diamond Inorganic materials 0.000 description 1
- 239000010432 diamond Substances 0.000 description 1
- 229910010272 inorganic material Inorganic materials 0.000 description 1
- 239000011147 inorganic material Substances 0.000 description 1
- 239000004973 liquid crystal related substance Substances 0.000 description 1
- 238000000034 method Methods 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
Images
Classifications
-
- H01L27/3276—
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
- G09G3/3225—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
- G09G3/3233—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
- G09G3/3241—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element the current through the light-emitting element being set using a data current provided by the data driver, e.g. by using a two-transistor current mirror
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
- G09G3/3225—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
- G09G3/3233—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10K—ORGANIC ELECTRIC SOLID-STATE DEVICES
- H10K59/00—Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
- H10K59/10—OLED displays
- H10K59/12—Active-matrix OLED [AMOLED] displays
- H10K59/131—Interconnections, e.g. wiring lines or terminals
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/2003—Display of colours
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/2007—Display of intermediate tones
- G09G3/2074—Display of intermediate tones using sub-pixels
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
- G09G3/3275—Details of drivers for data electrodes
-
- H01L27/3218—
-
- H01L27/3223—
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10K—ORGANIC ELECTRIC SOLID-STATE DEVICES
- H10K59/00—Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
- H10K59/30—Devices specially adapted for multicolour light emission
- H10K59/35—Devices specially adapted for multicolour light emission comprising red-green-blue [RGB] subpixels
- H10K59/353—Devices specially adapted for multicolour light emission comprising red-green-blue [RGB] subpixels characterised by the geometrical arrangement of the RGB subpixels
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10K—ORGANIC ELECTRIC SOLID-STATE DEVICES
- H10K59/00—Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
- H10K59/80—Constructional details
- H10K59/88—Dummy elements, i.e. elements having non-functional features
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/04—Structural and physical details of display devices
- G09G2300/0404—Matrix technologies
- G09G2300/0413—Details of dummy pixels or dummy lines in flat panels
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/04—Structural and physical details of display devices
- G09G2300/0421—Structural details of the set of electrodes
- G09G2300/0426—Layout of electrodes and connections
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/04—Structural and physical details of display devices
- G09G2300/0439—Pixel structures
- G09G2300/0452—Details of colour pixel setup, e.g. pixel composed of a red, a blue and two green components
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
Abstract
본 발명의 일 실시예에 따른 표시 장치는, 데이터 라인들 각각에 데이터 신호를 공급하는 데이터 구동부, 및 복수의 서브 화소들을 포함하는 화소부를 포함한다.
화소부는, 데이터 라인들 중 첫번째 열의 데이터 라인의 바깥쪽에 하나의 더미 데이터 라인을 더 포함하고, 첫번째 열의 데이터 라인은, 첫번째 화소열에 배치된 서브 화소들 중 홀수번째 화소행에 배치된 서브 화소들과 연결되고, 세번째 화소열에 배치된 서브 화소들 중 짝수번째 화소행에 배치된 서브 화소들과 연결되고, 더미 데이터 라인은, 첫번째 화소열에 배치된 서브 화소들 중 짝수번째 화소행에 배치된 서브 화소들과 연결되는 것을 특징으로 한다.
화소부는, 데이터 라인들 중 첫번째 열의 데이터 라인의 바깥쪽에 하나의 더미 데이터 라인을 더 포함하고, 첫번째 열의 데이터 라인은, 첫번째 화소열에 배치된 서브 화소들 중 홀수번째 화소행에 배치된 서브 화소들과 연결되고, 세번째 화소열에 배치된 서브 화소들 중 짝수번째 화소행에 배치된 서브 화소들과 연결되고, 더미 데이터 라인은, 첫번째 화소열에 배치된 서브 화소들 중 짝수번째 화소행에 배치된 서브 화소들과 연결되는 것을 특징으로 한다.
Description
본 발명은 표시 장치에 관한 것이다.
정보화 기술이 발달함에 따라 사용자와 정보간의 연결매체인 표시 장치의 중요성이 부각되고 있다. 이에 부응하여 액정 표시 장치(Liquid Crystal Display Device), 유기 발광 표시 장치(Organic Light Emitting Display Device), 등과 같은 표시 장치의 사용이 증가하고 있다.
표시 장치는 적색, 녹색, 및 청색으로 발광하는 서브 화소들을 여러 모양과 배열로 배치하여 다양한 화소 구조를 가질 수 있다. 그 중에서 서브 화소들이 다이아몬드 모양으로 배열된 펜타일(PENTILE™) 화소 구조가 인지 화질이 우수한 것으로 알려져 있다.
일 실시예에 따른 펜타일(PENTILE™) 화소 구조는, 적색 및 청색으로 발광하는 서브 화소들이 데이터 라인의 연장 방향을 따라 동일한 데이터 라인에 교번하여 연결되고, 녹색을 발광하는 서브 화소들이 데이터 라인의 연장방향을 따라 동일한 데이터 라인에 연속하여 연결되는 구조를 가질 수 있다.
녹색으로 발광하는 서브 화소들이 연결된 데이터 라인은 1수평 기간마다 녹색 데이터 신호만을 공급하고, 적색 및 청색으로 발광하는 서브 화소들이 연결된 데이터 라인은 1수평 기간마다 서로 다른 전압 레벨의 적색 데이터 신호 및 청색 데이터 신호를 교대로 공급할 수 있다. 이와 같이, 서로 다른 색상으로 발광하는 서브 화소들이 연결된 데이터 라인은, 1수평 기간마다 서로 다른 레벨의 전압이 공급되므로, 데이터 신호의 전압 레벨이 가변될 때마다 피크 전류가 증가함으로써 소비 전력이 증가하는 문제점이 발생할 수 있다.
따라서, 하나의 데이터 라인에 한가지 색상의 서브 화소들만 연결되는 펜타일(PENTILE™) 화소 구조가 연구되고 있다.
본 발명이 해결하려는 과제는 펜타일(PENTILE™) 화소 구조에 있어서, 하나의 데이터 라인에 한가지 색상의 데이터 신호만을 공급하면서도, 화소부의 경계 영역에서 발생되는 화소 불량을 방지할 수 있는 표시 장치를 제공하는 것이다.
다만, 본 발명의 목적은 상술한 목적들로 한정되는 것이 아니며, 본 발명의 사상 및 영역으로부터 벗어나지 않는 범위에서 다양하게 확장될 수 있을 것이다.
본 발명의 일 실시예에 따른 표시 장치는, 데이터 라인들 각각에 데이터 신호를 공급하는 데이터 구동부, 및 복수의 서브 화소들을 포함하는 화소부를 포함한다.
상기 화소부는, 상기 데이터 라인들 중 첫번째 열의 데이터 라인의 바깥쪽에 하나의 더미 데이터 라인을 더 포함하고, 상기 첫번째 열의 데이터 라인은, 첫번째 화소열에 배치된 서브 화소들 중 홀수번째 화소행에 배치된 서브 화소들과 연결되고, 세번째 화소열에 배치된 서브 화소들 중 짝수번째 화소행에 배치된 서브 화소들과 연결되고, 상기 더미 데이터 라인은, 상기 첫번째 화소열에 배치된 서브 화소들 중 짝수번째 화소행에 배치된 서브 화소들과 연결되는 것을 특징으로 한다.
두번째 열의 데이터 라인은, 두번째 화소열에 배치된 서브 화소들 전부와 연결되고, 네번째 열의 데이터 라인은, 네번째 화소열에 배치된 서브 화소들 전부와 연결될 수 있다.
상기 세번째 열의 데이터 라인은, 상기 세번째 화소열에 배치된 서브 화소들 중 홀수번째 화소행에 배치된 서브 화소들과 연결되고, 다섯번째 화소열에 배치된 서브 화소들 중 짝수번째 화소행에 배치된 서브 화소들과 연결될 수 있다.
상기 데이터 구동부는, 복수의 소스 채널들을 포함하고, 소스 채널들 각각은 한가지 색상의 데이터를 상기 데이터 라인에 제공할 수 있다.
상기 소스 채널들 중 제1 데이터 라인에 연결되는 제1 소스 채널은 제1 색의 데이터 신호를 제공하고, 제2 데이터 라인에 연결되는 제2 소스 채널은 제2 색의 데이터 신호를 제공하고, 제3 데이터 라인에 연결되는 제3 소스 채널은 제3 색의 데이터 신호를 제공하고, 제4 데이터 라인에 연결되는 제4 소스 채널은 상기 제2 색의 데이터 신호를 제공할 수 있다.
상기 데이터 구동부는, 상기 더미 데이터 라인에 연결되는 더미 소스 채널을 더 포함하되, 상기 더미 소스 채널은 상기 제3 색의 데이터 신호를 제공할 수 있다.
상기 제1 색은 적색이고, 상기 제2 색은 녹색이고, 상기 제3 색은 청색이고, 상기 서브 화소들은 연결된 상기 데이터 라인으로부터 공급되는 데이터 신호에 대응되는 색상의 발광 소자를 포함할 수 있다.
상기 제1 색은 청색이고, 상기 제2 색은 녹색이고, 상기 제3 색은 적색이고, 상기 서브 화소들은 연결된 상기 데이터 라인으로부터 공급되는 데이터 신호에 대응되는 색상의 발광 소자를 포함할 수 있다.
상기 더미 소스 채널로부터 제공되는 상기 제3 색의 데이터 신호는, 홀수번째 화소행에 대응하는 데이터가 0 계조에 대응하는 전압 레벨을 가질 수 있다.
상기 더미 소스 채널로부터 제공되는 상기 제3 색의 데이터 신호는, 홀수번째 화소행에 대응하는 데이터가 나타내는 전압 레벨과, 짝수번째 화소행에 대응하는 데이터가 나타내는 전압 레벨이 동일할 수 있다.
상기 더미 소스 채널로부터 제공되는 상기 제3 색의 데이터 신호는, 홀수번째 화소행에 대응하는 데이터가 나타내는 전압 레벨은 인접한 짝수번째 화소행들이 나타내는 전압 레벨들의 중간값일 수 있다.
상기 서브 화소들 각각은, 발광 소자, 제1 구동 전원 라인과 연결되는 제2 노드에 연결되는 제1 전극과 제3 노드에 연결되는 제2 전극을 포함하는 제1 트랜지스터, 상기 데이터 라인에 연결되는 제1 전극과 상기 제2 노드에 연결되는 제2 전극을 포함하는 제2 트랜지스터, 상기 발광 소자의 제1 전극에 연결되는 제1 전극과 초기화 전압을 공급하는 전원선에 연결되는 제2 전극을 포함하는 제3 트랜지스터, 상기 제1 트랜지스터의 게이트 전극에 연결되는 제1 노드와 상기 전원선과 연결되는 제2 전극을 포함하는 제4 트랜지스터, 상기 제1 구동 전원 라인에 연결되는 제1 전극과 상기 제2 노드에 연결되는 제2 전극을 포함하는 제5 트랜지스터, 상기 제3 노드에 연결되는 제1 전극과 상기 발광 소자의 제1 전극에 연결되는 제2 전극을 포함하는 제6 트랜지스터, 및 상기 제1 노드에 연결되는 제1 전극과 상기 제3 노드에 연결되는 제2 전극을 포함하는 제7 트랜지스터를 포함할 수 있다.
상기 제1 구동 전원 라인과 상기 제1 노드 사이에 배치되는 저장 커패시터를 더 포함할 수 있다.
상기 세번째 화소열의 짝수번째 화소행에 배치된 서브 화소들 각각에 포함된 제2 트랜지스터는 제1 컨택홀을 통해 상기 첫번째 열의 데이터 라인과 연결되고, 상기 다섯번째 화소열의 짝수번째 화소행에 배치된 서브 화소들 각각에 포함된 제2 트랜지스터는 제2 컨택홀을 통해 상기 세번째 열의 데이터 라인과 연결될 수 있다.
상기 첫번째 화소열의 짝수번째 화소행에 배치된 서브 화소들 각각에 포함된 제2 트랜지스터는 제3 컨택홀을 통해 상기 더미 데이터 라인과 연결될 수 있다.
본 발명의 일 실시예에 따른 표시 장치는, 제1 화소행 및 제1 화소열에 배치되고, 제1 색을 표시하는 제11 서브 화소, 상기 제1 화소행 및 제2 화소열에 배치되고, 제2 색을 표시하는 제12 서브 화소, 상기 제1 화소행 및 제3 화소열에 배치되고, 제3 색을 표시하는 제13 서브 화소, 상기 제1 화소행 및 제4 화소열에 배치되고, 상기 제2 색을 표시하는 제14 서브 화소, 제2 화소행 및 상기 제1 화소열에 배치되고, 상기 제3 색을 표시하는 제21 서브 화소, 상기 제2 화소행 및 상기 제2 화소열에 배치되고, 상기 제2 색을 표시하는 제22 서브 화소, 상기 제2 화소행 및 상기 제3 화소열에 배치되고, 상기 제1 색을 표시하는 제23 서브 화소, 상기 제2 화소행 및 상기 제4 화소열에 배치되고, 상기 제2 색을 표시하는 제24 서브 화소, 및 상기 제2 화소행 및 제5 화소열에 배치되고, 상기 제3 색을 표시하는 제25 서브 화소를 포함한다.
상기 제11 서브 화소 및 상기 제23 서브 화소는 상기 제1 색의 데이터 신호를 제공하는 제1 데이터 라인에 연결되고, 상기 제12 서브 화소 및 상기 제22 서브 화소는 상기 제2 색의 데이터 신호를 제공하는 제2 데이터 라인에 연결되고, 상기 제13 서브 화소 및 상기 제25 서브 화소는 상기 제3 색의 데이터 신호를 제공하는 제3 데이터 라인에 연결되고, 상기 제14 서브 화소 및 상기 제24 서브 화소는 상기 제2 색의 데이터 신호를 제공하는 제4 데이터 라인에 연결되고, 상기 제21 서브 화소는, 상기 제3 색의 데이터를 제공하는 더미 데이터 라인에 연결된다.
상기 제1 데이터 라인에 상기 제1 색의 데이터 신호를 공급하고, 상기 제2 및 제4 데이터 라인에 상기 제2 색의 데이터 신호를 공급하고, 상기 제3 데이터 라인에 상기 제3 색의 데이터 신호를 공급하는 데이터 구동부를 포함할 수 있다.
상기 데이터 구동부는, 상기 더미 데이터 라인에 연결되는 더미 소스 채널을 포함하되, 상기 더미 소스 채널은 상기 제3 색의 데이터 신호를 제공할 수 있다.
상기 제1 색은 적색이고, 상기 제2 색은 녹색이고, 상기 제3 색은 청색일 수 있다.
상기 더미 소스 채널로부터 제공되는 상기 제3 색의 데이터 신호는, 홀수번째 화소행에 대응하는 데이터가 나타내는 전압 레벨과, 짝수번째 화소행에 대응하는 데이터가 나타내는 전압 레벨이 동일할 수 있다.
본 발명의 일 실시예에 따른 표시 장치는, 펜타일(PENTILE™) 화소 구조에 있어서, 하나의 데이터 라인에 한가지 색상의 데이터 신호만을 공급하면서도, 추가적인 데이터 라인을 구비함으로써, 표시 패널의 경계 영역에서 발생되는 화소 불량을 방지할 수 있다.
다만, 본 발명의 효과는 상술한 효과에 한정되는 것이 아니며, 본 발명의 사상 및 영역으로부터 벗어나지 않는 범위에서 다양하게 확장될 수 있을 것이다.
도 1은 본 발명의 일 실시예에 따른 표시 장치를 설명하기 위한 도면이다.
도 2는 도 1의 표시 장치에 구비된 화소부의 일 예를 나타내는 도면이다.
도 3은 도 1의 표시 장치에 구비된 서브 화소의 일 예를 나타내는 도면이다.
도 4a 및 도 4b는 일 실시예에 따른 도 1의 데이터 구동부와 화소부를 설명하기 위한 도면이다.
도 5a 내지 도 5c는 도 4b에 도시된 실시예의 효과를 설명하기 위한 도면이다.
도 6은 일 실시예에 따른 도 1의 데이터 구동부와 화소부를 설명하기 위한 도면이다.
도 7a 내지 도 7c는 도 6에 도시된 실시예의 효과를 설명하기 위한 도면이다.
도 8a 내지 도 8c는 더미 데이터 라인에 공급되는 데이터 신호를 설명하기 위한 도면이다.
도 9a 내지 도 9c는 다른 실시예에 따른 도 1의 데이터 구동부와 화소부를 설명하기 위한 도면이다.
도 2는 도 1의 표시 장치에 구비된 화소부의 일 예를 나타내는 도면이다.
도 3은 도 1의 표시 장치에 구비된 서브 화소의 일 예를 나타내는 도면이다.
도 4a 및 도 4b는 일 실시예에 따른 도 1의 데이터 구동부와 화소부를 설명하기 위한 도면이다.
도 5a 내지 도 5c는 도 4b에 도시된 실시예의 효과를 설명하기 위한 도면이다.
도 6은 일 실시예에 따른 도 1의 데이터 구동부와 화소부를 설명하기 위한 도면이다.
도 7a 내지 도 7c는 도 6에 도시된 실시예의 효과를 설명하기 위한 도면이다.
도 8a 내지 도 8c는 더미 데이터 라인에 공급되는 데이터 신호를 설명하기 위한 도면이다.
도 9a 내지 도 9c는 다른 실시예에 따른 도 1의 데이터 구동부와 화소부를 설명하기 위한 도면이다.
본 발명은 다양한 변경을 가할 수 있고 여러 가지 형태를 가질 수 있는 바, 특정 실시예들을 도면에 예시하고 본문에 상세하게 설명하고자 한다. 그러나, 이는 본 발명을 특정한 개시 형태에 대해 한정하려는 것이 아니며, 본 발명의 사상 및 기술 범위에 포함되는 모든 변경, 균등물 내지 대체물을 포함하는 것으로 이해되어야 한다.
각 도면을 설명하면서 유사한 참조부호를 유사한 구성요소에 대해 사용하였다. 첨부된 도면에 있어서, 구조물들의 치수는 본 발명의 명확성을 위하여 실제보다 확대하여 도시한 것이다. 제1, 제2 등의 용어는 다양한 구성요소들을 설명하는데 사용될 수 있지만, 상기 구성요소들은 상기 용어들에 의해 한정되어서는 안 된다. 상기 용어들은 하나의 구성요소를 다른 구성요소로부터 구별하는 목적으로만 사용된다. 예를 들어, 본 발명의 권리 범위를 벗어나지 않으면서 제1 구성요소는 제2 구성요소로 명명될 수 있고, 유사하게 제2 구성요소도 제1 구성요소로 명명될 수 있다. 단수의 표현은 문맥상 명백하게 다르게 뜻하지 않는 한, 복수의 표현을 포함한다.
본 출원에서, "포함하다" 또는 "가지다" 등의 용어는 명세서 상에 기재된 특징, 숫자, 단계, 동작, 구성요소, 부품 또는 이들을 조합한 것이 존재함을 지정하려는 것이지, 하나 또는 그 이상의 다른 특징들이나 숫자, 단계, 동작, 구성요소, 부분품 또는 이들을 조합한 것들의 존재 또는 부가 가능성을 미리 배제하지 않는 것으로 이해되어야 한다.
또한, 어떤 부분이 다른 부분과 "연결된다"고 할 때, 이는 직접적으로 연결되어 있는 경우뿐 아니라 그 중간에 다른 소자를 사이에 두고 연결되어 있는 경우도 포함한다.
이하, 첨부한 도면들을 참조하여 본 발명의 실시예들을 보다 상세하게 설명한다.
도 1은 본 발명의 일 실시예에 따른 표시 장치를 설명하기 위한 도면이다.
도 1을 참조하면 본 발명의 일 실시예에서 표시 장치(1)는 타이밍 제어부(11), 데이터 구동부(12), 스캔 구동부(13), 화소부(14), 및 발광 구동부(15)를 포함할 수 있다.
타이밍 제어부(11)는 외부 프로세서로부터 외부 입력 신호를 수신할 수 있다. 외부 입력 신호는 수직 동기 신호(Vertical synchronization signal, Vsync), 수평 동기 신호(Horizontal synchronization signal, Hsync), 데이터 인에이블 신호(data enable signal, DE), RGB 데이터(RGB) 등을 포함할 수 있다.
수직 동기 신호(Vsync)는 복수의 펄스들을 포함할 수 있고 각각의 펄스들이 발생하는 시점을 기준으로 이전 프레임 기간이 종료되고 현재 프레임 기간이 시작됨을 가리킬 수 있다. 수직 동기 신호(Vsync)는 인접한 펄스들 간의 간격이 1 프레임 기간에 해당할 수 있다. 수평 동기 신호(Hysnc)는 복수의 펄스들을 포함할 수 있고 각각의 펄스들이 발생하는 시점을 기준으로 이전 수평 기간(Horizontal period)이 종료되고 새로운 수평 기간이 시작됨을 가리킬 수 있다. 데이터 인에이블 신호(DE)는 수평 기간에서 RGB 데이터(RGB)가 공급됨을 가리킬 수 있다. RGB 데이터(RGB)는 데이터 인에이블 신호에 대응하여 수평 기간들에서 화소행 단위로 공급될 수 있다. 한 프레임에 대응하는 RGB 데이터(RGB)를 하나의 입력 이미지라고 할 수 있다.
데이터 구동부(12)는 타이밍 제어부(11)로부터 제어 신호 및 RGB 데이터(RGB)를 수신할 수 있다. 데이터 구동부(12)는 디지털 형식의 RGB 데이터(RGB)를 아날로그 데이터 신호(또는, 데이터 전압)로 변환할 수 있다.
데이터 구동부(12)는 제어 신호에 대응하여 데이터 라인들(DL1 내지 DLm)로 데이터 신호를 공급할 수 있다. 데이터 라인들(DL1 내지 DLm)로 공급되는 데이터 신호는 스캔 라인들(SL1 내지 SLn)로 공급되는 스캔 신호와 동기되도록 공급될 수 있다.
스캔 구동부(13)는 타이밍 제어부(11)로부터 클록 신호, 스캔 시작 신호등을 수신하여 스캔 라인들(SL1~SLn)에 제공할 스캔 신호들을 생성할 수 있다. 스캔 신호들은 해당 스캔 신호들이 공급되는 트랜지스터의 타입에 상응하는 게이트-온 전압(예를 들어, 로우 전압)으로 설정될 수 있다. 스캔 신호를 수신하는 트랜지스터는 스캔 신호가 공급될 때 턴-온 상태로 설정될 수 있다. 예를 들어, PMOS(P-channel metal oxide semiconductor) 트랜지스터에 공급되는 스캔 신호의 게이트-온 전압은 논리 로우 레벨이고, NMOS(N-channel metal oxide semiconductor) 트랜지스터에 공급되는 스캔 신호의 게이트-온 전압은 논리 하이 레벨일 수 있다. 이하, "스캔 신호가 공급된다"는 의미는, 스캔 신호가 이에 의해 제어되는 트랜지스터를 턴-온시키는 논리 레벨로 공급되는 것으로 이해될 수 있다.
화소부(14)는 스캔 라인들(SL1~SLn), 발광 제어 라인(E1~En), 및 데이터 라인들(DL1 내지 DLm)을 포함하고, 스캔 라인들(SL1~SLn), 발광 제어 라인(E1~En), 및 데이터 라인들(DL1 내지 DLm)에 연결되는 서브 화소(PXij)들을 포함할 수 있다(단, m, n은 1보다 큰 정수). 본원 발명의 일 실시예에 따르면, 화소부(14)는 제1 데이터 라인(DL1) 또는 제m 데이터 라인(Dm)과 인접한 영역에 더미 데이터 라인(DLd)을 더 포함할 수 있다. 더미 데이터 라인(DLd)은 데이터 라인들(DL1~DLm)에 연결되지 못한 서브 화소들(PXij)과 연결되어 소정의 데이터 신호를 제공할 수 있다. 더미 데이터 라인(DLd)와 관련하여서는 도 6 내지 도 8c를 통해 자세히 후술한다.
서브 화소(PXij)들 각각은 구동 트랜지스터와 복수의 스위칭 트랜지스터들을 포함할 수 있다. 서브 화소(PXij)들은 전원 공급부(미도시)로부터 제1 구동 전원(VDD), 제2 구동 전원(VSS), 및 초기화 전압(Vint)을 공급받을 수 있다. 제2 구동 전원(VSS)의 전압 레벨은 제1 구동 전원(VDD)의 전압 레벨보다 낮을 수 있다. 예를 들어, 제1 구동 전원(VDD)의 전압은 양의 전압이고, 제2 구동 전원(VSS)의 전압은 음의 전압일 수 있다.
발광 구동부(15)는 타이밍 제어부(11)로부터 클록 신호, 발광 중지 신호 등을 수신하여 발광 제어 라인들(E1~En)에 제공할 발광 제어 신호들을 생성할 수 있다. 발광 제어 신호는 발광 제어 라인들(E1 내지 En)로 순차적으로 공급될 수 있다.
발광 제어 신호는 게이트-오프 전압(예를 들어, 하이 전압)으로 설정될 수 있다. 발광 제어 신호를 수신하는 트랜지스터는 발광 제어 신호가 공급될 때 턴-오프되고, 그 외의 경우에 턴-온 상태로 설정될 수 있다. 이하, "발광 제어 신호가 공급된다"는 의미는, 발광 제어 신호가 이에 의해 제어되는 트랜지스터를 턴-오프시키는 논리 레벨로 공급되는 것으로 이해될 수 있다.
도 1에는 설명의 편의를 위해 스캔 구동부(13) 및 발광 구동부(15)가 각각 단일 구성인 것으로 도시되었으나, 본 발명이 이에 한정되는 것은 아니다. 스캔 구동부(13) 및 발광 구동부(15)의 적어도 일부는 하나의 구동 회로, 모듈 등으로 통합될 수도 있다.
도 2는 도 1의 표시 장치에 구비된 화소부의 일 예를 나타내는 도면이다.
도 1 및 도 2를 참조하면 펜타일(PENTILE™) 구조의 화소부(14)가 예시적으로 도시된다. 일 실시예에 따른 펜타일(PENTILE™) 구조는, 적색(R) 및 녹색(G)으로 발광하는 서브 화소(PX11, PX12)를 갖는 제1 화소(P1)와, 청색(B) 및 녹색(G)으로 발광하는 서브 화소(PX13, PX14)를 갖는 제2 화소(P2)가 수평 방향 및 수직 방향으로 교대로 배열된 구조를 가질 수 있다. 다시 말해, 펜타일(PENTILE™) 구조는, 적색(R) 및 청색(B)으로 발광하는 서브 화소들(PXij)은 데이터 라인(DL1~DLm)의 연장 방향을 따라 교번하여 배치되고, 녹색(G)으로 발광하는 서브 화소들(PXij)은 데이터 라인(DL1~DLm)의 연장방향을 따라 연속하여 배치되는 구조를 가질 수 있다.
화소부(14)는 제1 화소열(PXC1), 제2 화소열(PXC2), 제3 화소열(PXC3), 제4 화소열(PXC4), 제5 화소열(PXC5), 제6 화소열(PXC6), 제7 화소열(PXC7), 및 제8 화소열(PXC8)을 포함할 수 있다. 도 2에는 제1 내지 제8 화소열(PXC1, PXC2, PXC3, PXC4, PXC5, PXC6, PXC7, PXC8)을 도시하였지만, 이에 한정되지 않으며 화소부(14)는 더 많은 화소열을 포함할 수 있다.
제1 화소열(PXC1)은 데이터 라인들(DL1~DLm)의 연장 방향을 따라 적색(R) 및 청색(B)으로 발광하는 서브 화소들(PXij)이 교번하여 배치될 수 있다. 제1 화소열(PXC1)은 제11 서브 화소(PX11), 제21 서브 화소(PX21), 제31 서브 화소(PX31), 및 제41 서브 화소(PX41)를 포함할 수 있다.
제2 화소열(PXC2)은 데이터 라인들(DL1~DLm)의 연장 방향을 따라 녹색(G)으로 발광하는 서브 화소들(PXij)이 연속하여 배치될 수 있다. 제2 화소열(PXC2)은 제12 서브 화소(PX12), 제22 서브 화소(PX22), 제32 서브 화소(PX32), 및 제42 서브 화소(PX42)를 포함할 수 있다.
제3 화소열(PXC3)은 데이터 라인들(DL1~DLm)의 연장 방향을 따라 청색(B) 및 적색(R)으로 발광하는 서브 화소들(PXij)이 교번하여 배치될 수 있다. 제3 화소열(PXC3)은 제13 서브 화소(PX13), 제23 서브 화소(PX23), 제33 서브 화소(PX33), 및 제43 서브 화소(PX43)를 포함할 수 있다. 즉, 제3 화소열(PXC3)의 첫 번째 행에 서브 화소(PX13, B)가 배치되는 경우 제1 화소열(PXC1)의 첫 번째 행에는 서브 화소(PX11, R)가 배치될 수 있다.
제4 화소열(PXC4)은 데이터 라인들(DL1~DLm)의 연장 방향을 따라 녹색(G)으로 발광하는 서브 화소들(PXij)이 연속하여 배치될 수 있다. 제4 화소열(PXC4)은 제14 서브 화소(PX14), 제24 서브 화소(PX24), 제34 서브 화소(PX34), 및 제44 서브 화소(PX44)를 포함할 수 있다.
제5 화소열(PXC5)은 제15 서브 화소(PX15), 제25 서브 화소(PX25), 제35 서브 화소(PX35), 및 제45 서브 화소(PX45)를 포함할 수 있다. 제7 화소열(PXC7)은 제17 서브 화소(PX17), 제27 서브 화소(PX27), 제37 서브 화소(PX37), 및 제47 서브 화소(PX47)를 포함할 수 있다. 제5 화소열(PXC5)은 제1 화소열(PXC1)과 동일하게 서브 화소(PX15, PX35, R)와 서브 화소(PX25, PX45, B)가 교번하여 배치되고, 제7 화소열(PXC7)은 제3 화소열(PXC3)과 동일하게 서브 화소(PX17, PX37, B)와 서브 화소(PX27, PX47, R)가 교번하여 배치될 수 있다.
제6 화소열(PXC6)은 제16 서브 화소(PX16), 제26 서브 화소(PX26), 제36 서브 화소(PX36), 및 제46 서브 화소(PX46)를 포함할 수 있다. 제8 화소열(PXC8)은 제18 서브 화소(PX18), 제28 서브 화소(PX28), 제38 서브 화소(PX38), 및 제48 서브 화소(PX48)를 포함할 수 있다. 즉, 제6 화소열(PXC6) 및 제8 화소열(PXC8)은 제2 화소열(PXC2) 및 제4 화소열(PXC4)과 동일하게 녹색(G)으로 발광하는 복수의 서브 화소(PX16, PX26, PX36, PX46, PX18, PX28, PX38, PX48, G)들이 배치될 수 있다.
도 3은 도 1의 표시 장치에 구비된 서브 화소의 일 예를 나타내는 도면이다.
도 3에서는 설명의 편의를 위해서 i번째 수평 라인에 위치하며 제j 데이터 라인(DLj)과 접속된 서브 화소를 도시하기로 한다.
도 3을 참조하면 본 발명의 표시 장치(1)에 구비된 서브 화소(PXij)는 발광 소자(LD), 트랜지스터들(T1~T7) 및 스토리지 커패시터(Cst)를 포함할 수 있다. 본 발명의 서브 화소(PXij)는 도 3에 도시된 구조에 한하지 않으며 다양한 구조를 가질 수 있다. 이하, 서브 화소(PXij)는 도 3에 도시된 구조라 가정한다.
발광 소자(LD)의 제1 전극(예: 애노드 전극)은 제4 노드(N4)에 접속되고 제2 전극(예: 캐소드 전극)은 제2 구동 전원(VSS)을 공급하는 제2 구동 전원 라인(VSSL)에 접속될 수 있다. 발광 소자(LD)는 제1 트랜지스터(T1)로부터 공급되는 전류량에 대응하여 소정의 휘도의 빛을 생성한다.
일 실시예에서, 발광 소자(LD)는 유기 발광층을 포함하는 유기 발광 다이오드일 수 있다. 다른 실시예에서, 발광 소자(LD)는 무기 물질로 형성되는 무기 발광 소자일 수 있다. 또는, 발광 소자(LD)는 무기 발광 소자들이 제2 구동 전원 라인(VSSL)과 제4 노드(N4) 사이에 병렬 및/또는 직렬로 연결된 형태를 가질 수 있다.
제1 트랜지스터(T1, 또는 구동 트랜지스터)의 제1 전극은 제2 노드(N2)에 접속되고 제2 전극은 제3 노드(N3)에 접속된다. 제1 트랜지스터(T1)의 게이트 전극은 제1 노드(N1)에 접속된다. 제1 트랜지스터(T1)는 제1 노드(N1)의 전압에 대응하여 제1 구동 전원 라인(VDDL)으로부터 발광 소자(LD)를 경유하여 제2 구동 전원 라인(VSSL)으로 흐르는 구동 전류를 제어할 수 있다. 제1 구동 전원 라인(VDDL)은 제2 구동 전원 라인(VSSL)보다 높은 전압으로 설정될 수 있다.
제2 트랜지스터(T2)는 제j 데이터 라인(DLj)과 제2 노드(N2) 사이에 접속된다. 제2 트랜지스터(T2)의 게이트 전극은 제i 스캔 라인(SLi)에 접속된다. 제2 트랜지스터(T2)는 제i 스캔 라인(SLi)으로 공급되는 스캔 신호의 게이트 온 레벨에 의해 턴 온되어 제j 데이터 라인(DLj)과 제2 노드(N2)를 전기적으로 접속시킨다.
제3 트랜지스터(T3)는 발광 소자(LD)의 제1 전극(즉, 제4 노드(N4))과 초기화 전압(Vint)을 공급하는 전원선(PL) 사이에 접속된다. 제3 트랜지스터(T3)의 게이트 전극은 제i 스캔 라인(SLi)에 접속된다. 제3 트랜지스터(T3)는 제i 스캔 라인(SLi)으로 공급되는 스캔 신호의 게이트 온 레벨에 의해 턴 온되어 초기화 전압(Vint)의 전압을 발광 소자(LD)의 제1 전극(즉, 제4 노드(N4))으로 공급할 수 있다.
제4 트랜지스터(T4)는 제1 노드(N1)와 전원선(PL) 사이에 접속된다. 제4 트랜지스터(T4)의 게이트 전극은 제i-1 스캔 라인(SLi-1)에 접속된다. 제4 트랜지스터(T4)는 제i-1 스캔 라인(SLi-1)으로 공급되는 스캔 신호의 게이트 온 레벨에 의해 턴 온되어 초기화 전압(Vint)의 전압을 제1 노드(N1)로 공급한다.
제5 트랜지스터(T5)는 제1 구동 전원(VDD)을 공급하는 제1 구동 전원 라인(VDDL)과 제2 노드(N2) 사이에 접속된다. 제5 트랜지스터(T5)의 게이트 전극은 i번째 발광 제어 라인(Ei)에 접속된다. 제5 트랜지스터(T5)는 i번째 발광 제어 라인(Ei)으로 공급되는 발광 제어 신호의 게이트 온 레벨에 의해 턴-온된다.
제6 트랜지스터(T6)는 제1 트랜지스터(T1)의 제2 전극(즉, 제3 노드(N3))과 발광 소자(LD)의 제1 전극(즉, 제4 노드(N4)) 사이에 접속된다. 제6 트랜지스터(T6)의 게이트 전극은 i번째 발광 제어 라인(Ei)에 접속된다. 제6 트랜지스터(T6)는 i번째 발광 제어 라인(Ei)으로 공급되는 발광 제어 신호의 게이트 온 레벨에 의해 턴-온된다. 따라서 제5 트랜지스터(T5)와 제6 트랜지스터(T6)는 동시에 제어될 수 있다.
제7 트랜지스터(T7)는 제1 트랜지스터(T1)의 제2 전극(즉, 제3 노드(N3))과 제1 노드(N1) 사이에 접속된다. 제7 트랜지스터(T7)의 게이트 전극은 제i 스캔 라인(SLi)에 접속된다. 제7 트랜지스터(T7)의 제i 스캔 라인(SLi)으로 공급되는 스캔 신호의 게이트 온 레벨에 의해 턴-온되어 제1 트랜지스터(T1)의 제2 전극과 제1 노드(N1)를 전기적으로 접속시킨다. 제7 트랜지스터(T7)가 턴-온되면 제1 트랜지스터(T1)는 다이오드 형태로 접속된다.
스토리지 커패시터(Cst)는 제1 구동 전원 라인(VDDL)과 제1 노드(N1) 사이에 접속될 수 있다.
추가적으로, 트랜지스터들(T2, T3, T4, T7)이 접속되는 스캔 라인은 다양하게 변경될 수 있다. 일례로, 제4 트랜지스터(T4)는 제i-1 스캔 라인(SLi-1)이 아닌 별도의 스캔선에 접속되어 구동될 수 있다. 마찬가지로, 제3 트랜지스터(T3)도 제i 스캔선(Si)이 아닌 별도의 스캔선에 접속되어 구동될 수 있다.
도 4a 및 도 4b는 일 실시예에 따른 도 1의 데이터 구동부와 화소부를 설명하기 위한 도면이다. 도 5a 내지 도 5c는 도 4b에 도시된 실시예의 효과를 설명하기 위한 도면이다.
도 1 및 도 4a를 참조하면, 표시 장치(1)는 데이터 라인들(DL1'~DL5') 각각에 데이터 신호를 공급하는 데이터 구동부(12) 및 복수의 적색(R), 녹색(G), 및 청색(B)으로 발광하는 서브 화소(PXij)들을 포함하는 화소부(14)를 포함할 수 있다.
화소부(14)는 복수의 적색(R), 녹색(G), 및 청색(B)으로 발광하는 서브 화소(PXij)들이 펜타일(PENTILE™) 화소 구조로 배열될 수 있다. 일 실시예에 따른 펜타일(PENTILE™) 화소 구조는, 적색(R) 및 청색(B)으로 발광하는 서브 화소(PXij)들이 데이터 라인(DL1’~DL6’)의 연장 방향을 따라 동일한 데이터 라인(예: DL1’, DL3’, DL5’)에 교번하여 연결되고, 녹색(G)으로 발광하는 서브 화소들이 데이터 라인(DL1’~DL6’)의 연장방향을 따라 동일한 데이터 라인(예: DL2’, DL4’)에 연속하여 연결될 수 있다.
데이터 구동부(12)는 복수의 소스 채널들(Ch1’~Ch5’)을 포함할 수 있다. 소스 채널들(Ch1’~Ch5’) 각각은 데이터 라인들(DL1'~DL5')과 1:1로 연결될 수 있다. 제2’ 및 제4’ 소스 채널들(Ch2’,Ch4’)은 한가지 색상에 대한 데이터 신호만을 출력하도록 설정되고, 제1’, 제3’, 및 제5’ 소스 채널들(Ch1’, Ch3’, Ch5’)은 두가지 색상에 대한 데이터 신호를 교대로 출력하도록 설정될 수 있다. 예를 들어, 제2’ 및 제4’ 소스 채널들(Ch2’,Ch4’)은 서브 화소(PXij)들이 연결된 데이터 라인(예: DL2’, DL4’)에 1수평 기간마다 녹색 데이터 신호만을 공급하고, 제1’, 제3’, 및 제5’ 소스 채널들(Ch1’, Ch3’, Ch5’)은 적색(R) 및 청색(B)으로 발광하는 서브 화소(PXij)들이 연결된 데이터 라인(예: DL1’, DL3’, DL5’)에 1수평 기간마다 서로 다른 전압 레벨의 적색 데이터 신호 및 청색 데이터 신호를 교대로 공급할 수 있다.
이로 인해, 제1’, 제3’, 및 제5’ 소스 채널들(Ch1’, Ch3’, Ch5’)은 적색(R) 및 청색(B)으로 발광하는 서브 화소(PXij)들이 연결된 데이터 라인(예: DL1’, DL3’, DL5’)에 1수평 기간마다 서로 다른 전압 레벨의 적색 데이터 신호 및 청색 데이터 신호를 교대로 공급하여야 하는 바, 데이터 신호의 전압 레벨이 가변될 때마다 피크 전류가 증가되어 소비 전력이 증가하는 문제점이 발생하였다.
이와 같은 문제점을 해결하고자, 도 4b에 도시된 바와 같이, 제2 및 제4 소스 채널들(Ch2, Ch4)뿐만 아니라 제1, 제3, 및 제5 소스 채널들(Ch1, Ch3, Ch5)도 한가지 색상의 데이터 신호만 출력하도록 설정될 수 있다.
화소부(14)는 도 4a에 도시된 실시예와 마찬가지로, 복수의 적색(R), 녹색(G), 및 청색(B)으로 발광하는 서브 화소(PXij)들이 펜타일(PENTILE™) 화소 구조로 배열될 수 있다. 이 때, 제1 화소행에 배치되는 제11 서브 화소(PX11), 제12 서브 화소(PX12), 제13 서브 화소(PX13), 제14 서브 화소(PX14), 및 제15 서브 화소(PX15)는 제1 스캔 라인(SL1)에 연결될 수 있다. 제2 화소행에 배치되는 제21 서브 화소(PX21), 제22 서브 화소(PX22), 제23 서브 화소(PX23), 제24 서브 화소(PX24), 및 제25 서브 화소(PX25)는 제2 스캔 라인(SL2)에 연결될 수 있다. 제3 화소행에 배치되는 제31 서브 화소(PX31), 제32 서브 화소(PX32), 제33 서브 화소(PX33), 제34 서브 화소(PX34), 및 제35 서브 화소(PX35)는 제3 스캔 라인(SL3)에 연결될 수 있다. 제4 화소행에 배치되는 제41 서브 화소(PX41), 제42 서브 화소(PX42), 제43 서브 화소(PX43), 제44 서브 화소(PX44), 및 제45 서브 화소(PX45)는 제4 스캔 라인(SL4)에 연결될 수 있다. 데이터 구동부(12)로부터 데이터 라인들(DL1~DL6)로 공급되는 데이터 신호는 스캔 라인들(SL1~SL6)로 순차적으로 공급되는 스캔 신호와 동기되도록 공급될 수 있다.
데이터 구동부(12)는 복수의 소스 채널들(Ch1~Ch5)을 포함할 수 있다. 소스 채널들(Ch1~Ch5) 각각은 데이터 라인들(DL1~DL5)과 1:1로 연결될 수 있다. 소스 채널들(Ch1~Ch5) 각각은 한가지 색상에 대한 데이터 신호만을 출력하도록 설정될 수 있다.
일 실시예에 따르면, 제1 데이터 라인(DL1)에 연결되는 제1 소스 채널(Ch1)은 제1 색의 데이터 신호를 제공하고, 제2 데이터 라인(DL2)에 연결되는 제2 소스 채널(Ch2)은 제2 색의 데이터 신호를 제공하고, 제3 데이터 라인(DL3)에 연결되는 제3 소스 채널(Ch3)은 제3 색의 데이터 신호를 제공하고, 제4 데이터 라인(DL4)에 연결되는 제4 소스 채널(Ch4)은 제2 색의 데이터 신호를 제공하고, 제5 데이터 라인(DL5)에 연결되는 제5 소스 채널(Ch5)은 제1 색의 데이터 신호를 제공할 수 있다. 이 때, 제1 색은 적색(R)이고, 제2 색은 녹색(G)이고, 제3 색은 청색(B)이거나, 제1 색은 청색(B)이고, 제2 색은 녹색(G)이고, 제3 색은 적색(R)일 수 있다. 서브 화소들(PXij)은 연결된 데이터 라인(DL1~DL5)으로부터 공급되는 데이터 신호에 대응되는 색상으로 발광하는 발광 소자(LD)로 구성될 수 있다.
예를 들어, 제1 소스 채널(Ch1)은 제1 데이터 라인(DL1)과 연결될 수 있다. 제1 소스 채널(Ch1)은 적색(R)으로 발광하는 서브 화소(PXij)들에 공급하기 위한 적색 데이터신호를 출력할 수 있다. 이를 위해, 제1 데이터 라인(DL1)은 제1 화소열(PXC1)의 제11 서브 화소(PX11)와 제31 서브 화소(PX31)와 연결되고, 제1 화소열(PXC1)의 제21 서브 화소(PX21)와 제41 서브 화소(PX41)와 연결되는 대신에, 제3 화소열(PXC3)의 제23 서브 화소(PX23), 및 제43 서브 화소(PX43)와 제1 컨택홀(VIA1)을 통해 연결될 수 있다. 이 때, 제1 컨택홀(VIA1)은 제3 화소열(PXC3)에 포함된 서브 화소(PX23, PX43)에 구비되며, 서브 화소(PX23, PX43) 각각의 제2 트랜지스터(T2, 도 3 참조)는 제1 컨택홀(VIA1)을 통해서 제1 데이터 라인(DL1)에 연결될 수 있다.
제2 소스 채널(Ch2)은 제2 데이터 라인(DL2)과 연결될 수 있다. 제2 소스 채널(Ch2)은 녹색(G)으로 발광하는 서브 화소(PXij)들에 공급하기 위한 녹색 데이터신호를 출력할 수 있다. 이를 위해, 제2 데이터 라인(DL2)은 제2 화소열(PXC2)의 제12 서브 화소(PX12)와 제22 서브 화소(PX22), 제32 서브 화소(PX32), 및 제42 서브 화소(PX42)와 연결될 수 있다.
제3 소스 채널(Ch3)은 제3 데이터 라인(DL3)과 연결될 수 있다. 제3 소스 채널(Ch3)은 청색(B)으로 발광하는 서브 화소(PXij)들에 공급하기 위한 청색 데이터신호를 출력할 수 있다. 이를 위해, 제3 데이터 라인(DL3)은 제3 화소열(PXC3)의 제13 서브 화소(PX13)와 제33 서브 화소(PX33)와 연결되고, 제3 화소열(PXC3)의 제23 서브 화소(PX23)와 제43 서브 화소(PX43)와 연결되는 대신에, 제5 화소열(PXC5)의 제25 서브 화소(PX25), 및 제45 서브 화소(PX45)와 제2 컨택홀(VIA2)을 통해 연결될 수 있다. 이 때, 제2 컨택홀(VIA2)은 제5 화소열(PXC5)에 포함된 서브 화소(PX25, PX45)에 구비되며, 서브 화소(PX25, PX45) 각각의 제2 트랜지스터(T2, 도 3 참조)는 제2 컨택홀(VIA2)을 통해서 제3 데이터 라인(DL3)에 연결될 수 있다.
제4 소스 채널(Ch4)은 제4 데이터 라인(DL4)과 연결될 수 있다. 제4 소스 채널(Ch4)은 녹색(G)으로 발광하는 서브 화소(PXij)들에 공급하기 위한 녹색 데이터신호를 출력할 수 있다. 이를 위해, 제4 데이터 라인(DL4)은 제4 화소열(PXC4)의 제14 서브 화소(PX14)와 제24 서브 화소(PX24), 제34 서브 화소(PX34), 및 제44 서브 화소(PX44)와 연결될 수 있다.
제5 소스 채널(Ch5)은 제5 데이터 라인(DL5)과 연결될 수 있다. 제5 소스 채널(Ch5)은 적색(R)으로 발광하는 서브 화소(PXij)들에 공급하기 위한 적색 데이터신호를 출력할 수 있다. 이를 위해, 제5 데이터 라인(DL5)은 제5 화소열(PXC5)의 제15 서브 화소(PX15)와 제35 서브 화소(PX35)와 연결될 수 있다. 도 4b에 도시하지 않았으나, 제5 소스 채널(Ch5)부터 나머지 소스 채널들은 제1 내지 제4 소스 채널(Ch1~Ch4) 구조가 반복되는 구조를 가질 수 있다.
이하, 도 5a 내지 도 5c를 참조하여, 도 4b에 도시된 실시예의 효과에 대해 설명한다. 이 때, 설명의 편의를 위해, 화소부(14)에 표시되는 패턴은 화면 전체에 최대 계조(예: 255계조)의 적색(R) 패턴, 녹색(G) 패턴, 및 청색(B) 패턴 중 어느 하나가 표시되는 실시예를 이용하여 설명한다.
도 5a를 참조하면, 도 4b에 도시된 실시예에 따른 표시 장치(1)는, 화소부(14)에 255계조의 적색(R) 패턴을 표시하기 위하여, 제1 소스 채널(Ch1)은 255 계조에 대응하는 적색 데이터 신호를 매 1수평 기간(1H)마다 제1 데이터 라인(DL1)에 공급하고, 제2 및 제4 소스 채널들(Ch2, Ch4) 각각은 0 계조에 대응하는 녹색 데이터 신호를 매 1수평 기간(1H)마다 제2 및 제4 데이터 라인(DL2, DL4)에 공급하고, 제3 소스 채널(Ch3)은 0 계조에 대응하는 청색 데이터 신호를 매 1수평 기간(1H)마다 제3 데이터 라인(DL3)에 공급할 수 있다.
도 5b를 참조하면, 도 4b에 도시된 실시예에 따른 표시 장치(1)는, 화소부(14)에 255계조의 녹색(G) 패턴을 표시하기 위하여, 제1 소스 채널(Ch1)은 0 계조에 대응하는 적색 데이터 신호를 매 1수평 기간(1H)마다 제1 데이터 라인(DL1)에 공급하고, 제2 및 제4 소스 채널들(Ch2, Ch4) 각각은 255 계조에 대응하는 녹색 데이터 신호를 매 1수평 기간(1H)마다 제2 및 제4 데이터 라인(DL2, DL4)에 공급하고, 제3 소스 채널(Ch3)은 0 계조에 대응하는 청색 데이터 신호를 매 1수평 기간(1H)마다 제3 데이터 라인(DL3)에 공급할 수 있다.
도 5c를 참조하면, 도 4b에 도시된 실시예에 따른 표시 장치(1)는, 화소부(14)에 255계조의 청색(B) 패턴을 표시하기 위하여, 제1 소스 채널(Ch1)은 0 계조에 대응하는 적색 데이터 신호를 매 1수평 기간(1H)마다 제1 데이터 라인(DL1)에 공급하고, 제2 및 제4 소스 채널들(Ch2, Ch4) 각각은 0 계조에 대응하는 녹색 데이터 신호를 매 1수평 기간(1H)마다 제2 및 제4 데이터 라인(DL2, DL4)에 공급하고, 제3 소스 채널(Ch3)은 255 계조에 대응하는 청색 데이터 신호를 매 1수평 기간(1H)마다 제3 데이터 라인(DL3)에 공급할 수 있다.
이와 같이, 도 4b에 도시된 실시예는, 화소부(14)에 적색(R) 패턴을 표시하기 위해 제1 소스 채널(Ch1)은 적색(R)으로 발광하는 서브 화소들(PXij)만이 연결된 제1 데이터 라인(DL1)에 1수평 기간(1H)마다 서로 동일한 전압 레벨의 적색 데이터 신호(예: 논리 로우 레벨)만을 공급하고, 화소부(14)에 청색(B) 패턴을 표시하기 위해 제3 소스 채널(Ch3)은 청색(B)을 발광하는 서브 화소들(PXij)만이 연결된 제3 데이터 라인(DL3)에 1수평 기간(1H)마다 서로 동일한 전압 레벨의 청색 데이터 신호(예: 논리 로우 레벨)만을 공급하면 되는 바, 화소부(14)에 적색(R) 패턴을 표시하기 위해 1수평 기간(1H)마다 255 계조에 대응되는 적색 데이터 신호(예: 논리 로우 레벨) 및 0 계조에 대응되는 청색 데이터 신호(예: 논리 하이 레벨)를 교대로 공급하고, 화소부(14)에 청색(B) 패턴을 표시하기 위해 1수평 기간(1H)마다 255 계조에 대응되는 청색 데이터 신호(예: 논리 로우 레벨) 및 0 계조에 대응되는 적색 데이터 신호(예: 논리 하이 레벨)를 교대로 공급해야하는 도 4a에 도시된 실시예에 비해, 토글링으로 인한 소비 전력의 증가를 최소화할 수 있다.
다만, 다시 도 4b를 참조하면, 제1 화소열(PXC1)의 제21 서브 화소(PX21) 및 제41 서브 화소(PX41)는 어떠한 소스 채널(Ch1~Ch5)(또는, 데이터 라인(DL1~DL5))과도 연결되지 않았는 바, 제2 및 제4 스캔 라인(SL2, SL4)을 통해 제21 서브 화소(PX21) 및 제41 서브 화소(PX41) 각각에 스캔 신호가 공급되더라도 어떠한 데이터 신호도 입력받지 못한다. 이로 인해, 표시 장치(1, 도 1 참조)의 사용자는 제21 서브 화소(PX21) 및 제41 서브 화소(PX41)를 불량 화소로 인지할 수 있다.
이하, 도 6 내지 도 8c를 통해 이러한 문제점을 해결할 수 있는 방법을 검토한다.
도 6은 일 실시예에 따른 도 1의 데이터 구동부와 화소부를 설명하기 위한 도면이다. 도 7a 내지 도 7c는 도 6에 도시된 실시예의 효과를 설명하기 위한 도면이다.
도 6에 도시된 실시예는 더미 소스 채널(Chd) 및 더미 데이터 라인(DLd)을 더 포함하고, 데이터 라인들(DL1~DL5)과 연결되지 않은 서브 화소들(예: PX21, PX41)과 더미 데이터 라인(DLd)이 컨택홀(예: 제3 컨택홀(VIA3))을 통해 연결된다는 점에서, 더미 소스 채널(Chd) 및 더미 데이터 라인(DLd)을 포함하지 않는 도 4b에 도시된 실시예와 차이점이 있다. 이하, 중복되는 내용은 생략하고 차이점 위주로 설명한다.
구체적으로, 도 1, 도 4b, 및 도 6을 참조하면, 데이터 구동부(12)는 복수의 소스 채널들(Ch1~Ch5)을 포함할 수 있다. 소스 채널들(Ch1~Ch5) 각각은 데이터 라인들(DL1~DL5)과 1:1로 연결될 수 있다. 소스 채널들(Ch1~Ch5) 각각은 한가지 색상에 대한 데이터 신호만을 출력하도록 설정될 수 있다. 데이터 구동부(12)로부터 데이터 라인들(DL1~DL5)로 공급되는 데이터 신호는 스캔 라인들(SL1~SL4)로 순차적으로 공급되는 스캔 신호와 동기되도록 공급될 수 있다.
일 실시예에 따르면, 제1 데이터 라인(DL1)에 연결되는 제1 소스 채널(Ch1)은 제1 색의 데이터 신호를 제공하고, 제2 데이터 라인(DL2)에 연결되는 제2 소스 채널(Ch2)은 제2 색의 데이터 신호를 제공하고, 제3 데이터 라인(DL3)에 연결되는 제3 소스 채널(Ch3)은 제3 색의 데이터 신호를 제공하고, 제4 데이터 라인(DL4)에 연결되는 제4 소스 채널(Ch4)은 제2 색의 데이터 신호를 제공하고, 제5 데이터 라인(DL5)에 연결되는 제5 소스 채널(Ch5)은 제1 색의 데이터 신호를 제공할 수 있다. 이 때, 제1 색은 적색(R)이고, 제2 색은 녹색(G)이고, 제3 색은 청색(B)이거나, 제1 색은 청색(B)이고, 제2 색은 녹색(G)이고, 제3 색은 적색(R)일 수 있다. 서브 화소들(PXij)은 연결된 데이터 라인(DL1~DL5)으로부터 공급되는 데이터 신호에 대응되는 색상으로 발광하는 발광 소자(LD)로 구성될 수 있다.
데이터 구동부(12)는 더미 소스 채널(Chd)을 포함할 수 있다. 더미 소스 채널(Chd)은 더미 데이터 라인(DLd)과 연결될 수 있다. 더미 소스 채널(Chd)은, 인접 배치된 소스 채널(예: 제1 소스 채널(Ch1))이 제1 색의 데이터 신호를 공급하는 경우, 제3 색의 데이터 신호를 공급하고, 인접 배치된 소스 채널(예: 제1 소스 채널(Ch1))이 제3 색의 데이터 신호를 공급하는 경우, 제1 색의 데이터 신호를 공급할 수 있다. 예를 들어, 더미 소스 채널(Chd)은, 제1 소스 채널(Ch1)이 적색 데이터 신호를 공급하는 경우, 청색 데이터 신호를 공급할 수 있다. 반대로, 더미 소스 채널(Chd)은, 제1 소스 채널(Ch1)이 청색 데이터 신호를 공급하는 경우, 적색 데이터 신호를 공급할 수 있다.
화소부(14)는 복수의 적색(R), 녹색(G), 및 청색(B)으로 발광하는 서브 화소(PXij)들이 펜타일(PENTILE™) 화소 구조로 배열될 수 있다. 화소부(14)는 데이터 라인들(DL1~DL5) 중 첫번째 열의 데이터 라인(예: 제1 데이터 라인(DL1))의 바깥쪽에 하나의 더미 데이터 라인(DLd)을 더 포함할 수 있다.
일 실시예에 따른 화소부(14)는, 제1 데이터 라인(DL1)이 제1 화소열(PXC1)에 배치된 서브 화소들(PX11, PX21, PX31, PX41) 중 홀수번째 화소행에 배치된 서브 화소들(PX11, PX31)과 연결되고, 제3 화소열(PXC3)에 배치된 서브 화소들(PX13, PX23, PX33, PX43) 중 짝수번째 화소행에 배치된 서브 화소들(PX23, PX43)과 연결될 수 있다. 또한, 제2 데이터 라인(DL2)은, 제2 화소열(PXC2)에 배치된 서브 화소들(PX12, PX22, PX32, PX43) 전부와 연결되고, 제4 데이터 라인(DL4)은, 제4 화소열(PXC4)에 배치된 서브 화소들(PX14, PX24, PX34, PX44) 전부와 연결될 수 있다. 또한, 제3 데이터 라인(DL3)은, 제3 화소열(PXC3)에 배치된 서브 화소들(PX13, PX23, PX33, PX43) 중 홀수번째 화소행에 배치된 서브 화소들(PX13, PX33)과 연결되고, 제5 화소열(PXC5)에 배치된 서브 화소들(PX15, PX25, PX35, PX45) 중 짝수번째 화소행에 배치된 서브 화소들(PX25, PX45)과 연결될 수 있다.
더미 데이터 라인(DLd)은, 제1 화소열(PXC1)에 배치된 서브 화소들(PX11, PX21, PX31, PX41) 중 짝수번째 화소행에 배치된 서브 화소들(PX21, PX31)과 연결될 수 있다. 도 7a 내지 도 7c를 참조하여, 도 6에 도시된 실시예의 효과에 대해 설명한다. 이 때, 설명의 편의를 위해, 화소부(14)에 표시되는 패턴은 화면 전체에 최대 계조(예: 255계조)의 적색(R) 패턴, 녹색(G) 패턴, 및 청색(B) 패턴 중 어느 하나가 표시되는 실시예를 이용하여 설명한다.
도 7a를 참조하면, 도 6에 도시된 실시예에 따른 표시 장치(1)는, 화소부(14)에 255계조의 적색(R) 패턴을 표시하기 위하여, 제1 소스 채널(Ch1)은 255 계조에 대응하는 적색 데이터 신호를 매 1수평 기간(1H)마다 제1 데이터 라인(DL1)에 공급하고, 제2 및 제4 소스 채널들(Ch2, Ch4) 각각은 0 계조에 대응하는 녹색 데이터 신호를 매 1수평 기간(1H)마다 제2 및 제4 데이터 라인(DL2, DL4)에 공급하고, 제3 소스 채널(Ch3)은 0 계조에 대응하는 청색 데이터 신호를 매 1수평 기간(1H)마다 제3 데이터 라인(DL3)에 공급할 수 있다. 이 때, 더미 소스 채널(Chd)은 0 계조에 대응하는 청색 데이터 신호를 매 1수평 기간(1H)마다 더미 데이터 라인(DLd)에 공급할 수 있다.
도 7b를 참조하면, 도 6에 도시된 실시예에 따른 표시 장치(1)는, 화소부(14)에 255계조의 녹색(G) 패턴을 표시하기 위하여, 제1 소스 채널(Ch1)은 0 계조에 대응하는 적색 데이터 신호를 매 1수평 기간(1H)마다 제1 데이터 라인(DL1)에 공급하고, 제2 및 제4 소스 채널들(Ch2, Ch4) 각각은 255 계조에 대응하는 녹색 데이터 신호를 매 1수평 기간(1H)마다 제2 및 제4 데이터 라인(DL2, DL4)에 공급하고, 제3 소스 채널(Ch3)은 0 계조에 대응하는 청색 데이터 신호를 매 1수평 기간(1H)마다 제3 데이터 라인(DL3)에 공급할 수 있다. 이 때, 더미 소스 채널(Chd)은 0 계조에 대응하는 청색 데이터 신호를 매 1수평 기간(1H)마다 더미 데이터 라인(DLd)에 공급할 수 있다.
도 7c를 참조하면, 도 6에 도시된 실시예에 따른 표시 장치(1)는, 화소부(14)에 255계조의 청색(B) 패턴을 표시하기 위하여, 제1 소스 채널(Ch1)은 0 계조에 대응하는 적색 데이터 신호를 매 1수평 기간(1H)마다 제1 데이터 라인(DL1)에 공급하고, 제2 및 제4 소스 채널들(Ch2, Ch4) 각각은 0 계조에 대응하는 녹색 데이터 신호를 매 1수평 기간(1H)마다 제2 및 제4 데이터 라인(DL2, DL4)에 공급하고, 제3 소스 채널(Ch3)은 255 계조에 대응하는 청색 데이터 신호를 매 1수평 기간(1H)마다 제3 데이터 라인(DL3)에 공급할 수 있다. 이 때, 더미 소스 채널(Chd)은 255 계조에 대응하는 청색 데이터 신호를 매 1수평 기간(1H)마다 더미 데이터 라인(DLd)에 공급할 수 있다.
이와 같이, 각 소스 채널별(Ch1~Ch5)로 한가지 색의 데이터 신호만을 공급하기 위해, 하나의 데이터 라인(DL1~DL5)에 서로 상이한 화소열(PXC1~PXC5)에 배치된 서브화소들(PXij)을 연결시키는 과정에서, 연결되지 않은 서브 화소들(예: PX21, PX41)도 더미 소스 채널(Chd)로부터 데이터 신호(예: 청색 데이터 신호)를 공급받는 더미 데이터 라인(DLd)과 연결시킴으로써, 입력 이미지를 표시하는 동안 발광시킬 수 있다. 이로 인해, 표시 장치(1)의 소비전력을 저감시키는 동시에 화소 불량을 방지하여 표시 품질이 향상될 수 있다.
도 8a 내지 도 8c는 더미 데이터 라인에 공급되는 데이터 신호를 설명하기 위한 도면이다.
도 1, 도 6, 및 도 8a 내지 도 8c를 참조하면, 더미 소스 채널(Chd)은, 도 7a 내지 도 7c와 같이, 255 계조값에 대응하는 데이터 신호만(예: 청색 데이터 신호)을 공급할 수도 있으나, RGB 데이터(RGB)에 기초하여, 1수평 기간(1H)마다 상이한 계조값에 대응하는 데이터 신호를 공급할 수도 있다.
도 6을 참조하면, 더미 데이터 라인(DLd)은 짝수번째 화소행에 배치된 서브 화소들(예: PX21, PX41)과 연결될 뿐 홀수번째 화소행에 배치된 서브 화소들(예: PX11, PX31)과 연결되지 않는다. 따라서, 홀수번째 화소행에 대응하는 데이터(B1, B3, B5, B7, B9, B11)는 어떠한 서브화소(PXij)에도 실제로 인가되지 않는다. 즉, 더미 소스 채널(Chd)로부터 공급되는 데이터 신호는 짝수번째 화소행에 대응되는 데이터(B2, B4, B6, B8, B10, B12)만이 실제로 서브 화소들(예: PX21, PX41)을 발광시키는데 이용될 수 있다.
도 8a를 참조하면, 데이터 구동부(12)는 더미 소스 채널로(Chd)부터 제공되는 데이터 신호를, 짝수번째 화소행에 대응하는 데이터(B2, B4, B6, B8, B10, B12)는 RGB 데이터(RGB)에 기초하여 생성하고, 홀수번째 화소행에 대응하는 데이터(B1, B3, B5, B7, B9, B11)는 0 계조에 대응하는 전압 레벨(또는, 블랙 데이터)로 설정할 수 있다.
도 8b를 참조하면, 데이터 구동부(12)는 더미 소스 채널로(Chd)부터 제공되는 데이터 신호를, 짝수번째 화소행에 대응하는 데이터(B2, B4, B6, B8, B10, B12)는 RGB 데이터(RGB)에 기초하여 생성하고, 홀수번째 화소행에 대응하는 데이터(B1, B3, B5, B7, B9, B11)는, 짝수번째 화소행에 대응하는 데이터가 나타내는 전압 레벨과 동일하도록 설정할 수 있다.
도 8c를 참조하면, 데이터 구동부(12)는 더미 소스 채널로(Chd)부터 제공되는 데이터 신호를, 짝수번째 화소행에 대응하는 데이터(B2, B4, B6, B8, B10, B12)는 RGB 데이터(RGB)에 기초하여 생성하고, 홀수번째 화소행에 대응하는 데이터(B1, B3, B5, B7, B9, B11)는, 인접한 짝수번째 화소행들이 나타내는 전압 레벨들의 중간값으로 설정할 수 있다. 이 때, 도 8c에서는 첫번째 화소행에 대응하는 데이터(B1)가 중간 계조(예: 128 계조)에 대응하는 전압 레벨을 갖는 것으로 도시하였으나, 임의의 전압 레벨을 가질 수 있다. 예를 들어, 첫번째 화소행에 대응하는 데이터(B1)는 최소 계조(예: 0 계조)에 대응하는 전압 레벨을 가질 수도 있다.
이하, 다른 실시예들에 대해 설명한다. 이하의 실시예에서, 이미 설명한 실시예와 동일한 구성에 대해서는 설명을 생략하거나 간략화하고, 차이점을 위주로 설명하기로 한다.
도 9a 내지 도 9c는 다른 실시예에 따른 도 1의 데이터 구동부와 화소부를 설명하기 위한 도면이다.
도 9a에 도시된 실시예는 적색(R)으로 발광하는 서브 화소(PXij, 도 1 참조)와 청색(B)으로 발광하는 서브 화소(PXij, 도 1 참조)의 배치가 바뀌었다는 점에서 도 6 에 도시된 실시예와 차이점이 있다.
이와 같은 경우, 더미 소스 채널(Chd)은, 인접 배치된 소스 채널(예: 제1 소스 채널(Ch1))이 제1 색의 데이터 신호를 공급하는 경우, 제3 색의 데이터 신호를 공급하고, 인접 배치된 소스 채널(예: 제1 소스 채널(Ch1))이 제3 색의 데이터 신호를 공급하는 경우, 제1 색의 데이터 신호를 공급하므로, 도 9a에 도시된 실시예의 더미 소스 채널(Chd)은 도 6에 도시된 실시예의 더미 소스 채널(Chd)이 제1 색의 데이터 신호를 공급하면, 제3 색의 데이터 신호를 공급하고, 도 6에 도시된 실시예의 더미 소스 채널(Chd)이 제3 색의 데이터 신호를 공급하면, 제1 색의 데이터 신호를 공급할 수 있다. 예를 들어, 도 9a의 더미 소스 채널(Chd)은, 도 6의 더미 소스 채널(Chd)이 적색 데이터 신호를 공급하는 경우, 청색 데이터 신호를 공급할 수 있다. 반대로, 도 9a의 더미 소스 채널(Chd)은, 도 6의 더미 소스 채널(Chd)이 청색 데이터 신호를 공급하는 경우, 적색 데이터 신호를 공급할 수 있다. 한편, 제3 컨택홀(VIA3)은 제1 컨택홀(VIA1)과 동시에 형성될 수 있다.
도 9b에 도시된 실시예는 더미 소스 채널(Chd_1) 및 더미 데이터 라인(DLd_1) 각각을 제m 소스 채널(Chm) 및 제m 데이터 라인(DLm)과 인접하게 배치하였다는 점에서, 더미 소스 채널(Chd) 및 더미 데이터 라인(DLd) 각각을 제1 소스 채널(Ch1) 및 제1 데이터 라인(DL1)과 인접하게 배치한 도 6에 도시된 실시예와 차이점이 있다.
구체적으로, 도 1 및 도 9b를 참조하면, 화소부(14)는 복수의 적색(R), 녹색(G), 및 청색(B)으로 발광하는 서브 화소(PXij)들이 펜타일(PENTILE™) 화소 구조로 배열될 수 있다. 이 때, 제1 화소행에 배치되는 제11 서브 화소(PX11), 제12 서브 화소(PX12), 제13 서브 화소(PX13), 제14 서브 화소(PX14), 제15 서브 화소(PX15), 제1m-3 서브 화소(PX1m-3), 제1m-2 서브 화소(PX1m-2), 제1m-1 서브 화소(PX1m-1), 및 제1m 서브 화소(PX1m)는 제1 스캔 라인(SL1)에 연결될 수 있다. 제2 화소행에 배치되는 제21 서브 화소(PX21), 제22 서브 화소(PX22), 제23 서브 화소(PX23), 제24 서브 화소(PX24), 제25 서브 화소(PX25), 제2m-3 서브 화소(PX2m-3), 제2m-2 서브 화소(PX2m-2), 제2m-1 서브 화소(PX2m-1), 및 제2m 서브 화소(PX2m)는 제2 스캔 라인(SL2)에 연결될 수 있다. 제3 화소행에 배치되는 제31 서브 화소(PX31), 제32 서브 화소(PX32), 제33 서브 화소(PX33), 제34 서브 화소(PX34), 제35 서브 화소(PX35), 제3m-3 서브 화소(PX3m-3), 제3m-2 서브 화소(PX3m-2), 제3m-1 서브 화소(PX3m-1), 및 제3m 서브 화소(PX3m)는 제3 스캔 라인(SL3)에 연결될 수 있다. 제4 화소행에 배치되는 제41 서브 화소(PX41), 제42 서브 화소(PX42), 제43 서브 화소(PX43), 제44 서브 화소(PX44), 제45 서브 화소(PX45), 제4m-3 서브 화소(PX4m-3), 제4m-2 서브 화소(PX4m-2), 제4m-1 서브 화소(PX4m-1), 및 제4m 서브 화소(PX4m)는 제4 스캔 라인(SL4)에 연결될 수 있다. 데이터 구동부(12)로부터 데이터 라인들(DL1~DLm)로 공급되는 데이터 신호는 스캔 라인들(SL1~SL4)로 순차적으로 공급되는 스캔 신호와 동기되도록 공급될 수 있다.
데이터 구동부(12)는 복수의 소스 채널들(Ch1~Chm)을 포함할 수 있다. 소스 채널들(Ch1~Chm) 각각은 데이터 라인들(DL1~DLm)과 1:1로 연결될 수 있다. 소스 채널들(Ch1~Chm) 각각은 한가지 색상의 데이터 신호만을 출력하도록 설정될 수 있다.
일 실시예에 따르면, 제1, 제5, 제m-3 데이터 라인(DL1, DL5, DLm-3)에 연결되는 제1, 제5, 및 제m-3 소스 채널(Ch1, Ch5, Chm-3)은 제1 색의 데이터 신호를 제공하고, 제2, 제4, 제m-2, 제m 데이터 라인(DL2, DL4, DLm-2, DLm)에 연결되는 제2, 제4, 제m-2, 제m 소스 채널(Ch2, Ch4, Chm-2, Chm)은 제2 색의 데이터 신호를 제공하고, 제3, 제m-1 데이터 라인(DL3, DLm-1)에 연결되는 제3, 제m-1 소스 채널(Ch3, Chm-1)은 제3 색의 데이터 신호를 제공할 수 있다. 이 때, 제1 색은 적색(R)이고, 제2 색은 녹색(G)이고, 제3 색은 청색(B)이거나, 제1 색은 청색(B)이고, 제2 색은 녹색(G)이고, 제3 색은 적색(R)일 수 있다. 서브 화소들(PXij)은 연결된 데이터 라인(DL1~DLm)으로부터 공급되는 데이터 신호에 대응되는 색상으로 발광하는 발광 소자(LD)로 구성될 수 있다.
예를 들어, 제1 소스 채널(Ch1)은 제1 데이터 라인(DL1)과 연결될 수 있다. 제1 소스 채널(Ch1)은 적색(R)으로 발광하는 서브 화소(PXij)들에 공급하기 위한 적색 데이터신호를 출력할 수 있다. 이를 위해, 제1 데이터 라인(DL1)은 제1 화소열(PXC1)의 제11 서브 화소(PX11)와 제31 서브 화소(PX31)와 연결될 수 있다.
제2 소스 채널(Ch2)은 제2 데이터 라인(DL2)과 연결될 수 있다. 제2 소스 채널(Ch2)은 녹색(G)으로 발광하는 서브 화소(PXij)들에 공급하기 위한 녹색 데이터신호를 출력할 수 있다. 이를 위해, 제2 데이터 라인(DL2)은 제2 화소열(PXC2)의 제12 서브 화소(PX12)와 제22 서브 화소(PX22), 제32 서브 화소(PX32), 및 제42 서브 화소(PX42)와 연결될 수 있다.
제3 소스 채널(Ch3)은 제3 데이터 라인(DL3)과 연결될 수 있다. 제3 소스 채널(Ch3)은 청색(B)으로 발광하는 서브 화소(PXij)들에 공급하기 위한 청색 데이터신호를 출력할 수 있다. 이를 위해, 제3 데이터 라인(DL3)은 제3 화소열(PXC3)의 제13 서브 화소(PX13)와 제33 서브 화소(PX33)와 연결되고, 제3 화소열(PXC3)의 제23 서브 화소(PX23)와 제43 서브 화소(PX43)와 연결되는 대신에, 제1 화소열(PXC1)의 제21 서브 화소(PX21), 및 제41 서브 화소(PX41)와 제2 컨택홀(VIA2)을 통해 연결될 수 있다. 이 때, 제2 컨택홀(VIA2)은 제1 화소열(PXC1)에 포함된 서브 화소(PX21, PX41)에 구비되며, 서브 화소(PX21, PX41) 각각의 제2 트랜지스터(T2, 도 3 참조)는 제2 컨택홀(VIA2)을 통해서 제3 데이터 라인(DL3)에 연결될 수 있다.
제4 소스 채널(Ch4)은 제4 데이터 라인(DL4)과 연결될 수 있다. 제4 소스 채널(Ch4)은 녹색(G)으로 발광하는 서브 화소(PXij)들에 공급하기 위한 녹색 데이터신호를 출력할 수 있다. 이를 위해, 제4 데이터 라인(DL4)은 제4 화소열(PXC4)의 제14 서브 화소(PX14)와 제24 서브 화소(PX24), 제34 서브 화소(PX34), 및 제44 서브 화소(PX44)와 연결될 수 있다.
제5 소스 채널(Ch5)은 제5 데이터 라인(DL5)과 연결될 수 있다. 제5 소스 채널(Ch5)은 적색(R)으로 발광하는 서브 화소(PXij)들에 공급하기 위한 적색 데이터신호를 출력할 수 있다. 이를 위해, 제5 데이터 라인(DL5)은 제5 화소열(PXC5)의 제15 서브 화소(PX15)와 제35 서브 화소(PX35)와 연결되고, 제5 화소열(PXC5)의 제25 서브 화소(PX25)와 제45 서브 화소(PX45)와 연결되는 대신에, 제3 화소열(PXC3)의 제23 서브 화소(PX23), 및 제43 서브 화소(PX43)와 제1 컨택홀(VIA1)을 통해 연결될 수 있다. 이 때, 제1 컨택홀(VIA1)은 제3 화소열(PXC3)에 포함된 서브 화소(PX23, PX43)에 구비되며, 서브 화소(PX23, PX43) 각각의 제2 트랜지스터(T2, 도 3 참조)는 제1 컨택홀(VIA1)을 통해서 제5 데이터 라인(DL5)에 연결될 수 있다.
제m-3 소스 채널(Chm-3)부터 나머지 소스 채널들은 제1 내지 제5 소스 채널(Ch1~Ch5) 구조가 반복되는 구조를 가질 수 있다.
한편, 데이터 구동부(12)는 더미 소스 채널(Chd_1)을 포함할 수 있다. 더미 소스 채널(Chd_1)은 더미 데이터 라인(DLd_1)과 연결될 수 있다. 더미 소스 채널(Chd_1)은, 제1 색 또는 제3 색의 데이터 신호를 공급하는 인접 배치된 소스 채널(예: 제m-1 소스 채널(Chm-1))이 제1 색의 데이터 신호를 공급하는 경우, 제3 색의 데이터 신호를 공급하고, 인접 배치된 소스 채널(예: 제m-1 소스 채널(Chm-1))이 제3 색의 데이터 신호를 공급하는 경우, 제1 색의 데이터 신호를 공급할 수 있다. 예를 들어, 더미 소스 채널(Chd_1)은, 제m-1 소스 채널(Chm-1)이 청색 데이터 신호를 공급하는 경우, 적색 데이터 신호를 공급할 수 있다. 반대로, 더미 소스 채널(Chd_1)은, 제m-1 소스 채널(Chm-1)이 적색 데이터 신호를 공급하는 경우, 청색 데이터 신호를 공급할 수 있다.
화소부(14)는 복수의 적색(R), 녹색(G), 및 청색(B)으로 발광하는 서브 화소(PXij)들이 펜타일(PENTILE™) 화소 구조로 배열될 수 있다. 화소부(14)는 데이터 라인들(DL1~DLm) 중 마지막 열의 데이터 라인(예: 제m 데이터 라인(DLm))의 바깥쪽에 하나의 더미 데이터 라인(DLd_1)을 더 포함할 수 있다.
일 실시예에 따르면, 더미 소스 채널(Chd_1)은 더미 데이터 라인(DLd_1)과 연결될 수 있다. 더미 소스 채널(Chd_1)은 데이터 라인들(DL1~DLm)과 연결되지 않은 서브 화소들(예: PX2m-1, PX4m-1)에 데이터신호를 출력할 수 있다. 이를 위해, 더미 데이터 라인(DLd_1)은 제m-1 화소열(PXCm-1)의 제2m-1 서브 화소(PX2m-1), 및 제4m-1 서브 화소(PX4m-1)와 제3 컨택홀(VIA3)을 통해 연결될 수 있다. 이 때, 제3 컨택홀(VIA3)은 제m-1 화소열(PXCm-1)에 포함된 서브 화소(PX2m-1, PX4m-1)에 구비되며, 서브 화소(PX2m-1, PX4m-1) 각각의 제2 트랜지스터(T2, 도 3 참조)는 제3 컨택홀(VIA3)을 통해서 더미 데이터 라인(DLd_1)에 연결될 수 있다. 제3 컨택홀(VIA3)은 제1 컨택홀(VIA1)과 동시에 형성될 수 있다.
도 9c에 도시된 실시예는 서브 화소(PXij, 도 1 참조)와 서브 화소(PXij, 도 1 참조)의 배치가 바뀌었다는 점에서 도 9b에 도시된 실시예와 차이점이 있다.
이와 같은 경우, 더미 소스 채널(Chd_1)은, 인접 배치된 소스 채널(예: 제m-1 소스 채널(Chm-1))이 제1 색의 데이터 신호를 공급하는 경우, 제3 색의 데이터 신호를 공급하고, 인접 배치된 소스 채널(예: 제m-1 소스 채널(Chm-1))이 제3 색의 데이터 신호를 공급하는 경우, 제1 색의 데이터 신호를 공급하므로, 도 9c에 도시된 실시예의 더미 소스 채널(Chd_1)은 도 9b에 도시된 실시예의 더미 소스 채널(Chd_1)이 제1 색의 데이터 신호를 공급하면, 제3 색의 데이터 신호를 공급하고, 도 9b에 도시된 실시예의 더미 소스 채널(Chd_1)이 제3 색의 데이터 신호를 공급하면, 제1 색의 데이터 신호를 공급할 수 있다. 예를 들어, 도 9c의 더미 소스 채널(Chd_1)은, 도 9b의 더미 소스 채널(Chd_1)이 적색 데이터 신호를 공급하는 경우, 청색 데이터 신호를 공급할 수 있다. 반대로, 도 9c의 더미 소스 채널(Chd_1)은, 도 9b의 더미 소스 채널(Chd_1)이 청색 데이터 신호를 공급하는 경우, 적색 데이터 신호를 공급할 수 있다. 한편, 제3 컨택홀(VIA3)은 제2 컨택홀(VIA2)과 동시에 형성될 수 있다.
도 9a 내지 9c에 도시된 실시예들은 설계상 구성의 배치에 차이점이 있을 뿐, 도 6에 도시된 실시예와 실질적으로 동일한 효과를 기대할 수 있다.
이상에서는 본 발명의 실시예들을 참조하여 설명하였지만, 해당 기술 분야의 숙련된 당업자는 하기의 특허 청구의 범위에 기재된 본 발명의 사상 및 영역으로부터 벗어나지 않는 범위 내에서 본 발명을 다양하게 수정 및 변경시킬 수 있음을 이해할 수 있을 것이다.
1: 표시 장치 11: 타이밍 제어부
12: 데이터 구동부 13: 스캔 구동부
14: 화소부 15: 발광 구동부
Ch: 소스 채널 Chd: 더미 소스 채널
DL: 데이터 라인 DLd: 더미 데이터 라인
12: 데이터 구동부 13: 스캔 구동부
14: 화소부 15: 발광 구동부
Ch: 소스 채널 Chd: 더미 소스 채널
DL: 데이터 라인 DLd: 더미 데이터 라인
Claims (20)
- 데이터 라인들 각각에 데이터 신호를 공급하는 데이터 구동부; 및
복수의 서브 화소들을 포함하는 화소부;를 포함하되,
상기 화소부는, 상기 데이터 라인들 중 첫번째 열의 데이터 라인의 바깥쪽에 하나의 더미 데이터 라인을 더 포함하고,
상기 첫번째 열의 데이터 라인은, 첫번째 화소열에 배치된 서브 화소들 중 홀수번째 화소행에 배치된 서브 화소들과 연결되고, 세번째 화소열에 배치된 서브 화소들 중 짝수번째 화소행에 배치된 서브 화소들과 연결되고,
상기 더미 데이터 라인은, 상기 첫번째 화소열에 배치된 서브 화소들 중 짝수번째 화소행에 배치된 서브 화소들과 연결되는 것을 특징으로 하는 표시 장치. - 제1 항에 있어서,
두번째 열의 데이터 라인은, 두번째 화소열에 배치된 서브 화소들 전부와 연결되고,
네번째 열의 데이터 라인은, 네번째 화소열에 배치된 서브 화소들 전부와 연결되는 표시 장치. - 제2 항에 있어서,
상기 세번째 열의 데이터 라인은, 상기 세번째 화소열에 배치된 서브 화소들 중 홀수번째 화소행에 배치된 서브 화소들과 연결되고, 다섯번째 화소열에 배치된 서브 화소들 중 짝수번째 화소행에 배치된 서브 화소들과 연결되는 표시 장치. - 제1 항에 있어서,
상기 데이터 구동부는, 복수의 소스 채널들을 포함하고, 소스 채널들 각각은 한가지 색상의 데이터를 상기 데이터 라인에 제공하는 표시 장치. - 제4 항에 있어서,
상기 소스 채널들 중 제1 데이터 라인에 연결되는 제1 소스 채널은 제1 색의 데이터 신호를 제공하고, 제2 데이터 라인에 연결되는 제2 소스 채널은 제2 색의 데이터 신호를 제공하고, 제3 데이터 라인에 연결되는 제3 소스 채널은 제3 색의 데이터 신호를 제공하고, 제4 데이터 라인에 연결되는 제4 소스 채널은 상기 제2 색의 데이터 신호를 제공하는 표시 장치. - 제5 항에 있어서,
상기 데이터 구동부는, 상기 더미 데이터 라인에 연결되는 더미 소스 채널을 더 포함하되,
상기 더미 소스 채널은 상기 제3 색의 데이터 신호를 제공하는 표시 장치. - 제5 항에 있어서,
상기 제1 색은 적색이고, 상기 제2 색은 녹색이고, 상기 제3 색은 청색이고,
상기 서브 화소들은 연결된 상기 데이터 라인으로부터 공급되는 데이터 신호에 대응되는 색상의 발광 소자를 포함하는 표시 장치. - 제5 항에 있어서,
상기 제1 색은 청색이고, 상기 제2 색은 녹색이고, 상기 제3 색은 적색이고,
상기 서브 화소들은 연결된 상기 데이터 라인으로부터 공급되는 데이터 신호에 대응되는 색상의 발광 소자를 포함하는 표시 장치. - 제6 항에 있어서,
상기 더미 소스 채널로부터 제공되는 상기 제3 색의 데이터 신호는, 홀수번째 화소행에 대응하는 데이터가 0 계조에 대응하는 전압 레벨을 가지는 표시 장치. - 제6 항에 있어서,
상기 더미 소스 채널로부터 제공되는 상기 제3 색의 데이터 신호는, 홀수번째 화소행에 대응하는 데이터가 나타내는 전압 레벨과, 짝수번째 화소행에 대응하는 데이터가 나타내는 전압 레벨이 동일한 표시 장치. - 제6 항에 있어서,
상기 더미 소스 채널로부터 제공되는 상기 제3 색의 데이터 신호는, 홀수번째 화소행에 대응하는 데이터가 나타내는 전압 레벨은 인접한 짝수번째 화소행들이 나타내는 전압 레벨들의 중간값인 표시 장치. - 제3 항에 있어서,
상기 서브 화소들 각각은,
발광 소자;
제1 구동 전원 라인과 연결되는 제2 노드에 연결되는 제1 전극과 제3 노드에 연결되는 제2 전극을 포함하는 제1 트랜지스터;
상기 데이터 라인에 연결되는 제1 전극과 상기 제2 노드에 연결되는 제2 전극을 포함하는 제2 트랜지스터;
상기 발광 소자의 제1 전극에 연결되는 제1 전극과 초기화 전압을 공급하는 전원선에 연결되는 제2 전극을 포함하는 제3 트랜지스터;
상기 제1 트랜지스터의 게이트 전극에 연결되는 제1 노드와 상기 전원선과 연결되는 제2 전극을 포함하는 제4 트랜지스터;
상기 제1 구동 전원 라인에 연결되는 제1 전극과 상기 제2 노드에 연결되는 제2 전극을 포함하는 제5 트랜지스터;
상기 제3 노드에 연결되는 제1 전극과 상기 발광 소자의 제1 전극에 연결되는 제2 전극을 포함하는 제6 트랜지스터; 및
상기 제1 노드에 연결되는 제1 전극과 상기 제3 노드에 연결되는 제2 전극을 포함하는 제7 트랜지스터를 포함하는 표시 장치. - 제12 항에 있어서,
상기 제1 구동 전원 라인과 상기 제1 노드 사이에 배치되는 저장 커패시터를 더 포함하는 표시 장치. - 제12 항에 있어서,
상기 세번째 화소열의 짝수번째 화소행에 배치된 서브 화소들 각각에 포함된 제2 트랜지스터는 제1 컨택홀을 통해 상기 첫번째 열의 데이터 라인과 연결되고,
상기 다섯번째 화소열의 짝수번째 화소행에 배치된 서브 화소들 각각에 포함된 제2 트랜지스터는 제2 컨택홀을 통해 상기 세번째 열의 데이터 라인과 연결되는 표시 장치. - 제14 항에 있어서,
상기 첫번째 화소열의 짝수번째 화소행에 배치된 서브 화소들 각각에 포함된 제2 트랜지스터는 제3 컨택홀을 통해 상기 더미 데이터 라인과 연결되는 표시 장치. - 제1 화소행 및 제1 화소열에 배치되고, 제1 색을 표시하는 제11 서브 화소;
상기 제1 화소행 및 제2 화소열에 배치되고, 제2 색을 표시하는 제12 서브 화소;
상기 제1 화소행 및 제3 화소열에 배치되고, 제3 색을 표시하는 제13 서브 화소;
상기 제1 화소행 및 제4 화소열에 배치되고, 상기 제2 색을 표시하는 제14 서브 화소;
제2 화소행 및 상기 제1 화소열에 배치되고, 상기 제3 색을 표시하는 제21 서브 화소;
상기 제2 화소행 및 상기 제2 화소열에 배치되고, 상기 제2 색을 표시하는 제22 서브 화소;
상기 제2 화소행 및 상기 제3 화소열에 배치되고, 상기 제1 색을 표시하는 제23 서브 화소;
상기 제2 화소행 및 상기 제4 화소열에 배치되고, 상기 제2 색을 표시하는 제24 서브 화소; 및
상기 제2 화소행 및 제5 화소열에 배치되고, 상기 제3 색을 표시하는 제25 서브 화소;를 포함하되,
상기 제11 서브 화소 및 상기 제23 서브 화소는 상기 제1 색의 데이터 신호를 제공하는 제1 데이터 라인에 연결되고,
상기 제12 서브 화소 및 상기 제22 서브 화소는 상기 제2 색의 데이터 신호를 제공하는 제2 데이터 라인에 연결되고,
상기 제13 서브 화소 및 상기 제25 서브 화소는 상기 제3 색의 데이터 신호를 제공하는 제3 데이터 라인에 연결되고,
상기 제14 서브 화소 및 상기 제24 서브 화소는 상기 제2 색의 데이터 신호를 제공하는 제4 데이터 라인에 연결되고,
상기 제21 서브 화소는, 상기 제3 색의 데이터를 제공하는 더미 데이터 라인에 연결되는 표시 장치. - 제16 항에 있어서,
상기 제1 데이터 라인에 상기 제1 색의 데이터 신호를 공급하고, 상기 제2 및 제4 데이터 라인에 상기 제2 색의 데이터 신호를 공급하고, 상기 제3 데이터 라인에 상기 제3 색의 데이터 신호를 공급하는 데이터 구동부를 포함하는 표시 장치. - 제17 항에 있어서,
상기 데이터 구동부는, 상기 더미 데이터 라인에 연결되는 더미 소스 채널을 포함하되,
상기 더미 소스 채널은 상기 제3 색의 데이터 신호를 제공하는 표시 장치. - 제18 항에 있어서,
상기 제1 색은 적색이고, 상기 제2 색은 녹색이고, 상기 제3 색은 청색인 표시 장치. - 제18 항에 있어서,
상기 더미 소스 채널로부터 제공되는 상기 제3 색의 데이터 신호는, 홀수번째 화소행에 대응하는 데이터가 나타내는 전압 레벨과, 짝수번째 화소행에 대응하는 데이터가 나타내는 전압 레벨이 동일한 표시 장치.
Priority Applications (4)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020210082664A KR20230000531A (ko) | 2021-06-24 | 2021-06-24 | 표시 장치 |
US17/840,543 US11798478B2 (en) | 2021-06-24 | 2022-06-14 | Display device |
CN202210671940.8A CN115602111A (zh) | 2021-06-24 | 2022-06-15 | 显示装置 |
US18/382,068 US20240054957A1 (en) | 2021-06-24 | 2023-10-20 | Display device |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020210082664A KR20230000531A (ko) | 2021-06-24 | 2021-06-24 | 표시 장치 |
Publications (1)
Publication Number | Publication Date |
---|---|
KR20230000531A true KR20230000531A (ko) | 2023-01-03 |
Family
ID=84542404
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020210082664A KR20230000531A (ko) | 2021-06-24 | 2021-06-24 | 표시 장치 |
Country Status (3)
Country | Link |
---|---|
US (2) | US11798478B2 (ko) |
KR (1) | KR20230000531A (ko) |
CN (1) | CN115602111A (ko) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US12112690B2 (en) | 2022-10-20 | 2024-10-08 | Samsung Display Co., Ltd. | Data driver connected to data lines through fan out lines disposed in display area, display device including data driver, and electronic device including data driver |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20230080759A (ko) * | 2021-11-30 | 2023-06-07 | 엘지디스플레이 주식회사 | 표시 장치 및 표시 패널 |
Family Cites Families (16)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS57188177A (en) | 1981-05-15 | 1982-11-19 | Fuji Xerox Co Ltd | Picture signal processing device |
JP3636192B2 (ja) | 1998-10-07 | 2005-04-06 | セイコーエプソン株式会社 | 液晶装置及び電子機器 |
TW554225B (en) | 1998-10-07 | 2003-09-21 | Seiko Epson Corp | Liquid crystal apparatus and electronic machine |
KR20120048889A (ko) * | 2010-11-08 | 2012-05-16 | 삼성모바일디스플레이주식회사 | 표시 장치 및 그의 구동 방법 |
WO2013103017A1 (ja) * | 2012-01-06 | 2013-07-11 | Ykk株式会社 | ボタン取付装置及びボタン取付方法 |
KR102023184B1 (ko) * | 2013-02-20 | 2019-09-20 | 삼성디스플레이 주식회사 | 표시장치, 데이터 처리장치 및 그 방법 |
TWI537928B (zh) * | 2014-01-27 | 2016-06-11 | 友達光電股份有限公司 | 顯示面板及其驅動方法 |
TWI539203B (zh) * | 2014-12-29 | 2016-06-21 | 聯詠科技股份有限公司 | 顯示面板 |
KR102482846B1 (ko) | 2015-09-10 | 2023-01-02 | 삼성디스플레이 주식회사 | 표시장치 |
KR20180072303A (ko) | 2016-12-21 | 2018-06-29 | 엘지디스플레이 주식회사 | 유기 발광 다이오드 표시 장치 |
CN109427278B (zh) | 2017-08-31 | 2020-07-03 | 昆山国显光电有限公司 | 显示面板及显示装置 |
CN110231892B (zh) * | 2018-03-05 | 2022-05-31 | 瀚宇彩晶股份有限公司 | 触控显示装置 |
KR102394683B1 (ko) * | 2018-03-06 | 2022-05-09 | 삼성디스플레이 주식회사 | 펜타일 픽셀 구조를 가지는 유기 발광 표시 장치의 표시 패널 |
CN110473487B (zh) * | 2018-05-11 | 2022-10-25 | 鸿富锦精密工业(深圳)有限公司 | 显示装置及显示装置的驱动方法 |
KR102482983B1 (ko) | 2018-08-02 | 2022-12-30 | 삼성디스플레이 주식회사 | 표시 패널 및 표시 장치 |
WO2022082773A1 (zh) * | 2020-10-23 | 2022-04-28 | 京东方科技集团股份有限公司 | 一种显示面板及显示装置 |
-
2021
- 2021-06-24 KR KR1020210082664A patent/KR20230000531A/ko active Search and Examination
-
2022
- 2022-06-14 US US17/840,543 patent/US11798478B2/en active Active
- 2022-06-15 CN CN202210671940.8A patent/CN115602111A/zh active Pending
-
2023
- 2023-10-20 US US18/382,068 patent/US20240054957A1/en active Pending
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US12112690B2 (en) | 2022-10-20 | 2024-10-08 | Samsung Display Co., Ltd. | Data driver connected to data lines through fan out lines disposed in display area, display device including data driver, and electronic device including data driver |
Also Published As
Publication number | Publication date |
---|---|
CN115602111A (zh) | 2023-01-13 |
US20240054957A1 (en) | 2024-02-15 |
US11798478B2 (en) | 2023-10-24 |
US20220415258A1 (en) | 2022-12-29 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR101451589B1 (ko) | 영상 표시장치와 그 구동방법 | |
CN111326100B (zh) | 电致发光显示装置 | |
US10255871B2 (en) | Display device including a MUX to vary voltage levels of a switching circuit used to drive a display panel | |
KR20210083644A (ko) | 유기발광 표시장치 및 그 구동방법 | |
KR20200057204A (ko) | 데이터 구동 회로, 디스플레이 패널 및 디스플레이 장치 | |
GB2510481A (en) | OLED display device and method for driving the same to compensate for characteristic differences of driving TFTs | |
KR20150002323A (ko) | 유기 발광 다이오드 표시장치와 그 구동방법 | |
KR20230000531A (ko) | 표시 장치 | |
CN111223889A (zh) | 显示面板和显示装置 | |
KR20190009856A (ko) | 표시장치 | |
KR20150037438A (ko) | 유기 발광 다이오드 표시장치와 그 구동방법 | |
KR102028996B1 (ko) | 유기 발광 다이오드 표시장치와 그 구동방법 | |
KR20140137293A (ko) | 화소 회로 및 그 구동 방법 | |
US20190043410A1 (en) | System and method for display power reduction | |
US11741896B2 (en) | Pixel driving circuit, display apparatus, and pixel driving method | |
KR102679100B1 (ko) | 디스플레이 장치, 데이터 구동 회로 및 구동 방법 | |
KR102612739B1 (ko) | 표시장치 및 이의 구동방법 | |
KR20150073482A (ko) | 영상 표시장치의 구동장치와 그 구동방법 | |
KR20210049618A (ko) | 스캔 구동부 및 이를 포함하는 표시장치 | |
KR102351337B1 (ko) | Oled 표시 장치 | |
KR102444313B1 (ko) | 유기 발광 표시 장치 | |
KR20210045034A (ko) | 표시장치, 표시패널 및 게이트 구동 회로 | |
KR20200041080A (ko) | 게이트 구동 회로, 디스플레이 패널 및 디스플레이 장치 | |
KR20190136396A (ko) | 표시 장치 | |
KR20150077897A (ko) | 유기 발광 다이오드 표시장치와 그 구동방법 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination |