KR20220119763A - 비디오 코딩에서의 시그널링 제약들 및 시퀀스 파라미터 세트 공유 - Google Patents

비디오 코딩에서의 시그널링 제약들 및 시퀀스 파라미터 세트 공유 Download PDF

Info

Publication number
KR20220119763A
KR20220119763A KR1020227028379A KR20227028379A KR20220119763A KR 20220119763 A KR20220119763 A KR 20220119763A KR 1020227028379 A KR1020227028379 A KR 1020227028379A KR 20227028379 A KR20227028379 A KR 20227028379A KR 20220119763 A KR20220119763 A KR 20220119763A
Authority
KR
South Korea
Prior art keywords
picture
syntax element
video
coding
video data
Prior art date
Application number
KR1020227028379A
Other languages
English (en)
Inventor
바딤 세레긴
무하메드 제이드 코반
Original Assignee
퀄컴 인코포레이티드
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 퀄컴 인코포레이티드 filed Critical 퀄컴 인코포레이티드
Publication of KR20220119763A publication Critical patent/KR20220119763A/ko

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N19/00Methods or arrangements for coding, decoding, compressing or decompressing digital video signals
    • H04N19/30Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using hierarchical techniques, e.g. scalability
    • H04N19/31Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using hierarchical techniques, e.g. scalability in the temporal domain
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N19/00Methods or arrangements for coding, decoding, compressing or decompressing digital video signals
    • H04N19/10Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using adaptive coding
    • H04N19/134Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using adaptive coding characterised by the element, parameter or criterion affecting or controlling the adaptive coding
    • H04N19/157Assigned coding mode, i.e. the coding mode being predefined or preselected to be further used for selection of another element or parameter
    • H04N19/159Prediction type, e.g. intra-frame, inter-frame or bidirectional frame prediction
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N19/00Methods or arrangements for coding, decoding, compressing or decompressing digital video signals
    • H04N19/10Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using adaptive coding
    • H04N19/169Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using adaptive coding characterised by the coding unit, i.e. the structural portion or semantic portion of the video signal being the object or the subject of the adaptive coding
    • H04N19/17Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using adaptive coding characterised by the coding unit, i.e. the structural portion or semantic portion of the video signal being the object or the subject of the adaptive coding the unit being an image region, e.g. an object
    • H04N19/174Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using adaptive coding characterised by the coding unit, i.e. the structural portion or semantic portion of the video signal being the object or the subject of the adaptive coding the unit being an image region, e.g. an object the region being a slice, e.g. a line of blocks or a group of blocks
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N19/00Methods or arrangements for coding, decoding, compressing or decompressing digital video signals
    • H04N19/30Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using hierarchical techniques, e.g. scalability
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N19/00Methods or arrangements for coding, decoding, compressing or decompressing digital video signals
    • H04N19/46Embedding additional information in the video signal during the compression process
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N19/00Methods or arrangements for coding, decoding, compressing or decompressing digital video signals
    • H04N19/70Methods or arrangements for coding, decoding, compressing or decompressing digital video signals characterised by syntax aspects related to video coding, e.g. related to compression standards

Abstract

예시의 디바이스는 비디오 데이터를 저장하도록 구성된 메모리 및 회로부에서 구현되고 메모리에 통신가능하게 커플링된 하나 이상의 프로세서를 포함한다. 하나 이상의 프로세서는 비디오 데이터의 픽처가 인트라 랜덤 액세스 픽처 (IRAP) 인지 여부를 결정하고 픽처의 모든 계층들이 독립적인지 여부를 결정하도록 구성된다. 픽처가 IRAP 이고 픽처의 모든 계층들이 독립적인 것에 기초하여, 하나 이상의 프로세서는 인터 슬라이스가 픽처에서 허용되지 않음을 표시하는 제 1 신택스 엘리먼트의 값을 결정하고 인터 슬라이스 예측을 사용하지 않으면서 픽처를 코딩하도록 구성된다.

Description

비디오 코딩에서의 시그널링 제약들 및 시퀀스 파라미터 세트 공유
본 출원은 2021 년 2 월 23 일 출원된 미국 출원 제 17/182,583 호, 및 2020 년 2 월 24 일 출원된 미국 가출원 제 62/980,873 호에 대한 우선권을 주장하며, 이 출원들 각각의 전체 내용들은 본 명세서에 참조로 통합된다. 2021 년 2 월 23 일 출원된 미국 출원 제 17/182,583 호는 2020 년 2 월 24 일 출원된 미국 가출원 제 62/980,873 호의 이익을 주장한다.
기술분야
본 개시는 비디오 인코딩 및 비디오 디코딩에 관한 것이다.
디지털 비디오 능력들은 디지털 텔레비전들, 디지털 다이렉트 브로드캐스트 시스템들, 무선 브로드캐스트 시스템들, 개인용 디지털 보조기 (PDA) 들, 랩탑 또는 데스크탑 컴퓨터들, 태블릿 컴퓨터들, e-북 리더들, 디지털 카메라들, 디지털 레코딩 디바이스들, 디지털 미디어 플레이어들, 비디오 게이밍 디바이스들, 비디오 게임 콘솔들, 셀룰러 또는 위성 무선 전화기들, 이른바 "스마트 폰들", 비디오 델레컨퍼런싱 디바이스들, 비디오 스트리밍 디바이스들 등을 포함한, 광범위한 디바이스들에 통합될 수 있다. 디지털 비디오 디바이스들은 MPEG-2, MPEG-4, ITU-T H.263, ITU-T H.264/MPEG-4, 파트 10, 어드밴스드 비디오 코딩 (AVC), ITU-T H.265/고효율 비디오 코딩 (HEVC) 표준에 의해 정의된 표준들, 및 그러한 표준들의 확장들에서 설명된 기법들과 같은 비디오 코딩 기법들을 구현한다. 비디오 디바이스들은 그러한 비디오 코딩 기법들을 구현함으로써 디지털 비디오 정보를 더 효율적으로 송신, 수신, 인코딩, 디코딩, 및/또는 저장할 수도 있다.
비디오 코딩 기법들은 비디오 시퀀스들에 내재된 리던던시를 감소 또는 제거하기 위해 공간적 (인트라-픽처) 예측 및/또는 시간적 (인터-픽처) 예측을 포함한다. 블록 기반 비디오 코딩에 대해, 비디오 슬라이스 (즉, 비디오 픽처 또는 비디오 픽처의 일부) 는 비디오 블록들로 파티셔닝될 수도 있으며, 이 비디오 블록들은 또한 코딩 트리 유닛들 (CTU들), 코딩 유닛들 (CU들) 및/또는 코딩 노드들로서 지칭될 수도 있다. 픽처의 인트라-코딩된 (I) 슬라이스에서의 비디오 블록들은 동일한 픽처에 있어서 이웃하는 블록들에서의 참조 샘플들에 대한 공간적 예측을 사용하여 인코딩된다. 픽처의 인터-코딩된 (P 또는 B) 슬라이스에서의 비디오 블록들은 동일한 픽처에 있어서 이웃하는 블록들에서의 참조 샘플들에 대한 공간적 예측 또는 다른 참조 픽처들에서의 참조 샘플들에 대한 시간적 예측을 이용할 수도 있다. 픽처들은 프레임들로 지칭될 수도 있고, 참조 픽처들은 참조 프레임들로 지칭될 수도 있다.
일반적으로, 본 개시는 비디오 코딩에서 시그널링을 위한, 특히 비디오 코딩에서 불필요한 신택스 엘리먼트들을 시그널링하지 않음으로써 및/또는 시퀀스 파라미터 세트 (SPS) 공유를 통해 시그널링 대역폭을 감소시키는 것을 포함한, 시그널링 대역폭을 감소시키기 위한 기법들을 설명한다.
일 예에서, 방법은 비디오 데이터의 픽처가 인트라 랜덤 액세스 픽처 (IRAP) 인지 여부를 결정하는 단계, 픽처의 모든 계층들이 독립적인지 여부를 결정하는 단계, 픽처가 IRAP 이고 픽처의 모든 계층들이 독립적인 것에 기초하여, 인터 슬라이스가 픽처에서 허용되지 않음을 표시하는 제 1 신택스 엘리먼트의 값을 결정하는 단계, 및 인터 슬라이스 예측을 사용하지 않으면서 픽처를 코딩하는 단계를 포함한다. 본 명세서에서 사용된 바와 같이, 인터 슬라이스 예측은 비디오 데이터의 다른 슬라이스를 사용하는 비디오 데이터의 일 슬라이스의 예측이다.
다른 예에서, 디바이스는 비디오 데이터를 저장하도록 구성된 메모리; 및 회로부에서 구현되고 메모리에 통신가능하게 커플링된 하나 이상의 프로세서를 포함하고, 하나 이상의 프로세서는, 비디오 데이터의 픽처가 인트라 랜덤 액세스 픽처 (IRAP) 인지 여부를 결정하고; 픽처의 모든 계층들이 독립적인지 여부를 결정하고; 픽처가 IRAP 이고 픽처의 모든 계층들이 독립적인 것에 기초하여, 인터 슬라이스가 픽처에서 허용되지 않음을 표시하는 제 1 신택스 엘리먼트의 값을 결정하며; 그리고 인터 슬라이스 예측을 사용하지 않으면서 픽처를 코딩하도록 구성된다.
다른 예에서, 컴퓨터 판독가능 저장 매체는 명령들로 인코딩되며, 명령들은, 실행될 때, 하나 이상의 프로세서로 하여금, 비디오 데이터의 픽처가 인트라 랜덤 액세스 픽처 (IRAP) 인지 여부를 결정하게 하고, 픽처의 모든 계층들이 독립적인지 여부를 결정하게 하고, 픽처가 IRAP 이고 픽처의 모든 계층들이 독립적인 것에 기초하여, 인터 슬라이스가 픽처에서 허용되지 않음을 표시하는 제 1 신택스 엘리먼트의 값을 결정하게 하며, 그리고 인터 슬라이스 예측을 사용하지 않으면서 픽처를 코딩하게 한다.
다른 예에서, 디바이스는 비디오 데이터의 픽처가 인트라 랜덤 액세스 픽처 (IRAP) 인지 여부를 결정하는 수단, 픽처의 모든 계층들이 독립적인지 여부를 결정하는 수단, 픽처가 IRAP 이고 픽처의 모든 계층들이 독립적인 것에 기초하여, 인터 슬라이스가 픽처에서 허용되지 않음을 표시하는 제 1 신택스 엘리먼트의 값을 결정하는 수단, 및 인터 슬라이스 예측을 사용하지 않으면서 픽처를 코딩하는 수단을 포함한다. 본 개시의 임의의 방법을 수행하기 위한 적어도 하나의 수단.
하나 이상의 예의 상세들이 첨부 도면들 및 하기의 설명에서 제시된다. 다른 특징들, 목적들 및 이점들은 설명 및 도면들, 그리고 청구항들로부터 명백해질 것이다.
도 1 은 본 개시의 기법들을 수행할 수도 있는 예시의 비디오 인코딩 및 디코딩 시스템을 도시하는 블록 다이어그램이다.
도 2a 및 도 2b 는 예시의 쿼드트리 이진 트리 (QTBT) 구조 및 대응하는 코딩 트리 유닛 (CTU) 을 도시하는 개념적 다이어그램들이다.
도 3 은 본 개시의 기법들을 수행할 수도 있는 예시의 비디오 인코더를 도시하는 블록 다이어그램이다.
도 4 는 본 개시의 기법들을 수행할 수도 있는 예시의 비디오 디코더를 도시하는 블록 다이어그램이다.
도 5 는 본 개시의 예시의 시그널링 기법들을 도시하는 플로우챠트이다.
도 6 은 비디오 인코딩의 예를 도시하는 플로우챠트이다.
도 7 은 비디오 디코딩의 예를 도시하는 플로우챠트이다.
VVC Draft 8 과 같은 일부 드래프트 비디오 표준들에서, 비디오 데이터의 계층이 독립 계층일 때 (예를 들어, 그 계층이 인터 예측되지 않을 때), 네트워크 추상 계층 (NAL) 유닛 타입이 순시 디코더 리프레시 (IDR) 또는 클리어 랜덤 액세스 (CRA) 이면, 슬라이스 타입은 I-슬라이스일 것이라는 제약이 있다. 그러나, 상호-관련된 신택스 엘리먼트들의 존재, 또는 다시 말하면, 슬라이스 타입이 P-슬라이스인지 또는 B-슬라이스인지 여부를 표시하는, 픽처 헤더 ph_inter_slice_allowed_flag 에 플래그가 있다. 이 픽처 헤더 플래그는 NAL 유닛 타입들이 독립 계층에 대한 픽처에서의 IDR 또는 CRA 인 경우들에 대한 제약이 아니다. 따라서, 불필요한 신택스 엘리먼트들이 인코딩, 시그널링 및 파싱되어, 시그널링 오버헤드를 낭비할 수도 있다. 본 개시의 기법들에 따르면, 픽처가 IDR 픽처 또는 CRA 픽처이면, ph_inter_slice_allowed_flag 가 독립 계층들에 대해 0 과 동일할 수도 있다는 제약이 부가될 수도 있다. 이러한 방식으로, 비디오 인코더는 픽처가 IDR 픽처 또는 CRA 픽처이고 모든 계층들이 독립적일 때 ph_inter_slice_allowed_flag 를 시그널링하는 것을 억제할 수도 있고, 비디오 디코더는 ph_inter_slice_allowed_flag 의 값을 0 인 것으로 추론할 수도 있다.
부가적으로, 일부 드래프트 비디오 표준들에서, 구현될 때, 다른 신택스 엘리먼트의 값에 기초하여 신택스 엘리먼트의 값을 제어하는 제약들이 존재한다. 예를 들어, VVC Draft 8 에서, 신택스 엘리먼트 inter_layer_ref_pics_present_flag 의 시맨틱스는, "vps_independent_layer_flag[ GeneralLayerIdx[ nuh_layer_id ] 가 1 과 동일할 때, inter_layer_ref_pics_present_flag 의 값은 0 과 동일할 것" 이라는 제약을 포함한다. 이것은 VVC Draft 8 을 구현하는 비디오 인코더가 계층에 대한 인터-계층 예측을 사용하지 않으면 (예를 들어, 계층이 독립적이면), 이러한 계층의 시퀀스 파라미터 세트 (SPS) 는 0 과 동일한 inter_layer_ref_pics_present_flag 를 갖는다는 것을 의미한다. 이 제약은 비디오 인코더 및 비디오 디코더가 독립 및 종속 계층들 사이에서 SPS 를 공유하는 것을 방지한다. 이러한 제약 하에서, 예를 들어 독립 계층 및 종속 계층 (예를 들어, 예측을 위해 다른 계층에 종속적인 계층) 이 존재하면, 비디오 인코더 (200) 는, 2 개의 SPS 사이에서 유일한 차이가 inter_layer_ref_pics_present_flag 의 값이더라도, 각각의 계층에 대해 하나씩, 2 개의 SPS 를 시그널링한다. VVC Draft 8 에 따르면, 시퀀스에서 시그널링될 수도 있는 SPS들의 총 수는 16 으로 제한된다. 따라서, 이러한 경우 (VVC Draft 8 의 경우에서와 같이) 에서 SPS들의 공유를 허용하지 않는 것은 시퀀스로 코딩될 수 있는 계층들의 수의 감소, 뿐만 아니라 시그널링 대역폭의 증가로 이어질 수도 있다.
본 개시의 기법들에 따라, 비디오 인코더 또는 비디오 디코더는 동일한 참조 픽처 구조들을 갖는 독립 및 종속 계층들에 대한 공유된 SPS 를 각각 시그널링하거나 파싱할 수도 있지만, 종속 계층들에 대한 인터-계층 참조 픽처들만을 부가할 수도 있다. 이 기법의 이점은, SPS 및 참조 픽처 구조들 (예를 들어, ref_pic_list_struct) 이 독립 및 종속 계층들에 걸쳐 공유될 수도 있어서, 시그널링에서의 오버헤드를 낮추고, 또한 더 많은 수의 계층들을 코딩하는 능력으로 이어질 수도 있다는 것이다.
도 1 은 본 개시의 기법들을 수행할 수도 있는 비디오 인코딩 및 디코딩 시스템 (100) 의 예를 도시하는 블록 다이어그램이다. 본 개시의 기법들은 일반적으로 비디오 데이터를 코딩 (인코딩 및/또는 디코딩) 하는 것에 관련된다. 일반적으로, 비디오 데이터는 비디오를 프로세싱하기 위한 임의의 데이터를 포함한다. 따라서, 비디오 데이터는 원시, 인코딩되지 않은 비디오, 인코딩된 비디오, 디코딩된 (예를 들어, 복원된) 비디오, 및 비디오 메타데이터, 예컨대 시그널링 데이터를 포함할 수도 있다.
도 1 에 나타낸 바와 같이, 시스템 (100) 은 이 예에서 목적지 디바이스 (116) 에 의해 디코딩 및 디스플레이될 인코딩된 비디오 데이터를 제공하는 소스 디바이스 (102) 를 포함한다. 특히, 소스 디바이스 (102) 는 컴퓨터 판독가능 매체 (110) 를 통해 목적지 디바이스 (116) 에 비디오 데이터를 제공한다. 소스 디바이스 (102) 및 목적지 디바이스 (116) 는 데스크탑 컴퓨터들, 노트북 (즉, 랩톱) 컴퓨터들, 태블릿 컴퓨터들, 셋톱 박스들, 브로드캐스트 수신기 디바이스들, 전화기 핸드셋 (모바일 디바이스들), 예컨대 스마트폰들, 텔레비전들, 카메라들, 디스플레이 디바이스들, 디지털 미디어 플레이어들, 비디오 게이밍 콘솔들, 비디오 스트리밍 디바이스 등을 포함한, 광범위한 디바이스들 중 임의의 것을 포함할 수도 있다. 일부 경우들에서, 소스 디바이스 (102) 및 목적지 디바이스 (116) 는 무선 통신을 위해 장비될 수도 있고, 따라서 무선 통신 디바이스들로서 지칭될 수도 있다.
도 1 의 예에서, 소스 디바이스 (102) 는 비디오 소스 (104), 메모리 (106), 비디오 인코더 (200) 및 출력 인터페이스 (108) 를 포함한다. 목적지 디바이스 (116) 는 입력 인터페이스 (122), 비디오 디코더 (300), 메모리 (120), 및 디스플레이 디바이스 (118) 를 포함한다. 본 개시에 따라, 소스 디바이스 (102) 의 비디오 인코더 (200) 및 목적지 디바이스 (116) 의 비디오 디코더 (300) 는 비디오 코딩에서 SPS 공유를 위한 기법들을 적용하도록 구성될 수도 있다. 따라서, 소스 디바이스 (102) 는 비디오 인코딩 디바이스의 예를 나타내는 한편, 목적지 디바이스 (116) 는 비디오 디코딩 디바이스의 예를 나타낸다. 다른 예들에서, 소스 디바이스 및 목적지 디바이스는 다른 컴포넌트들 또는 배열들을 포함할 수도 있다. 예를 들어, 소스 디바이스 (102) 는 외부 카메라와 같은 외부 비디오 소스로부터 비디오 데이터를 수신할 수도 있다. 마찬가지로, 목적지 디바이스 (116) 는 통합된 디스플레이 디바이스를 포함하기 보다는, 외부 디스플레이 디바이스와 인터페이스할 수도 있다.
도 1 에 나타낸 시스템 (100) 은 단지 하나의 예일 뿐이다. 일반적으로, 임의의 디지털 비디오 인코딩 및/또는 디코딩 디바이스는 SPS 공유를 위한 기법들을 수행할 수도 있다. 소스 디바이스 (102) 및 목적지 디바이스 (116) 는 소스 디바이스 (102) 가 목적지 디바이스 (116) 로의 송신을 위한 코딩된 비디오 데이터를 생성하는 이러한 코딩 디바이스들의 예들일 뿐이다. 본 개시는 데이터의 코딩 (인코딩 및/또는 디코딩) 을 수행하는 디바이스로서 "코딩" 디바이스를 언급한다. 따라서, 비디오 인코더 (200) 및 비디오 디코더 (300) 는 코딩 디바이스, 특히 각각 비디오 인코더 및 비디오 디코더의 예들을 나타낸다. 일부 예들에서, 소스 디바이스 (102) 및 목적지 디바이스 (116) 는 소스 디바이스 (102) 및 목적지 디바이스 (116) 의 각각이 비디오 인코딩 및 디코딩 컴포넌트들을 포함하도록 실질적으로 대칭 방식으로 동작할 수도 있다. 이로써, 시스템 (100) 은 예를 들어, 비디오 스트리밍, 비디오 플레이백, 비디오 브로드캐스팅 또는 비디오 텔레포니를 위해, 소스 디바이스 (102) 와 목적지 디바이스 (116) 사이의 일방향 또는 양방향 비디오 송신을 지원할 수도 있다.
일반적으로, 비디오 소스 (104) 는 비디오 데이터 (즉, 원시, 인코딩되지 않은 비디오 데이터) 의 소스를 나타내며 픽처들에 대한 데이터를 인코딩하는 비디오 인코더 (200) 에 비디오 데이터의 순차적인 일련의 픽처들 (또한 "프레임들" 로서 지칭됨) 을 제공한다. 소스 디바이스 (102) 의 비디오 소스 (104) 는 비디오 카메라와 같은 비디오 캡처 디바이스, 이전에 캡처된 원시 비디오를 포함하는 비디오 아카이브, 및/또는 비디오 콘텐츠 제공자로부터 비디오를 수신하기 위한 비디오 피드 인터페이스를 포함할 수도 있다. 추가적인 대안으로서, 비디오 소스 (104) 는 컴퓨터 그래픽스 기반 데이터를 소스 비디오로서, 또는 라이브 비디오, 아카이브된 비디오, 및 컴퓨터 생성된 비디오의 조합으로서 생성할 수도 있다. 각각의 경우, 비디오 인코더 (200) 는 캡처되거나, 사전-캡처되거나, 또는 컴퓨터 생성된 비디오 데이터를 인코딩한다. 비디오 인코더 (200) 는 수신된 순서 (때때로 "디스플레이 순서"로 지칭됨) 로부터 픽처들을 코딩을 위한 코딩 순서로 재배열할 수도 있다. 비디오 인코더 (200) 는 인코딩된 비디오 데이터를 포함하는 비트스트림을 생성할 수도 있다. 소스 디바이스 (102) 는 그 후 예를 들어, 목적지 디바이스 (116) 의 입력 인터페이스 (122) 에 의한 수신 및/또는 취출을 위해 컴퓨터 판독가능 매체 (110) 상으로 출력 인터페이스 (108) 를 통해 인코딩된 비디오 데이터를 출력할 수도 있다.
소스 디바이스 (102) 의 메모리 (106) 및 목적지 디바이스 (116) 의 메모리 (120) 는 범용 메모리들을 나타낸다. 일부 예들에서, 메모리들 (106, 120) 은 원시 비디오 데이터, 예를 들어 비디오 소스 (104) 로부터의 원시 비디오, 및 비디오 디코더 (300) 로부터의 원시, 디코딩된 비디오 데이터를 저장할 수도 있다. 부가적으로 또는 대안으로, 메모리들 (106, 120) 은 예를 들어, 비디오 인코더 (200) 및 비디오 디코더 (300) 에 의해 각각 실행가능한 소프트웨어 명령들을 저장할 수도 있다. 이 예에서는 메모리 (106) 및 메모리 (120) 가 비디오 인코더 (200) 및 비디오 디코더 (300) 와 별도로 나타나 있지만, 비디오 인코더 (200) 및 비디오 디코더 (300) 는 또한 기능적으로 유사하거나 동등한 목적을 위한 내부 메모리들을 포함할 수 있음을 이해해야 한다. 또한, 메모리들 (106, 120) 은 예를 들어, 비디오 인코더 (200) 로부터 출력되고 비디오 디코더 (300) 에 입력된 인코딩된 비디오 데이터를 저장할 수도 있다. 일부 예들에서, 메모리들 (106, 120) 의 부분들은 예를 들어, 원시, 디코딩된 및/또는 인코딩된 비디오 데이터를 저장하기 위해 하나 이상의 비디오 버퍼들로서 할당될 수도 있다.
컴퓨터 판독가능 매체 (110) 는 인코딩된 비디오 데이터를 소스 디바이스 (102) 로부터 목적지 디바이스 (116) 로 전송할 수 있는 임의의 타입의 매체 또는 디바이스를 나타낼 수도 있다. 일 예에서, 컴퓨터 판독가능 매체 (110) 는 소스 디바이스 (102) 가 실시간으로, 예를 들어 무선 주파수 네트워크 또는 컴퓨터 기반 네트워크를 통해 직접 목적지 디바이스 (116) 로 인코딩된 비디오 데이터를 송신하는 것을 가능하게 하기 위한 통신 매체를 나타낸다. 출력 인터페이스 (108) 는 인코딩된 비디오 데이터를 포함하는 송신 신호를 변조할 수도 있고, 입력 인터페이스 (122) 는 무선 통신 프로토콜과 같은 통신 표준에 따라 수신된 송신 신호를 복조할 수도 있다. 통신 매체는 무선 주파수 (RF) 스펙트럼 또는 하나 이상의 물리적 송신 라인과 같은 임의의 무선 또는 유선 통신 매체를 포함할 수도 있다. 통신 매체는 패킷 기반 네트워크, 예컨대 로컬 영역 네트워크, 광역 네트워크, 또는 글로벌 네트워크, 예컨대 인터넷의 부분을 형성할 수도 있다. 통신 매체는 라우터들, 스위치들, 기지국들, 또는 소스 디바이스 (102) 로부터 목적지 디바이스 (116) 로의 통신을 용이하게 하는데 유용할 수도 있는 임의의 다른 장비를 포함할 수도 있다.
일부 예들에서, 소스 디바이스 (102) 는 출력 인터페이스 (108) 로부터 저장 디바이스 (112) 로 인코딩된 데이터를 출력할 수도 있다. 유사하게, 목적지 디바이스 (116) 는 입력 인터페이스 (122) 를 통해 저장 디바이스 (112) 로부터의 인코딩된 데이터에 액세스할 수도 있다. 저장 디바이스 (112) 는 하드 드라이브, 블루레이 디스크들, DVD들, CD-ROM들, 플래시 메모리, 휘발성 또는 비휘발성 메모리, 또는 인코딩된 비디오 데이터를 저장하기 위한 임의의 다른 적합한 디지털 저장 매체와 같은 다양한 분산된 또는 로컬 액세스된 데이터 저장 매체 중 임의의 것을 포함할 수도 있다.
일부 예들에서, 소스 디바이스 (102) 는 소스 디바이스 (102) 에 의해 생성된 인코딩된 비디오 데이터를 저장할 수도 있는 파일 서버 (114) 또는 다른 중간 저장 디바이스에 인코딩된 비디오 데이터를 출력할 수도 있다. 목적지 디바이스 (116) 는 스트리밍 또는 다운로드를 통해 파일 서버 (114) 로부터 저장된 비디오 데이터에 액세스할 수도 있다. 파일 서버 (114) 는 인코딩된 비디오 데이터를 저장하고 그 인코딩된 비디오 데이터를 목적지 디바이스 (116) 로 송신할 수 있는 임의의 타입의 서버 디바이스일 수도 있다. 파일 서버 (114) 는 (예를 들어, 웹 사이트를 위한) 웹 서버, 파일 전송 프로토콜 (FTP) 서버, 콘텐츠 전달 네트워크 디바이스, 또는 NAS (network attached storage) 디바이스를 나타낼 수도 있다. 목적지 디바이스 (116) 는 인터넷 접속을 포함하는, 임의의 표준 데이터 접속을 통해 파일 서버 (114) 로부터 인코딩된 비디오 데이터에 액세스할 수도 있다. 이는 파일 서버 (114) 상에 저장된 인코딩된 비디오 데이터에 액세스하는데 적합한, 무선 채널 (예를 들어, Wi-Fi 접속), 유선 접속 (예를 들어, 디지털 가입자 라인 (DSL), 케이블 모뎀 등), 또는 양자의 조합을 포함할 수도 있다. 파일 서버 (114) 및 입력 인터페이스 (122) 는 스트리밍 송신 프로토콜, 다운로드 송신 프로토콜 또는 이들의 조합에 따라 동작하도록 구성될 수도 있다.
출력 인터페이스 (108) 및 입력 인터페이스 (122) 는 무선 송신기/수신기, 모뎀, 유선 네트워킹 컴포넌트 (예를 들어, 이더넷 카드), 다양한 IEEE 802.11 표준 중 임의의 것에 따라 동작하는 무선 통신 컴포넌트, 또는 다른 물리적 컴포넌트들을 나타낼 수도 있다. 출력 인터페이스 (108) 및 입력 인터페이스 (122) 가 무선 컴포넌트를 포함하는 예들에서, 출력 인터페이스 (108) 및 입력 인터페이스 (122) 는 4G, 4G-LTE (Long-Term Evolution), LTE 어드밴스드, 5G 등과 같은 셀룰러 통신 표준에 따라, 인코딩된 비디오 데이터와 같은 데이터를 전송하도록 구성될 수도 있다. 출력 인터페이스 (108) 가 무선 송신기를 포함하는 일부 예들에서, 출력 인터페이스 (108) 및 입력 인터페이스 (122) 는 IEEE 802.11 사양, IEEE 802.15 사양 (예를 들어, ZigBee™), Bluetooth™ 표준 등과 같은 다른 무선 표준들에 따라, 인코딩된 비디오 데이터와 같은 데이터를 전송하도록 구성될 수도 있다. 일부 예들에서, 소스 디바이스 (102) 및/또는 목적지 디바이스 (116) 는 개개의 시스템-온-칩 (SoC) 디바이스들을 포함할 수도 있다. 예를 들어, 소스 디바이스 (102) 는 비디오 인코더 (200) 및/또는 출력 인터페이스 (108) 에 기인하는 기능성을 수행하기 위한 SoC 디바이스를 포함할 수도 있고, 목적지 디바이스 (116) 는 비디오 디코더 (300) 및/또는 입력 인터페이스 (122) 에 기인하는 기능성을 수행하기 위한 SoC 디바이스를 포함할 수도 있다.
본 개시의 기법들은 오버-디-에어 (over-the-air) 텔레비전 브로드캐스트, 케이블 텔레비전 송신, 위성 텔레비전 송신, 인터넷 스트리밍 비디오 송신, 예컨대 DASH (dynamic adaptive streaming over HTTP), 데이터 저장 매체 상으로 인코딩되는 디지털 비디오, 데이터 저장 매체에 저장된 디지털 비디오의 디코딩, 또는 다른 애플리케이션들 같은 다양한 멀티미디어 애플리케이션들 중 임의의 것을 지원하는 비디오 코딩에 적용될 수도 있다.
목적지 디바이스 (116) 의 입력 인터페이스 (122) 는 컴퓨터 판독가능 매체 (110)(예를 들어, 통신 매체, 저장 디바이스 (112), 파일 서버 (114) 등) 로부터 인코딩된 비디오 비트스트림을 수신한다. 인코딩된 비디오 비트스트림은 비디오 블록들 또는 다른 코딩된 유닛들 (예를 들어, 슬라이스들, 픽처들, 픽처들의 그룹들, 시퀀스들 등) 의 프로세싱 및/또는 특성들을 기술하는 값들을 갖는 신택스 엘리먼트들과 같은, 비디오 디코더 (300) 에 의해 또한 사용되는, 비디오 인코더 (200) 에 의해 정의된 시그널링 정보를 포함할 수도 있다. 디스플레이 디바이스 (118) 는 디코딩된 비디오 데이터의 디코딩된 픽처들을 사용자에게 디스플레이한다. 디스플레이 디바이스 (118) 는 음극선관 (CRT), 액정 디스플레이 (LCD), 플라즈마 디스플레이, 유기 발광 다이오드 (OLED) 디스플레이, 또는 다른 타입의 디스플레이 디바이스와 같은 다양한 디스플레이 디바이스들 중 임의의 것을 나타낼 수도 있다.
도 1 에 나타내지는 않았지만, 일부 예들에서, 비디오 인코더 (200) 및 비디오 디코더 (300) 는 각각 오디오 인코더 및/또는 오디오 디코더와 통합될 수도 있고, 공통 데이터 스트림에서 오디오 및 비디오 양자 모두를 포함하는 멀티플렉싱된 스트림을 핸들링하기 위해, 적절한 MUX-DEMUX 유닛들, 또는 다른 하드웨어 및/또는 소프트웨어를 포함할 수도 있다. 적용가능하다면, MUX-DEMUX 유닛들은 ITU H.223 멀티플렉서 프로토콜 또는 다른 프로토콜들, 예컨대 사용자 데이터그램 프로토콜 (UDP) 을 따를 수도 있다.
비디오 인코더 (200) 및 비디오 디코더 (300) 는 각각 다양한 적합한 인코더 및/또는 디코더 회로부, 예컨대 하나 이상의 마이크로프로세서, 디지털 신호 프로세서 (DSP), 주문형 집적회로 (ASIC), 필드 프로그램가능 게이트 어레이 (FPGA), 이산 로직, 소프트웨어, 하드웨어, 펌웨어 또는 이들의 임의의 조합들으로서 구현될 수도 있다. 기법들이 부분적으로 소프트웨어로 구현될 때, 디바이스는 적합한 비일시적 컴퓨터 판독가능 매체에 소프트웨어를 위한 명령들을 저장하고 본 개시의 기법들을 수행하기 위해 하나 이상의 프로세서를 사용하는 하드웨어에서 명령들을 실행할 수도 있다. 비디오 인코더 (200) 및 비디오 디코더 (300) 의 각각은 하나 이상의 인코더 또는 디코더에 포함될 수도 있는데, 이들 중 어느 하나는 개개의 디바이스에 있어서 조합된 인코더/디코더 (CODEC) 의 부분으로서 통합될 수도 있다. 비디오 인코더 (200) 및/또는 비디오 디코더 (300) 를 포함하는 디바이스는 집적 회로, 마이크로프로세서, 및/또는 무선 통신 디바이스, 예컨대 셀룰러 전화기를 포함할 수도 있다.
비디오 인코더 (200) 및 비디오 디코더 (300) 는 고효율 비디오 코딩 (HEVC) 으로서 또한 지칭되는 ITU-T H.265 와 같은 비디오 코딩 표준 또는 그에 대한 확장들, 예컨대 멀티-뷰 및/또는 스케일러블 비디오 코딩 확장들에 따라 동작할 수도 있다. 대안으로, 비디오 인코더 (200) 및 비디오 디코더 (300) 는 다기능 비디오 코딩 (VVC) 으로서 또한 지칭된, ITU-T H.266 와 같은 다른 독점 또는 산업 표준들에 따라 동작할 수도 있다. VVC 표준의 최근 초안은 Bross 등의 "Versatile Video Coding (Draft 8)," Joint Video Experts Team (JVET) of ITU-T SG 16 WP 3 and ISO/IEC JTC 1/SC 29/WG 11, 17th Meeting: Brussels, BE, 7-17 Jan. 2020, JVET-Q2001-vC (이하, "VVC Draft 8") 에 기재되어 있다. 하지만, 본 개시의 기법들은 임의의 특정 코딩 표준에 제한되지 않는다.
일반적으로, 비디오 인코더 (200) 및 비디오 디코더 (300) 는 픽처들의 블록 기반 코딩을 수행할 수도 있다. 용어 "블록" 은 일반적으로 프로세싱될 (예를 들어, 인코딩될, 디코딩될, 또는 인코딩 및 / 또는 디코딩 프로세스에서 사용될) 데이터를 포함하는 구조를 지칭한다. 예를 들어, 블록은 루미넌스 및/또는 크로미넌스 데이터의 샘플들의 2차원 행렬을 포함할 수도 있다. 일반적으로, 비디오 인코더 (200) 및 비디오 디코더 (300) 는 YUV (예를 들어, Y, Cb, Cr) 포맷으로 표현된 비디오 데이터를 코딩할 수도 있다. 즉, 픽처의 샘플들에 대한 적색, 녹색, 및 청색 (RGB) 을 코딩하기 보다, 비디오 인코더 (200) 및 비디오 디코더 (300) 는 루미넌스 및 크로미넌스 컴포넌트들을 코딩할 수도 있으며, 여기서 크로미넌스 컴포넌트들은 적색 색조 및 청색 색조 크로미넌스 컴포넌트들 양자 모두를 포함할 수도 있다. 일부 예들에서, 비디오 인코더 (200) 는 인코딩 이전에 수신된 RGB 포맷된 데이터를 YUV 표현으로 변환하고, 비디오 디코더 (300) 는 YUV 표현을 RGB 포맷으로 변환한다. 대안으로, 프리-프로세싱 및 포스트-프로세싱 유닛들 (도시되지 않음) 이 이들 변환들을 수행할 수도 있다.
본 개시는 일반적으로 픽처의 데이터를 인코딩 또는 디코딩하는 프로세스를 포함하기 위해 픽처들의 코딩 (예를 들어, 인코딩 및 디코딩) 을 언급한다. 유사하게, 본 개시는 블록들에 대한 데이터를 인코딩 또는 디코딩하는 프로세스, 예를 들어 예측 및/또는 잔차 코딩을 포함하기 위해 픽처의 블록들의 코딩을 언급할 수도 있다. 인코딩된 비디오 비트스트림은 일반적으로 픽처들의 블록들로의 파티셔닝 및 코딩 판정들 (예를 들어, 코딩 모드들) 을 나타내는 신택스 엘리먼트들에 대한 일련의 값들을 포함한다. 따라서, 픽처 또는 블록을 코딩하는 것에 대한 참조들은 일반적으로 픽처 또는 블록을 형성하는 신택스 엘리먼트에 대한 코딩 값들로서 이해되어야 한다.
HEVC 는 코딩 유닛 (CU), 예측 유닛 (PU) 및 변환 유닛 (TU) 을 포함하는 다양한 블록들을 정의한다. HEVC 에 따라, (비디오 인코더 (200) 와 같은) 비디오 코더는 쿼드트리 구조에 따라 코딩 트리 유닛 (CTU) 을 CU들로 파티셔닝한다. 즉, 비디오 코더는 CTU들 및 CU들을 4개의 동등한, 오버랩하지 않는 정사각형으로 파티셔닝하고, 쿼드트리의 각 노드는 0 또는 4개의 자식 노드를 갖는다. 자식 노드가 없는 노드들은 "리프 노드들" 로서 지칭될 수도 있으며, 이러한 리프 노드들의 CU들은 하나 이상의 PU 및/또는 하나 이상의 TU 를 포함할 수도 있다. 비디오 코더는 PU들 및 TU들을 추가로 파티셔닝할 수도 있다. 예를 들어, HEVC 에서, 잔차 쿼드트리 (RQT) 는 TU들의 파티셔닝을 나타낸다. HEVC 에서, PU들은 인터-예측 데이터를 나타내는 한편, TU들은 잔차 데이터를 나타낸다. 인트라-예측되는 CU들은 인트라-모드 표시와 같은 인트라-예측 정보를 포함한다.
다른 예로서, 비디오 인코더 (200) 및 비디오 디코더 (300) 는 VVC 에 따라 동작하도록 구성될 수도 있다. VVC 에 따라, 비디오 코더 (예컨대 비디오 인코더 (200)) 는 픽처를 복수의 코딩 트리 유닛 (CTU) 으로 파티셔닝한다. 비디오 인코더 (200) 는 쿼드트리-이진 트리 (QTBT) 구조 또는 멀티-타입 트리 (MTT) 구조와 같은 트리 구조에 따라 CTU 를 파티셔닝할 수도 있다. QTBT 구조는 HEVC 의 CU들, PU들, 및 TU들 사이의 분리와 같은, 다중 파티션 타입들의 개념들을 제거한다. QTBT 구조는 2개의 레벨: 쿼드트리 파티셔닝에 따라 파티셔닝된 제 1 레벨, 및 이진 트리 파티셔닝에 따라 파티셔닝된 제 2 레벨을 포함한다. QTBT 구조의 루트 노드는 CTU 에 대응한다. 이진 트리들의 리프 노드들은 코딩 유닛들 (CU들) 에 대응한다.
MTT 파티셔닝 구조에서, 블록들은 쿼드트리 (QT) 파티션, 이진 트리 (BT) 파티션, 및 트리플 트리 (TT)(또한 삼진 트리 (TT) 로도 칭함) 파티션들 중 하나 이상의 타입을 사용하여 파티셔닝될 수도 있다. 트리플 또는 삼진 트리 파티션은 블록이 3개의 서브-블록으로 스플릿되는 파티션이다. 일부 예들에서, 트리플 또는 삼진 트리 파티션은 중심을 통해 원래 블록을 나누지 않으면서 블록을 3개의 서브-블록으로 나눈다. MTT 에서의 파티셔닝 타입들 (예를 들어, QT, BT 및 TT) 은 대칭적이거나 비대칭적일 수도 있다.
일부 예들에서, 비디오 인코더 (200) 및 비디오 디코더 (300) 는 루미넌스 및 크로미넌스 컴포넌트들의 각각을 나타내기 위해 단일 QTBT 또는 MTT 구조를 사용할 수도 있는 한편, 다른 예들에서, 비디오 인코더 (200) 및 비디오 디코더 (300) 는 루미넌스 컴포넌트에 대한 하나의 QTBT/MTT 구조 및 양자의 크로미넌스 컴포넌트들에 대한 다른 QTBT/MTT 구조 (또는 개개의 크로미넌스 컴포넌트들에 대한 2개의 QTBT/MTT 구조) 와 같은, 2 이상의 QTBT 또는 MTT 구조들을 사용할 수도 있다.
비디오 인코더 (200) 및 비디오 디코더 (300) 는 HEVC 당 쿼드트리 파티셔닝, QTBT 파티셔닝, MTT 파티셔닝, 또는 다른 파티셔닝 구조들을 사용하도록 구성될 수도 있다. 설명의 목적을 위해, 본 개시의 기법들의 기재는 QTBT 파티셔닝에 대하여 제시된다. 그러나, 본 개시의 기법들은 또한, 쿼드트리 파티셔닝, 또는 다른 타입들의 파티셔닝에도 사용하도록 구성된 비디오 코더들에 적용될 수도 있음이 이해되어야 한다.
블록들 (예를 들어, CTU들 또는 CU들) 은 픽처에서 다양한 방식들로 그룹화될 수도 있다. 일 예로서, 브릭은 픽처에서의 특정 타일 내에서 CTU 행들의 직사각형 영역을 지칭할 수도 있다. 타일은 픽처에서의 특정 타일 행 및 특정 타일 열 내에서 CTU들의 직사각형 영역일 수도 있다. 타일 열은 (예를 들어, 픽처 파라미터 세트에서와 같은) 신택스 엘리먼트들에 의해 특정된 폭 및 픽처의 높이와 동일한 높이를 갖는 CTU들의 직사각형 영역을 지칭한다. 타일 행은 (예를 들어, 픽처 파라미터 세트에서와 같은) 신택스 엘리먼트들에 의해 특정된 높이 및 픽처의 폭과 동일한 폭을 갖는 CTU들의 직사각형 영역을 지칭한다.
일부 예들에서, 타일은 다중 브릭들로 파티셔닝될 수도 있으며, 그 각각은 타일 내에 하나 이상의 CTU 행을 포함할 수도 있다. 다중 브릭들로 파티셔닝되지 않은 타일은 또한 브릭으로서 지칭될 수도 있다. 그러나, 타일의 진정한 서브세트인 브릭은 타일로서 지칭되지 않을 수도 있다.
픽처에서의 브릭들은 또한 슬라이스로 배열될 수도 있다. 슬라이스는 단일 NAL (network abstraction layer) 유닛에 배타적으로 포함될 수도 있는 픽처의 정수 수의 브릭일 수도 있다. 일부 예들에서, 슬라이스는 다수의 완전한 타일들 또는 하나의 타일의 완전한 브릭들의 연속 시퀀스만을 포함한다.
본 개시는 수직 및 수평 치수들에 관하여 (CU 또는 다른 비디오 블록과 같은) 블록의 샘플 치수들을 지칭하기 위해 "NxN"및 "N 바이 N", 예를 들어 16x16 샘플들 또는 16 바이 16 샘플들을 상호교환가능하게 사용할 수도 있다. 일반적으로, 16x16 CU 는 수직 방향에서 16개의 샘플 (y = 16) 그리고 수평 방향에서 16개의 샘플 (x = 16) 을 가질 것이다. 마찬가지로, NxN CU 는 일반적으로 수직 방향에서 N개의 샘플 및 수평 방향에서 N개의 샘플을 갖고, 여기서 N 은 음이 아닌 정수 값을 나타낸다. CU 에서의 샘플들은 행들 및 열들로 배열될 수도 있다. 더욱이, CU들은 수직 방향에서와 동일한 수의 샘플들을 수평 방향에서 반드시 가질 필요는 없다. 예를 들어, CU들은 NxM 샘플들을 포함할 수도 있고, 여기서 M 은 N 과 반드시 동일한 것은 아니다.
비디오 인코더 (200) 는 예측 및/또는 잔차 정보를 나타내는 CU들에 대한 비디오 데이터, 및 다른 정보를 인코딩한다. 예측 정보는 CU 에 대한 예측 블록을 형성하기 위해 CU 가 어떻게 예측될지를 표시한다. 잔차 정보는 일반적으로 인코딩 전의 CU 의 샘플들과 예측 블록 사이의 샘플 별 차이들을 나타낸다.
CU 를 예측하기 위해, 비디오 인코더 (200) 는 일반적으로 인터-예측 또는 인트라-예측을 통해 CU 에 대한 예측 블록을 형성할 수도 있다. 인터-예측은 일반적으로 이전에 코딩된 픽처의 데이터로부터 CU 를 예측하는 것을 지칭하는 반면, 인트라-예측은 일반적으로 동일한 픽처의 이전에 코딩된 데이터로부터 CU 를 예측하는 것을 지칭한다. 인터-예측을 수행하기 위해, 비디오 인코더 (200) 는 하나 이상의 모션 벡터를 사용하여 예측 블록을 생성할 수도 있다. 비디오 인코더 (200) 는 일반적으로, 예를 들어 CU 와 참조 블록 사이의 차이에 관하여, CU 와 밀접하게 매칭하는 참조 블록을 식별하기 위해 모션 탐색을 수행할 수도 있다. 비디오 인코더 (200) 는 참조 블록이 현재 CU 와 밀접하게 매칭하는지 여부를 결정하기 위해 절대차의 합 (sum of absolute difference; SAD), 제곱차의 합 (sum of squared differences; SSD), 평균 절대차 (mean absolute difference; MAD), 평균 제곱차 (mean squared differences; MSD) 또는 다른 그러한 차이 계산들을 사용하여 차이 메트릭을 계산할 수도 있다. 일부 예들에서, 비디오 인코더 (200) 는 단방향 예측 또는 양방향 예측을 사용하여 현재 CU 를 예측할 수도 있다.
VVC 의 일부 예들은 또한, 인터 예측 모드로 고려될 수도 있는 아핀 모션 보상 모드를 제공한다. 아핀 모션 보상 모드에서, 비디오 인코더 (200) 는 줌인 또는 줌아웃, 회전, 원근 모션 (perspective motion), 또는 다른 불규칙한 모션 타입들과 같은 비-병진 모션을 나타내는 2 이상의 모션 벡터들을 결정할 수도 있다.
인트라-예측을 수행하기 위해, 비디오 인코더 (200) 는 예측 블록을 생성하기 위해 인트라-예측 모드를 선택할 수도 있다. VVC 의 일부 예들은 평면 모드 및 DC 모드 뿐만 아니라, 다양한 방향성 모드들을 포함한, 67개의 인트라-예측 모드를 제공한다. 일반적으로, 비디오 인코더 (200) 는 현재 블록의 샘플들을 예측하기 위한 현재 블록 (예를 들어, CU 의 블록) 에 대해 이웃하는 샘플들을 기술하는 인트라-예측 모드를 선택한다. 이러한 샘플들은 일반적으로, 비디오 인코더 (200) 가 래스터 스캔 순서로 (좌측에서 우측으로, 상단에서 하단으로) CTU들 및 CU들을 코딩한다고 가정하여, 현재 블록과 동일한 픽처에서 현재 블록의 상측, 상측 및 좌측으로, 또는 좌측으로 있을 수도 있다.
비디오 인코더 (200) 는 현재 블록에 대한 예측 모드를 나타내는 데이터를 인코딩한다. 예를 들어, 인터-예측 모드들에 대해, 비디오 인코더 (200) 는 이용가능한 다양한 인터-예측 모드들 중 어느 것이 사용되는지를 나타내는 데이터 뿐만 아니라, 대응하는 모드에 대한 모션 정보를 인코딩할 수도있다. 단방향 또는 양방향 인터-예측을 위해, 예를 들어 비디오 인코더 (200) 는 어드밴스드 모션 벡터 예측 (AMVP) 또는 병합 모드를 사용하여 모션 벡터들을 인코딩할 수도 있다. 비디오 인코더 (200) 는 유사한 모드들을 사용하여 아핀 모션 보상 모드에 대한 모션 벡터들을 인코딩할 수도 있다.
블록의 인트라-예측 또는 인터-예측과 같은 예측에 후속하여, 비디오 인코더 (200) 는 블록에 대한 잔차 데이터를 계산할 수도 있다. 잔차 블록과 같은 잔차 데이터는 대응하는 예측 모드를 사용하여 형성된, 블록과 블록에 대한 예측 블록 사이의 샘플 별 차이들을 나타낸다. 비디오 인코더 (200) 는 샘플 도메인 대신 변환 도메인에서 변환된 데이터를 생성하기 위해, 하나 이상의 변환을 잔차 블록에 적용할 수도 있다. 예를 들어, 비디오 인코더 (200) 는 이산 코사인 변환 (DCT), 정수 변환, 웨이블릿 변환, 또는 개념적으로 유사한 변환을 잔차 비디오 데이터에 적용할 수도 있다. 부가적으로, 비디오 인코더 (200) 는 MDNSST (mode-dependent non-separable secondary transform), 신호 의존적 변환, Karhunen-Loeve 변환 (KLT) 등과 같은, 제 1 변환에 후속하는 2차 변환을 적용할 수도 있다. 비디오 인코더 (200) 는 하나 이상의 변환의 적용에 후속하여 변환 계수들을 생성한다.
위에 언급된 바와 같이, 변환 계수들을 생성하기 위한 임의의 변환들에 후속하여, 비디오 인코더 (200) 는 변환 계수들의 양자화를 수행할 수도 있다. 일반적으로 양자화는 변환 계수들이 양자화되어 그 변환 계수들을 나타내는데 사용된 데이터의 양을 감소시킬 수 있어서, 추가 압축을 제공하는 프로세스를 지칭한다. 양자화 프로세스를 수행함으로써, 비디오 인코더 (200) 는 변환 계수들의 일부 또는 모두와 연관된 비트 깊이를 감소시킬 수도 있다. 예를 들어, 비디오 인코더 (200) 는 양자화 동안 n-비트 값을 m-비트 값으로 라운딩 다운할 수도 있으며, 여기서 n 은 m 보다 크다. 일부 예들에서, 양자화를 수행하기 위해, 비디오 인코더 (200) 는 양자화될 값의 비트단위 (bitwise) 우측-시프트를 수행할 수도 있다.
양자화에 후속하여, 비디오 인코더 (200) 는 변환 계수들을 스캔하여, 양자화된 변환 계수들을 포함하는 2차원 행렬로부터 1차원 벡터를 생성할 수도 있다. 스캔은 더 높은 에너지 (및 따라서 더 낮은 주파수) 변환 계수들을 벡터의 전방에 배치하고 그리고 더 낮은 에너지 (및 따라서 더 높은 주파수) 변환 계수들을 벡터의 후방에 배치하도록 설계될 수도 있다. 일부 예들에서, 비디오 인코더 (200) 는 양자화된 변환 계수들을 스캐닝하기 위해 미리정의된 스캔 순서를 활용하여 직렬화된 벡터를 생성하고, 그 후 벡터의 양자화된 변환 계수들을 엔트로피 인코딩할 수도 있다. 다른 예들에서, 비디오 인코더 (200) 는 적응 스캔을 수행할 수도 있다. 1차원 벡터를 형성하기 위해 양자화된 변환 계수들을 스캐닝한 후, 비디오 인코더 (200) 는 예를 들어, 컨텍스트 적응 이진 산술 코딩 (CABAC) 에 따라 1차원 벡터를 엔트로피 인코딩할 수도 있다. 비디오 인코더 (200) 는 또한, 비디오 데이터를 디코딩하는데 있어서 비디오 디코더 (300) 에 의한 사용을 위해 인코딩된 비디오 데이터와 연관된 메타데이터를 기술하는 신택스 엘리먼트들에 대한 값들을 엔트로피 인코딩할 수도 있다.
CABAC 을 수행하기 위해, 비디오 인코더 (200) 는 송신될 심볼에 컨텍스트 모델 내의 컨텍스트를 배정할 수도 있다. 컨텍스트는 예를 들어, 심볼의 이웃 값들이 제로 값인지 여부와 관련될 수도 있다. 확률 결정은 심볼에 배정된 컨텍스트에 기초할 수도 있다.
비디오 인코더 (200) 는 신택스 데이터, 예컨대 블록-기반 신택스 데이터, 픽처-기반 신택스 데이터, 및 시퀀스-기반 신택스 데이터를, 비디오 디코더 (300) 에, 예를 들어, 픽처 헤더, 블록 헤더, 슬라이스 헤더, 또는 다른 신택스 데이터, 예컨대 시퀀스 파라미터 세트 (SPS), 픽처 파라미터 세트 (PPS), 또는 비디오 파라미터 세트 (VPS) 에서 추가로 생성할 수도 있다. 비디오 디코더 (300) 는 마찬가지로 대응하는 비디오 데이터를 디코딩하는 방법을 결정하기 위해 그러한 신택스 데이터를 디코딩할 수도 있다.
이러한 방식으로, 비디오 인코더 (200) 는 인코딩된 비디오 데이터, 예를 들어 픽처의 블록들 (예를 들어, CU들) 로의 파티셔닝을 기술하는 신택스 엘리먼트들 및 블록들에 대한 예측 및/또는 잔차 정보를 포함하는 비트스트림을 생성할 수도 있다. 궁극적으로, 비디오 디코더 (300) 는 비트스트림을 수신하고 인코딩된 비디오 데이터를 디코딩할 수도 있다.
일반적으로, 비디오 디코더 (300) 는 비트스트림의 인코딩된 비디오 데이터를 디코딩하기 위해 비디오 인코더 (200) 에 의해 수행되는 것과 상반되는 프로세스를 수행한다. 예를 들어, 비디오 디코더 (300) 는 비디오 인코더 (200) 의 CABAC 인코딩 프로세스와 실질적으로 유사하지만, 상반되는 방식으로 CABAC 을 이용하여 비트스트림의 신택스 엘리먼트들에 대한 값들을 디코딩할 수도 있다. 신택스 엘리먼트들은 픽처를 CTU들로 파티셔닝하기 위한 파티셔닝 정보, 및 QTBT 구조와 같은 대응하는 파티션 구조에 따른 각각의 CTU 의 파티셔닝을 정의하여, CTU 의 CU들을 정의할 수도 있다. 신택스 엘리먼트들은 추가로 비디오 데이터의 블록들 (예를 들어, CU들) 에 대한 예측 및 잔차 정보를 정의할 수도 있다.
잔차 정보는 예를 들어, 양자화된 변환 계수들로 표현될 수도 있다. 비디오 디코더 (300) 는 블록에 대한 잔차 블록을 재생하기 위해 블록의 양자화된 변환 계수들을 역 양자화 및 역 변환할 수도 있다. 비디오 디코더 (300) 는 시그널링된 예측 모드 (인트라-예측 또는 인터-예측) 및 관련된 예측 정보 (예를 들어, 인터-예측을 위한 모션 정보) 를 사용하여 블록에 대한 예측 블록을 형성한다. 비디오 디코더 (300) 는 그 후 예측 블록과 잔차 블록을 (샘플 단위로) 조합하여 원래의 블록을 재생할 수도 있다. 비디오 디코더 (300) 는 블록의 경계들을 따라 시각적 아티팩트들을 감소시키기 위해 디블로킹 프로세스를 수행하는 것과 같은, 부가 프로세싱을 수행할 수도 있다.
본 개시의 기법들에 따라, 방법은 비디오 데이터의 픽처가 인트라 랜덤 액세스 픽처 (IRAP) 인지 여부를 결정하는 단계, 픽처의 모든 계층들이 독립적인지 여부를 결정하는 단계, 픽처가 IRAP 이고 픽처의 모든 계층들이 독립적인 것에 기초하여, 인터 슬라이스가 픽처에서 허용되지 않음을 표시하는 제 1 신택스 엘리먼트의 값을 결정하는 단계, 및 인터 슬라이스 예측을 사용하지 않으면서 픽처를 코딩하는 단계를 포함한다.
본 개시의 기법들에 따라, 디바이스는 비디오 데이터를 저장하도록 구성된 메모리; 및 회로부에서 구현되고 메모리에 통신가능하게 커플링된 하나 이상의 프로세서를 포함하고, 하나 이상의 프로세서는, 비디오 데이터의 픽처가 인트라 랜덤 액세스 픽처 (IRAP) 인지 여부를 결정하고; 픽처의 모든 계층들이 독립적인지 여부를 결정하고; 픽처가 IRAP 이고 픽처의 모든 계층들이 독립적인 것에 기초하여, 인터 슬라이스가 픽처에서 허용되지 않음을 표시하는 제 1 신택스 엘리먼트의 값을 결정하며; 그리고 인터 슬라이스 예측을 사용하지 않으면서 픽처를 코딩하도록 구성된다.
본 개시의 기법들에 따라, 컴퓨터 판독가능 저장 매체는 명령들로 인코딩되고, 명령들은, 실행될 때, 하나 이상의 프로세서로 하여금, 비디오 데이터의 픽처가 인트라 랜덤 액세스 픽처 (IRAP) 인지 여부를 결정하게 하고, 픽처의 모든 계층들이 독립적인지 여부를 결정하게 하고, 픽처가 IRAP 이고 픽처의 모든 계층들이 독립적인 것에 기초하여, 인터 슬라이스가 픽처에서 허용되지 않음을 표시하는 제 1 신택스 엘리먼트의 값을 결정하게 하며, 그리고 인터 슬라이스 예측을 사용하지 않으면서 픽처를 코딩하게 한다.
본 개시의 기법들에 따라, 디바이스는 비디오 데이터의 픽처가 인트라 랜덤 액세스 픽처 (IRAP) 인지 여부를 결정하는 수단, 픽처의 모든 계층들이 독립적인지 여부를 결정하는 수단, 픽처가 IRAP 이고 픽처의 모든 계층들이 독립적인 것에 기초하여, 인터 슬라이스가 픽처에서 허용되지 않음을 표시하는 제 1 신택스 엘리먼트의 값을 결정하는 수단, 및 인터 슬라이스 예측을 사용하지 않으면서 픽처를 코딩하는 수단을 포함한다. 본 개시의 임의의 방법을 수행하기 위한 적어도 하나의 수단.
본 개시는 일반적으로 신택스 엘리먼트들과 같은, 소정 정보의 "시그널링" 을 언급할 수도 있다. 용어 "시그널링" 은 일반적으로 인코딩된 비디오 데이터를 디코딩하는데 사용된 신택스 엘리먼트들 및/또는 다른 데이터에 대한 값들의 통신을 지칭할 수도 있다. 즉, 비디오 인코더 (200) 는 비트스트림에서 신택스 엘리먼트들에 대한 값들을 시그널링할 수도 있다. 일반적으로, 시그널링은 비트스트림에서 값을 생성하는 것을 지칭한다. 위에 언급된 바와 같이, 소스 디바이스 (102) 는 목적지 디바이스 (116) 에 의한 나중 취출을 위해 저장 디바이스 (112) 에 신택스 엘리먼트를 저장할 때 발생할 수 있는 것과 같은, 실질적으로 실시간으로 또는 비실시간으로, 비트스트림을 목적지 디바이스 (116) 로 전송할 수도 있다.
도 2a 및 도 2b 는 예시의 쿼드트리 이진 트리 (QTBT) 구조 (130), 및 대응하는 코딩 트리 유닛 (CTU)(132) 을 도시하는 개념적 다이어그램들이다. 실선들은 쿼드트리 스플릿팅을 나타내고, 점선들은 이진 트리 스플릿팅을 나타낸다. 이진 트리의 각각의 스플릿된 (즉, 비-리프) 노드에서, 어느 스플릿팅 타입 (즉, 수평 또는 수직) 이 사용되는지를 표시하기 위해 하나의 플래그가 시그널링되며, 여기서 0 은 수평 스플릿팅을 표시하고 1 은 이 예에서 수직 스플릿팅을 표시한다. 쿼드트리 스플릿팅에 대해, 스플릿팅 타입을 표시할 필요는 없는데, 이는 쿼드트리 노드들이 동일한 사이즈를 가진 4개의 서브-블록으로 수평으로 그리고 수직으로 블록을 스플릿하기 때문이다. 이에 따라, QTBT 구조 (130) 의 영역 트리 레벨 (즉, 실선들) 에 대한 신택스 엘리먼트들 (예컨대 스플릿팅 정보) 및 QTBT 구조 (130) 의 예측 트리 레벨 (즉, 점선들) 에 대한 신택스 엘리먼트들 (이를 테면 스플릿팅 정보) 을, 비디오 인코더 (200) 가 인코딩할 수도 있고, 비디오 디코더 (300) 가 디코딩할 수도 있다. QTBT 구조 (130) 의 종단 리프 노드들에 의해 표현된 CU들에 대해, 예측 및 변환 데이터와 같은 비디오 데이터를, 비디오 인코더 (200) 가 인코딩할 수도 있고, 비디오 디코더 (300) 가 디코딩할 수도 있다.
일반적으로, 도 2b 의 CTU (132) 는 제 1 및 제 2 레벨들에서 QTBT 구조 (130) 의 노드들에 대응하는 블록들의 사이즈들을 정의하는 파라미터들과 연관될 수도 있다. 이들 파라미터들은 CTU 사이즈 (샘플들에서 CTU (132) 의 사이즈를 나타냄), 최소 쿼드트리 사이즈 (최소 허용된 쿼드트리 리프 노드 사이즈를 나타내는 MinQTSize), 최대 이진 트리 사이즈 (최대 허용된 이진 트리 루트 노드 사이즈를 나타내는 MaxBTSize), 최대 이진 트리 깊이 (최대 허용된 이진 트리 깊이를 나타내는 MaxBTDepth), 및 최소 이진 트리 사이즈 (최소 허용된 이진 트리 리프 노드 사이즈를 나타내는 MinBTSize) 를 포함할 수도 있다.
CTU 에 대응하는 QTBT 구조의 루트 노드는 QTBT 구조의 제 1 레벨에서 4개의 자식 노드를 가질 수도 있고, 이들의 각각은 쿼드트리 파티셔닝에 따라 파티셔닝될 수도 있다. 즉, 제 1 레벨의 노드들은 리프 노드들 (자식 노드들이 없음) 이거나 또는 4개의 자식 노드를 갖는다. QTBT 구조 (130) 의 예는 그러한 노드들을 브랜치들에 대한 실선들을 갖는 부모 노드 및 자식 노드들을 포함하는 것으로서 나타낸다. 제 1 레벨의 노드들이 최대 허용된 이진 트리 루트 노드 사이즈 (MaxBTSize) 보다 더 크지 않으면, 노드들은 개개의 이진 트리들에 의해 추가로 파티셔닝될 수 있다. 하나의 노드의 이진 트리 스플릿팅은 스플릿으로부터 발생하는 노드들이 최소 허용된 이진 트리 리프 노드 사이즈 (MinBTSize) 또는 최대 허용된 이진 트리 깊이 (MaxBTDepth) 에 도달할 때까지 반복될 수 있다. QTBT 구조 (130) 의 예는 그러한 노드들을 브랜치들에 대한 점선들을 갖는 것으로서 나타낸다. 이진 트리 리프 노드는 임의의 추가 파티셔닝 없이, 예측 (예를 들어, 인트라-픽처 또는 인터-픽처 예측) 및 변환을 위해 사용되는 코딩 유닛 (CU) 으로 지칭된다. 위에 논의된 바와 같이, CU들은 또한, "비디오 블록들" 또는 "블록들" 로 지칭될 수도 있다.
QTBT 파티셔닝 구조의 일 예에서, CTU 사이즈는 128x128 (루마 샘플들 및 2 개의 대응하는 64x64 크로마 샘플들) 로서 설정되고, MinQTSize 는 16x16 으로서 설정되고, MaxBTSize 는 64x64 로서 설정되고, (폭 및 높이 양자 모두에 대한) MinBTSize 는 4 로서 설정되고, 그리고 MaxBTDepth 는 4 로서 설정된다. 쿼드트리 파티셔닝은 쿼드트리 리프 노드들을 생성하기 위해 먼저 CTU 에 적용된다. 쿼드트리 리프 노드들은 16×16 (즉, MinQTSize) 으로부터 128×128 (즉, CTU 사이즈) 까지의 사이즈를 가질 수도 있다. 쿼드트리 리프 노드가 128×128 인 경우, 리프 쿼드트리 노드는 사이즈가 MaxBTSize (즉, 이 예에서는 64×64) 를 초과하기 때문에, 이진 트리에 의해 추가로 스플릿되지 않을 것이다. 그렇지 않으면, 쿼드트리 노드는 이진 트리에 의해 추가로 파리셔닝될 것이다. 따라서, 쿼드트리 리프 노드는 또한 이진 트리에 대한 루트 노드이고 이진 트리 깊이를 0 으로서 갖는다. 이진 트리 깊이가 MaxBTDepth (이 예에서는 4) 에 도달할 때, 추가의 스플릿팅이 허용되지 않는다. 이진 트리 노드가 MinBTSize (이 예에서는 4) 와 동일한 폭을 가질 때, 그것은 추가의 수직 분할이 허용되지 않음을 암시한다. 유사하게, 높이가 MinBTSize 와 동일한 이진 트리 노드는 그 이진 트리 노드에 대해 추가적인 수평 분할이 허용되지 않음을 암시한다. 위에 언급된 바와 같이, 이진 트리의 리프 노드들은 CU들로 지칭되고, 추가 파티셔닝 없이 예측 및 변환에 따라 추가로 프로세싱된다.
도 3 은 본 개시의 기법들을 수행할 수도 있는 예시의 비디오 인코더 (200) 를 도시하는 블록 다이어그램이다. 도 3 은 설명의 목적으로 제공되며 본 개시에 폭넓게 예시되고 기재된 바와 같이 기법들을 제한하는 것으로 고려되지 않아야 한다. 설명의 목적으로, 본 개시는 VVC (ITU-T H.266, 개발 중), 및 HEVC (ITU-T H.265) 의 기법들에 따른 비디오 디코더 (200) 를 기재한다. 그러나, 본 개시의 기법들은 다른 비디오 코딩 표준들로 구성되는 비디오 인코딩 디바이스들에 의해 수행될 수도 있다.
도 3 의 예에서, 비디오 인코더 (200) 는 비디오 데이터 메모리 (230), 모드 선택 유닛 (202), 잔차 생성 유닛 (204), 변환 프로세싱 유닛 (206), 양자화 유닛 (208), 역 양자화 유닛 (210), 역 변환 프로세싱 유닛 (212), 복원 유닛 (214), 필터 유닛 (216), 디코딩된 픽처 버퍼 (DPB)(218), 및 엔트로피 인코딩 유닛 (220) 을 포함한다. 비디오 데이터 메모리 (230), 모드 선택 유닛 (202), 잔차 생성 유닛 (204), 변환 프로세싱 유닛 (206), 양자화 유닛 (208), 역 양자화 유닛 (210), 역 변환 프로세싱 유닛 (212), 복원 유닛 (214), 필터 유닛 (216), DPB (218), 및 엔트로피 인코딩 유닛 (220) 중 임의의 것 또는 전부가 하나 이상의 프로세서에서 또는 프로세싱 회로부에서 구현될 수도 있다. 예를 들어, 비디오 인코더 (200) 의 유닛들은 하드웨어 회로부의 일부로서 또는 FPGA 의 프로세서, ASIC 의 일부로서 하나 이상의 회로들 또는 로직 엘리먼트들로서 구현될 수도 있다. 더욱이, 비디오 인코더 (200) 는 이들 및 다른 기능들을 수행하기 위해 부가 또는 대안의 프로세서들 또는 프로세싱 회로부를 포함할 수도 있다.
비디오 데이터 메모리 (230) 는 비디오 인코더 (200) 의 컴포넌트들에 의해 인코딩될 비디오 데이터를 저장할 수도 있다. 비디오 인코더 (200) 는 예를 들어, 비디오 소스 (104)(도 1) 로부터 비디오 데이터 메모리 (230) 에 저장된 비디오 데이터를 수신할 수도 있다. DPB (218) 는 비디오 인코더 (200) 에 의한 후속 비디오 데이터의 예측에 사용하기 위해 참조 비디오 데이터를 저장하는 참조 픽처 메모리로서 작용할 수도 있다. 비디오 데이터 메모리 (230) 및 DPB (218) 는 다양한 메모리 디바이스들, 예컨대 동기식 랜덤 액세스 메모리 (synchronous dynamic random access memory; SDRAM), 자기저항 RAM (magnetoresistive RAM; MRAM), 저항 RAM (resistive RAM; RRAM) 을 포함하는 DRAM, 또는 다른 타입들의 메모리 디바이스들 중 임의의 것에 의해 형성될 수도 있다. 비디오 데이터 메모리 (230) 및 DPB (218) 는 동일한 메모리 디바이스 또는 별도의 메모리 디바이스들에 의해 제공될 수도 있다. 다양한 예들에서, 비디오 데이터 메모리 (230) 는 도시된 바와 같이, 비디오 인코더 (200) 의 다른 컴포넌트들과 온-칩이거나 그 컴포넌트들에 대하여 오프-칩일 수도 있다.
본 개시에서, 비디오 데이터 메모리 (230) 에 대한 참조는 이처럼 구체적으로 기재되지 않으면 비디오 인코더 (200) 내부의 메모리 또는 이처럼 구체적으로 기재되지 않으면 비디오 인코더 (200) 외부의 메모리로 제한되는 것으로 해석되지 않아야 한다. 오히려, 비디오 데이터 메모리 (230) 에 대한 참조는 비디오 인코더 (200) 가 인코딩을 위해 수신하는 비디오 데이터 (예를 들어, 인코딩될 현재 블록에 대한 비디오 데이터) 를 저장하는 참조 메모리로서 이해되어야 한다. 도 1 의 메모리 (106) 는 또한 비디오 인코더 (200) 의 다양한 유닛들으로부터의 출력들의 일시적 저장을 제공할 수도 있다.
도 3 의 다양한 유닛들은 비디오 인코더 (200) 에 의해 수행되는 동작들의 이해를 돕기 위해 도시된다. 이 유닛들은 고정 기능 회로들, 프로그램가능 회로들, 또는 이들의 조합으로서 구현될 수도 있다. 고정 기능 회로들은 특정 기능성을 제공하는 회로들을 지칭하며, 수행될 수 있는 동작들에 대해 미리설정된다. 프로그램가능 회로들은 다양한 태스크들을 수행하도록 프로그램될 수 있는 회로들을 지칭하며, 수행될 동작들에서 유연한 기능성을 제공한다. 예를 들어, 프로그램가능 회로들은 프로그램가능 회로들이 소프트웨어 또는 펌웨어의 명령들에 의해 정의된 방식으로 동작하게 하는 소프트웨어 또는 펌웨어를 실행할 수도 있다. 고정 기능 회로들은 소프트웨어 명령들을 (예를 들어, 파라미터들을 수신하거나 파라미터들을 출력하기 위해) 실행할 수도 있지만, 고정 기능 회로들이 수행하는 동작 타입들은 일반적으로 불변이다. 일부 예들에서, 유닛들의 하나 이상은 별개의 회로 블록들 (고정 기능 또는 프로그램가능) 일 수도 있고, 일부 예들에서, 유닛들의 하나 이상은 집적 회로일 수도 있다.
비디오 인코더 (200) 는 프로그램가능 회로들로부터 형성된, 산술 로직 유닛 (arithmetic logic unit; ALU) 들, 기본 기능 유닛 (elementary function unit; EFU) 들, 디지털 회로들, 아날로그 회로들, 및/또는 프로그램가능 코어들을 포함할 수도 있다. 비디오 인코더 (200) 의 동작들이 프로그램가능 회로들에 의해 실행되는 소프트웨어를 사용하여 수행되는 예들에서, 메모리 (106)(도 1) 는 비디오 인코더 (200) 가 수신하고 실행하는 소프트웨어의 명령들 (예를 들어, 오브젝트 코드) 를 저장할 수도 있거나 또는 비디오 인코더 (200) 내의 다른 메모리 (미도시) 가 이러한 명령들을 저장할 수도 있다 .
비디오 데이터 메모리 (230) 는 수신된 비디오 데이터를 저장하도록 구성된다. 비디오 인코더 (200) 는 비디오 데이터 메모리 (230) 로부터 비디오 데이터의 픽처를 취출하고 그 비디오 데이터를 잔차 생성 유닛 (204) 및 모드 선택 유닛 (202) 에 제공할 수도 있다. 비디오 데이터 메모리 (230) 에서의 비디오 데이터는 인코딩될 원시 비디오 데이터일 수도 있다.
모드 선택 유닛 (202) 은 모션 추정 유닛 (222), 모션 보상 유닛 (224), 및 인트라-예측 유닛 (226) 을 포함한다. 모드 선택 유닛 (202) 은 다른 예측 모드들에 따라 비디오 예측을 수행하기 위해 부가적인 기능 유닛들을 포함할 수도 있다. 예를 들어, 모드 선택 유닛 (202) 은 팔레트 유닛, 인트라-블록 카피 유닛 (모션 추정 유닛 (222) 및/또는 모션 보상 유닛 (224) 의 일부일 수도 있음), 아핀 유닛, 선형 모델 (LM) 유닛 등을 포함할 수도 있다.
모드 선택 유닛 (202) 은 일반적으로 인코딩 파라미터들의 조합들 및 그러한 조합들에 대한 결과의 레이트-왜곡 값들을 테스트하기 위해 다중 인코딩 패스들을 조정한다. 인코딩 파라미터들은 CU들로의 CTU들의 파티셔닝, CU들에 대한 예측 모드들, CU들의 잔차 데이터에 대한 변환 타입들, CU들의 잔차 데이터에 대한 양자화 파라미터들 등을 포함할 수도 있다. 모드 선택 유닛 (202) 은 궁극적으로 다른 테스트된 조합들보다 우수한 레이트-왜곡 값들을 갖는 인코딩 파라미터들의 조합을 선택할 수도 있다.
비디오 인코더 (200) 는 비디오 데이터 메모리 (230) 로부터 취출된 픽처를 일련의 CTU들로 파티셔닝하고, 슬라이스 내에 하나 이상의 CTU들을 캡슐화할 수도 있다. 모드 선택 유닛 (202) 은 상술한 HEVC 의 쿼드-트리 구조 또는 QTBT 구조와 같은, 트리 구조에 따라 픽처의 CTU 를 파티셔닝할 수도 있다. 상술한 바와 같이, 비디오 인코더 (200) 는 트리 구조에 따라 CTU 를 파티셔닝하는 것으로부터 하나 이상의 CU 를 형성할 수도 있다. 이러한 CU 는 또한 일반적으로 "비디오 블록" 또는 "블록" 으로 지칭될 수도 있다.
일반적으로, 모드 선택 유닛 (202) 은 또한 현재 블록 (예를 들어, 현재 CU, 또는 HEVC 에서, PU 및 TU 의 오버랩 부분) 에 대한 예측 블록을 생성하기 위해 그의 컴포넌트들 (예를 들어, 모션 추정 유닛 (222), 모션 보상 유닛 (224) 및 인트라-예측 유닛 (226)) 을 제어한다. 현재 블록의 인터-예측을 위해, 모션 추정 유닛 (222) 은 모션 탐색을 수행하여 하나 이상의 참조 픽처 (예를 들어, DPB (218) 에 저장된 하나 이상의 이전에 코딩된 픽처) 에서 하나 이상의 근접하게 매칭하는 참조 블록을 식별할 수도 있다. 특히, 모션 추정 유닛 (222) 은, 예를 들어 절대차의 합 (SAD), 제곱차의 합 (SSD), 평균 절대차 (MAD), 평균 제곱차 (MSD) 등에 따라, 잠재적 참조 블록이 현재 블록에 얼마나 유사한지를 나타내는 값을 계산할 수도 있다. 모션 추정 유닛 (222) 은 일반적으로 고려되는 참조 블록과 현재 블록 사이의 샘플 별 차이들을 사용하여 이러한 계산들을 수행할 수도 있다. 모션 추정 유닛 (222) 은 현재 블록과 가장 근접하게 매칭하는 참조 블록을 표시하는, 이러한 계산들로부터 야기되는 최저복원을 갖는 참조 블록을 식별할 수도 있다.
모션 추정 유닛 (222) 은 현재 픽처에서의 현재 블록의 포지션에 대한 참조 픽처들에서의 참조 블록들의 포지션들을 정의하는 하나 이상의 모션 벡터 (MV) 를 형성할 수도 있다. 모션 추정 유닛 (222) 은 그 후 모션 벡터들을 모션 보상 유닛 (224) 에 제공할 수도 있다. 예를 들어, 단방향 인터-예측에 대해, 모션 추정 유닛 (222) 은 단일 모션 벡터를 제공할 수도 있는 반면, 양방향 인터-예측에 대해, 모션 추정 유닛 (222) 은 2개의 모션 벡터를 제공할 수도 있다. 그 후, 모션 보상 유닛 (224) 은 모션 벡터들을 사용하여 예측 블록을 생성할 수도 있다. 예를 들어, 모션 보상 유닛 (224) 은 모션 벡터를 사용하여 참조 블록의 데이터를 취출할 수도 있다. 다른 예로서, 모션 벡터가 분수 샘플 정밀도를 갖는 경우, 모션 보상 유닛 (224) 은 하나 이상의 보간 필터에 따라 예측 블록에 대한 값들을 보간할 수도 있다. 또한, 양방향 인터-예측에 대해, 모션 보상 유닛 (224) 은 개개의 모션 벡터들에 의해 식별된 2개의 참조 블록에 대한 데이터를 취출하고, 예를 들어 샘플 별 평균화 또는 가중된 평균화를 통해 취출된 데이터를 조합할 수도 있다.
다른 예로서, 인트라-예측 또는 인트라-예측 코딩에 대해, 인트라-예측 유닛 (226) 은 현재 블록에 이웃하는 샘플들로부터 예측 블록을 생성할 수도 있다. 예를 들어, 방향성 모드들에 대해, 인트라-예측 유닛 (226) 은 일반적으로 이웃 샘플들의 값들을 수학적으로 조합하고 현재 블록에 걸쳐 정의된 방향에서 이들 계산된 값들을 파퓰레이트하여 예측 블록을 생성할 수도 있다. 다른 예로서, DC 모드에 대해, 인트라-예측 유닛 (226) 은 현재 블록에 대한 이웃 샘플들의 평균을 계산하고 예측 블록을 생성하여 예측 블록의 각각의 샘플에 대해 이러한 결과의 평균을 포함할 수도 있다.
일부 예들에서, 본 개시의 기법들에 따라, 모드 선택 유닛 (202) 은 비디오 데이터의 픽처가 IRAP 인지 여부를 결정하고 픽처의 모든 계층들이 독립적인지 여부를 결정할 수도 있다. 모드 선택 유닛 (202) 은 또한, 픽처가 IRAP 이고 픽처의 모든 계층들이 독립적인 것에 기초하여, 인터 슬라이스가 픽처에서 허용되지 않음을 표시하는 제 1 신택스 엘리먼트의 값을 결정하고 및/또는 인터 슬라이스 예측을 사용하지 않으면서 픽처를 인코딩할 수도 있다.
모드 선택 유닛 (202) 은 예측 블록을 잔차 생성 유닛 (204) 에 제공한다. 잔차 생성 유닛 (204) 은 비디오 데이터 메모리 (230) 로부터의 현재 블록의 원시의, 코딩되지 않은 버전 및 모드 선택 유닛 (202) 으로부터의 예측 블록을 수신한다. 잔차 생성 유닛 (204) 은 현재 블록과 예측 블록 사이의 샘플 별 차이들을 계산한다. 결과의 샘플별 차이들은 현재 블록에 대한 잔차 블록을 정의한다. 일부 예들에서, 잔차 생성 유닛 (204) 은 또한 RDPCM (residual differential pulse code modulation) 을 사용하여 잔차 블록을 생성하기 위해 잔차 블록에서의 샘플 값들 사이의 차이를 결정할 수도 있다. 일부 예들에서, 잔차 생성 유닛 (204) 은 이진 감산을 수행하는 하나 이상의 감산 회로를 사용하여 형성될 수도 있다.
모드 선택 유닛 (202) 이 CU들을 PU들로 파티셔닝하는 예들에서, 각각의 PU 는 루마 예측 유닛 및 대응하는 크로마 예측 유닛들과 연관될 수도 있다. 비디오 인코더 (200) 및 비디오 디코더 (300) 는 다양한 사이즈를 갖는 PU들을 지원할 수도 있다. 위에 표시된 바와 같이, CU 의 사이즈는 CU 의 루마 코딩 블록의 사이즈를 지칭할 수도 있고 PU 의 사이즈는 PU 의 루마 예측 유닛의 사이즈를 지칭할 수도 있다. 특정 CU 의 사이즈가 2Nx2N 임을 가정하면, 비디오 인코더 (200) 는 인트라-예측을 위해 2Nx2N 또는 NxN 의 PU 사이즈들을 지원하고, 인터-예측을 위해 2Nx2N, 2NxN, Nx2N, NxN 등의 대칭적인 PU 사이즈들을 지원할 수도 있다. 비디오 인코더 (200) 및 비디오 디코더 (300) 는 또한, 인터 예측을 위해 2NxnU, 2NxnD, nLx2N, 및 nRx2N 의 PU 크기들에 대한 비대칭적인 파티셔닝을 지원할 수도 있다.
모드 선택 유닛 (202) 이 CU 를 PU들로 추가로 파티셔닝하지 않는 예들에서, 각각의 CU 는 루마 코딩 블록 및 대응하는 크로마 코딩 블록들과 연관될 수도 있다. 위에서와 같이, CU 의 사이즈는 CU 의 루마 코딩 블록의 사이즈를 지칭할 수도 있다. 비디오 인코더 (200) 및 비디오 디코더 (300) 는 2N×2N, 2N×N 또는 N×2N 의 CU 사이즈를 지원할 수도 있다.
인트라-블록 카피 모드 코딩, 아핀 모드 코딩 및 선형 모델 (LM) 모드 코딩과 같은 다른 비디오 코딩 기법들에 대해, 몇몇 예들에서와 같이, 모드 선택 유닛 (202) 은 코딩 기술과 연관된 개개의 유닛들을 통해, 인코딩될 현재 블록에 대한 예측 블록을 생성한다. 팔레트 모드 코딩과 같은 일부 예에서, 모드 선택 유닛 (202) 은 예측 블록을 생성하지 않을 수도 있고, 대신에 선택된 팔레트에 기초하여 블록을 복원하는 방식을 표시하는 신택스 엘리먼트들을 생성할 수도 있다. 이러한 모드들에서, 모드 선택 유닛 (202) 은 이들 신택스 엘리먼트들을 인코딩될 엔트로피 인코딩 유닛 (220) 에 제공할 수도 있다.
상술한 바와 같이, 잔차 생성 유닛 (204) 은 현재 블록 및 대응하는 예측 블록에 대해 비디오 데이터를 수신한다. 잔차 생성 유닛 (204) 은 그 후 현재 블록에 대한 잔차 블록을 생성한다. 잔차 블록을 생성하기 위해, 잔차 생성 유닛 (204) 은 현재 블록과 예측 블록 사이의 샘플 별 차이들을 계산한다.
변환 프로세싱 유닛 (206) 은 잔차 블록에 하나 이상의 변환을 적용하여 변환 계수들의 블록 (본 명세서에서는 "변환 계수 블록" 으로 지칭됨) 을 생성한다. 변환 프로세싱 유닛 (206) 은 다양한 변환들을 잔차 블록에 적용하여 변환 계수 블록을 형성할 수도 있다. 예를 들어, 변환 프로세싱 유닛 (206) 은 이산 코사인 변환 (DCT), 방향성 변환, Karhunen-Loeve 변환 (KLT) 또는 개념적으로 유사한 변환을 잔차 블록에 적용할 수도 있다. 일부 예들에서, 변환 프로세싱 유닛 (206) 은 잔차 블록에 대한 다중 변환들, 예를 들어 1차 변환 및 2차 변환, 예컨대 회전 변환을 수행할 수도 있다. 일부 예들에서, 변환 프로세싱 유닛 (206) 은 잔차 블록에 변환들을 적용하지 않는다.
양자화 유닛 (208) 은 양자화된 변환 계수 블록을 생성하기 위해 변환 계수 블록에서의 변환 계수들을 양자화할 수도 있다. 양자화 유닛 (208) 은 현재 블록과 연관된 양자화 파라미터 (QP) 값에 따라 변환 계수 블록의 변환 계수들을 양자화할 수도 있다. 비디오 인코더 (200) 는 (예를 들어, 모드 선택 유닛 (202) 을 통해) CU 와 연관된 QP 값을 조정함으로써 현재 블록과 연관된 변환 계수 블록들에 적용된 양자화도를 조정할 수도 있다. 양자화는 정보의 손실을 도입할 수도 있으며, 따라서 양자화된 변환 계수들은 변환 프로세싱 유닛 (206) 에 의해 생성된 원래의 변환 계수들보다 더 낮은 정밀도를 가질 수도 있다.
역 양자화 유닛 (210) 및 역 변환 프로세싱 유닛 (212) 은 각각 양자화된 변환 계수 블록에 역 양자화 및 역 변환들을 적용하여, 변환 계수 블록으로부터 잔차 블록을 복원할 수도 있다. 복원 유닛 (214) 은 모드 선택 유닛 (202) 에 의해 생성된 예측 블록 및 복원된 잔차 블록에 기초하여 (잠재적으로 어느 정도의 왜곡을 가짐에도 불구하고) 현재 블록에 대응하는 복원된 블록을 생성할 수도 있다. 예를 들어, 복원 유닛 (214) 은 복원된 잔차 블록의 샘플들을, 모드 선택 유닛 (202) 에 의해 생성된 예측 블록으로부터의 대응하는 샘플들에 가산하여 복원된 블록을 생성할 수도 있다.
필터 유닛 (216) 은 복원된 블록들에 대해 하나 이상의 필터 동작을 수행할 수도 있다. 예를 들어, 필터 유닛 (216) 은 CU들의 에지들을 따라 블록크니스 아티팩트 (blockiness artifacts) 를 감소시키기 위해 디블록킹 동작들을 수행할 수도 있다. 필터 유닛 (216) 의 동작들은 일부 예들에서 스킵될 수도 있다.
비디오 인코더 (200) 는 DPB (218) 에 복원된 블록들을 저장한다. 예를 들어, 필터 유닛 (216) 의 동작들이 필요하지 않은 예들에서, 복원 유닛 (214) 은 복원된 블록들을 DPB (218) 에 저장할 수도 있다. 필터 유닛 (216) 의 동작들이 필요한 예들에서, 필터 유닛 (216) 은 필터링된 복원된 블록들을 DPB (218) 에 저장할 수도 있다. 모션 추정 유닛 (222) 및 모션 보상 유닛 (224) 은 복원된 (및 잠재적으로 필터링된) 블록들로부터 형성된 DPB (218) 로부터 참조 픽처를 취출하여, 후속하여 인코딩된 픽처들의 블록들을 인터-예측할 수도 있다. 또한, 인트라-예측 유닛 (226) 은 현재 픽처에서의 다른 블록들을 인트라-예측하기 위해 현재 픽처의 DPB (218) 에서 복원된 블록들을 사용할 수도 있다.
일반적으로, 엔트로피 인코딩 유닛 (220) 은 비디오 인코더 (200) 의 다른 기능성 컴포넌트들로부터 취출된 신택스 엘리먼트들을 엔트로피 인코딩할 수도 있다. 예를 들어, 엔트로피 인코딩 유닛 (220) 은 양자화 유닛 (208) 으로부터 양자화된 변환 계수 블록들을 엔트로피 인코딩할 수도 있다. 다른 예로서, 엔트로피 인코딩 유닛 (220) 은 모드 선택 유닛 (202) 으로부터 예측 신택스 엘리먼트들 (예를 들어, 인트라-예측에 대한 인트라-모드 정보 또는 인터-예측에 대한 모션 정보) 를 엔트로피 인코딩할 수도 있다. 엔트로피 인코딩 유닛 (220) 은 엔트로피 인코딩된 데이터를 생성하기 위해, 비디오 데이터의 다른 예인, 신택스 엘리먼트들에 대해 하나 이상의 엔트로피 인코딩 동작을 수행할 수도 있다. 예를 들어, 엔트로피 인코딩 유닛 (220) 은 컨텍스트 적응 가변 길이 코딩 (CAVLC) 동작, CABAC 동작, V2V (variable-to-variable) 길이 코딩 동작, 신택스 기반 컨텍스트 적응 이진 산술 코딩 (SBAC) 동작, 확률 간격 파티셔닝 엔트로피 (PIPE) 코딩 동작, 지수-골롬 인코딩 동작, 또는 다른 타입의 엔트로피 인코딩 동작을 데이터에 대해 수행할 수도 있다. 일부 예들에서, 엔트로피 인코딩 유닛 (220) 은 신택스 엘리먼트들이 엔트로피 인코딩되지 않은 바이패스 모드에서 동작할 수도 있다.
비디오 인코더 (200) 는 픽처 또는 슬라이스의 블록들을 복원하는데 필요한 엔트로피 인코딩된 신택스 엘리먼트들을 포함하는 비트스트림을 출력할 수도 있다. 특히, 엔트로피 인코딩 유닛 (220) 이 비트스트림을 출력할 수도 있다.
상술한 동작들은 블록과 관련하여 설명된다. 이러한 설명은 루마 코딩 블록 및/또는 크로마 코딩 블록들에 대한 동작들인 것으로 이해되어야 한다. 상술한 바와 같이, 일부 예들에서, 루마 코딩 블록 및 크로마 코딩 블록들은 CU 의 루마 및 크로마 컴포넌트들이다. 일부 예들에서, 루마 코딩 블록 및 크로마 코딩 블록들은 PU 의 루마 및 크로마 컴포넌트들이다.
일부 예들에서, 루마 코딩 블록에 대해 수행되는 동작들은 크로마 코딩 블록에 대해 반복될 필요가 없다. 하나의 예로서, 크로마 블록들에 대한 모션 벡터 (MV) 및 참조 픽처를 식별하기 위해 루마 코딩 블록에 대한 MV 및 참조 픽처를 식별하는 동작들이 반복될 필요는 없다. 오히려, 루마 코딩 블록에 대한 MV 는 크로마 블록들에 대한 MV 를 결정하도록 스케일링될 수도 있고, 참조 픽처는 동일할 수도 있다. 다른 예로서, 인트라-예측 프로세스는 루마 코딩 블록 및 크로마 코딩 블록들에 대해 동일할 수도 있다.
비디오 인코더 (200) 는 비디오 데이터를 인코딩하도록 구성된 디바이스의 예를 나타내며, 이는 비디오 데이터를 저장하도록 구성된 메모리 및 회로부에서 구현되고 메모리에 통신가능하게 커플링된 하나 이상의 프로세서를 포함하고, 하나 이상의 프로세서는, 비디오 데이터의 픽처가 인트라 랜덤 액세스 픽처 (IRAP) 인지 여부를 결정하고; 픽처의 모든 계층들이 독립적인지 여부를 결정하고; 픽처가 IRAP 이고 픽처의 모든 계층들이 독립적인 것에 기초하여, 인터 슬라이스가 픽처에서 허용되지 않음을 표시하는 제 1 신택스 엘리먼트의 값을 결정하며; 그리고 인터 슬라이스 예측을 사용하지 않으면서 픽처를 인코딩하도록 구성된다.
도 4 는 본 개시의 기법들을 수행할 수도 있는 예시의 비디오 디코더 (300) 를 도시하는 블록 다이어그램이다. 도 4 는 설명의 목적을 위해 제공되고 본 개시에 폭넓게 예시되고 설명된 기법들에 대해 한정하지 않는다. 설명의 목적으로, 본 개시는 VVC (ITU-T H.266, 개발 중), 및 HEVC (ITU-T H.265) 의 기법들에 따른 비디오 디코더 (300) 를 기재한다. 그러나, 본 개시의 기법들은 다른 비디오 코딩 표준들로 구성되는 비디오 코딩 디바이스들에 의해 수행될 수도 있다.
도 4 의 예에서, 비디오 디코더 (300) 는 코딩된 픽처 버퍼 (CPB) 메모리 (320), 엔트로피 디코딩 유닛 (302), 예측 프로세싱 유닛 (304), 역 양자화 유닛 (306), 역 변환 프로세싱 유닛 (308), 복원 유닛 (310), 필터 유닛 (312), 및 디코딩된 픽처 버퍼 (DPB)(314) 를 포함한다. CBP 메모리 (320), 엔트로피 디코딩 유닛 (302), 예측 프로세싱 유닛 (304), 역 양자화 유닛 (306), 역 변환 프로세싱 유닛 (308), 복원 유닛 (310), 필터 유닛 (312) 및 DPB (314) 중 임의의 것 또는 전부가 하나 이상의 프로세서에서 또는 프로세싱 회로부에서 구현될 수도 있다. 예를 들어, 비디오 디코더 (300) 의 유닛들은 하드웨어 회로부의 일부로서 또는 FPGA 의 프로세서, ASIC 의 일부로서 하나 이상의 회로들 또는 로직 엘리먼트들로서 구현될 수도 있다. 더욱이, 비디오 디코더 (300) 는 이들 및 다른 기능들을 수행하기 위해 부가 또는 대안의 프로세서들 또는 프로세싱 회로부를 포함할 수도 있다.
예측 프로세싱 유닛 (304) 은 모션 보상 유닛 (316) 및 인트라-예측 유닛 (318) 을 포함한다. 예측 프로세싱 유닛 (304) 은 다른 예측 모드들에 따라 예측을 수행하기 위해 부가 유닛들을 포함할 수도 있다. 예를 들어, 예측 프로세싱 유닛 (304) 은 팔레트 유닛, 인트라-블록 카피 유닛 (모션 보상 유닛 (316) 의 일부를 형성할 수도 있음), 아핀 유닛, 선형 모델 (LM) 유닛 등을 포함할 수도 있다. 다른 예들에서, 비디오 디코더 (300) 는 더 많거나, 더 적거나, 또는 상이한 기능 컴포넌트들을 포함할 수도 있다.
CPB 메모리 (320) 는 비디오 디코더 (300) 의 컴포넌트들에 의해 디코딩될 인코딩된 비디오 비트스트림과 같은 비디오 데이터를 저장할 수도 있다. CPB 메모리 (320) 에 저장된 비디오 데이터는, 예를 들어 컴퓨터 판독가능 매체 (110)(도 1) 로부터 획득될 수도 있다. CPB 메모리 (320) 는 인코딩된 비디오 비트스트림으로부터 인코딩된 비디오 데이터 (예를 들어, 신택스 엘리먼트들) 를 저장하는 CPB 를 포함할 수도 있다. 또한, CPB 메모리 (320) 는 비디오 디코더 (300) 의 다양한 유닛들로부터의 출력들을 나타내는 일시적인 데이터와 같은, 코딩된 픽처의 신택스 엘리먼트들 이외의 비디오 데이터를 저장할 수도 있다. DPB (314) 는 일반적으로, 인코딩된 비디오 비트스트림의 후속 데이터 또는 픽처들을 디코딩할 때, 참조 비디오 데이터로서 비디오 디코더 (300) 가 출력하고 및/또는 사용할 수도 있는 디코딩된 픽처들을 저장한다. CBP 메모리 (320) 및 DPB (314) 는 다양한 메모리 디바이스들, 예컨대 SDRAM 을 포함한 DRAM, MRAM, RRAM, 또는 다른 타입의 메모리 디바이스들 중 임의의 것에 의해 형성될 수도 있다. CPB 메모리 (320) 및 DPB (314) 는 동일한 메모리 디바이스 또는 별도의 메모리 디바이스들에 의해 제공될 수도 있다. 다양한 예들에서, CPB 메모리 (320) 는 비디오 디코더 (300) 의 다른 컴포넌트들과 온-칩이거나 그 컴포넌트들에 대하여 오프-칩일 수도 있다.
부가적으로 또는 대안으로, 일부 예들에서, 비디오 디코더 (300) 는 메모리 (120)(도 1) 로부터 코딩된 비디오 데이터를 취출할 수도 있다. 즉, 메모리 (120) 는 CPB 메모리 (320) 로 위에 논의된 바와 같이 데이터를 저장할 수도 있다. 마찬가지로, 메모리 (120) 는 비디오 디코더 (300) 의 기능성의 일부 또는 전부가 비디오 디코더 (300) 의 프로세싱 회로부에 의해 실행되는 소프트웨어에서 구현될 때, 비디오 디코더 (300) 에 의해 실행될 명령들을 저장할 수도 있다.
도 4 에 나타낸 다양한 유닛들은 비디오 인코더 (300) 에 의해 수행된 동작들의 이해를 돕기 위해 도시된다. 이 유닛들은 고정 기능 회로들, 프로그램가능 회로들, 또는 이들의 조합으로서 구현될 수도 있다. 도 3 과 유사하게, 고정 기능 회로들은 특정 기능성을 제공하는 회로들을 지칭하며, 수행될 수 있는 동작들에 대해 미리설정된다. 프로그램가능 회로들은 다양한 태스크들을 수행하도록 프로그램될 수 있는 회로들을 지칭하며, 수행될 동작들에서 유연한 기능성을 제공한다. 예를 들어, 프로그램가능 회로들은 프로그램가능 회로들이 소프트웨어 또는 펌웨어의 명령들에 의해 정의된 방식으로 동작하게 하는 소프트웨어 또는 펌웨어를 실행할 수도 있다. 고정 기능 회로들은 소프트웨어 명령들을 (예를 들어, 파라미터들을 수신하거나 파라미터들을 출력하기 위해) 실행할 수도 있지만, 고정 기능 회로들이 수행하는 동작 타입들은 일반적으로 불변이다. 일부 예들에서, 유닛들의 하나 이상은 별개의 회로 블록들 (고정 기능 또는 프로그램가능) 일 수도 있고, 일부 예들에서, 유닛들의 하나 이상은 집적 회로일 수도 있다.
비디오 디코더 (300) 는 프로그램가능 회로들로부터 형성된, ALU들, EFU들, 디지털 회로들, 아날로그 회로들, 및/또는 프로그램가능 코어들을 포함할 수도 있다. 비디오 디코더 (300) 의 동작들이 프로그램가능 회로들 상에서 실행하는 소프트웨어에 의해 수행되는 예들에서, 온-칩 또는 오프-칩 메모리는 비디오 디코더 (300) 가 수신하고 실행하는 소프트웨어의 명령들 (예를 들어, 오브젝트 코드) 을 저장할 수도 있다.
엔트로피 디코딩 유닛 (302) 은 인코딩된 비디오 데이터를 CPB 로부터 수신하고, 그 비디오 데이터를 엔트로피 디코딩하여 신택스 엘리먼트들을 재생할 수도 있다. 예측 프로세싱 유닛 (304), 역 양자화 유닛 (306), 역 변환 프로세싱 유닛 (308), 복원 유닛 (310), 및 필터 유닛 (312) 은 비트스트림으로부터 추출된 신택스 엘리먼트들에 기초하여 디코딩된 비디오 데이터를 생성할 수도 있다.
일반적으로, 비디오 디코더 (300) 는 블록 별 (block-by-block ) 단위로 픽처를 복원한다. 비디오 디코더 (300) 는 개별적으로 (현재 복원되고 있는, 즉 디코딩되는 블록이 "현재 블록" 으로 지칭될 수도 있는 경우) 각각의 블록에 대해 복원 동작을 수행할 수도 있다.
엔트로피 디코딩 유닛 (302) 은 양자화 파라미터 (QP) 및/또는 변환 모드 표시(들)과 같은 변환 정보 뿐만 아니라, 양자화된 변환 계수 블록의 양자화된 변환 계수들을 정의하는 신택스 엘리먼트들을 엔트로피 디코딩할 수도 있다. 역 양자화 유닛 (306) 은 양자화된 변환 계수 블록과 연관된 QP 를 사용하여, 양자화도 및 유사하게, 적용할 역 양자화 유닛 (306) 에 대한 역 양자화도를 결정할 수도 있다. 역 양자화 유닛 (306) 은 예를 들어, 양자화된 변환 계수들을 역 양자화하기 위해 비트단위 좌측-시프트 동작을 수행할 수도 있다. 이로써 역 양자화 유닛 (306) 은 변환 계수들을 포함하는 변환 계수 블록을 형성할 수도 있다.
역 양자화 유닛 (306) 이 변환 계수 블록을 형성한 후, 역 변환 프로세싱 유닛 (308) 은 현재 블록과 연관된 잔차 블록을 생성하기 위해 변환 계수 블록에 하나 이상의 역 변환을 적용할 수도 있다. 예를 들어, 역 변환 프로세싱 유닛 (308) 은 역 DCT, 역 정수 변환, 역 Karhunen-Loeve 변환 (KLT), 역 회전 변환, 역 방향성 변환, 또는 다른 역 변환을 변환 계수 블록에 적용할 수도 있다.
또한, 예측 프로세싱 유닛 (304) 은 엔트로피 디코딩 유닛 (302) 에 의해 엔트로피 디코딩된 예측 정보 신택스 엘리먼트들에 따라 예측 블록을 생성한다. 예를 들어, 예측 정보 신택스 엘리먼트들이 현재 블록이 인터-예측된 것을 표시하면, 모션 보상 유닛 (316) 은 예측 블록을 생성할 수도 있다. 이 경우, 예측 정보 신택스 엘리먼트들은 참조 블록을 취출할 DPB (314) 에서의 참조 픽처뿐만 아니라 현재 픽처에서의 현재 블록의 위치에 대한 참조 픽처에서의 참조 블록의 위치를 식별하는 모션 벡터를 표시할 수도 있다. 모션 보상 유닛 (316) 은 일반적으로 모션 보상 유닛 (224)(도 3) 과 관련하여 설명된 것과 실질적으로 유사한 방식으로 인터-예측 프로세스를 수행할 수도 있다.
일부 예들에서, 본 개시의 기법들에 따라, 예측 프로세싱 유닛 (304) 은 비디오 데이터의 픽처가 IRAP 인지 여부를 결정하고 픽처의 모든 계층들이 독립적인지 여부를 결정할 수도 있다. 예측 프로세싱 유닛 (304) 은 또한, 픽처가 IRAP 이고 픽처의 모든 계층들이 독립적인 것에 기초하여, 인터 슬라이스가 픽처에서 허용되지 않음을 표시하는 제 1 신택스 엘리먼트의 값을 결정하고 및/또는 인터 슬라이스 예측을 사용하지 않으면서 픽처를 인코딩할 수도 있다.
다른 예로서, 예측 정보 신택스 엘리먼트가 현재 블록이 인트라-예측되는 것을 표시하면, 인트라-예측 유닛 (318) 은 예측 정보 신택스 엘리먼트들에 의해 표시된 인트라-예측 모드에 따라 예측 블록을 생성할 수도 있다. 다시, 인트라-예측 유닛 (318) 은 일반적으로 인트라-예측 유닛 (226)(도 3) 과 관련하여 설명된 것과 실질적으로 유사한 방식으로 인트라-예측 프로세스를 수행할 수도 있다. 인트라-예측 유닛 (318) 은 DPB (314) 로부터 현재 블록에 이웃하는 샘플들의 데이터를 취출할 수도 있다.
복원 유닛 (310) 은 예측 블록 및 잔차 블록을 사용하여 현재 블록을 복원한다. 예를 들어, 복원 유닛 (310) 은 잔차 블록의 샘플들을 예측 블록의 대응하는 샘플들에 가산하여 현재 블록을 복원할 수도 있다.
필터 유닛 (312) 은 복원된 블록들에 대해 하나 이상의 필터 동작을 수행할 수도 있다. 예를 들어, 필터 유닛 (312) 은 복원된 블록들의 에지들을 따라 블록크니스 아티팩트들을 감소시키기 위해 디블록킹 동작들을 수행할 수도 있다. 필터 유닛 (312) 의 동작들이 모든 예들에서 반드시 수행되지는 않는다.
비디오 디코더 (300) 는 DPB (314) 에 복원된 블록들을 저장할 수도 있다. 예를 들어, 필터 유닛 (312) 의 동작들이 수행되지 않은 예들에서, 복원 유닛 (310) 은 복원된 블록들을 DPB (314) 에 저장할 수도 있다. 필터 유닛 (312) 의 동작들이 수행되는 예들에서, 필터 유닛 (312) 은 필터링된 복원된 블록들을 DPB (314) 에 저장할 수도 있다. 위에 논의된 바와 같이, DPB (314) 는 예측 프로세싱 유닛 (304) 에 인트라-예측을 위한 현재 픽처의 샘플들 및 후속 모션 보상을 위해 이전에 디코딩된 픽처들과 같은 참조 정보를 제공할 수도 있다. 더욱이, 비디오 디코더 (300) 는 도 1 의 디스플레이 디바이스 (118) 와 같은 디스플레이 디바이스 상으로의 후속 프리젠테이션을 위해 DPB (314) 로부터 디코딩된 픽처들 (예를 들어, 디코딩된 비디오) 을 출력할 수도 있다.
이러한 방식으로, 비디오 디코더 (300) 는 비디오 디코딩 디바이스의 예를 나타내며, 이는 비디오 데이터를 저장하도록 구성된 메모리 및 회로부에서 구현되고 메모리에 통신가능하게 커플링된 하나 이상의 프로세서를 포함하고, 하나 이상의 프로세서는, 비디오 데이터의 픽처가 인트라 랜덤 액세스 픽처 (IRAP) 인지 여부를 결정하고; 픽처의 모든 계층들이 독립적인지 여부를 결정하고; 픽처가 IRAP 이고 픽처의 모든 계층들이 독립적인 것에 기초하여, 인터 슬라이스가 픽처에서 허용되지 않음을 표시하는 제 1 신택스 엘리먼트의 값을 결정하며; 그리고 인터 슬라이스 예측을 사용하지 않으면서 픽처를 디코딩하도록 구성된다.
위에 언급된 바와 같이, 본 개시는 불필요한 신택스 엘리먼트들을 시그널링하지 않고 비디오 인코더 (200) 와 비디오 디코더 (300) 사이의 SPS들의 공유를 가능하게 하기 위한 기법들을 포함하는 시그널링 대역폭을 절약하기 위한 기법들을 설명한다. 예를 들어, VVC Draft 8 은 비디오 인코더 (200) 가 비트스트림에서 시그널링할 수도 있고 비디오 디코더 (300) 가 파싱할 수도 있는 코덱 파라미터들을 포함하는 SPS 를 설명한다. SPS 는 인터-계층 예측이 사용되는지 여부의 표시를 포함할 수도 있고, 선택적으로 참조 픽처 리스트 시그널링을 포함할 수도 있다. 하기는 VVC Draft 8 로부터의 두 가지 발췌 부분이다:
0 과 동일한 inter_layer_ref_pics_present_flag 는 CLVS [코딩된 계층 비디오 시퀀스] 에서의 임의의 코딩된 픽처의 인터 예측을 위해 어떠한 ILRP [인터 계층 참조 픽처] 도 사용되지 않음을 특정한다. 1 과 동일한 inter_layer_ref_pic_flag 는 ILRP들이 CLVS 에서 하나 이상의 코딩된 픽처의 인터 예측을 위해 사용될 수도 있음을 특정한다. sps_video_parameter_set_id 가 0 과 동일할 때, inter_layer_ref_pics_present_flag 의 값은 0 과 동일한 것으로 추론된다. vps_independent_layer_flag[ GeneralLayerIdx[ nuh_layer_id ] ] 가 1 과 동일할 때, inter_layer_ref_pics_present_flag 의 값은 0 과 동일할 것이다.
1 과 동일한 inter_layer_ref_ pic _flag [ listIdx ][ rplsIdx ][ i ] 는 ref_pic_list_struct( listIdx, rplsIdx ) 신택스 구조에서 i 번째 엔트리가 ILRP 엔트리임을 특정한다. 0 과 동일한 inter_layer_ref_pic_flag[ listIdx ][ rplsIdx ][ i ] 는 ref_pic_list_struct( listIdx, rplsIdx ) 신택스 구조에서 i 번째 엔트리가 ILRP 엔트리가 아니라는 것을 특정한다. 존재하지 않을 때, inter_layer_ref_pic_flag[ listIdx ][ rplsIdx ][ i ] 의 값은 0 과 동일한 것으로 추론된다.
비디오 인코더 (200) 는 계층이 비디오 파라미터 세트 (VPS) 에서 독립 계층인지 여부를 표시하는 신택스 엘리먼트를 시그널링할 수도 있고 비디오 디코더 (300) 는 신택스 엘리먼트를 파싱할 수도 있다. 하기는 이러한 신택스 엘리먼트와 관련된 VVC Draft 8 의 발췌 부분이다.
1 과 동일한 vps _independent_layer_flag [ i ] 는 인덱스 i 를 갖는 계층이 인터-계층 예측을 사용하지 않음을 특정한다. 0 과 동일한 vps_independent_layer_flag[ i] 는 인덱스 i 를 갖는 계층이 인터-계층 예측을 사용할 수도 있고 신택스 엘리먼트들 vps_direct_ref_layer_flag[ i ][ j] 가 0 내지 i - 1 의 범위에서의 j 에 대해 VPS 에 존재한다는 것을 특정한다. 존재하지 않을 때, vps_independent_layer_flag[ i ] 의 값은 1 과 동일한 것으로 추론된다.
VVC Draft 8 에서, (위에 논의된) inter_layer_ref_pics_present_flag 의 시맨틱스는 "vps_independent_layer_flag[ GeneralLayerIdx[ nuh_layer_id ] 가 1 과 동일할 때, inter_layer_ref_pics_present_flag 의 값은 0 과 동일할 것" 이라는 제약을 포함한다. 따라서, VVC Draft 8 에 의하면, 비디오 인코더 (200) 가 계층에 대한 인터-계층 예측을 사용하지 않을 때, 예를 들어 계층이 독립적이면, 이러한 계층의 SPS 는 0 과 동일한 inter_layer_ref_pics_present_flag 를 갖는다.
이 제약은 비디오 인코더 (200) 또는 비디오 디코더 (300) 가 독립 및 종속 계층들 사이에서 SPS 를 공유하지 못하게 한다. 예를 들어, CLVS 에서 독립적이고 종속적인 것이 있으면, 비디오 인코더 (200) 는, 2개의 SPS 사이의 유일한 차이가 inter_layer_ref_pics_present_flag 의 값이더라도, 각각의 계층에 대해 하나씩, 2개의 SPS 를 시그널링할 수도 있다. 시퀀스에서 시그널링될 수도 있는 SPS들의 총 수는 16 으로 제한되어, (VVC Draft 8 에서의 경우와 같이) SPS들의 공유를 허용하지 않는 것은 코딩될 수 있는 계층들의 수의 감소, 뿐만 아니라 시그널링 대역폭의 증가로 이어질 수도 있다.
본 개시는 위에 언급된 문제들을 해결할 수도 있는 기법들을 포함한다. 이 기법들은 독립적으로 또는 임의의 조합으로 사용될 수도 있다. 본 개시의 기법들의 예들은 VVC Draft 8 에서의 변경들로서 하기에 제공된다.
본 개시의 기법들에 따르면, 독립 계층에 대해 inter_layer_ref_pics_present_flag 가 0 과 동일할 것이라는 제약이 제거될 수도 있다. VVC Draft 8 에서 제안된 변경들은 다음과 같이 마킹된다: 삭제들의 시작은 <DELETE> 로 마킹되고 삭제들의 종료는 </DELETE> 로 마킹된다.
0 과 동일한 inter_layer_ref_pics_present_flag 는 CLVS 에서 임의의 코딩된 픽처의 인터 예측을 위해 ILRP 가 사용되지 않음을 특정한다. 1 과 동일한 inter_layer_ref_pic_flag 는 ILRP들이 CLVS 에서 하나 이상의 코딩된 픽처의 인터 예측을 위해 사용될 수도 있음을 특정한다. sps_video_parameter_set_id 가 0 과 동일할 때, inter_layer_ref_pics_present_flag 의 값은 0 과 동일한 것으로 추론된다. <DELETE> vps_independent_layer_flag[ GeneralLayerIdx[ nuh_layer_id ] ] 가 1 과 동일할 때, inter_layer_ref_pics_present_flag 의 값은 0 과 동일할 것이다. </DELETE>
독립 계층이 인터-계층 예측을 갖지 않을 수도 있기 때문에, 비디오 인코더 (200) 또는 비디오 디코더 (300) 는, 그러한 픽처들의 존재가 예를 들어, SPS 에서 시그널링된 참조 계층들 및 1 과 동일한 inter_layer_ref_pics_present_flag 에 의해 표시되더라도, 인터-계층 참조 픽처들을 참조 픽처 리스트에 부가하지 않을 수도 있다. 독립 계층들에 대한 참조 픽처 리스트에 인터-계층 참조 픽처들을 부가하는 것을 회피하기 위해, 비디오 인코더 (200) 또는 비디오 디코더 (300) 는 참조 픽처 리스트 도출 프로세스 동안 계층이 독립적이거나 종속적이지 않은 조건을 체크하고, 종속 계층들에 대한 인터-계층 참조 픽처들만을 부가할 수도 있다.
일 예에서, 이러한 조건은 vps_independent_layer_flag[ GeneralLayerIdx[ nuh_layer_id ] ] 가 0 과 동일한지 여부일 수도 있다. 예를 들어, 본 개시의 기법들에 따르면, VVC Draft 8 에 대한 변경들은 다음과 같이 마킹된다: 변경들의 시작은 <CHANGE> 로 마킹되고 변경들의 종료는 </CHANGE> 로 마킹된다.
참조 픽처 리스트들 RefPicList[ 0 ] 및 RefPicList[ 1 ], 참조 픽처 스케일링 비율들 RefPicScale[ i ][ j ][ 0 ] 및 RefPicScale[ i ][ j ][ 1 ], 및 참조 픽처 스케일링된 플래그들 RprConstraintsActive[ 0 ][ j ] 및 RprConstraintsActive[ 1 ][ j ] 은 다음과 같이 도출된다:
Figure pct00001
Figure pct00002
Figure pct00003
이러한 방식으로, 비디오 인코더 (200) 또는 비디오 디코더 (300) 는 동일한 참조 픽처 구조들을 갖는 독립 및 종속 계층들에 대한 공유된 SPS 를 각각 시그널링하거나 파싱할 수도 있지만, 종속 계층들에 대한 인터-계층 참조 픽처들만을 부가할 수도 있다. 이 기법의 이점은 SPS 및 참조 픽처 구조들 (예를 들어, ref_pic_list_struct) 이 독립 및 종속 계층들에 걸쳐 공유될 수도 있어서, 시그널링에서의 오버헤드를 낮춘다는 것이다.
비디오 인코더 (200) 는 참조 픽처 구조 내부에서, 이 구조가 인터-계층 참조 픽처들을 포함하는지 여부에 기초하여, inter_laye23r_ref_pic_flag 를 조건부로 시그널링할 수도 있다. Inter_layer_ref_pic_flag 는 참조 픽처가 인터-계층 참조 픽처인지 여부를 표시할 수도 있다. VVC Draft 8 에서, 이러한 조건 체크는 inter_layer_ref_pics_present_flag 에 기초하여 수행될 수도 있다. 그러나, SPS 의 일부로서 동일한 참조 픽처 구조가 본 개시의 기법들에 따라, 독립 계층들에 대해 사용될 수도 있다. 비디오 인코더 (200) 가 inter_layer_ref_pic_flag 플래그를 0 과 동일한 것으로 시그널링하는 것 (참조 픽처가 인터-계층 참조 픽처가 아님을 표시하는 것) 을 회피하기 위해, 본 개시에 대한 기법들은 VVC Draft 8 에서의 조건 체크를, 계층이 독립 계층인지 또는 독립 계층이 아닌지를 체크하는 것으로 대체할 수도 있다.
일 예에서, 비디오 인코더 (200) 는 참조 픽처 리스트 구조가 인터-계층 참조 픽처들을 포함하는지 여부를 표시하기 위해 부가적인 인수 interLayerRefPicsPresentFlag 를 ref_pic_list_struct 에 부가할 수도 있다. 하기 예에서는, 변경들의 시작이 <CHANGE> 로 마킹되고, 변경들의 종료가 </CHANGE> 로 마킹되고, 삭제들의 시작이 <DELETE> 로 마킹되며, 삭제들의 종료가 </DELETE> 로 마킹된다.
Figure pct00004
비디오 인코더 (200) 가 SPS 에서 ref_pic_list_struct 를 시그널링할 때, 비디오 인코더 (200) 는 부가된 인수를 SPS 가 인터-계층 참조 픽처들을 포함하는지 여부의 표시와 동일하게 설정할 수도 있다. 예를 들어, 비디오 인코더 (200) 는 부가된 인수를 inter_layer_ref_pics_present_flag 와 동일하게 설정할 수도 있다. 하기에 나타낸 일 예에서, 변경들의 시작은 <CHANGE> 로 마킹되고 변경들의 종료는 </CHANGE> 로 마킹된다.
Figure pct00005
비디오 인코더 (200) 가 픽처 또는 슬라이스 헤더에서 참조 픽처 리스트 ref_pic_lists 를 시그널링할 때, 비디오 인코더 (200) 는 하기에 나타낸 바와 같이, vps_independent_layer_flag[ GeneralLayerIdx[ nuh_layer_id ] 와 동일한 부가된 인수 interLayerRefPicsPresentFlag 를 설정할 수도 있다. VVC Draft 8 에 대한 변경들의 시작은 <CHANGE> 로 마킹되고 변경들의 종료는 </CHANGE> 로 마킹된다.
Figure pct00006
Figure pct00007
이제 슬라이스 타입에 대한 제약이 논의된다. VVC Draft 8 에서, 계층이 독립 계층일 때, 네트워크 추상 계층 (NAL) 유닛 타입이 순시 디코더 리프레시 (IDR) 또는 클리어 랜덤 액세스 (CRA) 일 때, 슬라이스 타입은 I-슬라이스일 것이라는 제약이 있다. VVC Draft 8 은 이 제약을 다음과 같이 표현한다:
Nal_unit_type 이 IDR_W_RADL 내지 CRA_NUT 포함 범위에 있고, vps_independent_layer_flag[ GeneralLayerIdx[ nuh_layer_id ] ] 가 1 과 동일할 때, slice_type 은 2 와 동일할 것이다.
그러나, 상호-관련된 신택스 엘리먼트들의 존재, 또는 다시 말하면, 슬라이스 타입이 P-슬라이스인지 또는 B-슬라이스인지 여부를 표시하는, 픽처 헤더 ph_inter_slice_allowed_flag 에 플래그가 있다. 이 플래그는 NAL 유닛 타입들이 독립 계층에 대한 픽처에서의 IDR 또는 CRA 인 경우들에 대한 제약이 아니다. VVC Draft 8 의 발췌 부분이 하기에 나타나 있다:
0 과 동일한 ph _inter_slice_allowed_flag 는 픽처의 모든 코딩된 슬라이스들이 2 와 동일한 slice_type 을 가짐을 특정한다. 1 과 동일한 ph_inter_slice_allowed_flag 는 0 또는 1 과 동일한 slice_type 을 갖는 픽처에서 하나 이상의 코딩된 슬라이스가 있을 수도 있거나 없을 수 있음을 특정한다.
본 개시의 기법들에 따르면, 픽처가 IDR 또는 CRA 이면, ph_inter_slice_allowed_flag 가 독립 계층들에 대해 0 과 동일할 수도 있다는 제약이 부가될 수도 있다. 예를 들어, 비디오 인코더 (200) 는 IDR 또는 CRA 픽처에서의 독립 계층들에 대해 ph_inter_slice_allowed_flag 를 0 과 동일하게 설정할 수도 있다.
일 예에서, 계층이 독립 계층인지 여부를 체크하기 위한 조건, 예를 들어, vps_independent_layer_flag[ GeneralLayerIdx[ nuh_layer_id ]] 의 값이 1 과 동일하다는 것이 활용될 수도 있다. 즉, 비디오 인코더 (200) 가 vps_independent_layer_flag[ GeneralLayerIdx[ nuh_layer_id ] ] 를 1 과 동일하게 설정하는 경우, 계층은 독립 계층일 수도 있고, 비디오 디코더 (300) 는 vps_independent_layer_flag[ GeneralLayerIdx[ nuh_layer_id ] ] 를 파싱함으로써 계층이 독립 계층인지 여부를 결정할 수도 있다.
일 예에서, 픽처가 IDR 또는 CRA 픽처인지 여부를 결정하기 위해, 비디오 디코더 (300) 는 비디오 인코더 (200) 에 의해 픽처 헤더에서 시그널링된 플래그 gdr_or_irap_pic_flag 의 값이 1 과 동일한지 여부를 결정할 수도 있다. GDR 픽처는 점진적인 디코딩 리프레시 픽처이고, IRAP 는 인트라 랜덤 액세스 픽처이다. 또한, 비디오 디코더 (300) 는 GDR 픽처 플래그 gdr_pic_flag 의 값이 0 과 동일한지 여부를 결정할 수도 있다.
0 과 동일한 ph _inter_slice_allowed_flag 는 픽처의 모든 코딩된 슬라이스들이 2 와 동일한 slice_type 을 가짐을 특정한다. 1 과 동일한 ph_inter_slice_allowed_flag 는 0 또는 1 과 동일한 slice_type 을 갖는 픽처에서 하나 이상의 코딩된 슬라이스가 있을 수도 있거나 없을 수 있음을 특정한다.
1 과 동일한 gdr _or_ irap _ pic _flag 는 현재 픽처가 GDR 또는 IRAP 픽처임을 특정한다. 0 과 동일한 gdr_or_irap_pic_flag 는 현재 픽처가 GDR 또는 IRAP 픽처일 수도 있거나 아닐 수도 있음을 특정한다.
1 과 동일한 gdr _ pic _flag 는 PH 와 연관된 픽처가 GDR 픽처임을 특정한다. 0 과 동일한 gdr_pic_flag 는 PH 와 연관된 픽처가 GDR 픽처가 아님을 특정한다. 존재하지 않을 때, gdr_pic_flag 의 값은 0 과 동일한 것으로 추론된다. gdr_enabled_flag 가 0 과 동일할 때, gdr_pic_flag 의 값은 0 과 동일할 것이다.
일 예에서, 제약은 다음과 같이 표현될 수 있으며, VVC Drfat 8 에 대한 변경들은 <CHANGE> 로 시작하고 </CHANGE> 로 종료한다.
<CHANGE> gdr_or_irap_pic_flag 가 1 과 동일하고 gdr_pic_flag 가 0 과 동일하며, 그리고 vps_independent_layer_flag[ GeneralLayerIdx[ nuh_layer_id ] ]가 1 과 동일할 때, ph_inter_slice_allowed_flag 는 0 과 동일할 것이다. </CHANGE>
다른 예에서, 본 개시의 기법들에 따르면, ph_inter_slice_allowed_flag 시그널링은 비디오 인코더 (200) 가 독립 계층들에 대한 IDR 및 CRA 픽처들에 대한 ph_inter_slice_allowed_flag 를 시그널링하지 않을 수도 있도록 컨디셔닝될 수도 있으며, 예를 들어 시그널링은 gdr_or_irap_pic_flag, gdr_pic_flag, 및 vps_independent_layer_flag[ GeneralLayerIdx[ nuh_layer_id ] 신택스 엘리먼트들에 대해 컨디셔닝될 수도 있다.
일 예에서, 조건은 다음과 같이 표현될 수 있으며, VVC Drfat 8 에 대한 변경들은 <CHANGE> 로 시작하고 </CHANGE> 로 종료한다.
Figure pct00008
일부 예들에서, ph_inter_slice_allowed_flag 가 존재하지 않을 때, 비디오 디코더 (300) 는 ph_inter_slice_allowed_flag 의 값이 0 과 동일한 것으로 추론할 수도 있는 추론 규칙이 ph_inter_slice_allowed_flag 에 부가될 수도 있다.
도 5 는 본 개시의 예시의 시그널링 기법들을 도시하는 플로우챠트이다. 비디오 인코더 (200) 또는 비디오 디코더 (300) 는 비디오 데이터의 픽처가 IRAP 인지 여부를 결정할 수도 있다 (330). 예를 들어, 비디오 인코더 (200) 는 인코더 파라미터들의 상이한 조합들을 테스트하기 위해 다중 인코딩 패스들을 수행할 수도 있고, IRAP 로서 픽처를 인코딩하도록 결정할 수도 있다. 일부 예들에서, 비디오 인코더 (200) 는 픽처가 GDR 픽처 또는 IRAP 중 하나인 것을 표시하는 제 2 신택스 엘리먼트 (예를 들어, gdr_or_irap_pic_flag) 의 값을 결정하고, 픽처가 GDR 픽처가 아님을 표시하는 제 3 신택스 엘리먼트 (예를 들어, gdr_pic_flag) 의 값을 결정하며, 그리고 비트스트림에서 제 2 신택스 엘리먼트 및 제 3 신택스 엘리먼트를 시그널링할 수도 있다. 예를 들어, 비디오 디코더 (300) 는, 비디오 데이터의 픽처가 IRAP 인지 여부를 결정하는 것의 일부로서, 제 2 신택스 엘리먼트 (예를 들어, gdr_or_irap_pic_flag) 의 값이 픽처가 점진적 디코딩 리프레시 GDR 픽처 또는 IRAP 중 하나임을 표시하는지 여부를 결정하며, 그리고 제 3 신택스 엘리먼트 (예를 들어, gdr_pic_flag) 의 값이 픽처가 GDR 픽처가 아님을 표시하는지 여부를 결정하여 픽처가 IRAP 로서 인코딩되는지 여부를 결정할 수도 있다. 예를 들어, gdr_or_irap_pic_flag 의 값이 1 과 동일하고 gdr_pic_flag 의 값이 0 과 동일한 경우, 비디오 디코더 (300) 는 픽처가 IRAP 로서 인코딩된다고 결정할 수도 있다.
비디오 인코더 (200) 또는 비디오 디코더 (300) 는 픽처의 모든 계층들이 독립적인지 여부를 결정할 수도 있다 (332). 예를 들어, 비디오 인코더 (200) 는 인코더 파라미터들의 상이한 조합들을 테스트하기 위해 다중 인코딩 패스들을 수행할 수도 있고, 모든 계층들이 독립적인 픽처를 인코딩하도록 결정할 수도 있다. 예를 들어, 비디오 인코더 (200) 는 모든 계층들이 독립적인지 여부를 표시하는 제 4 신택스 엘리먼트 (예를 들어, vps_independent_layer_flag[ GeneralLayerIdx[ nuh_layer_id ]]) 의 값을 결정하고 비트스트림에서 제 4 신택스 엘리먼트를 시그널링할 수도 있다. 일부 예들에서, 픽처의 모든 계층들이 독립적인지 여부를 결정하는 것의 일부로서, 비디오 디코더 (300) 는 픽처의 모든 계층들이 독립적인지 여부를 표시하는 제 4 신택스 엘리먼트의 값을 결정할 수도 있다. 예를 들어, 비디오 디코더 (300) 는 인코딩된 픽처의 모든 계층들이 독립적인지 여부를 표시하는 제 4 신택스 엘리먼트 (예를 들어, vps_independent_layer_flag[ GeneralLayerIdx[ nuh_layer_id ]]) 를 파싱하여 모든 계층들이 독립적인지 여부를 결정할 수도 있다. 예를 들어, vps_independent_layer_flag[ GeneralLayerIdx[ nuh_layer_id ] 가 1 과 동일할 때, 비디오 디코더 (300) 는 픽처의 모든 계층들이 독립적이라고 결정할 수도 있다.
픽처가 IRAP 이고 픽처의 모든 계층들이 독립적인 것에 기초하여, 비디오 인코더 (200) 또는 비디오 디코더 (300) 는 인터 슬라이스가 픽처에서 허용되지 않음을 표시하는 제 1 신택스 엘리먼트의 값을 결정할 수도 있다 (334). 예를 들어, 비디오 인코더 (200) 는 인터 슬라이스 예측 (예를 들어, 하나의 슬라이스가 다른 슬라이스를 사용하여 예측됨) 이 허용되는지 여부를 표시하는 제 1 신택스 엘리먼트 (예를 들어, ph_inter_slice_allowed_flag) 의 값을 결정할 수도 있고, 일부 예들에서, 픽처가 IRAP 이고 픽처의 모든 계층들이 독립적인 것에 기초하여 제 1 신택스 엘리먼트 (예를 들어, ph_inter_slice_allowed_flag) 를 시그널링할 수도 있다. 일부 예들에서, 비디오 인코더 (200) 는 비트스트림에서 제 1 신택스 엘리먼트를 시그널링하는 것을 억제할 수도 있다. 예를 들어, 비디오 디코더 (300) 는 제 1 신택스 엘리먼트 (예를 들어, ph_inter_slice_allowed_flag) 를 파싱하여 인터 슬라이스가 픽처에서 허용되지 않음을 표시하는 제 1 신택스 엘리먼트 (예를 들어, ph_inter_slice_allowed_flag) 의 값을 결정할 수도 있다. 다른 예에서, 제 1 신택스 엘리먼트의 값을 결정하는 것의 일부로서, 비디오 디코더 (300) 는 제 1 신택스 엘리먼트의 값을 추론할 수도 있다. 예를 들어, 비디오 디코더 (300) 는 비디오 인코더 (200) 가 제 1 신택스 엘리먼트를 시그널링하지 않을 때 픽처가 IRAP 이고 픽처에서의 모든 계층들이 독립적인 것에 기초하여 인터 슬라이스 예측들이 허용되는지 여부를 표시하는 제 1 신택스 엘리먼트의 값을 추론할 수도 있다. 비디오 인코더 (200) 또는 비디오 디코더 (300) 는 인터 슬라이스 예측을 사용하지 않으면서 픽처를 코딩할 수도 있다 (336). 예를 들어, 비디오 인코더 (200) 또는 비디오 디코더 (300) 는 픽처에 대해 인터 슬라이스 예측을 사용하는 것을 억제할 수도 있다.
일부 예들에서, 제 1 신택스 엘리먼트는 픽처 헤더에 있다. 일부 예들에서, IRAP 는 IDR 픽처 또는 CRA 픽처이다. 일부 예들에서, 제 4 신택스 엘리먼트는 VPS 이다.
도 6 은 현재 블록을 인코딩하기 위한 예시의 방법을 도시하는 플로우차트이다. 현재 블록은 현재 CU 를 포함할 수도 있다. 비디오 인코더 (200)(도 1 및 도 3) 와 관련하여 설명되지만, 도 6 과 유사한 방법을 수행하도록 다른 디바이스들이 구성될 수도 있음을 이해해야 한다.
이 예에서, 비디오 인코더 (200) 는 초기에 현재 블록을 예측한다 (350). 예를 들어, 비디오 인코더 (200) 는 현재 블록에 대한 예측 블록을 형성할 수도 있다. 예를 들어, 예측 블록들을 형성하는 동안, 비디오 인코더 (200) 는 비디오 데이터의 픽처가 IRAP 인지 여부를 결정하고 픽처의 모든 계층들이 독립적인지 여부를 결정할 수도 있다. 비디오 인코더 (200) 는 또한, 픽처가 IRAP 이고 픽처의 모든 계층들이 독립적인 것에 기초하여, 인터 슬라이스가 픽처에서 허용되지 않음을 표시하는 제 1 신택스 엘리먼트의 값을 결정하고 및/또는 인터 슬라이스 예측을 사용하지 않으면서 픽처를 인코딩할 수도 있다. 비디오 인코더 (200) 는 현재 블록에 대한 잔차 블록을 계산할 수도 있다 (352). 잔차 블록을 계산하기 위해, 비디오 인코더 (200) 는 원래의, 인코딩되지 않은 블록과 현재 블록에 대한 예측 블록 사이의 차이를 계산할 수도 있다. 비디오 인코더 (200) 는 그 후 잔차 블록을 변환하고 잔차 블록의 변환 계수들을 양자화할 수도 있다 (354). 다음으로, 비디오 인코더 (200) 는 잔차 블록의 양자화된 변환 계수들을 스캔할 수도 있다 (356). 스캔 동안 또는 스캔에 후속하여, 비디오 인코더 (200) 는 변환 계수들을 엔트로피 인코딩할 수도 있다 (358). 예를 들어, 비디오 인코더 (200) 는 CAVLC 또는 CABAC 를 사용하여 변환 계수들을 인코딩할 수도 있다. 비디오 인코더 (200) 는 그 후 블록의 엔트로피 인코딩된 데이터를 출력할 수도 있다 (360).
도 7 은 비디오 데이터의 현재 블록을 디코딩하기 위한 예시의 방법을 도시하는 플로우챠트이다. 현재 블록은 현재 CU 를 포함할 수도 있다. 비디오 디코더 (300)(도 1 및 도 4) 와 관련하여 설명되지만, 도 7 과 유사한 방법을 수행하도록 다른 디바이스들이 구성될 수도 있음을 이해해야 한다.
비디오 디코더 (300) 는 현재 블록에 대한 엔트로피 코딩된 데이터, 예컨대 엔트로피 코딩된 예측 정보 및 현재 블록에 대응하는 잔차 블록의 변환 계수들에 대한 엔트로피 코딩된 데이터를 수신할 수도 있다 (370). 비디오 디코더 (300) 는 현재 블록에 대한 예측 정보를 결정하고 잔차 블록의 변환 계수들을 재생하기 위해 엔트로피 인코딩된 데이터를 엔트로피 디코딩할 수도 있다 (372). 비디오 디코더 (300) 는 현재 블록에 대한 예측 블록을 계산하기 위해, 예를 들어 현재 블록에 대한 예측 정보에 의해 표시된 바와 같이 인트라- 또는 인터-예측 모드를 사용하여, 현재 블록을 예측할 수도 있다 (374). 예를 들어, 블록들을 예측하는 동안, 비디오 디코더 (300) 는 비디오 데이터의 픽처가 IRAP 인지 여부를 결정하고 픽처의 모든 계층들이 독립적인지 여부를 결정할 수도 있다. 비디오 디코더 (300) 는 또한, 픽처가 IRAP 이고 픽처의 모든 계층들이 독립적인 것에 기초하여, 인터 슬라이스가 픽처에서 허용되지 않음을 표시하는 제 1 신택스 엘리먼트의 값을 결정하고 및/또는 인터 슬라이스 예측을 사용하지 않으면서 픽처를 디코딩할 수도 있다. 비디오 디코더 (300) 는 양자화된 변환 계수들의 블록을 생성하기 위해 복원된 변환 계수들을 역 스캔할 수도 있다 (376). 비디오 디코더 (300) 는 그 후 잔차 블록을 생성하기 위해 변환 계수들을 역 양자화 및 역 변환할 수도 있다 (378). 비디오 디코더 (300) 는 예측 블록 및 잔차 블록을 조합함으로써 결국 현재 블록을 디코딩할 수도 있다 (380).
본 개시는 다음의 예들을 포함한다.
조항 1A. 비디오 데이터를 코딩하는 방법으로서, 방법은
비디오 데이터의 제 1 계층이 독립 계층인지 여부를 결정하는 단계; 비디오 데이터의 제 2 계층이 독립 계층인지 여부를 결정하는 단계; 시퀀스 파라미터 세트 (SPS) 를 결정하는 단계; 및 SPS 에 기초하여 제 1 계층 및 제 2 계층을 코딩하는 단계를 포함하고, 제 1 계층 또는 제 2 계층 중 하나는 독립 계층이고 제 1 계층 또는 제 2 계층 중 하나는 종속 계층이다.
조항 2A. 독립 계층에 대한 참조 픽처 리스트에 인터-계층 참조 픽처를 부가하지 않는 단계를 더 포함하는, 조항 1A 의 방법.
조항 3A. 종속 계층에 대한 참조 픽처 리스트에 인터-계층 참조 픽처를 부가하는 단계를 더 포함하는, 조항들 1A-2A 중 임의의 것의 방법.
조항 4A. 비디오 데이터의 제 1 계층이 종속 계층인지 여부를 결정하는 단계는 vps_independent_layer_flag[ GeneralLayerIdx[ nuh_layer_id ] ] 가 0 과 동일한지 여부를 결정하는 단계를 포함하는, 조항들 1A-3A 중 임의의 것의 방법.
조항 5A. SPS 를 결정하는 단계는 inter_layer_ref_pics_present_flag 를 1 과 동일하게 설정하는 단계를 포함하는, 조항들 1A-4A 중 임의의 것의 방법.
조항 6A. ref_pic_list_struct 에 플래그를 부가하는 단계를 더 포함하고, 플래그는 참조 픽처 리스트 구조가 인터-계층 참조 픽처들을 포함하는지 여부를 표시하는, 조항들 1A-5A 중 임의의 것의 방법.
조항 7A. 플래그는 inter_layer_ref_pics_present_flag 인, 조항 6A 의 방법.
조항 8A. 참조 픽처 리스트가 픽처 또는 슬라이스 헤더에서 시그널링되는지 여부를 결정하는 단계; 및 참조 픽처 리스트가 픽처 또는 슬라이스 헤더에서 시그널링되는 것에 기초하여, 플래그를 vps_independent_layer_flag[ GeneralLayerIdx[ nuh_layer_id ]] 와 동일하게 설정하는 단계를 더 포함하는, 조항 6A 의 방법.
조항 9A. 비디오 데이터를 코딩하는 방법으로서, 방법은 비디오 데이터의 계층이 독립적인지 여부를 결정하는 단계; 비디오 데이터의 픽처가 순시 디코더 리프레시 (IDR) 또는 클리어 랜덤 액세스 (CRA) 픽처인지 여부를 결정하는 단계; 계층이 독립적이고 픽처가 IDR 픽처 또는 CRA 픽처인 것에 기초하여 ph_inter_slice_allowed_flag 를 0 과 동일하게 설정하는 단계; 및 ph_inter_slice_allowed_flag 에 기초하여 비디오 데이터를 코딩하는 단계를 포함한다.
조항 10A. 비디오 데이터의 계층이 독립적인지 여부를 결정하는 단계는 vps_independent_layer_flag[ GeneralLayerIdx[ nuh_layer_id ] ] 가 1 과 동일한지 여부를 결정하는 단계를 포함하는, 조항 9A 의 방법.
조항 11A. 비디오 데이터의 픽처가 IDR 픽처 또는 CRA 픽처인지 여부를 결정하는 단계는 gdr_or_irap_pic_flag 가 1 과 동일하고 gdr_pic_flag 가 0 과 동일한지 여부를 결정하는 단계를 포함하는, 조항들 9A-10A 중 임의의 것의 방법.
조항 12A. 비디오 데이터의 계층이 독립적이고 비디오 데이터의 픽처가 IDR 픽처 또는 CRA 픽처인 것에 기초하여, ph_inter_slice_allowed_flag 가 비트스트림에서 시그널링되지 않는, 조항들 9A-11A 중 임의의 것의 방법.
조항 13A. 비트스트림에서 시그널링되지 않을 때 ph_inter_slice_allowed_flag 를 0 과 동일한 것으로 추론하는 단계를 더 포함하는, 조항 12A 의 방법.
조항 14A. 코딩은 디코딩을 포함하는, 조항들 1A-13A 중 임의의 것의 방법.
조항 15A. 코딩은 인코딩을 포함하는, 조항들 1A-13A 중 임의의 것의 방법.
조항 16A. 비디오 데이터를 코딩하기 위한 디바이스로서, 디바이스는 조항들 1A-15A 중 임의의 것의 방법을 수행하기 위한 하나 이상의 수단을 포함한다.
조항 17A. 하나 이상의 수단은 회로부에서 구현되는 하나 이상의 프로세서를 포함하는, 조항 16A 의 디바이스.
조항 18A. 비디오 데이터를 저장하는 메모리를 더 포함하는, 조항들 16A-17A 중 임의의 것의 디바이스.
조항 19A. 디코딩된 비디오 데이터를 디스플레이하도록 구성된 디스플레이를 더 포함하는, 조항들 16A-18A 중 임의의 것의 디바이스.
조항 20A. 디바이스는 카메라, 컴퓨터, 모바일 디바이스, 브로드캐스트 수신기 디바이스 또는 셋탑 박스 중 하나 이상을 포함하는, 조항들 16A-19A 중 임의의 것의 디바이스.
조항 21A. 디바이스는 비디오 디코더를 포함하는, 조항들 16A-20A 중 임의의 것의 디바이스.
조항 22A. 디바이스는 비디오 인코더를 포함하는, 조항들 16A-21A 중 임의의 것의 디바이스.
조항 23A. 명령들이 저장된 컴퓨터 판독가능 저장 매체로서, 명령들은 실행될 때, 하나 이상의 프로세서로 하여금, 조항들 1A-13A 중 임의의 것의 방법을 수행하게 한다.
조항 24A. 비디오 데이터를 인코딩하기 위한 디바이스로서, 디바이스는 비디오 데이터의 제 1 계층이 종속 계층인지 여부를 결정하는 수단; 비디오 데이터의 제 2 계층이 종속 계층인지 여부를 결정하는 수단; 시퀀스 파라미터 세트 (SPS) 를 결정하는 수단; 및 SPS 에 기초하여 제 1 계층 및 제 2 계층을 코딩하는 수단을 포함하고, 제 1 계층 또는 제 2 계층 중 하나는 독립 계층이고, 제 1 계층 또는 제 2 계층 중 하나는 종속 계층이다.
조항 25A. 비디오 데이터를 인코딩하기 위한 디바이스로서, 디바이스는 비디오 데이터의 계층이 독립적인지 여부를 결정하는 수단; 비디오 데이터의 픽처가 순시 디코더 리프레시 (IDR) 또는 클리어 랜덤 액세스 (CRA) 픽처인지 여부를 결정하는 수단; 계층이 독립적이고 픽처가 IDR 픽처 또는 CRA 픽처인 것에 기초하여 ph_inter_slice_allowed_flag 를 0 과 동일하게 설정하는 수단; 및 ph_inter_slice_allowed_flag 에 기초하여 비디오 데이터를 코딩하는 수단을 포함한다.
조항 1B. 비디오 데이터를 코딩하는 방법으로서, 방법은 비디오 데이터의 픽처가 인트라 랜덤 액세스 픽처 (IRAP) 인지 여부를 결정하는 단계; 픽처의 모든 계층들이 독립적인지 여부를 결정하는 단계; 픽처가 IRAP 이고 픽처의 모든 계층들이 독립적인 것에 기초하여, 인터 슬라이스가 픽처에서 허용되지 않음을 표시하는 제 1 신택스 엘리먼트의 값을 결정하는 단계; 및 인터 슬라이스 예측을 사용하지 않으면서 픽처를 코딩하는 단계를 포함한다.
조항 2B. 제 1 신택스 엘리먼트는 픽처 헤더에 있는, 조항 1B 의 방법.
조항 3B. IRAP 는 순시적 디코더 리프레시 (IDR) 픽처 또는 클리어 랜덤 액세스 (CRA) 픽처인, 조항 1B 또는 조항 2B 의 방법.
조항 4B. 코딩은 디코딩을 포함하고, 비디오 데이터의 픽처가 IRAP 인지 여부를 결정하는 단계는: 제 2 신택스 엘리먼트의 값이 픽처가 점진적 디코딩 리프레시 (GDR) 픽처 또는 순시적 랜덤 액세스 픽처 (IRAP) 중 하나임을 표시하는지 여부를 결정하는 단계; 및 제 3 신택스 엘리먼트의 값이 픽처가 GDR 픽처가 아님을 표시하는지 여부를 결정하는 단계를 포함하는, 조항들 1B-3B 의 임의의 조합의 방법.
조항 5B. 코딩은 디코딩을 포함하고 픽처의 모든 계층들이 독립적인지 여부를 결정하는 단계는: 픽처의 모든 계층들이 독립적인지 여부를 표시하는 제 4 신택스 엘리먼트의 값을 결정하는 단계를 포함하는, 조항들 1B-4B 의 임의의 조합의 방법.
조항 6B. 제 4 신택스 엘리먼트는 비디오 파라미터 세트에 있는, 조항 5B 의 방법.
조항 7B. 코딩은 디코딩을 포함하고, 제 1 신택스 엘리먼트의 값을 결정하는 단계는 제 1 신택스 엘리먼트의 값을 추론하는 단계를 포함하는, 조항들 1B-6B 의 임의의 조합의 방법.
조항 8B. 코딩은 인코딩을 포함하고 방법은: 픽처가 점진적 디코딩 리프레시 (GDR) 픽처 또는 IRAP 중 하나인 것을 표시하는 제 2 신택스 엘리먼트의 값을 결정하는 단계; 픽처가 GDR 픽처가 아님을 표시하는 제 3 신택스 엘리먼트의 값을 결정하는 단계; 및 비트스트림에서 제 2 신택스 엘리먼트 및 제 3 신택스 엘리먼트를 시그널링하는 단계를 더 포함하는, 조항들 1B-3B 의 임의의 조합의 방법.
조항 9B. 코딩은 인코딩을 포함하고, 방법은 모든 계층들이 독립적임을 표시하는 제 4 신택스 엘리먼트의 값을 결정하는 단계; 및 비트스트림에서 제 4 신택스 엘리먼트를 시그널링하는 단계를 더 포함하는, 조항들 1B-3B 의 임의의 조합의 방법.
조항 10B. 코딩은 인코딩을 포함하고, 방법은 비트스트림에서 제 1 신택스 엘리먼트를 시그널링하는 것을 억제하는 단계를 더 포함하는, 조항들 1B-3B 및 8B-9B 의 임의의 조합의 방법.
조항 11B. 비디오 데이터를 코딩하기 위한 디바이스로서, 디바이스는 비디오 데이터를 저장하도록 구성된 메모리; 및 회로부에서 구현되고 메모리에 통신가능하게 커플링된 하나 이상의 프로세서를 포함하고, 하나 이상의 프로세서는, 비디오 데이터의 픽처가 인트라 랜덤 액세스 픽처 (IRAP) 인지 여부를 결정하고; 픽처의 모든 계층들이 독립적인지 여부를 결정하고; 픽처가 IRAP 이고 픽처의 모든 계층들이 독립적인 것에 기초하여, 인터 슬라이스가 픽처에서 허용되지 않음을 표시하는 제 1 신택스 엘리먼트의 값을 결정하며; 그리고 인터 슬라이스 예측을 사용하지 않으면서 픽처를 코딩하도록 구성된다.
조항 12B. 제 1 신택스 엘리먼트는 픽처 헤더에 있는, 조항 11B 의 디바이스.
조항 13B. IRAP 는 순시적 디코더 리프레시 (IDR) 픽처 또는 클리어 랜덤 액세스 (CRA) 픽처인, 조항 11B 또는 조항 12B 의 디바이스.
조항 14B. 코딩은 디코딩을 포함하고, 비디오 데이터의 픽처가 IRAP 인지 여부를 결정하는 것의 일부로서, 하나 이상의 프로세서는, 제 2 신택스 엘리먼트의 값이 픽처가 점진적 디코딩 리프레시 (GDR) 픽처 또는 IRAP 중 하나임을 표시하는지 여부를 결정하고; 그리고 제 3 신택스 엘리먼트의 값이 픽처가 GDR 픽처가 아님을 표시하는지 여부를 결정하도록 구성되는, 조항들 11B-13B 의 임의의 조합의 디바이스.
조항 15B. 코딩은 디코딩을 포함하고, 픽처의 모든 계층들이 독립적인지 여부를 결정하는 것의 일부로서, 하나 이상의 프로세서는, 픽처의 모든 계층들이 독립적인지 여부를 표시하는 제 4 신택스 엘리먼트의 값을 결정하도록 구성되는, 조항들 11B-14B 의 임의의 조합의 디바이스.
조항 16B. 제 4 신택스 엘리먼트는 비디오 파라미터 세트에 있는, 조항 15B 의 디바이스.
조항 17B. 코딩은 디코딩을 포함하고, 제 1 신택스 엘리먼트의 값을 결정하는 것의 일부로서, 하나 이상의 프로세서는 제 1 신택스 엘리먼트의 값을 추론하도록 구성되는, 조항들 11B-16B 의 임의의 조합의 디바이스.
조항 18B. 코딩은 인코딩을 포함하고, 하나 이상의 프로세서는 추가로, 픽처가 점진적 디코딩 리프레시 (GDR) 픽처 또는 IRAP 중 하나인 것을 표시하는 제 2 신택스 엘리먼트의 값을 결정하고; 픽처가 GDR 픽처가 아님을 표시하는 제 3 신택스 엘리먼트의 값을 결정하며; 그리고 비트스트림에서 제 2 신택스 엘리먼트 및 제 3 신택스 엘리먼트를 시그널링하도 구성되는, 조항들 11B-13B 의 임의의 조합의 디바이스.
조항 19B. 코딩은 인코딩을 포함하고, 하나 이상의 프로세서는 추가로, 모든 계층들이 독립적임을 표시하는 제 4 신택스 엘리먼트의 값을 결정하고; 그리고 비트스트림에서 제 4 신택스 엘리먼트를 시그널링하도록 구성되는, 조항들 11B-13B 및 18B 의 임의의 조합의 디바이스.
조항 20B. 코딩은 인코딩을 포함하고, 하나 이상의 프로세서는 추가로, 비트스트림에서 제 1 신택스 엘리먼트를 시그널링하는 것을 억제하도록 구성되는, 조항들 11B-13B 및 18B-19B 의 임의의 조합의 방법.
조항 21B. 컴퓨터 판독가능 저장 매체는 명령들을 포함하고, 명령들은, 실행될 때, 하나 이상의 프로세서로 하여금, 비디오 데이터의 픽처가 인트라 랜덤 액세스 픽처 (IRAP) 인지 여부를 결정하게 하고; 픽처의 모든 계층들이 독립적인지 여부를 결정하게 하고; 픽처가 IRAP 이고 픽처의 모든 계층들이 독립적인 것에 기초하여, 인터 슬라이스가 픽처에서 허용되지 않음을 표시하는 제 1 신택스 엘리먼트의 값을 결정하게 하며; 그리고 인터 슬라이스 예측을 사용하지 않으면서 픽처를 코딩하게 한다.
조항 22B. 비디오 데이터를 코딩하기 위한 디바이스로서, 디바이스는 비디오 데이터의 픽처가 인트라 랜덤 액세스 픽처 (IRAP) 인지 여부를 결정하는 수단; 픽처의 모든 계층들이 독립적인지 여부를 결정하는 수단; 픽처가 IRAP 이고 픽처의 모든 계층들이 독립적인 것에 기초하여, 인터 슬라이스가 픽처에서 허용되지 않음을 표시하는 제 1 신택스 엘리먼트의 값을 결정하는 수단; 및 인터 슬라이스 예측을 사용하지 않으면서 픽처를 코딩하는 수단을 포함한다.
예시에 의존하여, 본 명세서에 설명된 기법들 중 임의의 것의 소정의 액트들 또는 이벤트들은 상이한 시퀀스로 수행될 수 있고, 전체적으로 부가되거나 병합되거나 또는 제거될 수도 있음 (예를 들어, 설명된 모든 액트들 또는 이벤트들이 그 기법들의 실시를 위해 필수적인 것은 아님) 이 인식되어야 한다. 더욱이, 소정의 예들에서, 액트들 또는 이벤트들은 순차적으로 보다는, 예를 들어 다중-스레딩된 프로세싱, 인터럽트 프로세싱, 또는 다중의 프로세서들을 통해 동시에 수행될 수도 있다.
하나 이상의 예에서, 설명된 기능들은 하드웨어, 소프트웨어, 펌웨어, 또는 이들의 임의의 조합에서 구현될 수도 있다. 소프트웨어로 구현되는 경우, 그 기능들은 컴퓨터 판독가능 매체 상의 하나 이상의 명령 또는 코드로서 저장되거나 이를 통해 송신될 수도 있고 하드웨어 기반 프로세싱 유닛에 의해 실행될 수도 있다. 컴퓨터 판독가능 매체는 데이터 저장 매체와 같은 유형의 매체에 대응하는 컴퓨터 판독가능 저장 매체, 또는 예를 들어, 통신 프로토콜에 따라, 일 장소로부터 다른 장소로의 컴퓨터 프로그램의 전송을 가능하게 하는 임의의 매체를 포함하는 통신 매체를 포함할 수도 있다. 이러한 방식으로, 컴퓨터 판독가능 매체는 일반적으로 (1) 비일시적인 유형의 컴퓨터 판독가능 저장 매체 또는 (2) 신호 또는 캐리어 파와 같은 통신 매체에 대응할 수도 있다. 데이터 저장 매체들은 본 개시에 설명된 기법들의 구현을 위한 명령들, 코드 및/또는 데이터 구조들을 취출하기 위해 하나 이상의 컴퓨터 또는 하나 이상의 프로세서에 의해 액세스될 수 있는 임의의 가용 매체들일 수도 있다. 컴퓨터 프로그램 제품이 컴퓨터 판독가능 매체를 포함할 수도 있다.
예로서, 그리고 비제한적으로, 이러한 컴퓨터 판독가능 저장 매체들은 RAM, ROM, EEPROM, CD-ROM 또는 다른 광학 디스크 저장, 자기 디스크 저장, 또는 다른 자기 저장 디바이스들, 플래시 메모리, 또는 명령들 또는 데이터 구조들의 형태로 희망하는 프로그램 코드를 저장하기 위해 이용될 수 있으며 컴퓨터에 의해 액세스될 수 있는 임의의 다른 매체를 포함할 수 있다. 또한, 임의의 커넥션이 컴퓨터 판독가능 매체로 적절히 명명된다. 예를 들어, 동축 케이블, 광섬유 케이블, 꼬임쌍선, 디지털 가입자 라인 (DSL), 또는 적외선, 무선, 및 마이크로파와 같은 무선 기술들을 이용하여 웹사이트, 서버, 또는 다른 원격 소스로부터 명령들이 송신된다면, 동축 케이블, 광섬유 케이블, 꼬임쌍선, DSL, 또는 적외선, 무선, 및 마이크로파와 같은 무선 기술들은 매체의 정의에 포함된다. 하지만, 컴퓨터 판독가능 저장 매체들 및 데이터 저장 매체들은 커넥션들, 캐리어파들, 신호들, 또는 다른 일시적 매체들을 포함하지 않지만 대신 비일시적인 유형의 저장 매체들로 지향됨이 이해되어야 한다. 본 명세서에서 사용된 바와 같이, 디스크 (disk) 와 디스크 (disc) 는, 컴팩트 디스크(CD), 레이저 디스크, 광학 디스크, 디지털 다기능 디스크 (DVD), 플로피 디스크, 및 블루레이 디스크를 포함하며, 여기서 디스크(disk)들은 통상 자기적으로 데이터를 재생하는 반면, 디스크(disc) 들은 레이저들을 이용하여 광학적으로 데이터를 재생한다. 또한, 상기의 조합들은 컴퓨터 판독 가능 매체들의 범위 내에 포함되어야 한다.
명령들은 하나 이상의 프로세서, 예컨대 하나 이상의 디지털 신호 프로세서 (DSP), 범용 마이크로프로세서, 주문형 집적 회로 (ASIC), 필드 프로그램가능 게이트 어레이 (FPGA들), 또는 다른 등가의 집적 또는 이산 로직 회로부에 의해 실행될 수도 있다. 따라서, 본 명세서에서 사용된 바와 같이 용어들 "프로세서" 및 "프로세싱 회로부"는 전술한 구조들 중 임의의 것 또는 본 명세서 설명된 기법들의 구현에 적합한 임의의 다른 구조를 지칭할 수도 있다. 부가적으로, 일부 양태들에서, 본 명세서에서 설명된 기능성이 인코딩 및 디코딩을 위해 구성되거나 또는 결합된 코덱에서 통합된 전용 하드웨어 및/또는 소프트웨어 모듈들 내에 제공될 수도 있다. 또한, 그 기법들은 하나 이상의 회로 또는 로직 엘리먼트들에서 완전히 구현될 수 있다.
본 개시의 기법들은 무선 핸드셋, 집적 회로 (IC) 또는 IC들의 세트 (예를 들어, 칩 세트) 를 포함하여, 광범위하게 다양한 디바이스들 또는 장치들에서 구현될 수도 있다. 다양한 컴포넌트들, 모듈들 또는 유닛들이, 개시된 기술들을 수행하도록 구성된 디바이스들의 기능적인 양태들을 강조하기 위하여 본 개시에 설명되었지만, 상이한 하드웨어 유닛들에 의한 실현을 반드시 필요로 하는 것은 아니다. 오히려, 상술한 바와 같이, 다양한 유닛들이 코덱 하드웨어 유닛에 결합될 수도 있거나, 또는 적합한 소프트웨어 및/또는 펌웨어와 함께, 상술한 하나 이상의 프로세서를 포함하는 상호동작 하드웨어 유닛들의 집합에 의해 제공될 수도 있다.
다양한 예들이 설명되었다. 이들 및 다른 예들은 다음의 청구항들의 범위 내에 있다.

Claims (22)

  1. 비디오 데이터를 코딩하는 방법으로서,
    상기 비디오 데이터의 픽처가 인트라 랜덤 액세스 픽처 (IRAP) 인지 여부를 결정하는 단계;
    상기 픽처의 모든 계층들이 독립적인지 여부를 결정하는 단계;
    상기 픽처가 IRAP 이고 상기 픽처의 모든 계층들이 독립적인 것에 기초하여, 인터 슬라이스가 상기 픽처에서 허용되지 않음을 표시하는 제 1 신택스 엘리먼트의 값을 결정하는 단계; 및
    인터 슬라이스 예측을 사용하지 않으면서 상기 픽처를 코딩하는 단계를 포함하는, 비디오 데이터를 코딩하는 방법.
  2. 제 1 항에 있어서,
    상기 제 1 신택스 엘리먼트는 픽처 헤더에 있는, 비디오 데이터를 코딩하는 방법.
  3. 제 1 항에 있어서,
    상기 IRAP 는 순시적 디코더 리프레시 (IDR) 픽처 또는 클리어 랜덤 액세스 (CRA) 픽처인, 비디오 데이터를 코딩하는 방법.
  4. 제 1 항에 있어서,
    코딩은 디코딩을 포함하고, 상기 비디오 데이터의 픽처가 IRAP 인지 여부를 결정하는 단계는:
    제 2 신택스 엘리먼트의 값이 상기 픽처가 점진적 디코딩 리프레시 (GDR) 픽처 또는 순시적 랜덤 액세스 픽처 (IRAP) 중 하나임을 표시하는지 여부를 결정하는 단계; 및
    제 3 신택스 엘리먼트의 값이 상기 픽처가 GDR 픽처가 아님을 표시하는지 여부를 결정하는 단계를 포함하는, 비디오 데이터를 코딩하는 방법.
  5. 제 1 항에 있어서,
    코딩은 디코딩을 포함하고, 상기 픽처의 모든 계층들이 독립적인지 여부를 결정하는 단계는:
    상기 픽처의 모든 계층들이 독립적인지 여부를 표시하는 제 4 신택스 엘리먼트의 값을 결정하는 단계를 포함하는, 비디오 데이터를 코딩하는 방법.
  6. 제 5 항에 있어서,
    상기 제 4 신택스 엘리먼트는 비디오 파라미터 세트에 있는, 비디오 데이터를 코딩하는 방법.
  7. 제 1 항에 있어서,
    코딩은 디코딩을 포함하고, 상기 제 1 신택스 엘리먼트의 값을 결정하는 단계는 상기 제 1 신택스 엘리먼트의 값을 추론하는 단계를 포함하는, 비디오 데이터를 코딩하는 방법.
  8. 제 1 항에 있어서,
    코딩은 인코딩을 포함하고, 상기 방법은,
    상기 픽처가 점진적 디코딩 리프레시 (GDR) 픽처 또는 IRAP 중 하나임을 표시하는 제 2 신택스 엘리먼트의 값을 결정하는 단계;
    상기 픽처가 GDR 픽처가 아님을 표시하는 제 3 신택스 엘리먼트의 값을 결정하는 단계; 및
    비트스트림에서 상기 제 2 신택스 엘리먼트 및 상기 제 3 신택스 엘리먼트를 시그널링하는 단계를 더 포함하는, 비디오 데이터를 코딩하는 방법.
  9. 제 1 항에 있어서,
    코딩은 인코딩을 포함하고, 상기 방법은,
    상기 픽처의 모든 계층들이 독립적임을 표시하는 제 4 신택스 엘리먼트의 값을 결정하는 단계; 및
    비트스트림에서 상기 제 4 신택스 엘리먼트를 시그널링하는 단계를 더 포함하는, 비디오 데이터를 코딩하는 방법.
  10. 제 1 항에 있어서,
    코딩은 인코딩을 포함하고, 상기 방법은,
    비트스트림에서 상기 제 1 신택스 엘리먼트를 시그널링하는 것을 억제하는 단계를 더 포함하는, 비디오 데이터를 코딩하는 방법.
  11. 비디오 데이터를 코딩하기 위한 디바이스로서,
    상기 비디오 데이터를 저장하도록 구성된 메모리; 및
    회로부에서 구현되고 상기 메모리에 통신가능하게 커플링된 하나 이상의 프로세서를 포함하고, 상기 하나 이상의 프로세서는,
    상기 비디오 데이터의 픽처가 인트라 랜덤 액세스 픽처 (IRAP) 인지 여부를 결정하고;
    상기 픽처의 모든 계층들이 독립적인지 여부를 결정하고;
    상기 픽처가 IRAP 이고 상기 픽처의 모든 계층들이 독립적인 것에 기초하여, 인터 슬라이스가 상기 픽처에서 허용되지 않음을 표시하는 제 1 신택스 엘리먼트의 값을 결정하며; 그리고
    인터 슬라이스 예측을 사용하지 않으면서 상기 픽처를 코딩하도록 구성되는, 비디오 데이터를 코딩하기 위한 디바이스.
  12. 제 11 항에 있어서,
    상기 제 1 신택스 엘리먼트는 픽처 헤더에 있는, 비디오 데이터를 코딩하기 위한 디바이스.
  13. 제 11 항에 있어서,
    상기 IRAP 는 순시적 디코더 리프레시 (IDR) 픽처 또는 클리어 랜덤 액세스 (CRA) 픽처인, 비디오 데이터를 코딩하기 위한 디바이스.
  14. 제 11 항에 있어서,
    코딩은 디코딩을 포함하고, 상기 비디오 데이터의 픽처가 IRAP 인지 여부를 결정하는 것의 일부로서, 상기 하나 이상의 프로세서는,
    제 2 신택스 엘리먼트의 값이 상기 픽처가 점진적 디코딩 리프레시 (GDR) 픽처 또는 IRAP 중 하나임을 표시하는지 여부를 결정하고; 그리고
    제 3 신택스 엘리먼트의 값이 상기 픽처가 GDR 픽처가 아님을 표시하는지 여부를 결정하도록 구성되는, 비디오 데이터를 코딩하기 위한 디바이스.
  15. 제 11 항에 있어서,
    코딩은 디코딩을 포함하고, 상기 픽처의 모든 계층이 독립적인지 여부를 결정하는 것의 일부로서, 상기 하나 이상의 프로세서는,
    상기 픽처의 모든 계층들이 독립적인지 여부를 표시하는 제 4 신택스 엘리먼트의 값을 결정하도록 구성되는, 비디오 데이터를 코딩하기 위한 디바이스.
  16. 제 15 항에 있어서,
    상기 제 4 신택스 엘리먼트는 비디오 파라미터 세트에 있는, 비디오 데이터를 코딩하기 위한 디바이스.
  17. 제 11 항에 있어서,
    코딩은 디코딩을 포함하고, 상기 제 1 신택스 엘리먼트의 값을 결정하는 것의 일부로서, 상기 하나 이상의 프로세서는 상기 제 1 신택스 엘리먼트의 값을 추론하도록 구성되는, 비디오 데이터를 코딩하기 위한 디바이스.
  18. 제 11 항에 있어서,
    상기 코딩은 인코딩을 포함하고, 상기 하나 이상의 프로세서는 추가로,
    상기 픽처가 점진적 디코딩 리프레시 (GDR) 픽처 또는 IRAP 중 하나임을 표시하는 제 2 신택스 엘리먼트의 값을 결정하고;
    상기 픽처가 GDR 픽처가 아님을 표시하는 제 3 신택스 엘리먼트의 값을 결정하며; 그리고
    비트스트림에서 상기 제 2 신택스 엘리먼트 및 상기 제 3 신택스 엘리먼트를 시그널링하도록 구성되는, 비디오 데이터를 코딩하기 위한 디바이스.
  19. 제 11 항에 있어서,
    상기 코딩은 인코딩을 포함하고, 상기 하나 이상의 프로세서는 추가로,
    상기 픽처의 모든 계층들이 독립적임을 표시하는 제 4 신택스 엘리먼트의 값을 결정하고; 그리고
    비트스트림에서 상기 제 4 신택스 엘리먼트를 시그널링하도록 구성되는, 비디오 데이터를 코딩하기 위한 디바이스.
  20. 제 11 항에 있어서,
    상기 코딩은 인코딩을 포함하고, 상기 하나 이상의 프로세서는 추가로,
    비트스트림에서 상기 제 1 신택스 엘리먼트를 시그널링하는 것을 억제하도록 구성되는, 비디오 데이터를 코딩하기 위한 디바이스.
  21. 명령들을 포함하는 비일시적 컴퓨터 판독가능 저장 매체로서,
    상기 명령들은, 실행될 때, 하나 이상의 프로세서로 하여금,
    비디오 데이터의 픽처가 인트라 랜덤 액세스 픽처 (IRAP) 인지 여부를 결정하게 하고;
    상기 픽처의 모든 계층들이 독립적인지 여부를 결정하게 하고;
    상기 픽처가 IRAP 이고 상기 픽처의 모든 계층들이 독립적인 것에 기초하여, 인터 슬라이스가 상기 픽처에서 허용되지 않음을 표시하는 제 1 신택스 엘리먼트의 값을 결정하게 하며; 그리고
    인터 슬라이스 예측을 사용하지 않으면서 상기 픽처를 코딩하게 하는, 비일시적 컴퓨터 판독가능 저장 매체.
  22. 비디오 데이터를 코딩하기 위한 디바이스로서,
    상기 비디오 데이터의 픽처가 인트라 랜덤 액세스 픽처 (IRAP) 인지 여부를 결정하는 수단;
    상기 픽처의 모든 계층들이 독립적인지 여부를 결정하는 수단;
    상기 픽처가 IRAP 이고 상기 픽처의 모든 계층들이 독립적인 것에 기초하여, 인터 슬라이스가 상기 픽처에서 허용되지 않음을 표시하는 제 1 신택스 엘리먼트의 값을 결정하는 수단; 및
    인터 슬라이스 예측을 사용하지 않으면서 상기 픽처를 코딩하는 수단을 포함하는, 비디오 데이터를 코딩하기 위한 디바이스.
KR1020227028379A 2020-02-24 2021-02-24 비디오 코딩에서의 시그널링 제약들 및 시퀀스 파라미터 세트 공유 KR20220119763A (ko)

Applications Claiming Priority (5)

Application Number Priority Date Filing Date Title
US202062980873P 2020-02-24 2020-02-24
US62/980,873 2020-02-24
US17/182,583 US11330305B2 (en) 2020-02-24 2021-02-23 Signaling constraints and sequence parameter set sharing in video coding
US17/182,583 2021-02-23
PCT/US2021/019447 WO2021173695A1 (en) 2020-02-24 2021-02-24 Signaling constraints and sequence parameter set sharing in video coding

Publications (1)

Publication Number Publication Date
KR20220119763A true KR20220119763A (ko) 2022-08-30

Family

ID=77365490

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020227028379A KR20220119763A (ko) 2020-02-24 2021-02-24 비디오 코딩에서의 시그널링 제약들 및 시퀀스 파라미터 세트 공유

Country Status (7)

Country Link
US (1) US11330305B2 (ko)
EP (1) EP4111690A1 (ko)
KR (1) KR20220119763A (ko)
CN (1) CN115104306B (ko)
BR (1) BR112022016023A2 (ko)
TW (1) TW202139716A (ko)
WO (1) WO2021173695A1 (ko)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2021201664A1 (ko) * 2020-04-03 2021-10-07 엘지전자 주식회사 Gdr 또는 irap 픽처에 대한 가용 슬라이스 타입 정보에 기반하는 영상 부호화/복호화 방법, 장치 및 비트스트림을 저장한 기록 매체

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9161039B2 (en) * 2012-09-24 2015-10-13 Qualcomm Incorporated Bitstream properties in video coding
US9491457B2 (en) * 2012-09-28 2016-11-08 Qualcomm Incorporated Signaling of regions of interest and gradual decoding refresh in video coding
US10212437B2 (en) * 2013-07-18 2019-02-19 Qualcomm Incorporated Device and method for scalable coding of video information
JP6465863B2 (ja) * 2014-03-14 2019-02-06 シャープ株式会社 画像復号装置、画像復号方法及び記録媒体
US10327002B2 (en) * 2014-06-19 2019-06-18 Qualcomm Incorporated Systems and methods for intra-block copy
EP4020983A1 (en) * 2014-12-31 2022-06-29 Nokia Technologies Oy An apparatus, a method and a computer program for video coding and decoding
US11109069B2 (en) * 2019-09-20 2021-08-31 Tencent America LLC Signaling of scalability parameters in video bitstream
US11758193B2 (en) * 2019-11-04 2023-09-12 Hfi Innovation Inc. Signaling high-level information in video and image coding

Also Published As

Publication number Publication date
CN115104306B (zh) 2023-05-30
TW202139716A (zh) 2021-10-16
WO2021173695A1 (en) 2021-09-02
US11330305B2 (en) 2022-05-10
CN115104306A (zh) 2022-09-23
US20210266601A1 (en) 2021-08-26
EP4111690A1 (en) 2023-01-04
BR112022016023A2 (pt) 2022-10-11

Similar Documents

Publication Publication Date Title
KR20220020266A (ko) 비디오 코딩에서 저주파수 분리불가능한 변환을 위한 변환 및 마지막 유의 계수 위치 시그널링
KR20210128396A (ko) 비디오 코딩에서 모션 벡터 차이들에 의한 병합 모드를 위한 시그널링
KR102455655B1 (ko) 비디오 코딩에서의 계수 도메인 블록 차동 펄스-코드 변조
KR20220032563A (ko) 비디오 코딩에서의 랩어라운드 모션 보상
US20210297704A1 (en) Independent subpicture signaling in video coding
US11659207B2 (en) General constraints of syntax elements for video coding
KR20220055465A (ko) 비디오 코딩 및 변환 유닛들에 대해 하이 레벨 신택스에서 시그널링하는 최대 및 최소 블록 사이즈들
EP4150906A1 (en) Reference picture list constraints and signaling in video coding
US20210368209A1 (en) General constraint information signaling in video coding
KR20220062539A (ko) 비디오 코딩에서의 조인트 크로마 잔차 모드를 위한 양자화 파라미터 시그널링
WO2021154986A1 (en) Decoded picture buffer (dpb) parameter signaling for video coding
KR20220143835A (ko) 비디오 코딩에서의 레퍼런스 픽처 리스트 및 병치된 픽처 시그널링
KR20220036940A (ko) 팔레트 모드에서의 델타 양자화 파라미터 (qp) 시그널링
KR20220030987A (ko) 비디오 코딩을 위한 적응 파라미터 세트들에 대한 메모리 제약
KR20220157378A (ko) Nal 유닛 타입들이 혼합된 비디오용 고레벨 신택스
KR20220113401A (ko) 손실 및 무손실 코딩 양자 모두를 지원하는 잔차 코딩
KR20220113402A (ko) 다중 계층들에 대한 공유되는 디코더 픽처 버퍼
KR20220061124A (ko) 비디오 코딩을 위한 변환 유닛 설계
KR20220163376A (ko) 비디오 코딩에서의 변환 스킵 블록들에 대한 하이-레벨 제약들
KR20230011303A (ko) 슬라이스 헤더들에서 비디오 데이터의 픽처들의 픽처 헤더 데이터의 코딩 여부 결정
KR20220146494A (ko) 비디오 코딩에서 코딩된 비디오 시퀀스 시작 액세스 유닛
KR20230002323A (ko) 비디오 코딩을 위한 적응적 스케일링 리스트 제어
KR20220036945A (ko) 팔레트 및 예측 모드 시그널링
US11330305B2 (en) Signaling constraints and sequence parameter set sharing in video coding
KR20220145836A (ko) 비디오 코딩 신택스

Legal Events

Date Code Title Description
A302 Request for accelerated examination
E902 Notification of reason for refusal
E601 Decision to refuse application
J201 Request for trial against refusal decision
J301 Trial decision

Free format text: TRIAL NUMBER: 2023101001492; TRIAL DECISION FOR APPEAL AGAINST DECISION TO DECLINE REFUSAL REQUESTED 20230711

Effective date: 20240219

GRNO Decision to grant (after opposition)