KR20210104892A - 코딩된 비디오 스트림에서 계층별 랜덤 엑세스하기 위한 방법 - Google Patents

코딩된 비디오 스트림에서 계층별 랜덤 엑세스하기 위한 방법 Download PDF

Info

Publication number
KR20210104892A
KR20210104892A KR1020217023757A KR20217023757A KR20210104892A KR 20210104892 A KR20210104892 A KR 20210104892A KR 1020217023757 A KR1020217023757 A KR 1020217023757A KR 20217023757 A KR20217023757 A KR 20217023757A KR 20210104892 A KR20210104892 A KR 20210104892A
Authority
KR
South Korea
Prior art keywords
picture
irap
flag
determining
gdr
Prior art date
Application number
KR1020217023757A
Other languages
English (en)
Other versions
KR102650213B1 (ko
Inventor
병두 최
산 류
스테판 웽거
Original Assignee
텐센트 아메리카 엘엘씨
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 텐센트 아메리카 엘엘씨 filed Critical 텐센트 아메리카 엘엘씨
Priority to KR1020247009085A priority Critical patent/KR20240040130A/ko
Publication of KR20210104892A publication Critical patent/KR20210104892A/ko
Application granted granted Critical
Publication of KR102650213B1 publication Critical patent/KR102650213B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N19/00Methods or arrangements for coding, decoding, compressing or decompressing digital video signals
    • H04N19/46Embedding additional information in the video signal during the compression process
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N19/00Methods or arrangements for coding, decoding, compressing or decompressing digital video signals
    • H04N19/30Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using hierarchical techniques, e.g. scalability
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N19/00Methods or arrangements for coding, decoding, compressing or decompressing digital video signals
    • H04N19/10Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using adaptive coding
    • H04N19/102Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using adaptive coding characterised by the element, parameter or selection affected or controlled by the adaptive coding
    • H04N19/103Selection of coding mode or of prediction mode
    • H04N19/105Selection of the reference unit for prediction within a chosen coding or prediction mode, e.g. adaptive choice of position and number of pixels used for prediction
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N19/00Methods or arrangements for coding, decoding, compressing or decompressing digital video signals
    • H04N19/10Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using adaptive coding
    • H04N19/102Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using adaptive coding characterised by the element, parameter or selection affected or controlled by the adaptive coding
    • H04N19/129Scanning of coding units, e.g. zig-zag scan of transform coefficients or flexible macroblock ordering [FMO]
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N19/00Methods or arrangements for coding, decoding, compressing or decompressing digital video signals
    • H04N19/10Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using adaptive coding
    • H04N19/134Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using adaptive coding characterised by the element, parameter or criterion affecting or controlling the adaptive coding
    • H04N19/157Assigned coding mode, i.e. the coding mode being predefined or preselected to be further used for selection of another element or parameter
    • H04N19/159Prediction type, e.g. intra-frame, inter-frame or bidirectional frame prediction
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N19/00Methods or arrangements for coding, decoding, compressing or decompressing digital video signals
    • H04N19/10Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using adaptive coding
    • H04N19/169Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using adaptive coding characterised by the coding unit, i.e. the structural portion or semantic portion of the video signal being the object or the subject of the adaptive coding
    • H04N19/17Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using adaptive coding characterised by the coding unit, i.e. the structural portion or semantic portion of the video signal being the object or the subject of the adaptive coding the unit being an image region, e.g. an object
    • H04N19/172Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using adaptive coding characterised by the coding unit, i.e. the structural portion or semantic portion of the video signal being the object or the subject of the adaptive coding the unit being an image region, e.g. an object the region being a picture, frame or field
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N19/00Methods or arrangements for coding, decoding, compressing or decompressing digital video signals
    • H04N19/10Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using adaptive coding
    • H04N19/169Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using adaptive coding characterised by the coding unit, i.e. the structural portion or semantic portion of the video signal being the object or the subject of the adaptive coding
    • H04N19/187Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using adaptive coding characterised by the coding unit, i.e. the structural portion or semantic portion of the video signal being the object or the subject of the adaptive coding the unit being a scalable video layer
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N19/00Methods or arrangements for coding, decoding, compressing or decompressing digital video signals
    • H04N19/10Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using adaptive coding
    • H04N19/169Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using adaptive coding characterised by the coding unit, i.e. the structural portion or semantic portion of the video signal being the object or the subject of the adaptive coding
    • H04N19/188Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using adaptive coding characterised by the coding unit, i.e. the structural portion or semantic portion of the video signal being the object or the subject of the adaptive coding the unit being a video data packet, e.g. a network abstraction layer [NAL] unit
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N19/00Methods or arrangements for coding, decoding, compressing or decompressing digital video signals
    • H04N19/70Methods or arrangements for coding, decoding, compressing or decompressing digital video signals characterised by syntax aspects related to video coding, e.g. related to compression standards

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Compression Or Coding Systems Of Tv Signals (AREA)

Abstract

인코딩된 비디오 비트스트림을 생성하는 방법으로서, 본 방법은 비디오 비트스트림으로부터 IRAP AU를 획득하는 단계; IRAP AU가 디코딩 순서에서 제1 AU인지, 각각의 픽처가 IDR 픽처인지, 또는 각각의 픽처가 EOS NAL 유닛에 후속하는 계층의 제1 픽처인지를 판정하는 단계; 그렇다면, IRAP AU에 대한 제1 플래그를 1로 설정하는 단계; 그렇지 않다면, IRAP AU에 대한 제2 플래그가 외부 값으로 외부적으로 설정되는지를 판정하는 단계; 그렇다면, IRAP AU에 대한 제1 플래그를 외부 값과 동일하게 설정하는 단계; 그렇지 않다면, IRAP AU에 대한 제1 플래그 및 IRAP AU에 대한 제2 플래그를 0으로 설정하는 단계; 제1 플래그 및 제2 플래그에 기초하여 비디오 비트스트림을 인코딩하는 단계; 및 인코딩된 비디오 비트스트림을 송신하는 단계를 포함한다.

Description

코딩된 비디오 스트림에서 계층별 랜덤 엑세스하기 위한 방법
본 출원은 2019년 12월 30일자로 출원된 미국 가특허 출원 제62/954,880호 및 2020년 10월 5일자로 출원된 미국 특허 출원 제17/063,082호로부터 우선권을 주장하며, 그 전체 내용은 본 명세서에 포함된다.
개시된 주제는 비디오 코딩 및 디코딩에 관한 것으로, 보다 구체적으로는, 인코딩된 비디오 비트스트림을 생성하는 동안 플래그들을 설정하는 것에 관한 것이다.
ITU-T VCEG(Q6/16) 및 ISO/IEC MPEG(JTC 1/SC 29/WG 11)은 2013(버전 1) 2014(버전 2) 2015(버전 3) 및 2016(버전 4)년에 H.265/HEVC(High Efficiency Video Coding) 표준을 공개했다. 2015년에, 이러한 2개의 표준 조직들은 JVET(Joint Video Exploration Team)를 공동으로 형성하여 HEVC를 뛰어넘는 다음 비디오 코딩 표준을 개발할 가능성을 모색하였다. 2017년 10월에, 이들은 HEVC를 뛰어넘은 능력을 갖는 비디오 압축에 대한 공동 제안 요청서(CfP)를 발행했다. 2018년 2월 15일자로, 표준 동적 범위(SDR)에 대한 총 22개의 CfP 응답, 높은 동적 범위(HDR)에 대한 12개의 CfP 응답, 및 360개의 비디오 범주에 대한 12개의 CfP 응답이 제각기 제출되었다. 2018년 4월에, 모든 수신된 CfP 응답들은 122 MPEG/10번째 JVET 미팅에서 평가되었다. 이 미팅의 결과로서, JVET는 HEVC를 넘어서는 차세대 비디오 코딩의 표준화 프로세스를 공식적으로 론칭했다. 새로운 표준은 다목적 비디오 코딩(Versatile Video Coding)(VVC)으로 명명되었고, JVET는 조인트 비디오 전문가 팀(Joint Video Expert Team)으로서 재명명되었다.
일 실시예에서, 적어도 하나의 프로세서를 사용하여 인코딩된 비디오 스트림을 생성하는 방법이 제공되며, 이 방법은 비디오 비트스트림으로부터 인트라 랜덤 액세스 포인트(IRAP) 액세스 유닛(AU)을 획득하는 단계; IRAP AU가 디코딩 순서에서 제1 AU인지, IRAP AU에 포함되는 각각의 픽처가 IDR(instantaneous decoder refresh) 픽처인지, 및 IRAP AU에 포함되는 각각의 픽처가 디코딩 순서에서 시퀀스 종료(EOS) 네트워크 추상화 계층(NAL) 유닛에 후속하는 계층의 제1 픽처인지를 판정하는 단계; IRAP AU가 비디오 비트스트림의 디코딩 순서에서 제1 AU라고 판정하는 것, IRAP AU에 포함되는 각각의 픽처가 IDR 픽처라고 판정하는 것, 또는 IRAP AU에 포함되는 각각의 픽처가 디코딩 순서에서 EOS NAL 유닛에 후속하는 계층의 제1 픽처라고 판정하는 것에 기초하여, IRAP AU에 대한 제1 플래그를 1로 설정하는 단계; IRAP AU가 디코딩 순서에서 제1 AU가 아니라고 판정하는 것, IRAP AU에 포함되는 각각의 픽처가 IDR 픽처가 아니라고 판정하는 것, 및 IRAP AU에 포함되는 각각의 픽처가 디코딩 순서에서 EOS NAL 유닛에 후속하는 계층의 제1 픽처가 아니라고 판정하는 것에 기초하여, IRAP AU에 대한 제2 플래그가 외부 값으로 외부적으로 설정되는지를 판정하는 단계; IRAP AU가 디코딩 순서에서 제1 AU가 아니라고 판정하는 것, IRAP AU에 포함되는 각각의 픽처가 IDR 픽처가 아니라고 판정하는 것, IRAP AU에 포함되는 각각의 픽처가 디코딩 순서에서 EOS NAL 유닛에 후속하는 계층의 제1 픽처가 아니라고 판정하는 것, 및 IRAP AU에 대한 제2 플래그가 외부 값으로 외부적으로 설정된다고 판정하는 것에 기초하여, IRAP AU에 대한 제1 플래그를 외부 값과 동일하게 설정하는 단계; IRAP AU가 디코딩 순서에서 제1 AU가 아니라고 판정하는 것, IRAP AU에 포함되는 각각의 픽처가 IDR 픽처가 아니라고 판정하는 것, IRAP AU에 포함되는 각각의 픽처가 디코딩 순서에서 EOS NAL 유닛에 후속하는 계층의 제1 픽처가 아니라고 판정하는 것, 제2 플래그가 외부 값으로 외부적으로 설정되지 않는다고 판정하는 것에 기초하여, IRAP AU에 대한 제1 플래그를 0으로 설정하고, IRAP AU에 대한 제2 플래그를 0으로 설정하는 단계; IRAP AU에 대한 제1 플래그 및 IRAP AU에 대한 상기 제2 플래그에 기초하여 비디오 비트스트림을 인코딩하는 단계; 및 인코딩된 비디오 비트스트림을 송신하는 단계를 포함한다.
일 실시예에서, 인코딩된 비디오 비트스트림을 생성하는 디바이스가 제공되며, 이 디바이스는 프로그램 코드를 저장하도록 구성되는 적어도 하나의 메모리; 및 프로그램 코드를 판독하고 프로그램 코드에 의해 명령된 바와 같이 동작하도록 구성되는 적어도 하나의 프로세서를 포함하고, 프로그램 코드는: 적어도 하나의 프로세서로 하여금 비디오 비트스트림으로부터 인트라 랜덤 액세스 포인트(IRAP) 액세스 유닛(AU)을 획득하게 하도록 구성되는 제1 획득 코드; 적어도 하나의 프로세서로 하여금 IRAP AU가 디코딩 순서에서 제1 AU인지, IRAP AU에 포함되는 각각의 픽처가 IDR(instantaneous decoder refresh) 픽처인지, 및 IRAP AU에 포함되는 각각의 픽처가 디코딩 순서에서 시퀀스 종료(EOS) 네트워크 추상화 계층(NAL) 유닛에 후속하는 계층의 제1 픽처인지를 판정하게 하도록 구성되는 제1 판정 코드; 적어도 하나의 프로세서로 하여금, IRAP AU가 비디오 비트스트림의 디코딩 순서에서 제1 AU라고 판정하는 것, IRAP AU에 포함되는 각각의 픽처가 IDR 픽처라고 판정하는 것, 또는 IRAP AU에 포함되는 각각의 픽처가 디코딩 순서에서 EOS NAL 유닛에 후속하는 계층의 제1 픽처라고 판정하는 것에 기초하여, IRAP AU에 대한 제1 플래그를 1로 설정하게 하도록 구성되는 제1 설정 코드; 적어도 하나의 프로세서로 하여금, IRAP AU가 디코딩 순서에서 제1 AU가 아니라고 판정하는 것, IRAP AU에 포함되는 각각의 픽처가 IDR 픽처가 아니라고 판정하는 것, 및 IRAP AU에 포함되는 각각의 픽처가 디코딩 순서에서 EOS NAL 유닛에 후속하는 계층의 제1 픽처가 아니라고 판정하는 것에 기초하여, IRAP AU에 대한 제2 플래그가 외부 값으로 외부적으로 설정되는지를 판정하게 하도록 구성되는 제2 판정 코드; 적어도 하나의 프로세서로 하여금, IRAP AU가 디코딩 순서에서 제1 AU가 아니라고 판정하는 것, IRAP AU에 포함되는 각각의 픽처가 IDR 픽처가 아니라고 판정하는 것, IRAP AU에 포함되는 각각의 픽처가 디코딩 순서에서 EOS NAL 유닛에 후속하는 계층의 제1 픽처가 아니라고 판정하는 것, 및 IRAP AU에 대한 제2 플래그가 외부 값으로 외부적으로 설정된다고 판정하는 것에 기초하여, IRAP AU에 대한 제1 플래그를 외부 값과 동일하게 설정하게 하도록 구성되는 제2 설정 코드; 적어도 하나의 프로세서로 하여금, IRAP AU가 디코딩 순서에서 제1 AU가 아니라고 판정하는 것, IRAP AU에 포함되는 각각의 픽처가 IDR 픽처가 아니라고 판정하는 것, IRAP AU에 포함되는 각각의 픽처가 디코딩 순서에서 EOS NAL 유닛에 후속하는 계층의 제1 픽처가 아니라고 판정하는 것, 및 제2 플래그가 외부 값으로 외부적으로 설정되지 않는다고 판정하는 것에 기초하여, IRAP AU에 대한 제1 플래그를 0으로 설정하고 IRAP AU에 대한 제2 플래그를 0으로 설정하게 하도록 구성되는 제3 설정 코드; 적어도 하나의 프로세서로 하여금 IRAP AU에 대한 제1 플래그 및 IRAP AU에 대한 제2 플래그에 기초하여 비디오 비트스트림을 인코딩하게 하도록 구성되는 인코딩; 및 적어도 하나의 프로세서로 하여금 인코딩된 비디오 비트스트림을 송신하게 하도록 구성되는 송신을 포함한다.
일 실시예에서, 명령어들이 저장된 비일시적 컴퓨터 판독가능 매체가 제공되며, 이 명령어들은 인코딩된 비디오 비트스트림을 생성하는 디바이스의 하나 이상의 프로세서에 의해 실행될 때, 하나 이상의 프로세서로 하여금: 비디오 비트스트림으로부터 인트라 랜덤 액세스 포인트(IRAP) 액세스 유닛(AU)을 획득하고; IRAP AU가 디코딩 순서에서 제1 AU인지, IRAP AU에 포함되는 각각의 픽처가 IDR(instantaneous decoder refresh) 픽처인지, 및 IRAP AU에 포함되는 각각의 픽처가 디코딩 순서에서 시퀀스 종료(EOS) 네트워크 추상화 계층(NAL) 유닛에 후속하는 계층의 제1 픽처인지를 판정하고; IRAP AU가 비디오 비트스트림의 디코딩 순서에서 제1 AU라고 판정하는 것, IRAP AU에 포함되는 각각의 픽처가 IDR 픽처라고 판정하는 것, 또는 IRAP AU에 포함되는 각각의 픽처가 디코딩 순서에서 EOS NAL 유닛에 후속하는 계층의 제1 픽처라고 판정하는 것에 기초하여, IRAP AU에 대한 제1 플래그를 1로 설정하고; IRAP AU가 디코딩 순서에서 제1 AU가 아니라고 판정하는 것, IRAP AU에 포함되는 각각의 픽처가 IDR 픽처가 아니라고 판정하는 것, 및 IRAP AU에 포함되는 각각의 픽처가 디코딩 순서에서 EOS NAL 유닛에 후속하는 계층의 제1 픽처가 아니라고 판정하는 것에 기초하여, IRAP AU에 대한 제2 플래그가 외부 값으로 외부적으로 설정되는지를 판정하고; IRAP AU가 디코딩 순서에서 제1 AU가 아니라고 판정하는 것, IRAP AU에 포함되는 각각의 픽처가 IDR 픽처가 아니라고 판정하는 것, IRAP AU에 포함되는 각각의 픽처가 디코딩 순서에서 EOS NAL 유닛에 후속하는 계층의 제1 픽처가 아니라고 판정하는 것, 및 IRAP AU에 대한 제2 플래그가 외부 값으로 외부적으로 설정된다고 판정하는 것에 기초하여, IRAP AU에 대한 제1 플래그를 외부 값과 동일하게 설정하고; IRAP AU가 디코딩 순서에서 제1 AU가 아니라고 판정하는 것, IRAP AU에 포함되는 각각의 픽처가 IDR 픽처가 아니라고 판정하는 것, IRAP AU에 포함되는 각각의 픽처가 디코딩 순서에서 EOS NAL 유닛에 후속하는 계층의 제1 픽처가 아니라고 판정하는 것, 및 제2 플래그가 외부 값으로 외부적으로 설정되지 않는다고 판정하는 것에 기초하여, IRAP AU에 대한 제1 플래그를 0으로 설정하고, 상기 IRAP AU에 대한 제2 플래그를 0으로 설정하고; IRAP AU에 대한 제1 플래그 및 IRAP AU에 대한 제2 플래그에 기초하여 비디오 비트스트림을 인코딩하고; 및 인코딩된 비디오 비트스트림을 송신하게 하는 하나 이상의 명령어를 포함한다.
개시된 주제의 추가의 특징들, 본질 및 다양한 이점들이 다음의 상세한 설명 및 첨부 도면들로부터 더 명백할 것이다.
도 1은 일 실시예에 따른 통신 시스템의 단순화된 블록도의 개략도이다.
도 2는 일 실시예에 따른 통신 시스템의 단순화된 블록도의 개략도이다.
도 3은 일 실시예에 따른 디코더의 단순화된 블록도의 개략도이다.
도 4는 일 실시예에 따른 인코더의 단순화된 블록도의 개략도이다.
도 5는 실시예에 따라, 비-IRAP AU가 IRAP PU를 포함하고, 코딩된 픽처가 IRAP 픽처인 비트스트림 구조의 예를 예시한다.
도 6a 내지 도 6d는 실시예들에 따른, 인코딩된 비디오 비트스트림을 생성하기 위한 예시적인 프로세스의 흐름도들이다.
도 7은 일 실시예에 따른 컴퓨터 시스템의 개략도이다.
도 1은 본 개시내용의 일 실시예에 따른 통신 시스템(100)의 단순화된 블록도를 예시한다. 시스템(100)은 네트워크(150)를 통해 상호접속되는 적어도 2개의 단말기(110-120)를 포함할 수 있다. 데이터의 단방향 송신을 위해, 제1 단말기(110)는 네트워크(150)를 통해 다른 단말기(120)로 송신하기 위해 로컬 위치에서 비디오 데이터를 코딩할 수 있다. 제2 단말기(120)는 네트워크(150)로부터 다른 단말기의 코딩된 비디오 데이터를 수신하고, 코딩된 데이터를 디코딩하고 복구된 비디오 데이터를 디스플레이할 수 있다. 단방향 데이터 송신은 미디어 서빙 응용들(media serving applications) 등에서 일반적일 수 있다.
도 1은, 예를 들어, 영상 회의 동안 발생할 수 있는 코딩된 비디오의 양방향 송신을 지원하기 위해 제공되는 제2 쌍의 단말기들(130, 140)을 예시한다. 데이터의 양방향 송신을 위해, 각각의 단말기(130, 140)는 네트워크(150)를 통해 다른 단말기로 송신하기 위해 로컬 위치에서 캡처된 비디오 데이터를 코딩할 수 있다. 각각의 단말기(130, 140)는 또한 다른 단말기에 의해 송신된 코딩된 비디오 데이터를 수신할 수 있고, 코딩된 데이터를 디코딩할 수 있고, 복구된 비디오 데이터를 로컬 디스플레이 디바이스에서 디스플레이할 수 있다.
도 1에서, 단말기들(110-140)은 서버들, 개인용 컴퓨터들 및 스마트폰들로서 예시될 수 있지만, 본 개시내용의 원리들은 그렇게 제한되지 않을 수 있다. 본 개시내용의 실시예들은 랩톱 컴퓨터들, 태블릿 컴퓨터들, 미디어 플레이어들 및/또는 전용 영상 회의 장비에서 응용된다. 네트워크(150)는, 예를 들어, 유선 및/또는 무선 통신 네트워크들을 포함하여, 단말기들(110-140) 사이에 코딩된 비디오 데이터를 전달하는 임의의 수의 네트워크들을 나타낸다. 통신 네트워크(150)는 회선 교환 및/또는 패킷 교환 채널들에서 데이터를 교환할 수 있다. 대표적인 네트워크들은 통신 네트워크들, 로컬 영역 네트워크들, 광역 네트워크들 및/또는 인터넷을 포함한다. 본 논의의 목적을 위해, 네트워크(150)의 아키텍처 및 토폴로지는 아래에서 본 명세서에서 설명되지 않는 한 본 개시내용의 동작에 중요하지 않을 수 있다.
도 2는, 개시된 주제를 위한 응용의 예로서, 스트리밍 환경에서의 비디오 인코더 및 디코더의 배치를 예시한다. 개시된 주제는, 예를 들어, 영상 회의, 디지털 TV, CD, DVD, 메모리 스틱 등을 포함하는 디지털 미디어 상의 압축된 비디오의 저장 등을 포함하여, 다른 비디오 가능 응용들에 동등하게 적용가능할 수 있다.
스트리밍 시스템은, 예를 들어, 압축되지 않은 비디오 샘플 스트림(202)을 생성하는 비디오 소스(201), 예를 들어, 디지털 카메라를 포함할 수 있는, 캡처 서브시스템(213)을 포함할 수 있다. 인코딩된 비디오 비트스트림들과 비교할 때 많은 데이터 용량을 강조하기 위해 굵은 라인으로 묘사된 그 샘플 스트림(202)은 카메라(201)에 결합된 인코더(203)에 의해 처리될 수 있다. 인코더(203)는 아래에서 더 상세히 설명되는 바와 같이 개시된 주제의 양태들을 가능하게 하거나 구현하기 위해 하드웨어, 소프트웨어, 또는 이들의 조합을 포함할 수 있다. 샘플 스트림과 비교할 때 더 적은 데이터 용량을 강조하기 위해 얇은 라인으로 묘사된 인코딩된 비디오 비트스트림(204)은 장래의 사용을 위해 스트리밍 서버(205) 상에 저장될 수 있다. 하나 이상의 스트리밍 클라이언트(206, 208)는 스트리밍 서버(205)에 액세스하여 인코딩된 비디오 비트스트림(204)의 사본들(207, 209)을 검색할 수 있다. 클라이언트(206)는 인코딩된 비디오 비트스트림의 착신(incoming) 사본(207)을 디코딩하고 디스플레이(212) 또는 다른 렌더링 디바이스(묘사되지 않음) 상에 렌더링될 수 있는 발신(outgoing) 비디오 샘플 스트림(211)을 생성하는 비디오 디코더(210)를 포함할 수 있다. 일부 스트리밍 시스템들에서, 비디오 비트스트림들(204, 207, 209)은 특정 비디오 코딩/압축 표준들에 따라 인코딩될 수 있다. 이러한 표준들의 예들은 ITU-T 권고안(Recommendation) H.265를 포함한다. 다용도 비디오 코딩(Versatile Video Coding) 또는 VVC로서 비공식적으로 알려진 비디오 코딩 표준이 개발 중이다. 개시된 주제는 VVC의 맥락에서 사용될 수 있다.
도 3은 본 개시내용의 실시예에 따른 비디오 디코더(210)의 기능 블록도일 수 있다.
수신기(310)가 디코더(210)에 의해 디코딩될 하나 이상의 코덱 비디오 시퀀스를 수신할 수 있으며; 동일한 또는 다른 실시예에서는, 한 번에 하나의 코딩된 비디오 시퀀스를 수신할 수 있으며, 여기서 각각의 코딩된 비디오 시퀀스의 디코딩은 다른 코딩된 비디오 시퀀스들과 독립적이다. 코딩된 비디오 시퀀스는, 인코딩된 비디오 데이터를 저장하는 저장 디바이스에 대한 하드웨어/소프트웨어 링크일 수 있는, 채널(312)로부터 수신될 수 있다. 수신기(310)는 인코딩된 비디오 데이터를 다른 데이터, 예를 들어, 코딩된 오디오 데이터 및/또는 보조 데이터 스트림들과 함께 수신할 수 있고, 이들은 그것들 각각의 사용 엔티티들(묘사되지 않음)에 포워딩될 수 있다. 수신기(310)는 코딩된 비디오 시퀀스를 다른 데이터로부터 분리할 수 있다. 네트워크 지터를 방지하기 위해, 수신기(310)와 엔트로피 디코더/파서(320)(이후 "파서") 사이에 버퍼 메모리(315)가 결합될 수 있다. 수신기(310)가 충분한 대역폭 및 제어가능성의 저장/포워드 디바이스로부터, 또는 등시 동기식 네트워크(isosynchronous network)로부터 데이터를 수신하고 있을 때, 버퍼(315)는 필요하지 않을 수 있거나, 작을 수 있다. 인터넷과 같은 베스트 에포트 패킷 네트워크들(best effort packet networks) 상에서의 사용을 위해, 버퍼(315)는 요구될 수 있고, 비교적 클 수 있으며, 유리하게는 적응적 크기일 수 있다.
비디오 디코더(210)는 엔트로피 코딩된 비디오 시퀀스로부터 심벌들(321)을 재구성하기 위해 파서(320)를 포함할 수 있다. 그 심벌들의 카테고리들은 디코더(210)의 동작을 관리하기 위해 사용되는 정보, 및 잠재적으로, 도 3에 도시된 바와 같이, 디코더의 일체 부분(integral part)은 아니지만 디코더에 결합될 수 있는 디스플레이(212)와 같은 렌더링 디바이스를 제어하기 위한 정보를 포함한다. 렌더링 디바이스(들)에 대한 제어 정보는 SEI(Supplementary Enhancement Information) 메시지들 또는 VUI(Video Usability Information) 파라미터 세트 프래그먼트들(묘사되지 않음)의 형태로 될 수 있다. 파서(320)는 수신되는 코딩된 비디오 시퀀스를 파싱/엔트로피 디코딩할 수 있다. 코딩된 비디오 시퀀스의 코딩은 비디오 코딩 기술 또는 표준에 따를 수 있고, 가변 길이 코딩, 허프만 코딩(Huffman coding), 맥락 민감성(context sensitivity)을 갖거나 갖지 않는 산술 코딩 등을 포함한 본 기술분야의 통상의 기술자에게 잘 알려진 원리들을 따를 수 있다. 파서(320)는, 코딩된 비디오 시퀀스로부터, 그룹에 대응하는 적어도 하나의 파라미터에 기초하여, 비디오 디코더 내의 픽셀들의 서브그룹들 중 적어도 하나에 대한 서브그룹 파라미터들의 세트를 추출할 수 있다. 서브그룹들은 픽처 그룹(Group of Pictures, GOP)들, 픽처들, 서브-픽처들, 타일들, 슬라이스들, 브릭들, 매크로블록들, 코딩 트리 유닛(Coding Tree Unit, CTU)들, 코딩 유닛(Coding Unit, CU)들, 블록들, 변환 유닛(Transform Unit, TU)들, 예측 유닛(Prediction Unit, PU)들 등을 포함할 수 있다. 타일(tile)은 픽처의 특정 타일 열 및 행 내의 CU/CTU들의 직사각형 영역을 표시할 수 있다. 브릭(brick)은 특정 타일 내의 CU/CTU 행들의 직사각형 영역을 표시할 수 있다. 슬라이스(slice)는 NAL 유닛에 포함된 픽처의 하나 이상의 브릭을 표시할 수 있다. 서브-픽처(sub-picture)는 픽처 내의 하나 이상의 슬라이스의 직사각형 영역을 표시할 수 있다. 엔트로피 디코더/파서는 또한 코딩된 비디오 시퀀스로부터 변환 계수들, 양자화기 파라미터 값들, 모션 벡터들 등과 같은 정보를 추출할 수 있다.
파서(320)는 버퍼(315)로부터 수신된 비디오 시퀀스에 대해 엔트로피 디코딩/파싱 동작을 수행하여, 심벌들(321)을 생성할 수 있다.
심벌들(321)의 재구성은 코딩된 비디오 픽처 또는 그의 부분들의 타입(예컨대: 인터 및 인트라 픽처, 인터 및 인트라 블록), 및 다른 팩터들에 따라 다수의 상이한 유닛들을 수반할 수 있다. 어느 유닛들이 수반되는지, 그리고 그 방식은 파서(320)에 의해 코딩된 비디오 시퀀스로부터 파싱된 서브그룹 제어 정보에 의해 제어될 수 있다. 파서(320)와 아래의 다수의 유닛 사이의 이러한 서브그룹 제어 정보의 흐름은 명확성을 위해 묘사되어 있지 않다.
이미 언급된 기능 블록들 이외에, 디코더(210)는 아래에 설명되는 바와 같이 개념적으로 다수의 기능 유닛으로 세분될 수 있다. 상업적 제약 하에서 동작하는 실제 구현에서, 이들 유닛 중 다수는 서로 밀접하게 상호작용하고, 적어도 부분적으로 서로 통합될 수 있다. 그러나, 개시된 주제를 설명하기 위해서는, 아래의 기능 유닛들로의 개념적 세분이 적절하다.
제1 유닛은 스케일러/역변환 유닛(351)이다. 스케일러/역변환 유닛(351)은, 파서(320)로부터의 심벌(들)(321)로서, 어느 변환을 사용할지, 블록 크기, 양자화 팩터, 양자화 스케일링 행렬들(quantization scaling matrices) 등을 포함한, 제어 정보뿐만 아니라 양자화된 변환 계수를 수신한다. 이는 집계기(aggregator)(355)에 입력될 수 있는 샘플 값들을 포함하는 블록들을 출력할 수 있다.
일부 경우들에서, 스케일러/역변환(351)의 출력 샘플들은 인트라 코딩된 블록; 즉, 이전에 재구성된 픽처들로부터의 예측 정보를 사용하는 것이 아니고, 현재 픽처의 이전에 재구성된 부분들로부터의 예측 정보를 사용할 수 있는 블록에 관련될 수 있다. 그러한 예측 정보는 인트라 픽처 예측 유닛(352)에 의해 제공될 수 있다. 일부 경우들에서, 인트라 픽처 예측 유닛(352)은 현재 (부분적으로 재구성된) 픽처(358)로부터 페치된 주위의 이미 재구성된 정보를 사용하여, 재구성 중인 블록과 동일한 크기 및 형상의 블록을 생성한다. 집계기(355)는, 일부 경우들에서, 샘플당 기준으로, 인트라 예측 유닛(352)이 생성한 예측 정보를 스케일러/역변환 유닛(351)에 의해 제공된 출력 샘플 정보에 추가한다.
다른 경우들에서, 스케일러/역변환 유닛(351)의 출력 샘플들은 인터 코딩되고, 잠재적으로 모션 보상된 블록에 관련될 수 있다. 그러한 경우에, 모션 보상 예측 유닛(353)은 참조 픽처 메모리(357)에 액세스하여 예측에 사용되는 샘플들을 페치할 수 있다. 블록에 관련된 심벌들(321)에 따라 페치된 샘플들을 모션 보상한 후에, 이들 샘플은 집계기(355)에 의해 스케일러/역변환 유닛의 출력(이 경우 잔차 샘플들 또는 잔차 신호라고 불림)에 추가되어 출력 샘플 정보를 생성할 수 있다. 모션 보상 유닛이 예측 샘플들을 페치하는 참조 픽처 메모리 내의 어드레스들은, 예를 들어 X, Y, 및 참조 픽처 컴포넌트들을 가질 수 있는 심벌들(321)의 형태로 모션 보상 유닛에 이용가능한 모션 벡터들에 의해 제어될 수 있다. 모션 보상은 또한 서브-샘플 정확한 모션 벡터들이 사용중일 때 참조 픽처 메모리로부터 페치된 샘플 값들의 보간, 모션 벡터 예측 메커니즘 등을 포함할 수 있다.
집계기(355)의 출력 샘플들에 대해 루프 필터 유닛(356) 내의 다양한 루프 필터링 기법들이 수행될 수 있다. 비디오 압축 기술들은, 파서(320)로부터의 심벌들(321)로서 루프 필터 유닛(356)에 이용가능하게 되고 코딩된 비디오 비트스트림에 포함된 파라미터들에 의해 제어되지만, 코딩된 픽처 또는 코딩된 비디오 시퀀스의 이전(디코딩 순서로) 부분들의 디코딩 동안 획득된 메타-정보에 응답할 뿐만 아니라, 이전에 재구성된 및 루프-필터링된 샘플 값들에 응답할 수도 있는 인-루프 필터(in-loop filter) 기술들을 포함할 수 있다.
루프 필터 유닛(356)의 출력은 렌더링 디바이스(212)에 출력될 뿐만 아니라 장래의 인터-픽처 예측에서 사용하기 위해 참조 픽처 메모리에 저장될 수도 있는 샘플 스트림일 수 있다.
특정 코딩된 픽처들은, 완전히 재구성되면, 장래의 예측을 위한 참조 픽처들로서 사용될 수 있다. 코딩된 픽처가 완전히 재구성되고 코딩된 픽처가 참조 픽처로서 식별되면(예를 들어, 파서(320)에 의해), 현재 참조 픽처(358)는 참조 픽처 버퍼(357)의 일부가 될 수 있고, 다음 코딩된 픽처의 재구성에 착수하기 전에 새로운(fresh) 현재 픽처 메모리가 재할당될 수 있다.
비디오 디코더(210)는 ITU-T Rec. H.265와 같은 표준에서 문서화될 수 있는 미리 결정된 비디오 압축 기술에 따라 디코딩 동작들을 수행할 수 있다. 코딩된 비디오 시퀀스는, 비디오 압축 기술 문서 또는 표준에서 그리고 구체적으로 그 내부의 프로파일 문서에서 특정된 바와 같은, 비디오 압축 기술 또는 표준의 신택스를 고수한다는 점에서, 사용중인 비디오 압축 기술 또는 표준에 의해 특정된 신택스를 준수할 수 있다. 또한 준수를 위해, 코딩된 비디오 시퀀스의 복잡도가 비디오 압축 기술 또는 표준의 레벨에 의해 정의된 경계 내에 있는 것이 필요할 수 있다. 일부 경우들에서, 레벨들은 최대 픽처 크기, 최대 프레임 레이트, 최대 재구성 샘플 레이트(예를 들어, 초당 메가샘플로 측정됨), 최대 참조 픽처 크기 등을 제한한다. 레벨들에 의해 설정된 한계들은, 일부 경우들에서, HRD(Hypothetical Reference Decoder) 사양들 및 코딩된 비디오 시퀀스에서 시그널링된 HRD 버퍼 관리를 위한 메타데이터를 통해 추가로 제한될 수 있다.
일 실시예에서, 수신기(310)는 인코딩된 비디오와 함께 추가적인(중복) 데이터를 수신할 수 있다. 이 추가적인 데이터는 코딩된 비디오 시퀀스(들)의 일부로서 포함될 수 있다. 이 추가적인 데이터는 데이터를 적절히 디코딩하고/하거나 원래의 비디오 데이터를 더 정확하게 재구성하기 위해 비디오 디코더(210)에 의해 사용될 수 있다. 추가적인 데이터는 예를 들어, 시간적, 공간적, 또는 SNR 향상 계층들, 중복 슬라이스들, 중복 픽처들, 순방향 오류 정정 코드들 등의 형태로 될 수 있다.
도 4는 본 개시내용의 실시예에 따른 비디오 인코더(203)의 기능 블록도일 수 있다.
인코더(203)는 인코더(203)에 의해 코딩될 비디오 이미지(들)를 캡처할 수 있는 비디오 소스(201)(인코더의 일부가 아님)로부터 비디오 샘플들을 수신할 수 있다.
비디오 소스(201)는, 임의의 적합한 비트 심도(예를 들어: 8 비트, 10 비트, 12 비트, ...), 임의의 색공간(예를 들어, BT.601 Y CrCB, RGB, ...), 및 임의의 적합한 샘플링 구조(예를 들어, Y CrCb 4:2:0, Y CrCb 4:4:4)일 수 있는 디지털 비디오 샘플 스트림의 형태로 인코더(203)에 의해 코딩될 소스 비디오 시퀀스를 제공할 수 있다. 미디어 서빙 시스템에서, 비디오 소스(201)는 이전에 준비된 비디오를 저장하는 저장 디바이스일 수 있다. 영상 회의 시스템에서, 비디오 소스(203)는 비디오 시퀀스로서 로컬 이미지 정보를 캡처하는 카메라일 수 있다. 비디오 데이터는 순차적으로 볼 때 모션을 부여하는 복수의 개별 픽처로서 제공될 수 있다. 픽처들 자체는 픽셀들의 공간 어레이로서 조직될 수 있고, 여기서 각각의 픽셀은 사용 중인 샘플링 구조, 색 공간 등에 따라 하나 이상의 샘플을 포함할 수 있다. 본 기술분야의 통상의 기술자는 픽셀들과 샘플들 사이의 관계를 쉽게 이해할 수 있다. 아래의 설명은 샘플들에 초점을 맞춘다.
일 실시예에 따르면, 인코더(203)는 소스 비디오 시퀀스의 픽처들을 실시간으로 또는 응용에 의해 요구되는 임의의 다른 시간 제약들 하에서 코딩된 비디오 시퀀스(443)로 코딩 및 압축할 수 있다. 적절한 코딩 속도를 시행하는 것이 제어기(450)의 하나의 기능이다. 제어기는 아래에 설명되는 바와 같이 다른 기능 유닛들을 제어하고 이들 유닛들에 기능적으로 결합된다. 결합은 명확성을 위해 묘사되어 있지 않다. 제어기에 의해 설정된 파라미터들은 레이트 제어 관련 파라미터들(픽처 스킵, 양자화기, 레이트-왜곡 최적화 기법들의 람다 값, ...), 픽처 크기, 픽처 그룹(GOP) 레이아웃, 최대 모션 벡터 검색 범위 등을 포함할 수 있다. 본 기술분야의 통상의 기술자는 제어기(450)의 다른 기능들을 쉽게 식별할 수 있는데 그 이유는 그것들이 특정 시스템 설계에 대해 최적화된 비디오 인코더(203)에 관련될 수 있기 때문이다.
일부 비디오 인코더들은 본 기술분야의 통상의 기술자가 "코딩 루프"로서 쉽게 인식하는 것에서 동작한다. 과도하게 단순화된 설명으로서, 코딩 루프는, (코딩될 입력 픽처, 및 참조 픽처(들)에 기초하여 심벌들을 생성하는 것을 담당하는) 인코더(430)(이후 "소스 코더")의 인코딩 부분, 및 (심벌들과 코딩된 비디오 비트스트림 사이의 임의의 압축이 개시된 주제에서 고려되는 비디오 압축 기술들에서 무손실이기 때문에) (원격) 디코더가 또한 생성하는 샘플 데이터를 생성하기 위해 심벌들을 재구성하는 인코더(203)에 임베드된 (로컬) 디코더(433)로 구성될 수 있다. 그 재구성된 샘플 스트림은 참조 픽처 메모리(434)에 입력된다. 심벌 스트림의 디코딩이 디코더 위치(로컬 또는 원격)와는 독립적으로 비트-정확한 결과들(bit-exact results)을 야기하기 때문에, 참조 픽처 버퍼 콘텐츠도 또한 로컬 인코더와 원격 인코더 사이에서 비트 정확(bit exact)하다. 다시 말해서, 인코더의 예측 부분은 디코딩 동안 예측을 사용할 때 디코더가 "보는(see)" 것과 정확히 동일한 샘플 값들을 참조 픽처 샘플들로서 "본다". 참조 픽처 동기성(reference picture synchronicity)의 이러한 기본적인 원리(그리고, 예를 들어, 채널 오류들 때문에, 동기성이 유지될 수 없는 경우, 결과적인 드리프트)는 본 기술분야의 통상의 기술자에게 잘 알려져 있다.
"로컬" 디코더(433)의 동작은 도 3과 관련하여 위에서 이미 상세히 설명한 "원격" 디코더(210)의 동작과 동일할 수 있다. 그러나, 도 4를 또한 간단히 참조하면, 심벌들이 이용가능하고 엔트로피 코더(445) 및 파서(320)에 의한 코딩된 비디오 시퀀스로의 심벌들의 인코딩/디코딩이 무손실일 수 있기 때문에, 채널(312), 수신기(310), 버퍼(315), 및 파서(320)를 포함한, 디코더(210)의 엔트로피 디코딩 부분들은 로컬 디코더(433)에서 완전히 구현되지 않을 수 있다.
이 시점에서 이루어질 수 있는 관찰은, 디코더에 존재하는 파싱/엔트로피 디코딩을 제외한 임의의 디코더 기술이 또한 필연적으로, 대응하는 인코더에서, 실질적으로 동일한 기능 형태로 존재할 필요가 있다는 점이다. 이러한 이유로, 개시된 주제는 디코더 동작에 초점을 맞춘다. 인코더 기술들은 포괄적으로 설명된 디코더 기술들의 역이기 때문에 그것들에 대한 설명은 축약될 수 있다. 특정 영역들에서만 더 상세한 설명이 요구되고 아래에 제공된다.
동작의 일부로서, 소스 코더(430)는, "참조 프레임들"로서 지정된 비디오 시퀀스로부터의 하나 이상의 이전에 코딩된 프레임을 참조하여 예측적으로 입력 프레임을 코딩하는, 모션 보상된 예측 코딩을 수행할 수 있다. 이러한 방식으로, 코딩 엔진(432)은 입력 프레임의 픽셀 블록들과 입력 프레임에 대한 예측 참조(들)로서 선택될 수 있는 참조 프레임(들)의 픽셀 블록들 사이의 차이들을 코딩한다.
로컬 비디오 디코더(433)는, 소스 코더(430)에 의해 생성된 심벌들에 기초하여, 참조 프레임들로서 지정될 수 있는 프레임들의 코딩된 비디오 데이터를 디코딩할 수 있다. 코딩 엔진(432)의 동작들은 유리하게는 손실 프로세스들일 수 있다. 코딩된 비디오 데이터가 비디오 디코더(도 4에 도시되지 않음)에서 디코딩될 수 있는 경우, 재구성된 비디오 시퀀스는 전형적으로 일부 오류들을 갖는 소스 비디오 시퀀스의 복제본(replica)일 수 있다. 로컬 비디오 디코더(433)는 참조 프레임들에 대해 비디오 디코더에 의해 수행될 수 있는 디코딩 프로세스들을 복제하고 재구성된 참조 프레임들이 참조 픽처 캐시(434)에 저장되게 할 수 있다. 이러한 방식으로, 인코더(203)는 (송신 오류들이 없이) 원단(far-end) 비디오 디코더에 의해 획득될 재구성된 참조 프레임들로서 공통 콘텐츠를 갖는 재구성된 참조 프레임들의 사본들을 로컬로 저장할 수 있다.
예측자(435)는 코딩 엔진(432)에 대한 예측 검색들을 수행할 수 있다. 즉, 코딩될 새로운 프레임에 대해, 예측자(435)는 새로운 픽처들에 대한 적절한 예측 참조로서 역할을 할 수 있는 참조 픽처 모션 벡터들, 블록 형상들 등과 같은 특정 메타데이터 또는 샘플 데이터(후보 참조 픽셀 블록들로서)에 대해 참조 픽처 메모리(434)를 검색할 수 있다. 예측자(435)는 적절한 예측 참조들을 찾기 위해 샘플 블록-바이-픽셀 블록(sample block-by-pixel block) 기준으로 동작할 수 있다. 일부 경우들에서, 예측자(435)에 의해 획득된 검색 결과들에 의해 결정된 바와 같이, 입력 픽처는 참조 픽처 메모리(434)에 저장된 다수의 참조 픽처로부터 인출된 예측 참조들을 가질 수 있다.
제어기(450)는, 예를 들어, 비디오 데이터를 인코딩하기 위해 사용되는 파라미터들 및 서브그룹 파라미터들의 설정을 포함하여, 비디오 코더(430)의 코딩 동작을 관리할 수 있다.
전술한 모든 기능 유닛들의 출력은 엔트로피 코더(445)에서 엔트로피 코딩을 거칠 수 있다. 엔트로피 코더는, 예를 들어, 허프만 코딩, 가변 길이 코딩, 산술 코딩 등과 같은 본 기술분야의 통상의 기술자에게 알려진 기술들에 따라 심벌들을 무손실 압축함으로써, 다양한 기능 유닛들에 의해 생성된 심벌들을 코딩된 비디오 시퀀스로 변환한다.
송신기(440)는, 인코딩된 비디오 데이터를 저장할 저장 디바이스에 대한 하드웨어/소프트웨어 링크일 수 있는, 통신 채널(460)을 통한 송신을 준비하기 위해 엔트로피 코더(445)에 의해 생성된 코딩된 비디오 시퀀스(들)를 버퍼링할 수 있다. 송신기(440)는 비디오 코더(430)로부터의 코딩된 비디오 데이터를 송신될 다른 데이터, 예를 들어, 코딩된 오디오 데이터 및/또는 보조 데이터 스트림(소스들이 도시되지 않음)과 병합할 수 있다.
제어기(450)는 인코더(203)의 동작을 관리할 수 있다. 코딩 동안, 제어기(450)는 특정 코딩된 픽처 타입을 각각의 코딩된 픽처에 할당할 수 있으며, 이는 각각의 픽처에 적용될 수 있는 코딩 기법들에 영향을 미칠 수 있다. 예를 들어, 픽처들은 종종 다음의 프레임 타입들 중 하나로서 할당될 수 있다:
인트라 픽처(Intra Picture)(I 픽처)는 예측의 소스로서 시퀀스 내의 임의의 다른 프레임을 사용하지 않고 코딩 및 디코딩될 수 있는 것일 수 있다. 일부 비디오 코덱들은, 예를 들어, 독립 디코더 리프레시(Independent Decoder Refresh) 픽처들을 포함한, 상이한 타입들의 인트라 픽처들을 허용한다. 본 기술분야의 통상의 기술자는 I 픽처들의 해당 변형들 및 그것들 각자의 응용들 및 특징들을 인식한다.
예측 픽처(Predictive picture)(P 픽처)는 각각의 블록의 샘플 값들을 예측하기 위해 많아야 하나의 모션 벡터 및 참조 인덱스를 사용하여 인트라 예측(intra prediction) 또는 인터 예측(inter prediction)을 사용하여 코딩 및 디코딩될 수 있는 것일 수 있다.
양방향 예측 픽처(Bi-directionally Predictive Picture)(B 픽처)는 각각의 블록의 샘플 값들을 예측하기 위해 많아야 2개의 모션 벡터 및 참조 인덱스를 사용하여 인트라 예측 또는 인터 예측을 사용하여 코딩 및 디코딩될 수 있는 것일 수 있다. 유사하게, 다중-예측 픽처들은 단일 블록의 재구성을 위해 2개보다 많은 참조 픽처 및 연관된 메타데이터를 사용할 수 있다.
소스 픽처들은 일반적으로 복수의 샘플 블록(예를 들어, 각각 4x4, 8x8, 4x8, 또는 16x16 샘플들의 블록들)으로 공간적으로 세분되고 블록-바이-블록(block-by-block) 기준으로 코딩될 수 있다. 블록들은 블록들의 각자의 픽처들에 적용되는 코딩 할당에 의해 결정된 다른(이미 코딩된) 블록들을 참조하여 예측적으로 코딩될 수 있다. 예를 들어, I 픽처들의 블록들은 비예측적으로 코딩될 수 있거나 그것들은 동일한 픽처의 이미 코딩된 블록들을 참조하여 예측적으로 코딩될 수 있다(공간적 예측 또는 인트라 예측). P 픽처들의 픽셀 블록들은, 하나의 이전에 코딩된 참조 픽처를 참조하여 공간적 예측을 통해 또는 시간적 예측을 통해, 비예측적으로 코딩될 수 있다. B 픽처들의 블록들은, 1개 또는 2개의 이전에 코딩된 참조 픽처를 참조하여 공간적 예측을 통해 또는 시간적 예측을 통해, 비예측적으로 코딩될 수 있다.
비디오 코더(203)는 ITU-T Rec. H.265와 같은 미리 결정된 비디오 코딩 기술 또는 표준에 따라 코딩 동작들을 수행할 수 있다. 그 동작에서, 비디오 코더(203)는, 입력 비디오 시퀀스에서 시간적 및 공간적 중복성들을 활용하는 예측 코딩 동작들을 포함한, 다양한 압축 동작들을 수행할 수 있다. 따라서, 코딩된 비디오 데이터는 사용중인 비디오 코딩 기술 또는 표준에 의해 지정된 신택스를 준수할 수 있다.
일 실시예에서, 송신기(440)는 인코딩된 비디오와 함께 추가적인 데이터를 송신할 수 있다. 비디오 코더(430)는 코딩된 비디오 시퀀스의 일부로서 그러한 데이터를 포함할 수 있다. 추가적인 데이터는 시간적/공간적/SNR 향상 계층들, 중복 픽처들 및 슬라이스들과 같은 다른 형태들의 중복 데이터, SEI(Supplementary Enhancement Information) 메시지들, VUI(Visual Usability Information) 파라미터 세트 프래그먼트들 등을 포함할 수 있다.
실시예들은 플래그들(HandleCraAsCvsStartFlag, HandleGdrAsCvsStartFlag 및 NoIncorrectPicOutputFlag)을 수반하는 버그를 비-IRAP AU에 고정하는 것, 및 VVC에서 계층별 랜덤 액세스의 지원을 클리어하게 하는 것에 관련될 수 있다. 예를 들어, 실시예들에서, HandleCraAsCvsStartFlag, HandleGdrAsCvsStartFlag 및 NoIncorrectPicOutputFlag의 값들은 각각의 비-IRAP AU에 대해 디폴트로 0으로 설정될 수 있다. 또한, 실시예들에서, HandleCraAsCvsStartFlag, HandleGdrAsCvsStartFlag 및 NoIncorrectPicOutputFlag의 값들은 (각각의 계층마다) 각각의 (IRAP) PU에 대해 조작된다.
현재의 VVC 사양 드래프트 JVET-P2001(JVET-Q0041에 의해 편집되어 업데이트됨)에서, 코딩된 비디오 시퀀스(CVS)는 인트라 랜덤 액세스 포인트(IRAP) 액세스 유닛(AU)으로 시작할 수 있고, 여기서 CVS 내의 각각의 계층에 대한 픽처 유닛(PU)이 있고 각각의 PU 내의 코딩된 픽처는 IRAP 픽처이다. 각각의 IRAP AU에 대해, HandleCraAsCvsStartFlag 및 NoIncorrectPicOutputFlag의 값들이 설정되어, 디코딩할 때 이용가능하지 않은 연관된 RASL 픽처들을 처리한다. 각각의 GDR(gradual decoding refresh) AU에 대해, HandleGdrAsCvsStartFlag 및 NoIncorrectPicOutputFlag의 값들이 유사하게 설정된다.
한편, VVC 드래프트는 비-IRAP AU가 코딩된 픽처가 IRAP 픽처인 IRAP PU를 포함하는 것을 허용한다. 도 5는 이러한 상황의 예를 예시한다. 그러나, HandleCraAsCvsStartFlag, HandleGdrAsCvsStartFlag 및 NoIncorrectPicOutputFlag의 값들은 비-IRAP AU의 특정 값들과 동일하게 설정되지 않는다. 이들 플래그는 현재 AU가 IRAP AU일 때에만 특정 값과 동일하게 설정되고, 디폴트 값을 갖지 않는다. 따라서, 플래그들은 비-IRAP AU 내의 IRAP PU가 디코딩될 때 값 설정없이 참조된다. 이것은 현재 사양의 버그이다.
또한, 계층별 랜덤 액세스를 지원하기 위해, 현재의 VVC 사양에서 IRAP PU 이전의 모든 PU를 폐기함으로써 IRAP PU의 위치에서 랜덤 액세스를 수행하는 것이 가능하다. 비-IRAP AU에서 IRAP PU 전에 일부 이전 PU들을 제거함으로써 이러한 계층별 랜덤 액세스를 가능하게 하기 위해, HandleCraAsCvsStartFlag, HandleGdrAsCvsStartFlag 및 NoIncorrectPicOutputFlag의 값들은 각각의 계층의 각각의 IRAP PU에 대해 조작될 수 있다.
실시예들은 비-IRAP AU에서 플래그들(HandleCraAsCvsStartFlag, HandleGdrAsCvsStartFlag 및 NoIncorrectPicOutputFlag)로 위에 논의된 버그를 고정하는 것, 및 VVC에서 계층별 랜덤 액세스의 지원을 클리어하는 것에 관련될 수 있다.
예를 들어, 실시예들에서, HandleCraAsCvsStartFlag, HandleGdrAsCvsStartFlag 및 NoIncorrectPicOutputFlag의 값들은 각각의 비-RAP AU에 대해 디폴트로 0으로 설정될 수 있다. 또한, 실시예들에서, HandleCraAsCvsStartFlag, HandleGdrAsCvsStartFlag 및 NoIncorrectPicOutputFlag의 값들은 각각의 IRAP PU에 대해 조작될 수 있다.
실시예들에서, 비트스트림 내의 각각의 IRAP AU에 대해, 다음이 적용될 수 있다. AU가 디코딩 순서에서 비트스트림 내의 제1 AU이거나, 각각의 픽처가 IDR(instantaneous decoder refresh) 픽처이거나, 각각의 픽처가 디코딩 순서에서 시퀀스 종료(EOS) 네트워크 추상화 계층(NAL) 유닛에 후속하는 계층의 제1 픽처인 경우, 변수 NoIncorrectPicOutputFlag는 1로 설정된다. 그렇지 않고, 변수 HandleCraAsCvsStartFlag를 AU에 대한 값으로 설정하기 위해 일부 외부 프로세스가 이용가능한 경우, HandleCraAsCvsStartFlag는 외부 프로세스에 의해 제공된 값과 동일하게 설정되고, NoIncorrectPicOutputFlag는 HandleCraAsCvsStartFlag와 동일하게 설정된다. 그렇지 않으면, HandleCraAsCvsStartFlag 및 NoIncorrectPicOutputFlag는 둘 다 0으로 설정된다.
비트스트림 내의 각각의 IRAP AU에 대해, HandleCraAsCvsStartFlag 및 NoIncorrectPicOutputFlag는 둘 다 0으로 설정될 수 있다.
실시예들에서, 비트스트림 내의 각각의 GDR AU에 대해, 다음이 적용될 수 있다. AU가 디코딩 순서에서 비트스트림 내의 제1 AU이거나 각각의 픽처가 디코딩 순서에서 EOS NAL 유닛에 후속하는 계층의 제1 픽처인 경우, 변수 NoIncorrectPicOutputFlag는 1로 설정될 수 있다. 그렇지 않고, 변수 HandleGdrAsCvsStartFlag를 AU에 대한 값으로 설정하기 위해 일부 외부 프로세스가 이용가능한 경우, HandleGdrAsCvsStartFlag는 외부 프로세스에 의해 제공된 값과 동일하게 설정될 수 있고, NoIncorrectPicOutputFlag는 HandleGdrAsCvsStartFlag와 동일하게 설정될 수 있다. 그렇지 않으면, HandleGdrAsCvsStartFlag 및 NoIncorrectPicOutputFlag는 둘 다 0으로 설정될 수 있다.
IRAP 픽처들 및 GDR 픽처들 모두에 대한 상기 동작들은 비트스트림 내의 CVS들의 식별을 위해 사용될 수 있다.
실시예들에서, 비트스트림 내의 각각의 AU에 대해, 다음이 적용될 수 있다. AU가 디코딩 순서에서 비트스트림 내의 제1 AU이거나, 각 픽처가 IDR 픽처이거나, 또는 각 픽처가 디코딩 순서에서 EOS NAL 유닛에 후속하는 계층의 제1 픽처인 경우, 변수 NoIncorrectPicOutputFlag는 1로 설정될 수 있다. 그렇지 않고, 변수 HandleCraAsCvsStartFlag를 IRAP AU에 대한 값으로 설정하기 위해 일부 외부 프로세스가 이용가능한 경우, HandleCraAsCvsStartFlag는 외부 프로세스에 의해 제공된 값과 동일하게 설정될 수 있고 NoIncorrectPicOutputFlag는 HandleCraAsCvsStartFlag와 동일하게 설정된다. 그렇지 않으면, HandleCraAsCvsStartFlag 및 NoIncorrectPicOutputFlag는 둘 다 0으로 설정될 수 있다.
실시예들에서, 비트스트림 내의 각각의 GDR AU에 대해, 다음이 적용될 수 있다. AU가 디코딩 순서에서 비트스트림 내의 제1 AU이거나 각각의 픽처가 디코딩 순서에서 EOS NAL 유닛에 후속하는 계층의 제1 픽처인 경우, 변수 NoIncorrectPicOutputFlag는 1로 설정될 수 있다. 그렇지 않고, 변수 HandleGdrAsCvsStartFlag를 AU에 대한 값으로 설정하기 위해 일부 외부 프로세스가 이용가능하지 않은 경우, HandleGdrAsCvsStartFlag는 외부 프로세스에 의해 제공되는 값과 동일하게 설정될 수 있고, NoIncorrectPicOutputFlag는 HandleGdrAsCvsStartFlag와 동일하게 설정될 수 있다. 그렇지 않으면, HandleGdrAsCvsStartFlag 및 NoIncorrectPicOutputFlag는 둘 다 0으로 설정될 수 있다.
IRAP 픽처들 및 GDR 픽처들 모두에 대한 상기 동작들은 비트스트림 내의 CVS들의 식별을 위해 사용될 수 있다.
실시예들에서, 비트스트림 내의 각각의 IRAP AU에 대해, 다음이 적용될 수 있다. AU가 디코딩 순서에서 비트스트림 내의 제1 AU이거나, 각 픽처가 IDR 픽처이거나, 또는 각 픽처가 디코딩 순서에서 EOS NAL 유닛에 후속하는 계층의 제1 픽처인 경우, 변수 NoIncorrectPicOutputFlag는 1로 설정될 수 있다. 그렇지 않고, 변수 HandleCraAsCvsStartFlag를 AU에 대한 값으로 설정하기 위해 일부 외부 프로세스가 이용가능한 경우, HandleCraAsCvsStartFlag는 외부 프로세스에 의해 제공된 값과 동일하게 설정될 수 있고, NoIncorrectPicOutputFlag는 HandleCraAsCvsStartFlag와 동일하게 설정될 수 있다. 그렇지 않으면, HandleCraAsCvsStartFlag 및 NoIncorrectPicOutputFlag는 둘 다 0으로 설정될 수 있다.
비트스트림 내의 비-IRAP AU의 각각의 IRAP 픽처 유닛(PU)의 실시예들에서, 다음이 적용될 수 있다. IRAP PU의 픽처가 IDR 픽처 또는 디코딩 순서에서 EOS NAL 유닛에 후속하는 계층의 제1 픽처인 경우, IRAP PU에 대한 변수 NoIncorrectPicOutputFlag는 1로 설정될 수 있다. 그렇지 않고, 일부 외부 프로세스가 변수 HandleCraAsCvsStartFlag를 IRAP PU에 대한 값으로 설정하기 위해 이용가능한 경우, HandleCraAsCvsStartFlag는 외부 프로세스에 의해 제공된 값과 동일하게 설정될 수 있고 NoIncorrectPicOutputFlag는 IRAP PU에 대한 HandleCraAsCvsStartFlag와 동일하게 설정될 수 있다. 그렇지 않으면, HandleCraAsCvsStartFlag 및 NoIncorrectPicOutputFlag 둘 다 IRAP PU에 대해 0으로 설정될 수 있다.
실시예들에서, 비트스트림 내의 각각의 GDR AU에 대해, 다음이 적용될 수 있다. AU가 디코딩 순서에서 비트스트림 내의 제1 AU이거나 각각의 픽처가 디코딩 순서에서 EOS NAL 유닛에 후속하는 계층의 제1 픽처인 경우, 변수 NoIncorrectPicOutputFlag는 1로 설정될 수 있다. 그렇지 않고, 변수 HandleGdrAsCvsStartFlag를 AU에 대한 값으로 설정하기 위해 일부 외부 프로세스가 이용가능한 경우, HandleGdrAsCvsStartFlag는 외부 프로세스에 의해 제공된 값과 동일하게 설정될 수 있고, NoIncorrectPicOutputFlag는 HandleGdrAsCvsStartFlag와 동일하게 설정될 수 있다. 그렇지 않으면, HandleGdrAsCvsStartFlag 및 NoIncorrectPicOutputFlag는 둘 다 0으로 설정될 수 있다.
실시예들에서, 비트스트림 내의 비-IRAP AU의 각각의 GDR PU에 대해, 다음이 적용될 수 있다. GDR PU의 픽처가 디코딩 순서에서 EOS NAL 유닛에 후속하는 계층의 제1 픽처인 경우, 변수 NoIncorrectPicOutputFlag는 1로 설정될 수 있다. 그렇지 않고, 변수 HandleGdrAsCvsStartFlag를 GDR PU에 대한 값으로 설정하기 위해 일부 외부 프로세스가 이용가능한 경우, HandleGdrAsCvsStartFlag는 외부 프로세스에 의해 제공된 값과 동일하게 설정될 수 있고, NoIncorrectPicOutputFlag는 GDR PU에 대한 HandleGdrAsCvsStartFlag와 동일하게 설정될 수 있다. 그렇지 않으면, HandleGdrAsCvsStartFlag 및 NoIncorrectPicOutputFlag는 둘 다 GDR PU에 대해 0으로 설정될 수 있다.
도 6a 내지 도 6d는 실시예들에 따른, 인코딩된 비디오 비트스트림을 생성하기 위한 예시적인 프로세스들(600A, 600B, 600C, 및 600D)의 흐름도이다. 실시예들에서, 프로세스들(600A, 600B, 600C, 및 600D) 중 임의의 것, 또는 프로세스들(600A, 600B, 600C, 및 600D)의 임의의 부분들은 임의의 조합 또는 치환으로 그리고 원하는 대로 임의의 순서로 조합될 수 있다. 일부 구현들에서, 도 6a-도 6d의 하나 이상의 프로세스 블록은 디코더(210)에 의해 수행될 수 있다. 일부 구현들에서, 도 6a-도 6d의 하나 이상의 프로세스 블록은 인코더(203)와 같은, 디코더(210)로부터 분리되거나 이를 포함하는 다른 디바이스 또는 디바이스들의 그룹에 의해 수행될 수 있다.
도 6a에 도시된 바와 같이, 프로세스(600A)는 비디오 비트스트림으로부터 인트라 랜덤 액세스 포인트(IRAP) 액세스 유닛(AU)을 획득하는 것(블록(611))을 포함할 수 있다.
도 6a에 추가로 도시된 바와 같이, 프로세스(600A)는 IRAP AU가 디코딩 순서에서 제1 AU인지, IRAP AU에 포함되는 각각의 픽처가 IDR(instantaneous decoder refresh) 픽처인지, 및 IRAP AU에 포함되는 각각의 픽처가 디코딩 순서에서 시퀀스 종료(EOS) 네트워크 추상화 계층(NAL) 유닛에 후속하는 계층의 제1 픽처인지를 판정하는 것(블록(612))을 포함할 수 있다.
도 6a에 추가로 도시된 바와 같이, 블록(612)에서의 임의 판정의 결과가 예이면(블록(612)에서 예), 프로세스(600A)는 블록(613)으로 진행할 수 있다. 그러나, 블록(612)에서의 모든 판정 결과가 아니오이면(블록(612)에서 아니오), 프로세스(600A)는 블록(614)으로 진행할 수 있다.
도 6a에 추가로 도시된 바와 같이, 프로세스(600A)는 IRAP AU에 대한 제1 플래그를 1로 설정하는 것(블록(613))을 포함할 수 있다.
도 6a에 추가로 도시된 바와 같이, 프로세스(600A)는 IRAP AU에 대한 제2 플래그가 외부 값으로 외부적으로 설정되는지를 판정하는 것(블록(614))을 포함할 수 있다.
도 6a에 추가로 도시된 바와 같이, IRAP AU에 대한 제2 플래그가 외부 값으로 외부적으로 설정된다고 판정되면(블록(614)에서 예), 프로세스(600A)는 블록(615)으로 진행할 수 있다. 그러나, IRAP AU에 대한 제2 플래그가 외부 값으로 외부적으로 설정되지 않는다고 판정되면(블록(614)에서 아니오), 프로세스(600A)는 블록(616)으로 진행할 수 있다.
도 6a에 추가로 도시된 바와 같이, 프로세스(600A)는 IRAP AU에 대한 제1 플래그를 외부 값과 동일하게 설정하는 것(블록(615))을 포함할 수 있다.
도 6a에 추가로 도시된 바와 같이, 프로세스(600A)는 IRAP AU에 대한 제1 플래그 및 IRAP AU에 대한 제2 플래그를 0으로 설정하는 것(블록(616))을 포함할 수 있다.
도 6a에 추가로 도시된 바와 같이, 프로세스(600A)는 IRAP AU에 대한 제1 플래그 및 IRAP AU에 대한 제2 플래그에 기초하여 비디오 비트스트림을 인코딩하고, 인코딩된 비디오 비트스트림을 송신하는 것(블록(617))을 포함할 수 있다.
도 6b에 도시된 바와 같이, 프로세스(600B)는 비디오 비트스트림으로부터 비-IRAP AU를 획득하는 것(블록(621))을 포함할 수 있다.
도 6b에 추가로 도시된 바와 같이, 프로세스(600B)는 비-IRAP AU로부터 IRAP PU를 획득하는 것(블록(622))을 포함할 수 있다.
도 6b에 추가로 도시된 바와 같이, 프로세스(600B)는 IRAP PU에 대응하는 픽처가 IDR 픽처인지, 및 픽처가 디코딩 순서에서 EOS NAL 유닛에 후속하는 계층의 제1 픽처인지를 판정하는 것(블록(623))을 포함할 수 있다.
도 6b에 추가로 도시된 바와 같이, 블록(623)에서의 임의의 판정 결과가 예이면(블록(623)에서 예), 프로세스(600B)는 블록(624)으로 진행할 수 있다. 그러나, 블록(623)에서의 모든 판정 결과가 아니오이면(블록(623)에서 아니오), 프로세스(600B)는 블록(625)으로 진행할 수 있다.
도 6b에 추가로 도시된 바와 같이, 프로세스(600B)는 IRAP PU에 대한 제1 플래그를 1로 설정하는 것(블록(624))을 포함할 수 있다.
도 6b에 추가로 도시된 바와 같이, 프로세스(600B)는 IRAP PU에 대한 제2 플래그가 외부 값으로 외부적으로 설정되는지를 판정하는 것(블록(625))을 포함할 수 있다.
도 6b에 추가로 도시된 바와 같이, IRAP PU에 대한 제2 플래그가 외부 값으로 외부적으로 설정된다고 판정되면(블록(625)에서 예), 프로세스(600B)는 블록(626)으로 진행할 수 있다. 그러나, IRAP PU에 대한 제2 플래그가 외부 값으로 외부적으로 설정되지 않는다고 판정되면(블록(625)에서 아니오), 프로세스(600B)는 블록(627)으로 진행할 수 있다.
도 6b에 추가로 도시된 바와 같이, 프로세스(600B)는 IRAP PU에 대한 제1 플래그를 외부 값과 동일하게 설정하는 것(블록(626))을 포함할 수 있다.
도 6b에 추가로 도시된 바와 같이, 프로세스(600B)는 IRAP PU에 대한 제1 플래그 및 IRAP PU에 대한 제2 플래그를 0으로 설정하는 것(블록(627))을 포함할 수 있다.
도 6b에 추가로 도시된 바와 같이, 프로세스(600B)는 IRAP PU에 대한 제1 플래그 및 IRAP PU에 대한 제2 플래그에 기초하여 비디오 비트스트림을 인코딩하고, 인코딩된 비디오 비트스트림을 송신하는 것(블록(628))을 포함할 수 있다.
도 6c에 도시된 바와 같이, 프로세스(600C)는 비디오 비트스트림으로부터 인트라 랜덤 액세스 포인트(IRAP) 액세스 유닛(AU)을 획득하는 것(블록(631))을 포함할 수 있다.
도 6c에 추가로 도시된 바와 같이, 프로세스(600C)는 GDR AU가 디코딩 순서에서 제1 AU인지, 및 GDR AU에 포함되는 각각의 픽처가 디코딩 순서에서 EOS NAL 유닛에 후속하는 계층의 제1 픽처인지(블록(632))를 포함할 수 있다.
도 6c에 추가로 도시된 바와 같이, 블록(632)에서의 임의의 판정 결과가 예이면(블록(632)에서 예), 프로세스(600C)는 블록(633)으로 진행할 수 있다. 그러나, 블록(632)에서의 모든 판정 결과가 아니오이면(블록(632)에서 아니오), 프로세스(600C)는 블록(634)으로 진행할 수 있다.
도 6c에 추가로 도시된 바와 같이, 프로세스(600C)는 GDR AU에 대한 제1 플래그를 1로 설정하는 것(블록(633))을 포함할 수 있다.
도 6c에 추가로 도시된 바와 같이, 프로세스(600C)는 GDR AU에 대한 제2 플래그가 외부 값으로 외부적으로 설정되는지를 판정하는 것(블록(634))을 포함할 수 있다.
도 6c에 추가로 도시된 바와 같이, GDR AU에 대한 제2 플래그가 외부 값으로 외부적으로 설정된다고 판정되면(블록(634)에서 예), 프로세스(600C)는 블록(635)으로 진행할 수 있다. 그러나, GDR AU에 대한 제2 플래그가 외부 값으로 외부적으로 설정되지 않는다고 판정되면(블록(634)에서 아니오), 프로세스(600C)는 블록(636)으로 진행할 수 있다.
도 6c에 추가로 도시된 바와 같이, 프로세스(600C)는 GDR AU에 대한 제1 플래그를 외부 값과 동일하게 설정하는 것(블록(635))을 포함할 수 있다.
도 6c에 추가로 도시된 바와 같이, 프로세스(600C)는 GDR AU에 대한 제1 플래그 및 GDR AU에 대한 제2 플래그를 0으로 설정하는 것(블록(636))을 포함할 수 있다.
도 6c에 추가로 도시된 바와 같이, 프로세스(600C)는 GDR AU에 대한 제1 플래그 및 GDR AU에 대한 제2 플래그에 기초하여 비디오 비트스트림을 인코딩하고, 인코딩된 비디오 비트스트림을 송신하는 것(블록(637))을 포함할 수 있다.
도 6d에 도시된 바와 같이, 프로세스(600D)는 비디오 비트스트림으로부터 비-IRAP AU를 획득하는 것(블록(641))을 포함할 수 있다.
도 6d에 추가로 도시된 바와 같이, 프로세스(600D)는 비-GDR AU로부터 GDR PU를 획득하는 것(블록(642))을 포함할 수 있다.
도 6d에 추가로 도시된 바와 같이, 프로세스(600D)는 GDR PU에 대응하는 픽처가 디코딩 순서에서 EOS NAL 유닛에 후속하는 계층의 제1 픽처인지를 판정하는 것(블록(643))을 포함할 수 있다.
도 6d에 추가로 도시된 바와 같이, 블록(643)에서의 판정 결과가 예이면(블록(643)에서 예), 프로세스(600D)는 블록(644)으로 진행할 수 있다. 그러나, 블록(643)에서의 판정 결과가 아니오이면(블록(643)에서 아니오), 프로세스(600D)는 블록(645)으로 진행할 수 있다.
도 6d에 추가로 도시된 바와 같이, 프로세스(600D)는 GDR PU에 대한 제1 플래그를 1로 설정하는 것(블록(644))을 포함할 수 있다.
도 6d에 추가로 도시된 바와 같이, 프로세스(600D)는 GDR PU에 대한 제2 플래그가 외부 값으로 외부적으로 설정되는지를 판정하는 것(블록(645))을 포함할 수 있다.
도 6d에 추가로 도시된 바와 같이, GDR PU에 대한 제2 플래그가 외부 값으로 외부적으로 설정된다고 판정되면(블록(645)에서 예), 프로세스(600D)는 블록(646)으로 진행할 수 있다. 그러나, GDR PU에 대한 제2 플래그가 외부 값으로 외부적으로 설정되지 않는다고 판정되면(블록(645)에서 아니오), 프로세스(600D)는 블록(647)으로 진행할 수 있다.
도 6d에 추가로 도시된 바와 같이, 프로세스(600D)는 GDR PU에 대한 제1 플래그를 외부 값과 동일하게 설정하는 것(블록(646))을 포함할 수 있다.
도 6d에 추가로 도시된 바와 같이, 프로세스(600D)는 GDR PU에 대한 제1 플래그 및 GDR PU에 대한 제2 플래그를 0으로 설정하는 것(블록(647))을 포함할 수 있다.
도 6d에 추가로 도시된 바와 같이, 프로세스(600D)는 GDR PU에 대한 제1 플래그 및 GDR PU에 대한 제2 플래그에 기초하여 비디오 비트스트림을 인코딩하고, 인코딩된 비디오 비트스트림을 송신하는 것(블록(648))을 포함할 수 있다.
실시예들에서, 1로 설정된 IRAP AU에 대한 제1 플래그는 IRAP AU에 포함된 CRA(clean random access) 픽처와 연관된 모든 RASL(random access skipped leading) 픽처들이 디코딩되지 않고 폐기되어야 한다는 것을 표시할 수 있고, 1로 설정된 IRAP AU에 대한 제2 플래그는 IRAP AU에 포함된 CRA 픽처와 연관된 모든 선두 픽처가 디코딩되지 않고 폐기되어야 한다는 것을 표시할 수 있다.
실시예들에서, IRAP AU에 대한 제1 플래그는 NoIncorrectPicOutputFlag 플래그를 포함할 수 있고, IRAP AU에 대한 제2 플래그는 HandleCraAsCvsStartFlag 플래그를 포함할 수 있다.
실시예들에서, 1로 설정된 GDR AU에 대한 제1 플래그는 GDR AU에 포함된 GDR 픽처와 연관된 모든 RASL(random access skipped leading) 픽처가 디코딩되지 않고 폐기되어야 한다는 것을 표시할 수 있고, 1로 설정된 GDR AU에 대한 제2 플래그는 GDR AU에 포함된 GDR 픽처와 연관된 모든 선두 픽처가 디코딩되지 않고 폐기되어야 한다는 것을 표시할 수 있다.
실시예들에서, GDR AU에 대한 제1 플래그는 NoIncorrectPicOutputFlag 플래그를 포함할 수 있고, GDR AU에 대한 제2 플래그는 HandleGdrAsCvsStartFlag 플래그를 포함할 수 있다.
도 6a 내지 도 6d가 프로세스(600A, 600B, 600C, 및 600D)의 예시적인 블록들을 도시하지만, 일부 구현예에서, 프로세스(600A, 600B, 600C, 및 600D)는 도 6a 내지 도 6d에 도시된 것보다 추가적인 블록, 더 적은 블록, 상이한 블록, 또는 상이하게 배열된 블록을 포함할 수 있다. 추가적으로, 또는 대안적으로, 프로세스(700)의 블록들 중 2개 이상이 병렬로 수행될 수 있다.
또한, 제안된 방법들은 처리 회로(예를 들어, 하나 이상의 프로세서 또는 하나 이상의 집적 회로)에 의해 구현될 수 있다. 일 예에서, 하나 이상의 프로세서는 제안된 방법들 중 하나 이상을 수행하기 위해 비일시적 컴퓨터 판독가능 매체에 저장되는 프로그램을 실행한다.
위에서 설명된 기법들은 컴퓨터 판독가능 명령어들을 사용하여 컴퓨터 소프트웨어로서 구현되고 하나 이상의 컴퓨터 판독가능 매체에 물리적으로 저장될 수 있다. 예를 들어, 도 7은 개시된 주제의 특정 실시예들을 구현하기에 적합한 컴퓨터 시스템(700)을 도시한다.
컴퓨터 소프트웨어는, 컴퓨터 중앙 처리 유닛(CPU), 그래픽 처리 유닛(GPU) 등에 의해, 직접, 또는 해석, 마이크로-코드 실행 등을 통해 실행될 수 있는 명령어들을 포함하는 코드를 생성하기 위해 어셈블리, 컴파일(compilation), 링킹(linking), 또는 유사한 메커니즘들이 수행될 수 있는 임의의 적합한 머신 코드 또는 컴퓨터 언어를 사용하여 코딩될 수 있다.
명령어들은, 예를 들어, 개인용 컴퓨터, 태블릿 컴퓨터, 서버, 스마트폰, 게이밍 디바이스, 사물 인터넷 디바이스 등을 포함하여, 다양한 타입의 컴퓨터들 또는 그것의 컴포넌트들 상에서 실행될 수 있다.
컴퓨터 시스템(700)에 대한 도 7에 도시된 컴포넌트들은 사실상 예시적인 것이고, 본 개시내용의 실시예들을 구현하는 컴퓨터 소프트웨어의 사용 또는 기능성의 범위에 대한 임의의 제한을 암시하도록 의도되지 않는다. 컴포넌트들의 구성이 컴퓨터 시스템(700)의 예시적인 실시예에서 예시된 컴포넌트들 중 임의의 하나 또는 이들의 조합과 관련하여 임의의 종속성 또는 요건을 갖는 것으로 해석되어서도 안 된다.
컴퓨터 시스템(700)은 특정 휴먼 인터페이스 입력 디바이스들을 포함할 수 있다. 이러한 휴먼 인터페이스 입력 디바이스는, 예를 들어, 촉각 입력(예컨대: 키스트로크, 스와이프, 데이터 글러브 움직임), 오디오 입력(예컨대: 음성, 손뼉), 시각적 입력(예컨대: 제스처), 후각 입력(도시되지 않음)을 통한 하나 이상의 인간 사용자에 의한 입력에 응답할 수 있다. 휴먼 인터페이스 디바이스들은 또한 오디오(예컨대: 음성, 음악, 주변 사운드), 이미지들(예컨대: 스캐닝된 이미지들, 스틸 이미지 카메라로부터 획득된 사진 이미지들), 비디오(예컨대 2차원 비디오, 입체적 비디오를 포함하는 3차원 비디오)와 같은, 인간에 의한 의식적인 입력과 반드시 직접적으로 관련되지는 않는 특정 미디어를 캡처하기 위해 사용될 수 있다.
입력 휴먼 인터페이스 디바이스들은 키보드(701), 마우스(702), 트랙패드(703), 터치 스크린(710) 및 연관된 그래픽스 어댑터(750), 데이터-글러브(1204), 조이스틱(705), 마이크로폰(706), 스캐너(707), 카메라(708) 중 하나 이상(각각의 하나만이 묘사됨)을 포함할 수 있다.
컴퓨터 시스템(700)은 특정 휴먼 인터페이스 출력 디바이스들을 또한 포함할 수 있다. 이러한 휴먼 인터페이스 출력 디바이스들은, 예를 들어, 촉각 출력, 사운드, 광, 및 냄새/맛을 통해 하나 이상의 인간 사용자의 감각들을 자극하는 것일 수 있다. 그러한 휴먼 인터페이스 출력 디바이스들은 촉각 출력 디바이스들(예를 들어 터치-스크린(710), 데이터-글러브(1204), 또는 조이스틱(705)에 의한 촉각 피드백, 그러나 입력 디바이스들로서 역할을 하지 않는 촉각 피드백 디바이스들도 있을 수 있음), 오디오 출력 디바이스들(예컨대: 스피커들(709), 헤드폰들(묘사되지 않음)), 시각적 출력 디바이스들(예컨대, 각각 터치-스크린 입력 능력이 있거나 없고, 각각 촉각 피드백 능력이 있거나 없는, CRT(cathode ray tube) 스크린들, LCD(liquid-crystal display) 스크린들, 플라즈마 스크린들, OLED(organic light-emitting diode) 스크린들을 포함하는 스크린들(710) - 이들 중 일부는 스테레오그래픽 출력과 같은 수단을 통해 2차원 시각적 출력 또는 3차원을 초과한 출력을 출력할 수 있음 - ; 가상 현실 안경(묘사되지 않음), 홀로그래픽 디스플레이들 및 스모크 탱크들(묘사되지 않음)), 및 프린터들(묘사되지 않음)을 포함할 수 있다.
컴퓨터 시스템(700)은 인간 액세스가능한 저장 디바이스들 및 그의 연관된 매체들, 예컨대 CD/DVD 등의 매체(721)를 갖는 CD/DVD ROM/RW(720)를 포함하는 광학 매체, 썸-드라이브(thumb-drive)(722), 이동식 하드 드라이브 또는 솔리드 스테이트 드라이브(723), 테이프 및 플로피 디스크(묘사되지 않음)와 같은 레거시 자기 매체, 보안 동글(묘사되지 않음)과 같은 특수화된 ROM/ASIC/PLD 기반 디바이스들 등을 또한 포함할 수 있다.
본 기술분야의 통상의 기술자들은 또한, 현재 개시된 주제와 관련하여 사용되는 용어 "컴퓨터 판독가능 매체"가 송신 매체, 반송파들, 또는 다른 일시적 신호들을 포함하지 않는다는 것을 이해해야 한다.
컴퓨터 시스템(700)은 하나 이상의 통신 네트워크(955)에 대한 인터페이스(들)를 또한 포함할 수 있다. 네트워크들은 예를 들어 무선, 유선, 광학일 수 있다. 네트워크들은 추가로 로컬, 광역, 대도시, 차량 및 산업, 실시간, 지연-허용(delay-tolerant) 등일 수 있다. 네트워크들의 예들은 로컬 영역 네트워크들, 예컨대 이더넷, 무선 LAN들, GSM(global systems for mobile communications), 제3 세대(3G), 제4 세대(4G), 제5 세대(5G), 롱-텀 에볼루션(LTE) 등을 포함하는 셀룰러 네트워크들, 케이블 TV, 위성 TV 및 지상파 브로드캐스트 TV를 포함하는 TV 유선 또는 무선 광역 디지털 네트워크들, CANBus를 포함하는 차량 및 산업 등을 포함한다. 특정 네트워크들은 일반적으로 특정 범용 데이터 포트들 또는 주변 버스들(949)(예컨대, 예를 들어, 컴퓨터 시스템(700)의 USB(universal serial bus) 포트들)에 부착되는 외부 네트워크 인터페이스 어댑터들(954)을 요구하며; 다른 것들은 일반적으로 아래에 설명되는 바와 같은 시스템 버스(예를 들어, PC 컴퓨터 시스템으로의 이더넷 인터페이스 또는 스마트폰 컴퓨터 시스템으로의 셀룰러 네트워크 인터페이스)로의 부착에 의해 컴퓨터 시스템(700)의 코어에 통합된다. 예로서, 네트워크(755)는 네트워크 인터페이스(754)를 사용하여 주변 버스(749)에 접속될 수 있다. 이들 네트워크들 중 임의의 것을 사용하여, 컴퓨터 시스템(700)은 다른 엔티티들과 통신할 수 있다. 그러한 통신은 단방향성 수신 전용(예를 들어, 브로드캐스트 TV), 단방향성 송신 전용(예를 들어, CANbus 대 특정 CANbus 디바이스들), 또는 예를 들어 로컬 영역 또는 광역 디지털 네트워크들을 사용하는 다른 컴퓨터 시스템들과의 양방향성일 수 있다. 위에서 설명한 바와 같은 네트워크들 및 네트워크 인터페이스들(954) 각각에 대해 특정 프로토콜들 및 프로토콜 스택들이 사용될 수 있다.
전술한 휴먼 인터페이스 디바이스들, 인간-액세스가능한 저장 디바이스들, 및 네트워크 인터페이스들은 컴퓨터 시스템(700)의 코어(740)에 부착될 수 있다.
코어(740)는 하나 이상의 중앙 처리 유닛(CPU)(741), 그래픽 처리 유닛(GPU)(742), 필드 프로그래머블 게이트 영역(FPGA)(743)의 형태로 된 특수화된 프로그래머블 처리 유닛, 특정 태스크들에 대한 하드웨어 가속기(744) 등을 포함할 수 있다. 이들 디바이스는, 판독 전용 메모리(ROM)(745), 랜덤 액세스 메모리(RAM)(746), 내부 비-사용자 액세스가능 하드 드라이브들, SSD(solid-state drive)들 등과 같은 내부 대용량 스토리지(747)와 함께, 시스템 버스(748)를 통해 접속될 수 있다. 일부 컴퓨터 시스템들에서, 시스템 버스(748)는 추가적인 CPU들, GPU들 등에 의한 확장을 가능하게 하기 위해 하나 이상의 물리적 플러그의 형태로 액세스가능할 수 있다. 주변 디바이스들은 코어의 시스템 버스(748)에 직접, 또는 주변 버스(749)를 통해 부착될 수 있다. 주변 버스를 위한 아키텍처들은 PCI(peripheral component interconnect), USB 등을 포함한다.
CPU들(741), GPU들(742), FPGA들(743), 및 가속기들(744)은, 조합하여, 전술한 컴퓨터 코드를 구성할 수 있는 특정 명령어들을 실행할 수 있다. 그 컴퓨터 코드는 ROM(745) 또는 RAM(746)에 저장될 수 있다. 과도적인 데이터가 또한 RAM(746)에 저장될 수 있는 반면, 영구 데이터는, 예를 들어, 내부 대용량 스토리지(747)에 저장될 수 있다. 메모리 디바이스들 중 임의의 것에 대한 고속 저장 및 검색은, 하나 이상의 CPU(741), GPU(742), 대용량 스토리지(747), ROM(745), RAM(746) 등과 밀접하게 연관될 수 있는, 캐시 메모리의 사용을 통해 가능하게 될 수 있다.
컴퓨터 판독가능 매체는 다양한 컴퓨터 구현 동작들을 수행하기 위한 컴퓨터 코드를 그 위에 가질 수 있다. 매체 및 컴퓨터 코드는 본 개시내용의 목적을 위해 특별히 설계되고 구성된 것들일 수 있거나, 또는 이들이 컴퓨터 소프트웨어 기술 분야의 기술자들에게 잘 알려져 있고 이용가능한 종류의 것일 수 있다.
제한이 아니라 예로서, 아키텍처를 갖는 컴퓨터 시스템(700), 및 구체적으로 코어(740)는 프로세서(들)(CPU들, GPU들, FPGA, 가속기들 등을 포함함)가 하나 이상의 유형의(tangible) 컴퓨터 판독가능 매체에 구현된 소프트웨어를 실행하는 결과로서 기능성을 제공할 수 있다. 그러한 컴퓨터 판독가능 매체는 위에 소개된 바와 같은 사용자-액세스가능한 대용량 스토리지뿐만 아니라, 코어-내부 대용량 스토리지(747) 또는 ROM(745)과 같은 비일시적인 본질의 것인 코어(740)의 특정 스토리지와 연관된 매체일 수 있다. 본 개시내용의 다양한 실시예들을 구현하는 소프트웨어가 그러한 디바이스들에 저장되고 코어(740)에 의해 실행될 수 있다. 컴퓨터 판독가능 매체는 특정 필요에 따라 하나 이상의 메모리 디바이스 또는 칩을 포함할 수 있다. 소프트웨어는 코어(740) 및 구체적으로 그 내부의 프로세서들(CPU, GPU, FPGA 등을 포함함)로 하여금, RAM(746)에 저장된 데이터 구조들을 정의하는 것 및 소프트웨어에 의해 정의된 프로세스들에 따라 그러한 데이터 구조들을 수정하는 것을 포함하여, 본 명세서에 설명된 특정 프로세스들 또는 특정 프로세스들의 특정 부분들을 실행하게 할 수 있다. 추가로 또는 대안으로서, 컴퓨터 시스템은, 본 명세서에 설명된 특정 프로세스들 또는 특정 프로세스들의 특정 부분들을 실행하기 위해 소프트웨어 대신에 또는 그와 함께 동작할 수 있는, 회로(예를 들어: 가속기(744))에 하드와이어링되거나 다른 방식으로 구현된 로직의 결과로서 기능성을 제공할 수 있다. 소프트웨어에 대한 참조는, 적절한 경우, 로직을 포함할 수 있고, 그 반대도 가능하다. 컴퓨터 판독가능 매체에 대한 참조는, 적절한 경우, 실행을 위한 소프트웨어를 저장하는 회로(예컨대 집적 회로(IC)), 또는 실행을 위한 로직을 구현하는 회로, 또는 양자 모두를 포함할 수 있다. 본 개시내용은 하드웨어 및 소프트웨어의 임의의 적절한 조합을 포함한다.
본 개시내용이 여러 예시적인 실시예들을 설명하였지만, 본 개시내용의 범위 내에 속하는 변경들, 치환들, 및 다양한 대체 균등물들이 존재한다. 따라서, 본 기술분야의 통상의 기술자들은, 비록 본 명세서에 명시적으로 예시되거나 설명되지는 않았지만, 본 개시내용의 원리들을 구현하고 따라서 그것의 개념 및 범위 내에 있는, 다수의 시스템들 및 방법들을 안출할 수 있을 것이라는 점이 인정될 것이다.

Claims (20)

  1. 적어도 하나의 프로세서를 사용하여 인코딩된 비디오 비트스트림을 생성하는 방법으로서,
    비디오 비트스트림으로부터 인트라 랜덤 액세스 포인트(IRAP) 액세스 유닛(AU)을 획득하는 단계;
    상기 IRAP AU가 디코딩 순서에서 제1 AU인지, 상기 IRAP AU에 포함되는 각각의 픽처가 IDR(instantaneous decoder refresh) 픽처인지, 및 상기 IRAP AU에 포함되는 각각의 픽처가 상기 디코딩 순서에서 시퀀스 종료(EOS) 네트워크 추상화 계층(NAL) 유닛에 후속하는 계층의 제1 픽처인지를 판정하는 단계;
    상기 IRAP AU가 상기 비디오 비트스트림의 디코딩 순서에서 상기 제1 AU라고 판정하는 것, 상기 IRAP AU에 포함되는 각각의 픽처가 상기 IDR 픽처라고 판정하는 것, 또는 상기 IRAP AU에 포함되는 각각의 픽처가 상기 디코딩 순서에서 상기 EOS NAL 유닛에 후속하는 계층의 제1 픽처라고 판정하는 것에 기초하여, 상기 IRAP AU에 대한 제1 플래그를 1로 설정하는 단계;
    상기 IRAP AU가 상기 디코딩 순서에서 상기 제1 AU가 아니라고 판정하는 것, 상기 IRAP AU에 포함되는 각각의 픽처가 상기 IDR 픽처가 아니라고 판정하는 것, 및 상기 IRAP AU에 포함되는 각각의 픽처가 상기 디코딩 순서에서 상기 EOS NAL 유닛에 후속하는 계층의 제1 픽처가 아니라고 판정하는 것에 기초하여, 상기 IRAP AU에 대한 제2 플래그가 외부 값으로 외부적으로 설정되는지를 판정하는 단계;
    상기 IRAP AU가 상기 디코딩 순서에서 상기 제1 AU가 아니라고 판정하는 것, 상기 IRAP AU에 포함되는 각각의 픽처가 상기 IDR 픽처가 아니라고 판정하는 것, 상기 IRAP AU에 포함되는 각각의 픽처가 상기 디코딩 순서에서 상기 EOS NAL 유닛에 후속하는 계층의 제1 픽처가 아니라고 판정하는 것, 및 상기 IRAP AU에 대한 제2 플래그가 상기 외부 값으로 외부적으로 설정된다고 판정하는 것에 기초하여, 상기 IRAP AU에 대한 제1 플래그를 상기 외부 값과 동일하게 설정하는 단계;
    상기 IRAP AU가 상기 디코딩 순서에서 상기 제1 AU가 아니라고 판정하는 것, 상기 IRAP AU에 포함되는 각각의 픽처가 상기 IDR 픽처가 아니라고 판정하는 것, 상기 IRAP AU에 포함되는 각각의 픽처가 상기 디코딩 순서에서 상기 EOS NAL 유닛에 후속하는 계층의 제1 픽처가 아니라고 판정하는 것, 및 상기 제2 플래그가 상기 외부 값으로 외부적으로 설정되지 않는다고 판정하는 것에 기초하여, 상기 IRAP AU에 대한 제1 플래그를 0으로 설정하고, 상기 IRAP AU에 대한 제2 플래그를 0으로 설정하는 단계;
    상기 IRAP AU에 대한 제1 플래그 및 상기 IRAP AU에 대한 제2 플래그에 기초하여 상기 비디오 비트스트림을 인코딩하는 단계; 및
    상기 인코딩된 비디오 비트스트림을 송신하는 단계를 포함하는 방법.
  2. 제1항에 있어서,
    1로 설정된 상기 IRAP AU에 대한 제1 플래그는 상기 IRAP AU에 포함된 CRA(clean random access) 픽처와 연관된 모든 RASL(random access skipped leading) 픽처들이 디코딩되지 않고 폐기되어야 한다는 것을 표시하고,
    1로 설정된 상기 IRAP AU에 대한 제2 플래그는 상기 IRAP AU에 포함된 상기 CRA 픽처와 연관된 모든 선두 픽처가 디코딩되지 않고 폐기되어야 한다는 것을 표시하는 방법.
  3. 제1항에 있어서,
    상기 IRAP AU에 대한 제1 플래그는 NoIncorrectPicOutputFlag 플래그를 포함하고,
    상기 IRAP AU에 대한 제2 플래그는 HandleCraAsCvsStartFlag 플래그를 포함하는 방법.
  4. 제1항에 있어서,
    상기 비디오 비트스트림으로부터 비-IRAP AU를 획득하는 단계;
    상기 비-IRAP AU로부터 IRAP 픽처 유닛(PU)을 획득하는 단계;
    상기 IRAP PU에 대응하는 픽처가 상기 IDR 픽처인지, 및 상기 픽처가 상기 디코딩 순서에서 상기 EOS NAL 유닛에 후속하는 계층의 제1 픽처인지를 판정하는 단계;
    상기 픽처가 상기 IDR 픽처라고 판정하는 것 또는 상기 픽처가 상기 디코딩 순서에서 상기 EOS NAL 유닛에 후속하는 계층의 제1 픽처라고 판정하는 것에 기초하여, 상기 IRAP PU에 대한 제1 플래그를 1로 설정하는 단계;
    상기 픽처가 상기 IDR 픽처가 아니라고 판정하는 것, 및 상기 픽처가 상기 디코딩 순서에서 상기 EOS NAL 유닛에 후속하는 계층의 제1 픽처가 아니라고 판정하는 것에 기초하여, 상기 IRAP PU에 대한 제2 플래그가 상기 외부 값으로 외부적으로 설정되는지를 판정하는 단계;
    상기 픽처가 상기 IDR 픽처가 아니라고 판정하는 것, 상기 픽처가 상기 디코딩 순서에서 상기 EOS NAL 유닛에 후속하는 계층의 제1 픽처가 아니라고 판정하는 것, 및 상기 IRAP PU에 대한 제2 플래그가 상기 외부 값으로 외부적으로 설정된다고 판정하는 것에 기초하여, 상기 IRAP PU에 대한 제1 플래그를 상기 외부 값으로 설정하는 단계; 및
    상기 픽처가 상기 IDR 픽처가 아니라고 판정하는 것, 상기 픽처가 상기 디코딩 순서에서 상기 EOS NAL 유닛에 후속하는 계층의 제1 픽처가 아니라고 판정하는 것, 및 상기 IRAP PU에 대한 제2 플래그가 상기 외부 값으로 외부적으로 설정되지 않는다고 판정하는 것에 기초하여, 상기 IRAP PU에 대한 제1 플래그를 0으로 설정하고 상기 IRAP PU에 대한 제2 플래그를 0으로 설정하는 단계를 추가로 포함하고,
    상기 비디오 비트스트림은 상기 IRAP PU에 대한 제1 플래그 및 상기 IRAP PU에 대한 제2 플래그에 기초하여 추가로 인코딩되는 방법.
  5. 제1항에 있어서,
    상기 비디오 비트스트림으로부터 GDR(gradual decoding refresh) AU를 획득하는 단계;
    상기 GDR AU가 상기 디코딩 순서에서 상기 제1 AU인지, 및 상기 GDR AU에 포함되는 각각의 픽처가 상기 디코딩 순서에서 상기 EOS NAL 유닛에 후속하는 계층의 제1 픽처인지를 판정하는 단계;
    상기 GDR AU가 상기 비디오 비트스트림의 디코딩 순서에서 상기 제1 AU라고 판정하는 것 또는 상기 GDR AU에 포함되는 각각의 픽처가 상기 디코딩 순서에서 상기 EOS NAL 유닛에 후속하는 계층의 제1 픽처라고 판정하는 것에 기초하여, 상기 GDR AU에 대한 제1 플래그를 1로 설정하는 단계;
    상기 GDR AU가 상기 디코딩 순서에서 상기 제1 AU가 아니라고 판정하는 것 및 상기 GDR AU에 포함되는 각각의 픽처가 상기 디코딩 순서에서 상기 EOS NAL 유닛에 후속하는 계층의 제1 픽처가 아니라고 판정하는 것에 기초하여, 상기 GDR AU에 대한 제2 플래그가 상기 외부 값으로 외부적으로 설정되는지를 판정하는 단계;
    상기 GDR AU가 상기 디코딩 순서에서 상기 제1 AU가 아니라고 판정하는 것, 상기 GDR AU에 포함되는 각각의 픽처가 상기 디코딩 순서에서 상기 EOS NAL 유닛에 후속하는 계층의 제1 픽처가 아니라고 판정하는 것, 및 상기 GDR AU에 대한 제2 플래그가 상기 외부 값으로 외부적으로 설정된다고 판정하는 것에 기초하여, 상기 GDR AU에 대한 제1 플래그를 상기 외부 값과 동일하게 설정하는 단계; 및
    상기 GDR AU가 상기 디코딩 순서에서 상기 제1 AU가 아니라고 판정하는 것, 상기 GDR AU에 포함되는 각각의 픽처가 상기 디코딩 순서에서 상기 EOS NAL 유닛에 후속하는 계층의 제1 픽처가 아니라고 판정하는 것, 및 상기 제2 플래그가 상기 외부 값으로 외부적으로 설정되지 않는다고 판정하는 것에 기초하여, 상기 GDR AU에 대한 제1 플래그를 0으로 설정하고, 상기 GDR AU에 대한 제2 플래그를 0으로 설정하는 단계를 추가로 포함하고,
    상기 비디오 비트스트림은 상기 GDR AU에 대한 제1 플래그 및 상기 GDR AU에 대한 제2 플래그에 기초하여 추가로 인코딩되는 방법.
  6. 제5항에 있어서,
    1로 설정된 상기 GDR AU에 대한 제1 플래그는 상기 GDR AU에 포함된 GDR 픽처와 연관된 모든 RASL(random access skipped leading) 픽처가 디코딩되지 않고 폐기되어야 한다는 것을 표시하고,
    1로 설정된 상기 GDR AU에 대한 제2 플래그는 상기 GDR AU에 포함된 상기 GDR 픽처와 연관된 모든 선두 픽처가 디코딩되지 않고 폐기되어야 한다는 것을 표시하는 방법.
  7. 제5항에 있어서,
    상기 GDR AU에 대한 제1 플래그는 NoIncorrectPicOutputFlag 플래그를 포함하고,
    상기 GDR AU에 대한 제2 플래그는 HandleGdrAsCvsStartFlag 플래그를 포함하는 방법.
  8. 제5항에 있어서,
    상기 비디오 비트스트림으로부터 비-IRAP AU를 획득하는 단계;
    상기 비-IRAP AU로부터 GDR 픽처 유닛(PU)을 획득하는 단계;
    상기 GDR PU에 대응하는 픽처가 상기 디코딩 순서에서 상기 EOS NAL 유닛에 후속하는 계층의 제1 픽처인지를 판정하는 단계;
    상기 픽처가 상기 디코딩 순서에서 상기 EOS NAL 유닛에 후속하는 계층의 제1 픽처라고 판정하는 것에 기초하여, 상기 GDR PU에 대한 제1 플래그를 1로 설정하는 단계;
    상기 픽처가 상기 디코딩 순서에서 상기 EOS NAL 유닛에 후속하는 계층의 제1 픽처가 아니라고 판정하는 것에 기초하여, 상기 GDR PU에 대한 제2 플래그가 외부 값으로 외부적으로 설정되는지를 판정하는 단계;
    상기 픽처가 상기 디코딩 순서에서 상기 EOS NAL 유닛에 후속하는 계층의 제1 픽처가 아니라고 판정하는 것, 및 상기 GDR PU에 대한 제2 플래그가 상기 외부 값으로 외부적으로 설정된다고 판정하는 것에 기초하여, 상기 IRAP PU에 대한 제1 플래그를 상기 외부 값으로 설정하는 단계; 및
    상기 픽처가 상기 디코딩 순서에서 상기 EOS NAL 유닛에 후속하는 계층의 제1 픽처가 아니라고 판정하는 것, 및 상기 GDR PU에 대한 제2 플래그가 외부 값으로 외부적으로 설정되지 않는다고 판정하는 것에 기초하여, 상기 GDR PU에 대한 제1 플래그를 0으로 설정하고 상기 GDR PU에 대한 제2 플래그를 0으로 설정하는 단계를 추가로 포함하고,
    상기 비디오 비트스트림은 상기 GDR PU에 대한 제1 플래그 및 상기 GDR PU에 대한 제2 플래그에 기초하여 추가로 인코딩되는 방법.
  9. 인코딩된 비디오 비트스트림을 생성하기 위한 디바이스로서,
    프로그램 코드를 저장하도록 구성되는 적어도 하나의 메모리; 및
    상기 프로그램 코드를 판독하고 상기 프로그램 코드에 의해 명령된 바와 같이 동작하도록 구성되는 적어도 하나의 프로세서를 포함하고,
    상기 프로그램 코드는:
    상기 적어도 하나의 프로세서로 하여금 비디오 비트스트림으로부터 인트라 랜덤 액세스 포인트(IRAP) 액세스 유닛(AU)을 획득하게 하도록 구성되는 제1 획득 코드;
    상기 적어도 하나의 프로세서로 하여금 상기 IRAP AU가 디코딩 순서에서 제1 AU인지, 상기 IRAP AU에 포함되는 각각의 픽처가 IDR(instantaneous decoder refresh) 픽처인지, 및 상기 IRAP AU에 포함되는 각각의 픽처가 상기 디코딩 순서에서 시퀀스 종료(EOS) 네트워크 추상화 계층(NAL) 유닛에 후속하는 계층의 제1 픽처인지를 판정하게 하도록 구성되는 제1 판정 코드;
    상기 적어도 하나의 프로세서로 하여금, 상기 IRAP AU가 상기 비디오 비트스트림의 디코딩 순서에서 상기 제1 AU라고 판정하는 것, 상기 IRAP AU에 포함되는 각각의 픽처가 상기 IDR 픽처라고 판정하는 것, 또는 상기 IRAP AU에 포함되는 각각의 픽처가 디코딩 순서에서 상기 EOS NAL 유닛에 후속하는 계층의 제1 픽처라고 판정하는 것에 기초하여, 상기 IRAP AU에 대한 제1 플래그를 1로 설정하게 하도록 구성되는 제1 설정 코드;
    상기 적어도 하나의 프로세서로 하여금, 상기 IRAP AU가 상기 디코딩 순서에서 상기 제1 AU가 아니라고 판정하는 것, 상기 IRAP AU에 포함되는 각각의 픽처가 IDR 픽처가 아니라고 판정하는 것, 및 상기 IRAP AU에 포함되는 각각의 픽처가 상기 디코딩 순서에서 상기 EOS NAL 유닛에 후속하는 계층의 제1 픽처가 아니라고 판정하는 것에 기초하여, IRAP AU에 대한 제2 플래그가 외부 값으로 외부적으로 설정되는지를 판정하게 하도록 구성되는 제2 판정 코드;
    상기 적어도 하나의 프로세서로 하여금, 상기 IRAP AU가 상기 디코딩 순서에서 상기 제1 AU가 아니라고 판정하는 것, 상기 IRAP AU에 포함되는 각각의 픽처가 상기 IDR 픽처가 아니라고 판정하는 것, 상기 IRAP AU에 포함되는 각각의 픽처가 상기 디코딩 순서에서 상기 EOS NAL 유닛에 후속하는 계층의 제1 픽처가 아니라고 판정하는 것, 및 상기 IRAP AU에 대한 제2 플래그가 상기 외부 값으로 외부적으로 설정된다고 판정하는 것에 기초하여, 상기 IRAP AU에 대한 제1 플래그를 상기 외부 값과 동일하게 설정하게 하도록 구성되는 제2 설정 코드;
    상기 적어도 하나의 프로세서로 하여금, 상기 IRAP AU가 상기 디코딩 순서에서 상기 제1 AU가 아니라고 판정하는 것, 상기 IRAP AU에 포함되는 각각의 픽처가 상기 IDR 픽처가 아니라고 판정하는 것, 상기 IRAP AU에 포함되는 각각의 픽처가 상기 디코딩 순서에서 상기 EOS NAL 유닛에 후속하는 계층의 제1 픽처가 아니라고 판정하는 것, 및 상기 제2 플래그가 상기 외부 값으로 외부적으로 설정되지 않는다고 판정하는 것에 기초하여, 상기 IRAP AU에 대한 제1 플래그를 0으로 설정하고 상기 IRAP AU에 대한 제2 플래그를 0으로 설정하게 하도록 구성되는 제3 설정 코드;
    상기 적어도 하나의 프로세서로 하여금 상기 IRAP AU에 대한 제1 플래그 및 상기 IRAP AU에 대한 제2 플래그에 기초하여 상기 비디오 비트스트림을 인코딩하게 하도록 구성되는 인코딩; 및
    상기 적어도 하나의 프로세서로 하여금 상기 인코딩된 비디오 비트스트림을 송신하게 하도록 구성되는 송신을 포함하는 디바이스.
  10. 제9항에 있어서,
    1로 설정된 상기 IRAP AU에 대한 제1 플래그는 상기 IRAP AU에 포함된 CRA(clean random access) 픽처와 연관된 모든 RASL(random access skipped leading) 픽처들이 디코딩되지 않고 폐기되어야 한다는 것을 표시하고,
    1로 설정된 상기 IRAP AU에 대한 제2 플래그는 상기 IRAP AU에 포함된 상기 CRA 픽처와 연관된 모든 선두 픽처가 디코딩되지 않고 폐기되어야 한다는 것을 표시하는 디바이스.
  11. 제9항에 있어서,
    상기 IRAP AU에 대한 제1 플래그는 NoIncorrectPicOutputFlag 플래그를 포함하고,
    상기 IRAP AU에 대한 제2 플래그는 HandleCraAsCvsStartFlag 플래그를 포함하는 디바이스.
  12. 제9항에 있어서,
    상기 프로그램 코드는:
    상기 적어도 하나의 프로세서로 하여금 상기 비디오 비트스트림으로부터 비-IRAP AU를 획득하게 하도록 구성되는 제2 획득 코드;
    상기 적어도 하나의 프로세서로 하여금 상기 비-IRAP AU로부터 IRAP 픽처 유닛(PU)을 획득하게 하도록 구성되는 제3 획득 코드;
    상기 적어도 하나의 프로세서로 하여금 상기 IRAP PU에 대응하는 픽처가 상기 IDR 픽처인지, 및 상기 픽처가 상기 디코딩 순서에서 상기 EOS NAL 유닛에 후속하는 계층의 제1 픽처인지를 판정하게 하도록 구성되는 제3 판정 코드;
    상기 적어도 하나의 프로세서로 하여금, 상기 픽처가 상기 IDR 픽처라고 판정하는 것 또는 상기 픽처가 상기 디코딩 순서에서 상기 EOS NAL 유닛에 후속하는 계층의 제1 픽처라고 판정하는 것에 기초하여, 상기 IRAP PU에 대한 제1 플래그를 1로 설정하게 하도록 구성되는 제4 설정 코드;
    상기 적어도 하나의 프로세서로 하여금, 상기 픽처가 상기 IDR 픽처가 아니라고 판정하는 것, 및 상기 픽처가 상기 디코딩 순서에서 상기 EOS NAL 유닛에 후속하는 계층의 제1 픽처가 아니라고 판정하는 것에 기초하여, 상기 IRAP PU에 대한 제2 플래그가 상기 외부 값으로 외부적으로 설정되는지를 판정하게 하도록 구성되는 제4 판정 코드;
    상기 적어도 하나의 프로세서로 하여금, 상기 픽처가 상기 IDR 픽처가 아니라고 판정하는 것, 상기 픽처가 상기 디코딩 순서에서 상기 EOS NAL 유닛에 후속하는 계층의 제1 픽처가 아니라고 판정하는 것, 및 상기 IRAP PU에 대한 제2 플래그가 상기 외부 값으로 외부적으로 설정된다고 판정하는 것에 기초하여, 상기 IRAP PU에 대한 제1 플래그를 상기 외부 값으로 설정하게 하도록 구성되는 제5 설정 코드; 및
    상기 적어도 하나의 프로세서로 하여금, 상기 픽처가 상기 IDR 픽처가 아니라고 판정하는 것, 상기 픽처가 상기 디코딩 순서에서 상기 EOS NAL 유닛에 후속하는 계층의 제1 픽처가 아니라고 판정하는 것, 및 상기 IRAP PU에 대한 제2 플래그가 상기 외부 값으로 외부적으로 설정되지 않는다고 판정하는 것에 기초하여, 상기 IRAP PU에 대한 제1 플래그를 0으로 설정하고 상기 IRAP PU에 대한 제2 플래그를 0으로 설정하게 하도록 구성되는 제6 설정 코드를 추가로 포함하고,
    상기 비디오 비트스트림은 상기 IRAP PU에 대한 제1 플래그 및 상기 IRAP PU에 대한 제2 플래그에 기초하여 추가로 인코딩되는 디바이스.
  13. 제9항에 있어서,
    상기 프로그램 코드는:
    상기 적어도 하나의 프로세서로 하여금 상기 비디오 비트스트림으로부터 GDR(gradual decoding refresh) AU를 획득하게 하도록 구성되는 제4 획득 코드;
    상기 적어도 하나의 프로세서로 하여금 상기 GDR AU가 상기 디코딩 순서에서 상기 제1 AU인지, 및 상기 GDR AU에 포함되는 각각의 픽처가 상기 디코딩 순서에서 상기 EOS NAL 유닛에 후속하는 계층의 제1 픽처인지를 판정하게 하도록 구성되는 제5 판정 코드;
    상기 적어도 하나의 프로세서로 하여금, 상기 GDR AU가 상기 비디오 비트스트림의 디코딩 순서에서 상기 제1 AU라고 판정하는 것 또는 상기 GDR AU에 포함되는 각각의 픽처가 상기 디코딩 순서에서 상기 EOS NAL 유닛에 후속하는 계층의 제1 픽처라고 판정하는 것에 기초하여, 상기 GDR AU에 대한 제1 플래그를 1로 설정하게 하도록 구성되는 제7 설정 코드;
    상기 적어도 하나의 프로세서로 하여금, 상기 GDR AU가 상기 디코딩 순서에서 상기 제1 AU가 아니라고 판정하는 것, 및 상기 GDR AU에 포함되는 각각의 픽처가 상기 디코딩 순서에서 상기 EOS NAL 유닛에 후속하는 계층의 제1 픽처가 아니라고 판정하는 것에 기초하여, 상기 GDR AU에 대한 제2 플래그가 상기 외부 값으로 외부적으로 설정되는지를 판정하게 하도록 구성되는 제6 판정 코드;
    상기 적어도 하나의 프로세서로 하여금, 상기 GDR AU가 상기 디코딩 순서에서 상기 제1 AU가 아니라고 판정하는 것, 상기 GDR AU에 포함되는 각각의 픽처가 상기 디코딩 순서에서 상기 EOS NAL 유닛에 후속하는 계층의 제1 픽처가 아니라고 판정하는 것, 및 상기 GDR AU에 대한 제2 플래그가 상기 외부 값으로 외부적으로 설정된다고 판정하는 것에 기초하여, 상기 GDR AU에 대한 제1 플래그를 상기 외부 값과 동일하게 설정하게 하도록 구성되는 제8 설정 코드; 및
    상기 적어도 하나의 프로세서로 하여금, 상기 GDR AU가 상기 디코딩 순서에서 상기 제1 AU가 아니라고 판정하는 것, 상기 GDR AU에 포함되는 각각의 픽처가 상기 디코딩 순서에서 상기 EOS NAL 유닛에 후속하는 계층의 제1 픽처가 아니라고 판정하는 것, 및 상기 제2 플래그가 상기 외부 값으로 외부적으로 설정되지 않는다고 판정하는 것에 기초하여, 상기 GDR AU에 대한 제1 플래그를 0으로 설정하고, 상기 GDR AU에 대한 제2 플래그를 0으로 설정하게 하도록 구성되는 코드를 추가로 포함하고,
    상기 비디오 비트스트림은 상기 GDR AU에 대한 제1 플래그 및 상기 GDR AU에 대한 제2 플래그에 기초하여 추가로 인코딩되는 디바이스.
  14. 제13항에 있어서,
    1로 설정된 상기 GDR AU에 대한 제1 플래그는 상기 GDR AU에 포함된 GDR 픽처와 연관된 모든 RASL(random access skipped leading) 픽처가 디코딩되지 않고 폐기되어야 한다는 것을 표시하고,
    1로 설정된 상기 GDR AU에 대한 제2 플래그는 상기 GDR AU에 포함된 상기 GDR 픽처와 연관된 모든 선두 픽처가 디코딩되지 않고 폐기되어야 한다는 것을 표시하는 디바이스.
  15. 제13항에 있어서,
    상기 GDR AU에 대한 제1 플래그는 NoIncorrectPicOutputFlag 플래그를 포함하고,
    상기 GDR AU에 대한 제2 플래그는 HandleGdrAsCvsStartFlag 플래그를 포함하는 디바이스.
  16. 제13항에 있어서,
    상기 프로그램 코드는:
    상기 적어도 하나의 프로세서로 하여금 상기 비디오 비트스트림으로부터 비-IRAP AU를 획득하게 하도록 구성되는 제5 획득 코드;
    상기 적어도 하나의 프로세서로 하여금 상기 비-IRAP AU로부터 GDR 픽처 유닛(PU)을 획득하게 하도록 구성되는 제6 획득 코드;
    상기 적어도 하나의 프로세서로 하여금 상기 GDR PU에 대응하는 픽처가 상기 디코딩 순서에서 상기 EOS NAL 유닛에 후속하는 계층의 제1 픽처인지를 판정하게 하도록 구성되는 제7 판정 코드;
    상기 적어도 하나의 프로세서로 하여금, 상기 픽처가 상기 디코딩 순서에서 상기 EOS NAL 유닛에 후속하는 계층의 제1 픽처라고 판정하는 것에 기초하여, 상기 GDR PU에 대한 제1 플래그를 1로 설정하게 하도록 구성되는 제9 설정 코드;
    상기 적어도 하나의 프로세서로 하여금, 상기 픽처가 상기 디코딩 순서에서 상기 EOS NAL 유닛에 후속하는 계층의 제1 픽처가 아니라고 판정하는 것에 기초하여, 상기 GDR PU에 대한 제2 플래그가 외부 값으로 외부적으로 설정되는지를 판정하게 하도록 구성되는 제8 판정 코드;
    상기 적어도 하나의 프로세서로 하여금, 상기 픽처가 상기 디코딩 순서에서 상기 EOS NAL 유닛에 후속하는 계층의 제1 픽처가 아니라고 판정하는 것, 및 상기 GDR PU에 대한 제2 플래그가 외부 값으로 외부적으로 설정된다고 판정하는 것에 기초하여, 상기 IRAP PU에 대한 제1 플래그를 상기 외부 값으로 설정하게 하도록 구성되는 제10 설정 코드; 및
    상기 적어도 하나의 프로세서로 하여금, 상기 픽처가 상기 디코딩 순서에서 상기 EOS NAL 유닛에 후속하는 계층의 제1 픽처가 아니라고 판정하는 것, 및 상기 GDR PU에 대한 제2 플래그가 외부 값으로 외부적으로 설정되지 않는다고 판정하는 것에 기초하여, 상기 GDR PU에 대한 제1 플래그를 0으로 설정하고 상기 GDR PU에 대한 제2 플래그를 0으로 설정하게 하도록 구성되는 제11 설정 코드를 추가로 포함하고,
    상기 비디오 비트스트림은 상기 GDR PU에 대한 제1 플래그 및 상기 GDR PU에 대한 제2 플래그에 기초하여 추가로 인코딩되는 디바이스.
  17. 명령어들이 저장된 비일시적 컴퓨터 판독가능 매체로서,
    상기 명령어들은: 인코딩된 비디오 비트스트림을 생성하는 디바이스의 하나 이상의 프로세서에 의해 실행될 때, 상기 하나 이상의 프로세서로 하여금:
    비디오 비트스트림으로부터 인트라 랜덤 액세스 포인트(IRAP) 액세스 유닛(AU)을 획득하고;
    상기 IRAP AU가 디코딩 순서에서 제1 AU인지, 상기 IRAP AU에 포함되는 각각의 픽처가 IDR(instantaneous decoder refresh) 픽처인지, 및 상기 IRAP AU에 포함되는 각각의 픽처가 상기 디코딩 순서에서 시퀀스 종료(EOS) 네트워크 추상화 계층(NAL) 유닛에 후속하는 계층의 제1 픽처인지를 판정하고;
    상기 IRAP AU가 상기 비디오 비트스트림의 디코딩 순서에서 상기 제1 AU라고 판정하는 것, 상기 IRAP AU에 포함되는 각각의 픽처가 상기 IDR 픽처라고 판정하는 것, 또는 상기 IRAP AU에 포함되는 각각의 픽처가 상기 디코딩 순서에서 상기 EOS NAL 유닛에 후속하는 계층의 제1 픽처라고 판정하는 것에 기초하여, 상기 IRAP AU에 대한 제1 플래그를 1로 설정하고;
    상기 IRAP AU가 상기 디코딩 순서에서 상기 제1 AU가 아니라고 판정하는 것, 상기 IRAP AU에 포함되는 각각의 픽처가 IDR 픽처가 아니라고 판정하는 것, 및 상기 IRAP AU에 포함되는 각각의 픽처가 상기 디코딩 순서에서 상기 EOS NAL 유닛에 후속하는 계층의 제1 픽처가 아니라고 판정하는 것에 기초하여, 상기 IRAP AU에 대한 제2 플래그가 외부 값으로 외부적으로 설정되는지를 판정하고;
    상기 IRAP AU가 상기 디코딩 순서에서 상기 제1 AU가 아니라고 판정하는 것, 상기 IRAP AU에 포함되는 각각의 픽처가 상기 IDR 픽처가 아니라고 판정하는 것, 상기 IRAP AU에 포함되는 각각의 픽처가 상기 디코딩 순서에서 상기 EOS NAL 유닛에 후속하는 계층의 제1 픽처가 아니라고 판정하는 것, 및 상기 IRAP AU에 대한 제2 플래그가 상기 외부 값으로 외부적으로 설정된다고 판정하는 것에 기초하여, 상기 IRAP AU에 대한 제1 플래그를 상기 외부 값과 동일하게 설정하고;
    상기 IRAP AU가 상기 디코딩 순서에서 상기 제1 AU가 아니라고 판정하는 것, 상기 IRAP AU에 포함되는 각각의 픽처가 상기 IDR 픽처가 아니라고 판정하는 것, 상기 IRAP AU에 포함되는 각각의 픽처가 상기 디코딩 순서에서 상기 EOS NAL 유닛에 후속하는 계층의 제1 픽처가 아니라고 판정하는 것, 및 상기 제2 플래그가 상기 외부 값으로 외부적으로 설정되지 않는다고 판정하는 것에 기초하여, 상기 IRAP AU에 대한 제1 플래그를 0으로 설정하고, 상기 IRAP AU에 대한 제2 플래그를 0으로 설정하고;
    상기 IRAP AU에 대한 제1 플래그 및 상기 IRAP AU에 대한 제2 플래그에 기초하여 상기 비디오 비트스트림을 인코딩하고;
    상기 인코딩된 비디오 비트스트림을 송신하게 하는 하나 이상의 명령어를 포함하는 비일시적 컴퓨터 판독가능 매체.
  18. 제17항에 있어서,
    상기 하나 이상의 명령어는 추가로 상기 하나 이상의 프로세서로 하여금:
    상기 비디오 비트스트림으로부터 비-IRAP AU를 획득하고;
    상기 비-IRAP AU로부터 IRAP 픽처 유닛(PU)을 획득하고;
    상기 IRAP PU에 대응하는 픽처가 상기 IDR 픽처인지, 및 상기 픽처가 상기 디코딩 순서에서 상기 EOS NAL 유닛에 후속하는 계층의 제1 픽처인지를 판정하고;
    상기 픽처가 상기 IDR 픽처라고 판정하는 것 또는 상기 픽처가 상기 디코딩 순서에서 상기 EOS NAL 유닛에 후속하는 계층의 제1 픽처라고 판정하는 것에 기초하여, 상기 IRAP PU에 대한 제1 플래그를 1로 설정하고;
    상기 픽처가 상기 IDR 픽처가 아니라고 판정하는 것, 및 상기 픽처가 상기 디코딩 순서에서 상기 EOS NAL 유닛에 후속하는 계층의 제1 픽처가 아니라고 판정하는 것에 기초하여, 상기 IRAP PU에 대한 제2 플래그가 상기 외부 값으로 외부적으로 설정되는지를 판정하고;
    상기 픽처가 상기 IDR 픽처가 아니라고 판정하는 것, 상기 픽처가 상기 디코딩 순서에서 상기 EOS NAL 유닛에 후속하는 계층의 제1 픽처가 아니라고 판정하는 것, 및 상기 IRAP PU에 대한 제2 플래그가 상기 외부 값으로 외부적으로 설정된다고 판정하는 것에 기초하여, 상기 IRAP PU에 대한 제1 플래그를 상기 외부 값으로 설정하고;
    상기 픽처가 상기 IDR 픽처가 아니라고 판정하는 것, 상기 픽처가 상기 디코딩 순서에서 상기 EOS NAL 유닛에 후속하는 계층의 제1 픽처가 아니라고 판정하는 것, 및 상기 IRAP PU에 대한 제2 플래그가 상기 외부 값으로 외부적으로 설정되지 않는다고 판정하는 것에 기초하여, 상기 IRAP PU에 대한 제1 플래그를 0으로 설정하고 상기 IRAP PU에 대한 제2 플래그를 0으로 설정하게 하며,
    상기 비디오 비트스트림은 상기 IRAP PU에 대한 제1 플래그 및 상기 IRAP PU에 대한 제2 플래그에 기초하여 추가로 인코딩되는 비일시적 컴퓨터 판독가능 매체.
  19. 제17항에 있어서,
    상기 하나 이상의 명령어는 추가로 상기 하나 이상의 프로세서로 하여금:
    상기 비디오 비트스트림으로부터 GDR(gradual decoding refresh) AU를 획득하고;
    상기 GDR AU가 상기 디코딩 순서에서 상기 제1 AU인지, 및 상기 GDR AU에 포함되는 각각의 픽처가 상기 디코딩 순서에서 상기 EOS NAL 유닛에 후속하는 계층의 제1 픽처인지를 판정하고;
    상기 GDR AU가 상기 비디오 비트스트림의 디코딩 순서에서 제1 AU라고 판정하는 것 또는 상기 GDR AU에 포함되는 각각의 픽처가 상기 디코딩 순서에서 상기 EOS NAL 유닛에 후속하는 계층의 제1 픽처라고 판정하는 것에 기초하여, 상기 GDR AU에 대한 제1 플래그를 1로 설정하고;
    상기 GDR AU가 상기 디코딩 순서에서 상기 제1 AU가 아니라고 판정하는 것, 및 상기 GDR AU에 포함되는 각각의 픽처가 상기 디코딩 순서에서 상기 EOS NAL 유닛에 후속하는 계층의 제1 픽처가 아니라고 판정하는 것에 기초하여, 상기 GDR AU에 대한 제2 플래그가 상기 외부 값으로 외부적으로 설정되는지를 판정하고;
    상기 GDR AU가 상기 디코딩 순서에서 상기 제1 AU가 아니라고 판정하는 것, 상기 GDR AU에 포함되는 각각의 픽처가 상기 디코딩 순서에서 상기 EOS NAL 유닛에 후속하는 계층의 제1 픽처가 아니라고 판정하는 것, 및 상기 GDR AU에 대한 제2 플래그가 상기 외부 값으로 외부적으로 설정된다고 판정하는 것에 기초하여, 상기 GDR AU에 대한 제1 플래그를 상기 외부 값과 동일하게 설정하고;
    상기 GDR AU가 상기 디코딩 순서에서 상기 제1 AU가 아니라고 판정하는 것, 상기 GDR AU에 포함되는 각각의 픽처가 상기 디코딩 순서에서 상기 EOS NAL 유닛에 후속하는 계층의 제1 픽처가 아니라고 판정하는 것, 및 상기 제2 플래그가 상기 외부 값으로 외부적으로 설정되지 않는다고 판정하는 것에 기초하여, 상기 GDR AU에 대한 제1 플래그를 0으로 설정하고, 상기 GDR AU에 대한 제2 플래그를 0으로 설정하게 하고,
    상기 비디오 비트스트림은 상기 GDR AU에 대한 제1 플래그 및 상기 GDR AU에 대한 제2 플래그에 기초하여 추가로 인코딩되는 비일시적 컴퓨터 판독가능 매체.
  20. 제19항에 있어서,
    상기 하나 이상의 명령어는 추가로 상기 하나 이상의 프로세서로 하여금:
    상기 비디오 비트스트림으로부터 비-IRAP AU를 획득하고;
    상기 비-IRAP AU로부터 GDR 픽처 유닛(PU)을 획득하고;
    상기 GDR PU에 대응하는 픽처가 상기 디코딩 순서에서 상기 EOS NAL 유닛에 후속하는 계층의 제1 픽처인지를 판정하고;
    상기 픽처가 상기 디코딩 순서에서 상기 EOS NAL 유닛에 후속하는 계층의 제1 픽처라고 판정하는 것에 기초하여, 상기 GDR PU에 대한 제1 플래그를 1로 설정하고;
    상기 픽처가 상기 디코딩 순서에서 상기 EOS NAL 유닛에 후속하는 계층의 제1 픽처가 아니라고 판정하는 것에 기초하여, 상기 GDR PU에 대한 제2 플래그가 외부 값으로 외부적으로 설정되는지를 판정하고;
    상기 픽처가 상기 디코딩 순서에서 상기 EOS NAL 유닛에 후속하는 계층의 제1 픽처가 아니라고 판정하는 것, 및 상기 GDR PU에 대한 제2 플래그가 상기 외부 값으로 외부적으로 설정된다고 판정하는 것에 기초하여, 상기 IRAP PU에 대한 제1 플래그를 상기 외부 값으로 설정하고;
    상기 픽처가 상기 디코딩 순서에서 상기 EOS NAL 유닛에 후속하는 계층의 제1 픽처가 아니라고 판정하는 것, 및 상기 GDR PU에 대한 제2 플래그가 외부 값으로 외부적으로 설정되지 않는다고 판정하는 것에 기초하여, 상기 GDR PU에 대한 제1 플래그를 0으로 설정하고 상기 GDR PU에 대한 제2 플래그를 0으로 설정하게 하고,
    상기 비디오 비트스트림은 상기 GDR PU에 대한 제1 플래그 및 상기 GDR PU에 대한 제2 플래그에 기초하여 추가로 인코딩되는 비일시적 컴퓨터 판독가능 매체.
KR1020217023757A 2019-12-30 2020-10-09 코딩된 비디오 스트림에서 계층별 랜덤 엑세스하기 위한 방법 KR102650213B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020247009085A KR20240040130A (ko) 2019-12-30 2020-10-09 코딩된 비디오 스트림에서 계층별 랜덤 엑세스하기 위한 방법

Applications Claiming Priority (5)

Application Number Priority Date Filing Date Title
US201962954880P 2019-12-30 2019-12-30
US62/954,880 2019-12-30
US17/063,082 US11228777B2 (en) 2019-12-30 2020-10-05 Method for layerwise random access in a coded video stream
US17/063,082 2020-10-05
PCT/US2020/054972 WO2021137915A1 (en) 2019-12-30 2020-10-09 Method for layerwise random access in a coded video stream

Related Child Applications (1)

Application Number Title Priority Date Filing Date
KR1020247009085A Division KR20240040130A (ko) 2019-12-30 2020-10-09 코딩된 비디오 스트림에서 계층별 랜덤 엑세스하기 위한 방법

Publications (2)

Publication Number Publication Date
KR20210104892A true KR20210104892A (ko) 2021-08-25
KR102650213B1 KR102650213B1 (ko) 2024-03-22

Family

ID=76546784

Family Applications (2)

Application Number Title Priority Date Filing Date
KR1020247009085A KR20240040130A (ko) 2019-12-30 2020-10-09 코딩된 비디오 스트림에서 계층별 랜덤 엑세스하기 위한 방법
KR1020217023757A KR102650213B1 (ko) 2019-12-30 2020-10-09 코딩된 비디오 스트림에서 계층별 랜덤 엑세스하기 위한 방법

Family Applications Before (1)

Application Number Title Priority Date Filing Date
KR1020247009085A KR20240040130A (ko) 2019-12-30 2020-10-09 코딩된 비디오 스트림에서 계층별 랜덤 엑세스하기 위한 방법

Country Status (9)

Country Link
US (3) US11228777B2 (ko)
EP (1) EP4085619A4 (ko)
JP (2) JP7319384B2 (ko)
KR (2) KR20240040130A (ko)
CN (1) CN113826387B (ko)
AU (2) AU2020417163B2 (ko)
CA (1) CA3137489A1 (ko)
SG (1) SG11202111505SA (ko)
WO (1) WO2021137915A1 (ko)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN115299052A (zh) 2020-03-19 2022-11-04 字节跳动有限公司 对参考图片列表条目的约束
KR20230015382A (ko) 2020-05-22 2023-01-31 바이트댄스 아이엔씨 비디오 비트스트림 처리에서 픽처 유형들에 대한 제약들
JP7417104B2 (ja) 2020-06-16 2024-01-18 キョーラク株式会社 スタンド、及びこれを備えた飛沫防止スクリーン

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9491457B2 (en) * 2012-09-28 2016-11-08 Qualcomm Incorporated Signaling of regions of interest and gradual decoding refresh in video coding
US9596486B2 (en) * 2013-04-05 2017-03-14 Qualcomm Incorporated IRAP access units and bitstream switching and splicing
US9674533B2 (en) * 2013-04-05 2017-06-06 Qualcomm Incorporated Picture alignments in multi-layer video coding
US9525883B2 (en) * 2013-07-15 2016-12-20 Qualcomm Incorporated Cross-layer alignment of intra random access point pictures
CN105765978B (zh) * 2013-10-11 2019-01-29 韩国电子通信研究院 用于编码/解码图像的方法和使用其的装置
KR20150042683A (ko) * 2013-10-11 2015-04-21 한국전자통신연구원 점진적 계층전환을 이용한 영상 부호화/복호화 방법 및 그 장치
MX352916B (es) * 2013-10-14 2017-12-14 Ericsson Telefon Ab L M Alineación de conteo de orden de imágenes en video escalable.
US9794595B2 (en) * 2014-03-18 2017-10-17 Qualcomm Incorporated Derivation of end of sequence NAL unit information for multi-layer bitstreams
US20170105004A1 (en) * 2015-10-07 2017-04-13 Qualcomm Incorporated Methods and systems of coding a predictive random access picture using a background picture

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Benjamin Bross, et al., Versatile Video Coding (Draft 7), JVET-P2001-v14, 2019.11.14.* *

Also Published As

Publication number Publication date
US20210203970A1 (en) 2021-07-01
JP7319384B2 (ja) 2023-08-01
US11228777B2 (en) 2022-01-18
KR102650213B1 (ko) 2024-03-22
US20230328265A1 (en) 2023-10-12
SG11202111505SA (en) 2021-11-29
CN113826387B (zh) 2024-04-19
AU2020417163A1 (en) 2021-10-28
US11765373B2 (en) 2023-09-19
JP2023134778A (ja) 2023-09-27
JP2022526173A (ja) 2022-05-23
AU2023258361A1 (en) 2023-11-23
US20220103850A1 (en) 2022-03-31
CN113826387A (zh) 2021-12-21
AU2020417163B2 (en) 2023-08-17
EP4085619A1 (en) 2022-11-09
WO2021137915A1 (en) 2021-07-08
EP4085619A4 (en) 2023-12-27
KR20240040130A (ko) 2024-03-27
CA3137489A1 (en) 2021-07-08

Similar Documents

Publication Publication Date Title
KR20210091807A (ko) 비디오 코딩을 위한 방법 및 장치
US11765373B2 (en) Method for layerwise random access in a coded video stream
KR102458813B1 (ko) 예측 모드 및 코딩된 블록 플래그(cbf)를 위한 개선된 컨텍스트 설계를 위한 방법 및 장치
US12003747B2 (en) Method for output layer set signaling in scalable video stream
AU2021251058B2 (en) Method for signaling picture header in coded video stream
KR20210036408A (ko) 비디오 코딩을 위한 방법 및 장치
KR20210089756A (ko) 개선된 최고 확률 모드 리스트 생성 스킴
US11949726B2 (en) Unification of rice parameter lookup table
US11368511B2 (en) Unification of rice parameter lookup table
KR20210126740A (ko) 비디오 비트스트림에서의 픽처 크기 및 파티셔닝 정보의 효율적인 시그널링을 위한 방법 및 장치
KR20210126751A (ko) 인-매니페스트 업데이트 이벤트
KR20220061242A (ko) 추론된 비디오 파라미터 세트들에 기초하여 디코딩하기 위한 시스템들 및 방법들
KR20210134405A (ko) 코딩된 픽처에서의 혼합된 nal 유닛 지원을 위한 방법
KR20220100704A (ko) 신경망 기반 비디오 코딩을 위한 프루닝 방법 및 장치

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
A107 Divisional application of patent
GRNT Written decision to grant