KR20210126740A - 비디오 비트스트림에서의 픽처 크기 및 파티셔닝 정보의 효율적인 시그널링을 위한 방법 및 장치 - Google Patents
비디오 비트스트림에서의 픽처 크기 및 파티셔닝 정보의 효율적인 시그널링을 위한 방법 및 장치 Download PDFInfo
- Publication number
- KR20210126740A KR20210126740A KR1020217030041A KR20217030041A KR20210126740A KR 20210126740 A KR20210126740 A KR 20210126740A KR 1020217030041 A KR1020217030041 A KR 1020217030041A KR 20217030041 A KR20217030041 A KR 20217030041A KR 20210126740 A KR20210126740 A KR 20210126740A
- Authority
- KR
- South Korea
- Prior art keywords
- picture
- partitioning information
- sps
- picture size
- partitioning
- Prior art date
Links
Images
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N19/00—Methods or arrangements for coding, decoding, compressing or decompressing digital video signals
- H04N19/10—Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using adaptive coding
- H04N19/102—Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using adaptive coding characterised by the element, parameter or selection affected or controlled by the adaptive coding
- H04N19/119—Adaptive subdivision aspects, e.g. subdivision of a picture into rectangular or non-rectangular coding blocks
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N19/00—Methods or arrangements for coding, decoding, compressing or decompressing digital video signals
- H04N19/10—Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using adaptive coding
- H04N19/102—Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using adaptive coding characterised by the element, parameter or selection affected or controlled by the adaptive coding
- H04N19/12—Selection from among a plurality of transforms or standards, e.g. selection between discrete cosine transform [DCT] and sub-band transform or selection between H.263 and H.264
- H04N19/122—Selection of transform size, e.g. 8x8 or 2x4x8 DCT; Selection of sub-band transforms of varying structure or type
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N19/00—Methods or arrangements for coding, decoding, compressing or decompressing digital video signals
- H04N19/10—Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using adaptive coding
- H04N19/134—Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using adaptive coding characterised by the element, parameter or criterion affecting or controlling the adaptive coding
- H04N19/136—Incoming video signal characteristics or properties
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N19/00—Methods or arrangements for coding, decoding, compressing or decompressing digital video signals
- H04N19/10—Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using adaptive coding
- H04N19/169—Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using adaptive coding characterised by the coding unit, i.e. the structural portion or semantic portion of the video signal being the object or the subject of the adaptive coding
- H04N19/17—Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using adaptive coding characterised by the coding unit, i.e. the structural portion or semantic portion of the video signal being the object or the subject of the adaptive coding the unit being an image region, e.g. an object
- H04N19/172—Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using adaptive coding characterised by the coding unit, i.e. the structural portion or semantic portion of the video signal being the object or the subject of the adaptive coding the unit being an image region, e.g. an object the region being a picture, frame or field
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N19/00—Methods or arrangements for coding, decoding, compressing or decompressing digital video signals
- H04N19/46—Embedding additional information in the video signal during the compression process
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N19/00—Methods or arrangements for coding, decoding, compressing or decompressing digital video signals
- H04N19/70—Methods or arrangements for coding, decoding, compressing or decompressing digital video signals characterised by syntax aspects related to video coding, e.g. related to compression standards
Landscapes
- Engineering & Computer Science (AREA)
- Multimedia (AREA)
- Signal Processing (AREA)
- Physics & Mathematics (AREA)
- Discrete Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Compression Or Coding Systems Of Tv Signals (AREA)
Abstract
비디오 비트스트림에서 픽처 크기 및 파티셔닝 정보를 효율적으로 시그널링하는 방법은 적어도 하나의 프로세서에 의해 수행되고, 코딩된 픽처가 참조하는 시퀀스 파라미터 세트(sequence parameter set, SPS)로부터, 코딩된 픽처의 픽처 크기 및 파티셔닝 정보가 SPS에 포함되는지를 표시하는 플래그를 획득하는 단계, 및 획득된 플래그가 픽처 크기 및 파티셔닝 정보가 SPS에 포함되는 것을 표시하는지를 결정하는 단계를 포함한다. 방법은, 플래그가 픽처 크기 및 파티셔닝 정보가 SPS에 포함되는 것을 표시하는 것으로 결정된 것에 기초하여, SPS로부터 픽처 크기 및 파티셔닝 정보를 획득하는 단계, 및 플래그가 픽처 크기 및 파티셔닝 정보가 SPS에 포함되지 않는 것을 표시하는 것으로 결정된 것에 기초하여, 비디오 파라미터 세트(video parameter set, VPS)로부터, VPS에 포함되는 픽처 크기 및 파티셔닝 정보를 획득하는 단계를 추가로 포함한다.
Description
[관련 출원의 상호 참조]
본 출원은 2019년 9월 27일자로 출원된 미국 가특허 출원 제62/907,344호, 및 2020년 9월 21일자로 출원된 미국 특허 출원 제17/026,967호로부터 우선권을 주장하며, 이것들의 전체 내용은 본 명세서에 포함된다.
실시예들과 일치하는 방법들 및 장치들은 비디오 코딩에 관한 것으로, 특히, 비디오 비트스트림에서 픽처 크기 및 파티셔닝 정보의 효율적인 시그널링을 위한 방법 및 장치에 관한 것이다.
블록-기반 하이브리드 비디오 코딩에서, 각각의 픽처는 샘플들의 블록들로 파티셔닝되고, 픽처 내의 다중 블록은 슬라이스들을 독립적으로 디코딩가능한 엔티티들로서 형성하도록 모아진다. 블록-기반 비디오 코딩의 경우, 픽처는, 코딩 트리 유닛(CTU)들, 코딩 유닛(CU)들, 및/또는 코딩 블록(CB)들이라고도 지칭될 수 있는, 몇 개의 블록으로 파티셔닝될 수 있다.
도 1은 고효율 비디오 코딩(High Efficiency Video Coding, HEVC)의 파티셔닝 구조의 예를 도시한다. HEVC는 크고 작은 코딩, 예측, 및 변환 블록들의 유연한 이용을 가능하게 하는 쿼드-트리 코딩 블록 파티셔닝 구조를 채택한다.
VVC(Versatile Video Coding)에서, 픽처 크기, 서브-픽처 파티셔닝 정보, 타일 파티셔닝 정보, 직사각형 슬라이스 파티셔닝 정보 및 적합성 윈도우 오프셋(conformance window offset)들을 특정하는 신택스 요소들의 세트가 파라미터 세트들에서 반복적으로 시그널링된다.
실시예들에 따르면, 비디오 비트스트림에서 픽처 크기 및 파티셔닝 정보를 효율적으로 시그널링하는 방법은 적어도 하나의 프로세서에 의해 수행되고, 코딩된 픽처가 참조하는 시퀀스 파라미터 세트(sequence parameter set, SPS)로부터, 코딩된 픽처의 픽처 크기 및 파티셔닝 정보가 SPS에 포함되는지를 표시하는 플래그를 획득하는 단계, 및 획득된 플래그가 픽처 크기 및 파티셔닝 정보가 SPS에 포함되는 것을 표시하는지를 결정하는 단계를 포함한다. 방법은, 플래그가 픽처 크기 및 파티셔닝 정보가 SPS에 포함되는 것을 표시하는 것으로 결정된 것에 기초하여, SPS로부터 픽처 크기 및 파티셔닝 정보를 획득하는 단계, 및 플래그가 픽처 크기 및 파티셔닝 정보가 SPS에 포함되지 않는 것을 표시하는 것으로 결정된 것에 기초하여, 비디오 파라미터 세트(video parameter set, VPS)로부터, VPS에 포함되는 픽처 크기 및 파티셔닝 정보를 획득하는 단계를 추가로 포함한다.
비디오 비트스트림에서 픽처 크기 및 파티셔닝 정보를 효율적으로 시그널링하기 위한 장치는 컴퓨터 프로그램 코드를 저장하도록 구성된 적어도 하나의 메모리, 및 적어도 하나의 메모리에 액세스하고 컴퓨터 프로그램 코드에 따라 동작하도록 구성된 적어도 하나의 프로세서를 포함한다. 컴퓨터 프로그램 코드는 적어도 하나의 프로세서로 하여금, 코딩된 픽처가 참조하는 시퀀스 파라미터 세트(SPS)로부터, 코딩된 픽처의 픽처 크기 및 파티셔닝 정보가 SPS에 포함되는지를 표시하는 플래그를 획득하게 야기하도록 구성된 제1 획득 코드, 및 적어도 하나의 프로세서로 하여금, 획득된 플래그가 픽처 크기 및 파티셔닝 정보가 SPS에 포함되는 것을 표시하는지를 결정하게 야기하도록 구성된 제1 결정 코드를 포함한다. 컴퓨터 프로그램 코드는 적어도 하나의 프로세서로 하여금, 플래그가 픽처 크기 및 파티셔닝 정보가 SPS에 포함되는 것을 표시하는 것으로 결정된 것에 기초하여, SPS로부터 픽처 크기 및 파티셔닝 정보를 획득하게 야기하도록 구성된 제2 획득 코드, 및 적어도 하나의 프로세서로 하여금, 플래그가 픽처 크기 및 파티셔닝 정보가 SPS에 포함되지 않는 것을 표시하는 것으로 결정된 것에 기초하여, 비디오 파라미터 세트(VPS)로부터, VPS에 포함되는 픽처 크기 및 파티셔닝 정보를 획득하게 야기하도록 구성된 제3 획득 코드를 추가로 포함한다.
적어도 하나의 프로세서로 하여금, 코딩된 픽처가 참조하는 시퀀스 파라미터 세트(SPS)로부터, 코딩된 픽처의 픽처 크기 및 파티셔닝 정보가 SPS에 포함되어 있는지를 표시하는 플래그를 획득하고, 획득된 플래그가 픽처 크기 및 파티셔닝 정보가 SPS에 포함되어 있는 것을 표시하는지를 결정하게 야기하는 명령어들을 저장하는 비일시적 컴퓨터 판독가능 저장 매체. 명령어들은, 적어도 하나의 프로세서로 하여금, 플래그가 픽처 크기 및 파티셔닝 정보가 SPS에 포함되는 것을 표시하는 것으로 결정된 것에 기초하여, SPS로부터 픽처 크기 및 파티셔닝 정보를 획득하고, 플래그가 픽처 크기 및 파티셔닝 정보가 SPS에 포함되지 않는 것을 표시하는 것으로 결정된 것에 기초하여, 비디오 파라미터 세트(VPS)로부터, VPS에 포함되는 픽처 크기 및 파티셔닝 정보를 획득하게 추가로 야기한다.
도 1은 HEVC의 파티셔닝 구조의 도면이다.
도 2는 실시예들에 따른 통신 시스템의 단순화된 블록도이다.
도 3은 실시예들에 따른, 스트리밍 환경에서의 비디오 인코더 및 비디오 디코더의 배치 도면이다.
도 4는 실시예들에 따른 비디오 디코더의 기능 블록도이다.
도 5는 실시예들에 따른 비디오 인코더의 기능 블록도이다.
도 6은 실시예들에 따른, 비디오 비트스트림에서 픽처 크기 및 파티셔닝 정보를 효율적으로 시그널링하는 방법을 예시하는 흐름도이다.
도 7은 실시예들에 따른, 비디오 비트스트림에서 픽처 크기 및 파티셔닝 정보를 효율적으로 시그널링하는 방법을 예시하는 흐름도이다.
도 8은 실시예들에 따른, 비디오 비트스트림에서 픽처 크기 및 파티셔닝 정보를 효율적인 시그널링하기 위한 장치의 단순화된 블록도이다.
도 9는 실시예들을 구현하기에 적합한 컴퓨터 시스템의 도면이다.
도 2는 실시예들에 따른 통신 시스템의 단순화된 블록도이다.
도 3은 실시예들에 따른, 스트리밍 환경에서의 비디오 인코더 및 비디오 디코더의 배치 도면이다.
도 4는 실시예들에 따른 비디오 디코더의 기능 블록도이다.
도 5는 실시예들에 따른 비디오 인코더의 기능 블록도이다.
도 6은 실시예들에 따른, 비디오 비트스트림에서 픽처 크기 및 파티셔닝 정보를 효율적으로 시그널링하는 방법을 예시하는 흐름도이다.
도 7은 실시예들에 따른, 비디오 비트스트림에서 픽처 크기 및 파티셔닝 정보를 효율적으로 시그널링하는 방법을 예시하는 흐름도이다.
도 8은 실시예들에 따른, 비디오 비트스트림에서 픽처 크기 및 파티셔닝 정보를 효율적인 시그널링하기 위한 장치의 단순화된 블록도이다.
도 9는 실시예들을 구현하기에 적합한 컴퓨터 시스템의 도면이다.
도 2는 실시예들에 따른 통신 시스템(200)의 단순화된 블록도이다. 통신 시스템(200)은 네트워크(250)를 통해 상호접속되는 적어도 2개의 단말기(210-220)를 포함할 수 있다. 데이터의 단방향 송신을 위해, 제1 단말기(210)는 네트워크(250)를 통해 다른 단말기(220)로 송신하기 위해 로컬 위치에서 비디오 데이터를 코딩할 수 있다. 제2 단말기(220)는 네트워크(250)로부터 다른 단말기의 코딩된 비디오 데이터를 수신하고, 코딩된 데이터를 디코딩하고 복구된 비디오 데이터를 디스플레이할 수 있다. 단방향 데이터 송신은 미디어 서빙 응용들 등에서 흔한 것일 수 있다.
도 2는, 예를 들어, 영상 회의 동안 발생할 수 있는 코딩된 비디오의 양방향 송신을 지원하기 위해 제공되는 제2 쌍의 단말기(230, 240)를 예시한다. 데이터의 양방향 송신을 위해, 각각의 단말기(230, 240)는 네트워크(250)를 통해 다른 단말기로 송신하기 위해 로컬 위치에서 캡처된 비디오 데이터를 코딩할 수 있다. 각각의 단말기(230, 240)는 또한 다른 단말기에 의해 송신된 코딩된 비디오 데이터를 수신할 수 있고, 코딩된 데이터를 디코딩할 수 있고, 복구된 비디오 데이터를 로컬 디스플레이 디바이스에서 디스플레이할 수 있다.
도 2에서, 단말기들(210-240)은 서버들, 개인용 컴퓨터들 및 스마트 폰들로서 예시될 수 있지만, 실시예들의 원리들은 그렇게만 제한되지는 않는다. 실시예들은 랩톱 컴퓨터들, 태블릿 컴퓨터들, 미디어 플레이어들 및/또는 전용 영상 회의 장비를 이용한 응용을 찾는다. 네트워크(250)는 예를 들어 와이어라인 및/또는 무선 통신 네트워크들을 포함하여, 단말기들(210-240) 사이에 코딩된 비디오 데이터를 전달하는 임의 수의 네트워크들을 나타낸다. 통신 네트워크(250)는 회선 교환 및/또는 패킷 교환 채널들에서 데이터를 교환할 수 있다. 대표적인 네트워크들은 통신 네트워크들, 로컬 영역 네트워크들, 광역 네트워크들 및/또는 인터넷을 포함한다. 본 논의의 목적을 위해, 네트워크(250)의 아키텍처 및 토폴로지는 아래에서 본 명세서에서 설명되지 않는 한 실시예들의 동작에 중요하지 않을 수 있다.
도 3은 실시예들에 따른, 스트리밍 환경에서의 비디오 인코더 및 비디오 디코더의 배치 도면이다. 개시된 주제는, 예를 들어, 영상 회의, 디지털 TV, CD, DVD, 메모리 스틱 등을 포함하는 디지털 미디어 상의 압축된 비디오의 저장 등을 포함하여, 다른 비디오 인에이블 응용들에 동등하게 적용가능할 수 있다.
스트리밍 시스템은, 예를 들어, 압축되지 않은 비디오 샘플 스트림(302)을 생성하는, 비디오 소스(301), 예를 들어 디지털 카메라를 포함할 수 있는 캡처 서브시스템(313)을 포함할 수 있다. 인코딩된 비디오 비트스트림들과 비교할 때 많은 데이터 용량을 강조하기 위해 굵은 라인으로 묘사된, 샘플 스트림(302)은 카메라(301)에 결합된 인코더(303)에 의해 처리될 수 있다. 인코더(303)는 아래에서 더 상세히 설명되는 바와 같이 개시된 주제의 양태들을 가능하게 하거나 구현하기 위해 하드웨어, 소프트웨어, 또는 이들의 조합을 포함할 수 있다. 샘플 스트림과 비교할 때 적은 데이터 용량을 강조하기 위한 얇은 라인으로 묘사된, 인코딩된 비디오 비트스트림(304)은 미래의 사용을 위해 스트리밍 서버(305) 상에 저장될 수 있다. 하나 이상의 스트리밍 클라이언트(306, 308)는 스트리밍 서버(305)에 액세스하여 인코딩된 비디오 비트스트림(304)의 사본들(307, 309)을 검색할 수 있다. 클라이언트(306)는 인코딩된 비디오 비트스트림의 착신(incoming) 사본(307)을 디코딩하고 디스플레이(312) 또는 다른 렌더링 디바이스(묘사되지 않음)상에 렌더링될 수 있는 발신(outgoing) 비디오 샘플 스트림(311)을 생성하는 비디오 디코더(310)를 포함할 수 있다. 일부 스트리밍 시스템들에서, 비디오 비트스트림들(304, 307, 309)은 특정 비디오 코딩/압축 표준에 따라 인코딩될 수 있다. 해당 표준들의 예들은 ITU-T 권고안(Recommendation) H.265를 포함한다. VVC로서 비공식으로 알려진 비디오 코딩 표준이 개발 중이다. 개시된 주제는 VVC의 맥락에서 사용될 수 있다.
도 4는 실시예들에 따른 비디오 디코더(310)의 기능 블록도이다.
수신기(410)가 디코더(310)에 의해 디코딩될 하나 이상의 코덱 비디오 시퀀스를 수신할 수 있다; 동일한 또는 실시예들에서, 한 번에 하나의 코딩된 비디오 시퀀스, 여기서 각각의 코딩된 비디오 시퀀스의 디코딩은 다른 코딩된 비디오 시퀀스들과 독립적이다. 코딩된 비디오 시퀀스는, 인코딩된 비디오 데이터를 저장하는 저장 디바이스에 대한 하드웨어/소프트웨어 링크일 수 있는, 채널(412)로부터 수신될 수 있다. 수신기(410)는 인코딩된 비디오 데이터를 다른 데이터, 예를 들어, 코딩된 오디오 데이터 및/또는 보조 데이터 스트림들과 함께 수신할 수 있고, 이들은 그것들 각자의 사용 엔티티들(묘사되지 않음)에 포워딩될 수 있다. 수신기(410)는 코딩된 비디오 시퀀스를 다른 데이터로부터 분리할 수 있다. 네트워크 지터를 방지하기 위해, 수신기(410)와 엔트로피 디코더/파서(420)(이후 "파서") 사이 내에 버퍼 메모리(415)가 결합될 수 있다. 수신기(410)가 충분한 대역폭 및 제어가능성의 저장/포워드 디바이스로부터, 또는 등시 동기식 네트워크(isosychronous network)로부터 데이터를 수신하고 있을 때, 버퍼(415)는 필요하지 않을 수 있거나, 작을 수 있다. 인터넷과 같은 최선 노력(best effort) 패킷 네트워크들상에서의 사용을 위해, 버퍼(415)가 요구될 수 있고, 비교적 클 수 있고, 유리하게는 적응적 크기일 수 있다.
비디오 디코더(310)는 엔트로피 코딩된 비디오 시퀀스로부터 심벌들(421)을 재구성하기 위해 파서(420)를 포함할 수 있다. 해당 심벌들의 카테고리들은 디코더(310)의 동작을 관리하기 위해 사용되는 정보, 및 잠재적으로, 도 4에 도시된 바와 같이, 디코더의 일체 부분은 아니지만 디코더에 결합될 수 있는 디스플레이(312)와 같은 렌더링 디바이스를 제어하기 위한 정보를 포함한다. 렌더링 디바이스(들)에 대한 제어 정보는 SEI 메시지(Supplementary Enhancement Information) 또는 VUI(Video Usability Information) 파라미터 세트 프래그먼트들(묘사되지 않음)의 형식일 수 있다. 파서(420)는 수신된 코딩된 비디오 시퀀스를 파싱/엔트로피 디코딩할 수 있다. 코딩된 비디오 시퀀스의 코딩은 비디오 코딩 기술 또는 표준에 따를 수 있고, 가변 길이 코딩, 허프만 코딩, 맥락 민감성(context sensitivity)을 갖거나 갖지 않는 산술 코딩 등을 포함하는, 본 기술분야의 통상의 기술자에게 잘 알려진 원리들을 따를 수 있다. 파서(420)는, 코딩된 비디오 시퀀스로부터, 그룹에 대응하는 적어도 하나의 파라미터에 기초하여, 비디오 디코더에서의 픽셀들의 서브그룹들 중 적어도 하나에 대한 서브그룹 파라미터들의 세트를 추출할 수 있다. 서브그룹들은 픽처 그룹들(Groups of Pictures, GOPs), 픽처들, 타일들, 슬라이스들, 매크로블록들, 코딩 유닛들(Coding Units, CUs), 블록들, 변환 유닛들(Transform Units, TUs), 예측 유닛들(Prediction Units, PUs) 등을 포함할 수 있다. 엔트로피 디코더/파서는 또한 코딩된 비디오 시퀀스로부터 변환 계수들, 양자화기 파라미터(QP) 값들, 모션 벡터들 등과 같은 정보를 추출할 수 있다.
파서(420)는 버퍼(415)로부터 수신된 비디오 시퀀스에 대해 엔트로피 디코딩/파싱 동작을 수행하여, 심벌들(421)을 생성할 수 있다. 파서(420)는 인코딩된 데이터를 수신하고, 특정 심벌들(421)을 선택적으로 디코딩할 수 있다. 또한, 파서(420)는 특정 심벌들(421)이 모션 보상 예측 유닛(453)에 제공될 것인지, 스케일러/역변환 유닛(451)에 제공될 것인지, 인트라 예측 유닛(452)에 제공될 것인지, 또는 루프 필터 유닛(454)에 제공될 것인지를 결정할 수 있다.
심벌들(421)의 재구성은 코딩된 비디오 픽처 또는 그것의 부분들의 타입(예컨대: 인터 및 인트라 픽처, 인터 및 인트라 블록), 및 다른 인자들에 의존하여 다중의 상이한 유닛을 수반할 수 있다. 어느 유닛들이 수반되는지, 그리고 어떻게 되는지는 파서(420)에 의해 코딩된 비디오 시퀀스로부터 파싱된 서브그룹 제어 정보에 의해 제어될 수 있다. 파서(420)와 아래의 다중 유닛 사이의 그러한 서브그룹 제어 정보의 흐름은 명확성을 위해 묘사되어 있지 않다.
이미 언급된 기능 블록들 이외에, 디코더(310)는 아래에 설명되는 바와 같이 개념적으로 다수의 기능 유닛으로 세분될 수 있다. 상업적 제약 하에서 동작하는 실제 구현에서, 이들 유닛 중 다수는 서로 밀접하게 상호작용하고, 적어도 부분적으로 서로 통합될 수 있다. 그러나, 개시된 주제를 설명하기 위해, 아래의 기능 유닛들로의 개념적 세분이 적절하다.
제1 유닛은 스케일러/역변환 유닛(451)이다. 스케일러/역변환 유닛(451)은, 파서(420)로부터의 심벌(들)(421)로서, 어느 변환을 사용할지, 블록 크기, 양자화 인자, 양자화 스케일링 행렬들 등을 포함하여, 제어 정보뿐만 아니라 양자화된 변환 계수를 수신한다. 그것은 집계기(aggregator)(455)에 입력될 수 있는 샘플 값들을 포함하는 블록들을 출력할 수 있다.
일부 경우들에서, 스케일러/역변환(451)의 출력 샘플들은 인트라 코딩된 블록에 관련될 수 있다; 즉, 이전에 재구성된 픽처들로부터의 예측 정보를 이용하는 것이 아니고, 현재 픽처의 이전에 재구성된 부분들로부터의 예측 정보를 이용할 수 있는 블록. 그러한 예측 정보는 인트라 픽처 예측 유닛(452)에 의해 제공될 수 있다. 일부 경우들에서, 인트라 픽처 예측 유닛(452)은 현재 (부분적으로 재구성된) 픽처(456)로부터 페치된 주위의 이미 재구성된 정보를 이용하여, 재구성 중인 블록과 동일한 크기 및 형상의 블록을 생성한다. 집계기(455)는, 일부 경우들에서, 샘플당 기준으로, 인트라 예측 유닛(452)이 생성한 예측 정보를 스케일러/역변환 유닛(451)에 의해 제공된 출력 샘플 정보에 추가한다.
다른 경우들에서, 스케일러/역변환 유닛(451)의 출력 샘플들은 인터 코딩되고, 잠재적으로 모션 보상된 블록에 관련될 수 있다. 그러한 경우에, 모션 보상 예측 유닛(453)이 참조 픽처 메모리(457)에 액세스하여 예측을 위해 사용되는 샘플들을 페치할 수 있다. 블록에 관련된 심벌들(421)에 따라 페치된 샘플들을 모션 보상한 후에, 이들 샘플은 집계기(455)에 의해 스케일러/역변환 유닛의 출력(이 경우 잔차 샘플들 또는 잔차 신호라고 불림)에 추가되어 출력 샘플 정보를 생성할 수 있다. 모션 보상 예측 유닛이 그로부터 예측 샘플들을 페치하는 참조 픽처 메모리 내의 어드레스들은, 예를 들어 X, Y, 및 참조 픽처 컴포넌트들을 가질 수 있는 심벌들(421)의 형식으로 모션 보상 예측 유닛에 이용가능한 모션 벡터들에 의해 제어될 수 있다. 모션 보상은 또한 서브샘플 정확한 모션 벡터들이 사용 중일 때 참조 픽처 메모리로부터 페치된 샘플 값들의 보간, 모션 벡터 예측 메커니즘 등을 포함할 수 있다.
집계기(455)의 출력 샘플들에 대해 루프 필터 유닛(454) 내의 다양한 루프 필터링 기법들이 수행될 수 있다. 비디오 압축 기술들은, 파서(420)로부터의 심벌들(421)로서 루프 필터 유닛(454)에 이용가능하게 되고 코딩된 비디오 비트스트림에 포함된 파라미터들에 의해 제어되지만, 코딩된 픽처 또는 코딩된 비디오 시퀀스의 (디코딩 순서로) 이전 부분들의 디코딩 동안 획득된 메타-정보에 응답할 뿐만 아니라, 이전에 재구성된 및 루프-필터링된 샘플 값들에 응답할 수도 있는 인-루프 필터(in-loop filter) 기술들을 포함할 수 있다.
루프 필터 유닛(454)의 출력은 렌더링 디바이스(312))에 출력될 뿐만 아니라 미래의 인터-픽처 예측에서 사용하기 위해 참조 픽처 메모리(456)에 저장될 수도 있는 샘플 스트림일 수 있다.
특정 코딩된 픽처들은, 일단 완전히 재구성되면, 미래 예측을 위한 참조 픽처들로서 사용될 수 있다. 코딩된 픽처가 완전히 재구성되고 코딩된 픽처가 참조 픽처로서 식별되면(예를 들어, 파서(420)에 의해), 현재 참조 픽처(456))는 참조 픽처 버퍼(457)의 일부가 될 수 있고, 다음의 코딩된 픽처의 재구성을 개시하기 전에 새로운 현재 픽처 메모리가 재할당될 수 있다.
비디오 디코더(310)는 ITU-T Rec. H.265와 같은 표준에 문서화될 수 있는 미리 결정된 비디오 압축 기술에 따라 디코딩 동작들을 수행할 수 있다. 코딩된 비디오 시퀀스는, 이것이 비디오 압축 기술 문서 또는 표준에서 그리고 구체적으로 그 내부의 프로파일들의 문서에서 특정된 바와 같은, 비디오 압축 기술 또는 표준의 신택스를 고수한다는 점에서, 사용 중인 비디오 압축 기술 또는 표준에 의해 특정된 신택스를 따를 수 있다. 또한 준수를 위해 필요한 것은 코딩된 비디오 시퀀스의 복잡성이 비디오 압축 기술 또는 표준의 레벨에 의해 정의된 경계 내에 있는 것일 수 있다. 일부 경우들에서, 레벨들은 최대 픽처 크기, 최대 프레임 레이트, 최대 재구성 샘플 레이트(예를 들어, 초당 메가샘플수로 측정됨), 최대 참조 픽처 크기 등을 제한한다. 레벨들에 의해 설정된 한계들은, 일부 경우들에서, HRD(Hypothetical Reference Decoder) 사양들 및 코딩된 비디오 시퀀스에서 시그널링된 HRD 버퍼 관리를 위한 메타데이터를 통해 추가로 제한될 수 있다.
실시예들에서, 수신기(410)는 인코딩된 비디오와 함께 추가적인 (중복) 데이터를 수신할 수 있다. 이 추가적인 데이터는 코딩된 비디오 시퀀스(들)의 일부로서 포함될 수 있다. 이 추가적인 데이터는 데이터를 적절히 디코딩하고 및/또는 원래의 비디오 데이터를 더 정확하게 재구성하기 위해 비디오 디코더(310)에 의해 사용될 수 있다. 추가적인 데이터는, 예를 들어, 시간, 공간, 또는 신호 대 잡음 비(SNR) 향상 계층들, 중복 슬라이스들, 중복 픽처들, 순방향 오류 정정 코드들 등의 형식일 수 있다.
도 5는 실시예들에 따른 비디오 인코더(303)의 기능 블록도이다.
인코더(303)는 인코더(303)에 의해 코딩될 비디오 이미지(들)를 캡처할 수 있는 비디오 소스(301)(인코더의 일부가 아님)로부터 비디오 샘플들을 수신할 수 있다.
비디오 소스(301)는, 임의의 적합한 비트 심도(예를 들어: 8 비트, 10 비트, 12 비트, ...), 임의의 컬러 공간(예를 들어, BT.601 Y CrCB, RGB, ...), 및 임의의 적합한 샘플링 구조(예를 들어, Y CrCb 4:2:0, Y CrCb 4:4:4)일 수 있는 디지털 비디오 샘플 스트림의 형식으로 인코더(303)에 의해 코딩될 소스 비디오 시퀀스를 제공할 수 있다. 미디어 서빙 시스템에서, 비디오 소스(301)는 이전에 준비된 비디오를 저장하는 저장 디바이스일 수 있다. 영상 회의 시스템에서, 비디오 소스(301)는 비디오 시퀀스로서 로컬 이미지 정보를 캡처하는 카메라일 수 있다. 비디오 데이터는 순차적으로 볼 때 모션을 부여하는 복수의 개별 픽처로서 제공될 수 있다. 픽처들 자체는 픽셀들의 공간 어레이로서 조직될 수 있고, 여기서 각각의 픽셀은 사용 중인 샘플링 구조, 컬러 공간 등에 의존하여 하나 이상의 샘플을 포함할 수 있다. 본 기술분야의 통상의 기술자는 픽셀들과 샘플들 사이의 관계를 쉽게 이해할 수 있다. 아래의 설명은 샘플들에 초점을 맞춘다.
실시예들에 따르면, 인코더(303)는 소스 비디오 시퀀스의 픽처들을 실시간으로 또는 응용에 의해 요구되는 임의의 다른 시간 제약들 하에서 코딩된 비디오 시퀀스(543)로 코딩 및 압축할 수 있다. 적절한 코딩 속도를 시행하는 것이 컨트롤러(550)의 하나의 기능이다. 컨트롤러는 아래에 설명되는 바와 같이 다른 기능 유닛들을 제어하고 이들 유닛들에 기능적으로 결합된다. 결합은 명확성을 위해 묘사되어 있지 않다. 컨트롤러에 의해 설정된 파라미터들은 레이트 제어 관련 파라미터들(픽처 스킵, 양자화기, 레이트-왜곡 최적화 기법들의 람다 값들, ...), 픽처 크기, 픽처 그룹(GOP) 레이아웃, 최대 모션 벡터 검색 범위 등을 포함할 수 있다. 본 기술분야의 통상의 기술자는 컨트롤러(550)의 다른 기능들을 쉽게 식별할 수 있는데 그 이유는 그것들이 특정 시스템 설계에 대해 최적화된 비디오 인코더(303)에 관련될 수 있기 때문이다.
일부 비디오 인코더들은 본 기술분야의 통상의 기술자가 "코딩 루프"로서 쉽게 인식하는 것에서 동작한다. 과도하게 단순화된 설명으로서, 코딩 루프는 인코더(530)(이후 "소스 코더")(코딩될 입력 픽처, 및 참조 픽처(들)에 기초하여 심벌들을 생성하는 것을 담당함)의 인코딩 부분, 및 인코더(303)에 임베드된 (로컬) 디코더(533)로 구성될 수 있는데, 상기 디코더는 (원격) 디코더가 또한 생성하는 샘플 데이터를 생성하기 위해 심벌들을 재구성한다(심벌들과 코딩된 비디오 비트스트림 사이의 임의의 압축이 개시된 주제에서 고려되는 비디오 압축 기술들에서 무손실이기 때문에). 재구성된 샘플 스트림은 참조 픽처 메모리(534)에 입력된다. 심벌 스트림의 디코딩이 디코더 위치(로컬 또는 원격)와는 독립적으로 비트-정확한 결과들을 야기하기 때문에, 참조 픽처 버퍼 콘텐츠도 또한 로컬 인코더와 원격 인코더 사이에서 비트 정확하다. 다시 말해서, 인코더의 예측 부분은 디코딩 동안 예측을 사용할 때 디코더가 "보는" 것과 정확히 동일한 샘플 값들을 참조 픽처 샘플들로서 "본다". 참조 픽처 동기성의 이 기본적인 원리(그리고, 예를 들어, 채널 오류들 때문에 동기성이 유지될 수 없는 경우 결과적인 드리프트)는 본 기술분야의 통상의 기술자에게 잘 알려져 있다.
"로컬" 디코더(533)의 동작은 도 4와 관련하여 위에서 이미 상세히 설명된 "원격" 디코더(310)와 동일할 수 있다. 그러나, 또한 도 4를 잠시 참조하면, 심벌들이 이용가능하고 엔트로피 코더(545) 및 파서(420)에 의한 코딩된 비디오 시퀀스로의 심벌들의 인코딩/디코딩이 무손실일 수 있기 때문에, 채널(412), 수신기(410), 버퍼(415), 및 파서(420)를 포함하는, 디코더(310)의 엔트로피 디코딩 부분들은 로컬 디코더(533)에서 완전히 구현되지 않을 수 있다.
이 시점에서 이루어질 수 있는 관찰은, 디코더에 존재하는 파싱/엔트로피 디코딩을 제외한 임의의 디코더 기술이 또한 필연적으로, 대응하는 인코더에서, 실질적으로 동일한 기능 형식으로 존재할 필요가 있다는 점이다. 인코더 기술들은 포괄적으로 설명된 디코더 기술들의 역이기 때문에 그것들에 대한 설명은 축약될 수 있다. 특정 영역들에서만 더 상세한 설명이 요구되고 아래에 제공된다.
그 동작의 일부로서, 소스 코더(530)는, "참조 프레임들"로서 지정된 비디오 시퀀스로부터의 하나 이상의 이전에 코딩된 프레임들을 참조하여 예측적으로 입력 프레임을 코딩하는, 모션 보상된 예측 코딩을 수행할 수 있다. 이러한 방식으로, 코딩 엔진(532)은 입력 프레임의 픽셀 블록들과 입력 프레임에 대한 예측 참조(들)로서 선택될 수 있는 참조 프레임(들)의 픽셀 블록들 간의 차이들을 코딩한다.
로컬 비디오 디코더(533)는, 소스 코더(530)에 의해 생성된 심벌들에 기초하여, 참조 프레임들로서 지정될 수 있는 프레임들의 코딩된 비디오 데이터를 디코딩할 수 있다. 코딩 엔진(532)의 동작들은 유리하게는 손실 프로세스들일 수 있다. 코딩된 비디오 데이터가 비디오 디코더(도 4에 도시되지 않음)에서 디코딩될 수 있는 경우, 재구성된 비디오 시퀀스는 전형적으로 일부 오류들을 갖는 소스 비디오 시퀀스의 복제본일 수 있다. 로컬 비디오 디코더(533)는 참조 프레임들에 대해 비디오 디코더에 의해 수행될 수 있는 디코딩 프로세스들을 복제하고 재구성된 참조 프레임들이 참조 픽처 캐시(534)에 저장되게 야기할 수 있다. 이러한 방식으로, 인코더(303)는 (송신 오류들 없이) 원단(far-end) 비디오 디코더에 의해 획득될 재구성된 참조 프레임들로서 공통 콘텐츠를 갖는 재구성된 참조 프레임들의 사본들을 로컬로 저장할 수 있다.
예측기(535)는 코딩 엔진(532)에 대한 예측 검색들을 수행할 수 있다. 즉, 코딩될 새로운 프레임에 대해, 예측기(535)는 새로운 픽처들에 대한 적절한 예측 참조로서 역할할 수 있는 참조 픽처 모션 벡터들, 블록 형상들 등과 같은 특정 메타데이터 또는 샘플 데이터(후보 참조 픽셀 블록들로서)에 대해 참조 픽처 메모리(534)를 검색할 수 있다. 예측기(535)는 적절한 예측 참조들을 찾기 위해 샘플 블록 바이 픽셀 블록(sample block-by-pixel block) 기준으로 동작할 수 있다. 일부 경우들에서, 예측기(535)에 의해 획득된 검색 결과들에 의해 결정된 바와 같이, 입력 픽처는 참조 픽처 메모리(534)에 저장된 다수의 참조 픽처로부터 인출된 예측 참조들을 가질 수 있다.
컨트롤러(550)는, 예를 들어, 비디오 데이터를 인코딩하기 위해 사용되는 파라미터들 및 서브그룹 파라미터들의 설정을 포함하여, 비디오 코더(530)의 코딩 동작을 관리할 수 있다.
전술한 모든 기능 유닛들의 출력은 엔트로피 코더(545)에서 엔트로피 코딩을 겪을 수 있다. 엔트로피 코더는 다양한 기능 유닛들에 의해 생성된 심벌들을, 예를 들어, 허프만 코딩, 가변 길이 코딩, 산술 코딩 등과 같은 본 기술분야의 통상의 기술자에게 알려진 기술들에 따라 심벌들을 무손실 압축함으로써, 코딩된 비디오 시퀀스로 변환한다.
송신기(540)는, 인코딩된 비디오 데이터를 저장할 수 있는 저장 디바이스에 대한 하드웨어/소프트웨어 링크일 수 있는, 통신 채널(560)을 통한 송신을 위해 준비시키기 위해 엔트로피 코더(545)에 의해 생성된 코딩된 비디오 시퀀스(들)를 버퍼링할 수 있다. 송신기(540)는 비디오 코더(530)로부터의 코딩된 비디오 데이터를 송신될 다른 데이터, 예를 들어, 코딩된 오디오 데이터 및/또는 보조 데이터 스트림(소스들이 도시되지 않음)과 병합할 수 있다.
컨트롤러(550)는 인코더(303)의 동작을 관리할 수 있다. 코딩 동안, 컨트롤러(550)는, 각자의 픽처에 적용될 수 있는 코딩 기법들에 영향을 미칠 수 있는, 특정 코딩된 픽처 타입을 각각의 코딩된 픽처에 할당할 수 있다. 예를 들어, 픽처들은 종종 다음 프레임 타입들 중 하나로서 할당될 수 있다:
인트라 픽처(I 픽처)는 예측의 소스로서 시퀀스 내의 임의의 다른 프레임을 사용하지 않고 코딩되고 디코딩될 수 있는 것일 수 있다. 일부 비디오 코덱들은, 예를 들어, 독립적인 디코디 리프레시(Independent Decoder Refresh) 픽처들을 포함하는, 상이한 타입의 인트라 픽처들을 허용한다. 본 기술분야의 통상의 기술자는 I 픽처들의 해당 변형들 및 그것들 각자의 응용들 및 특징들을 인식한다.
예측 픽처(P 픽처)는 각각의 블록의 샘플 값들을 예측하기 위해 많아야 하나의 모션 벡터 및 참조 인덱스를 이용하여 인트라 예측 또는 인터 예측을 이용하여 코딩되고 디코딩될 수 있는 것일 수 있다.
양방향 예측 픽처(B 픽처)는 각각의 블록의 샘플 값들을 예측하기 위해 많아야 2개의 모션 벡터 및 참조 인덱스를 이용하여 인트라 예측 또는 인터 예측을 이용하여 코딩되고 디코딩될 수 있는 것일 수 있다. 유사하게, 다중-예측 픽처들은 단일 블록의 재구성을 위해 2개보다 많은 참조 픽처 및 연관된 메타데이터를 사용할 수 있다.
소스 픽처들은 일반적으로 복수의 샘플 블록(예를 들어, 각각 4 x 4, 8 x 8, 4 x 8, 또는 16 x 16 샘플들의 블록들)으로 공간적으로 세분되고 블록 바이 블록(block-by-block) 기준으로 코딩될 수 있다. 블록들은 블록들의 각자의 픽처들에 적용되는 코딩 할당에 의해 결정된 다른 (이미 코딩된) 블록들을 참조하여 예측적으로 코딩될 수 있다. 예를 들어, I 픽처들의 블록들은 비예측적으로 코딩될 수 있거나 또는 그것들은 동일한 픽처의 이미 코딩된 블록들을 참조하여 예측적으로 코딩될 수 있다(공간 예측 또는 인트라 예측). P 픽처들의 픽셀 블록들은, 하나의 이전에 코딩된 참조 픽처를 참조하여 공간 예측을 통해 또는 시간 예측을 통해, 비예측적으로 코딩될 수 있다. B 픽처들의 블록들은, 하나 또는 2개의 이전에 코딩된 참조 픽처를 참조하여 공간 예측을 통해 또는 시간 예측을 통해, 비예측적으로 코딩될 수 있다.
비디오 코더(303)는 ITU-T Rec. H.265와 같은, 미리 결정된 비디오 코딩 기술 또는 표준에 따라 코딩 동작들을 수행할 수 있다. 그것의 동작 중에, 비디오 코더(303)는, 입력 비디오 시퀀스에서 시간 및 공간 중복성을 이용하는 예측 코딩 동작들을 포함하여, 다양한 압축 동작들을 수행할 수 있다. 따라서, 코딩된 비디오 데이터는 사용 중인 비디오 코딩 기술 또는 표준에 의해 특정된 신택스를 따를 수 있다.
실시예들에서, 송신기(540)는 인코딩된 비디오와 함께 추가적인 데이터를 송신할 수 있다. 비디오 코더(530)는 코딩된 비디오 시퀀스의 일부로서 그러한 데이터를 포함할 수 있다. 추가적인 데이터는 시간/공간/SNR 향상 계층들, 중복 픽처들 및 슬라이스들과 같은 다른 형식의 중복 데이터, SEI(Supplementary Enhancement Information) 메시지들, VUI(Visual Usability Information) 파라미터 세트 프래그먼트들 등을 포함할 수 있다.
픽처 크기 및 파티셔닝 정보의 비트 효율적인 시그널링 및 사전 통지를 위해, 본 명세서에 설명된 실시예들은 픽처 크기 및 파티셔닝 정보의 계층적 시그널링 메커니즘을 포함한다. 비디오 파라미터 세트(VPS)에서, 픽처 크기 및 파티셔닝 정보 pic_size_partitioning_info( )의 모든 후보들이 열거되는데, 이것은 VPS를 참조하는 코딩된 비디오 시퀀스들(CVS)의 임의의 계층에 존재할 수 있다. 시퀀스 파라미터 세트(SPS)에서, 인덱스들이 열거되고 또한 SPS를 참조하는 픽처 파라미터 세트(PPS)에서의 인덱스에 의해 참조될 수 있는, 픽처 크기 및 파티셔닝 정보 pic_size_partitioning_info( )의 부가 후보들 및 VPS에서의 후보들을 참조한다. PPS에서, 인덱스가 시그널링되고 또한 PPS가 참조하는, SPS에 열거된 픽처 크기 및 파티셔닝 정보 pic_size_partitioning_info( )를 나타낸다. 필요한 경우, 픽처 크기 및 파티셔닝 정보 pic_size_partitioning_info( )의 일부 부분들이 PPS에서 업데이트될 수 있다. 사양 텍스트가 아래에 따라온다.
VPS가 이하의 표 1에 특정되어 있다:
vps_num_pic_size_partitioning_info_minus1 더하기 1은 VPS에 열거된 픽처 크기 및 파티셔닝 정보 pic_size_partitioning_info( )의 수를 특정한다.
SPS는 이하의 표 2에 특정되어 있다:
sps_num_pic_size_partitioning_info_minus1 더하기 1은 SPS에 열거된 픽처 크기 및 파티셔닝 정보 pic_size_partitioning_info( )의 수를 특정한다.
0과 동일한 sps_additional_pic_size_partitioning_info_flag[i]는 인덱스 sps_vps_pic_size_partitioning_info_idx[i]가 존재하는 것을 특정한다. 1과 동일한 sps_additional_pic_size_partitioning_info_flag[i]는, VPS에 열거된 픽처 크기 및 파티셔닝 정보 pic_size_partitioning_info( )를 참조하지 않고, 이 SPS에 열거된 i번째 픽처 크기 및 파티셔닝 정보 pic_size_partitioning_info( )가 존재하는 것을 특정한다.
sps_vps_pic_size_partitioning_info_idx[i]는 이 SPS에 열거된 i번째 픽처 크기 및 파티셔닝 정보 pic_size_partitioning_info( )가 이 SPS가 참조하는 VPS에 열거된 sps_vps_pic_size_partitioning_info_idx[i]번째 픽처 크기 및 파티셔닝 정보 pic_size_partitioning_info( )와 동일하다는 것을 특정한다.
PPS는 이하의 표 3에 특정되어 있다:
pps_sps_pic_size_partitioning_info_idx는 이 PPS를 참조하는 각각의 코딩된 픽처의 픽처 크기 및 파티셔닝 정보 pic_size_partitioning_info( )가 이 PPS가 참조하는 SPS에 열거된 pps_sps_pic_size_partitioning_info_idx번째 픽처 크기 및 파티셔닝 정보 pic_size_partitioning_info()와 동일한 것을 특정한다.
1과 동일한 pps_pic_size_partitioning_info_update_flag는 픽처 크기 및 파티셔닝 정보 pic_size_partitioning_update_info( )의 업데이트가 PPS에 존재하는 것을 특정한다.
픽처 크기 및 파티셔닝 정보 pic_size_partitioning_info( )는 아래의 표 4에 특정된다:
1과 동일한 conf_win_present_flag는 conf_win_info( )가 이 픽처 크기 및 파티셔닝 정보 pic_size_partitioning_info( )에 존재하는 것을 특정한다. 0과 동일한 conf_win_present_flag는 conf_win_info( )가 이 픽처 크기 및 파티셔닝 정보 pic_size_partitioning_info( )에 존재하지 않는 것을 특정한다. conf_win_info()는 적합성 윈도우 오프셋들을 나타낸다.
1과 동일한 tile_brick_partitioning_present_flag는 tile_brick_partitioning_info( )가 이 픽처 크기 및 파티셔닝 정보 pic_size_partitioning_info( )에 존재하는 것을 특정한다. 0과 동일한 tile_brick_partitioning_present_flag는 tile_brick_partitioning_info( )가 이 픽처 크기 및 파티셔닝 정보 pic_size_partitioning_info( )에 존재하지 않는 것을 특정한다. tile_brick_partitioning_info( )는 타일 브릭 파티셔닝 정보를 나타낸다.
1과 동일한 rect_slice_partitioning_present_flag는 rect_slice_partitioning_info( )가 이 픽처 크기 및 파티셔닝 정보 pic_size_partitioning_info( )에 존재하는 것을 특정한다. 0과 동일한 rect_slice_partitioning_present_flag는 rect_slice_partitioning_info( )가 이 픽처 크기 및 파티셔닝 정보 pic_size_partitioning_info( )에 존재하지 않는 것을 특정한다. rect_slice_partitioning_info( )는 직사각형 슬라이스 파티셔닝 정보를 나타낸다.
1과 동일한 subpic_partitioning_present_flag는 subpic_partitioning_info( )가 이 픽처 크기 및 파티셔닝 정보 pic_size_partitioning_info( )에 존재하는 것을 특정한다. 0과 동일한 subpic_partitioning_present_flag는 subpic_partitioning_info( )가 이 픽처 크기 및 파티셔닝 정보 pic_size_partitioning_info( )에 존재하지 않는 것을 특정한다. subpic_partitioning_info( )는 서브-픽처 파티셔닝 정보를 나타낸다.
1과 동일한 subpic_conf_win_present_flag는 subpic_conf_win_info( )가 이 픽처 크기 및 파티셔닝 정보 pic_size_partitioning_info( )에 존재하는 것을 특정한다. 0과 동일한 subpic_conf_win_present_flag는 subpic_conf_win_info( )가 이 픽처 크기 및 파티셔닝 정보 pic_size_partitioning_info()에 존재하지 않는 것을 특정한다. subpic_conf_win_info( )는 서브-픽처 적합성 윈도우 오프셋들을 나타낸다.
pic_size_partitioning_update_info( )는 픽처 크기 및 파티셔닝 정보 pic_size_partitioning_info( )의 업데이트를 특정하고, 이하의 표 5에 특정되어 있다:
1과 동일한 conf_win_update_flag는 현재 conf_win_info( )가 이 pic_size_partitioning_update_info( )에서의 conf_win_info( )로 업데이트되는 것을 특정한다. 0과 동일한 conf_win_update_flag는 현재 conf_win_info( )가 업데이트되지 않는 것을 특정한다.
1과 동일한 tile_brick_partitioning_update_flag는 현재 tile_brick_partitioning_info( )가 이 pic_size_partitioning_update_info( )에서의 tile_brick_partitioning_info( )로 업데이트되는 것을 특정한다. 0과 동일한 conf_win_update_flag는 현재 tile_brick_partitioning_info( )가 업데이트되지 않는 것을 특정한다.
1과 동일한 rect_slice_partitioning_update_flag는 현재 rect_slice_partitioning_info( )가 이 pic_size_partitioning_update_info( )에서의 rect_slice_partitioning_info( )로 업데이트되는 것을 특정한다. 0과 동일한 rect_slice_partitioning_update_flag는 현재 rect_slice_partitioning_info( )가 업데이트되지 않는 것을 특정한다.
1과 동일한 subpic_partitioning_update_flag는 현재 subpic_partitioning_info( )가 이 pic_size_partitioning_update_info( )에서의 subpic_partitioning_info( )로 업데이트되는 것을 특정한다. 0과 동일한 subpic_partitioning_update_flag는 현재 subpic_partitioning_info( )가 업데이트되지 않는 것을 특정한다.
1과 동일한 subpic_conf_win_update_flag는 현재 subpic_conf_win_info( )가 이 pic_size_partitioning_update_info( )에서의 subpic_conf_win_info( )로 업데이트되는 것을 특정한다. 0과 동일한 subpic_conf_win_update_flag는 현재 subpic_conf_win_info( )가 업데이트되지 않는 것을 특정한다.
획득된 픽처 크기 및 파티셔닝 정보 pic_size_partitioning_info( )는 코딩된 픽처를, 예를 들어 디코더(310)에 의해 디코딩하기 위해 사용된다. 코딩된 픽처의 픽처 크기 및 파티셔닝 정보는, 예를 들어, 인코더(303)에 의해, 위에서 설명된 바와 같이 VPS, SPS 및 PPS에서 시그널링된다.
도 6은 실시예들에 따라, 비디오 비트스트림에서 픽처 크기 및 파티셔닝 정보를 효율적으로 시그널링하는 방법(600)을 예시하는 흐름도이다. 일부 구현들에서, 도 6의 하나 이상의 프로세스 블록은 디코더(310)에 의해 수행될 수 있다. 일부 구현들에서, 도 6의 하나 이상의 프로세스 블록은, 인코더(303)와 같이, 디코더(310)로부터 분리되거나 이를 포함하는 또 다른 디바이스 또는 디바이스들의 그룹에 의해 수행될 수 있다.
도 6을 참조하면, 제1 블록(610)에서, 방법(600)은, 코딩된 픽처가 참조하는 SPS로부터, 코딩된 픽처의 픽처 크기 및 파티셔닝 정보가 SPS에 포함되어 있는지를 나타내는 플래그를 획득하는 단계를 포함한다.
제2 블록(620)에서, 방법(600)은 획득된 플래그가 픽처 크기 및 파티셔닝 정보가 SPS에 포함되어 있음을 나타내는지를 결정하는 단계를 포함한다.
제3 블록(630)에서, 방법(600)은, 플래그가 픽처 크기 및 파티셔닝 정보가 SPS에 포함되어 있음을 나타내는 것으로 결정된 것에 기초하여, SPS로부터, 픽처 크기 및 파티셔닝 정보를 획득하는 단계를 포함한다.
제4 블록(640)에서, 방법(600)은, 플래그가 픽처 크기 및 파티셔닝 정보가 SPS에 포함되지 않음을 나타내는 것으로 결정된 것에 기초하여, VPS로부터, VPS에 포함되는 픽처 크기 및 파티셔닝 정보를 획득하는 단계를 포함한다.
방법(600)은 SPS로부터, SPS에 포함된 픽처 크기 및 파티셔닝 정보의 수를 획득하는 단계, 및 인덱스가 SPS에 포함된 획득된 픽처 크기 및 파티셔닝 정보의 수 이하인지를 결정하는 단계를 더 포함할 수 있다.
방법(600)은, 인덱스가 SPS에 포함된 픽처 크기 및 파티셔닝 정보의 수 이하라고 결정된 것에 기초하여, 인덱스를 증분시키는 단계, 및 SPS로부터, 부가 픽처 크기 및 파티셔닝 정보가 SPS에 포함되어 있는지를 나타내는 또 다른 플래그를 획득하는 단계를 추가로 포함할 수 있고, 다른 플래그는 증분된 인덱스에 대응한다. 방법(600)은 획득된 다른 플래그가 부가 픽처 크기 및 파티셔닝 정보가 SPS에 포함되어 있음을 나타내는지를 결정하는 단계, 다른 플래그가 부가 픽처 크기 및 파티셔닝 정보가 SPS에 포함되어 있음을 나타내는 것으로 결정된 것에 기초하여, SPS로부터 부가 픽처 크기 및 파티셔닝 정보를 획득하는 단계, 및 다른 플래그가 부가 픽처 크기 및 파티셔닝 정보가 SPS에 포함되어 있지 않음을 나타내는 것으로 결정된 것에 기초하여, VPS로부터 VPS에 포함되어 있는 부가 픽처 크기 및 파티셔닝 정보를 획득하는 단계를 더 포함할 수 있다.
픽처 크기 및 파티셔닝 정보는 코딩된 픽처의 적합성 윈도우 오프셋들, 코딩된 픽처의 타일 브릭 파티셔닝 정보, 코딩된 픽처의 직사각형 슬라이스 파티셔닝 정보, 코딩된 픽처의 서브-픽처 파티셔닝 정보 및 코딩된 픽처의 서브-픽처 적합성 윈도우 오프셋들 중 임의의 하나 또는 임의의 조합을 포함할 수 있다.
도 6은 방법(600)의 예시적인 블록들을 도시하지만, 일부 구현들에서, 방법(600)은 추가적인 블록들, 더 적은 블록들, 상이한 블록들, 또는 도 6에 묘사된 것들과는 상이하게 배열된 블록들을 포함할 수 있다. 추가적으로 또는 대안적으로, 방법(600)의 블록들 중 2개 이상이 병행적으로 수행될 수 있다.
도 7은 실시예들에 따라, 비디오 비트스트림에서 픽처 크기 및 파티셔닝 정보를 효율적으로 시그널링하는 방법(700)을 예시하는 흐름도이다. 일부 구현들에서, 도 7의 하나 이상의 프로세스 블록은 디코더(310)에 의해 수행될 수 있다. 일부 구현들에서, 도 7의 하나 이상의 프로세스 블록은 인코더(303)와 같이, 디코더(310)로부터 분리되거나 이를 포함하는 또 다른 디바이스 또는 디바이스들의 그룹에 의해 수행될 수 있다.
도 7을 참조하면, 제1 블록(710)에서, 방법(700)은, 코딩된 픽처가 참조하는 PPS로부터, 픽처 크기 및 파티셔닝 정보가 SPS에 포함되어 있음을 나타내는 인덱스를 획득하는 단계를 포함한다.
제2 블록(720)에서, 방법(700)은, 획득된 인덱스에 기초하여, SPS로부터, 픽처 크기 및 파티셔닝 정보를 획득하는 단계를 포함한다.
방법(700)은, 코딩된 픽처가 참조하는 픽처 파라미터 세트(PPS)로부터, 픽처 크기 및 파티셔닝 정보가 PPS에서 업데이트되는지를 나타내는 또 다른 플래그를 획득하는 단계, 및 획득된 다른 플래그가 픽처 크기 및 파티셔닝 정보가 PPS에서 업데이트되는 것을 나타내는지를 결정하는 단계를 추가로 포함할 수 있다. 방법(700)은, 획득된 다른 플래그가 픽처 크기 및 파티셔닝 정보가 PPS에서 업데이트되는 것을 나타내는 것으로 결정된 것에 기초하여, PPS로부터, 업데이트된 픽처 크기 및 파티셔닝 정보를 획득하는 단계를 추가로 포함할 수 있다.
업데이트된 픽처 크기 및 파티셔닝 정보는 업데이트되는 코딩된 픽처의 적합성 윈도우 오프셋들, 코딩된 픽처의 타일 브릭 파티셔닝 정보, 코딩된 픽처의 직사각형 슬라이스 파티셔닝 정보, 코딩된 픽처의 서브-픽처 파티셔닝 정보 및 코딩된 픽처의 서브-픽처 적합성 윈도우 오프셋들 중 임의의 하나 또는 임의의 조합을 포함할 수 있다.
도 7은 방법(700)의 예시적인 블록들을 도시하지만, 일부 구현들에서, 방법(700)은 추가적인 블록들, 더 적은 블록들, 상이한 블록들, 또는 도 7에 묘사된 것들과는 상이하게 배열된 블록들을 포함할 수 있다. 추가적으로 또는 대안적으로, 방법(700)의 블록들 중 2개 이상은 병행적으로 수행될 수 있다.
또한, 제안된 방법들은 처리 회로(예를 들어, 하나 이상의 프로세서 또는 하나 이상의 집적 회로)에 의해 구현될 수 있다. 일 예에서, 하나 이상의 프로세서는 제안된 방법들 중 하나 이상을 수행하기 위해 비일시적 컴퓨터 판독가능 매체에 저장되는 프로그램을 실행한다.
도 8은 실시예들에 따른, 비디오 비트스트림에서 픽처 크기 및 파티셔닝 정보의 효율적인 시그널링을 위한 장치(800)의 단순화된 블록도이다.
도 8을 참조하면, 장치(800)는 제1 획득 코드(810), 제1 결정 코드(820), 제2 획득 코드(830) 및 제3 획득 코드(840)를 포함한다.
제1 획득 코드(810)는 적어도 하나의 프로세서로 하여금, 코딩된 픽처가 참조하는 SPS로부터, 코딩된 픽처의 픽처 크기 및 파티셔닝 정보가 SPS에 포함되어 있는지를 나타내는 플래그를 획득하게 야기하도록 구성된다.
제1 결정 코드(820)는 적어도 하나의 프로세서로 하여금 획득된 플래그가 픽처 크기 및 파티셔닝 정보가 SPS에 포함되어 있음을 나타내는지를 결정하게 야기하도록 구성된다.
제2 획득 코드(830)는 적어도 하나의 프로세서로 하여금, 플래그가 SPS에 픽처 크기 및 파티셔닝 정보가 포함된 것을 나타내는 것으로 결정된 것에 기초하여, SPS로부터, 픽처 크기 및 파티셔닝 정보를 획득하게 야기하도록 구성된다.
제3 획득 코드(840)는 적어도 하나의 프로세서로 하여금, 플래그가 픽처 크기 및 파티셔닝 정보가 SPS에 포함되지 않는 것을 나타내는 것으로 결정된 것에 기초하여, 비디오 파라미터 세트(VPS)로부터, VPS에 포함되는 픽처 크기 및 파티셔닝 정보를 획득하게 야기하도록 구성된다.
장치(800)는 적어도 하나의 프로세서로 하여금, SPS로부터, SPS에 포함된 픽처 크기 및 파티셔닝 정보의 수를 획득하게 야기하도록 구성된 제4 획득 코드(850), 및 적어도 하나의 프로세서로 하여금, 인덱스가 SPS에 포함된 픽처 크기 및 파티셔닝 정보의 획득된 수 이하인지를 결정하게 야기하도록 구성된 제2 결정 코드(860)를 추가로 포함할 수 있다.
장치(800)는 적어도 하나의 프로세서로 하여금, 인덱스가 SPS에 포함된 픽처 크기 및 파티셔닝 정보의 수 이하인 것으로 결정된 것에 기초하여, 인덱스를 증분하게 야기하도록 구성된 증분 코드(870)를 추가로 포함할 수 있다.
제1 획득 코드(810)는 적어도 하나의 프로세서로 하여금, SPS로부터, 부가 픽처 크기 및 파티셔닝 정보가 SPS에 포함되는지를 나타내는 또 다른 플래그를 획득하게 야기하도록 추가로 구성될 수 있고, 다른 플래그는 증분된 인덱스에 대응한다.
제1 결정 코드(820)는 적어도 하나의 프로세서로 하여금, 획득된 다른 플래그가 부가 픽처 크기 및 파티셔닝 정보가 SPS에 포함되어 있는 것을 나타내는지를 결정하게 야기하도록 추가로 구성될 수 있다.
제2 획득 코드(830)는 적어도 하나의 프로세서로 하여금, 다른 플래그가 부가 픽처 크기 및 파티셔닝 정보가 SPS에 포함되어 있음을 나타내는 것으로 결정된 것에 기초하여, SPS로부터 부가 픽처 크기 및 파티셔닝 정보를 획득하게 야기하도록 추가로 구성될 수 있다.
제3 획득 코드(840)는 적어도 하나의 프로세서로 하여금, 다른 플래그가 부가 픽처 크기 및 파티셔닝 정보가 SPS에 포함되어 있지 않음을 나타내는 것으로 결정된 것에 기초하여, VPS로부터 VPS에 포함되는 부가 픽처 크기 및 파티셔닝 정보를 획득하게 야기하도록 추가로 구성될 수 있다.
장치(800)는 적어도 하나의 프로세서로 하여금, 코딩된 픽처가 참조하는 픽처 파라미터 세트(PPS)로부터, 픽처 크기 및 파티셔닝 정보가 SPS에 포함되어 있음을 나타내는 인덱스를 획득하게 야기하도록 구성된 제4 획득 코드(850), 및 적어도 하나의 프로세서로 하여금, 획득된 인덱스에 기초하여, SPS로부터, 픽처 크기 및 파티셔닝 정보를 획득하게 야기하도록 구성된 제5 획득 코드(880)를 추가로 포함할 수 있다.
장치(800)는 적어도 하나의 프로세서로 하여금, 코딩된 픽처가 참조하는 픽처 파라미터 세트(PPS)로부터, 픽처 크기 및 파티셔닝 정보가 PPS에서 업데이트되는지를 나타내는 또 다른 플래그를 획득하게 야기하도록 구성된 제4 획득 코드(850), 적어도 하나의 프로세서로 하여금, 획득된 다른 플래그가 픽처 크기 및 파티셔닝 정보가 PPS에서 업데이트되는 것을 나타내는지를 결정하게 야기하도록 구성된 제2 결정 코드(860), 및 적어도 하나의 프로세서로 하여금, 획득된 다른 플래그가 픽처 크기 및 파티셔닝 정보가 PPS에서 업데이트되는 것을 나타내는 것으로 결정된 것에 기초하여, PPS로부터, 업데이트된 픽처 크기 및 파티셔닝 정보를 획득하게 야기하도록 구성된 제5 획득 코드(880)를 추가로 포함할 수 있다.
업데이트된 픽처 크기 및 파티셔닝 정보는 업데이트되는 코딩된 픽처의 적합성 윈도우 오프셋들, 코딩된 픽처의 타일 브릭 파티셔닝 정보, 코딩된 픽처의 직사각형 슬라이스 파티셔닝 정보, 코딩된 픽처의 서브-픽처 파티셔닝 정보 및 코딩된 픽처의 서브-픽처 적합성 윈도우 오프셋들 중 임의의 하나 또는 임의의 조합을 포함할 수 있다.
픽처 크기 및 파티셔닝 정보는 코딩된 픽처의 적합성 윈도우 오프셋들, 코딩된 픽처의 타일 브릭 파티셔닝 정보, 코딩된 픽처의 직사각형 슬라이스 파티셔닝 정보, 코딩된 픽처의 서브-픽처 파티셔닝 정보 및 코딩된 픽처의 서브-픽처 적합성 윈도우 오프셋들 중 임의의 하나 또는 임의의 조합을 포함할 수 있다.
도 9는 실시예들을 구현하기에 적합한 컴퓨터 시스템(900)의 도면이다.
컴퓨터 소프트웨어는, 컴퓨터 중앙 처리 유닛(CPU)들, 그래픽 처리 유닛(GPU)들 등에 의해, 직접적으로, 또는 해석, 마이크로-코드 실행 등을 통해 실행될 수 있는 명령어들을 포함하는 코드를 생성하기 위해 어셈블리, 컴파일, 링킹, 또는 유사한 메커니즘들을 겪을 수 있는 임의의 적합한 머신 코드 또는 컴퓨터 언어를 이용하여 코딩될 수 있다.
명령어들은, 예를 들어, 개인용 컴퓨터, 태블릿 컴퓨터, 서버, 스마트폰, 게이밍 디바이스, 사물 인터넷 디바이스 등을 포함하여, 다양한 타입의 컴퓨터들 또는 그것의 컴포넌트들상에서 실행될 수 있다.
컴퓨터 시스템(900)에 대한 도 9에 도시된 컴포넌트들은 사실상 예시적인 것이고, 실시예들을 구현하는 컴퓨터 소프트웨어의 사용 또는 기능성의 범위에 대한 임의의 제한을 시사하도록 의도되지 않는다. 컴포넌트들의 구성이 컴퓨터 시스템(900)의 예시적인 실시예에서 예시된 컴포넌트들 중 임의의 하나 또는 이들의 조합과 관련된 임의의 종속성 또는 요건을 갖는 것으로 해석해서도 안 된다.
컴퓨터 시스템(900)은 특정 휴먼 인터페이스 입력 디바이스들을 포함할 수 있다. 그러한 휴먼 인터페이스 입력 디바이스는, 예를 들어, 촉각 입력(예컨대: 키스트로크, 스와이프, 데이터 글러브 모션), 오디오 입력(예컨대: 음성, 손뼉), 시각적 입력(예컨대, 제스처), 후각적 입력(묘사되지 않음)을 통한 하나 이상의 인간 사용자에 의한 입력에 응답할 수 있다. 휴먼 인터페이스 디바이스들은 또한 오디오(예컨대: 음성, 음악, 주변 사운드), 이미지들(예컨대: 스캐닝된 이미지들, 스틸 이미지 카메라로부터 획득된 사진 이미지들), 비디오(예컨대 2차원 비디오, 입체적 비디오를 포함하는 3차원 비디오)와 같은, 인간에 의한 의식적인 입력과 반드시 직접적으로 관련되는 것은 아닌 특정 미디어를 캡처하기 위해 사용될 수 있다.
입력 휴먼 인터페이스 디바이스들은: 키보드(901), 마우스(902), 트랙패드(903), 터치 스크린(910), 데이터-글러브, 조이스틱(905), 마이크로폰(906), 스캐너(907), 카메라(908) 중 하나 이상(각각의 하나만이 묘사됨)을 포함할 수 있다.
컴퓨터 시스템(900)은 특정 휴먼 인터페이스 출력 디바이스들을 또한 포함할 수 있다. 그러한 휴먼 인터페이스 출력 디바이스들은, 예를 들어, 촉각 출력, 사운드, 광, 및 냄새/맛을 통해 하나 이상의 인간 사용자의 감각들을 자극하고 있을 수 있다. 그러한 휴먼 인터페이스 출력 디바이스들은 촉각 출력 디바이스들(예를 들어, 터치-스크린(910), 데이터-글러브, 또는 조이스틱(905)에 의한 촉각 피드백이지만, 입력 디바이스들로서 역할하지 않는 촉각 피드백 디바이스들도 있을 수 있음), 오디오 출력 디바이스들(예컨대: 스피커들(909), 헤드폰들(묘사되지 않음)), 시각적 출력 디바이스들(예컨대 음극선관(CRT) 스크린들, 액정 디스플레이(LCD) 스크린들, 플라즈마 스크린들, 유기 발광 다이오드(OLED) 스크린들을 포함하는 스크린들(910) - 각각은 터치-스크린 입력 능력이 있거나 없고, 각각은 촉각 피드백 능력이 있거나 없고, 이들 중 일부는 스테레오그래픽 출력과 같은 수단을 통해 2차원 시각적 출력 또는 3개보다 많은 차원의 출력을 출력할 수 있음 -; 가상 현실 안경(묘사되지 않음), 홀로그래픽 디스플레이들 및 연기 탱크들(묘사되지 않음)), 및 프린터들(묘사되지 않음)을 포함할 수 있다. 그래픽 어댑터(950)는 이미지들을 생성하여 터치 스크린(910)에 출력한다.
컴퓨터 시스템(900)은 인간 액세스 가능한 저장 디바이스들 및 그것들과 연관된 매체들, 예컨대 CD/DVD 등의 매체(921)를 갖는 CD/DVD ROM/RW(920)를 포함하는 광학 매체, 썸-드라이브(922), 이동식 하드 드라이브 또는 솔리드 스테이트 드라이브(923), 테이프 및 플로피 디스크(묘사되지 않음)와 같은 레거시 자기 매체, 보안 동글(묘사되지 않음)과 같은 특수화된 ROM/ASIC/PLD 기반 디바이스들 등을 또한 포함할 수 있다.
본 기술분야의 통상의 기술자들은 또한, 현재 개시된 주제와 관련하여 사용되는 용어 "컴퓨터 판독가능 매체"가 송신 매체, 반송파들, 또는 다른 일시적 신호들을 포함하지 않는다는 것을 이해해야 한다.
컴퓨터 시스템(900)은 하나 이상의 통신 네트워크(955)에 대한 인터페이스(들)를 또한 포함할 수 있다. 네트워크들(955)은 예를 들어 무선, 유선, 광학적일 수 있다. 네트워크들(955)은 추가로 로컬, 광역, 대도시, 차량 및 산업, 실시간, 지연-허용(delay-tolerant) 등일 수 있다. 네트워크들(955)의 예들은 로컬 영역 네트워크들, 예컨대 이더넷, 무선 LAN들, 글로벌 이동 통신 시스템(GSM), 3세대(3G), 4세대(4G), 5세대(5G), 롱-텀 에볼루션(LTE) 등을 포함하는 셀룰러 네트워크들, 케이블 TV, 위성 TV 및 지상파 브로드캐스트 TV를 포함하는 TV 유선 또는 무선 광역 디지털 네트워크들, CANBus를 포함하는 차량 및 산업 등을 포함한다. 특정 네트워크들(955)은 흔히 특정 범용 데이터 포트들 또는 주변 버스들((949))(예컨대, 예를 들어, 컴퓨터 시스템(900)의 범용 직렬 버스(USB) 포트들)에 부착된 외부 네트워크 인터페이스 어댑터들을 요구한다; 다른 것들은 흔히 아래에 설명되는 바와 같은 시스템 버스로의 부착에 의해 컴퓨터 시스템(900)의 코어에 통합된다(예를 들어, PC 컴퓨터 시스템으로의 이더넷 인터페이스는 또는 스마트폰 컴퓨터 시스템으로의 셀룰러 네트워크 인터페이스(954)). 이들 네트워크들(955) 중 임의의 것을 사용하여, 컴퓨터 시스템(900)은 다른 엔티티들과 통신할 수 있다. 그러한 통신은 단방향성 수신 전용(예를 들어, 브로드캐스트 TV), 단방향성 송신 전용(예를 들어, CANbus 대 특정 CANbus 디바이스들), 또는 예를 들어 로컬 또는 광역 디지털 네트워크들을 사용하는 다른 컴퓨터 시스템들과의 양방향성일 수 있다. 위에서 설명된 바와 같은 해당 네트워크들(955) 및 네트워크 인터페이스들(954) 각각에 대해 특정 프로토콜들 및 프로토콜 스택들이 사용될 수 있다.
전술한 휴먼 인터페이스 디바이스들, 인간-액세스 가능한 저장 디바이스들, 및 네트워크 인터페이스들(954)은 컴퓨터 시스템(900)의 코어(940)에 부착될 수 있다.
코어(940)는 하나 이상의 중앙 처리 유닛(CPU)(941), 그래픽 처리 유닛(GPU)(942), 필드 프로그래머블 게이트 영역(FPGA)(943)의 형식으로 특수화된 프로그래머블 처리 유닛들, 특정 태스크들에 대한 하드웨어 가속기들(944) 등을 포함할 수 있다. 이들 디바이스는, 판독 전용 메모리(ROM)(945), 랜덤 액세스 메모리(RAM)(946), 내부 비-사용자 액세스 가능 하드 드라이브들, 솔리드-스테이트 드라이브들(SSD들) 등과 같은 내부 대용량 저장소(947)와 함께, 시스템 버스(948)를 통해 접속될 수 있다. 일부 컴퓨터 시스템들에서, 시스템 버스(948)는 추가적인 CPU들, GPU들 등에 의한 확장을 가능하게 하기 위해 하나 이상의 물리적 플러그의 형식으로 액세스 가능할 수 있다. 주변 디바이스들은 코어의 시스템 버스(948)에 직접적으로, 또는 주변 버스(949)를 통해 부착될 수 있다. 주변 버스를 위한 아키텍처들은 PCI(peripheral component interconnect), USB 등을 포함한다.
CPU들(941), GPU들(942), FPGA들(943), 및 가속기들(944)은, 조합하여, 전술한 컴퓨터 코드를 구성할 수 있는 특정 명령어들을 실행할 수 있다. 해당 컴퓨터 코드는 ROM(945) 또는 RAM(946)에 저장될 수 있다. 과도적인 데이터가 또한 RAM(946)에 저장될 수 있는 반면, 영구 데이터는, 예를 들어, 내부 대용량 저장소(947)에 저장될 수 있다. 메모리 디바이스들 중 임의의 것에 대한 고속 저장 및 검색은, 하나 이상의 CPU(941), GPU(942), 대용량 저장소(947), ROM(945), RAM(946) 등과 밀접하게 연관될 수 있는, 캐시 메모리의 사용을 통해 가능하게 될 수 있다.
컴퓨터 판독가능 매체는 다양한 컴퓨터 구현 동작들을 수행하기 위한 컴퓨터 코드를 그 위에 가질 수 있다. 매체 및 컴퓨터 코드는 실시예들의 목적을 위해 특별히 설계되고 구성된 것들일 수 있거나, 또는 그것들은 컴퓨터 소프트웨어 기술분야의 기술자들에게 잘 알려져 있고 이용가능한 종류의 것일 수 있다.
제한이 아니라 예로서, 아키텍처를 갖는 컴퓨터 시스템(900), 및 구체적으로 코어(940)는 프로세서(들)(CPU들, GPU들, FPGA, 가속기들 등을 포함함)가 하나 이상의 유형의(tangible) 컴퓨터 판독가능 매체에 구현된 소프트웨어를 실행하는 결과로서 기능성을 제공할 수 있다. 그러한 컴퓨터 판독가능 매체는 위에 소개된 바와 같은 사용자-액세스 가능한 대용량 저장소뿐만 아니라, 코어-내부 대용량 저장소(947) 또는 ROM(945)과 같은 비일시적 본질의 것인 코어(940)의 특정 저장소와 연관된 매체일 수 있다. 다양한 실시예들을 구현하는 소프트웨어가 그러한 디바이스들에 저장되고 코어(940)에 의해 실행될 수 있다. 컴퓨터 판독가능 매체는 특정 필요에 따라 하나 이상의 메모리 디바이스 또는 칩을 포함할 수 있다. 소프트웨어는 코어(940) 및 구체적으로 그 내부의 프로세서들(CPU, GPU, FPGA 등을 포함함)로 하여금, RAM(946)에 저장된 데이터 구조들을 정의하는 것 및 소프트웨어에 의해 정의된 프로세스들에 따라 그러한 데이터 구조들을 수정하는 것을 포함하여, 본 명세서에 설명된 특정 프로세스들 또는 특정 프로세스들의 특정 부분들을 실행하게 야기할 수 있다. 추가로 또는 대안으로서, 컴퓨터 시스템은, 본 명세서에 설명된 특정 프로세스들 또는 특정 프로세스들의 특정 부분들을 실행하기 위해 소프트웨어 대신에 또는 소프트웨어와 함께 동작할 수 있는, 회로(예를 들어: 가속기(944))에 하드와이어링되거나 다른 방식으로 구현된 로직의 결과로서 기능성을 제공할 수 있다. 소프트웨어에 대한 참조는, 적절한 경우, 로직을 포함할 수 있고, 그 반대도 가능하다. 컴퓨터 판독가능 매체에 대한 참조는, 적절한 경우, 실행을 위한 소프트웨어를 저장하는 회로(예컨대 집적 회로(IC)), 또는 실행을 위한 로직을 구현하는 회로, 또는 둘 다를 포함할 수 있다. 실시예들은 하드웨어 및 소프트웨어의 임의의 적합한 조합을 포함한다.
본 개시내용이 여러 예시적인 실시예들을 설명하였지만, 본 개시내용의 범위 내에 속하는 변경들, 치환들, 및 다양한 대체 균등물들이 존재한다. 따라서, 본 기술분야의 통상의 기술자들은, 비록 본 명세서에 명시적으로 도시되거나 설명되지는 않았지만, 본 개시내용의 원리들을 구현하고 따라서 그것의 사상 및 범위 내에 있는, 다수의 시스템들 및 방법들을 고안할 수 있을 것이라는 점이 인정될 것이다.
Claims (20)
- 비디오 비트스트림에서 픽처 크기 및 파티셔닝 정보를 효율적으로 시그널링하는 방법으로서,
상기 방법은 적어도 하나의 프로세서에 의해 수행되고, 상기 방법은:
코딩된 픽처가 참조하는 SPS(sequence parameter set)로부터, 상기 코딩된 픽처의 픽처 크기 및 파티셔닝 정보가 상기 SPS에 포함되는지를 나타내는 플래그를 획득하는 단계;
상기 획득된 플래그가 상기 픽처 크기 및 파티셔닝 정보가 상기 SPS에 포함되는 것을 나타내는지를 결정하는 단계;
상기 플래그가 상기 픽처 크기 및 파티셔닝 정보가 상기 SPS에 포함되는 것을 나타내는 것으로 결정된 것에 기초하여, 상기 SPS로부터, 상기 픽처 크기 및 파티셔닝 정보를 획득하는 단계; 및
상기 플래그가 상기 픽처 크기 및 파티셔닝 정보가 상기 SPS에 포함되지 않는 것을 나타내는 것으로 결정된 것에 기초하여, VPS(video parameter set)로부터, 상기 VPS에 포함되는 상기 픽처 크기 및 파티셔닝 정보를 획득하는 단계를 포함하는 방법. - 제1항에 있어서,
상기 SPS로부터, 상기 SPS에 포함되는 픽처 크기 및 파티셔닝 정보의 수를 획득하는 단계; 및
인덱스가 상기 SPS에 포함되는 상기 픽처 크기 및 파티셔닝 정보의 획득된 수 이하인지를 결정하는 단계를 추가로 포함하는 방법. - 제2항에 있어서,
상기 인덱스가 상기 SPS에 포함된 상기 픽처 크기 및 파티셔닝 정보의 수 이하라고 결정된 것에 기초하여, 상기 인덱스를 증분하는 단계;
상기 SPS로부터, 부가 픽처 크기 및 파티셔닝 정보가 상기 SPS에 포함되는지를 나타내는 또 다른 플래그를 획득하는 단계 - 상기 다른 플래그는 상기 증분된 인덱스에 대응함 -;
상기 획득된 다른 플래그가 상기 부가 픽처 크기 및 파티셔닝 정보가 상기 SPS에 포함되는 것을 나타내는지를 결정하는 단계;
상기 다른 플래그가 상기 부가 픽처 크기 및 파티셔닝 정보가 상기 SPS에 포함되는 것을 나타내는 것으로 결정된 것에 기초하여, 상기 SPS로부터, 상기 부가 픽처 크기 및 파티셔닝 정보를 획득하는 단계; 및
상기 다른 플래그가 상기 부가 픽처 크기 및 파티셔닝 정보가 상기 SPS에 포함되지 않은 것을 나타내는 것으로 결정된 것에 기초하여, 상기 VPS로부터, 상기 VPS에 포함된 상기 부가 픽처 크기 및 파티셔닝 정보를 획득하는 단계를 추가로 포함하는 방법. - 제1항에 있어서,
상기 코딩된 픽처가 참조하는 PPS(picture parameter set)로부터, 상기 픽처 크기 및 파티셔닝 정보가 상기 SPS에 포함되는 것을 나타내는 인덱스를 획득하는 단계; 및
상기 획득된 인덱스에 기초하여, 상기 SPS로부터, 상기 픽처 크기 및 파티셔닝 정보를 획득하는 단계를 추가로 포함하는 방법. - 제1항에 있어서,
상기 코딩된 픽처가 참조하는 PPS(picture parameter set)로부터, 상기 픽처 크기 및 파티셔닝 정보가 상기 PPS에서 업데이트되는지를 나타내는 또 다른 플래그를 획득하는 단계;
상기 획득된 다른 플래그가 상기 픽처 크기 및 파티셔닝 정보가 상기 PPS에서 업데이트되는 것을 나타내는지를 결정하는 단계; 및
상기 획득된 다른 플래그가 상기 픽처 크기 및 파티셔닝 정보가 상기 PPS에서 업데이트되는 것을 나타내는 것으로 결정된 것에 기초하여, 상기 PPS로부터, 상기 업데이트된 픽처 크기 및 파티셔닝 정보를 획득하는 단계를 추가로 포함하는 방법. - 제5항에 있어서,
상기 업데이트된 픽처 크기 및 파티셔닝 정보는 업데이트되는 상기 코딩된 픽처의 적합성 윈도우 오프셋들, 상기 코딩된 픽처의 타일 브릭 파티셔닝 정보, 상기 코딩된 픽처의 직사각형 슬라이스 파티셔닝 정보, 상기 코딩된 픽처의 서브-픽처 파티셔닝 정보 및 상기 코딩된 픽처의 서브-픽처 적합성 윈도우 오프셋들 중 임의의 하나 또는 임의의 조합을 포함하는 방법. - 제1항에 있어서,
상기 픽처 크기 및 파티셔닝 정보는 상기 코딩된 픽처의 적합성 윈도우 오프셋들, 상기 코딩된 픽처의 타일 브릭 파티셔닝 정보, 상기 코딩된 픽처의 직사각형 슬라이스 파티셔닝 정보, 상기 코딩된 픽처의 서브-픽처 파티셔닝 정보 및 상기 코딩된 픽처의 서브-픽처 적합성 윈도우 오프셋들 중 임의의 하나 또는 임의의 조합을 포함하는 방법. - 비디오 비트스트림에서 픽처 크기 및 파티셔닝 정보를 효율적으로 시그널링하기 위한 장치로서:
컴퓨터 프로그램 코드를 저장하도록 구성된 적어도 하나의 메모리; 및
상기 적어도 하나의 메모리에 액세스하고 상기 컴퓨터 프로그램 코드에 따라 동작하도록 구성된 적어도 하나의 프로세서를 포함하고, 상기 컴퓨터 프로그램 코드는:
상기 적어도 하나의 프로세서로 하여금, 코딩된 픽처가 참조하는 SPS(sequence parameter set)로부터, 상기 코딩된 픽처의 픽처 크기 및 파티셔닝 정보가 상기 SPS에 포함되는지를 나타내는 플래그를 획득하게 야기하도록 구성된 제1 획득 코드;
상기 적어도 하나의 프로세서로 하여금 상기 획득된 플래그가 상기 픽처 크기 및 파티셔닝 정보가 상기 SPS에 포함되는 것을 나타내는지를 결정하게 야기하도록 구성된 제1 결정 코드;
상기 적어도 하나의 프로세서로 하여금, 상기 플래그가 상기 픽처 크기 및 파티셔닝 정보가 상기 SPS에 포함되는 것을 나타내는 것으로 결정된 것에 기초하여, 상기 SPS로부터, 상기 픽처 크기 및 파티셔닝 정보를 획득하게 야기하도록 구성된 제2 획득 코드; 및
상기 적어도 하나의 프로세서로 하여금, 상기 플래그가 상기 픽처 크기 및 파티셔닝 정보가 상기 SPS에 포함되지 않는 것을 나타내는 것으로 결정된 것에 기초하여, VPS(video parameter set)로부터, 상기 VPS에 포함되는 상기 픽처 크기 및 파티셔닝 정보를 획득하게 야기하도록 구성된 제3 획득 코드를 포함하는 장치. - 제8항에 있어서,
상기 적어도 하나의 프로세서로 하여금, 상기 SPS로부터, 상기 SPS에 포함되는 픽처 크기 및 파티셔닝 정보의 수를 획득하게 야기하도록 구성된 제4 획득 코드; 및
상기 적어도 하나의 프로세서로 하여금 인덱스가 상기 SPS에 포함되는 상기 픽처 크기 및 파티셔닝 정보의 획득된 수 이하인지를 결정하게 야기하도록 구성된 제2 결정 코드를 추가로 포함하는 장치. - 제9항에 있어서,
상기 적어도 하나의 프로세서로 하여금, 상기 인덱스가 상기 SPS에 포함되는 상기 픽처 크기 및 파티셔닝 정보의 수 이하인 것으로 결정된 것에 기초하여, 상기 인덱스를 증분하게 야기하도록 구성된 증분 코드를 추가로 포함하고,
상기 제1 획득 코드는 상기 적어도 하나의 프로세서로 하여금, 상기 SPS로부터, 부가 픽처 크기 및 파티셔닝 정보가 상기 SPS에 포함되는지를 나타내는 또 다른 플래그를 획득하게 야기하도록 추가로 구성되고 - 상기 다른 플래그는 상기 증분된 인덱스에 대응함 -,
상기 제1 결정 코드는 상기 적어도 하나의 프로세서로 하여금, 상기 획득된 다른 플래그가 상기 부가 픽처 크기 및 파티셔닝 정보가 상기 SPS에 포함되는 것을 나타내는지를 결정하게 야기하도록 추가로 구성되고,
상기 제2 획득 코드는 상기 적어도 하나의 프로세서로 하여금, 상기 다른 플래그가 상기 부가 픽처 크기 및 파티셔닝 정보가 상기 SPS에 포함되는 것을 나타내는 것으로 결정된 것에 기초하여, 상기 SPS로부터 상기 부가 픽처 크기 및 파티셔닝 정보를 획득하게 야기하도록 추가로 구성되고, 및
상기 제3 획득 코드는 상기 적어도 하나의 프로세서로 하여금, 상기 다른 플래그가 상기 부가 픽처 크기 및 파티셔닝 정보가 상기 SPS에 포함되지 않은 것을 나타내는 것으로 결정된 것에 기초하여, 상기 VPS로부터 상기 VPS에 포함되는 상기 부가 픽처 크기 및 파티셔닝 정보를 획득하게 야기하도록 추가로 구성되는 장치. - 제8항에 있어서,
상기 적어도 하나의 프로세서로 하여금, 상기 코딩된 픽처가 참조하는 PPS(picture parameter set)로부터, 상기 픽처 크기 및 파티셔닝 정보가 상기 SPS에 포함되는 것을 나타내는 인덱스를 획득하게 야기하도록 구성된 제4 획득 코드; 및
상기 적어도 하나의 프로세서로 하여금, 상기 획득된 인덱스에 기초하여, 상기 SPS로부터, 상기 픽처 크기 및 파티셔닝 정보를 획득하게 야기하도록 구성된 제5 획득 코드를 추가로 포함하는 장치. - 제8항에 있어서,
상기 적어도 하나의 프로세서로 하여금, 상기 코딩된 픽처가 참조하는 PPS(picture parameter set)로부터, 상기 픽처 크기 및 파티셔닝 정보가 상기 PPS에서 업데이트되는지를 나타내는 또 다른 플래그를 획득하게 야기하도록 구성된 제4 획득 코드;
상기 적어도 하나의 프로세서로 하여금, 상기 획득된 다른 플래그가 상기 픽처 크기 및 파티셔닝 정보가 상기 PPS에서 업데이트되는 것을 나타내는지를 결정하게 야기하도록 구성된 제2 결정 코드; 및
상기 적어도 하나의 프로세서로 하여금, 상기 획득된 다른 플래그가 상기 픽처 크기 및 파티셔닝 정보가 상기 PPS에서 업데이트되는 것을 나타내는 것으로 결정된 것에 기초하여, 상기 PPS로부터 상기 업데이트된 픽처 크기 및 파티셔닝 정보를 획득하게 야기하도록 구성된 제5 획득 코드를 추가로 포함하는 장치. - 제12항에 있어서,
상기 업데이트된 픽처 크기 및 파티셔닝 정보는 업데이트되는 상기 코딩된 픽처의 적합성 윈도우 오프셋들, 상기 코딩된 픽처의 타일 브릭 파티셔닝 정보, 상기 코딩된 픽처의 직사각형 슬라이스 파티셔닝 정보, 상기 코딩된 픽처의 서브-픽처 파티셔닝 정보 및 상기 코딩된 픽처의 서브-픽처 적합성 윈도우 오프셋들 중 임의의 하나 또는 임의의 조합을 포함하는 장치. - 제8항에 있어서,
상기 픽처 크기 및 파티셔닝 정보는 상기 코딩된 픽처의 적합성 윈도우 오프셋들, 상기 코딩된 픽처의 타일 브릭 파티셔닝 정보, 상기 코딩된 픽처의 직사각형 슬라이스 파티셔닝 정보, 상기 코딩된 픽처의 서브-픽처 파티셔닝 정보 및 상기 코딩된 픽처의 서브-픽처 적합성 윈도우 오프셋들 중 임의의 하나 또는 임의의 조합을 포함하는 장치. - 명령어들을 저장하는 비일시적 컴퓨터 판독가능 저장 매체로서, 상기 명령어들은 적어도 하나의 프로세서로 하여금:
코딩된 픽처가 참조하는 SPS(sequence parameter set)로부터, 상기 코딩된 픽처의 픽처 크기 및 파티셔닝 정보가 상기 SPS에 포함되는지를 나타내는 플래그를 획득하고;
상기 획득된 플래그가 상기 픽처 크기 및 파티셔닝 정보가 상기 SPS에 포함되는 것을 나타내는지를 결정하고;
상기 플래그가 상기 픽처 크기 및 파티셔닝 정보가 상기 SPS에 포함되는 것을 나타내는 것으로 결정된 것에 기초하여, 상기 SPS로부터, 상기 픽처 크기 및 파티셔닝 정보를 획득하고; 및
상기 플래그가 상기 픽처 크기 및 파티셔닝 정보가 상기 SPS에 포함되지 않은 것을 나타내는 것으로 결정된 것에 기초하여, VPS(video parameter set)로부터, 상기 VPS에 포함되는 상기 픽처 크기 및 파티셔닝 정보를 획득하도록 야기하는 비일시적 컴퓨터 판독가능 저장 매체. - 제15항에 있어서,
상기 명령어들은 상기 적어도 하나의 프로세서로 하여금:
상기 SPS로부터, 상기 SPS에 포함되는 픽처 크기 및 파티셔닝 정보의 수를 획득하고; 및
인덱스가 상기 SPS에 포함되는 상기 픽처 크기 및 파티셔닝 정보의 획득된 수 이하인지를 결정하도록 추가로 야기하는 비일시적 컴퓨터 판독가능 저장 매체. - 제16항에 있어서,
상기 명령어들은 상기 적어도 하나의 프로세서로 하여금:
상기 인덱스가 상기 SPS에 포함되는 상기 픽처 크기 및 파티셔닝 정보의 수 이하라고 결정된 것에 기초하여, 상기 인덱스를 증분하고;
상기 SPS로부터, 부가 픽처 크기 및 파티셔닝 정보가 상기 SPS에 포함되는지를 나타내는 또 다른 플래그를 획득하고 - 상기 다른 플래그는 상기 증분된 인덱스에 대응함 -;
상기 획득된 다른 플래그가 상기 부가 픽처 크기 및 파티셔닝 정보가 상기 SPS에 포함되는 것을 나타내는지를 결정하고;
상기 다른 플래그가 상기 부가 픽처 크기 및 파티셔닝 정보가 상기 SPS에 포함되는 것을 나타내는 것으로 결정된 것에 기초하여, 상기 SPS로부터, 상기 부가 픽처 크기 및 파티셔닝 정보를 획득하고; 및
상기 다른 플래그가 상기 부가 픽처 크기 및 파티셔닝 정보가 상기 SPS에 포함되지 않은 것을 나타내는 것으로 결정된 것에 기초하여, 상기 VPS로부터, 상기 VPS에 포함된 상기 부가 픽처 크기 및 파티셔닝 정보를 획득하도록 추가로 야기하는 비일시적 컴퓨터 판독가능 저장 매체. - 제15항에 있어서,
상기 명령어들은 상기 적어도 하나의 프로세서로 하여금:
상기 코딩된 픽처가 참조하는 PPS(picture parameter set)로부터, 상기 픽처 크기 및 파티셔닝 정보가 상기 SPS에 포함되는 것을 나타내는 인덱스를 획득하고; 및
상기 획득된 인덱스에 기초하여, 상기 SPS로부터, 상기 픽처 크기 및 파티셔닝 정보를 획득하도록 추가로 야기하는 비일시적 컴퓨터 판독가능 저장 매체. - 제15항에 있어서,
상기 명령어들은 상기 적어도 하나의 프로세서로 하여금:
상기 코딩된 픽처가 참조하는 PPS(picture parameter set)로부터, 상기 픽처 크기 및 파티셔닝 정보가 상기 PPS에서 업데이트되는지를 나타내는 또 다른 플래그를 획득하고;
상기 획득된 다른 플래그가 상기 픽처 크기 및 파티셔닝 정보가 상기 PPS에서 업데이트되는 것을 나타내는지를 결정하고; 및
상기 획득된 다른 플래그가 상기 픽처 크기 및 파티셔닝 정보가 상기 PPS에서 업데이트되는 것을 나타내는 것으로 결정된 것에 기초하여, 상기 PPS로부터, 상기 업데이트된 픽처 크기 및 파티셔닝 정보를 획득하도록 추가로 야기하는 비일시적 컴퓨터 판독가능 저장 매체. - 제15항에 있어서,
상기 픽처 크기 및 파티셔닝 정보는 상기 코딩된 픽처의 적합성 윈도우 오프셋들, 상기 코딩된 픽처의 타일 브릭 파티셔닝 정보, 상기 코딩된 픽처의 직사각형 슬라이스 파티셔닝 정보, 상기 코딩된 픽처의 서브-픽처 파티셔닝 정보 및 상기 코딩된 픽처의 서브-픽처 적합성 윈도우 오프셋들 중 임의의 하나 또는 임의의 조합을 포함하는 비일시적 컴퓨터 판독가능 저장 매체.
Applications Claiming Priority (5)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US201962907344P | 2019-09-27 | 2019-09-27 | |
US62/907,344 | 2019-09-27 | ||
US17/026,967 US11178418B2 (en) | 2019-09-27 | 2020-09-21 | Method and apparatus for efficient signaling of picture size and partitioning information in video bitstream |
US17/026,967 | 2020-09-21 | ||
PCT/US2020/052198 WO2021061758A1 (en) | 2019-09-27 | 2020-09-23 | Method and apparatus for efficient signaling of picture size and partitioning information in video bitstream |
Publications (1)
Publication Number | Publication Date |
---|---|
KR20210126740A true KR20210126740A (ko) | 2021-10-20 |
Family
ID=75162653
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020217030041A KR20210126740A (ko) | 2019-09-27 | 2020-09-23 | 비디오 비트스트림에서의 픽처 크기 및 파티셔닝 정보의 효율적인 시그널링을 위한 방법 및 장치 |
Country Status (9)
Country | Link |
---|---|
US (3) | US11178418B2 (ko) |
EP (1) | EP4035374A4 (ko) |
JP (1) | JP7237410B2 (ko) |
KR (1) | KR20210126740A (ko) |
CN (1) | CN114073084B (ko) |
AU (1) | AU2020352996B2 (ko) |
CA (1) | CA3137046A1 (ko) |
SG (1) | SG11202111078PA (ko) |
WO (1) | WO2021061758A1 (ko) |
Families Citing this family (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US11178418B2 (en) * | 2019-09-27 | 2021-11-16 | Tencent America LLC | Method and apparatus for efficient signaling of picture size and partitioning information in video bitstream |
EP4124042A4 (en) * | 2020-03-19 | 2023-12-06 | Panasonic Intellectual Property Corporation of America | ENCODING DEVICE, DECODING DEVICE, IMAGE PROCESSING DEVICE, ENCODING METHOD, DECODING METHOD, IMAGE PROCESSING METHOD, BIT STREAM TRANSMISSION DEVICE, AND NON-TEMPORARY STORAGE MEDIUM |
Family Cites Families (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US9001883B2 (en) * | 2011-02-16 | 2015-04-07 | Mediatek Inc | Method and apparatus for slice common information sharing |
WO2014107098A1 (ko) * | 2013-01-07 | 2014-07-10 | 삼성전자 주식회사 | 영상을 부호화/복호화하기 위한 파라미터 세트 생성 방법 및 장치 |
US10616573B2 (en) * | 2013-01-07 | 2020-04-07 | Nokia Technologies Oy | Method and apparatus for video coding and decoding |
US9648326B2 (en) * | 2013-07-02 | 2017-05-09 | Qualcomm Incorporated | Optimizations on inter-layer prediction signalling for multi-layer video coding |
WO2015052943A1 (en) | 2013-10-13 | 2015-04-16 | Sharp Kabushiki Kaisha | Signaling parameters in vps extension and dpb operation |
SG11201706531UA (en) * | 2015-02-16 | 2017-09-28 | Hfi Innovation Inc | Method and apparatus for palette predictor initialization for palette coding in video and image compression |
WO2016203881A1 (ja) * | 2015-06-18 | 2016-12-22 | シャープ株式会社 | 算術復号装置及び算術符号化装置 |
WO2020242229A1 (ko) * | 2019-05-28 | 2020-12-03 | 삼성전자주식회사 | 작은 크기의 인트라 블록을 방지하기 위한 비디오 부호화 방법 및 장치, 비디오 복호화 방법 및 장치 |
US11178418B2 (en) * | 2019-09-27 | 2021-11-16 | Tencent America LLC | Method and apparatus for efficient signaling of picture size and partitioning information in video bitstream |
-
2020
- 2020-09-21 US US17/026,967 patent/US11178418B2/en active Active
- 2020-09-23 EP EP20868741.8A patent/EP4035374A4/en active Pending
- 2020-09-23 CA CA3137046A patent/CA3137046A1/en active Pending
- 2020-09-23 AU AU2020352996A patent/AU2020352996B2/en active Active
- 2020-09-23 JP JP2021553106A patent/JP7237410B2/ja active Active
- 2020-09-23 KR KR1020217030041A patent/KR20210126740A/ko active Search and Examination
- 2020-09-23 WO PCT/US2020/052198 patent/WO2021061758A1/en active Application Filing
- 2020-09-23 CN CN202080042045.9A patent/CN114073084B/zh active Active
- 2020-09-23 SG SG11202111078PA patent/SG11202111078PA/en unknown
-
2021
- 2021-09-17 US US17/478,442 patent/US11722687B2/en active Active
-
2023
- 2023-05-26 US US18/324,573 patent/US20230300361A1/en active Pending
Also Published As
Publication number | Publication date |
---|---|
JP2022524106A (ja) | 2022-04-27 |
US11178418B2 (en) | 2021-11-16 |
WO2021061758A1 (en) | 2021-04-01 |
AU2020352996A1 (en) | 2021-10-14 |
JP7237410B2 (ja) | 2023-03-13 |
CN114073084A (zh) | 2022-02-18 |
SG11202111078PA (en) | 2021-11-29 |
US20230300361A1 (en) | 2023-09-21 |
CN114073084B (zh) | 2024-06-11 |
US20220007044A1 (en) | 2022-01-06 |
CA3137046A1 (en) | 2021-04-01 |
US11722687B2 (en) | 2023-08-08 |
EP4035374A1 (en) | 2022-08-03 |
AU2020352996B2 (en) | 2023-02-23 |
EP4035374A4 (en) | 2023-07-12 |
US20210099725A1 (en) | 2021-04-01 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR102659967B1 (ko) | 비디오 시퀀스의 인코딩을 위한 방법 및 장치 | |
KR20200132993A (ko) | 멀티-라인 인트라 예측을 위한 방법 및 장치 | |
KR102637503B1 (ko) | 비디오 시퀀스의 디코딩 또는 인코딩을 위한 인트라-인터 예측 모드를 제어하기 위한 방법 및 장치 | |
US11765373B2 (en) | Method for layerwise random access in a coded video stream | |
US12003747B2 (en) | Method for output layer set signaling in scalable video stream | |
US20220303327A1 (en) | Unification of rice parameter lookup table | |
US20230300361A1 (en) | Efficient signaling of picture size and partitioning information | |
KR20210036408A (ko) | 비디오 코딩을 위한 방법 및 장치 | |
US20200404040A1 (en) | Unification of rice parameter lookup table | |
KR102376833B1 (ko) | 8-비트 변환 코어를 이용한 1차 변환을 위한 방법 및 장치 | |
KR102544105B1 (ko) | 멀티-라인 인트라 예측을 위한 모드 리스트 생성 | |
KR102496419B1 (ko) | 비디오 코딩에서의 감소된 상위 라인 버퍼에 의한 인터 예측을 위한 방법 및 장치 | |
KR20210089756A (ko) | 개선된 최고 확률 모드 리스트 생성 스킴 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination |