KR102544105B1 - 멀티-라인 인트라 예측을 위한 모드 리스트 생성 - Google Patents

멀티-라인 인트라 예측을 위한 모드 리스트 생성 Download PDF

Info

Publication number
KR102544105B1
KR102544105B1 KR1020207031581A KR20207031581A KR102544105B1 KR 102544105 B1 KR102544105 B1 KR 102544105B1 KR 1020207031581 A KR1020207031581 A KR 1020207031581A KR 20207031581 A KR20207031581 A KR 20207031581A KR 102544105 B1 KR102544105 B1 KR 102544105B1
Authority
KR
South Korea
Prior art keywords
reference line
intra prediction
mode
intra
mpm list
Prior art date
Application number
KR1020207031581A
Other languages
English (en)
Other versions
KR20200138377A (ko
Inventor
량 자오
신 자오
샹 리
산 류
Original Assignee
텐센트 아메리카 엘엘씨
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 텐센트 아메리카 엘엘씨 filed Critical 텐센트 아메리카 엘엘씨
Priority to KR1020237019727A priority Critical patent/KR20230088855A/ko
Publication of KR20200138377A publication Critical patent/KR20200138377A/ko
Application granted granted Critical
Publication of KR102544105B1 publication Critical patent/KR102544105B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N19/00Methods or arrangements for coding, decoding, compressing or decompressing digital video signals
    • H04N19/10Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using adaptive coding
    • H04N19/102Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using adaptive coding characterised by the element, parameter or selection affected or controlled by the adaptive coding
    • H04N19/103Selection of coding mode or of prediction mode
    • H04N19/11Selection of coding mode or of prediction mode among a plurality of spatial predictive coding modes
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N19/00Methods or arrangements for coding, decoding, compressing or decompressing digital video signals
    • H04N19/10Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using adaptive coding
    • H04N19/102Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using adaptive coding characterised by the element, parameter or selection affected or controlled by the adaptive coding
    • H04N19/103Selection of coding mode or of prediction mode
    • H04N19/105Selection of the reference unit for prediction within a chosen coding or prediction mode, e.g. adaptive choice of position and number of pixels used for prediction
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N19/00Methods or arrangements for coding, decoding, compressing or decompressing digital video signals
    • H04N19/10Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using adaptive coding
    • H04N19/134Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using adaptive coding characterised by the element, parameter or criterion affecting or controlling the adaptive coding
    • H04N19/157Assigned coding mode, i.e. the coding mode being predefined or preselected to be further used for selection of another element or parameter
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N19/00Methods or arrangements for coding, decoding, compressing or decompressing digital video signals
    • H04N19/10Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using adaptive coding
    • H04N19/134Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using adaptive coding characterised by the element, parameter or criterion affecting or controlling the adaptive coding
    • H04N19/157Assigned coding mode, i.e. the coding mode being predefined or preselected to be further used for selection of another element or parameter
    • H04N19/159Prediction type, e.g. intra-frame, inter-frame or bidirectional frame prediction
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N19/00Methods or arrangements for coding, decoding, compressing or decompressing digital video signals
    • H04N19/10Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using adaptive coding
    • H04N19/169Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using adaptive coding characterised by the coding unit, i.e. the structural portion or semantic portion of the video signal being the object or the subject of the adaptive coding
    • H04N19/17Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using adaptive coding characterised by the coding unit, i.e. the structural portion or semantic portion of the video signal being the object or the subject of the adaptive coding the unit being an image region, e.g. an object
    • H04N19/176Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using adaptive coding characterised by the coding unit, i.e. the structural portion or semantic portion of the video signal being the object or the subject of the adaptive coding the unit being an image region, e.g. an object the region being a block, e.g. a macroblock
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N19/00Methods or arrangements for coding, decoding, compressing or decompressing digital video signals
    • H04N19/46Embedding additional information in the video signal during the compression process
    • H04N19/463Embedding additional information in the video signal during the compression process by compressing encoding parameters before transmission
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N19/00Methods or arrangements for coding, decoding, compressing or decompressing digital video signals
    • H04N19/50Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using predictive coding
    • H04N19/593Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using predictive coding involving spatial prediction techniques
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N19/00Methods or arrangements for coding, decoding, compressing or decompressing digital video signals
    • H04N19/70Methods or arrangements for coding, decoding, compressing or decompressing digital video signals characterised by syntax aspects related to video coding, e.g. related to compression standards

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Compression Or Coding Systems Of Tv Signals (AREA)

Abstract

인코딩된 비디오 비트스트림에서 현재 블록을 인코딩하기 위해 사용되는 인트라 예측 모드를 시그널링하는 방법은, 현재 블록의 제로 참조 라인에 대응하는 제1 최대 확률 모드(MPM) 리스트를 생성하는 단계- 제1 MPM 리스트는 제1 복수의 인트라 예측 모드를 포함함 -; 현재 블록의 하나 이상의 비-제로 참조 라인에 대응하는 제2 MPM 리스트를 생성하는 단계- 제2 MPM 리스트는 제2 복수의 인트라 예측 모드를 포함하고, 제2 복수의 인트라 예측 모드는 제1 복수의 인트라 예측 모드의 서브세트를 포함함 -; 현재 블록을 인코딩하기 위해 사용되는 참조 라인을 지시하는 참조 라인 인덱스를 시그널링하는 단계; 및 제1 MPM 리스트 및 제2 MPM 리스트 중에서 인트라 예측 모드를 지시하는 인트라 모드 인덱스를 시그널링하는 단계를 포함한다.

Description

멀티-라인 인트라 예측을 위한 모드 리스트 생성
관련 출원에 대한 상호 참조
본 출원은 35 U.S.C. § 119로부터, 미국 특허청(United States Patent & Trademark Office)에 2018년 10월 5일자로 출원된 미국 가출원 제62/742,252호 및 2019년 7월 15일자로 출원된 미국 출원 제16/511,626호에 대한 우선권을 주장하며, 이는 그 전체가 본 명세서에 참고로 포함된다.
분야
본 개시내용은 진보된 비디오 코딩 기법들에 관한 것이다. 보다 구체적으로, 본 개시내용은 멀티-라인 인트라 예측을 위한 모드 리스트 생성 스킴에 관한 것이다.
ITU-T VCEG(Q6/16) 및 ISO/IEC MPEG(JTC 1/SC 29/WG 11)은 2013년(버전 1) 2014년(버전 2) 2015년(버전 3) 및 2016년(버전 4)에 H.265/HEVC(High Efficiency Video Coding) 표준 [1]을 공개했다. 2015년에, 이러한 2개의 표준화 기구는 JVET(Joint Video Exploration Team)를 공동으로 형성하여, 2017년 10월에 HEVC를 넘어서 다음 비디오 코딩 표준을 개발할 가능성을 탐색하였고, 이들은 HEVC를 넘어서는 능력을 갖는 비디오 압축에 대한 조인트(Joint) 기술제안요청(Call for Proposal)(CfP)들을 발행했다. 2018년 2월 15일까지, 표준 다이내믹 레인지(SDR)에 대한 총 22개 CfP 응답, 높은 다이내믹 레인지(HDR)에 대한 12개 CfP 응답, 및 360개의 비디오 카테고리에 대한 12개 CfP 응답이 각각 제출되었다. 2018년 4월에, 모든 수신된 CfP 응답들은 122 MPEG/10번째 JVET 미팅에서 평가되었다. 이 미팅의 결과로서, JVET는 HEVC를 넘어서는 차세대 비디오 코딩의 표준화 프로세스를 공식적으로 론칭했다. 새로운 표준은 다목적 비디오 코딩(Versatile Video Coding)(VVC)으로 명명되었고, JVET는 조인트 비디오 전문가 팀(Joint Video Expert Team)로서 재명명되었다.
HEVC에서 사용되는 인트라 예측 모드들은 도 1에 도시된다. HEVC에서, 총 35개의 인트라 예측 모드가 있고, 그 중에서 모드 10은 수평 모드이고, 모드 26은 수직 모드이고, 모드 2, 모드 18 및 모드 34는 대각선 모드들이다. 인트라 예측 모드들은 3개의 최대 확률 모드(MPM) 및 32개의 나머지 모드에 의해 시그널링된다.
인트라 모드를 코딩하기 위해, 크기 3의 최대 확률 모드(MPM) 리스트가 이웃 블록들의 인트라 모드들에 기초하여 구축된다. 이 MPM 리스트는 MPM 리스트 또는 프라이머리 MPM 리스트라고 지칭될 것이다. 인트라 모드가 MPM 리스트로부터 나온 것이 아닌 경우, 인트라 모드가 선택된 모드들에 속하는지를 지시하기 위해 플래그가 시그널링된다.
HEVC에 대한 MPM 리스트 생성 프로세스의 예가 다음과 같이 도시된다:
Figure 112020116422237-pct00001
여기서, leftIntraDir은 좌측 블록에서의 모드를 지시하기 위해 사용되고, aboveIntraDir은 위의 블록에서의 모드를 지시하기 위해 사용된다. 좌측 또는 블록이 현재 이용가능하지 않은 경우, leftIntraDir 또는 aboveIntraDir은 DC_IDX로 될 것이다. 또한, 변수 "offset" 및 "mod"는 각각 29 및 32로 설정되는 상수 값들이다.
멀티-라인 인트라 예측은 인트라 예측을 위해 더 많은 참조 라인들을 사용하기 위해 제안되었고, 인코더는 어느 참조 라인이 인트라 예측자를 생성하기 위해 사용되는지를 결정하고 시그널링한다. 참조 라인 인덱스는 인트라 예측 모드들 전에 시그널링되고, 비제로 참조 라인 인덱스가 시그널링되는 경우에 평면/DC 모드들이 인트라 예측 모드들로부터 배제된다. 도 2에서, 4개의 참조 라인의 예가 도시되어 있으며, 각각의 참조 라인은 상부 좌측 참조 샘플과 함께, 6개의 세그먼트, 즉 세그먼트 A 내지 F로 구성된다. 또한, 세그먼트 A 및 F는 각각 세그먼트 B 및 E로부터 가장 가까운 샘플들로 패딩된다.
멀티-라인 인트라 예측의 경우, 비-제로 참조 라인들에 대한 이용가능한 모드들이 제로 참조 라인과 동일하면, 멀티-라인 인트라 예측의 인코딩 복잡도는 매우 높다. 따라서, 비-제로 참조 라인들에 대한 이용가능한 인트라 예측 모드 수는 감소되어야 한다.
일 실시예에서, 적어도 하나의 프로세서를 사용하여 인코딩된 비디오 비트스트림에서 현재 블록을 인코딩하기 위해 사용되는 인트라 예측 모드를 시그널링하는 방법이 제공되고, 이 방법은, 현재 블록의 제로 참조 라인에 대응하는 제1 최대 확률 모드(MPM) 리스트를 생성하는 단계- 제1 MPM 리스트는 제1 복수의 인트라 예측 모드를 포함함 -; 현재 블록의 하나 이상의 비-제로 참조 라인에 대응하는 제2 MPM 리스트를 생성하는 단계- 제2 MPM 리스트는 제2 복수의 인트라 예측 모드를 포함하고, 제2 복수의 인트라 예측 모드는 제1 복수의 인트라 예측 모드의 서브세트를 포함함 -; 제로 참조 라인 및 하나 이상의 비-제로 참조 라인 중에서 현재 블록을 인코딩하기 위해 사용되는 참조 라인을 지시하는 참조 라인 인덱스를 시그널링하는 단계; 및 인트라 예측 모드를 지시하는 인트라 모드 인덱스를 시그널링하는 단계- 참조 라인이 제로 참조 라인인 것을 지시하는 참조 라인 인덱스에 기초하여, 인트라 모드 인덱스는 제1 MPM 리스트 내의 인트라 예측 모드를 지시하고, 참조 라인이 하나 이상의 비-제로 참조 라인 중에서의 하나인 것을 지시하는 참조 라인 인덱스에 기초하여, 인트라 모드 인덱스는 제2 MPM 리스트 내의 인트라 예측 모드를 지시함 -를 포함한다.
일 실시예에서, 인코딩된 비디오 비트스트림에서 현재 블록을 인코딩하기 위해 사용되는 인트라 예측 모드를 시그널링하기 위한 디바이스가 제공되고, 이 디바이스는, 프로그램 코드를 저장하도록 구성된 적어도 하나의 메모리; 및 프로그램 코드를 판독하고 프로그램 코드에 의해 명령된 바와 같이 동작하도록 구성된 적어도 하나의 프로세서를 포함하고, 이 프로그램 코드는: 프로세서로 하여금 현재 블록의 제로 참조 라인에 대응하는 제1 최대 확률 모드(MPM) 리스트를 생성하게 하게 하도록 구성된 제1 생성 코드- 제1 MPM 리스트는 제1 복수의 인트라 예측 모드를 포함함 -; 프로세서로 하여금 현재 블록의 하나 이상의 비-제로 참조 라인에 대응하는 제2 MPM 리스트를 생성하게 하도록 구성된 제2 생성 코드- 제2 MPM 리스트는 제2 복수의 인트라 예측 모드를 포함하고, 제2 복수의 인트라 예측 모드는 제1 복수의 인트라 예측 모드의 서브세트를 포함함 -; 프로세서로 하여금 제로 참조 라인 및 하나 이상의 비-제로 참조 라인 중에서 현재 블록을 인코딩하기 위해 사용되는 참조 라인을 지시하는 참조 라인 인덱스를 시그널링하게 하도록 구성된 제1 시그널링 코드; 및 프로세서로 하여금 인트라 예측 모드를 지시하는 인트라 모드 인덱스를 시그널링하게 하도록 구성된 제2 시그널링 코드- 참고 라인이 제로 참조 라인임을 지시하는 참조 라인 인덱스에 기초하여, 인트라 모드 인덱스는 제1 MPM 리스트 내의 인트라 예측 모드를 지시하고, 참조 라인이 하나 이상의 비-제로 참조 라인 중에서의 하나인 것을 지시하는 참조 라인 인덱스에 기초하여, 인트라 모드 인덱스는 제2 MPM 리스트 내의 인트라 예측 모드를 지시함 -를 포함한다.
일 실시예에서, 명령어들을 저장하는 비일시적 컴퓨터 판독가능 매체가 제공되고, 이 명령어들은, 인코딩된 비디오 비트스트림에서 현재 블록을 인코딩하기 위해 사용되는 인트라 예측 모드를 시그널링하기 위한 디바이스의 하나 이상의 프로세서에 의해 실행될 때, 하나 이상의 프로세서로 하여금: 현재 블록의 제로 참조 라인에 대응하는 제1 최대 확률 모드(MPM) 리스트를 생성하게 하고- 제1 MPM 리스트는 제1 복수의 인트라 예측 모드를 포함함 -; 현재 블록의 하나 이상의 비-제로 참조 라인에 대응하는 제2 MPM 리스트를 생성하게 하고- 제2 MPM 리스트는 제2 복수의 인트라 예측 모드를 포함하고, 제2 복수의 인트라 예측 모드는 제1 복수의 인트라 예측 모드의 서브세트를 포함함 -; 제로 참조 라인 및 하나 이상의 비-제로 참조 라인 중에서 현재 블록을 인코딩하기 위해 사용되는 참조 라인을 지시하는 참조 라인 인덱스를 시그널링하게 하고; 인트라 예측 모드를 지시하는 인트라 모드 인덱스를 시그널링하게 하는 하나 이상의 명령어를 포함하고, 참조 라인 인덱스는 참조 라인이 제로 참조 라인인 것을 지시하는 참조 라인 인덱스에 기초하여, 인트라 모드 인덱스는 제1 MPM 리스트 내의 인트라 예측 모드를 지시하고, 참조 라인이 하나 이상의 비-제로 참조 라인 중에서의 하나인 것을 지시하는 참조 라인 인덱스에 기초하여, 인트라 모드 인덱스는 제2 MPM 리스트 내의 인트라 예측 모드를 지시한다.
개시된 주제의 추가의 특징들, 본질 및 다양한 이점들이 다음의 상세한 설명 및 첨부 도면들로부터 더 명백해질 것이고, 이 도면들에서:
도 1은 HEVC에서의 인트라 예측 모드들의 예의 도면이다.
도 2는 코딩 블록 유닛에 인접한 참조 라인들의 예를 도시하는 도면이다.
도 3은 VVC에서의 인트라 예측 모드들의 예의 도면이다.
도 4는 실시예에 따른 통신 시스템의 단순화된 블록도이다.
도 5는 실시예에 따른 스트리밍 환경에서 비디오 인코더 및 디코더의 배치의 도면이다.
도 6은 실시예에 따른 비디오 디코더의 기능 블록도이다.
도 7은 실시예에 따른 비디오 인코더의 기능 블록도이다.
도 8은 실시예에 따른 인코딩된 비디오 비트스트림에서 현재 블록을 인코딩하기 위해 사용되는 인트라 예측 모드를 시그널링하는 예시적인 프로세스의 흐름도이다.
도 9는 실시예에 따른 컴퓨터 시스템의 도면이다.
VVC에서, 도 3에 도시된 바와 같이 총 95개의 인트라 예측 모드가 있을 수 있으며, 여기서 모드 18은 수평 모드이고, 모드 50은 수직 모드이고, 모드 2, 모드 34 및 모드 66은 대각선 모드들이다. 모드들 -1 내지 -10 및 모드들 67 내지 76은 WAIP(Wide-Angle Intra Prediction) 모드들로 불릴 수 있다.
VTM2.0.1에서, MPM 리스트의 크기는 3이고 MPM 리스트 생성 프로세스는 HEVC와 동일하다. 하나의 차이점은, VTM2.0.1에서 67개의 시그널링된 모드가 있기 때문에 "offset"이 61로 변경되고 "mod"가 64로 변경되는 것이다.
이하의 절은 루마 인트라 모드 코딩 프로세스를 설명할 수 있다:
IntraPredModeY[ xPb ][ yPb ]는 다음과 같은 순서화된 단계들에 의해 도출될 수 있다:
1. 이웃 위치들 ( xNbA, yNbA ) 및 ( xNbB, yNbB )는 각각 ( xPb - 1, yPb ) 및 ( xPb, yPb - 1 )와 동일하게 설정된다.
2. X가 A 또는 B에 의해 대체되는 경우, 변수들 candIntraPredModeX는 다음과 같이 도출된다:
- 절 6.4.X [Ed. (BB): Neighbouring blocks availability checking process tbd]에 특정된 바와 같은 블록에 대한 가용성 도출 프로세스는 입력들로서, ( xPb, yPb )와 동일하게 설정된 위치 ( xCurr, yCurr ) 및 ( xNbX, yNbX )와 동일하게 설정된 이웃 위치 ( xNbY, yNbY )로 호출되고, 출력은 availableX에 할당된다.
- 후보 인트라 예측 모드 candIntraPredModeX는 다음과 같이 도출된다:
- 하기 조건들 중 하나 이상이 참인 경우, candIntraPredModeX는 INTRA_DC와 동일하게 설정된다.
- 변수 availableX는 FALSE와 동일하다.
- CuPredMode[ xNbX ][ yNbX ]는 MODE_INTRA와 동일하지 않다.
- X는 B와 동일하고, yPb - 1은 ( ( yPb >> CtbLog2SizeY ) << CtbLog2SizeY )보다 작다.
- 그렇지 않으면, candIntraPredModeX는 IntraPredModeY[ xNbX ][ yNbX ]와 동일하게 설정된다.
3. x=0..2인 candModeList[ x ]는 다음과 같이 도출된다:
- candIntraPredModeB가 candIntraPredModeA와 동일한 경우, 다음을 적용한다:
- candIntraPredModeA가 2보다 작은 경우(즉, INTRA_PLANAR 또는 INTRA_DC와 동일한 경우), x=0..2인 candModeList[ x ]가 다음과 같이 도출된다:
candModeList[ 0 ] = INTRA_PLANAR
candModeList[ 1 ] = INTRA_DC
candModeList[ 2 ] = INTRA_ANGULAR50
- 그렇지 않으면, x=0..2인 candModeList[ x ]는 다음과 같이 도출된다:
candModeList[ 0 ] = candIntraPredModeA
candModeList[ 1 ] = 2 + ( ( candIntraPredModeA + 61 ) % 64 )
candModeList[ 2 ] = 2 + ( ( candIntraPredModeA - 1 ) % 64 )
- 그렇지 않으면(candIntraPredModeB가 candIntraPredModeA와 동일하지 않으면), 다음을 적용한다:
- candModeList[ 0 ] 및 candModeList[ 1 ]은 다음과 같이 도출된다:
candModeList[ 0 ] = candIntraPredModeA
candModeList[ 1 ] = candIntraPredModeB
- candModeList[ 0 ] 및 candModeList[ 1 ] 중 어느 것도 INTRA_PLANAR과 동일하지 않으면, candModeList[ 2 ]는 INTRA_PLANAR과 동일하게 설정되고,
- 그렇지 않으면, candModeList[ 0 ] 및 candModeList[ 1 ] 중 어느 것도 INTRA_DC와 동일하지 않으면, candModeList[ 2 ]는 INTRA_DC와 동일하게 설정된다.
- 그렇지 않으면, candModeList[ 2 ]는 INTRA_ANGULAR50과 동일하게 설정된다.
4. IntraPredModeY[ xPb ][ yPb ]는 다음의 절차를 적용함으로써 도출된다:
- intra_luma_mpm_flag[ xPb ][ yPb ]가 1과 동일한 경우, IntraPredModeY[ xPb ][ yPb ]는 candModeList[ intra_luma_mpm_idx[ xPb ][ yPb ] ]와 동일하게 설정된다.
- 그렇지 않으면, IntraPredModeY[ xPb ][ yPb ]는 다음의 순서화된 단계들을 적용함으로써 도출된다:
1. 어레이 candModeList[ x ], x = 0..2는 다음의 순서화된 단계들에 의해 수정된다:
i. candModeList[ 0 ]이 candModeList[ 1 ]보다 클 때, 양쪽 값들은 다음과 같이 스와핑된다:
( candModeList[ 0 ], candModeList[ 1 ] ) = Swap( candModeList[ 0 ], candModeList[ 1 ] )
ii. candModeList[ 0 ]이 candModeList[ 2 ]보다 클 때, 양쪽 값들은 다음과 같이 스와핑된다:
( candModeList[ 0 ], candModeList[ 2 ] ) = Swap( candModeList[ 0 ], candModeList[ 2 ] )
iii. candModeList[ 1 ]이 candModeList[ 2 ]보다 클 때, 양쪽 값들은 다음과 같이 스와핑된다:
( candModeList[ 1 ], candModeList[ 2 ] ) = Swap( candModeList[ 1 ], candModeList[ 2 ] )
2. IntraPredModeY[ xPb ][ yPb ]는 다음의 순서화된 단계들에 의해 도출된다:
i. IntraPredModeY[ xPb ][ yPb ]는 intra_luma_mpm_remainder[ xPb ][ yPb ]와 동일하게 설정된다.
ii. i가 0 내지 2(포함)와 동일한 경우, IntraPredModeY[ xPb ][ yPb ]가 candModeList[ i ]보다 크거나 같을 때, IntraPredModeY[ xPb ][ yPb ]의 값은 1 증분된다.
x = xPb..xPb + cbWidth - 1이고 y = yPb..yPb + cbHeight - 1인 변수 IntraPredModeY[ x ][ y ]는 IntraPredModeY[ xPb ][ yPb ]와 동일하게 설정된다.
VVC의 개발 시, 6의 크기를 갖는 MPM 리스트가 제안되었다. 평면 및 DC 모드들은 항상 MPM 리스트에 포함될 수 있다. 나머지 4MPM을 생성하기 위해 2개의 이웃 모드, 좌측 및 위의 모드들이 사용될 수 있다.
VTM4.0에서, MPM 리스트의 크기는 6으로 확장된다. intra_luma_mpm_flag가 참일 때, 그것은 현재 모드가 MPM 리스트 내의 후보들에 속한다는 것을 지시한다. 아래의 표 1을 고려한다:
Figure 112020116422237-pct00002
Figure 112020116422237-pct00003
도 4는 본 개시내용의 실시예에 따른 통신 시스템(300)의 단순화된 블록도를 도시한다. 통신 시스템(300)은 네트워크(450)를 통해 상호연결된 적어도 2개의 단말(410-420)을 포함할 수 있다. 데이터의 단방향 송신을 위해, 제1 단말(410)은 네트워크(450)를 통해 다른 단말(420)로의 송신을 위한 로컬 위치에서 비디오 데이터를 코딩할 수 있다. 제2 단말(420)은 네트워크(450)로부터 다른 단말의 코딩된 비디오 데이터를 수신하고, 코딩된 데이터를 디코딩하고 복구된 비디오 데이터를 디스플레이할 수 있다. 단방향 데이터 송신은 미디어 서빙 애플리케이션들 등에서 일반적일 수 있다.
도 4는 예를 들어, 영상 회의 동안 발생할 수 있는 코딩된 비디오의 양방향 송신을 지원하기 위해 제공되는 제2 쌍의 단말들(430, 440)을 도시한다. 데이터의 양방향 송신을 위해, 각각의 단말(430, 440)은 네트워크(450)를 통해 다른 단말로의 송신을 위해 로컬 위치에서 캡처된 비디오 데이터를 코딩할 수 있다. 각각의 단말(430, 440)은 또한 다른 단말에 의해 송신된 코딩된 비디오 데이터를 수신할 수 있고, 코딩된 데이터를 디코딩할 수 있고, 복구된 비디오 데이터를 로컬 디스플레이 디바이스에 디스플레이할 수 있다.
도 4에서, 단말들(410-440)은 서버들, 개인용 컴퓨터들 및 스마트 폰들로서 예시될 수 있지만, 본 개시내용의 원리들은 그렇게 제한되지 않는다. 본 개시내용의 실시예들은 랩톱 컴퓨터들, 태블릿 컴퓨터들, 미디어 플레이어들 및/또는 전용 영상 회의 장비를 사용한 애플리케이션을 찾는다. 네트워크(450)는 예를 들어, 와이어라인 및/또는 무선 통신 네트워크들을 포함하여, 단말들(410-440) 사이에 코딩된 비디오 데이터를 전달하는 임의의 수의 네트워크를 나타낸다. 통신 네트워크(450)는 회선 교환 및/또는 패킷 교환 채널들에서 데이터를 교환할 수 있다. 대표적인 네트워크들은 통신 네트워크들, 로컬 영역 네트워크들, 광역 네트워크들 및/또는 인터넷을 포함한다. 본 논의의 목적을 위해, 네트워크(450)의 아키텍처 및 토폴로지는 아래에서 본 명세서에서 설명되지 않는 한 본 개시내용의 동작에 중요하지 않을 수 있다.
도 5는, 개시된 주제를 위한 응용에 대한 예로서, 스트리밍 환경에서의 비디오 인코더 및 비디오 디코더의 배치를 예시한다. 개시된 주제는, 예를 들어, 영상 회의, 디지털 TV, CD, DVD, 메모리 스틱 등을 포함하는 디지털 미디어 상의 압축된 비디오의 저장 등을 포함하여, 다른 비디오 인에이블 애플리케이션들에 동등하게 적용가능할 수 있다.
스트리밍 시스템은, 예를 들어 압축되지 않은 비디오 샘플 스트림(502)을 생성하는 비디오 소스(501), 예를 들어 디지털 카메라를 포함할 수 있는 캡처 서브시스템(513)을 포함할 수 있다. 인코딩된 비디오 비트스트림들과 비교할 때 많은 데이터 용량을 강조하기 위해 굵은 라인으로 묘사된 샘플 스트림(502)은 카메라(501)에 결합된 인코더(503)에 의해 처리될 수 있다. 비디오 인코더(503)는 아래에서 더 상세히 설명되는 바와 같이 개시된 주제의 양태들을 가능하게 하거나 구현하기 위해 하드웨어, 소프트웨어, 또는 이들의 조합을 포함할 수 있다. 샘플 스트림과 비교할 때 적은 데이터 용량을 강조하기 위해 얇은 라인으로서 묘사된 인코딩된 비디오 비트스트림(504)은 미래의 사용을 위해 스트리밍 서버(505) 상에 저장될 수 있다. 하나 이상의 스트리밍 클라이언트(506, 508)는 스트리밍 서버(505)에 액세스하여 인코딩된 비디오 비트스트림(504)의 카피들(507, 509)을 검색할 수 있다. 클라이언트(506)는, 인코딩된 비디오 비트스트림(507)의 착신 카피를 디코딩하고 디스플레이(512) 또는 다른 렌더링 디바이스(묘사되지 않음) 상에 렌더링될 수 있는 벌산 비디오 샘플 스트림(511)을 생성하는 비디오 디코더(510)를 포함할 수 있다. 일부 스트리밍 시스템들에서, 비디오 비트스트림들(504, 507, 509)은 특정 비디오 코딩/압축 표준들에 따라 인코딩될 수 있다. 해당 표준들의 예들은 ITU-T 권고안(Recommendation) H.265를 포함한다. VVC(Versatile Video Coding)로서 비공식적으로 알려진 비디오 코딩 표준이 개발 중이다. 개시된 주제는 VVC의 맥락에서 사용될 수 있다.
도 6은 본 발명의 실시예에 따른 비디오 디코더(510)의 기능 블록도일 수 있다.
수신기(610)는 디코더(510)에 의해 디코딩될 하나 이상의 코덱 비디오 시퀀스를 수신할 수 있다; 동일한 또는 다른 실시예에서, 한 번에 하나의 코딩된 비디오 시퀀스- 각각의 코딩된 비디오 시퀀스의 디코딩은 다른 코딩된 비디오 시퀀스들과 독립적이다. 코딩된 비디오 시퀀스는, 인코딩된 비디오 데이터를 저장하는 저장 디바이스에 대한 하드웨어/소프트웨어 링크일 수 있는, 채널(612)로부터 수신될 수 있다. 수신기(610)는 인코딩된 비디오 데이터를 다른 데이터, 예를 들어, 코딩된 오디오 데이터 및/또는 보조 데이터 스트림들과 함께 수신할 수 있고, 이들은 그것들 각각의 사용 엔티티들(묘사되지 않음)에 포워딩될 수 있다. 수신기(610)는 코딩된 비디오 시퀀스를 다른 데이터로부터 분리할 수 있다. 네트워크 지터를 방지하기 위해, 수신기(610)와 엔트로피 디코더/파서(620)(이후 "파서") 사이에 버퍼 메모리(615)가 결합될 수 있다. 수신기(610)가 충분한 대역폭 및 제어가능성의 저장/포워드 디바이스로부터, 또는 동시동기식 네트워크(isosynchronous network)로부터 데이터를 수신하고 있을 때, 버퍼(615)는 필요하지 않을 수 있거나, 작을 수 있다. 인터넷과 같은 최선 노력 패킷 네트워크들 상에서의 사용을 위해, 버퍼(615)는 요구될 수 있고, 비교적 클 수 있고, 유리하게는 적응적 크기일 수 있다.
비디오 디코더(510)는 엔트로피 코딩된 비디오 시퀀스로부터 심벌들(621)을 재구성하기 위해 파서(620)를 포함할 수 있다. 해당 심벌들의 카테고리들은 디코더(510)의 동작을 관리하기 위해 사용되는 정보, 및 잠재적으로, 도 6에 도시된 바와 같이, 디코더의 일체 부분(integral part)은 아니지만 그것에 결합될 수 있는 디스플레이(512)와 같은 렌더링 디바이스를 제어하기 위한 정보를 포함한다. 렌더링 디바이스(들)에 대한 제어 정보는 SEI 메시지(Supplementary Enhancement Information) 또는 VUI(Video Usability Information) 파라미터 세트 프래그먼트들(묘사되지 않음)의 형식일 수 있다. 파서(620)는 수신되는 코딩된 비디오 시퀀스를 파싱/엔트로피 디코딩할 수 있다. 코딩된 비디오 시퀀스의 코딩은 비디오 코딩 기법 또는 표준에 따를 수 있고, 가변 길이 코딩, 허프만 코딩, 맥락 민감성(context sensitivity)을 갖거나 갖지 않는 산술 코딩 등을 포함하는, 본 기술분야의 통상의 기술자에게 잘 알려진 원리들을 따를 수 있다. 파서(620)는, 코딩된 비디오 시퀀스로부터, 그룹에 대응하는 적어도 하나의 파라미터에 기초하여, 비디오 디코더 내의 픽셀들의 서브그룹들 중 적어도 하나에 대한 서브그룹 파라미터들의 세트를 추출할 수 있다. 서브그룹들은 화상 그룹들(Groups of Pictures, GOPs), 화상들, 타일들, 슬라이스들, 매크로블록들, 코딩 단위들(Coding Units, CUs), 블록들, 변환 단위들(Transform Units, TUs), 예측 단위들(Prediction Units, PUs) 등을 포함할 수 있다. 엔트로피 디코더/파서는 또한 코딩된 비디오 시퀀스로부터 변환 계수들, 양자화기 파라미터(QP) 값들, 움직임 벡터들 등과 같은 정보를 추출할 수 있다.
파서(620)는 버퍼(615)로부터 수신된 비디오 시퀀스에 대해 엔트로피 디코딩/파싱 동작을 수행하여, 심벌들(621)을 생성할 수 있다. 파서(620)는 인코딩된 데이터를 수신하고, 특정 심벌들(621)을 선택적으로 디코딩할 수 있다. 또한, 파서(620)는 특정 심벌들(621)이 움직임 보상 예측 유닛(653), 스케일러/역변환 유닛(651), 인트라 예측 유닛(652), 또는 루프 필터(656)에 제공될지를 결정할 수 있다.
심벌들(621)의 재구성은 코딩된 비디오 화상 또는 그것의 부분들의 타입(예컨대: 인터 및 인트라 화상, 인터 및 인트라 블록), 및 다른 인자들에 의존하여 다수의 상이한 유닛들을 수반할 수 있다. 어느 유닛들이 수반되는지, 그리고 어떻게 되는지는 파서(620)에 의해 코딩된 비디오 시퀀스로부터 파싱된 서브그룹 제어 정보에 의해 제어될 수 있다. 파서(620)와 아래의 다수의 유닛 사이의 그러한 서브그룹 제어 정보의 흐름은 명확성을 위해 묘사되어 있지 않다.
이미 언급된 기능 블록들 이외에, 디코더(510)는 아래에 설명되는 바와 같이 개념적으로 다수의 기능 유닛으로 세분될 수 있다. 상업적 제약 하에서 동작하는 실제 구현에서, 이들 유닛 중 다수는 서로 밀접하게 상호작용하고, 적어도 부분적으로 서로 통합될 수 있다. 그러나, 개시된 주제를 설명하기 위해, 아래의 기능 유닛들로의 개념적 세분이 적절하다.
제1 유닛은 스케일러/역변환 유닛(651)이다. 스케일러/역변환 유닛(651)은, 파서(620)로부터의 심벌(들)(621)로서, 어느 변환을 사용할지, 블록 크기, 양자화 인자, 양자화 스케일링 행렬들 등을 포함하여, 제어 정보뿐만 아니라 양자화된 변환 계수를 수신한다. 스케일러/역변환 유닛은 집계기(aggregator)(655)에 입력될 수 있는 샘플 값들을 포함하는 블록들을 출력할 수 있다.
일부 경우들에서, 스케일러/역변환(651)의 출력 샘플들은 인트라 코딩된 블록에 관련될 수 있다; 즉, 이전에 재구성된 화상들로부터의 예측 정보를 사용하는 것이 아니고, 현재 화상의 이전에 재구성된 부분들로부터의 예측 정보를 사용할 수 있는 블록. 그러한 예측 정보는 인트라 화상 예측 유닛(652)에 의해 제공될 수 있다. 일부 경우들에서, 인트라 화상 예측 유닛(652)은 현재 (부분적으로 재구성된) 화상(656)으로부터 페치된 주위의 이미 재구성된 정보를 사용하여, 재구성 중인 블록의 동일한 크기 및 형상의 블록을 생성한다. 집계기(655)는, 일부 경우들에서, 샘플당 기준으로, 인트라 예측 유닛(652)이 생성한 예측 정보를 스케일러/역변환 유닛(651)에 의해 제공된 출력 샘플 정보에 추가한다.
다른 경우들에서, 스케일러/역변환 유닛(651)의 출력 샘플들은 인터 코딩되고, 잠재적으로 움직임 보상된 블록에 관련될 수 있다. 그러한 경우에, 움직임 보상 예측 유닛(653)은 참조 화상 메모리(657)에 액세스하여 예측에 사용되는 샘플들을 페치할 수 있다. 블록에 관련된 심벌들(621)에 따라 페치된 샘플들을 움직임 보상한 후에, 이들 샘플은 집계기(655)에 의해 스케일러/역변환 유닛의 출력(이 경우 잔차 샘플들 또는 잔차 신호라고 불림)에 추가되어 출력 샘플 정보를 생성할 수 있다. 움직임 보상 유닛이 예측 샘플들을 페치하는 참조 화상 메모리 내의 어드레스들은, 예를 들어 X, Y, 및 참조 화상 컴포넌트들을 가질 수 있는 심벌들(621)의 형식으로 움직임 보상 유닛에 이용가능한 움직임 벡터들에 의해 제어될 수 있다. 움직임 보상은 또한 서브샘플 정확한 움직임 벡터들이 사용 중일 때 참조 화상 메모리로부터 페치된 샘플 값들의 보간, 움직임 벡터 예측 메커니즘 등을 포함할 수 있다.
집계기(655)의 출력 샘플들에 대해 루프 필터 유닛(656) 내의 다양한 루프 필터링 기법들이 수행될 수 있다. 비디오 압축 기법들은, 파서(620)로부터의 심벌들(621)로서 루프 필터 유닛(656)에 이용가능하게 되고 코딩된 비디오 비트스트림에 포함된 파라미터들에 의해 제어되지만, 코딩된 화상 또는 코딩된 비디오 시퀀스의 이전(디코딩 순서로) 부분들의 디코딩 동안 획득된 메타-정보에 응답할 뿐만 아니라, 이전에 재구성된 및 루프-필터링된 샘플 값들에 응답할 수도 있는 인-루프 필터(in-loop filter) 기법들을 포함할 수 있다.
루프 필터 유닛(656)의 출력은 렌더링 디바이스(512)에 출력될 뿐만 아니라 미래의 인터-화상 예측에서 사용하기 위해 참조 화상 메모리(656)에 저장될 수도 있는 샘플 스트림일 수 있다.
특정 코딩된 화상들은, 완전히 재구성되면, 미래 예측을 위한 참조 화상들로서 사용될 수 있다. 현재 화상에 대응하는 코딩된 화상이 완전히 재구성되고 코딩된 화상이 참조 화상으로서 식별되면(예를 들어, 파서(620)에 의해), 현재 참조 화상(656)은 참조 화상 버퍼(657)의 일부가 될 수 있고, 다음의 코딩된 화상의 재구성을 개시하기 전에 새로운 현재 화상 메모리가 재할당될 수 있다.
비디오 디코더(510)는 ITU-T Rec. H.265와 같은 표준에서 문서화될 수 있는 미리 결정된 비디오 압축 기법에 따라 디코딩 동작들을 수행할 수 있다. 코딩된 비디오 시퀀스가, 비디오 압축 기법 문서 또는 표준에서 그리고 구체적으로 그 프로파일들 문서에서 특정된 것과 같이, 비디오 압축 기법 또는 표준의 구문을 고수한다는 점에서, 코딩된 비디오 시퀀스는 사용 중인 비디오 압축 기법 또는 표준에 의해 특정된 구문을 따를 수 있다. 또한 준수를 위해 필요한 것은 코딩된 비디오 시퀀스의 복잡성이 비디오 압축 기법 또는 표준의 레벨에 의해 정의된 경계 내에 있는 것일 수 있다. 일부 경우들에서, 레벨들은 최대 화상 크기, 최대 프레임 레이트, 최대 재구성 샘플 레이트(예를 들어, 초당 메가샘플수로 측정됨), 최대 참조 화상 크기 등을 제한한다. 레벨들에 의해 설정된 한계들은, 일부 경우들에서, HRD(Hypothetical Reference Decoder) 사양들 및 코딩된 비디오 시퀀스에서 시그널링된 HRD 버퍼 관리를 위한 메타데이터를 통해 추가로 제한될 수 있다.
일 실시예에서, 수신기(610)는 인코딩된 비디오와 함께 추가적인(중복) 데이터를 수신할 수 있다. 이 추가적인 데이터는 코딩된 비디오 시퀀스(들)의 일부로서 포함될 수 있다. 이 추가적인 데이터는 데이터를 적절히 디코딩하고/하거나 원래의 비디오 데이터를 더 정확하게 재구성하기 위해 비디오 디코더(510)에 의해 사용될 수 있다. 추가적인 데이터는 예를 들어, 시간, 공간, 또는 신호 대 잡음 비(SNR) 향상 계층들, 중복 슬라이스들, 중복 화상들, 순방향 오류 정정 코드들 등의 형식일 수 있다.
도 7은 본 개시의 실시예에 따른 비디오 인코더(503)의 기능 블록도일 수 있다.
비디오 인코더(503)는 비디오 인코더(503)에 의해 코딩될 비디오 이미지(들)를 캡처할 수 있는 비디오 소스(501)(인코더의 일부가 아님)로부터 비디오 샘플들을 수신할 수 있다.
비디오 소스(501)는, 임의의 적합한 비트 심도(예를 들어: 8 비트, 10 비트, 12 비트, ...), 임의의 색공간(예를 들어, BT.601 Y CrCB, RGB, ...), 및 임의의 적합한 샘플링 구조(예를 들어, Y CrCb 4:2:0, Y CrCb 4:4:4)일 수 있는 디지털 비디오 샘플 스트림의 형식으로 인코더(503)에 의해 코딩될 소스 비디오 시퀀스를 제공할 수 있다. 미디어 서빙 시스템에서, 비디오 소스(501)는 이전에 준비된 비디오를 저장하는 저장 디바이스일 수 있다. 영상 회의 시스템에서, 비디오 소스(503)는 비디오 시퀀스로서 로컬 이미지 정보를 캡처하는 카메라일 수 있다. 비디오 데이터는 순차적으로 볼 때 움직임을 부여하는 복수의 개별 화상으로서 제공될 수 있다. 화상들 자체는 픽셀들의 공간 어레이로서 조직될 수 있고, 여기서 각각의 픽셀은 사용 중인 샘플링 구조, 색 공간 등에 의존하여 하나 이상의 샘플을 포함할 수 있다. 본 기술분야의 통상의 기술자는 픽셀들과 샘플들 사이의 관계를 쉽게 이해할 수 있다. 아래의 설명은 샘플들에 초점을 맞춘다.
일 실시예에 따르면, 비디오 인코더(503)는 소스 비디오 시퀀스의 화상들을 실시간으로 또는 응용에 의해 요구되는 임의의 다른 시간 제약들 하에서 코딩된 비디오 시퀀스(743)로 코딩 및 압축할 수 있다. 적절한 코딩 속도를 시행하는 것이 컨트롤러(750)의 하나의 기능이다. 컨트롤러는 아래 설명되는 바와 같이 다른 기능 유닛들을 제어하고 이러한 유닛들에 기능적으로 결합된다. 결합은 명확성을 위해 묘사되어 있지 않다. 컨트롤러에 의해 설정된 파라미터들은 레이트 제어 관련 파라미터들(화상 스킵, 양자화기, 레이트-왜곡 최적화 기법들의 람다 값들, ...), 화상 크기, 화상 그룹(GOP) 레이아웃, 최대 움직임 벡터 검색 범위 등을 포함할 수 있다. 본 기술분야의 통상의 기술자는 컨트롤러(750)의 다른 기능들을 쉽게 식별할 수 있는데, 그 이유는 그것들이 특정 시스템 설계에 대해 최적화된 비디오 인코더(503)에 관한 것일 수 있기 때문이다.
일부 비디오 인코더들은 본 기술분야의 통상의 기술자가 "코딩 루프"로서 쉽게 인식하는 것으로 동작한다. 과도하게 단순화된 설명으로서, 코딩 루프는, (참조 화상(들) 및 코딩될 입력 화상에 기초하여 심벌들을 생성하는 것을 담당하는) 인코더(730)(이후 "소스 코더")의 인코딩 부분, 및 (원격) 디코더가 또한 생성하는 샘플 데이터를 생성하기 위해 심벌들을 재구성하는(심벌들과 코딩된 비디오 비트스트림 사이의 임의의 압축이 개시된 주제에서 고려되는 비디오 압축 기법들에서 무손실이기 때문에), 인코더(503)에 임베딩된 (로컬) 디코더(733)로 구성될 수 있다. 재구성된 샘플 스트림은 참조 화상 메모리(734)에 입력된다. 심벌 스트림의 디코딩이 디코더 위치(로컬 또는 원격)와는 독립적으로 비트-정확한 결과들을 야기하기 때문에, 참조 화상 버퍼 콘텐츠도 또한 로컬 인코더와 원격 인코더 사이에서 비트 정확하다. 다시 말해서, 인코더의 예측 부분은 디코딩 동안 예측을 사용할 때 디코더가 "보는" 것과 정확히 동일한 샘플 값들을 참조 화상 샘플로서 "본다". 참조 화상 동기성의 이 기본적인 원리(그리고 결과적인 드리프트, 예를 들어, 채널 오류들 때문에 동기성이 유지될 수 없는 경우)는 본 기술분야의 통상의 기술자에 잘 알려져 있다.
"로컬" 디코더(733)의 동작은 도 6과 관련하여 위에서 이미 상세히 설명된 "원격" 디코더(510)와 동일할 수 있다. 그러나, 또한 도 6을 잠시 참조하면, 심벌들이 이용가능하고 엔트로피 코더(745) 및 파서(620)에 의한 코딩된 비디오 시퀀스로의 심벌들의 인코딩/디코딩이 무손실일 수 있기 때문에, 채널(612), 수신기(610), 버퍼(615) 및 파서(620)를 포함하는, 디코더(510)의 엔트로피 디코딩 부분들은 로컬 디코더(733)에서 완전히 구현되지 않을 수 있다.
이 시점에서 이루어질 수 있는 관찰은, 디코더에 존재하는 파싱/엔트로피 디코딩을 제외한 임의의 디코더 기법이 또한 필연적으로, 대응하는 인코더에서, 실질적으로 동일한 기능 형식으로 존재할 필요가 있다는 점이다. 인코더 기법들은 포괄적으로 설명된 디코더 기법들의 역이기 때문에 그것들에 대한 설명은 축약될 수 있다. 특정 영역들에서만 더 상세한 설명이 요구되고 아래에 제공된다.
그 동작의 일부 동안, 소스 코더(730)는, "참조 프레임들"로 지정된 비디오 시퀀스로부터의 하나 이상의 이전에 코딩된 프레임을 참조하여 예측적으로 입력 프레임을 코딩하는, 움직임 보상된 예측 코딩을 수행할 수 있다. 이러한 방식으로, 코딩 엔진(732)은 입력 프레임의 픽셀 블록들과 입력 프레임에 대한 예측 참조(들)로서 선택될 수 있는 참조 프레임(들)의 픽셀 블록들 사이의 차이들을 코딩한다.
로컬 비디오 디코더(733)는, 소스 코더(730)에 의해 생성된 심벌들에 기초하여, 참조 프레임들로서 지정될 수 있는 프레임들의 코딩된 비디오 데이터를 디코딩할 수 있다. 코딩 엔진(732)의 동작들은 유리하게는 손실 프로세스들일 수 있다. 코딩된 비디오 데이터가 비디오 디코더(도 6에 도시되지 않음)에서 디코딩될 수 있는 경우, 재구성된 비디오 시퀀스는 전형적으로 일부 오류들을 갖는 소스 비디오 시퀀스의 복제본일 수 있다. 로컬 비디오 디코더(733)는 참조 프레임들에 대해 비디오 디코더에 의해 수행될 수 있는 디코딩 프로세스들을 복제하고 재구성된 참조 프레임들이 참조 화상 캐시(734)에 저장되게 할 수 있다. 이러한 방식으로, 비디오 인코더(503)는 (송신 오류들이 없이) 원단(far-end) 비디오 디코더에 의해 획득될 재구성된 참조 프레임으로서 공통 콘텐츠를 갖는 재구성된 참조 프레임들의 카피들을 저장할 수 있다.
예측기(735)는 코딩 엔진(732)에 대한 예측 검색들을 수행할 수 있다. 즉, 코딩될 새로운 프레임에 대해, 예측기(735)는 새로운 화상들에 대한 적절한 예측 참조로서 역할할 수 있는 참조 화상 움직임 벡터들, 블록 형상들 등과 같은 특정 메타데이터 또는 샘플 데이터(후보 참조 픽셀 블록들로서)에 대해 참조 화상 메모리(734)를 검색할 수 있다. 예측기(735)는 적절한 예측 참조들을 찾기 위해 샘플 블록 바이 픽셀 블록(sample block-by-pixel block) 기준으로 동작할 수 있다. 일부 경우들에서, 예측기(735)에 의해 획득된 검색 결과들에 의해 결정된 바와 같이, 입력 화상은 참조 화상 메모리(734)에 저장된 다수의 참조 화상으로부터 인출된 예측 참조들을 가질 수 있다.
컨트롤러(750)는, 예를 들어, 비디오 데이터를 인코딩하기 위해 사용되는 파라미터들 및 서브그룹 파라미터들의 설정을 포함하여, 비디오 코더(730)의 코딩 동작을 관리할 수 있다.
전술한 모든 기능 유닛들의 출력은 엔트로피 코더(745)에서 엔트로피 코딩을 겪을 수 있다. 엔트로피 코더는 다양한 기능 유닛들에 의해 생성된 심벌들을, 예를 들어, 허프만 코딩, 가변 길이 코딩, 산술 코딩 등과 같은 본 기술분야의 통상의 기술자에게 알려진 기법들에 따라 심벌들을 무손실 압축함으로써, 코딩된 비디오 시퀀스로 변환한다.
송신기(740)는, 인코딩된 비디오 데이터를 저장할 저장 디바이스에 대한 하드웨어/소프트웨어 링크일 수 있는, 통신 채널(760)을 통해 송신하기 위한 코딩된 비디오 시퀀스(들)를 준비하기 위해 엔트로피 코더(745)에 의해 생성된 코딩된 비디오 시퀀스(들)를 버퍼링할 수 있다. 송신기(740)는 비디오 코더(730)로부터의 코딩된 비디오 데이터를 송신될 다른 데이터, 예를 들어, 코딩된 오디오 데이터 및/또는 보조 데이터 스트림들(소스들이 도시되지 않음)과 병합할 수 있다.
컨트롤러(750)는 비디오 인코더(503)의 동작을 관리할 수 있다. 코딩 동안, 컨트롤러(750)는, 각각의 화상에 적용될 수 있는 코딩 기법들에 영향을 미칠 수 있는, 특정 코딩된 화상 타입을 각각의 코딩된 화상에 할당할 수 있다. 예를 들어, 화상들은 종종 다음 프레임 타입들 중 하나로서 할당될 수 있다:
인트라 화상(I 화상)은 예측의 소스로서 시퀀스 내의 임의의 다른 프레임을 사용하지 않고 코딩되고 디코딩될 수 있는 것일 수 있다. 일부 비디오 코덱들은, 예를 들어, 독립적 디코더 리프레시 화상들(Independent Decoder Refresh Pictures)을 포함하는, 상이한 타입의 인트라 화상들을 허용한다. 본 기술분야의 통상의 기술자는 I 화상들의 해당 변형들 및 그것들 각각의 애플리케이션들 및 특징들을 인식한다.
예측 화상(P 화상)은 각각의 블록의 샘플 값들을 예측하기 위해 많아야 하나의 움직임 벡터 및 참조 인덱스를 사용하여 인트라 예측 또는 인터 예측을 사용하여 코딩되고 디코딩될 수 있는 것일 수 있다.
양방향 예측 화상(B 화상)은 각각의 블록의 샘플 값들을 예측하기 위해 많아야 2개의 움직임 벡터 및 참조 인덱스를 사용하여 인트라 예측 또는 인터 예측을 사용하여 코딩되고 디코딩될 수 있는 것일 수 있다. 유사하게, 다중-예측 화상들은 단일 블록의 재구성을 위해 2개보다 많은 참조 화상 및 연관된 메타데이터를 사용할 수 있다.
소스 화상들은 일반적으로 복수의 샘플 블록(예를 들어, 각각 4x4, 8x8, 4x8, 또는 16x16 샘플들의 블록들)으로 공간적으로 세분되고 블록 바이 블록(block-by-block) 참조로 코딩될 수 있다. 블록들은 블록들의 각각의 화상들에 적용되는 코딩 할당에 의해 결정된 다른(이미 코딩된) 블록들을 참조하여 예측적으로 코딩될 수 있다. 예를 들어, I 화상들의 블록들은 비-예측적으로 코딩될 수 있거나 그것들은 동일한 화상의 이미 코딩된 블록들을 참조하여 예측적으로 코딩될 수 있다(공간 예측 또는 인트라 예측). P 화상의 픽셀 블록들은, 하나의 이전에 코딩된 참조 화상을 참조하여 공간 예측을 통해 또는 시간 예측을 통해, 비-예측적으로 코딩될 수 있다. B 화상들의 블록들은, 하나 또는 2개의 이전에 코딩된 참조 화상을 참조하여 공간 예측을 통해 또는 시간 예측을 통해, 비-예측적으로 코딩될 수 있다.
비디오 코더(503)는 ITU-T Rec. H.265와 같은 표준에서의 미리 결정된 비디오 코딩 기법에 따라 코딩 동작들을 수행할 수 있다. 그것의 동작 중에, 비디오 인코더(503)는, 입력 비디오 시퀀스에서 시간 및 공간 중복성을 사용하는 예측 코딩 동작들을 포함하여, 다양한 압축 동작들을 수행할 수 있다. 따라서, 코딩된 비디오 데이터는 사용 중인 비디오 코딩 기법 또는 표준에 의해 특정된 구문을 따를 수 있다.
일 실시예에서, 송신기(740)는 인코딩된 비디오와 함께 추가적인 데이터를 송신할 수 있다. 소스 코더(730)는 코딩된 비디오 시퀀스의 일부로서 그러한 데이터를 포함할 수 있다. 추가적인 데이터는 시간/공간/SNR 향상 계층들, 중복 화상들 및 슬라이스들과 같은 다른 형식의 중복 데이터, SEI(Supplementary Enhancement Information) 메시지들, VUI(Visual Usability Information) 파라미터 세트 프래그먼트들 등을 포함할 수 있다.
실시예들에서, 가장 가까운 참조 라인의 라인 인덱스는 0일 수 있다. 가장 가까운 참조 라인은 제로 참조 라인으로 지칭될 수 있고, 다른 라인들은 비-제로 참조 라인들로 지칭될 수 있다. 최대 시그널링된 참조 라인 수는 N으로 표시될 수 있다.
실시예들에서, 비-제로 참조 라인들에 대해, 인트라 모드 인덱스는 제로 참조 라인 MPM 리스트, 또는 보조 MPM 리스트의 서브세트인 모드 리스트로부터 시그널링될 수 있다. 따라서, 제로 참조 라인 MPM 리스트에 포함되지 않은 모드들은 비-제로 참조 라인들에 대해 사용되지 않을 수 있고, 참조 라인 인덱스는 인트라 예측 모드 이전에 시그널링될 수 있다.
일 실시예에서, 제로 참조 라인 MPM 리스트에서의 평면 및 DC 모드들은 비-제로 참조 라인 모드 리스트에 대해 배제되고, 제로 참조 라인 MPM 리스트에서의 모든 다른 모드들은 비-제로 참조 라인들에 대해 사용된다.
다른 실시예에서, 비-제로 참조 라인들의 모드 리스트 생성 프로세스는 비-제로 참조 라인들의 모드 리스트에서 평면 및 DC 모드들이 배제된다는 점을 제외하고는 제로 참조 라인 MPM 리스트 생성 프로세스와 동일하다.
일 실시예에서, 비-제로 참조 라인들에서의 모드 리스트의 크기는 4인 한편 제로 참조 라인에 대한 MPM 리스트의 크기는 6이다.
다른 실시예에서, 비-제로 참조 라인들에서의 모드 리스트의 크기는 3인 한편 제로 참조 라인에 대한 MPM 리스트의 크기는 6이다.
다른 실시예에서, 비-제로 참조 라인들 모드 리스트에 대한 모드 인덱스의 시그널링은, 비-제로 참조 라인들에 대한 모드 인덱스를 시그널링하기 위해 최대 3개까지의 빈이 사용되는 반면, 제로 참조 라인에 대한 MPM 인덱스를 시그널링하기 위해 최대 5개까지의 빈이 사용된다는 점을 제외하고는, 제로 참조 라인에 대한 MPM 인덱스 시그널링과 동일하다.
다른 실시예에서, 비-제로 참조 라인들 모드 리스트에 대한 모드 인덱스의 시그널링은, 비-제로 참조 라인들에 대한 모드 인덱스를 시그널링하기 위해 최대 2개까지의 빈이 사용되는 반면, 제로 참조 라인에 대한 MPM 인덱스를 시그널링하기 위해 최대 5개까지의 빈이 사용된다는 점을 제외하고는, 제로 라인에서의 MPM 인덱스 시그널링과 동일하다.
다른 실시예에서, 평면 모드, DC 모드 및 제로 참조 라인 MPM 리스트에서 5와 동일한 MPM 인덱스를 갖는 모드는 비-제로 참조 라인들에 대해 배제된다.
도 8은 인코딩된 비디오 비트스트림에서 현재 블록을 인코딩하기 위해 사용되는 인트라 예측 모드를 시그널링하기 위한 예시적인 프로세스(800)의 흐름도이다. 일부 구현들에서, 도 8의 하나 이상의 프로세스 블록은 디코더(510)에 의해 수행될 수 있다. 일부 구현들에서, 도 8의 하나 이상의 프로세스 블록은 인코더(503)와 같이, 디코더(510)로부터 분리되거나 또는 이를 포함하는 다른 디바이스 또는 디바이스들의 그룹에 의해 수행될 수 있다.
도 8에 도시된 바와 같이, 프로세스(800)는 현재 블록의 제로 참조 라인에 대응하는 제1 최대 확률 모드(MPM) 리스트를 생성하는 것(블록 810)을 포함할 수 있다. 제1 MPM 리스트는 제1 복수의 인트라 예측 모드를 포함할 수 있다.
도 8에 추가로 도시된 바와 같이, 프로세스(800)는 현재 블록의 하나 이상의 비-제로 참조 라인에 대응하는 제2 MPM 리스트를 생성하는 것(블록 820)을 포함할 수 있다. 제2 MPM 리스트는 제1 복수의 인트라 예측 모드의 서브세트일 수 있는 제2 복수의 인트라 예측 모드를 포함할 수 있다.
도 8에 추가로 도시된 바와 같이, 프로세스(800)는 제로 참조 라인 및 하나 이상의 비-제로 참조 라인 중에서 현재 블록을 인코딩하기 위해 사용되는 참조 라인을 지시하는 참조 라인 인덱스를 시그널링하는 것(블록 830)을 포함할 수 있다.
도 8에 추가로 도시된 바와 같이, 프로세스(800)는 참조 라인 인덱스가 참조 라인이 제로 참조 라인인 것을 지시하는지를 결정하는 것(블록 840)을 포함할 수 있다. 참조 라인이 제로 참조 라인인 것을 지시하는 참조 라인 인덱스에 기초하여, 프로세스(800)는 그 후 제1 MPM 리스트 내로부터의 인트라 예측 모드를 지시하는 인트라 모드 인덱스를 시그널링할 수 있다(블록 850). 참조 라인이 하나 이상의 비-제로 참조 라인 중에서의 하나인 것을 지시하는 참조 라인 인덱스에 기초하여, 프로세스(800)는 그 후 제2 MPM 리스트 내로부터의 인트라 예측 모드를 지시하는 인트라 모드 인덱스를 시그널링할 수 있다(블록 850).
일 실시예에서, 제로 참조 라인은 현재 블록의 복수의 참조 라인 중에서 가장 가까운 참조 라인을 포함할 수 있다.
일 실시예에서, 평면 인트라 예측 모드는 제2 MPM 리스트로부터 배제될 수 있다.
일 실시예에서, DC 인트라 예측 모드는 제2 MPM 리스트로부터 배제될 수 있다.
일 실시예에서, 평면 인트라 예측 모드 및 DC 인트라 예측 모드는 제2 MPM 리스트로부터 배제될 수 있다.
일 실시예에서, 제2 MPM 리스트는 제1 MPM 리스트보다 작을 수 있다.
일 실시예에서, 제1 복수의 인트라 예측 모드의 수는 6일 수 있고, 제2 복수의 인트라 예측 모드의 수는 4일 수 있다.
일 실시예에서, 참조 라인이 제로 참조 라인인 것을 지시하는 참조 라인 인덱스에 기초하여, 인트라 모드 인덱스는 제1 수의 빈을 사용하여 시그널링될 수 있고, 참조 라인이 하나 이상의 비-제로 참조 라인 중에서의 하나인 것을 지시하는 참조 라인 인덱스에 기초하여, 인트라 모드 인덱스는 제1 수의 빈보다 작은 제2 수의 빈을 사용하여 시그널링될 수 있다.
일 실시예에서, 빈들의 제1 수는 5일 수 있고, 빈들의 제2 수는 3일 수 있다.
일 실시예에서, 참조 라인 인덱스는 인트라 모드 인덱스 전에 시그널링될 수 있다.
도 8은 프로세스(800)의 예시적인 블록들을 도시하지만, 일부 구현들에서, 프로세스(800)는 도 8에 도시된 것들에 추가적인 블록들, 더 적은 블록들, 상이한 블록들 또는 상이하게 배열된 블록들을 포함할 수 있다. 추가로 또는 대안으로, 프로세스(800)의 블록들 중 2개 이상이 병렬로 수행될 수 있다.
또한, 제안된 방법들은 처리 회로(예를 들어, 하나 이상의 프로세서 또는 하나 이상의 통합 회로)에 의해 구현될 수 있다. 일 예에서, 하나 이상의 프로세서는 제안된 방법들 중 하나 이상을 수행하기 위해 비일시적 컴퓨터 판독가능 매체에 저장되는 프로그램을 실행한다.
위에서 설명된 기법들은 컴퓨터 판독가능 명령어들을 사용하여 컴퓨터 소프트웨어로서 구현되고 하나 이상의 컴퓨터 판독가능 매체에 물리적으로 저장될 수 있다. 예를 들어, 도 9는 개시된 주제의 특정 실시예들을 구현하기에 적합한 컴퓨터 시스템(1200)을 도시한다.
컴퓨터 소프트웨어는, 컴퓨터 중앙 처리 유닛(CPU)들, 그래픽 처리 유닛(GPU)들 등에 의해, 직접, 또는 해석, 마이크로-코드 실행 등을 통해 실행될 수 있는 명령어들을 포함하는 코드를 생성하기 위해 어셈블리, 컴파일, 링킹, 또는 유사한 메커니즘들이 수행될 수 있는 임의의 적합한 머신 코드 또는 컴퓨터 언어를 사용하여 코딩될 수 있다.
명령어들은, 예를 들어, 개인용 컴퓨터, 태블릿 컴퓨터, 서버, 스마트폰, 게이밍 디바이스, 사물 인터넷 디바이스 등을 포함하여, 다양한 타입의 컴퓨터들 또는 그것의 컴포넌트들 상에서 실행될 수 있다.
컴퓨터 시스템(1200)에 대한 도 9에 도시된 컴포넌트들은 사실상 예시적인 것이고, 본 개시내용의 실시예들을 구현하는 컴퓨터 소프트웨어의 사용 또는 기능성의 범위에 대한 임의의 제한을 암시하도록 의도되지 않는다. 컴포넌트들의 구성이 컴퓨터 시스템(1200)의 예시적인 실시예에서 예시된 컴포넌트들 중 임의의 하나 또는 이들의 조합과 관련하여 임의의 종속성 또는 요건을 갖는 것으로 해석되어서도 안 된다.
컴퓨터 시스템(1200)은 특정 휴먼 인터페이스 입력 디바이스들을 포함할 수 있다. 그러한 휴먼 인터페이스 입력 디바이스는, 예를 들어, 촉각 입력(예컨대: 키스트로크, 스와이프, 데이터 글러브 움직임), 오디오 입력(예컨대: 음성, 손뼉), 시각적 입력(예컨대, 제스처), 후각적 입력(묘사되지 않음)을 통한 하나 이상의 인간 사용자에 의한 입력에 응답할 수 있다. 휴먼 인터페이스 디바이스들은 또한 오디오(예컨대: 음성, 음악, 주변 사운드), 이미지들(예컨대: 스캐닝된 이미지들, 스틸 이미지 카메라로부터 획득된 사진 이미지들), 비디오(예컨대 2차원 비디오, 입체적 비디오를 포함하는 3차원 비디오)와 같은, 인간에 의한 의식적인 입력과 반드시 직접적으로 관련되는 것은 아닌 특정 미디어를 캡처하기 위해 사용될 수 있다.
입력 휴먼 인터페이스 디바이스들은: 키보드(901), 마우스(902), 트랙패드(903), 터치 스크린(910), 데이터-글러브(1204), 조이스틱(905), 마이크로폰(906), 스캐너(907), 카메라(908) 중 하나 이상(각각의 하나만이 묘사됨)을 포함할 수 있다.
컴퓨터 시스템(1200)은 특정 휴먼 인터페이스 출력 디바이스들을 또한 포함할 수 있다. 그러한 휴먼 인터페이스 출력 디바이스들은, 예를 들어, 촉각 출력, 사운드, 광, 및 냄새/맛을 통해 하나 이상의 인간 사용자의 감각들을 자극하고 있을 수 있다. 그러한 휴먼 인터페이스 출력 디바이스들은 촉각 출력 디바이스들(예를 들어 터치-스크린(910), 데이터-글러브(1204), 또는 조이스틱(905)에 의한 촉각 피드백이지만, 입력 디바이스들로서 역할하지 않는 촉각 피드백 디바이스들도 있을 수 있음), 오디오 출력 디바이스들(예컨대: 스피커들(909), 헤드폰들(묘사되지 않음)), 시각적 출력 디바이스들(예컨대 CRT(cathode ray tube) 스크린들, LCD(liquid-crystal display) 스크린들, 플라즈마 스크린들, OLED(organic light-emitting diode) 스크린들을 포함하는 스크린들(910), 각각은 터치-스크린 입력 능력이 있거나 없고, 각각은 촉각 피드백 능력이 있거나 없고- 이들 중 일부는 스테레오그래픽 출력; 가상 현실 안경(묘사되지 않음), 홀로그래픽 디스플레이들 및 연기 탱크들(묘사되지 않음)), 및 프린터들(묘사되지 않음)과 같은 수단을 통해 2차원 시각적 출력 또는 3개보다 많은 차원의 출력을 출력할 수 있다.
컴퓨터 시스템(1200)은 인간 액세스 가능한 저장 디바이스들 및 그것들과 연관된 매체들, 예컨대 CD/DVD 등의 매체(921)를 갖는 CD/DVD ROM/RW(920)를 포함하는 광학 매체, 썸-드라이브(922), 이동식 하드 드라이브 또는 솔리드 스테이트 드라이브(923), 테이프 및 플로피 디스크(묘사되지 않음)와 같은 레거시 자기 매체, 보안 동글들(묘사되지 않음)과 같은 특수화된 ROM/ASIC/PLD 기반 디바이스들 등을 또한 포함할 수 있다.
본 기술분야의 통상의 기술자들은 또한, 현재 개시된 주제와 관련하여 사용되는 용어 "컴퓨터 판독가능 매체"가 송신 매체, 반송파들, 또는 다른 일시적 신호들을 포함하지 않는다는 것을 이해해야 한다.
컴퓨터 시스템(1200)은 하나 이상의 통신 네트워크에 대한 인터페이스(들)를 또한 포함할 수 있다. 네트워크들은 예를 들어 무선, 와이어라인, 광학일 수 있다. 네트워크들은 추가로 로컬, 광역, 대도시, 차량 및 산업, 실시간, 지연-허용(delay-tolerant) 등일 수 있다. 네트워크들의 예들은 로컬 영역 네트워크들, 예컨대 이더넷, 무선 LAN들, GSM(global systems for mobile communications), 제3 세대(3G), 제4 세대(4G), 제5 세대(5G), 롱-텀 에볼루션(LTE) 등을 포함하는 셀룰러 네트워크들, 케이블 TV, 위성 TV 및 지상파 브로드캐스트 TV를 포함하는 TV 와이어라인 또는 무선 광역 디지털 네트워크들, CANBus를 포함하는 차량 및 산업 등을 포함한다. 특정 네트워크들은 일반적으로 특정 범용 데이터 포트들 또는 주변 버스들(949)(예컨대, 예를 들어, 컴퓨터 시스템(1200)의 범용 직렬 버스(USB) 포트들)에 부착된 외부 네트워크 인터페이스 어댑터들을 요구한다; 다른 것들은 일반적으로 아래에 설명되는 바와 같은 시스템 버스로의 부착에 의해 컴퓨터 시스템(1200)의 코어에 통합된다(예를 들어, PC 컴퓨터 시스템으로의 이더넷 인터페이스는 또는 스마트폰 컴퓨터 시스템으로의 셀룰러 네트워크 인터페이스). 이들 네트워크들 중 임의의 것을 사용하여, 컴퓨터 시스템(1200)은 다른 엔티티들과 통신할 수 있다. 그러한 통신은 단방향성 수신 전용(예를 들어, 브로드캐스트 TV), 단방향성 송신 전용(예를 들어, CANbus 대 특정 CANbus 디바이스들), 또는 예를 들어 로컬 또는 광역 디지털 네트워크들을 사용하는 다른 컴퓨터 시스템들과의 양방향성일 수 있다. 위에서 설명된 바와 같은 네트워크들 및 네트워크 인터페이스들 각각에 대해 특정 프로토콜들 및 프로토콜 스택들이 사용될 수 있다.
전술한 휴먼 인터페이스 디바이스들, 인간-액세스 가능한 저장 디바이스들, 및 네트워크 인터페이스들은 컴퓨터 시스템(1200)의 코어(940)에 부착될 수 있다.
코어(940)는 하나 이상의 중앙 처리 유닛(CPU)(941), 그래픽 처리 유닛(GPU)(942), 필드 프로그래머블 게이트 영역(FPGA)(943)의 형식으로 특수화된 프로그래머블 처리 유닛들, 특정 태스크들에 대한 하드웨어 가속기들(944) 등을 포함할 수 있다. 이들 디바이스는, 판독 전용 메모리(ROM)(945), 랜덤 액세스 메모리(RAM)(946), 내부 비-사용자 액세스 가능 하드 드라이브들, 솔리드-스테이트 드라이브(SSD)들 등과 같은 내부 대용량 저장소(947)와 함께, 시스템 버스(1248)를 통해 연결될 수 있다. 일부 컴퓨터 시스템들에서, 시스템 버스(1248)는 추가적인 CPU들, GPU들 등에 의한 확장을 가능하게 하기 위해 하나 이상의 물리적 플러그의 형식으로 액세스 가능할 수 있다. 주변 디바이스들은 코어의 시스템 버스(1248)에 직접, 또는 주변 버스(949)를 통해 부착될 수 있다. 주변 버스를 위한 아키텍처들은 주변 컴포넌트 인터커넥트(PCI), USB 등을 포함한다.
CPU들(941), GPU들(942), FPGA들(943), 및 가속기들(944)은, 조합하여, 전술한 컴퓨터 코드를 구성할 수 있는 특정 명령어들을 실행할 수 있다. 해당 컴퓨터 코드는 ROM(945) 또는 RAM(946)에 저장될 수 있다. 과도적인 데이터가 또한 RAM(946)에 저장될 수 있는 반면, 영구 데이터는, 예를 들어, 내부 대용량 저장소(947)에 저장될 수 있다. 메모리 디바이스들 중 임의의 것에 대한 고속 저장 및 검색은, 하나 이상의 CPU(941), GPU(942), 대용량 저장소(947), ROM(945), RAM(946) 등과 밀접하게 연관될 수 있는, 캐시 메모리의 사용을 통해 가능하게 될 수 있다.
컴퓨터 판독가능 매체는 다양한 컴퓨터 구현 동작들을 수행하기 위한 컴퓨터 코드를 그 위에 가질 수 있다. 매체 및 컴퓨터 코드는 본 개시내용의 목적을 위해 특별히 설계되고 구성된 것들일 수 있거나, 또는 그것들은 컴퓨터 소프트웨어 기술분야의 기술자들에게 잘 알려져 있고 이용가능한 종류의 것일 수 있다.
제한이 아니라 예로서, 아키텍처를 갖는 컴퓨터 시스템(1200), 및 구체적으로 코어(940)는 프로세서(들)(CPU들, GPU들, FPGA, 가속기들 등을 포함함)가 하나 이상의 유형의(tangible) 컴퓨터 판독가능 매체에 구현된 소프트웨어를 실행하는 결과로서 기능성을 제공할 수 있다. 그러한 컴퓨터 판독가능 매체는 위에 소개된 바와 같은 사용자-액세스 가능한 대용량 저장소뿐만 아니라, 코어-내부 대용량 저장소(947) 또는 ROM(945)과 같은 비일시적인 본질의 것인 코어(940)의 특정 저장소와 연관된 매체일 수 있다. 본 개시내용의 다양한 실시예들을 구현하는 소프트웨어가 그러한 디바이스들에 저장되고 코어(940)에 의해 실행될 수 있다. 컴퓨터 판독가능 매체는 특정 필요에 따라 하나 이상의 메모리 디바이스 또는 칩을 포함할 수 있다. 소프트웨어는 코어(940) 및 구체적으로 그 내부의 프로세서들(CPU, GPU, FPGA 등을 포함함)로 하여금, RAM(946)에 저장된 데이터 구조들을 정의하는 것 및 소프트웨어에 의해 정의된 프로세스들에 따라 그러한 데이터 구조들을 수정하는 것을 포함하여, 본 명세서에 설명된 특정 프로세스들 또는 특정 프로세스들의 특정 부분들을 실행하게 할 수 있다. 추가로 또는 대안으로서, 컴퓨터 시스템은, 본 명세서에 설명된 특정 프로세스들 또는 특정 프로세스들의 특정 부분들을 실행하기 위해 소프트웨어 대신에 또는 그와 함께 동작할 수 있는, 회로(예를 들어: 가속기(944))에 하드와이어링되거나 다른 방식으로 구현된 로직의 결과로서 기능성을 제공할 수 있다. 소프트웨어에 대한 참조는, 적절한 경우, 로직을 포함할 수 있고, 그 반대도 가능하다. 컴퓨터 판독가능 매체에 대한 참조는, 적절한 경우, 실행을 위한 소프트웨어를 저장하는 회로(예컨대 집적 회로(IC)), 또는 실행을 위한 로직을 구현하는 회로, 또는 둘 다를 포함할 수 있다. 본 개시내용은 하드웨어 및 소프트웨어의 임의의 적합한 조합을 포함한다.
본 개시내용이 여러 예시적인 실시예들을 설명하였지만, 본 개시내용의 범위 내에 속하는 변경들, 치환들, 및 다양한 대체 균등물들이 존재한다. 따라서, 본 기술분야의 통상의 기술자들은, 비록 본 명세서에 명시적으로 도시되거나 설명되지는 않았지만, 본 개시내용의 원리들을 구현하고 따라서 그것의 진의 및 범위 내에 있는, 다수의 시스템들 및 방법들을 고안할 수 있을 것이라는 점이 인정될 것이다.

Claims (20)

  1. 적어도 하나의 프로세서를 사용하여 인코딩된 비디오 비트스트림에서 현재 블록을 인코딩하기 위해 사용되는 인트라 예측 모드를 시그널링하는 방법으로서,
    상기 현재 블록의 제로 참조 라인에 대응하는 제1 최대 확률 모드(most probable mode)(MPM) 리스트를 생성하는 단계- 상기 제1 MPM 리스트는 제1 복수의 인트라 예측 모드를 포함함 -;
    상기 현재 블록의 하나 이상의 비-제로 참조 라인에 대응하는 제2 MPM 리스트를 생성하는 단계- 상기 제2 MPM 리스트는 제2 복수의 인트라 예측 모드를 포함하고, 상기 제2 복수의 인트라 예측 모드는 상기 제1 복수의 인트라 예측 모드의 서브세트를 포함함 -;
    상기 제로 참조 라인 및 상기 하나 이상의 비-제로 참조 라인 중에서 상기 현재 블록을 인코딩하기 위해 사용되는 참조 라인을 지시하는 참조 라인 인덱스를 시그널링하는 단계; 및
    상기 인트라 예측 모드를 지시하는 인트라 모드 인덱스를 시그널링하는 단계를 포함하고,
    상기 참조 라인이 상기 제로 참조 라인인 것을 지시하는 상기 참조 라인 인덱스에 기초하여, 상기 인트라 모드 인덱스는 상기 제1 MPM 리스트 내의 상기 인트라 예측 모드를 지시하거나, 상기 참조 라인이 상기 하나 이상의 비-제로 참조 라인 중에서의 하나인 것을 지시하는 상기 참조 라인 인덱스에 기초하여, 상기 인트라 모드 인덱스는 상기 제2 MPM 리스트 내의 상기 인트라 예측 모드를 지시하고,
    상기 참조 라인이 상기 제로 참조 라인인 것을 지시하는 상기 참조 라인 인덱스에 기초하여, 상기 인트라 모드 인덱스는 5개의 빈을 사용하여 시그널링되는 방법.
  2. 제1항에 있어서,
    상기 제로 참조 라인은 상기 현재 블록의 복수의 참조 라인 중에서 가장 가까운 참조 라인을 포함하는 방법.
  3. 제1항에 있어서,
    평면 인트라 예측 모드는 상기 제2 MPM 리스트로부터 배제되는 방법.
  4. 제1항에 있어서,
    DC 인트라 예측 모드는 상기 제2 MPM 리스트로부터 배제되는 방법.
  5. 제1항에 있어서,
    평면 인트라 예측 모드 및 DC 인트라 예측 모드는 상기 제2 MPM 리스트로부터 배제되는 방법.
  6. 제1항에 있어서,
    상기 제2 MPM 리스트의 크기는 상기 제1 MPM 리스트의 크기보다 작은 방법.
  7. 제6항에 있어서,
    상기 제1 복수의 인트라 예측 모드의 수는 6이고, 상기 제2 복수의 인트라 예측 모드의 수는 4인 방법.
  8. 제1항에 있어서,
    상기 참조 라인이 상기 하나 이상의 비-제로 참조 라인 중에서의 하나인 것을 지시하는 상기 참조 라인 인덱스에 기초하여, 상기 인트라 모드 인덱스는 5보다 작은 제2 수의 빈을 사용하여 시그널링되는 방법.
  9. 제8항에 있어서,
    빈들의 상기 제2 수는 3인 방법.
  10. 제1항에 있어서,
    상기 참조 라인 인덱스는 상기 인트라 모드 인덱스 전에 시그널링되는 방법.
  11. 인코딩된 비디오 비트스트림에서 현재 블록을 인코딩하기 위해 사용되는 인트라 예측 모드를 시그널링하기 위한 디바이스로서,
    프로그램 코드를 저장하도록 구성된 적어도 하나의 메모리; 및
    상기 프로그램 코드를 판독하고 상기 프로그램 코드에 의해 명령된 바와 같이 동작하도록 구성된 적어도 하나의 프로세서를 포함하고, 상기 프로그램 코드는:
    상기 프로세서로 하여금 상기 현재 블록의 제로 참조 라인에 대응하는 제1 최대 확률 모드(MPM) 리스트를 생성하게 하도록 구성된 제1 생성 코드- 상기 제1 MPM 리스트는 제1 복수의 인트라 예측 모드를 포함함 -;
    상기 프로세서로 하여금 상기 현재 블록의 하나 이상의 비-제로 참조 라인에 대응하는 제2 MPM 리스트를 생성하게 하도록 구성된 제2 생성 코드- 상기 제2 MPM 리스트는 제2 복수의 인트라 예측 모드를 포함하고, 상기 제2 복수의 인트라 예측 모드는 상기 제1 복수의 인트라 예측 모드의 서브세트를 포함함 -;
    상기 프로세서로 하여금 상기 제로 참조 라인 및 상기 하나 이상의 비-제로 참조 라인 중에서 상기 현재 블록을 인코딩하기 위해 사용되는 참조 라인을 지시하는 참조 라인 인덱스를 시그널링하게 하도록 구성된 제1 시그널링 코드; 및
    상기 프로세서로 하여금 상기 인트라 예측 모드를 지시하는 인트라 모드 인덱스를 시그널링하게 하도록 구성된 제2 시그널링 코드를 포함하고,
    상기 참조 라인이 상기 제로 참조 라인인 것을 지시하는 상기 참조 라인 인덱스에 기초하여, 상기 인트라 모드 인덱스는 상기 제1 MPM 리스트 내의 상기 인트라 예측 모드를 지시하거나, 상기 참조 라인이 상기 하나 이상의 비-제로 참조 라인 중에서의 하나인 것을 지시하는 상기 참조 라인 인덱스에 기초하여, 상기 인트라 모드 인덱스는 상기 제2 MPM 리스트 내의 상기 인트라 예측 모드를 지시하고,
    상기 참조 라인이 상기 제로 참조 라인인 것을 지시하는 상기 참조 라인 인덱스에 기초하여, 상기 인트라 모드 인덱스는 5개의 빈을 사용하여 시그널링되는 디바이스.
  12. 제11항에 있어서,
    평면 인트라 예측 모드는 상기 제2 MPM 리스트로부터 배제되는 디바이스.
  13. 제11항에 있어서,
    DC 인트라 예측 모드는 상기 제2 MPM 리스트로부터 배제되는 디바이스.
  14. 제11항에 있어서,
    평면 인트라 예측 모드 및 DC 인트라 예측 모드는 상기 제2 MPM 리스트로부터 배제되는 디바이스.
  15. 제11항에 있어서,
    상기 제2 MPM 리스트의 크기는 상기 제1 MPM 리스트의 크기보다 작은 디바이스.
  16. 제15항에 있어서,
    상기 제1 복수의 인트라 예측 모드의 수는 6이고, 상기 제2 복수의 인트라 예측 모드의 수는 4인 디바이스.
  17. 제11항에 있어서,
    상기 참조 라인이 상기 하나 이상의 비-제로 참조 라인 중에서의 하나인 것을 지시하는 상기 참조 라인 인덱스에 기초하여, 상기 인트라 모드 인덱스는 5보다 작은 제2 수의 빈을 사용하여 시그널링되는 디바이스.
  18. 제17항에 있어서,
    빈들의 상기 제2 수는 3인 디바이스.
  19. 제11항에 있어서,
    상기 참조 라인 인덱스는 상기 인트라 모드 인덱스 전에 시그널링되는 디바이스.
  20. 명령어들을 저장하는 비일시적 컴퓨터 판독가능 매체로서,
    상기 명령어들은: 인코딩된 비디오 비트스트림에서 현재 블록을 인코딩하기 위해 사용되는 인트라 예측 모드를 시그널링하기 위한 디바이스의 하나 이상의 프로세서에 의해 실행될 때, 하나 이상의 프로세서로 하여금:
    상기 현재 블록의 제로 참조 라인에 대응하는 제1 최대 확률 모드(MPM) 리스트를 생성하게 하고- 상기 제1 MPM 리스트는 제1 복수의 인트라 예측 모드를 포함함 -;
    상기 현재 블록의 하나 이상의 비-제로 참조 라인에 대응하는 제2 MPM 리스트를 생성하게 하고- 상기 제2 MPM 리스트는 제2 복수의 인트라 예측 모드를 포함하고, 상기 제2 복수의 인트라 예측 모드는 상기 제1 복수의 인트라 예측 모드의 서브세트를 포함함 -;
    상기 제로 참조 라인 및 상기 하나 이상의 비-제로 참조 라인 중에서 상기 현재 블록을 인코딩하기 위해 사용되는 참조 라인을 지시하는 참조 라인 인덱스를 시그널링하게 하고;
    상기 인트라 예측 모드를 지시하는 인트라 모드 인덱스를 시그널링하게 하는 하나 이상의 명령어를 포함하며,
    상기 참조 라인이 상기 제로 참조 라인인 것을 지시하는 상기 참조 라인 인덱스에 기초하여, 상기 인트라 모드 인덱스는 상기 제1 MPM 리스트 내의 상기 인트라 예측 모드를 지시하거나, 상기 참조 라인이 상기 하나 이상의 비-제로 참조 라인 중에서의 하나인 것을 지시하는 상기 참조 라인 인덱스에 기초하여, 상기 인트라 모드 인덱스는 상기 제2 MPM 리스트 내의 상기 인트라 예측 모드를 지시하고,
    상기 참조 라인이 상기 제로 참조 라인인 것을 지시하는 상기 참조 라인 인덱스에 기초하여, 상기 인트라 모드 인덱스는 5개의 빈을 사용하여 시그널링되는 비일시적 컴퓨터 판독가능 매체.
KR1020207031581A 2018-10-05 2019-09-30 멀티-라인 인트라 예측을 위한 모드 리스트 생성 KR102544105B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020237019727A KR20230088855A (ko) 2018-10-05 2019-09-30 멀티-라인 인트라 예측을 위한 모드 리스트 생성

Applications Claiming Priority (5)

Application Number Priority Date Filing Date Title
US201862742252P 2018-10-05 2018-10-05
US62/742,252 2018-10-05
US16/511,626 2019-07-15
US16/511,626 US11095885B2 (en) 2018-10-05 2019-07-15 Mode list generation for multi-line intra prediction
PCT/US2019/053769 WO2020072346A1 (en) 2018-10-05 2019-09-30 Mode list generation for multi-line intra prediction

Related Child Applications (1)

Application Number Title Priority Date Filing Date
KR1020237019727A Division KR20230088855A (ko) 2018-10-05 2019-09-30 멀티-라인 인트라 예측을 위한 모드 리스트 생성

Publications (2)

Publication Number Publication Date
KR20200138377A KR20200138377A (ko) 2020-12-09
KR102544105B1 true KR102544105B1 (ko) 2023-06-16

Family

ID=70051005

Family Applications (2)

Application Number Title Priority Date Filing Date
KR1020237019727A KR20230088855A (ko) 2018-10-05 2019-09-30 멀티-라인 인트라 예측을 위한 모드 리스트 생성
KR1020207031581A KR102544105B1 (ko) 2018-10-05 2019-09-30 멀티-라인 인트라 예측을 위한 모드 리스트 생성

Family Applications Before (1)

Application Number Title Priority Date Filing Date
KR1020237019727A KR20230088855A (ko) 2018-10-05 2019-09-30 멀티-라인 인트라 예측을 위한 모드 리스트 생성

Country Status (6)

Country Link
US (3) US11095885B2 (ko)
EP (1) EP3777139A4 (ko)
JP (2) JP7259013B2 (ko)
KR (2) KR20230088855A (ko)
CN (1) CN113508582B (ko)
WO (1) WO2020072346A1 (ko)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB2588406B (en) * 2019-10-22 2022-12-07 British Broadcasting Corp Video encoding and video decoding
WO2023128615A1 (ko) * 2021-12-29 2023-07-06 엘지전자 주식회사 영상 인코딩/디코딩 방법 및 장치, 그리고 비트스트림을 저장한 기록 매체

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20160373782A1 (en) 2015-06-18 2016-12-22 Qualcomm Incorporated Intra prediction and intra mode coding

Family Cites Families (24)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP2770739B8 (en) 2011-10-18 2021-06-30 LG Electronics Inc. Method and device for coding and decoding of an image and computer readable medium
KR20130049526A (ko) 2011-11-04 2013-05-14 오수미 복원 블록 생성 방법
US9154796B2 (en) 2011-11-04 2015-10-06 Qualcomm Incorporated Intra-mode video coding
WO2016091122A1 (en) * 2014-12-11 2016-06-16 Mediatek Inc. Method and apparatus of intra prediction in video coding
EP3654646A1 (en) * 2015-06-05 2020-05-20 Intellectual Discovery Co., Ltd. Methods for encoding and decoding intra-frame prediction based on block shape
EP3442232A4 (en) * 2016-04-06 2019-12-04 KT Corporation METHOD AND APPARATUS FOR PROCESSING VIDEO SIGNAL
CN109076241B (zh) * 2016-05-04 2023-06-23 微软技术许可有限责任公司 利用样本值的非相邻参考线进行帧内图片预测
US10645395B2 (en) * 2016-05-25 2020-05-05 Arris Enterprises Llc Weighted angular prediction coding for intra coding
US10230961B2 (en) * 2016-06-03 2019-03-12 Mediatek Inc. Method and apparatus for template-based intra prediction in image and video coding
US10484712B2 (en) 2016-06-08 2019-11-19 Qualcomm Incorporated Implicit coding of reference line index used in intra prediction
KR102410032B1 (ko) * 2016-06-24 2022-06-16 주식회사 케이티 비디오 신호 처리 방법 및 장치
CN117615134A (zh) * 2016-10-14 2024-02-27 世宗大学校产学协力团 影像编码/解码方法及比特流的传送方法
US10917660B2 (en) * 2017-01-13 2021-02-09 Vid Scale, Inc. Prediction approaches for intra planar coding
US10542264B2 (en) * 2017-04-04 2020-01-21 Arris Enterprises Llc Memory reduction implementation for weighted angular prediction
US10742975B2 (en) * 2017-05-09 2020-08-11 Futurewei Technologies, Inc. Intra-prediction with multiple reference lines
EP3422716A1 (en) * 2017-06-26 2019-01-02 Thomson Licensing Method and apparatus for most probable mode (mpm) sorting and signaling in video encoding and decoding
EP3422717A1 (en) * 2017-06-26 2019-01-02 Thomson Licensing Method and apparatus for most probable mode (mpm) sorting and signaling in video encoding and decoding
CN111316640B (zh) * 2017-11-17 2023-09-26 鸿颖创新有限公司 基于调整的帧内模式列表以编码视频数据的设备及方法
WO2019125093A1 (ko) * 2017-12-22 2019-06-27 주식회사 윌러스표준기술연구소 비디오 신호 처리 방법 및 장치
WO2019129166A1 (en) * 2017-12-29 2019-07-04 Fg Innovation Ip Company Limited Device and method for coding video data based on mode list including different mode groups
KR20230107907A (ko) 2018-06-29 2023-07-18 프라운호퍼 게젤샤프트 쭈르 푀르데룽 데어 안겐반텐 포르슝 에. 베. 확장 기준 인트라 화면 예측
KR20230104769A (ko) * 2018-08-24 2023-07-10 삼성전자주식회사 부호화 방법 및 그 장치, 복호화 방법 및 그 장치
WO2020060185A1 (ko) * 2018-09-19 2020-03-26 한국전자통신연구원 영상 부호화/복호화 방법, 장치 및 비트스트림을 저장한 기록 매체
US11032551B2 (en) 2018-12-04 2021-06-08 Tencent America LLC Simplified most probable mode list generation scheme

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20160373782A1 (en) 2015-06-18 2016-12-22 Qualcomm Incorporated Intra prediction and intra mode coding

Non-Patent Citations (2)

* Cited by examiner, † Cited by third party
Title
Hui-Yu Jiang, "CE3-related: Advanced MPM based on intra reference line selection scheme", JVET-K0175-v1, 2018.7.
Liang Zhao, "CE3-related: MPM based multi-line intra prediction scheme", JVET-K0482, version 3, 2018.7.14.공개*

Also Published As

Publication number Publication date
JP7259013B2 (ja) 2023-04-17
CN113508582B (zh) 2024-03-22
EP3777139A4 (en) 2022-06-01
JP2022177230A (ja) 2022-11-30
US20200112722A1 (en) 2020-04-09
KR20200138377A (ko) 2020-12-09
US11095885B2 (en) 2021-08-17
CN113508582A (zh) 2021-10-15
EP3777139A1 (en) 2021-02-17
US20240007622A1 (en) 2024-01-04
KR20230088855A (ko) 2023-06-20
US20210329231A1 (en) 2021-10-21
US11785212B2 (en) 2023-10-10
JP2023126585A (ja) 2023-09-07
WO2020072346A1 (en) 2020-04-09
JP2021521755A (ja) 2021-08-26
JP7318087B2 (ja) 2023-07-31

Similar Documents

Publication Publication Date Title
KR102423691B1 (ko) 멀티-라인 인트라 예측을 위한 방법 및 장치
KR102542428B1 (ko) 인트라 모드 코딩을 위한 방법 및 장치
KR102572839B1 (ko) 멀티-라인 인트라 예측을 위한 mpm 리스트 생성 방법 및 디바이스
KR102496457B1 (ko) 비디오 코딩에서 추가적인 중간 후보들을 갖는 병합 모드를 위한 방법 및 장치
US10523963B1 (en) Method and apparatus for merge mode in video coding
KR102558961B1 (ko) 비디오 코딩에서의 세그먼트 타입들
KR20210076125A (ko) 비디오 인코딩 또는 디코딩을 위한 방법 및 장치
KR102506416B1 (ko) 다중 라인 인트라 예측을 위한 인트라 보간 필터
US11570445B2 (en) Simplified most probable mode list generation scheme
KR102484926B1 (ko) 비디오 코딩을 위한 방법 및 장치
US11394957B2 (en) Constraints on reference sample locations in the dedicated buffer for intra picture block compensation
KR102637503B1 (ko) 비디오 시퀀스의 디코딩 또는 인코딩을 위한 인트라-인터 예측 모드를 제어하기 위한 방법 및 장치
US11765346B2 (en) Most probable mode list generation scheme
US20220303327A1 (en) Unification of rice parameter lookup table
US20240007622A1 (en) Mode list generation for multi-line intra prediction
KR102504009B1 (ko) 비디오 코딩에서 적응적 그리드 크기를 갖는 확장된 병합 모드를 위한 방법 및 장치
KR102496419B1 (ko) 비디오 코딩에서의 감소된 상위 라인 버퍼에 의한 인터 예측을 위한 방법 및 장치

Legal Events

Date Code Title Description
E902 Notification of reason for refusal
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
A107 Divisional application of patent
GRNT Written decision to grant