KR20200036979A - 윈도우 부재 및 이를 포함하는 전자 장치 - Google Patents

윈도우 부재 및 이를 포함하는 전자 장치 Download PDF

Info

Publication number
KR20200036979A
KR20200036979A KR1020180115918A KR20180115918A KR20200036979A KR 20200036979 A KR20200036979 A KR 20200036979A KR 1020180115918 A KR1020180115918 A KR 1020180115918A KR 20180115918 A KR20180115918 A KR 20180115918A KR 20200036979 A KR20200036979 A KR 20200036979A
Authority
KR
South Korea
Prior art keywords
hole
light blocking
panel
blocking pattern
base panel
Prior art date
Application number
KR1020180115918A
Other languages
English (en)
Inventor
권성용
Original Assignee
삼성디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성디스플레이 주식회사 filed Critical 삼성디스플레이 주식회사
Priority to KR1020180115918A priority Critical patent/KR20200036979A/ko
Priority to US16/514,980 priority patent/US11038004B2/en
Priority to CN201910916529.0A priority patent/CN110970468A/zh
Publication of KR20200036979A publication Critical patent/KR20200036979A/ko
Priority to US17/346,285 priority patent/US11574980B2/en

Links

Images

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K77/00Constructional details of devices covered by this subclass and not covered by groups H10K10/80, H10K30/80, H10K50/80 or H10K59/80
    • H10K77/10Substrates, e.g. flexible substrates
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/122Pixel-defining structures or layers, e.g. banks
    • H01L51/0096
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/126Shielding, e.g. light-blocking means over the TFTs
    • GPHYSICS
    • G02OPTICS
    • G02BOPTICAL ELEMENTS, SYSTEMS OR APPARATUS
    • G02B5/00Optical elements other than lenses
    • G02B5/003Light absorbing elements
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/01Input arrangements or combined input and output arrangements for interaction between user and computer
    • G06F3/03Arrangements for converting the position or the displacement of a member into a coded form
    • G06F3/041Digitisers, e.g. for touch screens or touch pads, characterised by the transducing means
    • H01L27/322
    • H01L27/323
    • H01L51/52
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K50/00Organic light-emitting devices
    • H10K50/80Constructional details
    • H10K50/84Passivation; Containers; Encapsulations
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/30Devices specially adapted for multicolour light emission
    • H10K59/38Devices specially adapted for multicolour light emission comprising colour filters or colour changing media [CCM]
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/40OLEDs integrated with touch screens
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/131Interconnections, e.g. wiring lines or terminals
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/80Constructional details
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/80Constructional details
    • H10K59/87Passivation; Containers; Encapsulations
    • H10K59/873Encapsulations
    • H10K59/8731Encapsulations multilayered coatings having a repetitive structure, e.g. having multiple organic-inorganic bilayers
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/80Constructional details
    • H10K59/8791Arrangements for improving contrast, e.g. preventing reflection of ambient light
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02EREDUCTION OF GREENHOUSE GAS [GHG] EMISSIONS, RELATED TO ENERGY GENERATION, TRANSMISSION OR DISTRIBUTION
    • Y02E10/00Energy generation through renewable energy sources
    • Y02E10/50Photovoltaic [PV] energy
    • Y02E10/549Organic PV cells

Landscapes

  • Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Optics & Photonics (AREA)
  • General Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Human Computer Interaction (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)
  • Electroluminescent Light Sources (AREA)

Abstract

윈도우 부재는 평면상에서 투과 영역 및 베젤 영역으로 구분되고, 전면 및 두께 방향에서 상기 전면에 대향되고 상기 표시 모듈과 마주하는 배면을 포함하고, 상기 배면으로부터 상기 두께 방향으로 함몰된 함몰부가 정의된 베이스 패널, 상기 베이스 패널의 상기 배면에 배치되고 상기 베젤 영역을 정의하는 베젤층, 및 상기 함몰부에 배치되어 상기 함몰부의 내면을 커버하는 차광 패턴을 포함하고, 상기 차광 패턴은 투과 영역에 배치되고 상기 베젤층으로부터 이격된다.

Description

윈도우 부재 및 이를 포함하는 전자 장치{WINDOW MEMBER AND ELECTRONIC APPARATUS INCLUDING THE SAME}
본 발명은 윈도우 부재 및 이를 포함하는 전자 장치에 관한 것으로, 시인성이 개선된 윈도우 부재 및 이를 포함하는 전자 장치에 관한 것이다.
전자 장치는 전기적 신호에 따라 활성화된다. 전자 장치는 영상을 표시하는 표시 패널이나 외부 입력을 감지하는 터치 센서를 포함할 수 있다. 표시 패널에 있어서, 유기 발광 표시 패널은 낮은 소비 전력, 높은 휘도 및 높은 반응 속도를 가진다.
한편, 전자 장치는 외부 신호를 수신하거나, 외부에 출력 신호를 제공하는 전자 모듈을 포함할 수 있다. 전자 모듈은 표시 패널과 함께 하우징 부재 등에 수용되어 전자 장치를 구성한다.
본 발명은 전자 모듈이 배치된 영역에서의 다양한 불량이 시인되는 것을 방지할 수 있는 윈도우 부재 및 이를 포함하는 전자 장치를 제공하는 데 그 목적이 있다.
본 발명의 일 실시예에 따른 윈도우 부재는 평면상에서 투과 영역 및 베젤 영역으로 구분되고, 전면 및 두께 방향에서 상기 전면에 대향되는 배면을 포함하고, 상기 배면으로부터 상기 두께 방향으로 함몰된 함몰부가 정의된 베이스 패널, 상기 베이스 패널의 상기 배면에 배치되고 상기 베젤 영역을 정의하는 베젤층, 및 상기 함몰부에 배치되어 상기 함몰부의 내면을 커버하는 차광 패턴을 포함하고, 상기 차광 패턴은 투과 영역에 배치되고 상기 베젤층으로부터 이격된다.
상기 함몰부는 평면상에서 폐곡선 형상을 갖고, 상기 함몰부의 깊이는 상기 베이스 패널의 두께보다 작을 수 있다.
상기 차광 패턴의 두께는 상기 함몰부의 깊이와 동일할 수 있다.
상기 차광 패턴은, 상기 함몰부를 충진하는 제1 부분, 및 상기 제1 부분과 연결되고 상기 베이스 패널의 상기 배면의 적어도 일부를 커버하는 제2 부분을 포함할 수 있다.
상기 함몰부는, 상기 베이스 패널의 두께와 실질적으로 동일한 깊이를 갖고 상기 베이스 패널을 관통하는 관통 홀을 포함하고, 상기 차광 패턴은 상기 관통 홀의 내면을 커버할 수 있다.
본 발명의 일 실시예에 따른 윈도우 부재는 상기 관통 홀 내에 배치된 홀 패널을 더 포함하고, 상기 차광 패턴은 상기 홀 패널과 상기 베이스 패널 사이에 배치될 수 있다.
상기 홀 패널은 상기 베이스 패널과 동일한 물질을 포함할 수 있다.
상기 차광 패턴은 점착성을 가질 수 있다.
상기 함몰부는 상기 배면으로부터 함몰되고 제1 너비를 가진 제1 함몰부, 상기 제1 함몰부와 연결되고 상기 제1 함몰부로부터 상기 두께 방향으로 함몰된 제2 함몰부를 포함하고, 상기 차광 패턴은 상기 제1 함몰부 및 상기 제2 함몰부를 충진할 수 있다.
상기 차광 패턴 중 상기 베이스 패널의 상기 배면으로부터 노출된 면은 상기 베이스 패널의 상기 배면과 동일 평면을 정의할 수 있다.
본 발명의 일 실시예에 따른 전자 장치는 전면 및 두께 방향에서 상기 전면과 대향되는 배면을 포함하고 광을 투과시키는 베이스 패널 및 상기 베이스 패널에 정의된 함몰부에 충진되고 광을 차광시키는 차광 패턴을 포함하는 윈도우 부재, 상기 베이스 패널의 상기 배면에 배치되고, 영상을 표시하는 액티브 영역과 상기 액티브 영역에 인접한 주변 영역을 포함하는 표시 패널 및 상기 표시 패널 상에 배치되어 상기 액티브 영역과 상기 주변 영역에 중첩하는 광학 부재를 포함하는 표시 모듈, 및 상기 윈도우 부재의 상기 배면 상에 배치되고, 상기 액티브 영역에 중첩하는 전자 모듈을 포함하고, 상기 차광 패턴은 상기 액티브 영역에 정의되고 상기 표시 모듈을 관통하는 모듈 홀의 가장 자리를 따라 배치되고, 상기 차광 패턴의 배면은 상기 베이스 패널의 배면과 단면상에서 정렬될 수 있다.
상기 차광 패턴의 두께는 상기 베이스 패널의 두께 이하일 수 있다.
상기 함몰부는 상기 베이스 패널을 관통하는 관통 홀로 정의되고, 상기 차광 패턴은 상기 관통 홀의 내면을 커버하고, 상기 차광 패턴의 적어도 일부는 상기 베이스 패널의 상기 전면으로부터 노출될 수 있다.
상기 윈도우 부재는 상기 관통 홀 내에 배치되어 상기 모듈 홀과 중첩하는 홀 패널을 더 포함하고, 상기 차광 패턴은 상기 홀 패널과 상기 베이스 패널 사이의 갭을 충진할 수 있다.
상기 홀 패널은 상기 베이스 패널과 동일한 물질을 포함할 수 있다.
상기 홀 패널의 평면적은 상기 모듈 홀의 평면적 이상일 수 있다.
상기 함몰부는, 상기 베이스 패널의 상기 배면으로부터 함몰되고 제1 너비를 가진 제1 함몰부, 및 상기 제1 함몰부와 연결되고 상기 제1 함몰부로부터 함몰되며 상기 제1 너비보다 작은 제2 너비를 가진 제2 함몰부를 포함하고, 상기 차광 패턴은 상기 제1 함몰부 및 상기 제2 함몰부를 충진할 수 있다.
상기 차광 패턴 중 상기 제2 함몰부에 충진된 부분은 평면상에서 상기 모듈 홀의 내면과 중첩할 수 있다.
상기 차광 패턴은 점착성을 가질 수 있다.
본 발명의 일 실시예에 따른 전자 장치는 상기 표시 패널과 상기 광학 부재 사이 및 상기 광학 부재와 상기 윈도우 부재 사이에 배치된 복수의 점착층들을 더 포함할 수 있다.
상기 표시 패널은 유기발광소자를 포함할 수 있다.
상기 광학 부재는 편광 필름을 포함할 수 있다.
상기 윈도우 부재는 상기 베이스 패널의 상기 배면에 배치되어 상기 주변 영역과 중첩하는 베젤층을 더 포함하고, 상기 차광 패턴은 상기 베젤층으로부터 평면상에서 이격될 수 있다.
본 발명의 일 실시예에 따른 전자 장치는 상기 베젤층과 중첩하여 배치된 추가 전자 모듈을 더 포함하고, 상기 윈도우 부재는 상기 베젤층과 중첩하는 영역에 정의된 추가 함몰부에 배치된 추가 차광 패턴을 더 포함할 수 있다.
상기 차광 패턴은 평면상에서 폐라인 형상을 가질 수 있다.
상기 베이스 패널은 일 측에 정의된 노치부를 더 포함하고, 상기 차광 패턴은 상기 노치부의 내면을 커버할 수 있다.
상기 차광 패턴은 평면상에서 폐라인으로부터 일 부분이 오픈된 형상을 가질 수 있다.
본 발명에 따르면, 광학 부재를 포함하는 표시 모듈의 단부가 윈도우 부재를 통해 외부 사용자에게 시인되는 문제를 용이하게 개선할 수 있다. 또한, 전자 모듈에 인접하는 표시 모듈 단부가 박리되는 문제를 방지하여 전자 장치의 신뢰성이 개선될 수 있다.
도 1a는 본 발명의 일 실시예에 따른 전자 장치의 결합 사시도이다.
도 1b는 본 발명의 일 실시예에 따른 전자 장치의 분해 사시도이다.
도 2는 도 1b에 도시된 구성들 중 일부 구성의 분해 사시도이다.
도 3a 및 도 3b는 1a에 도시된 전자 장치의 단면도들이다.
도 4a는 도 1b에 도시된 XX'영역을 확대하여 간략히 도시한 평면도이다.
도 4b 및 도 4c는 본 발명의 일 실시예에 따른 표시 패널의 일부를 도시한 단면도들이다.
도 5a 내지 도 5c는 본 발명의 일 실시예에 따른 표시 장치의 일부를 도시한 단면도들이다.
도 6a 내지 도 6c는 본 발명의 일 실시예에 따른 표시 장치의 일부를 도시한 단면도들이다.
도 7a 내지 도 7d는 본 발명의 일 실시예에 따른 표시 장치의 일부를 도시한 단면도들이다.
도 8a는 본 발명의 일 실시예에 따른 윈도우 부재의 분해 사시도이다.
도 8b는 전자 장치의 일부를 도시한 단면도이다.
도 9는 본 발명의 일 실시예에 따른 전자 장치의 분해 사시도이다.
본 명세서에서, 어떤 구성요소(또는 영역, 층, 부분 등)가 다른 구성요소 "상에 있다", "연결 된다", 또는 "결합된다"고 언급되는 경우에 그것은 다른 구성요소 상에 직접 배치/연결/결합될 수 있거나 또는 그들 사이에 제3의 구성요소가 배치될 수도 있다는 것을 의미한다.
동일한 도면부호는 동일한 구성요소를 지칭한다. 또한, 도면들에 있어서, 구성요소들의 두께, 비율, 및 치수는 기술적 내용의 효과적인 설명을 위해 과장된 것이다.
"및/또는"은 연관된 구성들이 정의할 수 있는 하나 이상의 조합을 모두 포함한다.
제1, 제2 등의 용어는 다양한 구성요소들을 설명하는데 사용될 수 있지만, 상기 구성요소들은 상기 용어들에 의해 한정되어서는 안 된다. 상기 용어들은 하나의 구성요소를 다른 구성요소로부터 구별하는 목적으로만 사용된다. 예를 들어, 본 발명의 권리 범위를 벗어나지 않으면서 제1 구성요소는 제2 구성요소로 명명될 수 있고, 유사하게 제2 구성요소도 제1 구성요소로 명명될 수 있다. 단수의 표현은 문맥상 명백하게 다르게 뜻하지 않는 한, 복수의 표현을 포함한다.
또한, "아래에", "하측에", "위에", "상측에" 등의 용어는 도면에 도시된 구성들의 연관관계를 설명하기 위해 사용된다. 상기 용어들은 상대적인 개념으로, 도면에 표시된 방향을 기준으로 설명된다.
다르게 정의되지 않는 한, 본 명세서에서 사용된 모든 용어 (기술 용어 및 과학 용어 포함)는 본 발명이 속하는 기술 분야의 당업자에 의해 일반적으로 이해되는 것과 동일한 의미를 갖는다. 또한, 일반적으로 사용되는 사전에서 정의된 용어와 같은 용어는 관련 기술의 맥락에서 의미와 일치하는 의미를 갖는 것으로 해석되어야 하고, 이상적인 또는 지나치게 형식적인 의미로 해석되지 않는 한, 명시적으로 여기에서 정의됩니다.
"포함하다" 또는 "가지다" 등의 용어는 명세서 상에 기재된 특징, 숫자, 단계, 동작, 구성요소, 부품 또는 이들을 조합한 것이 존재함을 지정하려는 것이지, 하나 또는 그 이상의 다른 특징들이나 숫자, 단계, 동작, 구성요소, 부분품 또는 이들을 조합한 것들의 존재 또는 부가 가능성을 미리 배제하지 않는 것으로 이해되어야 한다.
이하, 도면을 참조하여 본 발명의 실시예들을 설명한다.
도 1a는 본 발명의 일 실시예에 따른 전자 장치의 결합 사시도이고, 도 1b는 본 발명의 일 실시예에 따른 전자 장치의 분해 사시도이다. 도 2는 도 1b에 도시된 구성들 중 일부 구성의 분해 사시도이다. 이하, 도 1a 내지 도 2를 참조하여 본 발명에 대해 설명한다.
전자 장치(EA)는 제1 방향(D1) 및 제2 방향(D2)에 의해 정의되는 평면상에서 제3 방향(D3)을 향해 영상(IM)을 표시한다. 전자 장치(EA)는 윈도우 부재(100), 표시 모듈(200), 전자 모듈(300), 및 하우징 부재(400)를 포함한다. 본 실시예에서, 윈도우 부재(100), 표시 모듈(200), 및 전자 모듈(300)은 서로 결합되어 표시 유닛(DU)을 구성할 수 있다.
윈도우 부재(100)는 표시 모듈(200) 상에 배치되어 표시 모듈(200)의 전면(IS)을 커버한다. 윈도우 부재(100)는 베이스 패널(BP), 제1 차광 패턴(BR1), 제2 차광 패턴(BR2), 및 홀 패널(WP)을 포함한다. 베이스 패널(BP)은 광학적으로 투명할 수 있다. 예를 들어, 베이스 패널(BP)은 유리 또는 플라스틱을 포함할 수 있다. 베이스 패널(BP)은 다층 또는 단층구조를 가질 수 있다. 예를 들어, 베이스 패널(BP)은 접착제로 결합된 복수 개의 플라스틱 필름의 적층 구조를 가지거나, 접착제로 결합된 유리 기판과 플라스틱 필름의 적층 구조를 가질 수도 있다.
윈도우 부재(100)는 외부에 노출되는 전면(FS)을 포함한다. 표시 모듈(200)에 표시되는 영상은 전면(FS)을 통해 외부에서 시인된다. 윈도우의 전면(FS)은 평면상에서 투과 영역(TA) 및 베젤 영역(BZA)으로 구분될 수 있다.
투과 영역(TA)은 입사되는 광을 투과시키는 영역일 수 있다. 투과 영역(TA)은 액티브 영역(AA)과 대응되는 형상을 가질 수 있다. 예를 들어, 투과 영역(TA)은 액티브 영역(AA)의 전면 또는 적어도 일부와 중첩한다. 표시 패널(DP)의 액티브 영역(AA)에 표시되는 영상(IM)은 투과 영역(TA)을 통해 외부에서 시인될 수 있다.
베젤 영역(BZA)은 투과 영역(TA)에 비해 상대적으로 광 투과율이 낮은 영역일 수 있다. 베젤 영역(BZA)은 투과 영역(TA)의 형상을 정의한다. 베젤 영역(BZA)은 투과 영역(TA)에 인접하며, 투과 영역(TA)을 에워쌀 수 있다.
베젤 영역(BZA)은 소정의 컬러를 가질 수 있다. 베젤 영역(BZA)은 표시 모듈(200)의 주변 영역(NAA)을 커버하여 주변 영역(NAA)이 외부에서 시인되는 것을 차단할 수 있다. 한편, 이는 예시적으로 도시된 것이고, 본 발명의 일 실시예에 따른 윈도우 부재(100)에 있어서, 베젤 영역(BZA)은 생략될 수도 있다.
제1 홀 영역(HA1) 및 제2 홀 영역(HA2) 각각은 후술하는 전자모듈(300)과 평면상에서 중첩하는 영역일 수 있다. 전자 모듈(300)은 제1 홀 영역(HA1) 및 제2 홀 영역(HA2)을 통해 제공되는 외부 신호들을 수신하여 동작할 수 있다.
본 실시예에서, 제1 홀 영역(HA1)은 투과 영역(TA)에 정의되고, 제2 홀 영역(HA2)은 베젤 영역(BZA)에 정의된 것으로 도시되었다. 다만, 이는 예시적으로 도시한 것이고, 제1 홀 영역(HA1) 및 제2 홀 영역(HA2)은 서로 반대의 영역에 정의되거나, 모두 투과 영역(TA)에 정의되거나, 모두 베젤 영역(BZA)에 정의될 수도 있다. 한편, 제1 홀 영역(HA1) 및 제2 홀 영역(HA2) 중 어느 하나는 생략될 수도 있다. 본 발명의 일 실시예에 따른 윈도우 부재(100)는 다양한 실시예들을 포함할 수 있으며, 어느 하나의 실시예로 한정되지 않는다.
제1 홀 영역(HA1) 및 제2 홀 영역(HA2) 각각에는 베이스 패널(BP)의 배면으로부터 함몰된 소정의 함몰부가 정의될 수 있다. 함몰부는 베이스 패널(BP)의 두께보다 낮은 깊이의 홈 부 및 베이스 패널(BP)의 전면 및 배면을 관통하여 베이스 패널(BP)의 두께와 실질적으로 동일한 깊이를 가진 관통 홀을 포함할 수 있다. 본 실시예에서, 베이스 패널(BP)에는 관통 홀들이 정의된 것으로 예시적으로 도시되었다.
제1 홀 영역(HA1)에 배치되는 제1 홀(HH1) 및 제2 홀 영역(HA2)에 배치되는 제2 홀(HH2)이 정의된다. 이에 따라, 제1 홀(HH1)은 투과 영역(TA)에 정의되고, 제2 홀(HH2)은 베젤 영역(BZA)에 정의될 수 있다.
본 실시예에서, 제1 홀(HH1)과 제2 홀(HH2)은 서로 상이한 형상을 가질 수 있다. 예를 들어, 제1 홀(HH1)은 원 형상으로 도시되었고, 제2 홀(HH2)을 제1 방향(D1)을 따라 연장된 장 축을 가진 타원 형상으로 도시되었다. 제1 홀(HH1)과 제2 홀(HH2)은 각각 후술하는 전자 모듈(300) 중 중첩하는 구성의 형상과 대응되는 형상을 가질 수 있다. 따라서, 제1 홀(HH1)과 제2 홀(HH2)의 크기나 형상은 다양하게 제공될 수 있으며, 어느 하나의 실시예로 한정되지 않는다.
홀 패널(WP)은 베이스 패널(BP)에 정의된 홀에 삽입될 수 있다. 본 실시예에서, 홀 패널(WP)은 제1 홀(HH1)에 배치된 것으로 도시되었다. 이에 따라, 홀 패널(WP)은 제1 홀(HH1)의 형상과 대응되는 원 형상을 가진다. 다만, 이는 예시적으로 도시한 것이고, 본 발명의 일 실시예에 따른 홀 패널(WP)은 제2 홀(HH2)과 대응되는 형상을 갖고 제2 홀(HH2)에 배치될 수도 있다. 또는, 본 발명의 일 실시예에 따른 전자 장치(EA)에 있어서, 홀 패널(WP)은 생략될 수도 있다.
제1 차광 패턴(BR1)은 제1 홀(HH1)의 내면을 커버한다. 제1 차광 패턴(BR1)은 제1 홀(HH1)과 대응되는 원형 링 형상을 가질 수 있다. 제1 차광 패턴(BR1)과 홀 패널(WP)은 제1 홀(HH1) 내에 함께 삽입될 수 있다. 제1 차광 패턴(BR1)은 홀 패널(WP)의 둘레와 제1 홀(HH1) 내면 사이의 공간을 충진할 수 있다.
제1 차광 패턴(BR1)은 점착성을 가질 수 있다. 이에 따라, 제1 차광 패턴(BR1)은 홀 패널(WP)과 베이스 패널(BP)을 물리적으로 결합시킬 수 있다. 제1 차광 패턴(BR1)은 차광성이 높은 컬러를 가질 수 있다. 예를 들어, 제1 차광 패턴(BR1)은 블랙 또는 광 흡수율이 높은 컬러를 가질 수 있다.
제2 차광 패턴(BR2)은 제2 홀(HH2)의 내면을 커버한다. 제2 차광 패턴(BR2)은 제2 홀(HH2)과 대응되는 타원형 링 형상을 가질 수 있다. 본 실시예에서, 제2 홀(HH2)은 제1 홀(HH1)과 달리, 홀 패널(WP)과 같은 별도의 구성이 삽입되지 않을 수 있다. 이에 따라, 제2 차광 패턴(BR2)은 외부에 노출될 수 있다. 제2 차광 패턴(BR2)은 차광성이 높은 물질을 포함할 수 있다. 제2 홀(HH2)의 내면은 실질적으로 제2 차광 패턴(BR2)에 의해 차광 코팅될 수 있다.
표시 모듈(200)은 전면(IS)에 영상(IM)을 표시한다. 전면(IS)은 액티브 영역(AA) 및 주변 영역(NAA)으로 구분될 수 있다. 영상(IM)은 액티브 영역(AA)에 표시된다. 주변 영역(NAA)은 액티브 영역(AA)에 인접한다.
표시 모듈(200)은 복수의 화소들(PX)을 포함할 수 있다. 화소들(PX)은 전기적 신호에 응답하여 광을 표시한다. 화소들(PX)이 표시하는 광들은 영상(IM)을 구현한다.
본 실시예에서, 표시 모듈(200)에는 표시 모듈(200)을 관통하는 소정의 관통 홀이 정의될 수 있다. 표시 모듈(200)의 액티브 영역(AA)에는 모듈 홀(MH)이 정의될 수 있다.
모듈 홀(MH)은 제1 홀 영역(HA1)과 중첩한다. 모듈 홀(MH)은 액티브 영역(AA)에 정의된다. 이에 따라, 화소들(PX) 중 일부는 모듈 홀(MH)을 에워싸며 배열될 수 있다. 영상(IM)은 모듈 홀(MH)에 인접하는 영역에도 표시된다.
전자 모듈(300)은 전자 장치(EA)를 동작시키기 위한 다양한 기능성 모듈을 포함한다. 전자 모듈(300)은 미 도시된 커넥터 등을 통해 표시 모듈(200)과 전기적으로 연결될 수 있다. 예를 들어, 전자 모듈(EM)은 카메라, 스피커, 또는 광이나 열 등의 감지 센서일 수 있다.
예를 들어, 전자 모듈(300)은 제1 전자 모듈(310) 및 제2 전자 모듈(320)을 포함할 수 있다. 제1 전자 모듈(310)은 모듈 홀(MH) 및 제1 홀 영역(HA1)을 통해 수신되는 외부 피사체를 감지할 수 있다. 제1 전자 모듈(310)은 모듈 홀(MH) 및 제1 홀 영역(HA1)을 통해 전달되는 외부 입력을 수신하거나 모듈 홀(MH) 및 제1 홀 영역(HA1)을 통해 출력을 제공할 수 있다.
예를 들어, 제1 전자 모듈(310)은 발광 모듈, 광 감지 모듈, 및 촬영 모듈 중 적어도 어느 하나일 수 있다. 예를 들어, 제1 전자 모듈(310)은 적외선을 출력하는 발광 모듈, 적외선 감지를 위한 CMOS 센서, 외부 피사체를 촬영하는 카메라 모듈 중 적어도 어느 하나를 포함할 수 있다.
제2 전자 모듈(320)은 제2 홀 영역(HA2)을 통해 음성 등의 음향 신호를 수집하거나, 처리된 음성 등의 음향 신호를 외부에 제공할 수 있다. 예를 들어, 제2 전자 모듈(320)은 음향입력 모듈 및 음향 출력 모듈 중 적어도 어느 하나를 포함할 수 있다. 음향 입력 모듈은 음향 신호를 입력 받을 수 있는 마이크로폰(microphone)을 포함할 수 있다. 음향 출력 모듈은 음향 데이터를 음향 신호로 출력하는 스피커를 포함할 수 있다.
다만, 이는 예시적으로 도시한 것이고, 전자 모듈(300)은 단일의 모듈로 구성되거나, 더 많은 수의 전자 모듈들을 더 포함할 수도 있고, 다양한 배치 관계로 배열될 수 있으며, 어느 하나의 실시예로 한정되지 않는다.
하우징 부재(400)는 표시 모듈(200) 하 측에 배치된다. 하우징 부재(400)는 윈도우 부재(100)와 결합되어 전자 장치(EA)의 외관을 구성한다. 하우징 부재(400)는 상대적으로 높은 강성을 가진 물질을 포함할 수 있다. 예를 들어, 하우징 부재(400)는 글라스, 플라스틱, 메탈로 구성된 복수 개의 프레임 및/또는 플레이트를 포함할 수 있다.
하우징 부재(400)는 소정의 수용 공간을 제공한다. 표시 모듈(200) 및 전자 모듈(300)은 수용 공간 내에 수용되어 외부 충격으로부터 보호될 수 있다.
본 발명에 따르면, 전자 모듈(300) 중 일부가 표시 모듈(200)의 액티브 영역(AA) 및 윈도우 부재(100)의 투과 영역(TA)에 중첩하도록 배치될 수 있다. 이에 따라, 베젤 영역(BZA)의 면적이 감소될 수 있어 전자 장치(EA)의 미감이 향상될 수 있다.
도 3a 및 도 3b는 1a에 도시된 전자 장치의 단면도들이다. 도 3a에는 도 1a에 도시된 Ⅰ-Ⅰ'를 따라 자른 단면을 도시하였고, 도 3b에는 도 1a에 도시된 Ⅱ-Ⅱ'를 따라 자른 단면을 도시하였다. 한편, 용이한 설명을 위해 하우징 부재(400: 도 1a 참조)는 생략하여 도시하였다. 즉, 도 3a 및 도 3b에는 표시 유닛(DU)의 부분 단면도들을 도시하였다. 이하, 도 3a 및 도 3b를 참조하여 본 발명에 대해 설명한다.
도 3a 및 도 3b에 도시된 것과 같이, 표시 유닛(DU)은 윈도우 부재(100), 표시 모듈(200), 제1 전자 모듈(310), 및 제2 전자 모듈(320)을 포함한다. 본 실시예에서, 윈도우 부재(100)와 표시 모듈(200) 사이에는 제1 점착 부재(AL1)가 배치될 수 있다. 제1 점착 부재(AL1)는 윈도우 부재(100)와 표시 모듈(200)을 물리적으로 결합시킨다. 제1 점착 부재(AL1)는 투명한 점착 물질을 포함할 수 있다. 예를 들어, 제1 점착 부재(AL1)는 투명 점착제(Optical clear adhesive, OCA), 투명 레진(Optical clear resin, OCR), 및 감압 점착제(Pressure sensitive adhesive, PSA) 중 적어도 어느 하나를 포함할 수 있다.
윈도우 부재(100)는 베젤층(BZ)을 더 포함할 수 있다. 베젤층(BZ)은 베젤 영역(BZA)을 정의한다. 본 실시예에서, 베이스 패널(BP) 중 베젤층(BZ)이 배치된 영역은 베젤 영역(BZA)으로 정의되고, 베젤층(BZ)으로부터 노출된 영역은 투과 영역(TA)으로 정의될 수 있다.
표시 모듈(200)은 표시 패널(DP), 광학 부재(OP), 커버 패널(CP), 제2 점착 부재(AL2), 및 제3 점착 부재(AL3)를 포함한다. 제2 점착 부재(AL2)는 표시 패널(DP)과 광학 부재(OP) 사이에 배치되어 표시 패널(DP)과 광학 부재(OP)를 결합시킨다. 제3 점착 부재(AL3)는 표시 패널(DP)과 커버 패널(CP) 사이에 배치되어 표시 패널(DP)과 커버 패널(CP)을 결합시킨다.
제2 점착 부재(AL2)와 제3 점착 부재(AL3) 각각은 투명한 점착 물질을 포함할 수 있다. 예를 들어, 제2 점착 부재(AL2)와 제3 점착 부재(AL3) 각각은 투명 점착제(Optical clear adhesive, OCA), 투명 레진(Optical clear resin, OCR), 및 감압 점착제(Pressure sensitive adhesive, PSA) 중 적어도 어느 하나를 포함할 수 있다.
표시 패널(DP)은 전기적 신호에 대응하여 영상(IM: 도 1a 참조)을 표시한다. 본 실시예에서, 표시 패널(DP)은 제3 방향(D3)을 향해 영상(IM)을 표시하는 전면 발광형 표시 패널일 수 있다.
광학 부재(OP)는 표시 패널(DP)의 전면에 배치된다. 광학 부재(OP)는 표시 패널(DP)에 입사되는 광에 대한 표시 패널(DP)의 외광 반사율을 감소시킬 수 있다. 예를 들어, 광학 부재(OP)는 반사 방지 필름, 편광 필름, 컬러 필터, 및 그레이 필터 중 적어도 어느 하나를 포함할 수 있다.
커버 패널(CP)은 표시 패널(DP)의 배면에 배치된다. 커버 패널(CP)은 외부 충격에 대해 표시 패널(DP)을 보호하거나, 열이 표시 패널(DP)에 미치는 영향을 감소시킬 수 있다. 예를 들어, 커버 패널(CP)은 스펀지, 플라스틱 패널, 금속 패널, 및 방열 필름 중 적어도 어느 하나를 포함할 수 있다.
표시 모듈(200)은 제1 단부(MHE1) 및 제2 단부(MHE2)를 포함한다. 제1 단부(MHE1)는 제1 홀 영역(HA1)에 중첩한다. 제1 단부(MHE1)는 모듈 홀(MH)의 내면을 정의한다.
제2 단 부(MHE2)는 표시 모듈(200)의 측면을 정의한다. 제2 단 부(MHE2)는 베젤 영역(BZA)에 중첩할 수 있다. 베젤층(BZ)은 평면상에서 제2 단 부(MHE2)와 중첩한다. 다만, 이는 예시적으로 도시한 것이고, 제2 단부(MHE2)는 윈도우 부재(100)의 측면들과 정렬되거나, 투과 영역(TA)에 중첩할 수도 있으며, 어느 하나의 실시예로 한정되지 않는다.
도 3a에는 제1 홀 영역(HA1)이 존재하는 부분을 도시하였다. 도 3a에 도시된 것과 같이, 홀 패널(WP) 및 제1 차광 패턴(BR1)은 제1 홀(HH1) 내에 배치된다. 제1 차광 패턴(BR)은 홀 패널(WP)와 베이스 패널(BP) 사이에 삽입된다. 이에 따라, 제1 홀 영역(HA1)의 제2 방향(D2)에서의 너비는 제1 차광 패턴(BR1)의 제2 방향(D2)에서의 너비 및 홀 패널(WP)의 제2 방향(D2)에서의 너비의 합과 대응될 수 있다. 홀 패널(WP)은 외부 오염이나 외부 충격으로부터 제1 전자 모듈(310)을 안정적으로 보호한다.
제1 홀 영역(HA1)은 제1 전자 모듈(310)과 중첩한다. 본 실시예에서, 제1 전자 모듈(310)은 모듈 홀(MH) 내에 삽입된 것으로 도시되었다. 다만, 이는 예시적으로 도시한 것이고, 제1 전자 모듈(310)은 모듈 홀(MH)과 중첩하되 모듈 홀(MH)의 외 측에 배치될 수도 있다.
상술한 바와 같이, 제1 홀 영역(HA1)을 통해 제공되는 외부 신호는 모듈 홀(MH)을 통해 제1 전자 모듈(310)에 제공된다. 제1 전자 모듈(310)은 제공된 외부 신호를 처리하여 표시 모듈(200)에 전기적 신호를 제공한다. 예를 들어, 제1 전자 모듈(310)은 발광 모듈, 광 감지 모듈, 촬영 모듈 중 어느 하나일 수 있다.
도 3b에는 제2 홀 영역(HA2)이 존재하는 부분을 도시하였다. 상술한 바와 같이, 제2 홀 영역(HA2)은 베젤 영역(BZA)에 정의된다. 도 3b에 도시된 것과 같이, 제2 차광 패턴(BR2)은 제2 홀(HH2) 내에 배치된다. 제2 차광 패턴(BR2)은 제2 홀(HH2)의 내면을 커버한다.
표시 모듈(200)의 제2 단 부(MHE2)는 베젤 영역(BZA)에 중첩할 수 있다. 제2 전자 모듈(320)은 제2 단 부(MHE2)에 인접하여 배치된다. 제2 전자 모듈(320)은 제2 홀 영역(HA2)을 통해 제공되는 외부 신호를 수신하거나, 처리된 신호를 외부에 제공할 수 있다. 본 실시예에서, 제2 전자 모듈(320)은 음향 입력 모듈 및 음향 출력 모듈 중 적어도 어느 하나를 포함할 수 있다.
본 실시예에 따른 표시 유닛(DU)에 있어서, 제2 홀 영역(HA2)에 배치되는 홀 패널(WP)은 생략될 수 있다. 즉, 제2 차광 패턴(BR2)은 외부에 노출될 수 있다. 이에 따라, 제2 전자 모듈(320)에 제공되는 외부 신호를 수신하기 위한 입력 효율이나, 처리된 신호를 외부에 제공하는 출력 효율을 향상시킬 수 있다. 다만, 이는 예시적으로 도시한 것이고, 제2 홀 영역(HA2)에도 홀 패널(WP)이 제공될 수도 있으며, 어느 하나의 실시예로 한정되지 않는다.
도 4a는 도 1b에 도시된 XX'영역을 확대하여 간략히 도시한 평면도이다. 도 4b 및 도 4c는 본 발명의 일 실시예에 따른 표시 패널의 일부를 도시한 단면도들이다. 도 4b 및 도 4c는 실질적으로 XX'영역의 단면도들과 대응될 수 있다. 이하, 도 4a 내지 도 4c를 참조하여 본 발명에 대해 설명한다. 한편, 도 1a 내지 도 3b에서 설명한 구성과 동일한 구성에 대해서는 동일한 참조부호를 부여하고 중복된 설명은 생략하기로 한다.
도 4a 및 도 4b를 참조하면, 표시 패널(DP)은 베이스 층(BS), 복수의 신호 라인들(SL1, SL2), 복수의 화소들(PX), 봉지층(ECL), 및 평탄화층(PL)을 포함한다. 베이스 층(BS)은 절연 물질을 포함할 수 있다. 예를 들어, 베이스 층(BS)은 유리, 수지 필름, 또는 유기층 및 무기층이 교번하여 적층된 적층 필름을 포함할 수 있다.
화소들(PX)은 각각 광들을 생성하여 액티브 영역(AA)에 영상(IM: 도 1a 참조)을 구현한다. 화소들(PX) 각각은 복수의 신호 라인들과 연결될 수 있다. 본 실시예에서는 신호 라인들 중 제1 신호 라인(SL1)과 제2 신호 라인(SL2)을 예시적으로 설명한다. 다만, 이는 예시적으로 도시한 것이고, 본 발명의 일 실시예에 따른 화소들(PX) 각각은 다양한 신호 라인들에 추가적으로 연결될 수 있으며, 어느 하나의 실시예로 한정되지 않는다. 이하, 하나의 화소(PX)를 기준으로 화소(PX)에 대해 설명한다.
화소들(PX)은 베이스 층(BS) 상에 배치된다. 본 실시예에서, 화소들(PX)과 베이스 층(BS) 사이에는 보조층(BL)이 배치될 수 있다. 보조층(BL)은 베이스 층(BS) 상에 직접 형성되어 베이스 층(BS)의 전면(front surface)을 커버할 수 있다.
보조층(BL)은 무기물을 포함한다. 보조층(BL)은 배리어층(barrier layer) 및/또는 버퍼층(buffer layer)을 포함할 수 있다. 이에 따라, 보조층(BL)은 베이스 층(BS)을 통해 유입되는 산소나 수분이 화소들(PX)에 침투되는 것을 방지하거나, 화소들(PX)이 안정적으로 형성되도록 베이스 층(BS)의 표면 에너지보다 낮은 표면 에너지를 제공한다.
한편, 베이스 층(BS) 및 보조층(BL) 중 적어도 어느 하나는 복수로 제공되어 서로 교번하여 적층될 수도 있다. 또는, 보조층(BL)을 구성하는 배리어층 및 버퍼층의 적어도 어느 하나는 복수로 제공될 수도 있고 생략될 수도 있다. 다만, 이는 예시적으로 도시한 것이고, 본 발명의 일 실시예에 따른 표시 패널(DP)은 다양한 구조로 제공될 수 있으며, 어느 하나의 실시예로 한정되지 않는다.
화소(PX)는 박막 트랜지스터(TR) 및 표시 소자(OD)를 포함할 수 있다. 박막 트랜지스터(TR)는 반도체 패턴(SP), 제어 전극(CE), 입력 전극(IE), 및 출력 전극(OE)을 포함한다. 반도체 패턴(SP)은 보조층(BL) 상에 배치된다. 반도체 패턴(SP)은 반도체 물질을 포함할 수 있다. 제어 전극(CE)은 제1 절연층(10)을 사이에 두고 반도체 패턴(SP)으로부터 이격된다.
입력 전극(IE)과 출력 전극(OE)은 제2 절연층(20)을 사이에 두고 제어 전극(CE)으로부터 이격된다. 화소 트랜지스터(TR-P)의 입력 전극(IE)과 출력 전극(OE)은 제1 절연층(10) 및 제2 절연층(20)을 관통하여 반도체 패턴(SP)의 일 측 및 타 측에 각각 접속된다.
제3 절연층(30)은 제2 절연층(20) 상에 배치되어 입력 전극(IE) 및 출력 전극(OE)을 커버한다. 한편, 본 발명에 있어서, 반도체 패턴(SP)은 제어 전극(CE) 상에 배치될 수도 있다. 또는, 반도체 패턴(SP)은 입력 전극(IE)과 출력 전극(OE) 상에 배치될 수도 있다. 또는, 입력 전극(IE)과 출력 전극(OE)은 반도체 패턴(SP)과 동일 층 상에 배치되어 반도체 패턴(SP)에 직접 접속될 수도 있다. 본 발명의 일 실시예에 따른 박막 트랜지스터(TR)는 다양한 구조들로 형성될 수 있으며, 어느 하나의 실시예로 한정되지 않는다.
표시 소자(OD)는 제3 절연층(30) 상에 배치된다. 표시 소자(OD)는 광을 표시할 수 있다면 다양한 소자를 포함할 수 있다. 예를 들어, 표시 소자(OD)는 유기발광소자, 전기영동소자, 전기습윤소자, 액정 커패시터 등을 포함할 수 있다. 본 실시예에서, 표시 소자(OD)는 유기발광소자인 경우를 예시적으로 설명한다. 표시 소자(OD)는 제1 전극(E1), 발광 패턴(EP), 제어층(EL), 및 제2 전극(E2)을 포함한다.
제1 전극(E1)은 제3 절연층(30)을 관통하여 박막 트랜지스터(TR)에 접속될 수 있다. 한편, 도시되지 않았으나, 표시 패널(DP)은 제1 전극(E1)과 박막 트랜지스터(TR) 사이에 배치되는 별도의 연결 전극을 더 포함할 수도 있고, 이때, 제1 전극(E1)은 연결 전극을 통해 박막 트랜지스터(TR)에 전기적으로 접속될 수 있다.
제4 절연층(40)은 제3 절연층(30) 상에 배치된다. 제4 절연층(40)은 유기물 및/또는 무기물을 포함할 수 있으며, 단층 또는 적층 구조를 가질 수 있다.
제4 절연층(40)에는 개구부가 정의될 수 있다. 개구부는 제1 전극(E1)의 적어도 일부를 노출시킨다. 제4 절연층(40)은 화소 정의막일 수 있다.
발광 패턴(EP)은 개구부에 배치되어, 개구부에 의해 노출된 제1 전극(E1) 상에 배치된다. 발광 패턴(EP)은 발광 물질을 포함할 수 있다. 예를 들어, 발광 패턴(EP)은 적색, 녹색, 및 청색을 발광하는 물질들 중 적어도 어느 하나의 물질로 구성될 수 있으며, 형광 물질 또는 인광 물질을 포함할 수 있다. 발광 패턴(EP)은 유기 발광 물질 또는 무기 발광 물질을 포함할 수 있다. 발광 패턴(EP)은 제1 전극(E1) 및 제2 전극(E2) 사이의 전위 차이에 응답하여 광을 발광할 수 있다.
제어층(EL)은 제1 전극(E1)과 제2 전극(E2) 사이에 배치된다. 제어층(EL)은 발광 패턴(EP)에 인접하여 배치된다. 제어층(EL)은 전하의 이동을 제어하여 표시 소자(OD)의 발광 효율 및 수명을 향상시킨다. 제어층(EL)은 정공 수송 물질, 정공 주입 물질, 전자 수송 물질, 전자 주입 물질 중 적어도 어느 하나를 포함할 수 있다.
본 실시예에서, 제어층(EL)은 발광 패턴(EP)과 제2 전극(E2) 사이에 배치된 것으로 도시되었다. 다만, 이는 예시적으로 도시한 것이고, 제어층(EL)은 발광 패턴(EP)과 제1 전극(E1) 사이에 배치될 수도 있고, 발광 패턴(EP)을 사이에 두고 제3 방향(D3)을 따라 적층되는 복수의 층들로 제공될 수도 있다. 또는, 본 발명의 일 실시예에 따른 표시 소자(OD)에 있어서, 제어층(EL)은 생략될 수도 있다.
제어층(EL)은 액티브 영역(AA)으로부터 주변 영역(NAA)까지 연장된 일체의 형상을 가질 수 있다. 제어층(EL)은 복수의 화소들에 공통적으로 제공될 수 있다.
제2 전극(E2)은 제어층(EL) 상에 배치된다. 제2 전극(E2)은 제1 전극(E1)과 대향될 수 있다. 제2 전극(E2)은 액티브 영역(AA)으로부터 주변 영역(NAA)까지 연장된 일체의 형상을 가질 수 있다. 제2 전극(E2)은 복수의 화소들에 공통적으로 제공될 수 있다. 화소들 각각에 배치된 각각의 표시 소자(OD)는 제2 전극(E2)을 통해 공통의 전원 전압(이하, 제2 전원 전압)을 수신한다.
제2 전극(E2)은 투과형 도전 물질 또는 반 투과형 도전 물질을 포함할 수 있다. 이에 따라, 발광 패턴(EP)에서 생성된 광은 제2 전극(E2)을 통해 제3 방향(D3)을 향해 용이하게 출사될 수 있다. 다만, 이는 예시적으로 도시한 것이고, 본 발명의 일 실시예에 따른 표시 소자(OD)는 설계에 따라, 제1 전극(E1)이 투과형 또는 반 투과형 물질을 포함하는 배면 발광 방식으로 구동되거나, 전면과 배면 모두를 향해 발광하는 양면 발광 방식으로 구동될 수도 있으며, 어느 하나의 실시예로 한정되지 않는다.
봉지층(ECL)은 표시 소자(OD) 상에 배치되어 표시 소자(OD)를 봉지한다. 봉지층(ECL)은 복수의 화소들에 공통적으로 제공될 수 있다. 한편, 도시되지 않았으나, 제2 전극(E2)과 봉지층(ECL) 사이에는 제2 전극(E2)을 커버하는 캡핑층(capping layer)이 더 배치될 수도 있다.
봉지층(ECL)은 제3 방향(D3)을 따라 순차적으로 적층된 제1 무기층(IOL1), 유기층(OL), 및 제2 무기층(IOL2)을 포함할 수 있다. 다만 이에 한정되지 않고, 봉지층(EP-E)은 복수의 무기층들 및 유기층들을 더 포함할 수 있다.
제1 무기층(IOL1)은 제2 전극(E2)을 커버할 수 있다. 제1 무기층(IOL1)은 외부 수분이나 산소가 표시 소자(OD)에 침투하는 것을 방지할 수 있다. 예를 들어, 제1 무기층(IOL1)은 실리콘 질화물, 실리콘 산화물, 또는 이들이 조합된 화합물을 포함할 수 있다. 제1 무기층(IOL1)은 증착 공정을 통해 형성될 수 있다.
유기층(OL)은 제1 무기층(IOL1) 상에 배치되어 제1 무기층(IOL1)에 접촉할 수 있다. 유기층(OL)은 제1 무기층(IOL1) 상에 평탄면을 제공할 수 있다. 제1 무기층(IOL1) 상면에 형성된 굴곡이나 제1 무기층(IOL1) 상에 존재하는 파티클(particle) 등은 유기층(OL)에 의해 커버되어, 제1 무기층(IOL1)의 상면의 표면 상태가 유기층(OL) 상에 형성되는 구성들에 미치는 영향을 차단할 수 있다. 또한, 유기층(OL)은 접촉하는 층들 사이의 응력을 완화시킬 수 있다. 유기층(OL)은 유기물을 포함할 수 있고, 스핀 코팅, 슬릿 코팅, 잉크젯 공정과 같은 용액 공정을 통해 형성될 수 있다.
제2 무기층(IOL2)은 유기층(OL) 상에 배치되어 유기층(OL)을 커버한다. 제2 무기층(IOL2)은 제1 무기층(IOL1) 상에 배치되는 것보다 상대적으로 평탄한 면에 안정적으로 형성될 수 있다. 제2 무기층(IOL2)은 유기층(OL)으로부터 방출되는 수분 등을 봉지하여 외부로 유입되는 것을 방지한다. 제2 무기층(IOL2)은 실리콘 질화물, 실리콘 산화물, 또는 이들이 조합된 화합물을 포함할 수 있다. 제2 무기층(IOL2)은 증착 공정을 통해 형성될 수 있다.
평탄화 층(PL)은 봉지층(ECL) 상에 배치될 수 있다. 평탄화 층(PL)은 불 균일한 전면을 제공하는 봉지층(ECL)의 전면을 커버하여 액티브 영역(AA)에 평탄면을 제공한다. 상술한 광학 부재(OP: 도 3a 참조)는 평탄화 층(PL) 상에 배치될 수 있다. 다만, 이는 예시적으로 도시한 것이고, 본 발명의 일 실시예에 따른 표시 패널(DP)에 있어서, 평탄화 층(PL)은 복수로 제공되거나, 생략될 수도 있다.
한편, 도 4c에 도시된 것과 같이, 표시 패널(DP-1)은 봉지 기판(ECG)을 포함할 수도 있다. 이때, 봉지층(ECL)은 생략될 수 있다. 봉지 기판(ECG)은 절연 물질을 포함할 수 있다. 예를 들어, 봉지 기판(ECG)은 유리기판 또는 플라스틱 기판을 포함할 수 있다. 상술한 광학 부재(OP)는 봉지 기판(ECG) 상에 배치될 수 있다. 본 발명의 일 실시예에 따른 표시 패널(DP)은 봉지 기판(ECG)을 포함함으로써, 외부 충격에 대해 향상된 신뢰성을 가질 수 있다.
봉지 기판(ECG)은 제2 전극(E2)으로부터 제3 방향(D3)에서 소정 간격 이격되어 배치될 수 있다. 봉지 기판(ECG)과 제2 전극(E2) 사이의 공간은 공기 도는 비활성 기체로 충진될 수 있다.
봉지 기판(ECG)은 실링 부재(PSL)를 통해 베이스 층(BS)과 결합되고 화소(PX)를 밀봉한다. 봉지 기판(ECG)은 실링 부재(PSL)를 통해 소정의 간격을 유지하며 베이스 층(BS) 상에 배치될 수 있다.
실링 부재(PSL)는 모듈 홀(MH)의 내면을 정의하는 일 구성일 수 있다. 실링 부재(PSL)는 광 경화성 수지 또는 광 가소성 수지와 같은 유기물을 포함하거나, 프릿 실(frit seal)과 같은 무기물을 포함할 수 있으며, 어느 하나의 실시예로 한정되지 않는다.
한편, 도시되지 않았으나, 표시 패널(DP)은 외부 입력을 감지하는 입력 감지 유닛을 더 포함할 수 있다. 입력 감지 유닛은 외부 터치, 열, 광, 압력 등을 감지하는 센서를 포함한다. 입력 감지 유닛은 봉지층(ECL) 상에 배치되거나, 평탄화 층(PL) 상에 배치되거나, 또는 봉지 기판(ECG) 상에 배치될 수 있다. 다만, 이는 예시적으로 설명한 것이고, 입력 감지 유닛은 베이스 층(BS)과 화소들(PX) 사이에 배치되어 표시 패널(DP) 내에 내재되거나, 베이스 층(BS) 배면에 배치될 수도 있다.
한편, 상술한 바와 같이, 모듈 홀(MH)은 액티브 영역(AA)에 정의된다. 이에 따라, 화소들(PX) 중 일부는 모듈 홀(MH)의 가장자리를 따라 배열될 수 있다. 본 실시예에서, 모듈 홀(MH)은 베이스 층(BS), 보조층(BL), 제1 절연층(10), 제2 절연층, 제어층(EL), 제1 무기층(IOL1), 제2 무기층(IOL2), 및 평탄화 층(PL)을 관통하여 형성된 것으로 도시되었다. 이에 따라, 제1 단 부(MHE1)는 베이스 층(BS), 보조층(BL), 제1 절연층(10), 제2 절연층, 제어층(EL), (IOL1), 제2 무기층(IOL2), 및 평탄화 층(PL)의 관통된 단면들을 포함할 수 있다
신호 라인들(SL1, SL2) 중 일부는 홀 영역(MHA)에 배치될 수 있다. 도 4a 및 도 4b에는 복수의 신호 라인들(SL1, SL2) 중 제1 신호 라인(SL1) 및 제2 신호 라인(SL2)을 예시적으로 도시하였다.
제1 신호 라인(SL1)은 제2 방향(D2)을 따라 연장된다. 제1 신호 라인(SL1)은 화소들(PX) 중 제2 방향(D2)을 따라 배열된 동일 열 내의 화소들에 연결된다. 제1 신호 라인(SL1)은 예를 들어, 게이트 라인과 대응될 수 있다. 제1 신호 라인(SL1)은 화소들(PX)을 턴-온 시키는 게이트 신호를 대응되는 화소들에 제공한다.
제1 신호 라인(SL1)에 연결된 화소들 중 일부는 모듈 홀(MH)을 중심으로 좌 측에 배치되고, 다른 일부는 모듈 홀(MH)을 중심으로 우 측에 배치된다. 이에 따라, 제1 신호 라인(SL1)에 연결된 동일 행 내의 화소들은 모듈 홀(MH)을 중심으로 일부의 화소가 생략되더라도, 실질적으로 동일한 게이트 신호에 의해 온/오프 될 수 있다.
제1 신호 라인(SL1)은 박막 트랜지스터(TR)의 제어 전극(CE)과 동일한 층 상에 배치될 수 있다. 제1 신호 라인(SL1)은 제1 절연층(10)과 제2 절연층(20) 사이에 배치된 것으로 도시되었다. 다만, 이는 예시적으로 도시한 것이고, 제1 신호 라인(SL1)은 제어 전극(CE)과 상이한 층 상에 배치될 수도 있으며, 어느 하나의 실시예로 한정되지 않는다.
제2 신호 라인(SL2)은 제1 방향(D1)을 따라 연장된다. 제2 신호 라인(SL2)은 화소들(PX) 중 제1 방향(D1)을 따라 배열된 동일 행 내의 화소들에 연결된다. 제2 신호 라인(SL2)은 예를 들어, 데이터 라인과 대응될 수 있다. 제1 신호 라인(SL1)은 데이터 신호를 대응되는 화소들에 제공한다.
제2 신호 라인(SL2)은 제1 신호 라인(SL1)과 상이한 층 상에 배치될 수 있다. 예를 들어, 제2 신호 라인(SL2)은 박막 트랜지스터(TR)의 입력 전극(IE)이나 출력 전극(OE)과 동일한 층 상에 배치될 수 있다. 본 실시예에서, 제2 신호 라인(SL2)은 제2 절연층(20)과 제3 절연층(30) 사이에 배치된 것으로 도시되었다.
제2 신호 라인(SL2)에 연결된 화소들 중 일부는 모듈 홀(MH)을 중심으로 상 측에 배치되고, 다른 일부는 모듈 홀(MH)을 중심으로 하 측에 배치된다. 이에 따라, 제2 신호 라인(SL2)에 연결된 동일 열 내의 화소들은 모듈 홀(MH)을 중심으로 일부의 화소가 생략되더라도, 동일한 라인을 통해 데이터 신호를 수신할 수 있다.
한편, 본 발명의 일 실시예에 따른 표시 패널(DP)에 있어서, 제1 신호 라인(SL1)이 데이터 라인과 대응되고 제2 신호 라인(SL2)이 게이트 라인과 대응될 수도 있다. 또는, 제1 신호 라인(SL1) 및 제2 신호 라인(SL2)은 전원 라인, 초기화 전압 라인, 발광 제어 라인 중 어느 하나일 수도 있다. 또한, 도시되지 않았으나, 화소들(PX) 각각은 미 도시된 추가 신호 라인들에 더 연결될 수도 있으며, 어느 하나의 실시예로 한정되지 않는다.
한편, 본 실시예에 따른 표시 패널(DP)은 홀 영역(PA)에 정의된 함몰 패턴(GV)을 더 포함할 수 있다. 함몰 패턴(GV)은 모듈 홀(MH)의 가장 자리를 따라 정의될 수 있다. 본 실시예에서, 함몰 패턴(GV)은 모듈 홀(MH)을 에워싸는 폐라인으로 도시되었으며, 모듈 홀(MH)의 형상과 유사한 원 형상으로 도시되었다. 다만, 이는 예시적으로 도시한 것이고, 함몰 패턴(GV)은 모듈 홀(MH)과 상이한 형상을 갖거나, 다각형, 타원, 또는 적어도 일부의 곡선을 포함하는 폐라인 형상을 갖거나, 또는 부분적으로 단절된 복수의 패턴들을 포함하는 형상으로 제공될 수도 있으며, 어느 하나의 실시예로 한정되지 않는다.
함몰 패턴(GV)은 표시 패널(DP)의 전면으로부터 함몰된 패턴으로, 표시 패널(DP)의 구성들 중 일부를 제거하여 형성될 수 있다. 한편, 함몰 패턴(GV)은 모듈 홀(MH)과 달리 표시 패널(DP)을 관통하지 않는다. 이에 따라, 함몰 패턴(GV)과 중첩하는 베이스 층(BS)의 배면은 함몰 패턴(GV)에 의해 오픈 되지 않는다.
함몰 패턴(GV)은 베이스 층(BS)의 일 부분만을 남기고, 봉지층(ECL) 하측에 배치된 나머지 구성들 중 모듈 홀(MH)에 인접하는 구성들을 관통하여 형성될 수 있다. 본 실시예에서, 함몰 패턴(GV)은 보조층(BL)에 형성된 관통부와 베이스 층(BS)에 형성된 함몰부가 연결되어 형성될 수 있다. 함몰 패턴(GV)의 내면은 보조층(BL)에 형성된 관통부와 베이스 층(BS)에 형성된 함몰부가 제1 무기층(IOL1)및 제2 무기층(IOL2)에 의해 커버되어 형성될 수 있다. 본 실시예에서, 함몰 패턴(GV)의 내면은 제2 무기층(IOL2)에 의해 제공될 수 있다.
한편, 함몰 패턴(GV)은 내측을 향해 돌출된 팁 부(TP)를 포함하는 언더 컷 형상을 가질 수 있다. 본 실시예에서의 팁 부(TP)는 보조층(BL)의 일부가 베이스 층(BS)보다 함몰 패턴(GV)의 내 측으로 돌출되어 형성될 수 있다. 한편, 본 발명의 일 실시예에 따른 표시 패널(DP)은 함몰 패턴(GV1)에 팁 부(TP)가 형성될 수 있다면, 다양한 층 구조를 가질 수 있으며, 어느 하나의 실시예로 한정되지 않는다.
한편, 표시 패널(DP)은 함몰 패턴(GV) 내에 배치된 소정의 유기 패턴(EL-P)을 더 포함할 수 있다. 유기 패턴(EL-P)은 제어층(EL)과 동일한 물질을 포함할 수 있다. 또는 유기 패턴(EL-P)은 제2 전극(E2)이나 미 도시된 캡핑층과 동일한 물질을 포함할 수도 있다. 유기 패턴(EL-P)은 단층 또는 다층 구조를 가질 수 있다.
유기 패턴(EL-P)은 제어층(EL) 및 제2 전극(E2)으로부터 이격되어 함몰 패턴(GV) 내에 배치될 수 있다. 제1 무기층(IOL1)에 의해 커버되어 외부로 노출되지 않을 수 있다.
본 발명에 따르면, 함몰 패턴(GV)은 모듈 홀(MH) 측면에서부터 액티브 영역(AA)까지 연결되는 제어층(EL)의 연속성을 차단한다. 제어층(EL)은 함몰 패턴(GV)과 중첩하는 영역에서 단절될 수 있다. 제어층(EL)은 수분이나 공기 등의 외부 오염의 이동 경로가 될 수 있다. 모듈 홀(MH)에 의해 노출된 층, 예를 들어 제어층(EL)으로부터 유입될 수 있는 수분이나 공기가 홀 영역(MHA)을 지나 화소(PX)로 유입되는 경로가 함몰 패턴(GV)에 의해 차단될 수 있다. 이에 따라, 모듈 홀(MH)이 형성된 표시 패널(DP)의 신뢰성이 향상될 수 있다.
한편, 본 발명의 일 실시예에 따른 표시 패널(DP)에 있어서, 함몰 패턴(GV)은 홀 영역(MHA) 내에서 서로 이격되어 배열된 복수로 구비될 수도 있다. 또는, 함몰 패턴(GV)은 유기층(OL)의 일부에 의해 충진될 수도 있다. 또는, 본 발명의 일 실시예에 따른 표시 패널(DP)에 있어서, 함몰 패턴(GV)은 생략될 수도 있으며, 어느 하나의 실시예로 한정되지 않는다.
본 발명에 따르면, 모듈 홀(MH)은 표시 패널(DP)을 관통하여 형성된다. 모듈 홀(MH)의 내면은 표시 패널(DP)을 구성하는 다수의 구성들이 관통된 단면들에 의해 정의될 수 있다.
도 5a 내지 도 5c는 본 발명의 일 실시예에 따른 표시 장치의 일부를 도시한 단면도들이다. 도 5a 내지 도 5c에는 용이한 설명을 위해 광학 부재(OP)와 윈도우 부재(100-A, 100-B, 100-C)만을 간략히 도시하였으며, 도 3a와 대응되는 영역을 도시하였다. 또한, 용이한 설명을 위해 사용자의 시야와 대응되는 광 경로를 화살표로 도시하였다. 이하, 도 5a 내지 도 5c를 참조하여 본 발명에 대해 설명한다. 한편, 도 1a 내지 도 4c에서 설명한 구성과 동일한 구성에 대해서는 동일한 참조부호를 부여하고 중복된 설명은 생략하기로 한다.
도 5a에 도시된 것과 같이, 윈도우 부재(100-A)는 베이스 패널(BP-A), 차광 패턴(BR), 및 홀 패널(WP)을 포함한다. 모듈 홀(MH)이 형성된 광학 부재(OPL)는 모듈 홀(MH)의 내면을 정의하는 끝 단(OP_E)을 포함한다. 사용자의 시야와 대응되는 광(L1, 이하 제1 광)이 윈도우 부재(100-B)에 제1 각도(AG1)로 입사된다고 할 때, 제1 광(L1)은 차광 패턴(BR-A) 중 홀 패널(WP)과 접하는 최 상단 지점(P1, 이하 제1 지점)을 지나 윈도우 부재(100-A)를 관통하는 경로로 도시되었다.
이때, 제1 광(L1)은 광학 부재(OP)의 끝 단(OP_E)과 만나지 않을 수 있다. 즉, 광학 부재(OP)의 끝 단(OP_E)은 사용자에게 시인되지 않을 수 있다. 제1 각도(AG1)로 유지된 상태에서 모듈 홀(MH)에 대하여 제1 지점(P1)보다 멀어지는 위치에서 입사되는 광 중 일부는 광학 부재(OP)의 끝 단(OP_E)을 향하는 경로를 가질 수 있으나, 그 이전에 차광 패턴(BR-A)에 의해 흡수됨으로써, 소멸된다.
본 발명에 따르면, 광학 부재(OP)에 모듈 홀(MH)이 정의되더라도, 차광 패턴(BR-A)을 더 포함함으로써, 사용자에게 광학 부재(OP)의 끝 단(OP_E)이 시인되지 않을 수 있다. 또한, 차광 패턴(BR-A)이 제1 광(L1)이 광학 부재(OP)의 끝 단(OP_E)에 도달하지 못하는 위치에 배치되도록 홀 영역(HA_A)의 크기를 제어함으로써, 광학 부재(OP)의 끝 단(OP_E)이 외부에서 시인되는 불량이 방지될 수 있고, 표시 장치의 시인성이 개선될 수 있다.
도 5b에 도시된 것과 같이, 윈도우 부재(100-B)는 베이스 패널(BP), 차광 패턴(BR-B), 및 홀 패널(WP)을 포함한다. 윈도우 부재(100-B)는 차광 패턴(BR-B)의 위치를 제외하고 도 5a에 도시된 윈도우 부재(100-A)와 대응되는 구성을 포함한다. 이하, 중복된 설명은 생략하기로 한다.
도 5b에 도시된 것과 같이, 사용자의 시야각과 대응되는 광(L2, 이하 제2 광)이 윈도우 부재(100-B)에 제2 각도(AG2)로 입사된다고 할 때, 제2 광(L2)은 차광 패턴(BR-B) 중 베이스 패널(BP)과 접하는 최 하단 지점(P2, 이하 제2 지점)을 지나며 윈도우 부재(100-B)를 관통하는 경로로 도시되었다.
이때, 제2 광(L2)은 광학 부재(OP)의 끝 단(OP_E)과 만나지 않을 수 있다. 즉, 광학 부재(OP)의 끝 단(OP_E)은 사용자에게 시인되지 않을 수 있다. 제2 각도(AG2)로 유지된 상태에서 모듈 홀(MH)에 대하여 제2 지점(P2)보다 인접하는 위치에서 입사되는 광 중 일부는 광학 부재(OP)의 끝 단(OP_E)을 향하는 경로를 가질 수 있으나, 그 이전에 차광 패턴(BR-B)에 의해 흡수됨으로써, 소멸된다.
본 발명에 따르면, 광학 부재(OP)에 모듈 홀(MH)이 정의되더라도, 차광 패턴(BR-B)을 더 포함함으로써, 사용자에게 광학 부재(OP)의 끝 단(OP_E)이 시인되지 않을 수 있다. 또한, 차광 패턴(BR-B)이 제2 광(L2)이 광학 부재(OP)의 끝 단(OP_E)에 도달하지 못하는 위치에 배치되도록 홀 영역(HA_B)의 크기를 제어함으로써, 광학 부재(OP)의 끝 단(OP_E)이 외부에서 시인되는 불량이 방지될 수 있고, 표시 장치의 시인성이 개선될 수 있다.
도 5c에 도시된 것과 같이, 사용자의 시야각과 대응되는 광(L3, 이하 제3 광)이 윈도우 부재(100-C)에 제3 각도(AG3)로 입사된다고 할 때, 제3 광(L3)은 차광 패턴(BR-C) 중 베이스 패널(BP)과 접하는 최 하단 지점(P3, 이하 제3 지점)을 지나며 윈도우 부재(100-C)를 관통하는 경로로 도시되었다. 본 실시예에서, 제1 내지 제3 각도(AG1, AG2, AG3)는 동일한 것으로 도시하였으며, 사용자의 시야가 도달할 수 있는 모든 각도를 포함할 수 있다.
이때, 제3 광(L3)은 광학 부재(OP)의 끝 단(OP_E)을 향해 입사될 수 있다. 다만, 제3 지점(P3)은 차광 패턴(BR-C)과도 접하는 지점에 해당된다. 따라서, 제3 광(L3)은 광학 부재(OP)의 끝 단(OP_E)을 향하는 경로를 가질 수 있으나, 그와 동시에 차광 패턴(BR-C)에 의해 흡수됨으로써, 소멸된다.
본 발명에 따르면, 홀 영역(HA_C)은 모듈 홀(MH)과 실질적으로 동일한 크기 및 형상으로 제공될 수 있다. 본 발명에 따르면, 광학 부재(OP)에 모듈 홀(MH)이 정의되더라도, 차광 패턴(BR-C)을 더 포함함으로써, 사용자에게 광학 부재(OP)의 끝 단(OP_E)이 시인되지 않을 수 있다. 따라서, 홀 영역(HA_C)의 크기를 제어함으로써, 광학 부재(OP)의 끝 단(OP_E)이 외부에서 시인되는 불량이 방지될 수 있고, 표시 장치의 시인성이 개선될 수 있다.
도 6a 내지 도 6c는 본 발명의 일 실시예에 따른 표시 장치의 일부를 도시한 단면도들이다. 도 6a 내지 도 6c에는 용이한 설명을 위해 도 3a에 도시된 YY'영역과 대응되는 영역을 확대하여 도시하였다. 이하, 도 6a 내지 도 6c를 참조하여 본 발명에 대해 설명한다. 한편, 도 1a 내지 도 5b에서 설명한 구성과 동일한 구성에 대해서는 동일한 참조부호를 부여하고 중복된 설명은 생략하기로 한다.
도 6a에 도시된 것과 같이, 차광 패턴(BR)은 홀 패널(WP)과 베이스 패널(BP) 사이에 배치된다. 차광 패턴(BR)은 베이스 패널(BP) 및 홀 패널(WP) 각각에 접촉하여 베이스 패널(BP)과 홀 패널(WP)을 결합시키고 홀 패널(WP)과 베이스 패널(BP) 사이의 이격 공간을 충진한다. 홀 패널(WP)과 베이스 패널(BP) 사이의 간격(WD)은 차광 패턴(BR)의 제2 방향(D2)에서의 너비와 대응될 수 있다.
표시 모듈의 제1 끝 단(MHE)은 광학 부재(OP)의 끝 단(OP_E)과 제1 점착 부재(AL1)의 끝 단(AL1_E)을 포함하는 것으로 도시되었다. 차광 패턴(BR)은 모듈 홀에 대하여 표시 모듈의 제1 끝 단(MHE)보다 멀어지는 위치에 배치된다.
차광 패턴(BR_U)의 전면(BR_U)은 홀 패널(WP)의 전면(WP_U) 및 베이스 패널(BP)의 전면(BP_U)과 정렬될 수 있다. 이에 따라, 차광 패턴(BR_U)의 전면(BR_U), 홀 패널(WP)의 전면(WP_U), 및 베이스 패널(BP)의 전면(BP_U)은 하나의 동일 평면을 정의할 수 있다.
도 6b에 도시된 것과 같이, 홀 패널(WP-1)과 베이스 패널(BP-1) 사이의 간격(WD1)은 도 6a에 도시된 간격보다 증가될 수 있다. 예를 들어, 홀 패널(WP-1)은 모듈 홀과 동일한 평면적을 가진 형상으로 제공될 수 있다. 홀 패널(WP)의 측면과 표시 모듈의 제1 끝 단(MHE)은 제3 방향(D3)을 따라 정렬될 수 있다. 홀 패널(WP-1)의 전면(WP-U1), 차광 패턴(BR-1)의 전면(BR-U1), 및 베이스 패널(BP-1)의 전면(BP-U1)은 동일한 평면을 정의할 수 있다.
홀 패널(WP-1)과 베이스 패널(BP-1) 사이의 간격(WD1)은 실질적으로 차광 패턴(BR-1)의 너비와 대응될 수 있다. 본 실시예에 따르면, 홀 패널(WP-1)과 베이스 패널(BP-1) 사이의 간격(WD1)이 증가되더라도 차광 패턴(BR-1)에 의해 홀 패널(WP-1)과 베이스 패널(BP-1)이 안정적으로 결합될 수 있다.
도 6c를 참조하면, 홀 패널(WP-2)과 베이스 패널(WP-2) 사이의 간격(WD2)은 도 6a에 도시된 간격보다 감소될 수 있다. 홀 패널(WP-2)과 베이스 패널(WP-2) 사이의 간격(WD2)이 감소됨에 따라, 차광 패턴(BR-2)의 너비도 감소될 수 있다. 이때, 홀 패널(WP-2)의 전면(WP-U2), 차광 패턴(BR-2)의 전면(BR-U2), 및 베이스 패널(BP-2)의 전면(BP-U2)은 비 정렬된 것으로 도시되었다. 본 발명에 따르면, 홀 패널(WP-2)과 베이스 패널(WP-2) 사이의 간격(WD2)이 감소됨에 따라, 소량의 차광 패턴(BR-2)으로도 홀 패널(WP-2)과 베이스 패널(WP-2) 사이의 안정적인 결합이 가능할 수 있다.
도 7a 내지 도 7d는 본 발명의 일 실시예에 따른 표시 장치의 일부를 도시한 단면도들이다. 도 7a 내지 도 7d에는 용이한 설명을 위해 도 3a에 도시된 YY'영역과 대응되는 영역들을 도시하였다. 이하, 도 7a 내지 도 7d를 참조하여 본 발명에 대해 설명한다. 한편, 도 1a 내지 도 6c에서 설명한 구성과 동일한 구성에 대해서는 동일한 참조부호를 부여하고 중복된 설명은 생략하기로 한다.
도 7a에 도시된 것과 같이, 홀 패널(WP-3)과 베이스 패널(BP-3)은 일체의 형상을 가질 수도 있다. 홀 패널(WP-3)과 베이스 패널(BP-3)은 서로 연결된다. 홀 패널(WP-3)의 전면(WP-U3)과 베이스 패널(BP-3)의 전면(BP-U3)은 연결되어 일체의 형상을 가진다.
베이스 패널(BP-3)에 정의된 함몰부(BR-H)는 홈부일 수 있다. 함몰부(BP_H, 이하 홈부)는 베이스 패널(BP-3)의 배면으로부터 함몰되어 정의될 수 있다. 홈부(BP_H)는 베이스 패널(BP-3)의 전면까지 연장되지 않는다. 베이스 패널(BP-3)에 홈부(BP_H)가 정의됨으로써, 홀 패널(WP-3)과 베이스 패널(BP-3)이 서로 연결된 일체의 형상으로 제공될 수 있다.
차광 패턴(BR-3)은 홈부(BP_H) 내에 배치된다. 이에 따라, 차광 패턴(BR-3)은 베이스 패널(BP-3)의 전면(BP_U3)이나 홀 패널(WP-3)의 전면(WP-U3)으로부터 노출되지 않을 수 있다. 본 발명에 따르면, 차광 패턴(BR-3)을 더 포함하더라도, 윈도우 부재의 전면은 베이스 패널(BP-3)의 전면(BP_U3) 하나로 제공될 수 있어, 이질감이 감소되고 차광 패턴(BR-3)이 외부로부터 안정적으로 보호될 수 있다.
도 7b에 도시된 것과 같이, 차광 패턴(BR-4)의 적어도 일부는 베이스 패널(BP)의 전면(BP_U)이나 홀 패널(WP)의 전면(WP_U)의 일부를 커버할 수 있다. 구체적으로, 차광 패턴(BR-4)은 제1 부분(P10) 및 제2 부분(P20)을 포함할 수 있다. 제1 부분(P10)은 홀 패널(WP)과 베이스 패널(BP) 사이의 간격(WD11)을 충진한다. 제1 부분(P10)의 두께는 베이스 패널(BP)의 두께와 실질적으로 동일할 수 있다.
제2 부분(P20)은 제1 부분(P10)과 연결된다. 제2 부분(P20)은 베이스 패널(BP)의 전면의 일부 및 홀 패널(WP)의 전면의 일부를 커버할 수 있다. 제2 부분(P20)은 홀 패널(WP)과 베이스 패널(BP) 사이의 간격(WD11) 이상의 너비(WD12)를 가질 수 있다.
제2 부분(P20)은, 차광 패턴(BR-4) 형성 과정에서, 유동성을 가진 상태로 제공되는 차광 패턴(BR-4)의 일부가 베이스 패널(BP)의 전면으로 토출되어 형성된 것일 수 있다. 본 발명의 일 실시예에 따르면, 공정 환경이나 조건에 따라 다양한 형상을 가진 차광 패턴(BP-4)이 형성될 수 있으며, 어느 하나의 실시예로 한정되지 않는다.
도 7c에 도시된 것과 같이, 베이스 패널(BP)에 정의된 함몰부(BP_H1)는 제1 함몰부(H11) 및 제2 함몰부(H21)를 포함할 수 있다. 제1 함몰부(H11)는 베이스 패널(BP)의 배면으로부터 함몰되며 제2 방향(D2)에서 제1 너비를 가진다. 제2 함몰부(H21)는 제1 함몰부(H11)와 연결된다. 제2 함몰부(H21)는 제1 함몰부(H11)로부터 제3 방향(D3)으로 함몰되며 제2 방향(D2)에서 제2 너비를 가진다. 제1 함몰부(H11)와 제2 함몰부(H21) 각각은 홈부일 수 있다. 제2 너비는 제1 너비보다 작을 수 있다.
차광 패턴(BR-5)은 함몰부(BP_H1)를 충진한다. 구체적으로, 차광 패턴(BR-5)은 제1 함몰부(H11)를 충진하는 제1 부분(P11) 및 제1 부분(P11)과 연결되고 제2 함몰부(H21)를 충진하는 제2 부분(P21)을 포함할 수 있다. 제2 부분(P21)은 베이스 패널(BP)의 전면(PB-U)으로부터 노출되지 않는다. 본 발명에 따르면, 차광 패턴(BR-5)은 단면상에서 상하 반전된 알파벳 "T" 형상을 가질 수 있다.
차광 패턴(BR-5)은 표시 모듈의 제1 단부(MHE)와 중첩할 수 있다. 한편, 차광 패턴(BR-5)은 베이스 패널(BP) 내부에 삽입되므로, 차광 패턴(BR-5), 특히 제2 부분(P21)은 베이스 패널(BP)의 배면으로부터 돌출되지 않는다. 따라서, 차광 패턴(BR-5)에 의해 베이스 패널(BP)의 배면에 배치된 점착 부재(AL1)나 광학 부재(OP)에 단차가 형성되는 문제가 방지될 수 있다. 이에 따라, 제1 단부(MHE)의 박리 등의 문제가 개선되어 전자 장치의 신뢰성이 향상될 수 있다.
또는, 도 7d에 도시된 것과 같이, 윈도우 부재에 정의된 함몰부(BP_H2)는 홈부와 관통홀을 포함할 수 있다. 구체적으로, 함몰부(BR_H2)는 제1 함몰부(H12) 및 제2 함몰부(H22)를 포함한다. 제1 함몰부(H12)는 베이스 패널(BP)의 배면으로부터 함몰된 홈부일 수 있다. 제1 함몰부(H12)는 도 7c에 도시된 제1 함몰부(H11)와 대응될 수 있다.
제2 함몰부(H22)는 제1 함몰부(H12)와 연결되고 제1 함몰부(H12)로부터 제3 방향(D3)을 따라 함몰된 관통 홀일 수 있다. 제2 함몰부(H22)는 베이스 패널(BP)의 전면(BP-U)까지 연장된다.
한편, 함몰부(BP_H2)는 베이스 패널(BP)과 홀 패널(WP) 각각에 의해 정의될 수 있다. 구체적으로, 제1 함몰부(H12)는 베이스 패널(BP)에 형성된 홈 부와 홀 패널(WP)에 형성된 홈 부에 의해 정의될 수 있다. 또한, 제2 함몰부(H22)는 베이스 패널(BP)과 홀 패널(WP) 사이의 이격된 공간에 의해 정의될 수 있다.
차광 패턴(BR-6)은 함몰부(BP_H2) 내에 배치되어 함몰부(BP_H2)를 충진한다. 구체적으로, 차광 패턴(BR-6)은 제1 함몰부(H12)를 충진하는 제1 부분(P12) 및 제2 함몰부(H22)를 충진하는 제2 부분(P22)을 포함한다. 제1 부분(P21)은 베이스 패널(BP)의 배면과 동일 평면을 정의한다. 이에 따라, 차광 패턴(BR-5)으로 인해 부재(AL1)나 광학 부재(OP)에 단차가 형성되는 문제가 방지되어 제1 끝 단(MHE)의 박리 문제가 개선될 수 있다.
또한, 제2 부분(P22)은 베이스 패널(BP)의 전면(BP_U)과 동일 평면을 정의하는 전면(BR_U)을 포함한다. 이에 따라, 차광 패턴(BR-6)으로 인해 윈도우 부재의 전면에서 발생될 수 있는 이질감 등이 개선될 수 있다.
한편, 본 발명에 따르면, 차광 패턴(BR-5, BR-6)은 제1 부분(P11, P12)과 제2 부분(P21, P22)을 포함함으로써, 제1 끝 단(MHE)과 중첩하는 면적을 상대적으로 크게 확보할 수 있다. 이에 따라, 제1 끝 단(MHE)이 윈도부 부재의 전면 상에서 사용자에 의해 시인되는 문제가 용이하게 방지될 수 있어 전자 장치의 시인성이 개선될 수 있다.
도 8a는 본 발명의 일 실시예에 따른 윈도우 부재의 분해 사시도이다. 도 8b는 전자 장치의 일부를 도시한 단면도이다. 이하, 도 8a 및 도 8b를 참조하여 본 발명에 대해 설명한다.
도 8a에 도시된 것과 같이, 윈도우 부재(100-N)는 소정의 노치부(NT)를 더 포함할 수 있다. 노치부(NT)는 베이스 패널(BP)의 일 측에 정의될 수 있다. 본 실시예에서, 노치부(NT)는 제1 방향(D1)을 따라 연장된 변의 일부가 제2 방향(D2)의 반대 방향으로 함몰되어 정의된 것일 수 있다.
윈도우 부재(100-N)는 제1 차광 패턴(BR1) 및 제2 차광 패턴(BR2-N)을 포함한다. 제1 차광 패턴(BR1)은 제1 홀(HH1)에 배치되어 홀 패널(WP)과 베이스 패널(BP) 사이를 결합시킬 수 있다. 제1 차광 패턴(BR1)은 도 2에서 설명한 제1 패턴(BR1)과 대응되며 이하 중복된 설명은 생략하기로 한다.
제2 차광 패턴(BR2-N)은 노치부(NT)의 내면을 따라 배치될 수 있다. 제2 차광 패턴(BR2-N)은 평면상에서 폐라인으로부터 일 부분이 오픈된 형상을 가질 수 있다. 제2 차광 패턴(BR2-N)의 평면상에서의 형상을 정의하는 변(side)은 폐라인 중 일부가 제거된 형상을 가질 수 있다. 예를 들어, 제2 차광 패턴(BR2-N)은 일 측이 오픈된 다각형 형상, 일 측이 오픈된 원 형상, 일 측이 오픈된 타원 형상 등 다양한 형상을 가질 수 있다. 제2 차광 패턴(BR2-N)의 평면상에서의 형상은 노치부(NT)의 형상과 대응된다.
노치부(NT)는 전자 모듈(320)과 중첩하는 영역에 정의될 수 있다. 전자 모듈(320)은 도 1b에 도시된 제2 전자 모듈(320)과 대응될 수 있으며, 이하 중복된 설명은 생략하기로 한다.
전자 모듈(320)은 표시 모듈의 제2 단부(MHE2)와 인접하여 배치될 수 있다. 본 실시예에 따르면, 베젤층(BZ) 및 제2 차광 패턴(BR2-N)을 더 포함함으로써, 제2 단부(MHE2)가 사용자에 의해 시인되지 않는다. 이에 따라, 전자 장치의 시인성이 개선될 수 있다.
본 발명에 따르면, 윈도우 부재(100-N)는 전자 모듈(320)과 중첩한다면 다양한 형상의 함몰부들을 포함할 수 있다. 윈도우 부재(100-N)에 있어서, 함몰부는 제1 홀(HH1)과 노치부(NT)로 제공되었다. 또한, 본 발명에 따르면, 차광 패턴(BR1, BR2-N)을 함몰부의 다양한 형태에 대응되도록 배치시킴으로써, 함몰부에서 시인될 수 있는 표시 모듈의 단부(MHE2)가 시인되는 문제를 용이하게 개선할 수 있다.
도 9는 본 발명의 일 실시예에 따른 전자 장치의 분해 사시도이다. 이하, 도 9를 참조하여 본 발명에 대해 설명한다. 한편, 도 1a 내지 도 8b에서 설명한 구성과 동일한 구성에 대해서는 동일한 참조부호를 부여하고 중복된 설명은 생략하기로 한다.
도 9에 도시된 것과 같이, 윈도우 부재(100-A)는 베이스 패널(BP-A) 및 차광 패턴(BR-A)을 포함할 수 있다. 베이스 패널(BP-A)에는 소정의 함몰부(HH-A)가 정의될 수 있다. 함몰부(HH-A)는 평면상에서 제1 방향(D1)을 따라 연장된 바(bar) 형상을 가진 관통 홀로 정의될 수 있다.
차광 패턴(BR-A)은 함몰부(HH-A)에 배치될 수 있다. 차광 패턴(BR-A)의 함몰부(HH-A)의 내면을 커버한다. 차광 패턴(BR-A)은 함몰부(HH-A)의 바 형상과 대응되는 링 형상을 가질 수 있다.
한편, 본 실시예에 따른 윈도우 부재(100-A)에 있어서, 베젤층(BZ: 도 3a 참조)은 생략될 수 있다. 이에 따라, 윈도우 부재(100-A)의 전면은 투과 영역(TA_A)으로 제공된다.
표시 모듈(200-A)은 액티브 영역(AA) 및 주변 영역(NAA)을 포함하는 전면(IS)이 윈도우 부재(100-N)를 향하도록 배치된다. 표시 모듈(200-A)은 액티브 영역(AA)에 영상을 표시하기 위한 표시 패널(DP: 도 3a 참조) 및 표시 패널(DP) 상에 배치된 광학 부재(OP: 도 3a 참조)를 포함할 수 있다.
한편, 표시 모듈(200-A)의 액티브 영역(AA)에는 표시 모듈(200-A)을 관통하는 모듈 홀(MH-A)이 정의될 수 있다. 모듈 홀(MH-A)은 평면상에서 제1 방향(D1)을 따라 연장된 바 형상을 가질 수 있다.
모듈 홀(MH-A)은 제1 전자 모듈(310) 및 제2 전자 모듈(320) 모두와 중첩하여 배치될 수 있다. 제1 전자 모듈(310) 및 제2 전자 모듈(320)은 모듈 홀(MH-A)에 삽입되어 함몰부(HH-A)와 평면상에서 중첩할 수 있다. 본 발명에 따르면, 제1 전자 모듈(310) 및 제2 전자 모듈(320)은 공통의 모듈 홀(MH-A) 및 공통의 함몰부(HH-A)를 통해 외부 신호를 수신하거나, 출력 신호를 외부에 제공할 수 있다.
본 발명에 따르면, 차광 패턴(BR-A)은 모듈 홀(MH-A)의 내면을 정의하는 표시 모듈(200-A)의 단부가 윈도우 부재(100-A) 상에서 사용자에 의해 시인되는 것을 방지할 수 있다. 차광 패턴(BR-A)은 모듈 홀(MH-A)의 내면을 향하는 사용자의 시야 경로를 차단하여 모듈 홀(MH-A)의 내면이 시인되는 문제를 방지한다. 이에 따라, 전자 장치(EA)의 시인성이 개선될 수 있다.
한편, 본 발명에 따르면, 함몰부(HH-A)의 내면은 차광 패턴(BR-A)에 의해 커버되나, 별도의 홀 패널(WP: 도 2 참조)과 같은 구성이 함몰부(HH-A) 내에 배치되지 않는 것으로 도시되었다. 다만, 이는 예시적으로 도시한 것이고, 함몰부(HH-A) 내에 삽입되는 홀 패널이 별도로 더 배치될 수도 있으며, 어느 하나의 실시예로 한정되지 않는다.
이상에서는 본 발명의 바람직한 실시예를 참조하여 설명하였지만, 해당 기술 분야의 숙련된 당업자 또는 해당 기술 분야에 통상의 지식을 갖는 자라면, 후술될 특허청구범위에 기재된 본 발명의 사상 및 기술 영역으로부터 벗어나지 않는 범위 내에서 본 발명을 다양하게 수정 및 변경시킬 수 있음을 이해할 수 있을 것이다.
따라서, 본 발명의 기술적 범위는 명세서의 상세한 설명에 기재된 내용으로 한정되는 것이 아니라 특허청구범위에 의해 정하여져야만 할 것이다.
EA: 전자 장치 100: 윈도우 부재
BP: 베이스 패널 BR: 차광 패턴
WP: 홀 패널 200: 표시 모듈
300: 전자 모듈

Claims (28)

  1. 평면상에서 투과 영역 및 베젤 영역으로 구분되고, 전면 및 두께 방향에서 상기 전면에 대향되는 배면을 포함하고, 상기 배면으로부터 상기 두께 방향으로 함몰된 함몰부가 정의된 베이스 패널;
    상기 베이스 패널의 상기 배면에 배치되고 상기 베젤 영역을 정의하는 베젤층; 및
    상기 함몰부에 배치되어 상기 함몰부의 내면을 커버하는 차광 패턴을 포함하고,
    상기 차광 패턴은 투과 영역에 배치되고 상기 베젤층으로부터 이격된 윈도우 부재.
  2. 제1 항에 있어서,
    상기 함몰부는 평면상에서 폐곡선 형상을 갖고,
    상기 함몰부의 깊이는 상기 베이스 패널의 두께보다 작은 윈도우 부재.
  3. 제2 항에 있어서,
    상기 차광 패턴의 두께는 상기 함몰부의 깊이와 동일한 윈도우 부재.
  4. 제2 항에 있어서,
    상기 차광 패턴은,
    상기 함몰부를 충진하는 제1 부분; 및
    상기 제1 부분과 연결되고 상기 베이스 패널의 상기 배면의 적어도 일부를 커버하는 제2 부분을 포함하는 윈도우 부재.
  5. 제1 항에 있어서,
    상기 함몰부는, 상기 베이스 패널의 두께와 실질적으로 동일한 깊이를 갖고 상기 베이스 패널을 관통하는 관통 홀을 포함하고,
    상기 차광 패턴은 상기 관통 홀의 내면을 커버하는 윈도우 부재.
  6. 제5항에 있어서,
    상기 관통 홀 내에 배치된 홀 패널을 더 포함하고,
    상기 차광 패턴은 상기 홀 패널과 상기 베이스 패널 사이에 배치된 윈도우 부재.
  7. 제6 항에 있어서,
    상기 홀 패널은 상기 베이스 패널과 동일한 물질을 포함하는 윈도우 부재.
  8. 제6 항에 있어서,
    상기 차광 패턴은 점착성을 가진 윈도우 부재.
  9. 제1 항에 있어서,
    상기 함몰부는
    상기 배면으로부터 함몰되고 제1 너비를 가진 제1 함몰부;
    상기 제1 함몰부와 연결되고 상기 제1 함몰부로부터 상기 두께 방향으로 함몰된 제2 함몰부를 포함하고,
    상기 차광 패턴은 상기 제1 함몰부 및 상기 제2 함몰부를 충진하는 윈도우 부재.
  10. 제9 항에 있어서,
    상기 차광 패턴 중 상기 베이스 패널의 상기 배면으로부터 노출된 면은 상기 베이스 패널의 상기 배면과 동일 평면을 정의하는 윈도우 부재.
  11. 전면 및 두께 방향에서 상기 전면과 대향되는 배면을 포함하고 광을 투과시키는 베이스 패널 및 상기 베이스 패널에 정의된 함몰부에 충진되고 광을 차광시키는 차광 패턴을 포함하는 윈도우 부재;
    상기 베이스 패널의 상기 배면에 배치되고, 영상을 표시하는 액티브 영역과 상기 액티브 영역에 인접한 주변 영역을 포함하는 표시 패널 및 상기 표시 패널 상에 배치되어 상기 액티브 영역과 상기 주변 영역에 중첩하는 광학 부재를 포함하는 표시 모듈; 및
    상기 윈도우 부재의 상기 배면 상에 배치되고, 상기 액티브 영역에 중첩하는 전자 모듈을 포함하고,
    상기 차광 패턴은 상기 액티브 영역에 정의되고 상기 표시 모듈을 관통하는 모듈 홀의 가장 자리를 따라 배치되고,
    상기 차광 패턴의 배면은 상기 베이스 패널의 배면과 단면상에서 정렬된 전자 장치.
  12. 제11 항에 있어서,
    상기 차광 패턴의 두께는 상기 베이스 패널의 두께 이하인 전자 장치.
  13. 제11 항에 있어서,
    상기 함몰부는 상기 베이스 패널을 관통하는 관통 홀로 정의되고,
    상기 차광 패턴은 상기 관통 홀의 내면을 커버하고,
    상기 차광 패턴의 적어도 일부는 상기 베이스 패널의 상기 전면으로부터 노출된 전자 장치.
  14. 제13 항에 있어서,
    상기 윈도우 부재는 상기 관통 홀 내에 배치되어 상기 모듈 홀과 중첩하는 홀 패널을 더 포함하고,
    상기 차광 패턴은 상기 홀 패널과 상기 베이스 패널 사이의 갭을 충진하는 전자 장치.
  15. 제14 항에 있어서,
    상기 홀 패널은 상기 베이스 패널과 동일한 물질을 포함하는 전자 장치.
  16. 제14 항에 있어서,
    상기 홀 패널의 평면적은 상기 모듈 홀의 평면적 이상인 전자 장치.
  17. 제11 항에 있어서,
    상기 함몰부는,
    상기 베이스 패널의 상기 배면으로부터 함몰되고 제1 너비를 가진 제1 함몰부; 및
    상기 제1 함몰부와 연결되고 상기 제1 함몰부로부터 함몰되며 상기 제1 너비보다 작은 제2 너비를 가진 제2 함몰부를 포함하고,
    상기 차광 패턴은 상기 제1 함몰부 및 상기 제2 함몰부를 충진하는 전자 장치.
  18. 제17 항에 있어서,
    상기 차광 패턴은 상기 베이스 기판의 상기 배면과 동일 평면을 정의하는 전자 장치.
  19. 제17 항에 있어서,
    상기 차광 패턴은 평면상에서 상기 모듈 홀의 내면과 중첩하는 전자 장치.
  20. 제11 항에 있어서,
    상기 차광 패턴은 점착성을 가진 전자 장치.
  21. 제11 항에 있어서,
    상기 표시 패널과 상기 광학 부재 사이 및 상기 광학 부재와 상기 윈도우 부재 사이에 배치된 복수의 점착층들을 더 포함하는 전자 장치.
  22. 제21 항에 있어서,
    상기 표시 패널은 유기발광소자를 포함하는 전자 장치.
  23. 제21 항에 있어서,
    상기 광학 부재는 편광 필름을 포함하는 전자 장치.
  24. 제11 항에 있어서,
    상기 윈도우 부재는 상기 베이스 패널의 상기 배면에 배치되어 상기 주변 영역과 중첩하는 베젤층을 더 포함하고,
    상기 차광 패턴은 상기 베젤층으로부터 평면상에서 이격된 전자 장치.
  25. 제24 항에 있어서,
    상기 베젤층과 중첩하여 배치된 추가 전자 모듈을 더 포함하고,
    상기 윈도우 부재는 상기 베젤층과 중첩하는 영역에 정의된 추가 함몰부에 배치된 추가 차광 패턴을 더 포함하는 전자 장치.
  26. 제11 항에 있어서,
    상기 차광 패턴은 평면상에서 폐라인 형상을 가진 전자 장치.
  27. 제11 항에 있어서,
    상기 베이스 패널은 일 측에 정의된 노치부를 더 포함하고,
    상기 차광 패턴은 상기 노치부의 내면을 커버하는 전자 장치.
  28. 제27 항에 있어서,
    상기 차광 패턴은 평면상에서 폐라인으로부터 일 부분이 오픈된 형상을 가진 전자 장치.
KR1020180115918A 2018-09-28 2018-09-28 윈도우 부재 및 이를 포함하는 전자 장치 KR20200036979A (ko)

Priority Applications (4)

Application Number Priority Date Filing Date Title
KR1020180115918A KR20200036979A (ko) 2018-09-28 2018-09-28 윈도우 부재 및 이를 포함하는 전자 장치
US16/514,980 US11038004B2 (en) 2018-09-28 2019-07-17 Window member and electronic apparatus including the same
CN201910916529.0A CN110970468A (zh) 2018-09-28 2019-09-26 窗构件和包括窗构件的电子设备
US17/346,285 US11574980B2 (en) 2018-09-28 2021-06-13 Window member and electronic apparatus including ihe same

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020180115918A KR20200036979A (ko) 2018-09-28 2018-09-28 윈도우 부재 및 이를 포함하는 전자 장치

Publications (1)

Publication Number Publication Date
KR20200036979A true KR20200036979A (ko) 2020-04-08

Family

ID=69946112

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020180115918A KR20200036979A (ko) 2018-09-28 2018-09-28 윈도우 부재 및 이를 포함하는 전자 장치

Country Status (3)

Country Link
US (2) US11038004B2 (ko)
KR (1) KR20200036979A (ko)
CN (1) CN110970468A (ko)

Families Citing this family (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20200036979A (ko) * 2018-09-28 2020-04-08 삼성디스플레이 주식회사 윈도우 부재 및 이를 포함하는 전자 장치
KR20200060002A (ko) * 2018-11-22 2020-05-29 엘지디스플레이 주식회사 표시 장치
KR20200099630A (ko) 2019-02-14 2020-08-25 삼성디스플레이 주식회사 표시 장치 및 이의 제조 방법
KR20200120845A (ko) * 2019-04-12 2020-10-22 삼성디스플레이 주식회사 표시 장치
CN110444576B (zh) * 2019-08-14 2022-01-18 京东方科技集团股份有限公司 显示装置、显示面板及其制造方法
KR20210086285A (ko) * 2019-12-31 2021-07-08 엘지디스플레이 주식회사 디스플레이 장치
KR20210086284A (ko) * 2019-12-31 2021-07-08 엘지디스플레이 주식회사 디스플레이 장치
KR20210109091A (ko) * 2020-02-26 2021-09-06 삼성디스플레이 주식회사 전자 장치
US11778874B2 (en) 2020-03-30 2023-10-03 Apple Inc. Reducing border width around a hole in display active area
US20240188383A1 (en) * 2021-04-23 2024-06-06 Sharp Kabushiki Kaisha Display device and method of manufacturing display device
WO2022269756A1 (ja) * 2021-06-22 2022-12-29 シャープディスプレイテクノロジー株式会社 表示装置

Family Cites Families (18)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101262252B1 (ko) * 2011-10-18 2013-05-10 삼성디스플레이 주식회사 표시장치용 윈도우 부재 및 이를 포함하는 표시장치
US8684613B2 (en) * 2012-01-10 2014-04-01 Apple Inc. Integrated camera window
US9851605B2 (en) * 2013-08-29 2017-12-26 Sharp Kabushiki Kaisha Display panel
JP6288499B2 (ja) * 2013-10-03 2018-03-07 日本電気硝子株式会社 強化ガラス板及びこれを用いた携帯端末
KR102147964B1 (ko) 2014-01-03 2020-08-25 삼성전자주식회사 개선된 디스플레이 조립 구조를 갖는 전자 장치
JP6054582B2 (ja) * 2014-05-23 2016-12-27 シャープ株式会社 照明装置及び表示装置
KR20170111827A (ko) 2016-03-29 2017-10-12 삼성전자주식회사 디스플레이 및 카메라를 포함하는 전자 장치
US9911942B2 (en) * 2016-05-04 2018-03-06 Samsung Display Co., Ltd. Electronic device and display module provided therein
WO2018216545A1 (ja) * 2017-05-22 2018-11-29 シャープ株式会社 表示デバイス
US10620665B2 (en) * 2018-02-05 2020-04-14 Guangdong Oppo Mobile Telecommunications Corp., Lt Terminal display assembly and mobile terminal
US10699092B2 (en) * 2018-05-08 2020-06-30 Vanguard International Semiconductor Corporation Optical sensor and manufacturing method thereof
CN108878501B (zh) * 2018-07-16 2021-04-06 成都京东方光电科技有限公司 一种显示基板及其制作方法、显示装置
KR20200036979A (ko) * 2018-09-28 2020-04-08 삼성디스플레이 주식회사 윈도우 부재 및 이를 포함하는 전자 장치
CN109301085B (zh) * 2018-09-30 2020-11-27 京东方科技集团股份有限公司 一种显示基板及其制作方法、显示装置
KR20200071191A (ko) * 2018-12-10 2020-06-19 삼성디스플레이 주식회사 표시 장치의 제조 방법
KR102612738B1 (ko) * 2018-12-18 2023-12-12 엘지디스플레이 주식회사 디스플레이 장치
US10833292B2 (en) * 2018-12-20 2020-11-10 Wuhan China Star Optoelectronics Technology Co., Ltd. Organic light-emitting diode display panel
CN109581745B (zh) * 2018-12-25 2021-09-28 厦门天马微电子有限公司 显示装置及其装配工艺

Also Published As

Publication number Publication date
CN110970468A (zh) 2020-04-07
US11038004B2 (en) 2021-06-15
US20210305345A1 (en) 2021-09-30
US11574980B2 (en) 2023-02-07
US20200105853A1 (en) 2020-04-02

Similar Documents

Publication Publication Date Title
KR20200036979A (ko) 윈도우 부재 및 이를 포함하는 전자 장치
TWI593149B (zh) 有機發光顯示裝置及包含該顯示裝置的頭戴式顯示器
CN111261045B (zh) 包括破裂检测布线的电子设备
KR102528266B1 (ko) 전자 장치
KR102570864B1 (ko) 전자 장치
WO2018216545A1 (ja) 表示デバイス
KR101747268B1 (ko) 유기발광 표시장치와 그를 포함한 헤드 장착형 디스플레이
US20200328257A1 (en) Electronic apparatus
US20100265425A1 (en) Liquid crystal display device
CN111341806A (zh) 显示装置
CN115616820B (zh) 防窥显示屏、电子设备及防窥方法
KR20200046222A (ko) 표시 장치
CN112397557A (zh) 电子面板和包括电子面板的电子设备
US11171308B2 (en) Display device and method for manufacturing the same
JP2011108564A (ja) 電気光学装置、電気光学装置の製造方法ならびに電子機器
US20080049442A1 (en) Light emitting device and display apparatus using the same
KR20200145362A (ko) 다중 표시 패널을 포함하는 전자 보드 및 표시 장치
KR102630335B1 (ko) 2d 이미지 및 3d 이미지를 선택적으로 구현하는 디스플레이 장치
KR20220089777A (ko) 표시 장치
KR20200057853A (ko) 표시 장치
KR20230131352A (ko) 표시 패널, 이의 제조 방법 및 표시 패널을 포함하는 전자 장치
KR20170079156A (ko) 유기발광 표시장치
KR102537329B1 (ko) 광 제어 장치, 및 그를 포함한 투명표시장치
KR20230069535A (ko) 대면적 표시장치 및 대면적 표시장치 구동 시스템
KR20220050283A (ko) 전자 장치 및 이의 제조 방법

Legal Events

Date Code Title Description
E902 Notification of reason for refusal