KR20190058080A - 디스플레이 장치 - Google Patents

디스플레이 장치 Download PDF

Info

Publication number
KR20190058080A
KR20190058080A KR1020170155723A KR20170155723A KR20190058080A KR 20190058080 A KR20190058080 A KR 20190058080A KR 1020170155723 A KR1020170155723 A KR 1020170155723A KR 20170155723 A KR20170155723 A KR 20170155723A KR 20190058080 A KR20190058080 A KR 20190058080A
Authority
KR
South Korea
Prior art keywords
data
microcontroller
mpi
clock signal
signal
Prior art date
Application number
KR1020170155723A
Other languages
English (en)
Other versions
KR102383290B1 (ko
Inventor
박종민
정현우
최하나
임헌용
Original Assignee
주식회사 실리콘웍스
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 주식회사 실리콘웍스 filed Critical 주식회사 실리콘웍스
Priority to KR1020170155723A priority Critical patent/KR102383290B1/ko
Priority to US16/196,722 priority patent/US10671198B2/en
Priority to CN201811388567.5A priority patent/CN109817142B/zh
Publication of KR20190058080A publication Critical patent/KR20190058080A/ko
Application granted granted Critical
Publication of KR102383290B1 publication Critical patent/KR102383290B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/01Input arrangements or combined input and output arrangements for interaction between user and computer
    • G06F3/03Arrangements for converting the position or the displacement of a member into a coded form
    • G06F3/041Digitisers, e.g. for touch screens or touch pads, characterised by the transducing means
    • G06F3/0412Digitisers structurally integrated in a display
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/003Details of a display terminal, the details relating to the control arrangement of the display terminal and to the interfaces thereto
    • G09G5/006Details of the interface to the display terminal
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/01Input arrangements or combined input and output arrangements for interaction between user and computer
    • G06F3/03Arrangements for converting the position or the displacement of a member into a coded form
    • G06F3/041Digitisers, e.g. for touch screens or touch pads, characterised by the transducing means
    • G06F3/0416Control or interface arrangements specially adapted for digitisers
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2092Details of a display terminals using a flat panel, the details relating to the control arrangement of the display terminal and to the interfaces thereto
    • G09G3/2096Details of the interface to the display terminal specific for a flat panel
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/01Input arrangements or combined input and output arrangements for interaction between user and computer
    • G06F3/03Arrangements for converting the position or the displacement of a member into a coded form
    • G06F3/041Digitisers, e.g. for touch screens or touch pads, characterised by the transducing means
    • G06F3/044Digitisers, e.g. for touch screens or touch pads, characterised by the transducing means by capacitive means
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/08Details of timing specific for flat panels, other than clock recovery
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/021Power management, e.g. power saving
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/06Handling electromagnetic interferences [EMI], covering emitted as well as received electromagnetic radiation
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2370/00Aspects of data communication
    • G09G2370/04Exchange of auxiliary data, i.e. other than image data, between monitor and graphics controller
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2370/00Aspects of data communication
    • G09G2370/08Details of image data interface between the display device controller and the data line driver circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2370/00Aspects of data communication
    • G09G2370/10Use of a protocol of communication by packets in interfaces along the display data pipeline
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D10/00Energy efficient computing, e.g. low power processors, power management or thermal management

Abstract

본 발명은 MPI 프로토콜을 기반으로 데이터를 송수신하는 디스플레이 장치를 개시한다. 상기 디스플레이 장치는, MPI(Multi Point-to-point Interface) 프로토콜을 기반으로 마이크로 컨트롤러로부터 제1 클럭 신호 및 제1 데이터 신호를 수신하고, 디스플레이 패널의 터치 센서들을 구동하여 리드 데이터를 획득하며, 상기 MPI 프로토콜을 기반으로 제2 클럭 신호 및 상기 리드 데이터를 포함하는 제2 데이터 신호를 전송하는 제1 및 제2 소스 드라이버들; 상기 MPI 프로토콜을 기반으로 상기 제1 클럭 신호 및 상기 제1 데이터 신호를 상기 제1 및 제2 소스 드라이버들에 전송하고, 상기 MPI 프로토콜을 기반으로 상기 제2 클럭 신호 및 상기 제2 데이터 신호를 수신하며, 상기 제2 데이터 신호에 포함된 상기 리드 데이터를 이용하여 상기 디스플레이 패널의 터치 좌표를 계산하는 마이크로 컨트롤러; 및 상기 제1 및 제2 소스 드라이버들과 상기 마이크로 컨트롤러 간에 데이터 통신이 가능하도록 상호 연결하는 제1 및 제2 MPI 버스;를 포함하고, 상기 MPI 프로토콜에는 상기 마이크로 컨트롤러와 상기 제1 및 제2 소스 드라이버들 간에 상기 제1 및 제2 MPI 버스를 점유하기 위한 전송 타입이 설정된다.

Description

디스플레이 장치{DISPLAY DEVICE}
본 발명은 디스플레이 장치에 관한 것으로, 더 상세하게는 MPI(Multi Point-to-point Interface) 프로토콜 기반으로 데이터를 송수신하는 디스플레이 장치에 관한 것이다.
정보화 사회가 발전함에 따라 화상을 표시하기 위한 디스플레이 장치에 대한 요구가 다양한 형태로 증가하고 있으며, 액정 디스플레이 장치, 유기발광 디스플레이 장치 등 다양한 타입의 디스플레이 장치가 활용되고 있다.
또한, 사용자 편의와 디바이스 특성 등에 따라 터치 방식의 입력 처리가 가능한 디스플레이 장치가 제공되고 있다. 터치 방식의 입력 처리가 가능한 디스플레이 장치는 스마트 단말기와 같은 휴대용 단말기뿐만 아니라 노트북, 모니터, 가전 제품 등의 다양한 전자기기에 적용되고 있다.
이러한 디스플레이 장치는 복수개의 소스 드라이버들, 및 마이크로 컨트롤러를 포함한다. 소스 드라이버들은 화상을 표시하기 위한 소스 신호를 디스플레이 패널에 제공하고 디스플레이 패널의 터치 센서에 의해 감지된 터치 데이터를 리드하여 마이크로 컨트롤러에 제공한다. 마이크로 컨트롤러는 소스 드라이버들이 디스플레이 패널로부터 터치 데이터를 리드할 수 있도록 제어하고 터치 데이터를 이용하여 터치 좌표를 계산한다.
종래 기술에 의한 디스플레이 장치는 마이크로 컨트롤러와 소스 드라이버들이 SPI(Serial to Peripheral Interface) 프로토콜 기반으로 통신을 한다. 이는 TTL 방식으로 통신하므로 EMI(Electro Magnetic Interference)에 취약한 단점이 있고 전송 속도 문제로 마이크로 컨트롤러와 소스 드라이버들을 개별 포트로 연결하여 핀 및 라인 수가 증가하는 문제점이 있다.
본 발명이 해결하고자 하는 기술적 과제는 전송 속도 및 EMI(Electro Magnetic Interference)를 개선하고 핀 및 라인 수와 소비 전류를 절감할 수 있는 MPI(Multi Point-to-point Interface) 프로토콜 기반의 디스플레이 장치를 제공하는데 있다.
본 발명의 실시예에 따른 디스플레이 장치는, MPI(Multi Point-to-point Interface) 프로토콜을 기반으로 마이크로 컨트롤러로부터 제1 클럭 신호 및 제1 데이터 신호를 수신하고, 디스플레이 패널의 터치 센서들을 구동하여 리드 데이터를 획득하며, 상기 MPI 프로토콜을 기반으로 제2 클럭 신호 및 상기 리드 데이터를 포함하는 제2 데이터 신호를 전송하는 제1 및 제2 소스 드라이버들; 상기 MPI 프로토콜을 기반으로 상기 제1 클럭 신호 및 상기 제1 데이터 신호를 상기 제1 및 제2 소스 드라이버들에 전송하고, 상기 MPI 프로토콜을 기반으로 상기 제2 클럭 신호 및 상기 제2 데이터 신호를 수신하며, 상기 제2 데이터 신호에 포함된 상기 리드 데이터를 이용하여 상기 디스플레이 패널의 터치 좌표를 계산하는 마이크로 컨트롤러; 및 상기 제1 및 제2 소스 드라이버들과 상기 마이크로 컨트롤러 간에 데이터 통신이 가능하도록 상호 연결하는 제1 및 제2 MPI 버스;를 포함한다. 상기 MPI 프로토콜에는 상기 마이크로 컨트롤러와 상기 제1 및 제2 소스 드라이버들 간에 상기 제1 및 제2 MPI 버스를 점유하기 위한 전송 타입이 설정된다.
본 발명의 실시예에 따른 디스플레이 장치는, MPI 프로토콜을 기반으로, 제1 클럭 신호 및 제1 데이터 신호를 복수 개의 소스 드라이버들에 전송하는 제1 및 제2 송신 버퍼들과 복수 개의 소스 드라이버들로부터 제2 클럭 신호 및 제2 데이터 신호를 수신하는 제1 및 제2 수신 버퍼들을 포함하는 마이크로 컨트롤러; 상기 MPI 프로토콜을 기반으로, 제2 클럭 신호 및 제2 데이터 신호를 상기 마이크로 컨트롤로에 전송하는 제3 및 제4 송신 버퍼들과 상기 마이크로 컨트롤러로부터 상기 제1 클럭 신호 및 상기 제1 데이터 신호를 수신하는 제3 및 제4 수신 버퍼들을 각각 포함하는 복수 개의 소스 드라이버들; 상기 마이크로 컨트롤러의 상기 제1 및 제2 송신 버퍼들과 상기 복수 개의 소스 드라이버들의 상기 제3 및 제4 수신 버퍼들 간에 데이터 통신이 가능하도록 연결하는 제1 MPI 버스; 및 상기 마이크로 컨트롤러의 상기 제1 및 제2 수신 버퍼들과 상기 복수 개의 소스 드라이버들의 상기 제3 및 제4 송신 버퍼들 간에 데이터 통신이 가능하도록 연결하는 제2 MPI 버스;를 포함한다. 상기 MPI 프로토콜에는 상기 마이크로 컨트롤러와 상기 복수 개의 소스 드라이버들 간에 상기 제1 및 제2 MPI 버스를 점유하기 위한 전송 타입이 설정된다.
본 발명의 실시예들에 따르면, MPI 프로토콜을 기반으로 공유되는 제1 및 제2 MPI 버스를 통해서 양방향 통신을 수행할 수 있으므로, 전송 속도 및 EMI(Electro Magnetic Interference)를 개선할 수 있고, 핀 및 라인 수를 절감할 수 있다.
또한, 마이크로 컨트롤러의 수신 버퍼들과 소스 드라이버들의 수신 버퍼들은 MPI 프로토콜에 의해 온 및 오프가 제어되므로, 일반 MPI 대비 소비 전류를 절감할 수 있다.
도 1은 본 발명의 실시예에 따른 MPI 프로토콜 기반의 디스플레이 장치를 도시한 블록도이다.
도 2는 도 1의 소스 드라이버와 마이크로 컨트롤러 간의 데이터 통신을 설명하기 위한 블록도이다.
도 3은 본 발명의 실시예에 따른 MPI 프로토콜 기반의 디스플레이 장치의 동작을 설명하기 위한 타이밍도이다.
도 4 및 도 5는 도 3의 라이트 기간과 리드 기간에서의 디스플레이 장치의 동작을 설명하기 위한 블록도이다.
도 6은 도 1의 소스 드라이버가 제2 클럭 신호를 제공하는 동작을 설명하기 위한 블록도이다.
도 7은 MPI 프로토콜을 설명하기 위한 도면이다.
도 8은 도 7의 헤더에 포함된 프리엠블 코드를 설명하기 위한 도면이다.
도 9 내지 도 13은 MPI 프로토콜에 기반한 디스플레이 장치의 동작을 설명하기 위한 타이밍도이다.
도 14는 MPI 프로토콜에 기반한 디스플레이 장치의 데이터 레디 동작을 설명하기 위한 타이밍도이다.
이하, 첨부된 도면을 참조하여 본 발명의 바람직한 실시예를 상세하게 설명한다. 본 명세서 및 특허청구범위에 사용된 용어는 통상적이거나 사전적 의미로 한정되어 해석되지 아니하며, 본 발명의 기술적 사항에 부합하는 의미와 개념으로 해석되어야 한다.
본 명세서에 기재된 실시예와 도면에 도시된 구성은 본 발명의 바람직한 실시예이며, 본 발명의 기술적 사상을 모두 대변하는 것이 아니므로, 본 출원 시점에서 이들을 대체할 수 있는 다양한 균등물과 변형예들이 있을 수 있다.
도 1은 본 발명의 실시예에 따른 MPI 프로토콜 기반의 디스플레이 장치를 도시한 블록도이다.
도 1을 참고하면, 디스플레이 장치는 디스플레이 패널(10), 소스 드라이버들(20), 마이크로 컨트롤러(30) 및 타이밍 컨트롤러(40)를 포함한다.
디스플레이 패널(10)은 터치 감지가 가능한 디스플레이 패널로서, 터치 센서들을 포함하고, 터치 센서들을 이용하여 터치 여부를 감지한다. 디스플레이 패널(10)은 픽셀들이 매트릭스 형태로 배열된 픽셀 어레이를 통해 영상을 표시하고, 공통 전극 겸용 터치 전극을 이용하여 커패시턴스 방식으로 터치 여부를 감지할 수 있다.
소스 드라이버들(20)은 타이밍 컨트롤러(40)로부터 입력 신호(CED)를 수신하고, 입력 신호(CED)로부터 클럭 신호와 영상 데이터를 복원하고 복원된 클럭 신호를 이용하여 복원된 영상 데이터에 대응하는 소스 신호를 디스플레이 패널(10)에 제공한다.
그리고, 소스 드라이버들(20)은 마이크로 컨트롤러(30)로부터 제1 클럭 신호(DCL1)와 제1 데이터 신호(DDA1)를 수신하고, 제1 클럭 신호(DCL1)와 제1 데이터 신호(DDA1)를 이용하여 디스플레이 패널(10)의 터치 센서들을 구동하여 리드 데이터들을 획득한다.
그리고, 소스 드라이버들(20)은 제2 클럭 신호(DCL2)와 리드 데이터들을 포함하는 제2 데이터 신호(DDA2)를 마이크로 컨트롤러(30)에 제공한다. 여기서, 제2 클럭 신호(DCL2)는 입력 신호(CED)로부터 복원된 클럭 신호(PCLK) 또는 내부 오실레이터에서 생성한 내부 클럭 신호(OSC CLK)를 이용할 수 있다. 또는 마이크로 컨트롤러(30)로부터 제공되는 클럭 신호(ECLK)를 이용할 수 있다.
마이크로 컨트롤러(30)는 소스 드라이버들(20)을 제어하기 위한 제1 클럭 신호(DCL1)와 제1 데이터 신호(DDA1)를 제공하고, 소스 드라이버들(20)로부터 제2 클럭 신호(DCL2)와 리드 데이터들을 포함하는 제2 데이터 신호(DDA2)를 수신하며, 리드 데이터들을 이용하여 디스플레이 패널(10)의 터치 좌표를 계산한다.
제1 및 제2 MPI 버스(L1, L2)는 소스 드라이버들(20) 및 마이크로 컨트롤러(30) 간에 MPI 프로토콜을 기반으로 양방향 데이터 통신이 가능하도록 소스 드라이버들(20) 및 마이크로 컨트롤러(30)를 상호 연결한다.
마이크로 컨트롤러(30)는 MPI 프로토콜을 기반으로 제1 클럭 신호(DCL1) 및 제1 데이터 신호(DDA1)를 제1 및 제2 MPI 버스(L1, L2)를 통해서 소스 드라이버들(20)에 전송하고, 소스 드라이버들(20)은 MPI 프로토콜을 기반으로 제2 클럭 신호(DCL2) 및 리드 데이터들을 포함하는 제2 데이터 신호(DDA2)를 제1 및 제2 MPI 버스(L1, L2)를 통해서 마이크로 컨트롤러(30)에 전송한다.
여기서, MPI 프로토콜에는 마이크로 컨트롤러(30)가 제1 및 제2 MPI 버스(L1, L2)를 통해서 제1 클럭 신호(DCL1) 및 제1 데이터 신호(DDA1)를 소스 드라이버들(20)에 전송하는 전송 타입과 소스 드라이버들(20)이 제1 및 제2 MPI 버스(L1, L2)를 통해서 제2 클럭 신호(DCL2) 및 제2 데이터 신호(DDA2)를 마이크로 컨트롤러(30)에 전송하는 전송 타입이 설정될 수 있으며, 전송 타입을 정의하는 MPI 프로토콜을 기반으로 마이크로 컨트롤러(30)와 소스 드라이버들(20)는 제1 및 제2 MPI 버스(L1, L2)를 통해서 데이터를 송수신한다. MPI 프로토콜의 포맷에 대한 상세한 설명은 도 7 및 도 8에서 설명한다.
타이밍 컨트롤러(40)는 호스트 시스템(도시되지 않음)으로부터 영상 데이터와 타이밍 신호들을 수신하고, 영상 데이터에 대해 화질 보상 등의 영상 처리를 수행하며, 데이터(영상 및 제어 데이터)에 클럭이 임베디드된 입력 신호(CED)를 소스 드라이버들(20)에 제공한다. 또한, 타이밍 컨트롤러(40)는 디스플레이 패널(10)의 터치 감지를 제어하거나 터치 좌표를 연산하는데 필요한 제어 신호들을 마이크로 컨트롤러(30)에 제공할 수 있다.
도 2는 도 1의 소스 드라이버들(20) 중 어느 하나의 소스 드라이버(SRIC)와 마이크로 컨트롤러(30) 간에 데이터 통신을 설명하기 위한 블록도이다.
도 2를 참고하면, 마이크로 컨트롤러(30)는 차동의 제1 클럭 신호(DCL1) 및 제1 데이터 신호(DDA1)를 제1 및 제2 MPI 버스(L1, L2)에 전송하는 제1 및 제2 송신 버퍼들(32, 34)을 포함하고, 소스 드라이버(SRIC)로부터 제1 및 제2 MPI 버스(L1, L2)를 통해서 차동의 제2 클럭 신호(DCL2) 및 제2 데이터 신호(DDA2)를 수신하는 제1 및 제2 수신 버퍼들(36, 38)을 포함한다. 여기서, 제1 및 제2 수신 버퍼들(36, 38)은 MPI 프로토콜에 의해 온 및 오프가 제어될 수 있다.
소스 드라이버들(20) 각각은 차동의 제2 클럭 신호(DCL2) 및 제2 데이터 신호(DDA2)를 제1 및 제2 MPI 버스(L1, L2)에 전송하는 제3 및 제4 송신 버퍼들(22, 24)을 포함하고, 마이크로 컨트롤러(30)로부터 제1 및 제2 MPI 버스(L1, L2)를 통해서 차동의 제1 클럭 신호(DCL1) 및 제1 데이터 신호(DDA1)를 수신하는 제3 및 제4 수신 버퍼들(26, 28)을 포함한다. 여기서, 제3 및 제4 수신 버퍼들(26, 28)은 MPI 프로토콜에 의해 온 및 오프가 제어될 수 있다.
그리고, 소스 드라이버들(20) 각각은 MPI 제어부(23) 및 ROIC 로직부(21)를 포함한다. MPI 제어부(23)는 제3 및 제4 수신 버퍼들(26, 28)을 통해서 마이크로 컨트롤러(30)로부터 수신한 제1 클럭 신호(DCL1) 및 제1 데이터 신호(DDA1)를 ROIC 로직부(21)에 제공하고, ROIC 로직부(21)는 제1 클럭 신호(DCL1) 및 제1 데이터 신호(DDA1)를 이용하여 디스플레이 패널(10)의 터치 센서들을 구동하여 리드 데이터들을 획득한다.
ROIC 로직부(21)는 리드 데이터들을 포함하는 제2 데이터 신호(DDA2)를 MPI 제어부(23)에 제공하고, MPI 제어부(23)는 제2 클럭 신호(DCL2)와 리드 데이터들을 포함하는 제2 데이터 신호(DDA2)를 제3 및 제4 송신 버퍼들(22, 24)을 통해서 마이크로 컨트롤러(30)에 제공한다. 제2 클럭 신호(DCL2)는 입력 신호(CED)로부터 복원된 클럭 신호(PCLK) 또는 내부 오실레이터에서 생성한 내부 클럭 신호(OSC CLK)를 이용할 수 있다. 또는 마이크로 컨트롤러(30)로부터 제공되는 클럭 신호(ECLK)를 이용할 수 있다.
본 실시예에 따른 디스플레이 장치는, 차동의 제1 클럭 신호(DCL1) 및 제1 데이터 신호(DDA1)와 차동의 제2 클럭 신호(DCL2) 및 제2 데이터 신호(DDA2)를 MPI 프로토콜을 기반으로 소스 드라이버들(20)이 공유하는 제1 및 제2 MPI 버스(L1, L2)를 통해서 송수신하므로, 전송 속도 및 EMI(Electro Magnetic Interference)를 개선할 수 있으며, 핀 및 라인 수를 절감할 수 있다.
또한, 본 실시예에 따른 디스플레이 장치는, 마이크로 컨트롤러(30)의 제1 및 제2 수신 버퍼들(36, 38)과 소스 드라이버들(20)의 제3 및 제4 수신 버퍼들(26, 28)이 MPI 프로토콜에 의해 온 및 오프가 제어되므로, 일반 MPI 대비 소비 전류를 절감할 수 있다.
도 3은 본 발명의 실시예에 따른 MPI 프로토콜 기반의 디스플레이 장치의 동작을 설명하기 위한 타이밍도이다.
도 3을 참고하면, 디스플레이 장치는 라이트 기간과 리드 기간으로 구분되어 동작할 수 있다. 먼저, 마이크로 컨트롤러(30)는 라이트 기간에 MPI 프로토콜을 기반으로 제1 클럭 신호(DCL1) 및 제1 데이터 신호(DDA1)를 제1 및 제2 MPI 버스(L1, L2)를 통해서 모든 소스 드라이버들(20)에 제공한다. 그러면 소스 드라이버들(20)은 제1 데이터 신호(DDA1)를 내부 레지스터에 라이트 한다. 또는, 마이크로 컨트롤러(30)는 라이트 기간에 특정 소스 드라이버(SRIC)에 제1 클럭 신호(DCL1) 및 제1 데이터 신호(DDA1)를 제공할 수 있으며, 해당 소스 드라이버(SRIC)은 제1 데이터 신호(DDA1)를 내부 레지스터에 라이트 한다.
그리고, 마이크로 컨트롤러(30)는 리드 기간에 MPI 프로토콜을 기반으로 제1 클럭 신호(DCL1) 및 제1 데이터 신호(DDA1)를 제1 및 제2 MPI 버스(L1, L2)를 통해서 특정 소스 드라이버(SRIC)에 제공한다. 여기서, 제1 데이터 신호(DDA1)에는 리드 요청 데이터가 포함될 수 있다. 그러면 해당 소스 드라이버(SRIC)는 MPI 프로토콜을 기반으로 제2 클럭 신호(DCL2) 및 제2 데이터 신호(DDA2)를 제1 및 제2 MPI 버스(L1, L2)를 통해서 마이크로 컨트롤러(30)에 제공한다. 여기서, 제2 데이터 신호(DDA2)에는 디스플레이 패널(10)의 터치 감지 결과에 상응하는 리드 데이터가 포함될 수 있다.
도 4 및 도 5는 도 3의 라이트 기간과 리드 기간에서의 디스플레이 장치의 동작을 설명하기 위한 블록도이다. 여기서, 도 4 및 도 5는 마이크로 컨트롤러(30)가 제1 소스 드라이버(SRIC1)를 라이트하고 제1 소스 드라이버(SRIC1)에 리드를 요청하는 것을 예시한다.
도 4을 참고하면, 마이크로 컨트롤러(30)는 라이트 기간에 MPI 프로토콜을 기반으로 제1 클럭 신호(DCL1) 및 제1 데이터 신호(DDA1)를 제1 및 제2 MPI 버스(L1, L2)를 통해서 제1 소스 드라이버(SRIC1)에 제공하거나, 리드 기간에 MPI 프로토콜을 기반으로 제1 클럭 신호(DCL1) 및 리드 요청 데이터가 포함된 제1 데이터 신호(DDA1)를 제1 및 제2 MPI 버스(L1, L2)를 통해서 제1 소스 드라이버(SRIC1)에 제공할 수 있다.
도 5를 참고하면, 리드 요청을 수신한 제1 소스 드라이버(SRIC1)는 리드 기간에 MPI 프로토콜을 기반으로 제2 클럭 신호(DCL2) 및 리드 데이터가 포함된 제2 데이터 신호(DDA2)를 제1 및 제2 MPI 버스(L1, L2)를 통해서 마이크로 컨트롤러(30)에 제공할 수 있다. 여기서, 제1 소스 드라이버(SRIC1)는 입력 신호(CED)로부터 복원된 클럭 신호(PCLK) 또는 내부 오실레이터에서 생성한 내부 클럭 신호(OSC CLK)를 제2 클럭 신호(DCL2)로서 이용하거나 마이크로 컨트롤러(30)로부터 제공되는 클럭 신호(ECLK)를 제2 클럭 신호(DCL2)로서 이용할 수 있다.
도 6은 도 1의 소스 드라이버(SRIC)가 제2 클럭 신호를 제공하는 동작을 설명하기 위한 블록도이다.
소스 드라이버(SRIC)는 제2 클럭 신호(DCL2)를 선택하는 선택부(231)를 포함할 있다. 선택부(231)는 클럭 선택 신호(CLK_CTRL)에 따라 입력 신호(CED)로부터 복원된 클럭 신호(PCLK)를 선택하거나 오실레이터에서 생성한 내부 클럭 신호(OSC CLK)를 제2 클럭 신호(DCL2)로서 선택할 수 있다. 또는 마이크로 컨트롤러(30)로부터 제공되는 클럭 신호(ECLK)를 제2 클럭 신호(DCL2)로서 선택할 수 있다. 여기서, 클럭 선택 신호(CLK_CTRL)는 디스플레이 온 및 오프 기간에 따라 로직 조합이 변경될 수 있다.
일례로, 선택부(231)는 디스플레이 온 기간에는 입력 신호(CED)로부터 복원된 클럭 신호(PCLK)를 제2 클럭 신호(DCL2)로서 선택하거나 복원된 클럭 신호(PCLK)를 분주한 클럭 신호를 제2 클럭 신호(DCL2)로 선택할 수 있다.
그리고, 선택부(231)는 디스플레이 오프 기간에는 소스 드라이버(SRIC)의 내부에 구비된 오실레이터에서 생성한 내부 클럭 신호(OSC CLK)를 제2 클럭 신호(DCL2)로서 선택하거나 마이크로 컨트롤러(30)로부터 제공되는 클럭 신호(ECLK)를 제2 클럭 신호(DCL2)로서 선택할 수 있다.
도 7은 MPI 프로토콜을 설명하기 위한 도면이고, 도 8은 도 7의 헤더에 포함된 프리엠블 코드를 설명하기 위한 도면이다.
도 7 및 도 8을 참고하면, MPI 프로토콜은 더미 클럭, 헤더(16bit), 레지스터 어드레스(16bit) 및 데이터(16bit)의 포맷으로 형성될 수 있다. 제1 및 제2 데이터들(DDA1, DDA2)은 상기와 같은 포맷으로 전송된다.
더미 클럭은 마이크로 컨트롤러(30)의 제1 및 제2 수신 버퍼들(36, 38)과 소스 드라이버들(20)의 제3 및 제4 수신 버퍼들(26, 28)의 온 및 오프를 제어하는데 이용될 수 있다. 일례로, 더미 클럭에 대응하는 제1 및 제2 데이터(DDA1, DDA2)는 로우 로직 레벨로 입력되고, 더미 클럭에 대응하는 제1 및 제2 클럭 신호들(DCL1, DCL2)에 대응하여 소스 드라이버들(20)의 제3 및 제4 수신 버퍼들(26, 28)과 마이크로 컨트롤러(30)의 제1 및 제2 수신 버퍼들(36, 38)은 웨이크 업(wake up)되도록 설정될 수 있다.
헤더는 마이크로 컨트롤러(30)와 소스 드라이버(SRIC)의 커맨드 전송 타입, 데이터 길이, 라이트 및 리드 커맨드의 구분, 및 소스 드라이버들(20)의 어드레스를 정의하는데 이용될 수 있다. 일례로, 헤더는 프리엠블 코드(4bit), 데이터 길이(7bit), 리드와 라이트(1bit) 및 디바이스 어드레스(4bit)의 포맷으로 형성될 수 있다.
여기서, 프리엠블 코드는 마이크로 컨트롤러(30) 및 소스 드라이버들(20)의 전송 타입을 정의하는 코드로, 제1 및 제2 MPI 버스(L1, L2)의 점유 정보로 이용될 수 있다. 프리엠블 코드는 마이크로 컨트롤러(30)의 커맨드 전송 타입을 정의할 수 있으며 특정 소스 드라이버(SRIC)의 리드 데이터 전송 타입과 데이터 레디(ready) 커맨드 전송 타입을 정의할 수 있다. 전송 타입은 비트들의 로직 레벨에 따라 결정될 수 있으며, 전송 타입에 따라 제1 및 제2 MPI 버스를 점유하도록 설정될 수 있다. 일례로, 도 8에 도시한 바와 같이 프리엠블 코드는 4비트로 구성될 수 있으며, 상위 2비트는 스타트 비트를 하위 2비트는 전송 타입을 정의할 수 있다.
예를 들어, 프리엠블 코드가 1,1,1,1인 경우 마이크로 컨트롤러(30)가 특정 소스 드라이버(SRIC)로 라이트 또는 리드 커맨드를 전송하는 제1 전송 타입을 나타내고, 프리엠블 코드가 1,1,1,0인 경우 마이크로 컨트롤러가 모든 소스 드라이버들(20)로 라이트 커맨드를 전송하는 제2 전송 타입을 나타내며, 프리엠블 코드가 1,1,0,1인 경우 특정 소스 드라이버(SRIC)가 마이크로 컨트롤러(30)로 리드 데이터를 전송하는 제3 전송 타입을 나타내며, 프리엠블 코드가 1,1,0,0인 경우 특정 소스 드라이버(SRIC)가 마이크로 컨트롤러(30)로 데이터 레디(ready) 커맨드를 전송하는 제4 전송 타입을 나타낸다. 이와 같이 프리엠블 코드는 비트들의 로직 레벨에 따라 전송 타입을 정의한다.
마이크로 컨트롤러(30)는 라이트 또는 리드 커맨드를 제1 데이터 신호(DDA1)에 포함시켜 소스 드라이버들(20) 중 어느 하나에 전송하는 제1 전송 타입에서 제1 및 제2 MPI 버스(L1, L2)를 점유할 수 있다. 그리고, 마이크로 컨트롤러(30)는 라이트 커맨드를 제1 데이터 신호(DDA1)에 포함시켜 모든 상기 소스 드라이버들(20)에 전송하는 제2 전송 타입에서 제1 및 제2 MPI 버스(L1, L2)를 점유할 수 있다.
소스 드라이버들(20) 중 어느 하나는 마이크로 컨트롤러(30)로부터 리드 데이터 전송 또는 데이터 레디(ready) 커맨드 전송에 대한 권한이 부여되도록 설정될 수 있으며, 상기 권한이 부여된 특정 소스 드라이버(SRIC)는 리드 데이터를 제2 데이터 신호(DDA2)에 포함시켜 전송하는 제3 전송 타입과 데이터 레디 커맨드를 제2 데이터 신호(DDA2)에 포함시켜 전송하는 제4 전송 타입에서 제1 및 제2 MPI 버스(L1, L2)를 점유할 수 있다.
그리고, 도 7의 데이터 길이 7bit는 최대 127개의 데이터를 라이트 및 리드 가능함을 나타내며, 리드와 라이트 1bit는 해당 비트의 로직 레벨에 따라 커맨드 전송 타입이 라이트 또는 리드 커맨드를 구분하는데 이용될 수 있다. 그리고, 디바이스 어드레스 4bit는 최대 16개의 소스 드라이버들 중 전송할 디바이스 어드레스를 선택하는데 이용될 수 있다.도 9 내지 도 13는 도 7의 MPI 프로토콜에 따른 디스플레이 장치의 동작을 설명하기 위한 타이밍도이다.
도 9를 참고하면, 헤더의 프리엠블 코드는 1,1,1,1를 나타내고, 커맨드는 라이트를 나타낸다. 이는 마이크로 컨트롤러(30)가 특정 소스 드라이버(SRIC)에 데이터를 라이트할 때의 MPI 프로토콜을 정의한다.
마이크로 컨트롤러(30)는 특정 소스 드라이버(SRIC)에 데이터를 라이트하기 위해 제1 및 제2 MPI 버스(L1, L2)를 점유하고 제1 클럭 신호(DCL1) 및 제1 데이터 신호(DDA1)를 소스 드라이버들(20)에 전송한다. 여기서 제1 데이터 신호(DDA1)는 더미 클럭, 헤더, 레지스터 어드레스, 및 라이트 데이터를 포함하고, 헤더는 프리엠블 코드 1,1,1,1, 라이트 커맨드, 특정 소스 드라이버(SRIC)에 대응하는 디바이스 어드레스를 포함한다.
소스 드라이버들(20)은 더미 클럭에 대응하는 제1 클럭 신호(DCL1)에 응답하여 제3 및 제4 수신 버퍼들(26, 28)이 웨이크 업(wake up)되고, 디바이스 어드레스에 해당하는 특정 소스 드라이버(SRIC)가 라이트 데이터를 내부 레지스터에 라이트한다. 여기서, 디바이스 어드레스에 해당하지 않는 다른 소스 드라이버들은 소비 전류 절감을 위해 제3 및 제4 수신 버퍼들(26, 28)을 오프시키는 것으로 구성할 수 있다.
도 10을 참고하면, 헤더의 프리엠블 코드는 1,1,1,0을 나타내고, 커맨드는 라이트를 나타낸다. 이는 마이크로 컨트롤러(30)가 모든 소스 드라이버들(20)에 데이터를 라이트할 때의 MPI 프로토콜을 정의한다. 여기서, 디바이스 어드레스는 상관하지 않으며(don't care 처리됨), 라이트 커맨드에 한하여 동작하고 모든 소스 드라이버들(20)을 리드하는 것은 지원하지 않는다.
마이크로 컨트롤러(30)는 모든 소스 드라이버들(20)에 데이터를 라이트하기 위해 제1 및 제2 MPI 버스(L1, L2)를 점유하고 제1 클럭 신호(DCL1) 및 제1 데이터 신호(DDA1)를 소스 드라이버들(20)에 전송한다. 여기서 제1 데이터 신호(DDA1)는 더미 클럭, 헤더, 레지스터 어드레스, 및 라이트 데이터를 포함하고, 헤더는 프리엠블 코드 1,1,1,0, 라이트 커맨드를 포함한다.
모든 소스 드라이버들(20)은 더미 클럭에 대응하는 제1 클럭 신호(DCL1)에 응답하여 제3 및 제4 수신 버퍼들(26, 28)이 웨이크 업(wake up)되고, 라이트 데이터를 내부 레지스터에 라이트한다.
도 11을 참고하면, 헤더의 프리엠블 코드는 1,1,1,1을 나타내고, 커맨드는 리드를 나타낸다. 이는 마이크로 컨트롤러(30)가 특정 소스 드라이버(SRIC)에 리드 데이터를 요청할 때의 MPI 프로토콜을 정의한다.
마이크로 컨트롤러(30)는 특정 소스 드라이버(SRIC)에 리드 데이터를 요청하기 위해 제1 및 제2 MPI 버스(L1, L2)를 점유하고 제1 클럭 신호(DCL1) 및 제1 데이터 신호(DDA1)를 소스 드라이버들(20)에 전송한다. 여기서 제1 데이터 신호(DDA1)는 더미 클럭, 헤더, 레지스터 어드레스를 포함하고, 헤더는 프리엠블 코드 1,1,1,1, 리드 커맨드, 특정 소스 드라이버(SRIC)에 대응하는 디바이스 어드레스를 포함한다.
소스 드라이버들(20)은 더미 클럭에 대응하는 제1 클럭 신호(DCL1)에 응답하여 제3 및 제4 수신 버퍼들(26, 28)이 웨이크 업(wake up)되고, 디바이스 어드레스에 해당하는 특정 소스 드라이버(SRIC)는 리드 데이터를 마이크로 컨트롤러(30)에전송할 준비를 한다. 여기서, 디바이스 어드레스에 해당하지 않는 다른 소스 드라이버들의 제3 및 제4 수신 버퍼들(26, 28)은 소비 전류를 절감하기 위해 오프되는 것으로 구성할 수 있다.
도 12를 참고하면, 헤더의 프리엠블 코드는 1,1,0,1을 나타내고, 커맨드는 리드를 나타낸다. 이는 마이크로 컨트롤러(30)로부터 리드 데이터 요청을 수신한 특정 소스 드라이버(SRIC)가 리드 데이터를 마이크로 컨트롤러(30)에 전송할 때의 MPI 프로토콜을 정의한다. 여기서, 리드 데이터 전송 동작은 특정 소스 드라이버가 비정상적으로 제1 및 제2 MPI 버스(L1, L2)를 점유하는 것을 방지하기 위해 리드 요청이 우선되어 동작한다.
리드 데이터 요청을 수신한 특정 소스 드라이버(SRIC)는 제1 및 제2 MPI 버스(L1, L2)를 점유하고 제2 클럭 신호(DCL2) 및 제2 데이터 신호(DDA2)를 마이크로 컨트롤러(30)에 전송한다. 여기서 제2 데이터 신호(DDA2)는 더미 클럭, 헤더, 리드 데이터를 포함하고, 헤더는 프리엠블 코드 1,1,0,1, 리드 커맨드, 특정 소스 드라이버(SRIC)에 대응하는 디바이스 어드레스를 포함한다.
여기서, 특정 소스 드라이버(SRIC)는 제2 데이터 신호(DDA2)를 마이크로 컨트롤러(30)에 전송하기 위해 입력 신호(CED)로부터 복원된 클럭 신호(PCLK) 또는 내부에서 생성한 내부 클럭 신호(OSC CLK)를 제2 클럭 신호(DCL2)로서 이용할 수 있다. 일례로, 특정 소스 드라이버(SRIC)는 디스플레이 온 기간에는 입력 신호(CED)로부터 복원된 클럭 신호(PCLK)를 제2 클럭 신호(DCL2)로 이용할 수 있으며, 디스플레이 오프 기간에는 내부에서 생성한 내부 클럭 신호(OSC CLK)를 제2 클럭 신호(DCL2)로서 이용할 수 있다. 디스플레이 오프 기간에 디스플레이 패널(10)의 터치 여부를 감지하는 것은 액정 화면이 꺼진 상태에서 화면을 두드려 온 시키는 노크 온 기능을 수행하는데 이용될 수 있다. 디스플레이 오프 기간에는 디스플레이 패널(10)의 터치 여부만을 감지하기 때문에 내부 클럭 신호(OSC CLK)를 이용하여 터치 여부를 충분히 감지할 수 있다.
마이크로 컨트롤러(30)는 특정 소스 드라이버(SRIC)로부터 전송되는 더미 클럭에 대응하는 제2 클럭 신호(DCL2)에 대응하여 제1 및 제2 수신 버퍼들(36, 38)이 웨이크 업(wake up)되고, 제2 클럭 신호(DCL2) 및 리드 데이터를 포함하는 제2 데이터 신호(DDA2)를 수신한다.
도 13을 참고하면, 헤더의 프리엠블 코드는 1,1,0,0을 나타낸다. 이는 특정 소스 드라이버(SRIC)가 마이크로 컨트롤러(30)로 데이터 레디(ready) 커맨드를 전송할 때의 MPI 프로토콜을 정의한다. 여기서, 데이터 레디 커맨드는 마이크로 컨트롤러(30)의 데이터 레디 요청이 우선되어야 한다. 데이터 레디 요청에 대응하는 데이터는 특정 소스 드라이버(SRIC)의 레지스터에 라이트된다.
데이터 레디 요청을 수신한 특정 소스 드라이버(SRIC)는 제1 및 제2 MPI 버스(L1, L2)를 점유하고 제2 클럭 신호(DCL2) 및 제2 데이터 신호(DDA2)를 마이크로 컨트롤러(30)에 전송한다. 여기서 제2 데이터 신호(DDA2)는 더미 클럭 및 헤더를 포함하고, 헤더는 프리엠블 코드 1,1,0,0를 포함하며, 헤더의 다른 비트들의 데이터는 상관하지 않는다(don't care 처리된다).
마이크로 컨트롤러(30)는 특정 소스 드라이버(SRIC)로부터 전송되는 더미 클럭에 대응하는 제2 클럭 신호(DCL2)에 응답하여 제1 및 제2 수신 버퍼들(36, 38)이 웨이크 업(wake up)되고, 특정 소스 드라이버(SRIC)로부터 전송되는 제2 데이터 신호(DDA2)에 포함된 리드 데이터를 수신한다.
도 14는 MPI 프로토콜에 기반한 디스플레이 장치의 데이터 레디 동작을 설명하기 위한 타이밍도이다.
도 14를 참고하면, 마이크로 컨트롤러(30)는 제1 클럭 신호(DCL1) 및 데이터 레디 요청이 포함된 제1 데이터 신호(DDA1)를 특정 소스 드라이버(SRIC)에 전송한다. 여기서, 제1 데이터 신호(DDA1)는 더미 클럭, 헤더, 레지스터 어드레스 및 라이트 데이터를 포함하고, 헤더는 라이트 커맨드를 포함하고 라이트 데이터는 데이터 레디 요청을 포함한다. 즉, 마이크로 컨트롤러(30)는 특정 소스 드라이버에 데이터 레디를 요청하여 특정 소스 드라이버(SRIC)에 데이터 레디 커맨드 권한을 부여한다. 특정 소스 드라이버(SRIC)는 데이터 레디 요청에 대응하는 데이터를 레지스터에 라이트한다.
데이터 레디 커맨드 권한이 부여된 특정 소스 드라이버(SRIC)는 데이터 레디 발생 시 제1 및 제2 MPI 버스(L1, L2)를 점유하고 헤더에 프리엠블 코드 1,1,0,0을 포함하는 제2 데이터 신호(DDA2) 및 제2 클럭 신호(DCL2)를 마이크로 컨트롤러(30)에 전송한다. 즉, 데이터 레디 커맨드 권한이 부여된 특정 소스 드라이버(SRIC)는 데이터 레디 발생 시 데이터 레디 커맨드를 제2 데이터 신호(DDA2)의 헤더에 포함시켜 마이크로 컨트롤러(30)에 전송한다. 여기서 데이터 레디 발생은 디스플레이 패널(10)로부터 센싱한 리드 데이터가 센싱 버퍼(도시되지 않음)에 풀(full)임을 나타낼 수 있다.
특정 소스 드라이버(SRIC)로부터 데이터 레디 커맨드를 수신한 마이크로 컨트롤러(30)는 제1 및 제2 MPI 버스(L1, L2)를 점유하고 헤더에 데이터 리드 커맨드를 포함하는 제1 데이터 신호(DDA1) 및 제1 클럭 신호(DCL1)를 해당 소스 드라이버(SRIC)에 전송한다.
마이크로 컨트롤러(30)로부터 데이터 리드 커맨드를 수신한 특정 소스 드라이버(SRIC)는 제1 및 제2 MPI 버스(L1, L2)를 점유하고 프리엠블 코드 1,1,0,1와 리드 데이터를 포함하는 제2 데이터 신호(DDA2)와 제2 클럭 신호(DCL2)를 마이크로 컨트롤러(30)에 전송한다.
이와 같이 본 실시예에 따른 디스플레이 장치는, MPI 프로토콜을 기반으로 공유되는 제1 및 제2 MPI 버스(L1, L2)를 통해서 양방향 통신을 수행할 수 있으므로, 전송 속도 및 EMI(Electro Magnetic Interference)를 개선할 수 있으며, 핀 및 라인 수를 절감할 수 있다. 또한, 마이크로 컨트롤러(30)의 제1 및 제2 수신 버퍼들(36, 38)과 소스 드라이버들(20)의 제3 및 제4 수신 버퍼들(26, 28)은 MPI 프로토콜에 의해 온 및 오프가 제어되므로, 일반 MPI 대비 소비 전류를 절감할 수 있다.

Claims (19)

  1. MPI(Multi Point-to-point Interface) 프로토콜을 기반으로 마이크로 컨트롤러로부터 제1 클럭 신호 및 제1 데이터 신호를 수신하고, 디스플레이 패널의 터치 센서들을 구동하여 리드 데이터를 획득하며, 상기 MPI 프로토콜을 기반으로 제2 클럭 신호 및 상기 리드 데이터를 포함하는 제2 데이터 신호를 전송하는 제1 및 제2 소스 드라이버들;
    상기 MPI 프로토콜을 기반으로 상기 제1 클럭 신호 및 상기 제1 데이터 신호를 상기 제1 및 제2 소스 드라이버들에 전송하고, 상기 MPI 프로토콜을 기반으로 상기 제2 클럭 신호 및 상기 제2 데이터 신호를 수신하며, 상기 제2 데이터 신호에 포함된 상기 리드 데이터를 이용하여 상기 디스플레이 패널의 터치 좌표를 계산하는 마이크로 컨트롤러; 및
    상기 제1 및 제2 소스 드라이버들과 상기 마이크로 컨트롤러 간에 데이터 통신이 가능하도록 상호 연결하는 제1 및 제2 MPI 버스;를 포함하고,
    상기 MPI 프로토콜에는 상기 마이크로 컨트롤러와 상기 제1 및 제2 소스 드라이버들 간에 상기 제1 및 제2 MPI 버스를 점유하기 위한 전송 타입이 설정되는 디스플레이 장치.
  2. 제 1 항에 있어서,
    상기 마이크로 컨트롤러는 라이트 또는 리드 커맨드를 상기 제1 데이터 신호에 포함시켜 상기 제1 및 제2 소스 드라이버들 중 어느 하나에 전송하는 제1 전송 타입과 라이트 커맨드를 상기 제1 데이터 신호에 포함시켜 모든 상기 제1 및 제2 소스 드라이버들에 전송하는 제2 전송 타입에서 상기 제1 및 제2 MPI 버스를 점유하는 디스플레이 장치.
  3. 제 1 항에 있어서,
    상기 마이크로 컨트롤러는 리드 데이터 전송 또는 데이터 레디(ready) 커맨드 전송에 대한 권한을 상기 제1 데이터 신호에 포함시켜 상기 제1 및 제2 소스 드라이버들 중 어느 하나에 전송하고,
    상기 권한이 부여된 특정 소스 드라이버는 리드 데이터를 상기 제2 데이터 신호에 포함시켜 전송하는 제3 전송 타입과 데이터 레디 커맨드를 상기 제2 데이터 신호에 포함시켜 전송하는 제4 전송 타입에서 상기 제1 및 제2 MPI 버스를 점유하는 디스플레이 장치.
  4. 제 1 항에 있어서, 상기 MPI 프로토콜은,
    더미 클럭, 헤더, 레지스터 어드레스 및 데이터를 포함하는 포맷으로 형성되는 디스플레이 장치.
  5. 제 4 항에 있어서,
    상기 제1 및 제2 소스 드라이버들은 상기 더미 클럭에 대응하는 상기 제1 클럭 신호가 입력되면 상기 제1 클럭 신호 및 상기 제1 데이터 신호를 수신하기 위한 버퍼들이 웨이크 업(wake up)되고,
    상기 마이크로 컨트롤러는 상기 더미 클럭에 대응하는 상기 제2 클럭 신호가 입력되면 상기 제2 클럭 신호 및 상기 제2 데이터 신호를 수신하기 위한 버퍼들이 웨이크 업되는 디스플레이 장치.
  6. 제 5 항에 있어서, 상기 마이크로 컨트롤러는,
    상기 제1 클럭 신호 및 상기 제1 데이터 신호를 상기 제1 및 제2 MPI 버스에 전송하는 제1 및 제2 송신 버퍼들; 및
    상기 제1 및 제2 MPI 버스를 통해서 상기 제2 클럭 신호 및 상기 제2 데이터 신호를 수신하는 제1 및 제2 수신 버퍼들;을 포함하고,
    상기 제1 및 제2 수신 버퍼들은, 상기 제1 및 제2 소스 드라이버들 중 어느 하나로부터 상기 더미 클럭에 대응하는 상기 제2 클럭 신호가 입력되면 웨이크 업(wake up)되도록 설정되는 디스플레이 장치.
  7. 제 5 항에 있어서, 상기 제1 및 제2 소스 드라이버들 각각은,
    상기 제2 클럭 신호 및 상기 제2 데이터 신호를 상기 제1 및 제2 MPI 버스에 전송하는 제3 및 제4 송신 버퍼들; 및
    상기 제1 및 제2 MPI 버스를 통해서 상기 제1 클럭 신호 및 상기 제1 데이터 신호를 수신하는 제3 및 제4 수신 버퍼들;을 포함하고,
    상기 제3 및 제4 수신 버퍼들은, 상기 마이크로 컨트롤러로부터 상기 더미 클럭에 대응하는 상기 제1 클럭 신호가 입력되면 웨이크 업되도록 설정되는 디스플레이 장치.
  8. 제 4 항에 있어서, 상기 헤더는,
    프리엠블 코드, 데이터 길이, 리드와 라이트 및 디바이스 어드레스를 포함하는 디스플레이 장치.
  9. 제 8 항에 있어서, 상기 프리엠블 코드는,
    상기 마이크로 컨트롤러가 특정 소스 드라이버로 라이트 및 리드 커맨드를 전송하는 제1 전송 타입;
    상기 마이크로 컨트롤러가 모든 상기 제1 및 제2 소스 드라이버들로 라이트 커맨드를 전송하는 제2 전송 타입;
    상기 특정 소스 드라이버가 상기 마이크로 컨트롤러로 리드 데이터를 전송하는 제3 전송 타입; 및
    상기 특정 소스 드라이버가 상기 마이크로 컨트롤러로 데이터 레디(ready) 커맨드를 전송하는 제4 전송 타입;을 정의하며,
    상기 마이크로 컨트롤러는 상기 제1 및 제2 전송 타입에서 상기 제1 및 제2 MPI 버스를 점유하고, 상기 특정 소스 드라이버는 상기 제3 및 제4 전송 타입에서 상기 제1 및 제2 MPI 버스를 점유하는 디스플레이 장치.
  10. 제 1 항에 있어서,
    상기 마이크로 컨트롤러는, 데이터 레디(ready) 요청 시 상기 제1 및 제2 MPI 버스를 점유하고 상기 데이터 레디 요청에 대응하는 데이터를 상기 제1 데이터 신호에 포함시켜 특정 소스 드라이버에 전송함으로써 상기 특정 소스 드라이버에 데이터 레디 커맨드 권한을 부여하며,
    상기 마이크로 컨트롤러로부터 상기 데이터 레디 커맨드를 수신한 상기 특정 소스 드라이버는, 데이터 레디 발생 시 상기 제1 및 제2 MPI 버스를 점유하고 데이터 레디 커맨드를 상기 제2 데이터 신호에 포함시켜 상기 마이크로 컨트롤러에 전송하고,
    상기 마이크로 컨트롤러는, 상기 특정 소스 드라이버로부터 상기 데이터 레디 커맨드가 수신되면 상기 제1 및 제2 MPI 버스를 점유하고 리드 커맨드를 상기 제1 데이터 신호에 포함시켜 상기 특정 소스 드라이버에 전송하고,
    상기 마이크로 컨트롤러로부터 상기 리드 커맨드를 수신한 상기 특정 소스 드라이버는, 상기 제1 및 제2 MPI 버스를 점유하며 상기 리드 데이터를 포함하는 상기 제2 데이터 신호와 상기 제2 클럭 신호를 상기 마이크로 컨트롤러에 전송하는 디스플레이 장치.
  11. 제 1 항에 있어서, 상기 제1 및 제2 소스 드라이버들은,
    상기 제2 데이터 신호 및 상기 제2 클럭 신호를 상기 마이크로 컨트롤러에 전송 시, 디스플레이 온 구간에는 클럭이 영상 데이터에 임베디드된 입력 신호로부터 복원한 제3 클럭 신호를 상기 제2 클럭 신호로서 이용하는 디스플레이 장치.
  12. 제 1 항에 있어서, 상기 제1 및 제2 소스 드라이버들은,
    상기 제2 데이터 신호 및 상기 제2 클럭 신호를 상기 마이크로 컨트롤러에 전송 시, 디스플레이 오프 구간에는 오실레이터에서 생성한 내부 클럭 신호를 상기 제2 클럭 신호로서 이용하는 디스플레이 장치.
  13. MPI 프로토콜을 기반으로, 제1 클럭 신호 및 제1 데이터 신호를 복수 개의 소스 드라이버들에 전송하는 제1 및 제2 송신 버퍼들과 복수 개의 소스 드라이버들로부터 제2 클럭 신호 및 제2 데이터 신호를 수신하는 제1 및 제2 수신 버퍼들을 포함하는 마이크로 컨트롤러;
    상기 MPI 프로토콜을 기반으로, 제2 클럭 신호 및 제2 데이터 신호를 상기 마이크로 컨트롤로에 전송하는 제3 및 제4 송신 버퍼들과 상기 마이크로 컨트롤러로부터 상기 제1 클럭 신호 및 상기 제1 데이터 신호를 수신하는 제3 및 제4 수신 버퍼들을 각각 포함하는 복수 개의 소스 드라이버들;
    상기 마이크로 컨트롤러의 상기 제1 및 제2 송신 버퍼들과 상기 복수 개의 소스 드라이버들의 상기 제3 및 제4 수신 버퍼들 간에 데이터 통신이 가능하도록 연결하는 제1 MPI 버스; 및
    상기 마이크로 컨트롤러의 상기 제1 및 제2 수신 버퍼들과 상기 복수 개의 소스 드라이버들의 상기 제3 및 제4 송신 버퍼들 간에 데이터 통신이 가능하도록 연결하는 제2 MPI 버스;를 포함하고,
    상기 MPI 프로토콜에는 상기 마이크로 컨트롤러와 상기 복수 개의 소스 드라이버들 간에 상기 제1 및 제2 MPI 버스를 점유하기 위한 전송 타입이 설정되는 디스플레이 장치.
  14. 제 13 항에 있어서,
    상기 마이크로 컨트롤러는 라이트 또는 리드 커맨드를 상기 제1 데이터 신호에 포함시켜 상기 제1 및 제2 소스 드라이버들 중 어느 하나에 전송하는 제1 전송 타입과 라이트 커맨드를 상기 제1 데이터 신호에 포함시켜 모든 상기 제1 및 제2 소스 드라이버들에 전송하는 제2 전송 타입에서 상기 제1 및 제2 MPI 버스를 점유하는 디스플레이 장치.
  15. 제 13 항에 있어서,
    상기 마이크로 컨트롤러는 리드 데이터 전송 또는 데이터 레디(ready) 커맨드 전송에 대한 권한을 상기 제1 데이터 신호에 포함시켜 상기 복수 개의 소스 드라이버들 중 어느 하나에 전송하고,
    상기 권한이 부여된 특정 소스 드라이버는 리드 데이터를 상기 제2 데이터 신호에 포함시켜 전송하는 제3 전송 타입과 데이터 레디 커맨드를 상기 제2 데이터 신호에 포함시켜 전송하는 제4 전송 타입에서 상기 제1 및 제2 MPI 버스를 점유하는 디스플레이 장치.
  16. 제 13 항에 있어서,
    상기 MPI 프로토콜은, 더미 클럭, 헤더, 레지스터 어드레스 및 데이터를 포함하는 포맷으로 형성되고,
    상기 복수 개의 소스 드라이버들의 상기 제3 및 제4 수신 버퍼들은 상기 더미 클럭에 대응하는 상기 제1 클럭 신호가 입력되면 웨이크 업(wake up)되고,
    상기 마이크로 컨트롤러의 상기 제1 및 제2 수신 버퍼들은 상기 더미 클럭에 대응하는 상기 제2 클럭 신호가 입력되면 웨이크 업되는 디스플레이 장치.
  17. 제 16 항에 있어서,
    상기 헤더는, 프리엠블 코드, 데이터 길이, 리드와 라이트 및 디바이스 어드레스를 포함하는 디스플레이 장치.
  18. 제 17 항에 있어서, 상기 프리엠블 코드는,
    상기 마이크로 컨트롤러가 특정 소스 드라이버로 라이트 및 리드 커맨드를 전송하는 제1 전송 타입;
    상기 마이크로 컨트롤러가 모든 상기 복수개의 소스 드라이버들로 라이트 커맨드를 전송하는 제2 전송 타입;
    상기 특정 소스 드라이버가 상기 마이크로 컨트롤러로 리드 데이터를 전송하는 제3 전송 타입; 및
    상기 특정 소스 드라이버가 상기 마이크로 컨트롤러로 데이터 레디(ready) 커맨드를 전송하는 제4 전송 타입;을 정의하며,
    상기 마이크로 컨트롤러는 상기 제1 및 제2 전송 타입에서 상기 제1 및 제2 MPI 버스를 점유하고, 상기 특정 소스 드라이버는 상기 제3 및 제4 전송 타입에서 상기 제1 및 제2 MPI 버스를 점유하는 디스플레이 장치.
  19. 제 13 항에 있어서, 상기 복수 개의 소스 드라이버들은,
    상기 제2 데이터 신호 및 상기 제2 클럭 신호를 상기 마이크로 컨트롤러에 전송 시, 디스플레이 온 구간에는 클럭이 영상 데이터에 임베디드된 입력 신호로부터 복원한 제3 클럭 신호를 상기 제2 클럭 신호로서 이용하고, 디스플레이 오프 구간에는 오실레이터에서 생성한 내부 클럭 신호를 상기 제2 클럭 신호로서 이용하는 디스플레이 장치.
KR1020170155723A 2017-11-21 2017-11-21 디스플레이 장치 KR102383290B1 (ko)

Priority Applications (3)

Application Number Priority Date Filing Date Title
KR1020170155723A KR102383290B1 (ko) 2017-11-21 2017-11-21 디스플레이 장치
US16/196,722 US10671198B2 (en) 2017-11-21 2018-11-20 Display device
CN201811388567.5A CN109817142B (zh) 2017-11-21 2018-11-21 显示设备

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020170155723A KR102383290B1 (ko) 2017-11-21 2017-11-21 디스플레이 장치

Publications (2)

Publication Number Publication Date
KR20190058080A true KR20190058080A (ko) 2019-05-29
KR102383290B1 KR102383290B1 (ko) 2022-04-05

Family

ID=66532328

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020170155723A KR102383290B1 (ko) 2017-11-21 2017-11-21 디스플레이 장치

Country Status (3)

Country Link
US (1) US10671198B2 (ko)
KR (1) KR102383290B1 (ko)
CN (1) CN109817142B (ko)

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102565180B1 (ko) * 2018-09-20 2023-08-09 엘지디스플레이 주식회사 신호 전송 장치와 이를 이용한 표시장치
KR20210017468A (ko) * 2019-08-08 2021-02-17 주식회사 실리콘웍스 디스플레이장치
KR20210081692A (ko) * 2019-12-24 2021-07-02 엘지디스플레이 주식회사 터치 디스플레이 장치, 구동 회로 및 구동 방법
KR20210081865A (ko) * 2019-12-24 2021-07-02 주식회사 실리콘웍스 디스플레이 구동 장치 및 이를 포함하는 디스플레이 장치
KR20210105125A (ko) * 2020-02-18 2021-08-26 주식회사 실리콘웍스 패널을 구동하기 위한 집적회로 및 이를 포함하는 디스플레이장치 그리고 데이터를 전송하기 위한 인터페이스
CN112233606B (zh) * 2020-12-15 2021-06-01 武汉华星光电技术有限公司 显示装置、显示系统及分布式功能系统

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20160053679A (ko) * 2014-11-05 2016-05-13 주식회사 실리콘웍스 디스플레이 장치
KR20160092090A (ko) * 2015-01-26 2016-08-04 엘지디스플레이 주식회사 표시장치
KR20160141232A (ko) * 2015-05-29 2016-12-08 삼성디스플레이 주식회사 표시 장치
KR20170051647A (ko) * 2015-10-30 2017-05-12 삼성디스플레이 주식회사 타이밍 컨트롤러를 포함하는 표시 장치 및 타이밍 컨트롤러의 양방향 통신 방법

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100986041B1 (ko) * 2008-10-20 2010-10-07 주식회사 실리콘웍스 클럭 신호가 임베딩된 단일 레벨 신호 전송을 이용한 디스플레이 구동 시스템
KR101037559B1 (ko) 2009-03-04 2011-05-27 주식회사 실리콘웍스 데이터 구동부의 모니터링 수단이 구비된 디스플레이 구동 시스템
KR101885186B1 (ko) 2011-09-23 2018-08-07 삼성전자주식회사 공유 백 채널을 통한 데이터 전송 방법 및 데이터 전송을 위한 멀티 펑션 드라이버 회로 그리고 이를 채용한 디스플레이 구동 장치
KR102112089B1 (ko) * 2013-10-16 2020-06-04 엘지디스플레이 주식회사 표시장치와 그 구동 방법
KR102636679B1 (ko) * 2016-08-31 2024-02-14 엘지디스플레이 주식회사 터치 디스플레이 장치 및 그 구동 방법
KR102565697B1 (ko) 2016-10-19 2023-08-10 삼성디스플레이 주식회사 표시 장치 및 이의 구동 방법
KR20180075168A (ko) 2016-12-26 2018-07-04 엘지디스플레이 주식회사 터치 패널 액정표시장치
KR102385631B1 (ko) * 2017-10-24 2022-04-11 엘지디스플레이 주식회사 터치 디스플레이 장치
KR102385632B1 (ko) * 2017-10-31 2022-04-11 엘지디스플레이 주식회사 터치 디스플레이 장치

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20160053679A (ko) * 2014-11-05 2016-05-13 주식회사 실리콘웍스 디스플레이 장치
KR20160092090A (ko) * 2015-01-26 2016-08-04 엘지디스플레이 주식회사 표시장치
KR20160141232A (ko) * 2015-05-29 2016-12-08 삼성디스플레이 주식회사 표시 장치
KR20170051647A (ko) * 2015-10-30 2017-05-12 삼성디스플레이 주식회사 타이밍 컨트롤러를 포함하는 표시 장치 및 타이밍 컨트롤러의 양방향 통신 방법

Also Published As

Publication number Publication date
KR102383290B1 (ko) 2022-04-05
CN109817142B (zh) 2023-08-11
CN109817142A (zh) 2019-05-28
US20190155432A1 (en) 2019-05-23
US10671198B2 (en) 2020-06-02

Similar Documents

Publication Publication Date Title
US10671198B2 (en) Display device
JP6088203B2 (ja) ディスプレイコントローラ、イメージデータ処理システム、及び携帯用装置のディスプレイデータ処理方法
CN110928439B (zh) 信号传输装置以及使用其的显示器
US6714172B2 (en) Display control system and its control method, switching device, connection device, peripheral device, peripheral device system, and their control method, and computer readable memory
JP3786120B2 (ja) データ転送制御装置及び電子機器
KR102299577B1 (ko) 호스트와 이를 포함하는 멀티 디스플레이 시스템
CN112243523B (zh) 使多个显示面板同步的方法和电子设备
USH2186H1 (en) Acquisition of extended display identification data (EDID) in a display controller in a power up mode from a power down mode
JPH08327980A (ja) 表示装置並びに表示システム及び表示制御方法
KR20070028839A (ko) 디스플레이 구동 회로
JPH08328516A (ja) 表示装置及び方法
CN103928004A (zh) 显示驱动电路和在显示驱动电路中的传输数据的方法
US10747360B2 (en) Display device and driver thereof
JP3835459B2 (ja) データ転送制御装置及び電子機器
US20150091837A1 (en) Providing Touch Engine Processing Remotely from a Touch Screen
US9947290B2 (en) Multi embedded timing controller, display panel, and computer system having the same
TWI771458B (zh) 顯示驅動裝置及包含該顯示驅動裝置的顯示裝置
CN109754742B (zh) 显示驱动器集成电路和包括其的显示装置
KR20190127570A (ko) 디스플레이 장치 및 그의 드라이버
WO2024061318A1 (zh) 向显示设备的rgb接口传输信号的方法、装置
JP2002207471A (ja) 表示制御システム及びその中継装置
US20040239665A1 (en) Multiplex command on data line of digital interface display devices
US20230080254A1 (en) Power management circuit and touch/display device including the same
KR20070056911A (ko) 디스플레이 시스템 및 그것의 동작 방법
CN118035152A (en) Display chip, electronic equipment and DP (data processing) link training method

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant