KR20190033588A - 폴라 코드에 대한 레이트 매칭을 위한 시스템 및 방법 - Google Patents

폴라 코드에 대한 레이트 매칭을 위한 시스템 및 방법 Download PDF

Info

Publication number
KR20190033588A
KR20190033588A KR1020197005572A KR20197005572A KR20190033588A KR 20190033588 A KR20190033588 A KR 20190033588A KR 1020197005572 A KR1020197005572 A KR 1020197005572A KR 20197005572 A KR20197005572 A KR 20197005572A KR 20190033588 A KR20190033588 A KR 20190033588A
Authority
KR
South Korea
Prior art keywords
bits
coded bits
polar
circular buffer
coded
Prior art date
Application number
KR1020197005572A
Other languages
English (en)
Inventor
데니스 후이
유페이 블랑켄십
Original Assignee
텔레폰악티에볼라겟엘엠에릭슨(펍)
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 텔레폰악티에볼라겟엘엠에릭슨(펍) filed Critical 텔레폰악티에볼라겟엘엠에릭슨(펍)
Publication of KR20190033588A publication Critical patent/KR20190033588A/ko

Links

Images

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/63Joint error correction and other techniques
    • H03M13/635Error control coding in combination with rate matching
    • H03M13/6362Error control coding in combination with rate matching by puncturing
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/03Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words
    • H03M13/05Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words using block codes, i.e. a predetermined number of check bits joined to a predetermined number of information bits
    • H03M13/13Linear codes
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/27Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes using interleaving techniques
    • H03M13/2789Interleaver providing variable interleaving, e.g. variable block sizes
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/27Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes using interleaving techniques
    • H03M13/2792Interleaver wherein interleaving is performed jointly with another technique such as puncturing, multiplexing or routing
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/63Joint error correction and other techniques
    • H03M13/6306Error control coding in combination with Automatic Repeat reQuest [ARQ] and diversity transmission, e.g. coding schemes for the multiple transmission of the same information or the transmission of incremental redundancy
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/63Joint error correction and other techniques
    • H03M13/635Error control coding in combination with rate matching
    • H03M13/6356Error control coding in combination with rate matching by repetition or insertion of dummy data, i.e. rate reduction
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/63Joint error correction and other techniques
    • H03M13/635Error control coding in combination with rate matching
    • H03M13/6362Error control coding in combination with rate matching by puncturing
    • H03M13/6368Error control coding in combination with rate matching by puncturing using rate compatible puncturing or complementary puncturing
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/65Purpose and implementation aspects
    • H03M13/6502Reduction of hardware complexity or efficient processing
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/0001Systems modifying transmission characteristics according to link quality, e.g. power backoff
    • H04L1/0009Systems modifying transmission characteristics according to link quality, e.g. power backoff by adapting the channel coding
    • H04L1/0013Rate matching, e.g. puncturing or repetition of code symbols
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/004Arrangements for detecting or preventing errors in the information received by using forward error control
    • H04L1/0056Systems characterized by the type of code used
    • H04L1/0057Block codes
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/004Arrangements for detecting or preventing errors in the information received by using forward error control
    • H04L1/0056Systems characterized by the type of code used
    • H04L1/0071Use of interleaving

Abstract

본 명세서에서는, 폴라 인코딩된 비트의 순환 버퍼링을 통해서 폴라 코드에 대한 레이트 매칭을 수행하는 방법이 제안된다. 실시형태는, NB 코딩된 비트를 생성하기 위해서 길이 NB의 폴라 시퀀스에 따라서 정보 비트의 세트의 폴라 인코딩을 수행하는 단계를 포함하는 무선 시스템 내의 전송 노드의 동작의 방법을 지향한다. 방법은, 인터리빙된 코딩된 비트 시퀀스를 제공하기 위해서 코딩된 비트를 인터리빙하는 단계와 인터리빙된 코딩된 비트 시퀀스를 길이 NB의 순환 버퍼 내에 저장하는 단계를 더 포함할 수 있다. 소정의 실시형태에 따라서, 방법은, 순환 버퍼로부터 전송을 위한 N 코딩된 비트를 추출하는 단계를 더 포함한다.

Description

폴라 코드에 대한 레이트 매칭을 위한 시스템 및 방법
본 출원은 2017년 2월 10일자로 출원된 "폴라 코드에 대한 레이트 매칭을 위한 시스템 및 방법"으로 명명된 가출원 번호 제62/457,665호의 우선권을 청구하며, 그 내용은 본 명세서에 참조로 통합된다.
본 발명은 폴라 코드에 대한 레이트, 특히 폴라 코드에 대한 레이트 매칭에 관한 것이다.
Arikan [1]에 의해 제안된 폴라 코드는, 낮은 복잡도 SC(Successive Cancellation) 디코더 하에서 2진 입력 이산 메모리리스 채널의 대칭적인 커패시티를 달성하기 위해서 증명 가능한 건설적인 코딩 방안의 제1클래스이다. 그런데, SC 하의 폴라 코드의 유한 길이의 성능은, LDPC(Low-Density Parity-Check) 코드 및 터보 코드와 같은 다른 현대의 채널 코딩 방안과 비교해서 경쟁력이 없다. 이후, SC 리스트(SCL) 디코더가 [2]에서 제안되는데, 이는 최적의 최대-유사도(ML:Maximum-Likelihood) 디코더의 성능에 근접할 수 있다. 간단한 사이클릭 리던던시 체크(CRC) 코딩을 연결함으로써, 연결된 폴라 코드의 성능이 잘 최적화된 LDPC 및 터보 코드의 성능과 경쟁하고 있음을 보여주었다. 결과적으로, 폴라 코드는 미래 5세대(5G) 무선 통신 시스템의 후보로서 고려되고 있다.
폴라 코딩의 중요한 아이디어는, 한 쌍의 동일한 2진 입력 채널을 원래의 2진 입력 채널보다 좋은 및 나쁜, 다른 품질의 2개의 별개의 채널로 변환하는 것이다. 2진 입력 채널의 2M 독립적인 사용의 세트에 대해서 이러한 쌍의 양극화(polarizing) 동작을 반복함으로써, 변하는 품질의 2M "비트 채널"의 세트가 획득될 수 있다. 이들 비트 채널 중 일부는 거의 완벽(즉, 에러가 없는 상태)하지만 이들 중 나머지는 거의 쓸모가 없다(즉, 완전히 노이지(noisy)이다). 포인트는, 수신기에 공지된 고정된 또는 동결된 값(예를 들어, 0)을 갖도록 쓸모없는 채널에 대한 입력을 설정하는 동안, 수신기에 데이터를 전송하기 위해서 거의 완벽한 채널을 사용하는 것이다. 이러한 이유로, 거의 쓸모없는 채널 및 거의 완벽한 채널에 대한 이들 입력 비트는, 일반적으로, 동결된(frozen) 비트 및 비동결된 (또는 정보) 비트로서 각각 언급된다. 비동결된 비트만이 폴라 코드로 데이터를 반송하는데 사용된다. 적합한 정보 비트 위치 내로 데이터를 로딩하는 것은, 폴라 코드의 성능에 직접적인 충격을 준다. 길이 8 폴라 코드의 구조의 예시가 도 1에 도시된다.
도 2는 중간 정보 비트 Sl,i의 라벨링을 도시하는데, 여기서 N=8로 폴라 인코딩하는 동안 l∈{0,1,..., n} 및 i∈{0,1,..., N-1}이다. 중간 정보 비트는 다음 공식과 관련된다:
i∈{0,1,..., N-1} 및 l∈{0,1,..., n}에 대해서, 정보 비트로서 So,i≡ui
Figure pct00001
, if
Figure pct00002
,
Figure pct00003
, if
Figure pct00004
,
i∈{0,1,..., N-1}에 대해서, 코드 비트로서 Sn,i≡xi.
현존하는 솔루션의 문제점
통상적인 폴라 코드의 중대한 제한은, 코드워드 길이 또는 코드 길이가 2의 멱(power)이어야 하는 것이다. 코딩된 비트의 펑처링(puncturing)(즉, 일부 코딩된 비트를 전송하지 않고 드롭하는 것)은, 실제로 필요한 코드워드 길이에서 세분화(granularity)를 지원하기 위한 자연스러운 방법이다. 또한, 원하는 코드워드 길이가 2의 멱을 약간 초과할 때만, 수신기가 코드워드 길이의 2배에서 동작하도록 요구하는 대신 일부 코딩된 비트를 반복만 하는 것이 더 실용적인데, 이는 차례로 레이턴시(latency) 및 전력 소비를 증가시키고, 처리 속도 및 메모리에 대한 더 엄격한 하드웨어 요건을 부과한다. (전형적으로, 펑처링 또는 반복을 통해서) 소정의 원하는 길이를 갖는 코드워드를 생성하는 이러한 프로세스는, 레이트 매칭 프로세스로 언급된다. 어떻게 최적에 가까운 성능을 유지하면서 폴라 인코딩된 비트의 펑처링 및 반복을 효율적인 방식으로 수행해야 하는지는 명확하지 않다.
본 개시 내용/솔루션의 일부 실시형태의 요약
폴라 인코딩된 비트의 순환 버퍼링을 통해서 폴라 코드에 대한 레이트 매칭을 수행하기 위한 방법이 본 명세서에서 제안된다. 본 명세서에 개시된 실시형태는, NB 코딩된 비트를 생성하기 위해서 길이 NB의 폴라 시퀀스에 따라서 정보 비트의 세트의 폴라 인코딩을 수행하는 단계를 포함하는 무선 시스템 내의 전송 노드의 동작의 방법을 지향한다. 방법은, 인터리빙된 코딩된 비트 시퀀스를 제공하기 위해서 코딩된 비트를 인터리빙하는 단계와 인터리빙된 코딩된 비트 시퀀스를 길이 NB의 순환 버퍼 내에 저장하는 단계를 더 포함할 수 있다. 소정의 실시형태에 따라서, 방법은, 순환 버퍼로부터 전송을 위한 N 코딩된 비트를 추출하는 단계를 더 포함할 수 있다. N은 NB보다 크거나, 같거나 또는 작을 수 있다.
본 발명 개시 내용의 다른 실시형태는, NB 코딩된 비트를 생성하기 위해서 길이 NB의 폴라 시퀀스에 따라서 정보 비트의 세트의 폴라 인코딩을 수행하도록 구성된 전송 노드를 지향한다. 전송 노드는, 인터리빙된 코딩된 비트 시퀀스를 제공하기 위해서 코딩된 비트를 인터리빙하고 인터리빙된 코딩된 비트 시퀀스를 길이 NB의 순환 버퍼 내에 저장하도록 더 구성될 수 있다. 소정의 실시형태에 따라서, 전송 노드는, 순환 버퍼로부터 전송을 위한 N 코딩된 비트를 추출할 수 있다. N은 NB보다 크거나, 같거나 또는 작을 수 있다. 다양한 실시형태에 따르면, 전송 노드는 사용자 장비 또는 소정의 네트워크 노드가 될 수 있다.
또 다른 실시형태는, 하나 이상의 프로세서에 의해 실행될 때, NB 코딩된 비트를 생성하기 위해서 길이 NB의 폴라 시퀀스에 따라서 정보 비트의 세트의 폴라 인코딩을 수행하는 단계를 포함하는 방법을 수행하기 위한 명령을 저장하는, 일시적 또는 비일시적인 컴퓨터 판독 가능한 매체를 지향한다. 방법은, 인터리빙된 코딩된 비트 시퀀스를 제공하기 위해서 코딩된 비트를 인터리빙하는 단계와 인터리빙된 코딩된 비트 시퀀스를 길이 NB의 순환 버퍼 내에 저장하는 단계를 더 포함할 수 있다. 소정의 실시형태에 따라서, 방법은, 순환 버퍼로부터 전송을 위한 N 코딩된 비트를 추출하는 단계를 더 포함할 수 있다. N은 NB보다 크거나, 같거나 또는 작을 수 있다.
이하의 상세한 설명 및 첨부 도면에 비추어 다양한 다른 특징 및 이점이 통상의 기술자에게 명백해질 것이다.
본 명세서에 통합되어 본 명세서의 일부를 형성하는 첨부된 도면은 본 개시 내용의 몇몇 측면을 도시하고, 명세서와 함께 본 개시 내용의 원리를 설명하는 역할을 한다.
도 1은 길이 8 폴라 코드를 도시한다.
도 2는 중간 정보 비트의 라벨링을 도시하며, 여기서 N=8로 폴라 인코딩하는 동안 l∈{0,1,..., n} 및 i∈{0,1,..., N-1}이다.
도 3은 본 발명 개시 내용의 일부 실시형태에 따른 폴라 코드에 대한 순환 버퍼를 갖는 폴라 인코더 및 레이트 매칭 시스템이다.
도 4는 다양한 실시형태에 따른 물리적인 다운링크 제어 채널(PDCCH)에서의 다운링크 제어 정보(DCI)에 대한 자원 할당을 도시한다.
도 5는 다양한 실시형태에 따른 PDCCH 및 물리적인 다운링크 공유 채널(PDSCH: physical downlink shared channel) 내의 DCI에 대한 자원 할당을 도시한다.
도 6은 다양한 실시형태에 따른 물리적인 업링크 제어 채널(PUCCH) 내의 업링크 제어 정보(UCI)에 대한 자원 할당을 도시한다.
도 7은 다양한 실시형태에 따른 물리적인 사이드 링크 제어 채널(PSCCH) 내의 DCI에 대한 자원 할당을 도시한다.
도 8은, 다양한 실시형태에 따른, 본 발명 개시 내용의 일부 실시형태에 따른, 폴라 코드를 위한 순환 버퍼 및 변조를 갖는 폴라 인코더 및 레이트 매칭 시스템을 도시한다.
도 9는, 다양한 실시형태에 따른, 본 발명 개시 내용의 일부 실시형태에 따른 폴라 코드에 대한 레이트 매칭을 제공하는 일례의 프로세스를 도시하는 흐름도이다.
도 10은, 다양한 실시형태에 따른, 본 발명 개시 내용의 실시형태가 구현될 수 있는 일례의 무선 시스템을 도시한다.
도 11 및 도 12는, 다양한 실시형태에 따른, 본 발명 개시 내용의 실시형태가 라 구현될 수 있는 예시적인 실시형태의 무선 디바이스를 도시한다.
도 13, 도 14 및 도 15는, 다양한 실시형태에 따른, 본 발명 개시 내용의 실시형태가 구현될 수 있는 네트워크 노드의 예시적인 실시형태를 도시한다.
이하에 설명되는 실시형태는 통상의 기술자가 실시형태를 실시할 수 있고, 실시형태를 실시하는 최상의 모드를 설명하기 위한 정보를 나타낸다. 첨부 도면에 비추어 다음의 설명을 읽을 때, 통상의 기술자는 본 발명의 개념을 이해할 것이고, 특별히 여기에서 다루지 않은 이러한 개념의 적용을 인식할 것이다. 이들 개념들 및 적용들은 본 개시의 범위 내에 속한다는 것을 이해해야 한다.
무선 노드: 본 명세서에서 사용되는 "무선 노드"는, 무선 액세스 노드 또는 무선 디바이스이다.
무선 액세스 노드: 본 명세서에서 사용되는 "무선 액세스 노드" 또는 "무선 네트워크 노드"는, 신호를 무선으로 전송 및/또는 수신하도록 동작하는 셀룰러 통신 네트워크의 무선 액세스 네트워크 내의 소정의 노드이다. 무선 액세스 노드의 일부 예는, 이에 제한되지 않지만, 기지국(예를 들어, 3GPP(3rd Generation Partnership Project) 5세대(5G) NR(New Radio) 네트워크 내의 기지국(gNB) 또는 3GPP LTE(Long Term Evolution) 네트워크 내의 개선된 또는 진화된 노드B(eNB)), 고전력 또는 매크로 기지국, 저전력 기지국(예를 들어, 마이크로 기지국, 피코 기지국, 홈 eNB 또는 유사한 것), 및 중계 노드를 포함한다.
코어 네트워크 노드: 본 명세서에서 사용된 "코어 네트워크 노드"는, 코어 네트워크 내의 소정 타입의 노드이다. 코어 네트워크 노드의 일부 예는, 예를 들어 이동성 관리 엔티티(MME), 패킷 데이터 네트워크 게이트웨이(P-GW), 서비스 능력 노출 기능(SCEF) 또는 유사한 것을 포함한다.
무선 디바이스: 본 명세서에서 사용되는 "무선 디바이스"는, 신호를 무선 액세스 노드(들)에 무선으로 전송 및/또는 수신함으로써 셀룰러 통신 네트워크에 액세스하는(즉, 셀룰러 통신 네트워크에 의해 서브되는) 소정 타입의 디바이스이다. 무선 디바이스의 일부 예는, 이에 제한되지 않지만, 3GPP 네트워크 내의 사용자 장비 디바이스(UE) 및 머신 타입 통신(MTC) 디바이스를 포함한다.
네트워크 노드: 본 명세서에서 사용되는 "네트워크 노드"는, 무선 액세스 네트워크의 일부이거나 또는 셀룰러 통신 네트워크/시스템의 코어 네트워크인 소정의 노드이다.
본 명세서에 주어진 설명은 3GPP 셀룰러 통신 시스템에 초점을 맞추고, 3GPP 용어 또는 3GPP 용어와 유사한 용어가 흔히 사용되는 것에 유의하자. 그런데, 본 명세서에 개시된 개념들은 3GPP 시스템에 제한되지 않는다.
본 명세서의 설명에 있어서, 용어 "셀(cell)"이 참조될 수 있는데, 특히 5G NR 개념과 관련해서, 빔(beam)이 셀 대신에 사용될 수 있고, 이에 따라서, 본 명세서에 개시된 개념이 셀 및 빔 모두에 동등하게 적용 가능한 것에 유의하자.
통상적인 폴라 코드의 중대한 제한은 코드워드 길이 또는 코드 길이가 2의 멱이어야 하는 것이다. 코딩된 비트의 펑처링(즉, 일부 코딩된 비트를 전송하지 않고 드롭하는 것)은, 실제로 필요한 코드워드 길이에서 세분화를 지원하기 위한 자연스러운 방법이다. 또한 원하는 코드워드 길이가 2의 멱을 약간 초과할 때만, 수신기가 코드워드 길이의 2배에서 동작하도록 요구하는 대신 일부 코딩된 비트만을 반복하는 것이 더 실용적이고, 이는 차례로 레이턴시와 전력 소비를 증가시키고, 처리 속도 및 메모리에 대한 더 엄격한 하드웨어 요건을 부과한다. 소정의 원하는 길이(전형적으로, 펑처링 또는 반복을 통한)를 갖는 코드워드를 생성하는 이러한 프로세스는, 레이트 매칭 프로세스로 언급된다. 어떻게 최적에 가까운 성능을 유지하면서 폴라 인코딩된 비트의 펑처링 및 반복을 효율적인 방식으로 수행해야 하는지는 명확하지 않다.
방법은, 폴라 인코딩된 비트의 순환 버퍼링을 통해서 폴라 코드에 대한 레이트 매칭을 수행하기 위해서 본 명세서에 제안된다. 본 발명 개시 내용의 중요 부분은, 어떻게 폴라 인코딩된 비트가 순환 버퍼 내에 기록되는지를 특정하는 인터리버 및 어떻게 비트가 순환 버퍼로부터 추출되는지를 특정하는 비트 추출기가 코드 블록 길이, 코딩 레이트 및 (직교 진폭 변조(QAM)) 변조 순서와 같은 링크 파라미터 및/또는 전송 방법(직교 주파수 분할 다중화(OFDM) 대 이산 푸리에 변환 스프레드 OFDM(DFT-S-OFDM)), 무선 자원 할당 및 수신기 능력과 같은 시스템 파라미터에 의존하는 것이다. 이들 다양한 파라미터에 기반한 바람직한 실시형태에 따르면, 폴라 코딩된 비트의 신뢰성을 랭킹화하는 시퀀스가 구성되는데, 이에 기반해서, 인터리버는 폴라 인코딩된 비트가 순환 버퍼 내에 기록되는 순서를 결정한다. 이 코드 비트 랭킹 시퀀스는, 폴라 인코더의 정보 세트를 결정하기 위해서 사용되는 정보 비트 랭킹 시퀀스를 차례로 결정한다. 이들 시퀀스 모두는 사전 결정될 수 있고, 상기 파라미터의 다른 값에 대해서 메모리 내에 저장될 수 있다.
제안된 방법의 중요 이점은, 폴라 코드에 대한 펑처링, 반복 및 정보 세트 선택이 흔히 다양한 링크 및 시스템 파라미터에 의존하므로, 다른 시나리오에 대해서 코드 성능을 최적화할 수 있는 것이다. 제안된 방법의 또 다른 중요 장점은, 구현이 간단하고, 폴라 코딩의 미래 발전을 위해서 충분히 유연한 것이다. 제안된 방안은, 또한 LTE에서 사용되는 현존하는 레이트 매칭 방안에 대한 확장 및 일반화로 볼 수 있다.
솔루션의 핵심 요소는, (코드 블록 길이, 코딩 레이트 및 (QAM) 변조 순서와 같은) 다수의 링크 파라미터 및 또는 (OFDM 대 DFT-S-OFDM, 무선 자원 할당 및 수신기 능력과 같은) 시스템 파라미터에 의존하는 레이트 매칭 메커니즘이다.
변조 없는 레이트 매칭 구조
도 3은 본 발명 개시 내용의 일부 실시형태에 따른 폴라 코드에 대한 순환 버퍼로 레이트 매칭을 제공하는 시스템(10)을 도시한다. 도시된 바와 같이, 시스템(10)은 폴라 인코더(12) 및 레이트 매칭 시스템 또는 메커니즘을 포함한다. 레이트 매칭 시스템은, 이 예에 있어서, 인터리버(14), 순환 버퍼(16) 및 추출/샘플링 기능(18)(본 명세서에서 비트 추출기(18)라고도 함)을 포함한다. 레이트 매칭 시스템은, 이 예에 있어서, 정보 세트 선택 기능(20)(정보 세트 선택기(20)라고도 함), 정보 비트 랭킹 시퀀스 생성기(22) 및 코드 비트 랭킹 시퀀스 생성기(24)를 더 포함한다. 도 3에 도시된 시스템(10)의 다양한 구성 엘리먼트는, 이 개시 내용을 읽음으로써 통상의 기술자에게 용이하게 이해되는 바와 같이, 하드웨어 또는 하드웨어와 소프트웨어의 조합으로 구현된다. 이하 논의되는 바와 같이, 레이트 매칭 시스템은, 폴라 인코더(12)에 의해 출력된 폴라 인코딩된 비트의 세트에 대한 레이트 매칭 시스템을 제공한다. 즉, 레이트 매칭 시스템은, 폴라 인코더에 의해 출력된 NB 코딩된 비트에 기반해서 코딩된 비트의 원하는 수 N을 생성 또는 출력하는데, 여기서 NB는 폴라 인코더(12)의 마더 코드(mother code)의 길이이고, 코딩된 비트의 원하는 수 N은 NB보다 작거나 크게 될 수 있다.
마더 코드 블록 길이 NB의 폴라 인코더(12)는 정보 비트 및 정보 세트 선택기(20)에 의해 특정된 정보 비트 위치의 세트에 기반해서 NB 코딩된 비트의 블록을 생성한다. 이들 NB 코딩된 비트는 인터리버(14)에 의해 치환된 후, 순환 버퍼(16) 내에 기록된다. 비트 추출기(18)는, 원하는 수 N의 코딩된 비트가 전송을 위해서 추출될 때까지, 순환 버퍼(16)로부터 (예를 들어, 주기적 방식으로) 비트를 추출하기 위해서 사용된다. N>NB일 때, 일부 비트는 반복을 달성하기 위해서 순환 버퍼(16)로부터 1회 이상 추출될 수 있다.
중요 구성 엘리먼트는, 순환 버퍼(16) 및 전송을 위해서 순환 버퍼(16)로부터 비트를 추출하는 비트 추출기(18) 내로 치환되거나 또는 재정렬된 코딩된 비트를 위치시키기 전에, 폴라 인코더(12)의 코딩된 비트 출력을 치환하는 인터리버(14)이다. 이 설명에서, "재정렬(re-order)", "치환(permute)" 및 "인터리브(interleave)"의 용어는 교환 가능하게 사용된다. LTE에서 사용된 터보 코드와 같은, 다른 코드에 대해서 설계된 이들 인터리버와 달리, 본 명세서에서 제안된 인터리버(14) 및/또는 비트 추출기는, 이들이 다양한 링크 파라미터 및/또는 다양한 시스템 파라미터에 의존할 수 있는 점에서, 적응적이다. 또한, 정보 세트의 선택은 인터리버(14)의 선택에 밀접하게 연결되므로, 또한 폴라 인코더(12)에 대한 정보 선택기(20)는 차례로 이들 다양한 파라미터에 의존한다.
링크 파라미터는 다음을 포함할 수 있다:
· 정보 비트 수 k
· 코드 길이 N 및/또는
· 코드 레이트 R=K/N,
한편, 시스템 파라미터는 다음을 포함할 수 있다:
· 업링크 대 다운링크
업링크 및 다운링크에 대한 채널 조건 및 간섭 환경은 상당히 다르게 될 수 있는데, 이는 인터리버, 정보 세트 선택기 및 비트 추출기의 선택에 영향을 줄 수 있다.
· 무선 자원 할당
폴라 코드가 제어 정보를 전송하기 위해서 5G NR에서 채택되었다. 제어 정보는, LTE에서 물리적인 다운링크 제어 채널(PDCCH) 또는 물리적 업링크 제어 채널(PUCCH)과 같은 전용의 제어 채널에 의해 반송되거나, 또는 LTE에서 물리적인 업링크 공유 채널(PUSCH)과 같은 데이터 채널 내에 매립될 수 있다. 도 4 내지 도 7에 도시된 바와 같이, 무선 자원은 흔히 이들 채널에 대해서 다르게 할당되므로(예를 들어, PDCCH는 주파수 스프레드가 우세하고 시간에서 짧은 반면, PDSCH는 흔히 시간 및 주파수 모두에서 스프레드 된다), 채널 조건은 다르게 되는데, 이는 인터리버(14), 비트 추출기(18) 및 정보 세트 선택기(20)의 원하는 동작에 영향을 줄 수 있다.
· 파형: OFDM 대 DFT-S-OFDM.
다운링크 제어 정보(DCI)에 대해서, OFDM이 사용된다. DCI는 PDCCH에 의해 반송된다. 업링크 제어 정보(UCI)에 대해서, OFDM 및 DFT-S-OFDM 모두가 사용될 수 있다. 더 높은 계층 시그널링까지 어떤 파형이 사용된다. 더욱이, UCI는 PUCCH 및 PUSCH에 의해 반송될 수 있다.
OFDM 및 DFT-S-OFDM은 폴라 디코더에 대한 다른 채널 품질 특성을 나타낸다. OFDM에 대해서, 변조 심볼은 페이딩 채널 조건을 경험할 수 있고, 변조 심볼에 대한 채널 LLR(Log-Likelihood Ratio)은 광범위하게 변할 수 있다. 대조적으로, DFT-S-OFDM에 대해서, 채널 조건이 하나의 DFT-S-OFDM 심볼로부터 도플러에 의존하는 다른 DFT-S-OFDM 심볼로 변할 수 있음에도, 동일한 DFT-S-OFDM 심볼에 의해 반송되는 변조 심볼은 동일한 채널 조건(가능하게는, 분사적인 채널)을 경험한다.
파형에 적응하기 위해서, 폴라 코드에 대한 레이트 매칭 알고리즘이 따라서 커스터마이즈되어야 한다.
· 리던던시 버전
일부 통신 시나리오에 있어서, 단일 전송은 서비스되는 영역에 대한 충분한 단일 신뢰성 또는 신호 커버리지를 제공하는데 충분하지 않다. 흔히, 정보 비트의 동일한 블록의 다중 전송이, 예를 들어 방송 채널(물리적인 방송 채널(PBCH: Physical Broadcasting Channel)과 같은), 시스템 정보 채널(예를 들어, 시스템 정보 블록(SIB)), 하이브리드 자동 반복 요청(HARQ) 재전송 프로토콜에서 필요하게 된다. 이 경우, 동일한 정보의 다르게 코딩된 버전을 다른 전송으로 송신하는 것이 바람직하다. 레이트 매칭 메커니즘(예를 들어, 인터리버(14), 정보 비트 선택기(20) 및 비트 추출기(18))은, 이들 다른 리던던시 버전에 대해서 다르게 될 수 있다.
· 수신기 능력
수신기 능력에 의존해서, 레이트 매칭 메커니즘(예를 들어, 인터리버(14), 비트 추출기(18) 및 정보 비트 선택기(20))은 다르게 될 수 있다. 여기서, 수신기는 주로 다운링크 상의 UE 수신기를 언급한다.
폴라 코드가 데이터 패킷을 반송하는데 사용되면, 채널 비트를 저장하기 위한 소프트 버퍼의 크기는 더 싼/더 낮은 복잡도 UE와 다 비싼/더 높은 복잡도 UE 사이에서 상당히 변할 수 있다. 이 이슈는, 전형적으로, PDCCH에 의해 반송되는, 정보 수신을 제어하는데 적용되지 않는 것에 유의해야 한다. 전형적으로, 이는, 물리적 다운링크 공유 채널(PDSCH)에 의해 반송되는, 데이터 페이로드를 수신하는데 적용 가능하다.
그러므로, 수신기 소프트 버퍼 크기(size)에 의존해서, 레이트 매칭 알고리즘은 다음과 같아야 한다:
a) UE 수신기가 소프트 비트의 큰 버퍼를 구비하면, 사용 가능한 양의 무선 자원 엘리먼트에 의해서만 결정되는 코드 길이를 갖는 폴라 코드를 사용해야 한다.
b) UE 수신기가 더 작은 소프트 버퍼 및/또는 더 싼 디코더를 구비하면, 사용 가능한 버퍼 크기에 의해 결정되는 제한된 코드 길이를 갖는 폴라 코드가 사용된다. 제한된 코드 길이에 기인해서보다 사용 가능한 코딩된 비트보다 더 많은 시간-주파수 자원이 공급되면, 일부 코딩된 비트의 반복이 자원을 채우기 위해서 사용될 수 있다. 반복된 코드 비트로부터의 모든 소프트 비트는 간단히 동일한 메모리 유닛에 함께 제 위치에 부가될 수 있으므로, 소프트 버퍼 요건은 제한된 코드 길이에 의해서만 구술된다.
위의 고려가 증분 리던던시 HARQ(IR-HARQ) 재전송 방법이 사용될 때, 주어진 패킷의 단일 전송만 아니라 다중 전송 모두에 적용다는 것에 유의하자.
일부 바람직한 실시형태에 따르면, 인터리버(14)에 의해 사용된 폴라 코딩된 비트의 치환의 포메이션을 어시스트하기 위해서, 적어도 신뢰할 수 있는 비트가 위치될 때까지 더 신뢰할 수 있는 코딩된 비트가 순환 버퍼(16) 상에 먼저 배치되도록, 코딩된 비트가 순환 버퍼(16) 내에 로드되는 어떤 순서를 특정하는 코딩된 비트에 대한 랭킹의 시퀀스가, 상기된 이들 링크 및/또는 시스템 파라미터에 기반해서 생성된다. 그 다음, 원하는 블록 길이에 따라서, 순환 버퍼(16) 내의 코딩된 비트는 가장 신뢰할 수 있는 코드 비트로부터 시작해서 신뢰성이 감소하는 순서로 순환 버퍼(16)로부터 추출된다.
일부 바람직한 실시형태에 따르면,
Figure pct00005
는 코딩된 비트의 인덱스의 2진 표현의 함수이다.
Figure pct00006
의 2개의 예가 이하 설명된다:
Figure pct00007
은 코딩된 비트의 인덱스의 2진 표현에서 비트의 치환을 나타낼 수 있다. 치환의 일례는 코딩된 비트의 인덱스에 대한 비트 반전 연산이다.
Figure pct00008
은 코딩된 비트의 인덱스와 코딩된 비트의 인덱스의 2진 표현의 해밍 가중치 사이의 가중된 함수가 될 수 있다.
코드 비트 랭킹 시퀀스
Figure pct00009
는 대응하는 정보 비트 랭킹 시퀀스
Figure pct00010
를 생성하기 위해서 더 사용될 수 있는데, 이는 폴라 인코더에 대해서 사용된 정보 세트(즉, 데이터를 반송하는 비트 채널의 위치)를 결정하는데 사용된다. 정보 비트 랭킹 시퀀스
Figure pct00011
는,
· 이를
Figure pct00012
와 동일하게 설정(즉,
Figure pct00013
); 또는
· 코드 비트 랭킹 시퀀스
Figure pct00014
에 의해 특정된 순서로 각각의 코드 비트 인덱스의 2진 표현의 일부 기능을 순차적으로 평가하고, 결과의 함수 값에 따라서
Figure pct00015
를 생성;
· 펑처링된 코드 비트의 수, 예를 들어(
Figure pct00016
)에 기반해서 일부 정보 비트의 랭크를 낮춤(즉, 신뢰성 측정을 낮춤)으로써,
계산될 수 있다.
일부 실시형태에 따르면, 블록 길이 N이 폴라 인코더에서 사용되는 마더 코드 블록 길이 NB의 반보다 짧으면, 코드 비트가, 신뢰성을 감소하는 방식으로, 순환 버퍼(16) 내의 콘텐츠의 서브샘플링에 기반해서 순환 버퍼(16)로부터 추출된다. 예를 들어, NB=2N이면, 비트 추출기(18)는 N 코딩된 비트가 추출될 때까지, 순환 버퍼(16)로부터 모든 다른 샘플(즉, 2x 서브샘플링)을 취한다.
수정의 레이트 매칭 구조
도 8은, 시스템(10)이 복소 값의 심볼 변조와 함께 폴라 코드에 대한 레이트 매칭을 제공하는 일부 다른 실시형태에 따른 시스템(10)의 블록도를 나타낸다. 이 경우, 링크 파라미터는 변조 순서(즉, 하나의 복소 값의 심볼의 코딩된 비트의 수)를 더 포함한다.
변조기(30)의 전에 하나 및 후에 하나인 2개의 부가적인 인터리버(26 및 28)가 부가된다. 사전 변조 인터리버(26)는 이들을 심볼 내에 탑재하기 전에 순환 버퍼(16)로부터 추출된 코딩된 비트를 재정렬한다. 사전 변조 인터리버(26)는, 각각의 심볼 내의 일부 비트가 동일한 심볼 내의 다른 것보다 더 높은 SNR을 경험하므로, 다른 신뢰성을 갖는 코딩된 비트를 각각의 심볼 내에서 다른 구독-통지-요청(SNR)을 갖는 이들 비트 내에 매핑하도록 설계된다. 이는, 예를 들어 직사각형(rectangular) 인터리버를 사용해서 구현될 수 있다.
변조 후의 심볼 인터리버(28)는, 예를 들어 다른 신뢰성의 심볼이 다른 무선 자원의 채널 품질과 매칭할 수 있게 심볼을 할당된 무선 자원(또는 OFDM 내의 서브 캐리어) 내에 로딩하기 전에, 수행된다.
도 9는, 레이트 매칭이 본 명세서에 개시된 실시형태 중 적어도 일부에 따른 폴라 인코딩을 사용하는 프로세스의 일례를 도시하는 흐름도이다. 이 프로세스는 전송 노드(예를 들어, 다운링크 상에서 전송할 때 셀룰러 통신 네트워크 또는 업링크 상에서 전송할 때 무선 디바이스의 기지국과 같은 무선 액세스 노드)에 의해 수행된다. 옵션의 단계는 점선으로 표시된다. 도시된 바와 같이, 옵션으로, 전송 노드는, 도 3의 정보 설정 선택 회로 또는 기능에 대해서 상기된 바와 같이, 하나 이상의 링크 파라미터 및/또는 하나 이상의 시스템 파라미터에 기반해서 폴라 인코딩을 위한 정보 비트의 세트를 적응적으로 선택한다(단계 100). 예를 들어, 비트의 세트는, 상기된 바와 같이, 정보 비트 랭킹 시퀀스에 따라서 선택될 수 있다. 전송 노드는, 상기된 바와 같이, NB 코딩된 비트를 생성하기 위해서 블록 길이 NB를 갖는 마더 코드에 따라서 정보 비트의 세트의 폴라 코딩을 수행한다(단계 102).
전송 노드(예컨대, 인터리버(14))는 코딩된 비트를 재정렬하고(단계 104), 순환 버퍼(16) 내에 재정렬된 코딩된 비트를 저장한다(단계 106). 상기된 바와 같이, 일부 실시형태에 있어서, 코딩된 비트는 하나 이상의 링크 파라미터 및/또는 하나 이상의 시스템 파라미터에 기반해서 재정렬된다. 예를 들어, 일부 실시형태에 있어서, 코드 비트 랭킹 시퀀스는 하나 이상의 링크 파라미터 및/또는 하나 이상의 시스템 파라미터에 기반해서 결정되고, 코드 비트는 결정된 코드 비트 랭킹 시퀀스에 따라서 재정렬된다.
전송 노드(예를 들어, 비트 추출기(18))는, 전송을 위한 N 레이트 매칭된 코딩된 비트를 제공하기 위해서 전송을 위한 순환 버퍼로부터 N 비트를 추출한다(단계 108). 일부 실시형태에 있어서, 전송을 위한 비트는 하나 이상의 링크 파라미터 및/또는 하나 이상의 시스템 파라미터에 기반해서 순환 버퍼(16)로부터 적응적으로 추출된다. 예를 들어, 일부 실시형태에 있어서, 코딩된 비트는 재정렬되고, 하나 이상의 링크 파라미터 및/또는 하나 이상의 시스템 파라미터에 기반해서 결정될 수 있는 랭킹(예를 들어, 신뢰성)에 따라서 순환 버퍼(16) 내에 저장된다. 그 다음, 코딩된 비트는 최상위 랭킹의 코딩된 비트로 시작해서 감소하는 랭킹의 순서로 순환 버퍼(16)로부터 추출될 수 있다. 일부 실시형태에 있어서, 전송을 위한 비트는, 상기된 바와 같이, 순환 버퍼를 서브샘플링함으로써 순환 버퍼로부터 추출된다.
옵션으로, 전송 노드는, 상기된 바와 같이, 변조 이전에 전송을 위해서 순환 버퍼(16)로부터 추출된 코딩된 비트를 (예를 들어, 사전 변조 인터리버(26)를 통해서) 재정렬 할 수 있다(단계 110). 그 다음, 전송 노드(예를 들어, 변조기(30))는, 기술된 바와 같이, 다수의 변조된 심볼을 제공하기 위해서 코딩된 비트의 재정렬된 세트를 변조할 수 있다(단계 112). 마지막으로, 전송 노드는, 기술된 바와 같이, 변조된 심볼을 (예를 들어, 심볼 인터리버(28)를 통해서) 재정렬할 수 있다(단계 114).
도 10은 본 발명 개시 내용의 실시형태가 구현될 수 있는 일례의 무선 시스템(40)(예를 들어, 3GPP 5G 또는 NR 네트워크와 같은 셀룰러 통신 네트워크)을 도시한다. 도시된 바와 같이, 다수의 무선 디바이스(42)(예를 들어, UE)는 각각이 하나 이상의 셀(46)을 서빙하는 무선 액세스 노드(44)(예를 들어, gNB들)로 무선으로 신호를 전송하고 이들로부터 신호를 수신한다. 무선 액세스 노드(44)는 코어 네트워크(48)에 접속된다. 코어 네트워크(48)는 하나 이상의 코어 네트워크 노드(예를 들어, MME, 서빙 게이트웨이(S-GW) 및/또는 이와 유사한 것)를 포함한다.
도 3의 실시형태 또는 도 8의 실시형태만 아니라 도 9의 프로세스 중 하나의 시스템(10)이, 예를 들어, 무선 디바이스(42) 및/또는 무선 액세스 노드(44)와 같은 무선 시스템(40) 내에서 소정의 무선 노드 내에 구현될 수 있는 것에 유의하자.
도 11은, 본 발명 개시 내용의 일부 실시형태에 따른, 무선 디바이스(42)(예를 들어, UE)의 개략적인 블록도이다. 도시된 바와 같이, 무선 디바이스(42)는 하나 이상의 프로세서(52)(예를 들어, 중앙 처리 장치(CPU), 애플리케이션 특정 집적 회로(ASIC), 필드 프로그래머블 게이트 어레이(FPGA), 디지털 신호 프로세서(DSP) 및/또는 이와 유사한 것)를 포함하는 처리 회로(50) 및 메모리(54)를 포함할 수 있다. 무선 디바이스(42)는, 또한 각각이 하나 이상의 안테나(62)에 연결된 하나 이상의 전송기(58) 및 하나 이상의 수신기(60)를 포함하는 하나 이상의 송수신기(56)를 포함한다. 일부 실시형태에 있어서, 상기된 무선 디바이스(42)의 기능성은 (예를 들어, 회로(50) 내의 및/또는 프로세서(들)(52) 내의 하드웨어를 통해서) 하드웨어로 구현 또는 하드웨어 및 소프트웨어의 조합으로 구현(예를 들어, 메모리(54)에 저장되고 프로세서(들)(52)에 의해 실행되는 소프트웨어로 완전히 또는 부분적으로 구현)된다.
일부 실시형태에 있어서, 적어도 하나의 프로세서(52)에 의해 실행될 때, 적어도 하나의 프로세서(52)가, 본 명세서에 기술된 소정의 실시형태에 따른 무선 디바이스(52)의 기능성 중 적어도 일부를 수행하도록 하는 명령을 포함하는 컴퓨터 프로그램이 제공된다. 일부 실시형태에 있어서, 컴퓨터 프로그램 제품을 포함하는 캐리어가 제공된다. 캐리어는, 전자 신호, 광학 신호, 무선 신호 또는 컴퓨터 판독 가능한 저장 매체(예를 들어, 메모리와 같은 비일시적인 컴퓨터 판독 가능한 매체) 중 하나이다.
도 12는 본 발명 개시 내용의 일부 다른 실시형태에 따른 무선 디바이스(42)(예를 들어, UE)의 개략적인 블록도이다. 무선 디바이스(42)는, 각각이 소프트웨어로 구현되는 하나 이상의 모듈(64)을 포함한다. 모듈(들)(64)은 본 명세서에 기술된 무선 디바이스(12)의 기능성을 제공한다. 예를 들어, 모듈(64)은 도 9의 단계 102의 기능을 수행하도록 동작 가능한 수행 모듈과, 도 9의 단계 104의 기능을 수행하도록 동작 가능한 제1인터리빙 모듈과, 도 9의 단계 106의 기능을 수행하도록 동작 가능한 저장 모듈 및 도 9의 단계 108의 기능을 수행하도록 동작 가능한 추출 모듈을 포함할 수 있다.
도 13은, 본 발명 개시 내용의 일부 실시형태에 따른, 네트워크 노드(66)(예를 들어, gNB와 같은 무선 액세스 노드(34) 또는 코어 네트워크 노드와 같은 네트워크 노드)의 개략적인 블록도이다. 도시된 바와 같이, 네트워크 노드(66)는 하나 이상의 프로세서(40)(예를 들어, CPU, ASIC, DSP, FPGA 및/또는 유사한 것) 및 메모리(72)를 포함하는 회로를 포함하는 제어 시스템(68)을 포함한다. 제어 시스템(68)은, 또한 네트워크 인터페이스(74)를 포함한다. 네트워크 노드(66)가 무선 액세스 노드(44)인 실시형태에 있어서, 네트워크 노드(66)는, 또한 각각이 하나 이상의 안테나(82)에 결합된 하나 이상의 전송기(78) 및 하나 이상의 수신기(80)를 포함하는 하나 이상의 무선 유닛(76)을 포함한다. 일부 실시형태에 있어서, 네트워크 노드(66)의 기능성(예를 들어, 무선 액세스 노드(44)의 기능성)은, 예를 들어 메모리(72)에 저장되고 프로세서(들)(70)에 의해 실행되는 소프트웨어로 완전히 또는 부분적으로 구현될 수 있다.
도 14는, 본 발명 개시 내용의 일부 실시형태에 따른, 네트워크 노드(66)(예를 들어, 무선 액세스 노드(34))의 가상화된 실시형태를 도시하는 개략적인 블록도이다. 본 명세서에서 사용된 바와 같이, "가상화된" 네트워크 노드(66)는, 네트워크 노드(66)의 기능성의 적어도 일부가 (예를 들어, 네트워크(들) 내의 물리적인 처리 노드(들) 상에서 실행되는 가상 머신(들)을 통해서) 가상화된 구성 요소로서 구현되는 네트워크 노드(66)이다. 도시된 바와 같이, 네트워크 노드(66)는, 옵션으로, 도 13에 대해서 기술된 바와 같이, 제어 시스템(68)을 포함한다. 부가적으로, 네트워크 노드(66)가 무선 액세스 노드(44)이면, 네트워크 노드(66)는, 또한 도 13에 대해서 기술된 바와 같이, 하나 이상의 무선 유닛(76)을 포함한다. 제어 시스템(38)(존재하면)은 네트워크 인터페이스(74)를 통해서 네트워크(들)(86)의 일부에 결합된 또는 네트워크(들)(86)의 일부로서 포함되는 하나 이상의 처리 노드(84)에 접속된다. 대안적으로, 제어 시스템(68)이 존재하지 않으면, 하나 이상의 무선 유닛(76)(존재하면)은 네트워크 인터페이스(들)를 통해서 하나 이상의 처리 노드(84)에 접속된다. 대안적으로, 본 명세서에 기술된 네트워크 노드(66)의 모든 기능성은, 처리 노드(84) 내에 구현될 수 있다(즉, 네트워크 노드(66)는 제어 시스템(68) 또는 무선 유닛(들)(76)을 포함하지 않는다). 각각의 처리 노드(84)는 하나 이상의 프로세서(88)(예를 들어, CPU, ASIC, DSP, FPGA 및/또는 유사한 것), 메모리(90) 및 네트워크 인터페이스(92)를 포함한다.
이 예에 있어서, 본 명세서에 기술된 네트워크 노드(66)의 기능(94)은 하나 이상의 처리 노드(84)에서 구현되거나 또는 제어 시스템(68)(존재하면) 및 하나 이상의 처리 노드(84)를 가로질러 소정의 원하는 방식으로 분배된다. 일부 특정 실시형태에 있어서, 본 명세서에 기술된 네트워크 노드(66)의 기능(94) 중 일부 또는 모두는 처리 노드(들)(84)에 의해 호스팅되는 가상 환경(들)으로 구현되는 하나 이상의 가상 머신에 의해 실행되는 가상의 구성 요소로서 구현된다. 통상의 기술자에 의해 이해되는 바와 같이, 처리 노드(들)(84) 및 제어 시스템(68)(존재하면) 또는 대안적으로 무선 유닛(들)(76)(존재하면) 사이의 부가적인 시그널링 또는 통신이 원하는 기능 중 적어도 일부를 수행하기 위해서 사용된다. 특히, 일부 실시형태에 있어서는, 제어 시스템(68)이 포함되지 않을 수 있는데, 이 경우 무선 유닛(들)(76)(존재하면)은 적합한 네트워크 인터페이스(들)를 통해서 처리 노드(들)(84)와 직접 통신한다.
일부 특정 실시형태에 있어서, 네트워크 노드(66)의 더 높은 계층 기능성(예를 들어, 프로토콜 스택의 계층 3 및 그 이상 및 가능하게는 계층 2의 일부)은 가상의 구성 요소로서 처리 노드(들)(84)에서 구현(즉, "클라우드" 내에 구현)될 수 있는 반면, 낮은 계층 기능성(예를 들어, 프로토콜 스택의 계층 1 및 가능하게는 계층 2의 일부)은 무선 유닛(들)(76) 및 가능하게는 제어 시스템(68) 내에 구현될 수 있다.
일부 실시형태에 있어서, 적어도 하나의 프로세서(70, 88)에 의해 실행될 때, 적어도 하나의 프로세서(70, 88)가, 본 명세서에 기술된 소정의 실시형태에 따른 네트워크 노드(66) 또는 처리 노드(88)의 기능성을 수행하도록 하는 명령을 포함하는 컴퓨터 프로그램이 제공된다. 일부 실시형태에 있어서, 컴퓨터 프로그램 제품을 포함하는 캐리어가 제공된다. 캐리어는, 전자 신호, 광학 신호, 무선 신호 또는 컴퓨터 판독 가능한 저장 매체(예를 들어, 메모리와 같은 비일시적인 컴퓨터 판독 가능한 매체) 중 하나이다.
도 15는 본 발명 개시 내용의 일부 다른 실시형태에 따른 네트워크 노드(66)(예를 들어, 무선 액세스 노드(44))의 개략적인 블록도이다. 네트워크 노드(66)는, 각각이 소프트웨어로 구현되는 하나 이상의 모듈(96)을 포함한다. 모듈(들)(96)은 본 명세서에 기술된 네트워크 노드(66)의 기능성을 제공한다. 예를 들어, 모듈(96)은 도 9의 단계 102의 기능을 수행하도록 동작 가능한 수행 모듈과, 도 9의 단계 104의 기능을 수행하도록 동작 가능한 제1인터리빙 모듈과, 도 9의 단계 106의 기능을 수행하도록 동작 가능한 저장 모듈 및 도 9의 단계 108의 기능을 수행하도록 동작 가능한 추출 모듈을 포함할 수 있다.
본 발명 개시 내용의 중요 부분은, 어떻게 폴라 인코딩된 비트가 순환 버퍼 내에 기록되는지를 특정하는 인터리버 및 어떻게 비트가 순환 버퍼로부터 추출되는지를 특정하는 비트 추출기가 코드 블록 길이, 코딩 레이트 및 (직교 진폭 변조(QAM)) 변조 순서와 같은 링크 파라미터 및/또는 전송 방법(직교 주파수 분할 다중화(OFDM) 대 이산 푸리에 변환 스프레드 OFDM(DFT-S-OFDM)), 무선 자원 할당 및 수신기 능력과 같은 시스템 파라미터에 의존하는 것이다. 이들 다양한 파라미터에 기반한 바람직한 실시형태에 따르면, 폴라 코딩된 비트의 신뢰성을 랭킹화하는 시퀀스가 구성되는데, 이에 기반해서, 인터리버는 폴라 인코딩된 비트가 순환 버퍼 내에 기록되는 순서를 결정한다. 이 코드 비트 랭킹 시퀀스는, 폴라 인코더의 정보 세트를 결정하기 위해서 사용되는 정보 비트 랭킹 시퀀스를 차례로 결정한다. 이들 시퀀스 모두는 사전 결정될 수 있고, 상기 파라미터의 다른 값에 대해서 메모리 내에 저장될 수 있다.
제안된 방법의 중요 이점은, 폴라 코드에 대한 펑처링, 반복 및 정보 세트 선택이 흔히 다양한 링크 및 시스템 파라미터에 의존하므로, 다른 시나리오에 대해서 코드 성능을 최적화할 수 있는 것이다. 제안된 방법의 또 다른 중요 장점은, 구현이 간단하고, 폴라 코딩의 미래 발전을 위해서 충분히 유연한 것이다. 제안된 방안은, 또한 LTE에서 사용되는 현존하는 레이트 매칭 방안에 대한 확장 및 일반화로 보일 수 있다.
솔루션의 소정 실시형태이 핵심 요소는, (코드 블록 길이, 코딩 레이트 및 (QAM) 변조 순서와 같은) 다수의 링크 파라미터 및/또는 (OFDM 대 DFT-S-OFDM, 무선 자원 할당 및 수신기 능력과 같은) 시스템 파라미터에 의존하는 레이트 매칭 메커니즘이다.
통상의 기술자는 본 발명 개시 내용의 실시형태에 대한 개선 및 수정을 인식할 것이다. 이러한 모든 개선 및 수정은 본 명세서에 개시된 개념의 범위 내에서 고려된다.
참조 리스트
[1] E Arikan, "Channel Polarization: A Method for Constructing Capacity-Achieving Codes for Symmetric Binary-Input Memoryless Channels," IEEE Transactions on Information Theory, vol 55, pp 3051-3073, Jul 2009
[2] I Tal and A Vardy, "List Decoding of polar codes," in Proceedings of IEEE Symp Inf Theory, pp 1-5, 2011
[3] Leroux, et al, "A Semi-Parallel Successive-Cancellation Decoder for Polar Codes," IEEE TRANSACTIONS ON SIGNAL PROCESSING, VOL 61, NO 2, JANUARY 15, 2013
다음의 두문자어는 본 개시 전반에 걸쳐 사용된다.
3GPP Third Generation Partnership Project
5G Fifth Generation
ASIC Application Specific Integrated Circuit
CPU Central Processing Unit
CRC Cyclic Redundancy Check
DCI Downlink Control Information
DFT-S-OFDM Discrete Fourier Transform Spread Orthogonal Frequency Division Multiplexing
DSP Digital Signal Processor
eNB Enhanced or Evolved Node B
FPGA Field Programmable Gate Array
gNB New Radio Base Station
HARQ Hybrid Automatic Repeat Request
IR-HARQ Incremental Redundancy Hybrid Automatic Repeat Request
LDPC Low-Density Parity-Check
LLR Log-Likelihood Ratio
LTE Long Term Evolution
ML Maximum-Likelihood
MME Mobility Management Entity
MTC Machine Type Communication
PBCH Physical Broadcasting Channel
P-GW Packet Data Network Gateway
NR New Radio
OFDM Orthogonal Frequency Division Multiplexing
PDCCH Physical Downlink Control Channel
PDSCH Physical Downlink Shared Channel
PSCCH Physical Sidelink Control Channel
PUCCH Physical Uplink Control Channel
PUSCH Physical Uplink Shared Channel
QAM Quadrature Amplitude Modulation
SC Successive Cancellation
SCEF Service Capability Exposure Function
SCL List decoding of Successive Cancellation
S-GW Serving Gateway
SIB System Information Block
SNR Subscribe-Notifications-Request
UCI Uplink Control Information
UE User Equipment

Claims (26)

  1. 무선 시스템(10) 내의 전송 노드(42, 44)의 동작의 방법으로서,
    NB 코딩된 비트를 생성하기 위해서 길이 NB의 폴라 시퀀스에 따라서 K 정보 비트의 세트의 폴라 인코딩을 수행(103)하는 단계와;
    인터리빙된 코딩된 비트 시퀀스를 제공하기 위해서 코딩된 비트를 인터리빙(104)하는 단계와;
    인터리빙된 코딩된 비트 시퀀스를 길이 NB의 순환 버퍼 내에 저장(106)하는 단계와;
    순환 버퍼로부터 전송을 위한 N 코딩된 비트를 추출(108)하는 단계를 포함하는, 방법.
  2. 제1항에 있어서,
    N>=NB, 및 (N-NB) 코딩된 비트가 반복되는, 방법.
  3. 제1항에 있어서,
    N<=NB, 및 코딩된 비트가 반복되지 않는, 방법.
  4. 제1항 내지 제3항 중 어느 한 항에 있어서,
    코딩된 비트를 인터리빙(104)하는 단계는, 하나 이상의 링크 파라미터 및/또는 하나 이상의 시스템 파라미터에 기반해서 코딩된 비트를 적응적으로 인터리빙(104)하는 단계를 포함하는, 방법.
  5. 제1항에 있어서,
    순환 버퍼로부터 N 코딩된 비트를 추출(108)하는 단계는, 코드 비트의 시퀀스에 따라서 연속적으로 순환 버퍼로부터 N 코딩된 비트를 적응적으로 추출(108)하는 단계를 포함하고,
    시퀀스는 코딩된 비트가 순환 버퍼 내에 기록되는 순서를 특정하는, 방법.
  6. 제1항 내지 제4항 중 어느 한 항에 있어서,
    순환 버퍼로부터 N 코딩된 비트를 추출(108)하는 단계는, 하나 이상의 링크 파라미터 및/또는 하나 이상의 시스템 파라미터에 기반해서 순환 버퍼로부터 N 코딩된 비트를 적응적으로 추출(108)하는 단계를 포함하는, 방법.
  7. 제6항에 있어서,
    순환 버퍼로부터 N 코딩된 비트를 추출(108)하는 단계는, 코드 레이트 K/N에 기반해서 순환 버퍼로부터 N 코딩된 비트를 적응적으로 추출(108)하는 단계를 포함하는, 방법.
  8. 제7항에 있어서,
    순환 버퍼로부터 N 코딩된 비트를 추출(108)하는 단계는, 코드 길이 N 및 길이 NB의 마더 코드에 기반해서 순환 버퍼로부터 N 코딩된 비트를 적응적으로 추출(108)하는 단계를 포함하는, 방법.
  9. 제1항 내지 제8항 중 어느 한 항에 있어서,
    정보 비트의 세트의 폴라 인코딩을 수행(102)하기 전에, 하나 이상의 링크 파라미터 및/또는 하나 이상의 시스템 파라미터에 기반해서 정보 비트 위치를 적응적으로 선택하는 단계를 더 포함하는, 방법.
  10. 제9항에 있어서,
    정보 비트 위치를 적응적으로 선택하는 단계는, 코드 레이트 K/N에 기반해서 적응적으로 선택하는 단계를 포함하는, 방법.
  11. 제9항에 있어서,
    정보 비트 위치를 적응적으로 선택하는 단계는, 코드 길이 N 및 길이 NB의 마더 코드에 기반해서 적응적으로 선택하는 단계를 포함하는, 방법.
  12. 제4항 내지 제11항 중 어느 한 항에 있어서,
    하나 이상의 링크 파라미터는 전송되는 정보 비트 K의 수, 전송을 위해서 사용되는 코드 길이 N 및, 전송을 위해 사용되는 코드 레이트 R=K/N를 포함하는, 방법.
  13. 제4항 내지 제12항 중 어느 한 항에 있어서,
    하나 이상의 시스템 파라미터는 전송이 업링크 전송 또는 다운링크 전송인지 표시하는 파라미터, 무선 자원 할당과 관련된 파라미터, 전송을 위해서 사용되는 파형과 관련된 파라미터, 리던던시 버전과 관련된 파라미터 및/또는 수신기 능력과 관련된 파라미터를 포함하는, 방법.
  14. 제1항 내지 제13항 중 어느 한 항에 있어서,
    제공된 N 인터리빙된 코딩된 비트에 순환 버퍼로부터 추출된 N 코딩된 비트를 인터리빙(110)하는 단계와;
    복수의 심볼을 제공하기 위해서 N 인터리빙된 코딩된 비트를 변조(112)하는 단계를 더 포함하는, 방법.
  15. 제14항에 있어서,
    복수의 심볼을 인터리빙(114)하는 단계를 더 포함하는, 방법.
  16. 전송 노드(42, 44)로서,
    제1항 내지 제15항 중 어느 한 항의 방법에 따라서 동작하도록 적응된, 전송 노드.
  17. 전송 노드(42, 44)로서:
    적어도 하나의 전송기와;
    전송 노드(42, 44)가 제1항 내지 제15항 중 어느 한 항의 방법에 따라서 동작하게 하도록 적응된 처리 회로를 포함하는, 전송 노드.
  18. 전송 노드(42, 44)로서,
    제1항 내지 제15항 중 어느 한 항의 방법을 수행하도록 동작 가능한 하나 이상의 모듈을 포함하는, 전송 노드.
  19. 컴퓨터 프로그램으로서,
    적어도 하나의 프로세서 상에서 실행될 때, 적어도 하나의 프로세서가 제1항 내지 제15항 중 어느 한 항에 따른 방법을 수행하게 하는 명령을 포함하는, 컴퓨터 프로그램.
  20. 제19항의 컴퓨터 프로그램을 포함하는 캐리어로서,
    캐리어가 전자 신호, 광학 신호, 무선 신호, 또는 컴퓨터 판독 가능한 기록 매체 중 하나인, 캐리어.
  21. 레이트 매칭 메커니즘으로서,
    하나 이상의 링크 파라미터(예를 들어, 코드 블록의 길이, 코딩 레이트 및/또는 (QAM) 변조 순서) 및/또는 하나 이상의 시스템 파라미터(예를 들어, DFT 대 OFDM-S-OFDM, 무선 자원 할당 및/또는 수신기 능력)에 의존하는, 레이트 매칭 메커니즘.
  22. 제21항에 있어서,
    레이트 매칭 메커니즘이 폴라 인코딩된 비트의 세트로부터 폴라 인코딩된 비트의 레이트 매칭된 세트를 생성하기 위해서 사용되는, 레이트 매칭 메커니즘.
  23. 제22항에 있어서,
    폴라 인코딩된 비트의 레이트 메칭된 세트는 N 폴라 인코딩된 비트로 이루어지고, 폴라 인코딩된 비트의 세트는 NB 폴라 인코딩된 비트로 이루어지며, N>NB인, 레이트 매칭 메커니즘.
  24. 제22항에 있어서,
    폴라 인코딩된 비트의 레이트 메칭된 세트는 N 폴라 인코딩된 비트로 이루어지고, 폴라 인코딩된 비트의 세트는 NB 폴라 인코딩된 비트로 이루어지며, N<NB인, 레이트 매칭 메커니즘.
  25. 제17항 또는 제18항에 있어서,
    전송 노드가 사용자 장비(UE)인, 전송 노드.
  26. 제17항 또는 제18항에 있어서,
    전송 노드가 네트워크 노드인, 전송 노드.
KR1020197005572A 2017-02-10 2018-02-09 폴라 코드에 대한 레이트 매칭을 위한 시스템 및 방법 KR20190033588A (ko)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
US201762457665P 2017-02-10 2017-02-10
US62/457,665 2017-02-10
PCT/IB2018/050813 WO2018146629A1 (en) 2017-02-10 2018-02-09 Circular buffer rate matching for polar codes

Publications (1)

Publication Number Publication Date
KR20190033588A true KR20190033588A (ko) 2019-03-29

Family

ID=61274310

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020197005572A KR20190033588A (ko) 2017-02-10 2018-02-09 폴라 코드에 대한 레이트 매칭을 위한 시스템 및 방법

Country Status (10)

Country Link
US (3) US10587290B2 (ko)
EP (2) EP4243290A3 (ko)
JP (1) JP6866473B2 (ko)
KR (1) KR20190033588A (ko)
CN (1) CN109644008B (ko)
AU (1) AU2018218656B2 (ko)
MX (1) MX2019002228A (ko)
PH (1) PH12019500401A1 (ko)
RU (1) RU2720444C1 (ko)
WO (1) WO2018146629A1 (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2022260469A1 (ko) * 2021-06-10 2022-12-15 엘지전자 주식회사 채널 인코딩을 수행하는 방법, 통신 기기, 프로세싱 장치, 및 저장 매체, 그리고 채널 디코딩을 수행하는 방법 및 통신 기기

Families Citing this family (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20190033588A (ko) 2017-02-10 2019-03-29 텔레폰악티에볼라겟엘엠에릭슨(펍) 폴라 코드에 대한 레이트 매칭을 위한 시스템 및 방법
CN108574557B (zh) * 2017-03-10 2023-10-24 华为技术有限公司 无线通信方法和设备
CN108631931A (zh) * 2017-03-24 2018-10-09 华为技术有限公司 一种构造极化码序列的方法及装置
CN108631919B (zh) * 2017-03-24 2023-11-17 华为技术有限公司 极性码的速率匹配方法及设备
EP3501109B1 (en) * 2017-04-01 2023-12-27 Huawei Technologies Co., Ltd. Polar code transmission method and apparatus
CN109962753B (zh) * 2017-12-26 2022-02-18 华为技术有限公司 一种速率匹配和极化码编码的方法和设备
US10917195B2 (en) * 2018-05-21 2021-02-09 Qualcomm Incorporated Control channel mother code determination for multi-transmission configuration indication communication
US11050519B2 (en) * 2018-09-14 2021-06-29 Idac Holdings, Inc. Methods, apparatus, systems and procedures for hybrid automatic repeat requests (HARQs) using polar codes
US11418294B2 (en) * 2019-09-20 2022-08-16 Qualcomm Incorporated Single step in-place operation method for 5G NR de-interleaving, de-rate matching, and HARQ combination
WO2022261991A1 (zh) * 2021-06-18 2022-12-22 华为技术有限公司 一种数据处理方法、装置及系统
CN117176293A (zh) * 2022-05-23 2023-12-05 海思技术有限公司 一种信息的重传方法和通信装置

Family Cites Families (31)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20020194571A1 (en) * 2001-06-13 2002-12-19 Michael Parr System and method of coding cyclic redundancy check bits to enhance frequency reuse in a communications network
BR0302968A (pt) * 2002-02-06 2004-07-13 Samsung Electronics Co Ltd Intercalador e método de intercalação em um sistema de comunicação
US7543197B2 (en) * 2004-12-22 2009-06-02 Qualcomm Incorporated Pruned bit-reversal interleaver
US20070189151A1 (en) * 2006-02-10 2007-08-16 Interdigital Technology Corporation Method and apparatus for performing uplink transmission in a multiple-input multiple-output single carrier frequency division multiple access system
KR101128814B1 (ko) * 2006-06-23 2012-03-23 엘지전자 주식회사 무선 통신 시스템 내에서 자원들을 효율적으로 이용하는 방법
US8726121B2 (en) * 2007-03-27 2014-05-13 Qualcomm Incorporated Circular buffer based rate matching
US8266508B2 (en) * 2007-06-08 2012-09-11 Telefonaktiebolaget L M Ericsson (Publ) Computational efficient convolutional coding with rate matching
US7986741B2 (en) * 2007-09-28 2011-07-26 Samsung Electronics Co., Ltd. Method and apparatus of improved circular buffer rate matching for turbo-coded MIMO-OFDM wireless systems
US7924763B2 (en) 2007-12-11 2011-04-12 Motorola Mobility, Inc. Method and appratus for rate matching within a communication system
ES2787052T3 (es) * 2008-11-18 2020-10-14 Viasat Inc Señalización de control eficiente sobre canales de comunicación compartidos con un amplio intervalo dinámico
KR101951663B1 (ko) * 2012-12-14 2019-02-25 삼성전자주식회사 Crc 부호와 극 부호에 의한 부호화 방법 및 장치
US9166853B2 (en) * 2013-01-10 2015-10-20 Qualcomm Incorporated Rate adaptation for data communication
US9362956B2 (en) * 2013-01-23 2016-06-07 Samsung Electronics Co., Ltd. Method and system for encoding and decoding data using concatenated polar codes
USRE49547E1 (en) * 2013-08-20 2023-06-06 Lg Electronics Inc. Method for transmitting data by using polar coding in wireless access system
US9007241B2 (en) * 2013-09-16 2015-04-14 Seagate Technology Llc Reduced polar codes
WO2015074192A1 (zh) * 2013-11-20 2015-05-28 华为技术有限公司 极化码的处理方法和设备
CN105493424B (zh) * 2013-12-31 2019-02-01 华为技术有限公司 一种Polar码的处理方法、系统及无线通信装置
CN105474723B (zh) * 2014-02-13 2019-10-25 华为技术有限公司 一种数据传输方法和设备
CN105164959B (zh) * 2014-02-21 2019-06-21 华为技术有限公司 用于极化码的速率匹配的方法和装置
EP3113398B1 (en) * 2014-03-19 2020-04-22 Huawei Technologies Co., Ltd. Polar code rate-matching method and rate-matching device
RU2679723C1 (ru) * 2014-03-21 2019-02-12 Хуавэй Текнолоджиз Ко., Лтд. Способ и устройство согласования скорости полярного кода
CA2972655C (en) * 2014-03-24 2020-10-20 Huawei Technologies Co., Ltd. Polar code rate matching method and polar code rate matching apparatus
RU2571587C2 (ru) * 2014-04-10 2015-12-20 Самсунг Электроникс Ко., Лтд. Способ и устройство кодирования и декодирования данных в скрученном полярном коде
KR102157667B1 (ko) * 2014-05-15 2020-09-18 삼성전자주식회사 천공 장치 및 그의 천공 방법
WO2016082142A1 (zh) * 2014-11-27 2016-06-02 华为技术有限公司 极化码的速率匹配的方法、装置和无线通信设备
CA2971769C (en) * 2014-12-22 2021-07-06 Huawei Technologies Co., Ltd. Polar code encoding method and encoding apparatus
US9564927B2 (en) * 2015-05-27 2017-02-07 John P Fonseka Constrained interleaving for 5G wireless and optical transport networks
US10581462B2 (en) * 2015-12-01 2020-03-03 Huawei Technologies Co., Ltd. Signature-enabled polar encoder and decoder
KR102474598B1 (ko) * 2015-12-22 2022-12-06 삼성전자주식회사 무선 통신 시스템에서 부호화를 위한 장치 및 방법
US10362565B2 (en) * 2016-06-29 2019-07-23 Lg Electronics Inc. Method and user equipment for transmitting uplink signal, and method and base station for receiving uplink signal
KR20190033588A (ko) 2017-02-10 2019-03-29 텔레폰악티에볼라겟엘엠에릭슨(펍) 폴라 코드에 대한 레이트 매칭을 위한 시스템 및 방법

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2022260469A1 (ko) * 2021-06-10 2022-12-15 엘지전자 주식회사 채널 인코딩을 수행하는 방법, 통신 기기, 프로세싱 장치, 및 저장 매체, 그리고 채널 디코딩을 수행하는 방법 및 통신 기기

Also Published As

Publication number Publication date
PH12019500401A1 (en) 2020-01-20
AU2018218656A1 (en) 2019-08-22
US20200212940A1 (en) 2020-07-02
CN109644008B (zh) 2023-06-20
JP6866473B2 (ja) 2021-04-28
CN109644008A (zh) 2019-04-16
MX2019002228A (es) 2019-09-19
US11277156B2 (en) 2022-03-15
US20220158661A1 (en) 2022-05-19
US10587290B2 (en) 2020-03-10
EP3520224A1 (en) 2019-08-07
US11764814B2 (en) 2023-09-19
RU2720444C1 (ru) 2020-04-29
EP4243290A3 (en) 2023-10-11
JP2019533919A (ja) 2019-11-21
US20190149176A1 (en) 2019-05-16
AU2018218656B2 (en) 2021-01-07
WO2018146629A1 (en) 2018-08-16
EP4243290A2 (en) 2023-09-13

Similar Documents

Publication Publication Date Title
US11764814B2 (en) Circular buffer rate matching for polar codes
CN111954982B (zh) 无线通信系统和广播系统中使用极性码进行编码和解码的装置和方法
US11159283B2 (en) HARQ handling for nodes with variable processing times
JP6731115B2 (ja) 情報送信方法、送信端デバイス及び受信端デバイス
US9078278B2 (en) Method and apparatus for soft buffer management for carrier aggregation
US10523386B2 (en) Method of processing data block in wireless communication system and apparatus therefor
JP5255128B2 (ja) 多重アンテナ無線通信システムにおいて信号を送信するための資源を割り当てる方法及びその装置
US11777528B2 (en) System and method for processing control information
KR102541319B1 (ko) 무선 통신 시스템에서 극 부호를 이용한 부호화 및 복호화를 위한 장치 및 방법
CN110999149B (zh) 一种增量冗余混合自动重传请求(ir-harq)重传的方法和设备
WO2019053618A1 (en) CRC INTERLOCKING REASON FOR POLAR CODES
US11063699B2 (en) Transport block transmission method and transmission device
KR102438982B1 (ko) 무선 통신 시스템에서 부호화 및 복호화를 위한 방법 및 장치
KR20240018495A (ko) 채널 인코딩을 수행하는 방법, 통신 기기, 프로세싱장치, 및 저장 매체, 그리고 채널 디코딩을 수행하는 방법 및 통신 기기
KR20220000707A (ko) 통신 시스템에서 극 부호의 부호화 또는 복호화를 위한 장치 및 방법
CN113812105A (zh) 一种上行控制信息的传输方法、装置及存储介质

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
AMND Amendment
E902 Notification of reason for refusal
AMND Amendment
E601 Decision to refuse application
AMND Amendment
X701 Decision to grant (after re-examination)