KR20180078996A - 표시 장치의 데이터 구동 회로 - Google Patents

표시 장치의 데이터 구동 회로 Download PDF

Info

Publication number
KR20180078996A
KR20180078996A KR1020160184318A KR20160184318A KR20180078996A KR 20180078996 A KR20180078996 A KR 20180078996A KR 1020160184318 A KR1020160184318 A KR 1020160184318A KR 20160184318 A KR20160184318 A KR 20160184318A KR 20180078996 A KR20180078996 A KR 20180078996A
Authority
KR
South Korea
Prior art keywords
data
voltage
output
signal
control signal
Prior art date
Application number
KR1020160184318A
Other languages
English (en)
Inventor
유재성
Original Assignee
엘지디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지디스플레이 주식회사 filed Critical 엘지디스플레이 주식회사
Priority to KR1020160184318A priority Critical patent/KR20180078996A/ko
Publication of KR20180078996A publication Critical patent/KR20180078996A/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes
    • G09G3/3688Details of drivers for data electrodes suitable for active matrices only
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2230/00Details of flat display driving waveforms
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0828Several active elements per pixel in active matrix panels forming a digital to analog [D/A] conversion circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0286Details of a shift registers arranged for use in a driving circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/06Details of flat display driving waveforms
    • G09G2310/061Details of flat display driving waveforms for resetting or blanking
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0209Crosstalk reduction, i.e. to reduce direct or indirect influences of signals directed to a certain pixel of the displayed image on other pixels of said image, inclusive of influences affecting pixels in different frames or fields or sub-images which constitute a same image, e.g. left and right images of a stereoscopic display
    • G09G2320/0214Crosstalk reduction, i.e. to reduce direct or indirect influences of signals directed to a certain pixel of the displayed image on other pixels of said image, inclusive of influences affecting pixels in different frames or fields or sub-images which constitute a same image, e.g. left and right images of a stereoscopic display with crosstalk due to leakage current of pixel switch in active matrix panels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0247Flicker reduction other than flicker reduction circuits used for single beam cathode-ray tubes

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

본 발명은 저속 구동 모드에서도 플리커 현상을 방지할 수 있는 표시 장치의 데이터 구동회로에 관한 것으로, 타이밍 제어부로부터 출력된 소스 스타트 펄스와 소스 샘플링 클럭에 응답하여 샘플링 신호를 출력하는 시프트 레지스터; 상기 샘플링 신호에 응답하여 디지털 형태의 데이터 신호를 순차적으로 샘플링하고 소스 출력 인에이블 신호(SOE)에 대응하여 샘플링된 1 라인분의 데이터 신호를 동시에 출력하는 래치부; 복수개의 디지털/아날로그 변환기들을 구비하여 제 1 내지 제 n 감마 계조 전압에 대응하여 1 라인 분의 데이터 신호를 아날로그 데이터 전압으로 변환하여 출력하는 DA변환부; 복수개의 증폭기들을 구비하여 상기 DA변환부에서 출력된 데이터 전압을 증폭하여 출력하는 출력 증폭부; 및 어드레싱 구간에서는 상기 출력 증폭부의 각 증폭기에서 출력되는 데이터 전압이 해당 데이터 라인에 공급되도록 하고, 비 어드레싱 기간(블랭킹 구간)에는 특정 전압이 해당 데이터 라인에 공급되도록 스위칭하는 스위칭부를 구비한 것이다.

Description

표시 장치의 데이터 구동 회로{Circuit for driving data of the display device}
본 발명은 표시 장치에 관한 것으로, 특히 저속 구동 모드의 표시 장치의 데이터 구동회로에 관한 것이다.
최근 디지털 데이터를 이용하여 영상을 표시하는 평판 패널 표시 장치로는 액정을 이용한 액정 표시 장치(Liquid Crystal Display; LCD), 유기 발광 다이오드(Organic Light Emitting Diode; 이하 OLED)를 이용한 OLED 표시 장치 등이 대표적이다.
도 1은 일반적인 액정표시장치를 개략적으로 나타낸 블록도이고, 도 2는 도 1의 액정 패널의 단위 서브 픽셀의 구성도이다.
일반적으로 액정표시장치는, 도 1에 도시된 바와 같이, 타이밍 제어부(130), 게이트 구동부(140), 데이터 구동부(150), 액정패널(160) 및 백라이트유닛(170)을 포함하여 구성된다.
상기 타이밍 제어부(130)는 상기 게이트 구동부(140)의 동작 타이밍을 제어하기 위한 게이트 타이밍 제어신호(GDC)와 상기 데이터 구동부(150)의 동작 타이밍을 제어하기 위한 데이터 타이밍 제어신호(DDC)를 출력한다. 또한, 상기 타이밍 제어부(130)는 데이터 타이밍 제어신호(DDC)와 함께 영상처리부로부터 공급된 데이터신호(DATA)를 상기 데이터 구동부(150)에 공급한다.
상기 게이트 구동부(140)는 상기 타이밍 제어부(130)로부터 공급된 게이트 타이밍 제어신호(GDC)에 응답하여 각 게이트 라인(GL)에 스캔 펄스를 순차적으로 출력한다. 상기 게이트 구동부(140)는 IC(Integrated Circuit) 형태로 형성되거나 액정패널(160)에 GIP(Gate In Panel) 방식으로 형성된다.
상기 데이터 구동부(150)는 상기 타이밍 제어부(130)로부터 공급된 데이터 타이밍 제어신호(DDC)에 응답하여 데이터 신호(DATA)를 샘플링하고 래치하며 감마 기준전압으로 변환하여 출력한다. 상기 데이터 구동부(150)는 1 프레임 주기로 데이터전압의 극성을 반전하여 출력할 수 있다. 상기 데이터 구동부(150)는 각 데이터 라인(DL)을 통해 액정패널(160)에 포함된 서브 픽셀들(SP)에 데이터 전압을 공급한다. 상기 데이터 구동부(150)는 IC(Integrated Circuit) 형태로 형성된다.
상기 액정패널(160)은 상기 게이트 구동부(140)로부터 공급된 스캔 신호와 상기 데이터 구동부(150)로부터 공급된 데이터 전압에 대응하여 영상을 표시한다. 상기 액정패널(160)은 백라이트유닛(170)을 통해 제공된 광을 제어하는 복수개의 서브 픽셀들(SP)이 포함된다.
하나의 서브 픽셀은, 도 2에 도시한 바와 같이, 스위칭 트랜지스터(TFT) 및 스토리지 커패시터(Cst)를 포함한다. 상기 스위칭 트랜지스터(TFT)의 게이트 전극은 게이트 라인(Gate Line, GL)에 연결되고, 소오스 전극은 데이터 라인(Data Line, DL)에 연결된다. 상기 스토리지 커패시터(Cst)는 상기 스위칭 트랜지스터(TFT)의 드레인 전극에 연결된 화소 전극과 공통 전압 라인에 연결된 공통전극 사이에 형성된다.
액정패널(160)은 상기 화소전극 및 공통전극의 구조에 따라 TN(Twisted Nematic) 모드, VA(Vertical Alignment) 모드, IPS(In Plane Switching) 모드, FFS(Fringe Field Switching) 모드 또는 ECB(Electrically Controlled Birefringence) 모드로 구현된다.
액정패널(160)은 적색, 녹색 및 청색의 서브 픽셀로 구현되거나 소비전류 절감 등을 위해 적색, 녹색, 청색의 서브 픽셀과 더불어 백색의 서브 픽셀로 구현되기도 한다.
상기 백라이트유닛(170)은 광을 출사하는 광원 등을 이용하여 상기 액정패널(160)에 광을 제공한다.
이와 같이 구성된 액정표시장치는 60Hz로 구동하는 것이 일반적이다. 그러나 소비전력을 감소시키기 위해 30Hz 등의 저속 구동(Low refresh rate) 방식이 제안되었다.
도 3는 일반적인 60Hz 구동 방식과 30Hz 구동 방식의 설명도이다.
도 3에 도시한 바와 같이, 30Hz 구동 방식은 60Hz 구동 방식에 비해 더 긴 블랭크(Blank) 구간을 갖는다.
상기 블랭크 구간(non-addressing 구간)에서는 데이터 전압은 공통 전압(Vcom) 전압 또는 접지 전압(GND)를 갖는다.
일반적으로, 액정표시장치는, 도 2에서, 게이트 라인(Gate Line, GL)에 게이트 하이 전압(VGH)이 인가되면 상기 스위칭 트랜지스터(TFT)가 턴-온(Turn-ON)되어 상기 데이터 라인(Data Line, DL)에 공급되는 데이터 전압을 상기 스토리지 커패시터(Cst)에 저장한다. 그리고, 상기 게이트 라인(Gate Line, GL)에 게이트 로우 전압(VGL)이 인가되면 상기 스위칭 트랜지스터(TFT)는 턴-오프(Turn-OFF)되어 상기 스토리지 커패시터(Cst)에 저장된 데이터 전압을 1프레임 기간 동안 유지한다.
그러나, 상기 게이트 라인(Gate Line, GL)에 게이트 로우 전압(VGL)이 인가되어 상기 스위칭 트랜지스터(TFT)는 턴-오프(Turn-OFF)되고, 블랭크 기간 동안 상기 데이터 전압이 공통 전압(Vcom) 전압 또는 접지 전압(GND)를 유지할 경우, 상기 스위칭 트랜지스터(TFT)의 소오스 전극과 드레인 전극에 걸리는 전압 차(Vsd)가 크게 걸리므로, 상기 스위칭 트랜지스터(TFT)에 누설 전류(Leakage current)가 발생하게 된다.
이와 같은 상기 스위칭 트랜지스터(TFT)의 누설 전류에 의해 상기 스토리지 커패시터에 저장된 픽셀 전압에 변동이 생기고, 도 3에서 설명한 바와 같이, 저속 구동 모드에서는 상기 픽셀 전압 변동이 더 크게 발생하므로 화면상에 플리커(Flicker) 현상이 야기된다.
본 발명은 이와 같은 문제점을 해결하기 위해 안출한 것으로, 저속 구동 모드에서도 플리커 현상을 방지할 수 있는 표시 장치의 데이터 구동회로를 제공하는데 그 목적이 있다.
상기와 같은 목적을 달성하기 위한 본 발명에 따른 장치의 데이터 구동회로는, 타이밍 제어부로부터 출력된 소스 스타트 펄스와 소스 샘플링 클럭에 응답하여 샘플링 신호를 출력하는 시프트 레지스터; 상기 샘플링 신호에 응답하여 디지털 형태의 데이터 신호를 순차적으로 샘플링하고 소스 출력 인에이블 신호(SOE)에 대응하여 샘플링된 1 라인분의 데이터 신호를 동시에 출력하는 래치부; 복수개의 디지털/아날로그 변환기들을 구비하여 제 1 내지 제 n 감마 계조 전압에 대응하여 1 라인 분의 데이터 신호를 아날로그 데이터 전압으로 변환하여 출력하는 DA변환부; 복수개의 증폭기들을 구비하여 상기 DA변환부에서 출력된 데이터 전압을 증폭하여 출력하는 출력 증폭부; 및 어드레싱 구간에서는 상기 출력 증폭부의 각 증폭기에서 출력되는 데이터 전압이 해당 데이터 라인에 공급되도록 하고, 비 어드레싱 기간(블랭킹 구간)에는 특정 전압이 해당 데이터 라인에 공급되도록 스위칭하는 스위칭부를 구비함에 그 특징이 있다.
여기서. 상기 스위칭부는, 극성 제어 신호에 따라 2개의 특정 전압 중 하나를 선택하여 출력하는 멀티플렉서와, 제어 신호에 따라 상기 멀티플렉서에서 출력되는 특정 전압을 해당 데이터 라인에 출력하는 제 1 스위칭 소자와, 상기 제어 신호를 반전하여 출력하는 인버터와, 상기 인버터에서 출력되는 제어 신호에 따라 상기 출력 증폭부의 각 증폭기에서 출력되는 데이터 전압을 스위칭하여 해당 데이터 라인에 공급하는 제 2 스위칭 소자를 구비함을 특징으로 한다.
상기와 같은 특징을 갖는 본 발명에 따른 표시 장치의 데이터 구동회로에 있어서는 다음과 같은 효과가 있다.
즉, 본 발명에 따른 표시장치의 데이터 구동회로는, 데이터 비 어드레싱 구간(블랭크 구간)에는 각 데이터 라인에 특정 전압(Vs+ 또는 Vs-)이 인가되므로, 각 서브 픽셀의 상기 스위칭 트랜지스터의 턴-오프 시, 상기 스위칭 트랜지스터(TFT)의 소오스 전극과 드레인 전극에 걸리는 전압 차(Vsd)가 작아지므로, 상기 스위칭 트랜지스터(TFT)의 누설 전류 발생이 억제된다.
따라서, 스토리지 커패시터에 저장된 픽셀 전압에 변동이 생기지 않고, 저속 구동 모드에서도 화면상에 플리커(Flicker) 현상이 야기되지 않는다.
도 1은 일반적인 액정표시장치를 개략적으로 나타낸 블록도
도 2는 일반적인 단위 서부 픽셀의 구성도
도 3는 일반적인 60Hz 구동 방식과 30Hz 구동 방식의 설명도이다.
도 4는 본 발명에 따른 데이터 구동부의 내부 구성을 개략적으로 나타낸 블록도
도 5는 은 본 발명에 따른 스위칭부의 구체적인 회로 구성도
도 6은 본 발명에 따른 출력 파형도
도 7은 본 발명의 구동 방식에 따른 스위칭부의 제어신호 설명도
도 8은 본 발명에 따른 특정 전압 선정을 위한 설명도
도 9는 종래와 본 발명에 따른 인 셀 터치 표시장치의 데이터 전압 스윙 설명도
상기와 같은 특징을 갖는 본 발명에 따른 표시 장치의 데이터 구동 회로를 첨부된 도면을 참조하여 보다 상세히 설명하면 다음과 같다.
먼저, 본 발명에 따른 표시 장치는, 도 1에 도시된 바와 같이, 타이밍 제어부, 게이트 구동부, 데이터 구동부, 및 평판 패널 등을 포함하여 구성된다.
상기 타이밍 제어부는 상기 게이트 구동부의 동작 타이밍을 제어하기 위한 게이트 타이밍 제어신호와 상기 데이터 구동부의 동작 타이밍을 제어하기 위한 데이터 타이밍 제어신호를 출력하고, 데이터 타이밍 제어신호와 함께 영상처리부로부터 공급된 데이터신호(DATA)를 상기 데이터 구동부에 공급한다.
상기 게이트 구동부는 상기 타이밍 제어부로부터 공급된 게이트 타이밍 제어신호에 응답하여 각 게이트 라인(GL)에 스캔 펄스를 순차적으로 출력한다.
상기 데이터 구동부는 상기 타이밍 제어부로부터 공급된 데이터 타이밍 제어신호에 응답하여 데이터 신호(DATA)를 샘플링하고 래치하며 감마 기준전압으로 변환하여 출력한다. 그리고, 상기 데이터 구동부는 각 데이터 라인(DL)을 통해 평판 패널에 포함된 서브 픽셀들(SP)에 데이터 전압을 공급한다.
상기 평판 패널은 상기 게이트 구동부로부터 공급된 스캔 신호와 상기 데이터 구동부로부터 공급된 데이터 전압에 대응하여 영상을 표시한다.
상기 평판 패널은 액정 패널 또는 OLED 패널 등을 구비한다.
여기서, 상기 본 발명에 따른 데이터 구동부의 구성도를 보다 더 구체적으로 설명하면 다음과 같다.
도 4는 본 발명의 일 실시예에 따른 데이터 구동부의 내부 구성을 개략적으로 나타낸 블록도이다.
본 발명의 일 실시예에 따른 데이터 구동부는, 도 4에 도시한 바와 같이, 시프트 레지스터(11; Shift register), 제 1 래치(12; 1'st latch), 제 2 래치(13; 2'nd latch), DA변환부(14; DAC), 출력 증폭부(15) 및 스위칭부(16)를 포함한다.
상기 시프트 레지스터(11)는 상기 타이밍 제어부로부터 출력된 소스 스타트 펄스와 소스 샘플링 클럭에 응답하여 샘플링 신호를 출력한다. 상기 제 1 및 제 2 래치(12, 13)는 상기 시프트 레지스터(11)로부터 출력된 샘플링 신호에 응답하여 디지털 형태의 데이터 신호를 순차적으로 샘플링하고 소스 출력 인에이블 신호(SOE)에 대응하여 샘플링된 1 라인 분의 데이터 신호를 동시에 출력한다.
상기 DA변환부(14)는 감마전압 생성부(미도시)로부터 출력된 제 1 내지 제 n 감마 계조 전압에 대응하여 1 라인 분의 데이터 신호를 아날로그 형태의 데이터 전압으로 변환하여 출력한다.
상기 출력 증폭부(15)는 상기 DA변환부(14)의 후단에 위치하여, 상기 DA변환부(14)에서 출력되는 데이터 전압을 증폭하여 출력한다.
상기 스위칭부(16)는 어드레싱 구간에서는 상기 출력 증폭부(15)의 각 증폭기(AMP)에서 출력되는 데이터 전압이 해당 데이터 라인에 공급되도록 하고, 비 어드레싱 기간(블랭킹 구간)에는 특정 전압(Vs+ 또는 Vs-)이 해당 데이터 라인에 공급되도록 스위칭한다.
상기 DA변환부(14)는 채널 수만큼의 복수개의 DAC가 구성되고, 상기 타이밍 제어부로부터의 극성 제어 신호를 수신하여, 상기 극성 제어 신호에 따라 아날로그 형태의 정극성(+) 데이터 전압으로 변환하는 정극성 DA 변환기(PDAC)와, 부극성(-) 데이터 전압으로 변환하는 부극성 DA 변환기(NDAC)를 포함한다.
상기 출력 증폭부(15)도 채널 수만큼의 복수개의 증폭기(AMP)로 구성된다.
여기서, 상기 스위칭부(16)의 구체적인 구성을 설명하면 다음과 같다.
도 5는 은 본 발명에 따른 스위칭부의 구체적인 회로 구성도이고, 도 6은 본 발명에 따른 출력 파형도이다.
도 5에는 하나의 증폭기에 대응되는 스위칭부(16)를 도시한 것으로, 도 5와 같은 구성이 각 채널마다 구비된다.
상기 스위칭부(16)는, 도 5에 도시한 바와 같이, 상기 타이밍 제어부에서 출력되는 극성 제어 신호에 따라 특정 전압(Vs+ 및 Vs-) 중 하나를 선택하여 출력하는 멀티플렉서(MUX)와, 상기 타이밍 제어부에서 출력되는 제어 신호(S1)에 따라 상기 멀티플렉서(MUX)에서 출력되는 특정 전압((Vs+ 또는 Vs-)을 해당 데이터 라인에 출력하는 제 1 스위칭 소자(Tr1)와, 상기 제어 신호(S1)를 반전하여 출력하는 인버터(IN)와, 상기 인버터(IN)에서 출력되는 제어 신호에 따라 상기 출력 증폭부(15)의 증폭기(AMP)에서 출력되는 데이터 전압을 스위칭하여 해당 데이터 라인에 공급하는 제 2 스위칭 소자(Tr2)를 구비하여 구성된다.
즉, 상기 제어 신호(S1)에 따라, 도 6에 도시한 바와 같이, 어드레싱 구간에서는 상기 출력 증폭부(15)의 각 증폭기(AMP)에서 출력되는 데이터 전압이 해당 데이터 라인에 공급되고, 비 어드레싱 기간(블랭킹 구간)에는 상기 특정 전압(Vs+ 또는 Vs-)이 해당 데이터 라인에 공급된다.
여기서, 상기 제어 신호(S1)의 특징을 설명하면 다음과 같다.
도7은 본 발명의 구동 방식에 따른 스위칭부의 제어신호 설명도
상기 제어 신호(S1)는, 도 7에 도시한 바와 같이, 상기 어드레싱 구간에서는 로우 논리 상태를 갖고, 상기 비 어드레싱 기간(블랭킹 구간)에는 하이 논리 상태를 갖는다.
한편, 상기 특정 전압(Vs+ 또는 Vs-)은 인간의 인지적 특성까지 고려하여 선정되어야 한다.
도 8은 본 발명에 따른 특정 전압 선정을 위한 설명도이다.
즉, 도 8에 도시한 바와 같이, 전체 255계조(G255)를 보면, 64계조(G64) 근처에서는 계조간 전압차가 5mV 이하이고, 255계조(G255) 근처에서는 계조간 전압차가 200mV 이하임을 알 수 있다.
따라서, 상기 특정 전압(Vs+ 또는 Vs-)은 34계조(G34) 내지 94계조(G94) 전압으로 설정하면, 서브 화소의 스위칭 트랜지스터의 누설 전류를 방지할 수 있고, 상기 비 어드레싱 기간(블랭킹 구간)에 상기 34계조(G34) 내지 94계조(G94) 전압이 데이터 라인에 인가되어도 인간의 인지적 특성에는 영향이 없을 것으로 판단된다.
이와 같이 구성되는 본 발명에 따른 스위칭부(16)의 동작을 설명하면 다음과 같다.
상술한 바와 같이, 상기 DA변환부(14)는, 상기 타이밍 제어부로부터의 극성 제어 신호에 따라, 해당 채널의 1 라인 분의 데이터 신호를 아날로그 형태의 정극성(+) 데이터 전압 또는 부극성(-) 데이터 전압으로 변환한다.
상기 스위칭부(16)의 제 2 스위칭 소자(Tr2)는, 상기 타이밍 제어부에서 출력되는 제어 신호(S1, 도 7 참조)에 따라, 데이터 어드레싱 구간에는 턴 온되어 상기 출력증폭부(15)의 해당 증폭기(AMP)에서 출력되는 데이터 전압을 해당 데이터 라인에 공급하고, 데이터 비 어드레싱 구간(블랭크 구간)에 턴 오프되어 상기 출력증폭부(15)의 해당 증폭기(AMP)에서 출력되는 데이터 전압을 해당 데이터 라인에 공급하지 않는다.
한편, 상기 스위칭부(16)의 상기 멀티플렉서(MUX)는, 상기 타이밍 제어부에서 출력되는 극성 제어 신호에 따라, 해당 채널에 정극성(+) 데이터 전압이 공급될 경우에는 특정 전압(Vs+)을 선택하여 출력하고, 해당 채널에 부극성(-) 데이터 전압이 공급될 경우에는 특정 전압(Vs-)을 선택하여 출력한다.
그리고, 상기 제 1 스위칭 소자(Tr1)는, 상기 타이밍 제어부에서 출력되는 제어 신호(S1, 도 7 참조)에 따라, 상기 데이터 어드레싱 구간에는 턴 오프되어 상기 멀티플렉서(MUX)에서 출력되는 특정 전압((Vs+ 또는 Vs-)을 해당 데이터 라인에 출력하지 않고, 데이터 비 어드레싱 구간(블랭크 구간)에 턴 온되어 상기 멀티플렉서(MUX)에서 출력되는 특정 전압((Vs+ 또는 Vs-)을 해당 데이터 라인에 출력한다.
따라서, 상기 데이터 어드레싱 구간에 정극성(+)의 데이터 전압이 인가되는 데이터 라인에, 상기 데이터 비 어드레싱 구간(블랭크 구간)에는 특정 전압((Vs+)이 인가된다.
그리고, 상기 데이터 어드레싱 구간에 부극성(-)의 데이터 전압이 인가되는 데이터 라인에, 상기 데이터 비 어드레싱 구간(블랭크 구간)에는 특정 전압((Vs-)이 인가된다.
이와 같이, 본 발명에 따른 표시장치의 데이터 구동회로는, 데이터 비 어드레싱 구간(블랭크 구간)에는 각 데이터 라인에 특정 전압((Vs+ 또는 Vs-))이 인가되므로, 각 서브 픽셀의 상기 스위칭 트랜지스터의 턴-오프 시, 상기 스위칭 트랜지스터(TFT)의 소오스 전극과 드레인 전극에 걸리는 전압 차(Vsd)가 작아지므로, 상기 스위칭 트랜지스터(TFT)의 누설 전류 발생이 억제된다.
따라서, 스토리지 커패시터에 저장된 픽셀 전압에 변동이 생기지 않고, 저속 구동 모드에서도 화면상에 플리커(Flicker) 현상이 야기되지 않는다.
한편, 인 셀 터치(In cell touch) 표시 장치에서, LFD(Load Free Driving) 구동을 위해 데이터 라인을 스윙(Swing)할 경우, 상기 특정 전압을 이용한다.
즉, 도 9는 종래와 본 발명에 따른 인 셀 터치 표시장치의 데이터 전압 스윙 설명도이다.
LFD 구동을 위해 데이터 라인을 스윙할 경우, 종래에는 데이터 전압이 공통 전압(Vcom)과 공통전압(Vcom)+터치 센싱 전압(Vtouch) 간을 스윙하였으나, 본 발명에서는 상기 특정 전압(Vs)과 특정 전압(Vs)+터치 센싱 전압(Vtouch) 간을 스윙한다.
상기 본 발명과 같이 스윙하게 되면, 마찬 가지로 화면상에 플리커(Flicker) 현상을 방지할 수 있다.
이상에서 설명한 본 발명은 상술한 실시예 및 첨부된 도면에 한정되는 것이 아니고, 본 발명의 기술적 사상을 벗어나지 않는 범위 내에서 여러 가지 치환, 변형 및 변경이 가능하다는 것이 본 발명이 속하는 기술 분야에서 통상의 지식을 가진 자에게 있어 명백할 것이다.
11: 시프트 레지스터 12, 13: 래치
14: DA변환부 15: 출력 증폭부
16: 스위칭부

Claims (5)

  1. 타이밍 제어부로부터 출력된 소스 스타트 펄스와 소스 샘플링 클럭에 응답하여 샘플링 신호를 출력하는 시프트 레지스터;
    상기 샘플링 신호에 응답하여 디지털 형태의 데이터 신호를 순차적으로 샘플링하고 소스 출력 인에이블 신호(SOE)에 대응하여 샘플링된 1 라인분의 데이터 신호를 동시에 출력하는 래치부;
    복수개의 디지털/아날로그 변환기들을 구비하여 제 1 내지 제 n 감마 계조 전압에 대응하여 1 라인 분의 데이터 신호를 아날로그 데이터 전압으로 변환하여 출력하는 DA변환부;
    복수개의 증폭기들을 구비하여 상기 DA변환부에서 출력된 데이터 전압을 증폭하여 출력하는 출력 증폭부; 및
    어드레싱 구간에서는 상기 출력 증폭부의 각 증폭기에서 출력되는 데이터 전압이 해당 데이터 라인에 공급되도록 하고, 비 어드레싱 기간(블랭킹 구간)에는 특정 전압이 해당 데이터 라인에 공급되도록 스위칭하는 스위칭부를 구비한 표시 장치의 데이터 구동회로.
  2. 제 1 항에 있어서,
    상기 스위칭부는,
    극성 제어 신호에 따라 2개의 특정 전압 중 하나를 선택하여 출력하는 멀티플렉서와,
    제어 신호에 따라 상기 멀티플렉서에서 출력되는 특정 전압을 해당 데이터 라인에 출력하는 제 1 스위칭 소자와,
    상기 제어 신호를 반전하여 출력하는 인버터와,
    상기 인버터에서 출력되는 제어 신호에 따라 상기 출력 증폭부의 각 증폭기에서 출력되는 데이터 전압을 스위칭하여 해당 데이터 라인에 공급하는 제 2 스위칭 소자를 구비한 표시 장치의 데이터 구동회로.
  3. 제 2 항에 있어서,
    상기 2개의 특정 전압은 34계조 내지 94계조의 정극성 전압 및 부국성 전압인 표시 장치의 데이터 구동회로.
  4. 제 2 항에 있어서,
    상기 제어 신호는 상기 어드레싱 구간에서는 로우 논리 상태를 갖고, 상기 비 어드레싱 기간(블랭킹 구간)에는 하이 논리 상태를 갖는 표시 장치의 데이터 구동회로.
  5. 제 1 항에 있어서,
    상기 특정 전압은 34계조 내지 94계조의 정극성 전압 또는 부국성 전압인 표시 장치의 데이터 구동회로.
KR1020160184318A 2016-12-30 2016-12-30 표시 장치의 데이터 구동 회로 KR20180078996A (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020160184318A KR20180078996A (ko) 2016-12-30 2016-12-30 표시 장치의 데이터 구동 회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020160184318A KR20180078996A (ko) 2016-12-30 2016-12-30 표시 장치의 데이터 구동 회로

Publications (1)

Publication Number Publication Date
KR20180078996A true KR20180078996A (ko) 2018-07-10

Family

ID=62915875

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020160184318A KR20180078996A (ko) 2016-12-30 2016-12-30 표시 장치의 데이터 구동 회로

Country Status (1)

Country Link
KR (1) KR20180078996A (ko)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN111383609A (zh) * 2018-12-29 2020-07-07 咸阳彩虹光电科技有限公司 时序控制方法、时序控制器及显示装置
US10964249B2 (en) 2018-12-24 2021-03-30 Silicon Works Co., Ltd. Source driving circuit
US11263989B2 (en) 2020-02-27 2022-03-01 Samsung Display Co., Ltd. Display device and method of operating the same
CN117198221A (zh) * 2023-11-07 2023-12-08 上海视涯技术有限公司 一种数据存储电路、硅基显示面板及显示装置

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10964249B2 (en) 2018-12-24 2021-03-30 Silicon Works Co., Ltd. Source driving circuit
CN111383609A (zh) * 2018-12-29 2020-07-07 咸阳彩虹光电科技有限公司 时序控制方法、时序控制器及显示装置
US11263989B2 (en) 2020-02-27 2022-03-01 Samsung Display Co., Ltd. Display device and method of operating the same
CN117198221A (zh) * 2023-11-07 2023-12-08 上海视涯技术有限公司 一种数据存储电路、硅基显示面板及显示装置
CN117198221B (zh) * 2023-11-07 2024-02-06 上海视涯技术有限公司 一种数据存储电路、硅基显示面板及显示装置

Similar Documents

Publication Publication Date Title
KR102081135B1 (ko) 저속 구동이 가능한 표시장치
US9330618B2 (en) Driving circuit for display device and method of driving the same
KR20070109157A (ko) 액정패널, 이를 구비한 액정표시장치 및 그 구동 방법
KR20030080353A (ko) 액정표시장치 및 그 구동방법
KR20140139679A (ko) 표시 장치
KR20160083564A (ko) 표시장치
KR102050850B1 (ko) 표시 패널의 구동 방법 및 이를 수행하는 표시 장치
US10522107B2 (en) Data driver and method of driving the data driver
KR20140129622A (ko) 저속 구동용 표시장치와 그 구동방법
KR20180078996A (ko) 표시 장치의 데이터 구동 회로
JP2013246230A (ja) 液晶表示装置、データ線駆動回路、および液晶表示装置の駆動方法
KR102656686B1 (ko) 평판 패널 표시 장치의 데이터 구동 회로
US20210183320A1 (en) Display device, data driving circuit, and data driving method
KR20080002237A (ko) 게이트 구동 회로, 그를 이용한 액정 표시 장치 및 그의구동 방법
KR102557623B1 (ko) 액정표시장치의 데이터 구동 회로 및 구동 방법
KR20090127771A (ko) 액정표시장치
KR20190013024A (ko) 액정 표시 장치 및 그의 구동 방법
KR20160078781A (ko) 표시장치 및 게이트신호 센싱회로, 데이터 구동부
US20120133630A1 (en) Liquid crystal display apparatus and method of driving the same
KR20120032896A (ko) 액정표시장치의 절전 회로
KR101973405B1 (ko) 액정표시장치
KR20180060644A (ko) 평판 표시장치의 데이터 구동 회로
KR101376655B1 (ko) 액정표시장치의 공통전압 공급 회로
KR20070030344A (ko) 액정 표시 장치 및 이의 구동방법
KR20070079103A (ko) 액정 표시 장치 및 그 구동 방법

Legal Events

Date Code Title Description
E902 Notification of reason for refusal