KR20190013024A - 액정 표시 장치 및 그의 구동 방법 - Google Patents

액정 표시 장치 및 그의 구동 방법 Download PDF

Info

Publication number
KR20190013024A
KR20190013024A KR1020170096928A KR20170096928A KR20190013024A KR 20190013024 A KR20190013024 A KR 20190013024A KR 1020170096928 A KR1020170096928 A KR 1020170096928A KR 20170096928 A KR20170096928 A KR 20170096928A KR 20190013024 A KR20190013024 A KR 20190013024A
Authority
KR
South Korea
Prior art keywords
gate
data
high voltage
supplied
gate high
Prior art date
Application number
KR1020170096928A
Other languages
English (en)
Other versions
KR102338944B1 (ko
Inventor
정호진
Original Assignee
엘지디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지디스플레이 주식회사 filed Critical 엘지디스플레이 주식회사
Priority to KR1020170096928A priority Critical patent/KR102338944B1/ko
Priority to US16/050,846 priority patent/US10937381B2/en
Publication of KR20190013024A publication Critical patent/KR20190013024A/ko
Application granted granted Critical
Publication of KR102338944B1 publication Critical patent/KR102338944B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3674Details of drivers for scan electrodes
    • G09G3/3677Details of drivers for scan electrodes suitable for active matrices only
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/13306Circuit arrangements or driving methods for the control of single liquid crystal cells
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136286Wiring, e.g. gate line, drain line
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/1368Active matrix addressed cells in which the switching element is a three-electrode device
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2230/00Details of flat display driving waveforms
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/06Details of flat display driving waveforms
    • G09G2310/061Details of flat display driving waveforms for resetting or blanking
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/06Details of flat display driving waveforms
    • G09G2310/067Special waveforms for scanning, where no circuit details of the gate driver are given
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/08Details of timing specific for flat panels, other than clock recovery
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/04Maintaining the quality of display appearance
    • G09G2320/043Preventing or counteracting the effects of ageing
    • G09G2320/045Compensation of drifts in the characteristics of light emitting or modulating elements

Landscapes

  • Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • Nonlinear Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • General Physics & Mathematics (AREA)
  • Optics & Photonics (AREA)
  • Mathematical Physics (AREA)
  • Computer Hardware Design (AREA)
  • Theoretical Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)

Abstract

본 발명은 박막 트랜지스터의 네가티브 쉬프트 스트레스를 보상하고 더불어 박막 트랜지스터의 수명을 연장시키기 위한 것으로, 블랭킹 구간에 게이트 라인에 보상 게이트 하이 전압을 인가하고, 상기 보상 게이트 하이 전압이 인가될 때 해당 게이트 라인의 서브 픽셀에 해당 데이터 전압을 인가하는 것이다.

Description

액정 표시 장치 및 그의 구동 방법 {Liquid crystal display device and method for driving the same}
본 발명은 액정 표시 장치에 관한 것으로, 특히 박막 트랜지스터의 네가티브 시프트(Negative shift)을 보상하는 액정 표시 장치 및 그의 구동 방법에 관한 것이다.
최근 디지털 데이터를 이용하여 영상을 표시하는 평판 표시 장치로는 액정을 이용한 액정 표시 장치(Liquid Crystal Display; LCD), 유기 발광 다이오드(Organic Light Emitting Diode; 이하 OLED)를 이용한 OLED 표시 장치 등이 대표적이다.
이들 중 액정 표시장치는 영상을 표시하는 복수개의 게이트 라인들 및 복수개의 데이터 라인들을 구비한 액정패널과, 상기 액정패널을 구동하기 위한 구동회로로 구성된다. 상기 구동회로는 상기 복수개의 게이트 라인들을 구동하는 게이트 구동회로와, 상기 복수개의 데이터 라인들을 구동하는 데이터 구동회로와, 상기 게이트 구동회로와 상기 데이터 구동회로에 영상 데이터 및 각종 제어신호를 공급하는 타이밍 컨트롤러 등으로 이루어진다.
상기와 같은 액정 패널은 유리 기판상에 박막트랜지스터 어레이가 형성되는 박막트랜지스터 어레이 기판과, 유리 기판상에 칼라 필터 어레이가 형성되는 칼라 필터 어레이 기판과, 상기 박막트랜지스터 어레이 기판과 상기 칼라 필터 어레이 기판 사이에 충진된 액정층을 구비하여, 전기장 생성 전극에 전압을 인가하여 액정층에 전기장을 생성하고 이를 통하여 액정층의 액정 분자들의 방향을 결정하고 입사광의 편광을 제어함으로써 영상을 표시한다.
또한, 상기와 같은 액정 패널을 구동하기 위한 구동 회로부는 상기 액정 패널에 배치된 다수의 데이터 라인을 구동하는 데이터 구동부와, 상기 액정 패널에 배치된 다수의 게이트 라인을 구동하는 게이트 구동부와, 상기 데이터 구동부 및 게이트 구동부를 제어하는 타이밍 컨트롤러 등을 포함한다.
이와 같은 액정 표시장치를 설명하면 다음과 같다.
도 1은 일반적인 액정 표시장치를 개략적으로 나타낸 블록도이고, 도 2는 도 1에 도시된 서브 픽셀을 개략적으로 나타낸 회로도이다.
일반적인 액정 표시장치는, 도 1에 도시된 바와 같이, 타이밍 제어부(130), 게이트 구동부(140), 데이터 구동부(150), 액정 패널(160) 및 백라이트유닛(170)을 포함하여 구성된다.
상기 타이밍 제어부(130)는 상기 게이트 구동부(140)의 동작 타이밍을 제어하기 위한 게이트 타이밍 제어신호(GDC)와 상기 데이터 구동부(150)의 동작 타이밍을 제어하기 위한 데이터 타이밍 제어신호(DDC)를 출력한다. 또한, 상기 타이밍 제어부(130)는 데이터 타이밍 제어신호(DDC)와 함께 영상처리부(110)로부터 공급된 데이터신호(DATA)를 상기 데이터 구동부(150)에 공급한다.
상기 게이트 구동부(140)는 상기 타이밍 제어부(130)로부터 공급된 게이트 타이밍 제어신호(GDC)에 응답하여 각 게이트 라인(GL)에 스캔 펄스를 순차적으로 출력한다.
상기 데이터 구동부(150)는 상기 타이밍 제어부(130)로부터 공급된 데이터 타이밍 제어신호(DDC)에 응답하여 데이터 신호(DATA)를 샘플링하고 래치하며 감마 기준전압으로 변환하여 출력한다. 상기 데이터 구동부(150)는 각 데이터 라인(DL)을 통해 액정 패널(160)에 포함된 서브 픽셀들(SP)에 데이터 전압을 공급한다.
상기 액정 패널(160)은 상기 게이트 구동부(140)로부터 공급된 스캔 신호와 상기 데이터 구동부(150)로부터 공급된 데이터 전압에 대응하여 영상을 표시한다. 상기 액정 패널(160)은 백라이트유닛(170)을 통해 제공된 광을 제어하는 서브 픽셀들(SP)이 포함된다.
하나의 서브 픽셀은, 도 2에 도시한 바와 같이, 박막 트랜지스터(TFT), 스토리지 커패시터(Cst) 및 액정 커패시터(Clc)를 포함한다.
상기 박막 트랜지스터(TFT)의 게이트 전극은 각 게이트 라인(GL1)에 연결되고 소스 전극은 각 데이터 라인(DL1)에 연결된다.
상기 액정 커패시터(Clc)는 상기 박막 트랜지스터(TFT)의 드레인 전극에 연결된 화소 전극(1)과, 공통 전압 라인(Vcom)에 연결된 공통전극(2)과, 상기 화소 전극(1)과 상기 공통전극(2) 사이에 채워진 액정층에 의해 형성된다.
상기 스토리지 커패시터(Cst)는 상기 박막 트랜지스터(TFT)의 드레인 전극에 연결된 화소전극(1)과, 상기 공통 전압 라인(Vcom)에 연결된 공통 전극(2)과, 상기 화소 전극(1)과 상기 공통전극(2) 사이의 개이트 절연막에 의해 형성된다.
최근에는, 상기 서브 픽셀의 박막 트랜지스터(TFT)의 높은 전류 특성을 갖도록 하기 위하여, 산화물 박막 트랜지스터가 이용되고 있다. 그러나 상기 산화물 박막 트랜지스터는 높은 전류 특성을 갖는 반면, 게이트 전극에 지속적인 DC 전압이 인가되는 경우, 문턱 전압 쉬프트(threshold voltage shift) 현상에 따라 열화되어 소자 특성이 저하되는 문제가 있다.
상기 백라이트유닛(170)은 광을 출사하는 광원 등을 이용하여 상기 액정 패널(160)에 광을 제공한다.
도 3은 상기 게이트 구동부(140)에서 출력되는 스캔 펄스(gate Vgl, gate Vgh)와 상기 데이터 구동부(150)에서 출력되는 데이터 전압(DATA) 및 공통 전압(Vcom)을 도시한 것이다.
상술한 바와 같이, 상기 게이트 구동부(140)는 상기 타이밍 제어부(130)로부터 공급된 게이트 타이밍 제어신호(GDC)에 응답하여 각 게이트 라인(GL)에 스캔 펄스를 순차적으로 출력하고, 상기 데이터 구동부(150)는 상기 타이밍 제어부(130)로부터 공급된 데이터 타이밍 제어신호(DDC)에 응답하여 각 데이터 라인(DL)에 데이터 전압을 공급한다.
즉, 도 3에 도시한 바와 같이, 상기 게이트 구동부(140)는 한 프레임 동안 각 게이트 라인(GL)에 순차적으로 스캔 펄스를 출력하고, 상기 데이터 구동부(150)는 상기 스캔 펄스에 동기되어 각 데이터 라인(DL)에 1 수평 데이터 전압을 순차적으로 공급한다.
따라서, 한 프레임 동안, 하나의 게이트 라인(GL)에는 게이트 하이 전압(Vgh)가 인가되는 시간보다 게이트 로우 전압(Vgl)가 인가되는 시간이 상대적으로 매우 길다.
그러므로, 각 서브 픽셀에 구성되는 상기 박막트랜지스터(TFT)는 포지티브 쉬프트 스트레스(PBTS Stress)보다 네가티브 쉬프트 스트레스(NBTIS Stress)를 더 많이 받게 된다.
그리고, 상기 박막 트랜지스터의 네가티브 쉬프트 스트레스(NBTIS Stress)에 의해 상기 게이트 로우 전압(Vgl) 불꽃 얼룩 및 반점 휘점 등의 불량이 발생하게 된다.
본 발명은 이와 같은 문제점을 해결하기 위해 안출한 것으로, 박막 트랜지스터의 네가티브 쉬프트 스트레스를 보상하고 더불어 박막 트랜지스터의 수명을 연장시켜 안정적인 액정 표시 장치 및 그의 구동 방법을 제공하는데 그 목적이 있다.
상기와 같은 목적을 달성하기 위한 본 발명에 따른 액정 표시장치는, 복수개의 게이트 라인들 및 복수개의 데이터 라인들을 구비한 액정 패널과, 네가티브 스트레스 보상 제어 신호를 출력하고, 상기 네가티브 스트레스 보상 제어 신호에 상응하는 적어도1수평 라인분의 데이터 신호를 저장하여 출력하는 타이밍 제어부와, 블랭킹 구간에, 상기 네가티브 스트레스 보상 제어 신호에 따라 선택된 적어도 하나의 게이트 라인에 보상 게이트 하이 전압을 출력하는 게이트 구동부와, 상기 복수개의 데이터 라인들을 통해 상기 선택된 적어도 하나의 게이트 라인에 연결된 서브 픽셀들에 상기 타이밍 제어부에서 출력된 적어도 1수평 라인분의 데이터 신호를 공급하는 데이터 구동부를 구비함에 그 특징이 있다.
여기서, 상기 타이밍 제어부는 시스템으로부터 공급되는 영상 신호를 정렬하여 데이터 신호를 상기 데이터 구동부에 공급하고, 상기 정렬된 데이터 신호 중 n번째 프레임의 데이터 신호 중 k번째 수평 라인의 데이터 신호를 저장하여 출력하며 (n과k는 서로 같거나 다른 자연수), 상기 게이트 구동부는 상기 네가티브 스트레스 보상 제어 신호에 따라 상기 n번째 프레임의 블랭킹 구간에 상기k번째 게이트 라인에 상기 보상 게이트 하이 전압을 공급하며, 상기 데이터 구동부는 상기n번째 프레임의 블랭킹 구간에 상기 k번째 수평 라인의 데이터 신호를 각 데이터 라인들에 공급함을 특징으로 한다.
또한, 상기와 같은 목적을 달성하기 위한 본 발명에 따른 액정 표시장치는, 복수개의 게이트 라인들 및 복수개의 데이터 라인들을 구비한 액정 패널과, 네가티브 스트레스 보상 제어 신호를 출력하는 타이밍 제어부와, 블랭킹 구간에, 상기 네가티브 스트레스 보상 제어 신호에 따라 선택된 적어도 하나의 게이트 라인에 보상 게이트 하이 전압을 출력하는 게이트 구동부와, 상기 네가티브 스트레스 보상 제어 신호에 따라 해당하는 적어도 1수평 라인분의 데이터 신호를 저장하고, 블랭킹 구간에, 상기 보상 게이트 하이 전압에 동기하여 상기 저장된 적어도 1수평 라인분의 데이터 신호를 상기 복수개의 데이터 라인들에 공급하는 데이터 구동부를 구비함에 또 다른 특징이 있다.
여기서, 상기 게이트 구동부는 상기 네가티브 스트레스 보상 제어 신호에 따라 n번째 프레임의 블랭킹 구간에 k번째 게이트 라인에 상기 보상 게이트 하이 전압을 공급하며, 상기 데이터 구동부는 상기 네가티브 스트레스 보상 제어 신호에 따라 상기 n번째 프레임의 상기 k번째 수평 라인분의 데이터 신호를 저장하고, 상기 보상 게이트 하이 전압에 동기하여 상기 n번째 프레임의 블랭킹 구간에 상기 저장된 k 번째 수평 라인분의 데이터 신호를 각 데이터 라인들에 공급함을 특징으로 한다.상기에서, 상기 보상 게이트 하이 전압는 스캔 펄스의 게이트 하이 전압 이상인 것을 특징으로 한다.
또한, 상기 보상 게이트 하이 전압은 스캔 펄스의 게이트 하이 전압이 공급되는 시간 이상의 시간 동안 공급됨을 특징으로 한다.
또한, 상기와 같은 목적을 달성하기 위한 본 발명에 따른 액정 표시장치의 구동 방법은, 복수개의 게이트 라인들 및 복수개의 데이터 라인들을 구비한 액정 표시장치의 구동 방법에 있어서, n번째 프레임의 블랭킹 구간에 k 번째 게이트 라인에 보상 게이트 하이 전압을 공급하고, 상기 n번째 프레임의 데이터 신호 중 상기 k 번째 수평 라인의 데이터 신호를 상기 k번째 게이트 라인에 연결된 서브 픽셀들에 공급하는 것에 그 특징이 있다.
상기와 같은 특징을 갖는 본 발명에 따른 액정 표시장치 및 그의 구동 방법에 있어서는 다음과 같은 효과가 있다.
즉, 블랭킹 구간에, 각 프레임 마다 적어도 하나의 게이트 라인에 보상 게이트 하이 전압(CVgh)을 공급하므로, 각 서브 픽셀에 구성되는 박막트랜지스터(TFT)의 네가티브 쉬프트 스트레스를 보상할 수 있고, 더불어 상기 박막 트랜지스터의 네가티브 쉬프트 스트레스에 따른 상기 게이트 로우 전압(Vgl) 불꽃 얼룩 및 반점 휘점 등의 불량을 방지할 수 있다.
또한, 상기 보상 게이트 하이 전압(CVgh)이 인가되는 동안 해당 데이터 신호를 각 데이터 라인에 공급하므로, 해당 서브 픽셀에 충전된 데이터 신호가 데이터 라인으로 방전되거나 원치 않은 데이터 신호가 해당 서브 픽셀에 인가되어 화질을 저하(Line defect)됨을 방지할 수 있다.
도 1은 일반적인 액정표시장치를 개략적으로 나타낸 블록도
도 2는 도 1에 도시된 서브 픽셀을 개략적으로 나타낸 회로도
도 3은 일반적인 게이트 구동부에서 출력되는 스캔 펄스와 데이터 구동부에서 출력되는 데이터 전압 및 공통 전압을 도시한 파형도
도 4는 본 발명의 제 1 실시예에 따른 액정 표시장치를 개략적으로 나타낸 블록도
도 5는 본 발명의 제 2 실시예에 따른 액정 표시장치를 개략적으로 나타낸 블록도
도 6은 본 발명에 따른 게이트 구동부에서 출력되는 스캔 펄스와 데이터 구동부에서 출력되는 데이터 전압 및 공통 전압을 도시한 파형도
상기와 같은 특징을 갖는 본 발명에 따른 액정 표시장치 및 그의 구동 방법을 첨부된 도면을 참조하여 보다 상세히 설명하면 다음과 같다.
도 4는 본 발명의 제 1 실시예에 따른 액정 표시장치를 개략적으로 나타낸 블록도이다.
본 발명의 제 1 실시예에 따른 액정표시장치는, 도 4에 도시된 바와 같이, 타이밍 제어부(130), 게이트 구동부(140), 데이터 구동부(150), 액정 패널(160) 및 백라이트 유닛(170)을 포함하여 구성된다.
상기 도 4의 블록 구성도는, 도 1에 도시한 일반적인 액정 표시장치의 구성과 유사하지만, 본 발명은 타이밍 제어부(130), 게이트 구동부(140) 및 데이터 구동부(150)의 구성 및 구동 방법에 있어서 일반적인 액정 표시장치와 차이가 있다.
먼저, 본 발명에 따른 타이밍 제어부(130)는 1수평 라인분의 데이터 신호를 저장하는 메모리(M)를 더 구비한다.
본 발명에 따른 타이밍 제어부(130)는 상기 게이트 구동부(140)의 동작 타이밍을 제어하기 위한 게이트 타이밍 제어신호(GDC)와 상기 데이터 구동부(150)의 동작 타이밍을 제어하기 위한 데이터 타이밍 제어신호(DDC)를 출력한다. 또한, 상기 타이밍 제어부(130)는 데이터 타이밍 제어신호(DDC)와 함께 시스템으로부터 공급되는 영상 신호를 정렬하여 데이터 신호(DATA)를 상기 데이터 구동부(150)에 공급한다.
이를 구체적으로 설명하면, 타이밍 제어부(130)는 시스템으로부터 공급되는 수직/수평 동기신호와 클럭신호를 이용하여, 상기 게이트 타이밍 제어신호(GDC)로써, 게이트 스타트 펄스(GSP), 게이트 쉬프트 클럭(GSC), 게이트 아웃 인에이블(GOE), 네가티브 스트레스 보상 제어 신호(NSCC; Negative Stress Compensation Control Signal) 등을 상기 게이트 구동부(140)에 제공한다.
상기 네가티브 스트레스 보상 제어 신호(NSCC)는 각 프레임의 블랭킹 구간에 복수개의 게이트 라인들 중 하나의 게이트 라인에 보상 게이트 하이 전압(CVgh)이 공급되도록 하기 위한 제어신호이다.
예를들면, 첫번째 프레임의 블랭킹 구간에는 첫번째 게이트 라인에 보상 게이트 하이 전압(CVgh)이 공급되도록 하고, 두번째 프레임의 블랭킹 구간에는 두번째 게이트 라인에 상기 보상 게이트 하이 전압(CVgh)이 공급되도록 한 것으로, n번째 프레임의 블랭킹 구간에는 n번째 게이트 라인에 상기 보상 게이트 하이 전압(CVgh)이 공급되도록 한 것이다. 여기서, n은 자연수이다.
또한, 타이밍 제어부(130)는 시스템으로부터 공급되는 수직/수평 동기신호와 클럭신호를 이용하여, 상기 데이터 제어신호(DDC)의 예로써, 소스 스타트 펄스(SSP), 소스 쉬프트 클럭(SSC), 소스 아웃 인에이블(SOE), 극성신호(POL) 등을 상기 데이터 구동부(150)에 제공한다.
이와 함께, 상기 타이밍 제어부(130)는 시스템으로부터 공급되는 영상 신호를 정렬하여 데이터 신호(DATA)를 상기 데이터 구동부(150)에 공급한다. 그리고, 상기 정렬된 데이터 신호 중 n번째 프레임의 데이터 신호 중 n번째 수평 라인의 데이터 신호를 메모리(M) 저장한다.
즉, 첫번째 프레임의 정렬된 데이터 신호 중 첫번째 게이트 라인에 의해 구동되는 서브 픽셀들의 데이터 신호(첫번째 수평 라인 데이터 신호)를 상기 메모리에 저장하고, 두번째 프레임의 정렬된 데이터 신호 중 두번째 게이트 라인에 의해 구동되는 서브 픽셀들의 데이터 신호(두번째 수평 라인 데이터 신호)를 상기 메모리에 저장한다. 따라서, 상기 메모리(M)에는 n번째 프레임의 정령된 데이터 신호 중 n번째 게이트 라인에 의해 구동되는 서브 픽셀들의 데이터 신호(n번째 수평 라인의 데이터 신호)가 저장된다.
상기 메모리(M)에 저장된 1 수평 라인분의 데이터 신호(Mdata)는, 해당 프레임의 데이터 신호가 상기 데이터 구동부(150)에 공급된 후, 상기 데이터 구동부(150)에 공급된다.
상기 도 4에서는 상기 메모리(M)가 타이밍 제어부(130)에 내장됨을 도시하고 있으나, 이에 한정되지 않고, 상기 메모리(M)가 타이밍 제어부(130) 외부에 구비될 수 있다.
그리고, 상기 게이트 구동부(140)는 상기 타이밍 제어부(130)로부터 공급된 게이트 타이밍 제어신호(GDC)에 응답하여 각 게이트 라인(GL)에 스캔 펄스를 순차적으로 출력한다.
그리고, 상기 게이트 구동부(140)는 상기 타이밍 제어부(130)로부터 공급된 상기 네가티브 스트레스 보상 제어 신호(NSCC)에 따라 각 프레임의 블랭킹 구간에 해당 게이트 라인에 보상 게이트 하이 전압을 공급한다.
상기 데이터 구동부(150)는 상기 타이밍 제어부(130)로부터 공급된 데이터 타이밍 제어신호(DDC)에 응답하여, 상기 타이밍 제어부(130)로부터 공급된 데이터 신호(DATA)를 샘플링하고 래치하며 감마 기준전압으로 변환하고 아날로그 데이터 신호로 변환하여 각 데이터 라인(DL)들을 통해 액정 패널(160)에 포함된 서브 픽셀들(SP)에 공급한다.
또한, 상기 데이터 구동부(150)는 상기 타이밍 제어부(130)로부터 공급된 1수평 라인분의 데이터 신호를 샘플링, 래치, 감마 기준전압 변환 등을 거처 아날로그 데이터 신호로 변환하여 블랭킹 구간에 각 데이터 라인(DL)들을 통해 액정 패널(160)에 포함된 서브 픽셀들(SP)에 공급한다.
한편, 도 5는 본 발명의 제 2 실시예에 따른 액정 표시장치를 개략적으로 나타낸 블록도이다.
본 발명의 제 2 실시예에 따른 액정표시장치는, 도 5에 도시된 바와 같이, 타이밍 제어부(130), 게이트 구동부(140), 데이터 구동부(150), 액정 패널(160) 및 백라이트 유닛(170)을 포함하여 구성된다.
그리고, 상기 데이터 구동부(150)는, 도 5에 도시한 바와 같이, 1수평 라인분의 데이터 신호를 저장하는 메모리(M)를 더 구비한다.
본 발명에 따른 타이밍 제어부(130)는 상기 게이트 구동부(140)의 동작 타이밍을 제어하기 위한 게이트 타이밍 제어신호(GDC)와 상기 데이터 구동부(150)의 동작 타이밍을 제어하기 위한 데이터 타이밍 제어신호(DDC)를 출력한다. 또한, 상기 타이밍 제어부(130)는 데이터 타이밍 제어신호(DDC)와 함께 시스템으로부터 공급되는 영상 신호를 정렬하여 데이터 신호(DATA)를 상기 데이터 구동부(150)에 공급한다.
이를 구체적으로 설명하면, 타이밍 제어부(130)는 시스템으로부터 공급되는 수직/수평 동기신호와 클럭신호를 이용하여, 상기 게이트 타이밍 제어신호(GDC)로써, 게이트 스타트 펄스(GSP), 게이트 쉬프트 클럭(GSC), 게이트 아웃 인에이블(GOE), 네가티브 스트레스 보상 제어 신호(NSCC; Negative Stress Compensation Control Signal) 등을 상기 게이트 구동부(140)에 제공한다.
상기 네가티브 스트레스 보상 제어 신호(NSCC)는 상기 도 4에서 설명한 바와 같다.
또한, 타이밍 제어부(130)는 시스템으로부터 공급되는 수직/수평 동기신호와 클럭신호를 이용하여, 상기 데이터 제어신호(DDC)의 예로써, 소스 스타트 펄스(SSP), 소스 쉬프트 클럭(SSC), 소스 아웃 인에이블(SOE), 극성신호(POL) 등을 상기 데이터 구동부(150)에 제공한다. 또한, 상기 타이밍 제어부(130)는 상기 네가티브 스트레스 보상 제어 신호(NSCC)를 상기 데이터 구동부(150)에 제공한다.
이와 함께, 상기 타이밍 제어부(130)는 시스템으로부터 공급되는 영상 신호를 정렬하여 데이터 신호(DATA)를 상기 데이터 구동부(150)에 공급한다.
상기 게이트 구동부(140)는 상기 타이밍 제어부(130)로부터 공급된 게이트 타이밍 제어신호(GDC)에 응답하여 각 게이트 라인(GL)에 스캔 펄스를 순차적으로 출력한다.
그리고, 상기 게이트 구동부(140)는 상기 타이밍 제어부(130)로부터 공급된 상기 네가티브 스트레스 보상 제어 신호(NSCC)에 따라 각 프레임의 블랭킹 구간에 해당 게이트 라인에 보상 게이트 하이 전압을 공급한다.
상기 데이터 구동부(150)는 상기 타이밍 제어부(130)로부터 공급된 데이터 타이밍 제어신호(DDC)에 응답하여, 상기 타이밍 제어부(130)로부터 공급된 데이터 신호(DATA)를 샘플링하고 래치하며 감마 기준전압으로 변환하고 아날로그 데이터 신호로 변환하여 각 데이터 라인(DL)들을 통해 액정 패널(160)에 포함된 서브 픽셀들(SP)에 공급한다.
또한, 상기 데이터 구동부(150)는 상기 타이밍 제어부(130)로부터 공급된 상기 네가티브 스트레스 보상 제어 신호(NSCC)에 따라 상기 네가티브 스트레스 보상 제어 신호(NSCC)가 지시하는 해당 데이터1수평 라인분의 데이터 신호를 상기 메모리(M)에 저장한다. 그리고, 상기 보상 게이트 하이 전압에 동기하여, 상기 메모리(M)에 저장된 1수평 라인분의 데이터 신호를 감마 기준전압 변환 등을 거처 아날로그 데이터 신호로 변환하여 블랭킹 구간에 각 데이터 라인(DL)들을 통해 액정 패널(160)에 포함된 서브 픽셀들(SP)에 공급한다.이와 같이 구성된 본 발명의 액정 표시장치의 구동 방법을 설명하면 다음과 같다.
도 6은 본 발명에 따른 게이트 구동부에서 출력되는 스캔 펄스와 데이터 구동부에서 출력되는 데이터 전압 및 공통 전압을 도시한 파형도이다.
본 발명에 따른 네가티브 스트레스 보상 제어 신호(NSCC), 보상 게이트 하이 전압(CVgh) 및 메모리에 저장된 데이터 신호(Mdata)에 대하여 구체적으로 설명하면 다음과 같다.
먼저, 본 발명의 제 1 실시예에 따른 액정 표시 장치의 동작을 설명하면 다음과 같다.
본 발명에 따른 타이밍 제어부(130)는 해당 프레임의1수평 라인분의 정렬된 데이터 신호를 메모리(M)에 저장하고, 상기 게이트 타이밍 제어신호(GDC) 및 상기 네가티브 스트레스 보상 제어 신호(NSCC)을 상기 게이트 구동부(140)에 제공한다.
또한, 본 발명에 따른 타이밍 제어부(130)는 상기 데이터 제어신호(DDC), 정렬된 데이터 신호(DATA) 및 상기 메모리(M)에 저장된 데이터 신호를 상기 데이터 구동부(150)에 공급하다.
상기 게이트 구동부(140)는 상기 타이밍 제어부(130)로부터 공급된 게이트 타이밍 제어신호(GDC)에 응답하여 각 게이트 라인(GL)에 스캔 펄스를 순차적으로 출력한다. 이 때, 상기 게이트 구동부(140)는 상기 타이밍 제어부(130)로부터 공급된 상기 네가티브 스트레스 보상 제어 신호(NSCC)에 따라, 각 프레임의 블랭킹 구간(B/T)에, 복수개의 게이트 라인들 중 하나의 게이트 라인에 보상 게이트 하이 전압(CVgh)를 공급한다.
즉, 도 6에 도시한 바와 같이, 첫번째 프레임(1 frame)의 블랭킹 구간(B/T)에는 첫번째 게이트 라인(GL1)에 상기 보상 게이트 하이 전압(CVgh)이 공급되도록하고, 두번째 프레임(2 frame)의 블랭킹 구간(B/T)에는 두번째 게이트 라인(GL2)에 상기 보상 게이트 하이 전압(CVgh)이 공급되도록하고, 세번째 프레임(3 frame)의 블랭킹 구간(B/T)에는 세번째 게이트 라인(GL3)에 상기 보상 게이트 하이 전압(CVgh)이 공급되도록 한다.
이와 같은 과정으로, n번째 프레임(n frame)의 블랭킹 구간(B/T)에는 n번째 게이트 라인(GLn)에 보상 게이트 하이 전압(CVgh)이 공급되도록 한다.
한편, 상기 데이터 구동부(150)는 상기 타이밍 제어부(130)로부터 공급된 데이터 타이밍 제어신호(DDC)에 응답하여, 상기 타이밍 제어부(130)로부터 공급된 데이터 신호(DATA)를 아날로그 데이터 신호로 변환하여 각 데이터 라인(DL)들을 통해 액정 패널(160)에 포함된 서브 픽셀들(SP)에 공급한다.
그리고, 상기 데이터 구동부(150)는 상기 타이밍 제어부(130)로부터 공급된 1수평 라인분의 데이터 신호를 아날로그 데이터 신호로 변환하고, 상기 게이트 라인에 공급되는 상기 보상 게이트 하이 전압(CVgh)에 동기하여 상기 블랭킹 구간에 각 데이터 라인(DL)들을 통해 액정 패널(160)에 포함된 서브 픽셀들(SP)에 공급한다.다음, 본 발명의 제 2 실시예에 따른 액정 표시 장치의 동작을 설명하면 다음과 같다.
본 발명에 따른 타이밍 제어부(130)는 상기 게이트 타이밍 제어신호(GDC) 및 상기 네가티브 스트레스 보상 제어 신호(NSCC)을 상기 게이트 구동부(140)에 제공한다.
또한, 본 발명에 따른 타이밍 제어부(130)는 상기 데이터 제어신호(DDC) 및 정렬된 데이터 신호(DATA) 및 상기 네가티브 스트레스 보상 제어 신호(NSCC)를 상기 데이터 구동부(150)에 공급하다.
상기 게이트 구동부(140)는 상기 타이밍 제어부(130)로부터 공급된 게이트 타이밍 제어신호(GDC)에 응답하여 각 게이트 라인(GL)에 스캔 펄스를 순차적으로 출력한다. 이 때, 상기 게이트 구동부(140)는 상기 타이밍 제어부(130)로부터 공급된 상기 네가티브 스트레스 보상 제어 신호(NSCC)에 따라, 각 프레임의 블랭킹 구간(B/T)에, 복수개의 게이트 라인들 중 하나의 게이트 라인에 보상 게이트 하이 전압(CVgh)를 공급한다.
즉, 도 6에 도시한 바와 같이, 첫번째 프레임(1 frame)의 블랭킹 구간(B/T)에는 첫번째 게이트 라인(GL1)에 상기 보상 게이트 하이 전압(CVgh)이 공급되도록하고, 두번째 프레임(2 frame)의 블랭킹 구간(B/T)에는 두번째 게이트 라인(GL2)에 상기 보상 게이트 하이 전압(CVgh)이 공급되도록하고, 세번째 프레임(3 frame)의 블랭킹 구간(B/T)에는 세번째 게이트 라인(GL3)에 상기 보상 게이트 하이 전압(CVgh)이 공급되도록 한다.
이와 같은 과정으로, n번째 프레임(n frame)의 블랭킹 구간(B/T)에는 n번째 게이트 라인(GLn)에 보상 게이트 하이 전압(CVgh)이 공급되도록 한다.
한편, 상기 데이터 구동부(150)는 상기 타이밍 제어부(130)로부터 공급된 데이터 타이밍 제어신호(DDC)에 응답하여, 상기 타이밍 제어부(130)로부터 공급된 데이터 신호(DATA)를 아날로그 데이터 신호로 변환하여 각 데이터 라인(DL)들을 통해 액정 패널(160)에 포함된 서브 픽셀들(SP)에 공급한다.
그리고, 상기 데이터 구동부(150)는 상기 타이밍 제어부(130)로부터 공급된 상기 네가티브 스트레스 보상 제어 신호(NSCC)에 따라, 해당 프레임의 해당 1수평 라인분의 데이터 신호를 상기 메모리(M)에 저장하고, 상기 메모리(M)에 저장된 상기 1수평 라인분의 데이터 신호를 아날로그 데이터 신호로 변환하여, 상기 게이트 구동부(140)의 상기 보상 게이트 하이 전압(CVgh)에 동기하여 상기 블랭킹 구간에 각 데이터 라인(DL)들을 통해 액정 패널(160)에 포함된 서브 픽셀들(SP)에 공급한다.상기에서 설명한 본 발명의 제 1 및 제 2 실시예에 따른 액정 표시 장치의 구동 방법에서, 상기 보상 게이트 하이 전압(CVgh)는 스캔 펄스의 게이트 하이 전압(Vgh) 이상의 크기를 갖고, 상기 보상 게이트 하이 전압(CVgh)이 공급되는 시간은 스캔 펄스의 게이트 하이 전압(Vgh)이 공급되는 시간보다 더 길게 하는 것이 보다 더 효과적으로 박막 트랜지스터의 네가티브 쉬프트 스트레스를 해소할 수 있다.
또한, 본 발명의 특징을 쉽게 설명하기 위하여, 도 6에서는 n번째 프레임(n frame)의 블랭킹 구간(B/T)에는 n번째 게이트 라인(GLn)에 보상 게이트 하이 전압(CVgh)이 공급되도록 함을 설명하였으나, 이에 한정되지 않는다.
즉, 첫번째 프레임(1 frame)의 블랭킹 구간(B/T)에는 두번째 게이트 라인(GL2)에 보상 게이트 하이 전압(CVgh)이 공급되도록하고, 두번째 프레임(2 frame)의 블랭킹 구간(B/T)에는 세번째 게이트 라인(GL3)에 보상 게이트 하이 전압(CVgh)이 공급되도록하고, 세번째 프레임(3 frame)의 블랭킹 구간(B/T)에는 네번째 게이트 라인(GL4)에 보상 게이트 하이 전압(CVgh)이 공급되도록 할 수 있다.
결국, 한 프레임의 블랭킹 구간(B/T)에 하나의 게이트 라인에 상기 보상 게이트 하이 전압(CVgh)이 공급되도록 하여 모든 게이트 라인에 상기 보상 게이트 하이 전압(CVgh)이 균일하게 공급되도록 할 수 있다.
또한, 도 6에는 한 프레임의 블랭킹 구간에 하나의 게이트 라인에 상기 보상 게이트 하이 전압(CVgh)이 공급됨을 도시하였으나, 이에 한정되지 않는다.
즉, 상기 타이밍 제어부(130)에서 한 프레임의 블랭킹 구간에 2개 이상의 게이트 라인에 시차를 갖고 상기 보상 게이트 하이 전압(CVgh)이 공급되도록 상기 네가티브 스트레스 보상 제어 신호(NSCC)를 출력하면, 상기 게이트 구동부(140)는 시차를 갖고 2개 이상의 게이트 라인에 상기 보상 게이트 하이 전압(CVgh)을 공급할 수 있다.
또한, 상기 메모리(M))에 1수평 라인분의 데이터 신호를 저장하는 것이 아니라, 상기 메모리(M))에 해당하는 2 수평 라인분의 데이터 신호를 저장하고, 상기 보상 게이트 하이 전압(CVgh)에 각각 동기하여 해당되는 1 수평 라인분의 데이터 신호를 상기 블랭킹 구간에 각 데이터 라인(DL)들을 통해 액정 패널(160)에 포함된 서브 픽셀들(SP)에 공급할 수 있다.
상술한 바와 같이, 상기 타이밍 제어부(130)에서 한 프레임의 블랭킹 구간에 2개 이상의 게이트 라인에 시차를 갖고 상기 보상 게이트 하이 전압(CVgh)이 공급되도록 상기 네가티브 스트레스 보상 제어 신호(NSCC)를 출력하고, 해당 프레임의 2개 이상의 수평 라인 데이터 신호를 저장하여 출력하면, 상기 데이터 구동부(150)는 상기 타이밍 제어부(130)로부터 공급된 2개 이상 수평 라인분의 데이터 신호를 아날로그 데이터 신호로 변환하고, 상기 게이트 라인에 공급되는 상기 보상 게이트 하이 전압(CVgh)에 동기하여 상기 블랭킹 구간에 각 데이터 라인(DL)들을 통해 액정 패널(160)에 포함된 서브 픽셀들(SP)에 공급한다.
상기와 같이, 블랭킹 구간에 각 게이트 라인에 상기 보상 게이트 하이 전압(CVgh)을 순차적으로 공급하므로, 각 서브 픽셀에 구성되는 상기 박막트랜지스터(TFT)의 네가티브 쉬프트 스트레스를 보상할 수 있고, 더불어 상기 박막 트랜지스터의 네가티브 쉬프트 스트레스에 따른 상기 게이트 로우 전압(Vgl) 불꽃 얼룩 및 반점 휘점 등의 불량을 방지할 수 있다.
또한, 블랭킹 구간에 각 게이트 라인에 상기 보상 게이트 하이 전압(CVgh)을 인가하면, 해당 서브 픽셀에 충전된 데이터 신호가 데이터 라인으로 방전되거나 원치 않은 데이터 신호가 해당 서브 픽셀에 인가되어 화질을 저하(Line defect)될 수 있으나, 상기 게이트 라인에 공급되는 상기 보상 게이트 하이 전압(CVgh)에 동기하여 상기 블랭킹 구간에 해당 데이터 신호를 각 데이터 라인에 공급하므로, 그로 인한 화질 불량을 방지할 수 있다.
이상에서 설명한 본 발명은 상술한 실시예 및 첨부된 도면에 한정되는 것이 아니고, 본 발명의 기술적 사상을 벗어나지 않는 범위 내에서 여러 가지 치환, 변형 및 변경이 가능하다는 것이 본 발명이 속하는 기술 분야에서 통상의 지식을 가진 자에게 있어 명백할 것이다.
130: 타이밍 제어부 140: 게이트 구동부
150: 데이터 구동부 160: 액정 패널
170: 백라이트 유닛 M: 메모리

Claims (11)

  1. 복수개의 게이트 라인들 및 복수개의 데이터 라인들을 구비한 액정 패널;
    네가티브 스트레스 보상 제어 신호를 출력하고, 상기 네가티브 스트레스 보상 제어 신호에 상응하는 적어도1수평 라인분의 데이터 신호를 저장하여 출력하는 타이밍 제어부;
    블랭킹 구간에, 상기 네가티브 스트레스 보상 제어 신호에 따라 선택된 적어도 하나의 게이트 라인에 보상 게이트 하이 전압을 출력하는 게이트 구동부; 그리고
    상기 복수개의 데이터 라인들을 통해 상기 선택된 게이트 라인에 연결된 서브 픽셀들에 상기 타이밍 제어부에서 출력된 적어도1수평 라인분의 데이터 신호를 공급하는 데이터 구동부를 구비하는 액정 표시장치.
  2. 제 1 항에 있어서,
    상기 타이밍 제어부는 시스템으로부터 공급되는 영상 신호를 정렬하여 데이터 신호를 상기 데이터 구동부에 공급하고, 상기 정렬된 데이터 신호 중 n번째 프레임의 데이터 신호 중 k 번째 수평 라인의 데이터 신호를 저장하여 출력하며 (n과 k는 서로 같거나 다른 자연수),
    상기 게이트 구동부는 상기 네가티브 스트레스 보상 제어 신호에 따라 n번째 프레임의 블랭킹 구간에 k 번째 게이트 라인에 상기 보상 게이트 하이 전압을 공급하며,
    상기 데이터 구동부는 n번째 프레임의 블랭킹 구간에 상기 k 번째 수평 라인의 데이터 신호를 각 데이터 라인들에 공급하는 액정 표시장치.
  3. 제 1 항에 있어서,
    상기 보상 게이트 하이 전압는 스캔 펄스의 게이트 하이 전압 이상인 액정 표시장치.
  4. 제 1 항에 있어서,
    상기 보상 게이트 하이 전압은 스캔 펄스의 게이트 하이 전압이 공급되는 시간 이상의 시간 동안 공급되는 액정 표시장치.
  5. 복수개의 게이트 라인들 및 복수개의 데이터 라인들을 구비한 액정 패널;
    네가티브 스트레스 보상 제어 신호를 출력하는 타이밍 제어부;
    블랭킹 구간에, 상기 네가티브 스트레스 보상 제어 신호에 따라 선택된 적어도 하나의 게이트 라인에 보상 게이트 하이 전압을 출력하는 게이트 구동부; 그리고
    상기 네가티브 스트레스 보상 제어 신호에 따라 해당하는 적어도 1수평 라인분의 데이터 신호를 저장하고, 블랭킹 구간에, 상기 보상 게이트 하이 전압에 동기하여 상기 저장된 적어도 1수평 라인분의 데이터 신호를 상기 복수개의 데이터 라인들에 공급하는 데이터 구동부를 구비하는 액정 표시장치.
  6. 제 5 항에 있어서,
    상기 게이트 구동부는 상기 네가티브 스트레스 보상 제어 신호에 따라 n번째 프레임의 블랭킹 구간에 k번째 게이트 라인에 상기 보상 게이트 하이 전압을 공급하며,
    상기 데이터 구동부는 상기 네가티브 스트레스 보상 제어 신호에 따라 상기 n번째 프레임의 상기 k번째 수평 라인분의 데이터 신호를 저장하고, 상기 보상 게이트 하이 전압에 동기하여 상기 n번째 프레임의 블랭킹 구간에 상기 저장된 k 번째 수평 라인분의 데이터 신호를 각 데이터 라인들에 공급하는 액정 표시장치.
  7. 제 5 항에 있어서,
    상기 보상 게이트 하이 전압는 스캔 펄스의 게이트 하이 전압 이상인 액정 표시장치.
  8. 제 5 항에 있어서,
    상기 보상 게이트 하이 전압은 스캔 펄스의 게이트 하이 전압이 공급되는 시간 이상의 시간 동안 공급되는 액정 표시장치.
  9. 복수개의 게이트 라인들 및 복수개의 데이터 라인들을 구비한 액정 표시장치의 구동 방법에 있어서,
    n번째 프레임의 블랭킹 구간에 k 번째 게이트 라인에 보상 게이트 하이 전압을 공급하고 (n과 k는 서로 같거나 다른 자연수), 상기 n번째 프레임의 데이터 신호 중 상기 k번째 1 수평 라인의 데이터 신호를 상기 k 번째 게이트 라인에 연결된 서브 픽셀들에 공급하는 액정 표시장치의 구동 방법.
  10. 제 9 항에 있어서,
    상기 보상 게이트 하이 전압는 스캔 펄스의 게이트 하이 전압 이상인 액정 표시장치의 구동 방법.
  11. 제 9 항에 있어서,
    상기 보상 게이트 하이 전압은 스캔 펄스의 게이트 하이 전압이 공급되는 시간 이상의 시간 동안 공급하는 액정 표시장치의 구동 방법.
KR1020170096928A 2017-07-31 2017-07-31 액정 표시 장치 및 그의 구동 방법 KR102338944B1 (ko)

Priority Applications (2)

Application Number Priority Date Filing Date Title
KR1020170096928A KR102338944B1 (ko) 2017-07-31 2017-07-31 액정 표시 장치 및 그의 구동 방법
US16/050,846 US10937381B2 (en) 2017-07-31 2018-07-31 Liquid crystal display device and method of driving the same

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020170096928A KR102338944B1 (ko) 2017-07-31 2017-07-31 액정 표시 장치 및 그의 구동 방법

Publications (2)

Publication Number Publication Date
KR20190013024A true KR20190013024A (ko) 2019-02-11
KR102338944B1 KR102338944B1 (ko) 2021-12-13

Family

ID=65038133

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020170096928A KR102338944B1 (ko) 2017-07-31 2017-07-31 액정 표시 장치 및 그의 구동 방법

Country Status (2)

Country Link
US (1) US10937381B2 (ko)
KR (1) KR102338944B1 (ko)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN112133254B (zh) * 2019-06-25 2021-12-17 京东方科技集团股份有限公司 移位寄存器单元、栅极驱动电路、显示装置和控制方法
CN113707067B (zh) * 2021-08-24 2023-09-01 Tcl华星光电技术有限公司 显示面板、显示面板的驱动方法及电子装置
US11830452B2 (en) 2021-08-24 2023-11-28 Tcl China Star Optoelectronics Technologyco., Ltd. Display panel, display panel driving method, and electronic device

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20090088105A (ko) * 2008-02-14 2009-08-19 삼성전자주식회사 액정 표시 장치
KR20130027346A (ko) * 2011-09-07 2013-03-15 엘지디스플레이 주식회사 입체 영상 표시장치
KR20140129731A (ko) * 2013-04-30 2014-11-07 엘지디스플레이 주식회사 게이트 쉬프트 레지스터와 이를 이용한 표시장치

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101029406B1 (ko) * 2003-12-17 2011-04-14 엘지디스플레이 주식회사 액정표시장치의 디멀티플렉서와 그 구동방법
US10424244B2 (en) * 2016-09-09 2019-09-24 Apple Inc. Display flicker reduction systems and methods

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20090088105A (ko) * 2008-02-14 2009-08-19 삼성전자주식회사 액정 표시 장치
KR20130027346A (ko) * 2011-09-07 2013-03-15 엘지디스플레이 주식회사 입체 영상 표시장치
KR20140129731A (ko) * 2013-04-30 2014-11-07 엘지디스플레이 주식회사 게이트 쉬프트 레지스터와 이를 이용한 표시장치

Also Published As

Publication number Publication date
KR102338944B1 (ko) 2021-12-13
US10937381B2 (en) 2021-03-02
US20190035349A1 (en) 2019-01-31

Similar Documents

Publication Publication Date Title
KR101132051B1 (ko) 액정표시장치
US9123306B2 (en) Gamma voltage generating device, LCD device, and method of driving the LCD device
US20140333516A1 (en) Display device and driving method thereof
KR20160029994A (ko) 액정표시장치
KR20080092819A (ko) 액정표시장치
KR20140120108A (ko) 표시 패널의 구동 방법 및 이를 수행하는 표시 장치
US10937381B2 (en) Liquid crystal display device and method of driving the same
US10818258B2 (en) Liquid crystal display device
KR100389027B1 (ko) 액정표시장치 및 그 구동방법
KR102198250B1 (ko) 표시 장치 및 그것의 구동 방법
KR20180078996A (ko) 표시 장치의 데이터 구동 회로
KR100496543B1 (ko) 액정 표시 장치 및 그 구동 방법
KR20070098365A (ko) 액정표시장치의 감마보정전압 보상회로
KR101308442B1 (ko) 액정표시장치 및 그의 구동 방법
KR101245912B1 (ko) 액정표시장치의 게이트 구동회로
KR20180002966A (ko) 표시장치
KR20180060644A (ko) 평판 표시장치의 데이터 구동 회로
US20110043506A1 (en) Device for Driving LCD panel and Related Display Device
KR20160094513A (ko) 표시장치용 표시패널
KR20140082299A (ko) 액정표시장치
KR102328982B1 (ko) 표시장치 구동 방법
KR101706233B1 (ko) 액정 표시장치 및 그의 구동방법
KR101992880B1 (ko) 액정 표시장치
KR101197757B1 (ko) 액정 표시 장치의 데이터 처리 방법 및 장치
KR20070030344A (ko) 액정 표시 장치 및 이의 구동방법

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant