KR20180060678A - 엘이디 디스플레이 장치 및 이를 이용하는 디지털 사이니지 시스템 - Google Patents

엘이디 디스플레이 장치 및 이를 이용하는 디지털 사이니지 시스템 Download PDF

Info

Publication number
KR20180060678A
KR20180060678A KR1020160160442A KR20160160442A KR20180060678A KR 20180060678 A KR20180060678 A KR 20180060678A KR 1020160160442 A KR1020160160442 A KR 1020160160442A KR 20160160442 A KR20160160442 A KR 20160160442A KR 20180060678 A KR20180060678 A KR 20180060678A
Authority
KR
South Korea
Prior art keywords
lines
pixels
display device
led display
row
Prior art date
Application number
KR1020160160442A
Other languages
English (en)
Inventor
김진모
김근오
임준형
노희경
Original Assignee
주식회사 루멘스
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 주식회사 루멘스 filed Critical 주식회사 루멘스
Priority to KR1020160160442A priority Critical patent/KR20180060678A/ko
Publication of KR20180060678A publication Critical patent/KR20180060678A/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0439Pixel structures
    • G09G2300/0452Details of colour pixel setup, e.g. pixel composed of a red, a blue and two green components

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of El Displays (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

엘이디 디스플레이 장치 및 이를 이용하는 디지털 사이니지 시스템이 개시된다. 상기 엘이디 디스플레이장치는, 행렬로 배열된 복수 개의 픽셀들 - 상기 픽셀들 각각은, 적색, 녹색 및 청색 엘이디를 포함함 - 을 포함하는 픽셀 어레이와, m 개의 열 라인들 - 상기 열 라인들 각각에는 n 개의 픽셀들이 연결되고, 상기 열 라인들 각각은 상기 적색, 녹색 및 청색 엘이디 각각에 연결되기 위한 3개의 서브 라인들을 포함함 - 과, n 개의 행 라인들 - 상기 행 라인들 각각은 상기 열 라인들과 교차하도록 배치되고, 상기 행 라인들 각각에는 m 개의 픽셀들이 연결됨 - 과, 소정의 스캔 주기에 따라서 상기 행 라인들 각각에 행 라인 단위로 동작 전압을 공급하는, 스캔 제어 회로부, 그리고, 상기 스캔 제어 회로부에 의해 행 라인들 측으로 동작 전압이 공급되는 경우, 동작 전압을 공급받는 픽셀이 발광하도록 열 라인 내의 서브 라인 단위로 전류 경로를 제공하고, 열 라인 내의 서브 라인 단위로 전류의 크기를 제어하는, 픽셀 드라이버를 포함한다.

Description

엘이디 디스플레이 장치 및 이를 이용하는 디지털 사이니지 시스템{LED DISPLAY APPARATUS AND DIGITAL SIGNAGE SYSTEM USING THE SAME}
본 발명은 엘이디 디스플레이 장치 및 이를 이용하는 디지털 사이니지 시스템에 관한 것으로서, 구체적으로는 픽셀들 간의 간격 문제를 해소하여 고해상 디스플레이 영상을 구현할 수 있는 엘이디 디스플레이 장치 및 이를 이용하는 디지털 사이니지 시스템(digital signage system)에 관한 것이다.
기존에는 광고 내용이 전사된 광고 필름을 포함하는 광고판이 지하철이나 건물 외벽에 설치되는 대형 광고물로 주로 이용되어 왔다. 하지만 대형 광고물로 사용된 이러한 기존의 광고판은 광고 내용이 변경될 때마다 광고 필름을 폐기하고 새로운 광고 필름을 제작해야 하므로 경제성이 매우 나쁘다.
한편, 근래에는 디지털 사이니지(digital signage)가 기존 광고판을 빠르게 대체해 나가고 있는데, 특히, 엘이디(LED) 디스플레이 장치가 디지털 사이니지 용도로 크게 주목받고 있다.
종래 디지털 사이니지용 엘이디 디스플레이 장치는 일반적으로 적색 엘이디 패키지, 녹색 엘이디 패키지, 및 청색 엘이디 피키지를 포함하는 다수의 엘이디 패키지들이 기판상에 실장되어 형성되는 구조를 취한다. 그리고, 이와 같은 엘이디 디스플레이 장치에서 적색 엘이디 패키지, 녹색 엘이디 패키지 및 청색 엘이디 패키지가 그룹화되어 하나의 픽셀(pixel)을 구성하고, 다수의 픽셀들이 행렬로 배열된다. 하지만, 이러한 디스플레이 장치는 픽셀들 내의 서브 픽셀들(sub pixels)을 구성하는 엘이디 패키지들 사이의 간격이 멀어서 높은 해상도를 얻기 어려운 단점이 있다.
따라서 당해 기술 분야에는 적색 엘이디 칩, 녹색 엘이디 칩 및 청색 엘이디 칩을 내부에 포함하는 멀티칩 엘이디 패키지를 하나의 픽셀로 이용함으로써, 픽셀 내 서브 픽셀 간 간격을 줄일 필요성이 존재한다. 그러나, 위와 같은 기술을 구현함에 있어서 많은 수의 엘이디 칩들을 개별 구동하여 영상을 구현하는데 있어서, 엘이디 패키지 내 복잡한 전극 구조와, 구동 회로의 복잡함, 그리고 디스플레이 영상의 색재현성 불량 등과 같은 해결 문제들이 여전히 많이 있다.
대한민국 공개특허 10-2014-0077757(2014.06.24. 공개) 대한민국 등록특허 10-1076825(2011.10.19. 등록)
본 발명이 해결하고자 하는 과제는, 종래 디지털 사이니지용 엘이디 디스플레이 장치에 있어서, 엘이디 패키지들 사이의 간격 문제로 인해 고품질의 해상도를 얻기 어려운 단점을 해소하고자, 멀티칩 엘이디 패키지를 하나의 픽셀로 이용하고, 소정의 픽셀 어레이(예컨대 16 * 32의 픽셀 어레이) 별로 이들을 구동하기 위한 드라이버 IC(픽셀 드라이버)를 배치하여 많은 수의 엘이디 칩들을 개별 구동함으로써, 고품질의 디스플레이 영상을 구현할 수 있는, 엘이디 디스플레이 장치 및 이를 이용하는 디지털 사이니지 시스템을 제공하는 것이다.
상기 과제를 해결하기 위한 본 발명의 일 측면에 따른 엘이디 디스플레이 장치는, 행렬로 배열된 복수 개의 픽셀들 - 상기 픽셀들 각각은, 적색, 녹색 및 청색 엘이디를 포함함 - 을 포함하는 픽셀 어레이와, m 개의 열 라인들 - 상기 열 라인들 각각에는 n 개의 픽셀들이 연결되고, 상기 열 라인들 각각은 상기 적색, 녹색 및 청색 엘이디 각각에 연결되기 위한 3개의 서브 라인들을 포함함 - 과, n 개의 행 라인들 - 상기 행 라인들 각각은 상기 열 라인들과 교차하도록 배치되고, 상기 행 라인들 각각에는 m 개의 픽셀들이 연결됨 - 과, 소정의 스캔 주기에 따라서 상기 행 라인들 각각에 행 라인 단위로 동작 전압을 공급하는, 스캔 제어 회로부, 그리고, 상기 스캔 제어 회로부에 의해 행 라인들 측으로 동작 전압이 공급되는 경우, 동작 전압을 공급받는 픽셀이 발광하도록 열 라인 내의 서브 라인 단위로 전류 경로를 제공하고, 열 라인 내의 서브 라인 단위로 전류의 크기를 제어하는, 픽셀 드라이버를 포함한다.
일 실시예에 따라, 상기 픽셀들 내의 적색, 녹색, 및 청색 엘이디 각각의 애노드(anode) 단자는, 대응되는 행 라인에 공통으로 연결된다.
일 실시예에 따라, 상기 픽셀들 내의 적색, 녹색, 및 청색 엘이디 각각의 캐소드(cathode) 단자는, 대응되는 서브 라인들 각각에 독립적으로 연결된다.
일 실시예에 따라, 상기 m은 16이고, 상기 n은 32일 수 있다.
일 실시예에 따라, 상기 스캔 제어 회로부는, 행 라인들 각각에 대응되게 연결된 PMOSFET를 포함한다.
본 발명의 다른 실시예에 따른 엘이디 디스플레이 장치는, 행렬로 배열되는 복수 개의 픽셀 모듈들을 포함하는 엘이디 디스플레이 장치로서, 이러한 엘이디 디스플레이 장치에서의 픽셀 모듈들 각각은, 행렬로 배열된 복수 개의 픽셀들 - 상기 픽셀들 각각은, 적색, 녹색 및 청색 엘이디를 포함함 - 을 포함하는 픽셀 어레이와, m 개의 열 라인들 - 상기 열 라인들 각각에는 n 개의 픽셀들이 연결되고, 상기 열 라인들 각각은 상기 적색, 녹색 및 청색 엘이디 각각에 연결되기 위한 3개의 서브 라인들을 포함함 - 과, n 개의 행 라인들 - 상기 행 라인들 각각은 상기 열 라인들과 교차하도록 배치되고, 상기 행 라인들 각각에는 m 개의 픽셀들이 연결됨 - 과, 소정의 스캔 주기에 따라서 상기 행 라인들 각각에 행 라인 단위로 동작 전압을 공급하는, 스캔 제어 회로부, 그리고, 상기 스캔 제어 회로부에 의해 행 라인들 측으로 동작 전압이 공급되는 경우, 동작 전압을 공급받는 픽셀이 발광하도록 열 라인 내의 서브 라인 단위로 전류 경로를 제공하고, 열 라인 내의 서브 라인 단위로 전류의 크기를 제어하는, 픽셀 드라이버를 포함한다.
본 발명의 일 측면에 따른 디지털 사이니지 시스템은, 행렬로 배열되는 복수 개의 픽셀 모듈들을 포함하는 엘이디 디스플레이 장치와, 상기 엘이디 디스플레이 장치 측으로 영상 신호원을 제공하기 위한 영상 신호원 제공부와, 상기 영상 신호원 제공부와 상기 엘이디 디스플레이 장치 사이에서, 상기 영상 신호원 제공부로부터의 영상 신호원을 디지털 데이터 신호로 변환하여 상기 엘이디 디스플레이 장치 측으로 제공함으로써 상기 엘이디 디스플레이 장치가 영상을 디스플레이하도록 하는, 컨트롤러를 포함한다.
일 실시예에 따라, 상기 픽셀 모듈들 각각은, 행렬로 배열된 복수 개의 픽셀들 - 상기 픽셀들 각각은, 적색, 녹색 및 청색 엘이디를 포함함 - 을 포함하는 픽셀 어레이와, m 개의 열 라인들 - 상기 열 라인들 각각에는 n 개의 픽셀들이 연결되고, 상기 열 라인들 각각은 상기 적색, 녹색 및 청색 엘이디 각각에 연결되기 위한 3개의 서브 라인들을 포함함 - 과, n 개의 행 라인들 - 상기 행 라인들 각각은 상기 열 라인들과 교차하도록 배치되고, 상기 행 라인들 각각에는 m 개의 픽셀들이 연결됨 - 과, 소정의 스캔 주기에 따라서 상기 행 라인들 각각에 행 라인 단위로 동작 전압을 공급하는, 스캔 제어 회로부, 그리고, 상기 스캔 제어 회로부에 의해 행 라인들 측으로 동작 전압이 공급되는 경우, 동작 전압을 공급받는 픽셀이 발광하도록 열 라인 내의 서브 라인 단위로 전류 경로를 제공하고, 열 라인 내의 서브 라인 단위로 전류의 크기를 제어하는, 픽셀 드라이버를 포함한다.
본 발명은 새로운 개념의 엘이디 디스플레이 장치 및 이를 이용하는 디지털 사이니지 시스템을 제공함으로써, 종래 디지털 사이니지용 엘이디 디스플레이 장치에 있어서, 엘이디 패키지들 사이의 간격 문제로 인해 고품질의 해상도를 얻기 어려운 단점을 해소하여, 고품질의 디스플레이 영상을 구현할 수 있는 효과가 있다.
도 1은 본 발명의 일 실시예에 따른 엘이디 디스플레이 장치의 기본 구성을 설명하기 위한 도면이고,
도 2는 본 발명의 일 실시예에 따른 엘이디 디스플레이 장치에서 복수 개의 픽셀 어레이가 행렬로 배열된 예를 나타낸 도면으로서, 각각의 픽셀 어레이는 16 * 32의 픽셀들로 구성되고, 이러한 픽셀 어레이가 2 * 2로 배열된 예를 나타낸 도면이고,
도 3은 본 발명의 일 실시예에 따른 엘이디 디스플레이 장치(100)를 이용하는 디지털 사이니지 시스템을 설명하기 위한 도면이다.
본 발명은 적색, 녹색 및 청색 엘이디를 포함하는 RGB 엘이디 패키지를 사용하여 기본 단위가 되는 픽셀(pixel)을 만들고, 복수 개의 픽셀들을 사용하여 픽셀 어레이를 만들어서, 이러한 픽셀 어레이를 점등시킬 수 있도록 구동시키는 엘이디 드라이버 IC(픽셀 드라이버)를 포함하는 픽셀 모듈을 구성하고, 이러한 픽셀 모듈을 복수 개 배열하여 하나의 전체적인 엘이디 디스플레이 장치를 구현한다. 또한, 본 발명은, 이렇게 구동되는 엘이디 디스플레이를 포함하는 디지털 사이니지 시스템을 제공한다. 컨트롤러는 노트북이나 각종 미디어 장치에서 입력받은 영상 신호를 디지털 데이터로 변화시켜주는 역할을 하며, 변환된 디지털 데이터를 입력받은 엘이디 드라이버 IC는 해당 픽셀 어레이 측으로, 변환된 디지털 데이터에 따라 픽셀 내의 적색, 녹색 및 청색 엘이디의 전류를 싱킹(sinking)하여 적색, 녹색 및 청색 엘이디 각각에 원하는 이미지가 나오도록 전류의 크기를 조절하는 역할을 한다.
이하에서는 첨부된 도면들을 참조하여 본 발명의 바람직한 실시예들을 설명한다. 첨부된 도면들 및 이를 참조하여 설명되는 실시예들은 당해 기술 분야에서 통상의 지식을 가진 자로 하여금 본 발명에 관한 이해를 돕기 위한 의도로 간략화되고 예시된 것임에 유의하여야 할 것이다.
도 1은 본 발명의 일 실시예에 따른 엘이디 디스플레이 장치의 기본 구성을 설명하기 위한 도면이고, 도 2는 본 발명의 일 실시예에 따른 엘이디 디스플레이 장치에서 복수 개의 픽셀 어레이가 행렬로 배열된 예를 나타낸 도면으로서, 각각의 픽셀 어레이는 16 * 32의 픽셀들로 구성되고, 이러한 픽셀 어레이가 2 * 2로 배열된 예를 나타낸 도면이고, 도 3은 본 발명의 일 실시예에 따른 엘이디 디스플레이 장치(100)를 이용하는 디지털 사이니지 시스템을 설명하기 위한 도면이다.
먼저, 도 1을 참조하면, 본 발명의 엘이디 디스플레이 장치는, 픽셀 어레이(pixel array)(110), m 개의 열 라인들(120_1, ..., 120_16), n 개의 행 라인들(130_1, ..., 130_32), 스캔 제어 회로부(140), 및 픽셀 드라이버(150)를 포함한다. 도 1에서는 열이 16개 이고(즉, m = 16), 행이 32개인(즉, n = 32) 경우를 예시하였으나, 이러한 개수로 한정되는 것은 아니다.
픽셀 어레이(110)는 행렬로 배열된 복수 개의 픽셀들(P1_1, ..., P16_1, ..., P1_32, ..., P16_32 ; 이하 이들을 pixel로 통칭함)을 포함한다. 픽셀들(pixel) 각각은 적색, 녹색 및 청색 엘이디를 포함한다. 도 1에서 하나의 픽셀은 좌측 상단에 P1_1(Pixel)로 나타낸 바와 같이, 적색, 녹색 및 청색 엘이디의 애노드(Anode) 단자는 공통으로 연결되고 각각의 캐소드(Cathode) 단자는 독립적으로 제어되도록 연결된다.
m 개의 열 라인들(120_1, ..., 120_16) 각각은 적색, 녹색 및 청색 엘이디 각각에 연결되기 위한 3 개의 서브 라인들(sub-lines)을 포함한다. 하나의 픽셀에서 각각 독립적으로 존재하는 적색, 녹색 및 청색 엘이디 각각의 캐소드 단자가 이들 3 개의 서브 라인들 각각에 연결된다. 픽셀 드라이버(150) 측과 열라인들(120_1, ..., 120_16)이 연결되어 있으므로, 픽셀 드라이버(150)에는 이들 모두를 개별적으로 구동시킬 수 있도록 적어도 m * 3 개의 채널이 구비되어야 한다. 즉, m = 16인 경우, 픽셀별로 그리고 하나의 픽셀 내에서 적색, 녹색 및 청색 엘이디 각각의 캐소드 단자로부터 전류를 싱킹하여 각각 제어할 수 있도록, 적어도 48개의 채널이 구비되어야 할 것이다. 그리고, 하나의 열 라인에는 n 개의 픽셀들이 연결되어 있다.
n 개의 행 라인들(130_1, ..., 130_32)은 열 라인들(120_1, ..., 120_16)과 교차하도록 배치되고, 각각의 행 라인에는 m 개의 픽셀들이 연결되어 있다. 예를 들어, 도 1에서와 같이, m이 16이고 n이 32인 경우, 하나의 행 라인에는 16개의 픽셀이 연결되어 있다.
이렇듯, 하나의 픽셀(예컨대, 픽셀(P1_1))을 기준으로 보면, 픽셀 내의 엘이디들의 애노드 측에 공통으로 연결되어 소정의 스캔 단위로 전압을 공급받는 행 라인(130_1)과, 픽셀 내의 엘이디들 각각의 캐소드 측에 독립적으로 연결되어 전류를 싱킹하기 위한 열 라인(120_1)의 교차점에 위치하는 것으로 파악해 볼 수 있다.
스캔 제어 회로부(140)는, 소정의 스캔 주기에 따라서 행 라인들(130_1, ..., 130_n) 각각에 행 라인 단위로 동작 전압을 공급하는 집적회로 부분이다. 스캔 제어 회로부(140)는, 행 라인들(130_1, ..., 130_n) 각각에 대응되게 연결된 PMOSFET를 포함할 수 있다. 도시된 바와 같이, 각각의 PMOSFET에서 소스 단자는 공급 전압(VLED)과 연결되고, 드레인 단자는 해당 행 라인과 연결되며, 소정의 스캔 주기(예컨대, 한 클럭의 1/32 스캔 주기)로 스캔 신호(L1, ..., L32)가 순차적으로 PMOSFET의 게이트 단자로 인가되면(PMOSFET이므로, 로우 레벨의 신호가 인가되는 경우 PMOSFET는 턴온됨), 그에 대응되게 공급 전압(VLED)이 해당 16 개의 픽셀들에 공급될 수 있는 상태가 된다. 이 상태에서 픽셀 드라이버(150) 측의 싱킹 전류에 따라서, 해당 픽셀에서 원하는 이미지(적색, 녹색, 청색 엘이디에서 발광되는 광들의 조합)가 나올 수 있도록 제어된다.
즉, 픽셀 드라이버(150)는, 스캔 제어 회로부(140)에 의해 행 라인들 측으로 동작 전압(VLED)이 공급되는 경우, 동작 전압을 공급받는 픽셀이 발광되도록 열 라인(120_1, ..., 120_16) 내의 서브 라인 단위로 전류의 크기를 제어한다. 하나의 열 라인 120_1을 살펴보면, 열 라인(120_1_)은, 최종단에 R1, G1, B1으로 표시된 각각의 서브 라인(이하, 편의상 열라인 120_1의 서브 라인을 R1, G1, B1 으로 표시함)을 포함하며, 픽셀 드라이버(150)는 이들 서브 라인(R1, G1, B1) 각각에 대응되게 연결되어 전류를 싱킹한다.
본 발명의 엘이디 디스플레이 장치에서 픽셀 어레이(110)가 배치된 면을 전면으로 가정하면, 열 라인들(120_1, ..., 120_16), 행 라인들(130_1, ...,130_32), 스캔 제어 회로부(140), 및 픽셀 드라이버는 모두 그 반대면에 배치된다. 그리하여, 픽셀들 간의 간격이 일정하도록 함으로써 고해상의 영상을 구현할 수 있도록 한다.
다음으로 도 2를 참조하면, 엘이디 디스플레이장치는, 행렬로 배열되는 복수 개의 픽셀 모듈들(100a, 100b, 100c, 100d)을 포함한다. 도 2에는 2 * 2 행렬로 배열되는 복수 개의 픽셀들을 포함하는 엘이디 디스플레이장치를 예시하고 있으나, 엘이디 디스플레이 장치의 크기에 따라, 예컨대, 2 * 4, 2 * 6, 4 * 4, 4 * 12 등으로 얼마든지 확장가능하다.
상기 엘이디 디스플레이 장치에서, 하나의 픽셀 모듈(예컨대, 100a)은, 앞서 도 1을 참조하여 설명된 엘이디 디스플레이 장치에서와 같이, 행렬로 배열된 복수 개의 픽셀들을 포함하는 픽셀 어레이(예컨대, 16 * 32의 픽셀 어레이), 각각이 3 개씩의 서브 라인들을 포함하며, 각각에 n 개의 픽셀들이 연결된 m 개(예컨대, 16 개)의 열 라인들, 열 라인들과 교차하도록 배치되고, 각각에 m 개의 픽셀들이 연결된 n 개(예컨대, 32개)의 행 라인들, 소정의 스캔 주기에 따라서 행 라인들 각각에 행 라인 단위로 동작 전압을 공급하는, 스캔 제어 회로부, 그리고, 상기 스캔 제어 회로부에 의해 행 라인들 측으로 동작 전압이 공급되는 경우, 동작 전압을 공급받는 픽셀이 발광하도록 열 라인 내의 서브 라인 단위로 전류 경로를 제공하고, 열 라인 내의 서브 라인 단위로 전류의 크기를 제어하는, 픽셀 드라이버를 포함한다. 하나의 픽셀 모듈 내의 구성요소들, 즉, 픽셀 어레이, 열 라인들, 행 라인들, 스캔 제어 회로부 및 픽셀 드라이버 각각에 대한 설명은 도 1을 참조하여 설명된 것과 실질적으로 동일하므로, 도 1의 설명이 그대로 적용된다.
마지막으로 도 3을 참조하면, 본 발명의 일 실시예에 따른 엘이디 디스플레이 장치(100)를 포함하는 디지털 사이니지 시스템은, 엘이디 디스플레이 장치(100), 컨트롤러(200), 및 영상 신호원 제공부(300a, 300b, 300c, 300d, 300e, 300f, 300g ; 이하 총괄하여 300으로 표시함)를 포함한다.
상기 디지털 사이니지 시스템에서, 엘이디 디스플레이 장치(100)는 행렬로 배열되는 복수 개의 픽셀 모듈들을 포함하며, 이러한 픽셀 모듈들은 도 2에 도시된 예와 실질적으로 동일하다.
컨트롤러(200)는, 영상 신호원 제공부(300)와 엘이디 디스플레이장치(100) 사이에서, 영상 신호원 제공부(300)로부터의 영상 신호원을 디지털 데이터 신호로 변환하여 엘이디 디스플레이 장치 측으로 제공함으로써, 엘이디 디스플레이 장치(100)가 영상을 디스플레이할 수 있도록 해준다.
영상 신호원 제공부(300)는, 각종 PC, TV, 및 DVD 등 다양한 장치들일 수 있으며, 영상 신호원 제공부(300)와 컨트롤러(200) 간에는 DVI, HDMI, CVBS 등의 다양한 통신 프로토콜이 지원될 수 있다.
이상에서, 본 발명에 따른 엘이디 디스플레이 장치 및 이를 이용하는 디지털 사이니지 시스템에 관해 설명하였으나, 본 발명의 범위는 이하의 청구항들에 의해 정해지는 것임에 유의하여야 할 것이다.
100 : 엘이디 디스플레이 장치
100a, 100b, 100c, 100d : 픽셀 모듈
110 : 픽셀 어레이
120(120_1, ..., 120_16) : 열 라인들
130(130_1, ..., 130_32) : 행 라인들
140 : 스캔 제어 회로부
150 : 픽셀 드라이버
200 : 컨트롤러
300(300a, ..., 300g) : 영상 신호원 제공부

Claims (16)

  1. 엘이디 디스플레이 장치로서,
    행렬로 배열된 복수 개의 픽셀들 - 상기 픽셀들 각각은, 적색, 녹색 및 청색 엘이디를 포함함 - 을 포함하는 픽셀 어레이;
    m 개의 열 라인들 - 상기 열 라인들 각각에는 n 개의 픽셀들이 연결되고, 상기 열 라인들 각각은 상기 적색, 녹색 및 청색 엘이디 각각에 연결되기 위한 3개의 서브 라인들을 포함함 - ;
    n 개의 행 라인들 - 상기 행 라인들 각각은 상기 열 라인들과 교차하도록 배치되고, 상기 행 라인들 각각에는 m 개의 픽셀들이 연결됨 - ;
    소정의 스캔 주기에 따라서 상기 행 라인들 각각에 행 라인 단위로 동작 전압을 공급하는, 스캔 제어 회로부; 및
    상기 스캔 제어 회로부에 의해 행 라인들 측으로 동작 전압이 공급되는 경우, 동작 전압을 공급받는 픽셀이 발광하도록 열 라인 내의 서브 라인 단위로 전류 경로를 제공하고, 열 라인 내의 서브 라인 단위로 전류의 크기를 제어하는, 픽셀 드라이버;를 포함하는 것을 특징으로 하는, 엘이디 디스플레이 장치.
  2. 청구항 1에 있어서, 상기 픽셀들 내의 적색, 녹색, 및 청색 엘이디 각각의 애노드(anode) 단자는, 대응되는 행 라인에 공통으로 연결되는 것을 특징으로 하는, 엘이디 디스플레이 장치.
  3. 청구항 1에 있어서, 상기 픽셀들 내의 적색, 녹색, 및 청색 엘이디 각각의 캐소드(cathode) 단자는, 대응되는 서브 라인들 각각에 독립적으로 연결되는 것을 특징으로 하는, 엘이디 디스플레이 장치.
  4. 청구항 1에 있어서, 상기 m은 16이고, 상기 n은 32인 것을 특징으로 하는, 엘이디 디스플레이 장치.
  5. 청구항 1에 있어서, 상기 스캔 제어 회로부는, 행 라인들 각각에 대응되게 연결된 PMOSFET를 포함하는 것을 특징으로 하는, 엘이디 디스플레이 장치.
  6. 행렬로 배열되는 복수 개의 픽셀 모듈들을 포함하는 엘이디 디스플레이 장치로서,
    상기 픽셀 모듈들 각각은,
    행렬로 배열된 복수 개의 픽셀들 - 상기 픽셀들 각각은, 적색, 녹색 및 청색 엘이디를 포함함 - 을 포함하는 픽셀 어레이;
    m 개의 열 라인들 - 상기 열 라인들 각각에는 n 개의 픽셀들이 연결되고, 상기 열 라인들 각각은 상기 적색, 녹색 및 청색 엘이디 각각에 연결되기 위한 3개의 서브 라인들을 포함함 - ;
    n 개의 행 라인들 - 상기 행 라인들 각각은 상기 열 라인들과 교차하도록 배치되고, 상기 행 라인들 각각에는 m 개의 픽셀들이 연결됨 - ;
    소정의 스캔 주기에 따라서 상기 행 라인들 각각에 행 라인 단위로 동작 전압을 공급하는, 스캔 제어 회로부; 및
    상기 스캔 제어 회로부에 의해 행 라인들 측으로 동작 전압이 공급되는 경우, 동작 전압을 공급받는 픽셀이 발광하도록 열 라인 내의 서브 라인 단위로 전류 경로를 제공하고, 열 라인 내의 서브 라인 단위로 전류의 크기를 제어하는, 픽셀 드라이버;를 포함하는 것을 특징으로 하는, 엘이디 디스플레이 장치.
  7. 청구항 6에 있어서, 상기 픽셀들 내의 적색, 녹색, 및 청색 엘이디 각각의 애노드(anode) 단자는, 대응되는 행 라인에 공통으로 연결되는 것을 특징으로 하는, 엘이디 디스플레이 장치.
  8. 청구항 6에 있어서, 상기 픽셀들 내의 적색, 녹색, 및 청색 엘이디 각각의 캐소드(cathode) 단자는, 대응되는 서브 라인들 각각에 독립적으로 연결되는 것을 특징으로 하는, 엘이디 디스플레이 장치.
  9. 청구항 6에 있어서, 상기 m은 16이고, 상기 n은 32인 것을 특징으로 하는, 엘이디 디스플레이 장치.
  10. 청구항 6에 있어서, 상기 스캔 제어 회로부는, 행 라인들 각각에 대응되게 연결된 PMOSFET를 포함하는 것을 특징으로 하는, 엘이디 디스플레이 장치.
  11. 디지털 사이니지 시스템으로서,
    행렬로 배열되는 복수 개의 픽셀 모듈들을 포함하는 엘이디 디스플레이 장치;
    상기 엘이디 디스플레이 장치 측으로 영상 신호원을 제공하기 위한 영상 신호원 제공부; 및
    상기 영상 신호원 제공부와 상기 엘이디 디스플레이 장치 사이에서, 상기 영상 신호원 제공부로부터의 영상 신호원을 디지털 데이터 신호로 변환하여 상기 엘이디 디스플레이 장치 측으로 제공함으로써 상기 엘이디 디스플레이 장치가 영상을 디스플레이하도록 하는, 컨트롤러;를 포함하는 것을 특징으로 하는, 디지털 사이니지 시스템.
  12. 청구항 11에 있어서, 상기 픽셀 모듈들 각각은,
    행렬로 배열된 복수 개의 픽셀들 - 상기 픽셀들 각각은, 적색, 녹색 및 청색 엘이디를 포함함 - 을 포함하는 픽셀 어레이;
    m 개의 열 라인들 - 상기 열 라인들 각각에는 n 개의 픽셀들이 연결되고, 상기 열 라인들 각각은 상기 적색, 녹색 및 청색 엘이디 각각에 연결되기 위한 3개의 서브 라인들을 포함함 - ;
    n 개의 행 라인들 - 상기 행 라인들 각각은 상기 열 라인들과 교차하도록 배치되고, 상기 행 라인들 각각에는 m 개의 픽셀들이 연결됨 - ;
    소정의 스캔 주기에 따라서 상기 행 라인들 각각에 행 라인 단위로 동작 전압을 공급하는, 스캔 제어 회로부; 및
    상기 스캔 제어 회로부에 의해 행 라인들 측으로 동작 전압이 공급되는 경우, 동작 전압을 공급받는 픽셀이 발광하도록 열 라인 내의 서브 라인 단위로 전류 경로를 제공하고, 열 라인 내의 서브 라인 단위로 전류의 크기를 제어하는, 픽셀 드라이버;를 포함하는 것을 특징으로 하는, 디지털 사이니지 시스템.
  13. 청구항 11에 있어서, 상기 픽셀들 내의 적색, 녹색, 및 청색 엘이디 각각의 애노드(anode) 단자는, 대응되는 행 라인에 공통으로 연결되는 것을 특징으로 하는, 디지털 사이니지 시스템.
  14. 청구항 11에 있어서, 상기 픽셀들 내의 적색, 녹색, 및 청색 엘이디 각각의 캐소드(cathode) 단자는 대응되는 서브 라인들 각각에 독립적으로 연결되는 것을 특징으로 하는, 디지털 사이니지 시스템.
  15. 청구항 11에 있어서, 상기 m은 16이고, 상기 n은 32인 것을 특징으로 하는, 디지털 사이니지 시스템.
  16. 청구항 11에 있어서, 상기 스캔 제어 회로부는, 행 라인들 각각에 대응되게 연결되는 PMOSFET를 포함하는 것을 특징으로 하는, 디지털 사이니지 시스템.
KR1020160160442A 2016-11-29 2016-11-29 엘이디 디스플레이 장치 및 이를 이용하는 디지털 사이니지 시스템 KR20180060678A (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020160160442A KR20180060678A (ko) 2016-11-29 2016-11-29 엘이디 디스플레이 장치 및 이를 이용하는 디지털 사이니지 시스템

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020160160442A KR20180060678A (ko) 2016-11-29 2016-11-29 엘이디 디스플레이 장치 및 이를 이용하는 디지털 사이니지 시스템

Publications (1)

Publication Number Publication Date
KR20180060678A true KR20180060678A (ko) 2018-06-07

Family

ID=62621629

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020160160442A KR20180060678A (ko) 2016-11-29 2016-11-29 엘이디 디스플레이 장치 및 이를 이용하는 디지털 사이니지 시스템

Country Status (1)

Country Link
KR (1) KR20180060678A (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101971979B1 (ko) * 2018-11-07 2019-04-24 빛샘전자 주식회사 Led 디스플레이 장치 및 led 패키지

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101076825B1 (ko) 2009-03-20 2011-10-25 (주)애드트로닉 엘이디 전광판
KR20140077757A (ko) 2012-12-14 2014-06-24 한국전자통신연구원 디지털 사이니지 출력 방법

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101076825B1 (ko) 2009-03-20 2011-10-25 (주)애드트로닉 엘이디 전광판
KR20140077757A (ko) 2012-12-14 2014-06-24 한국전자통신연구원 디지털 사이니지 출력 방법

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101971979B1 (ko) * 2018-11-07 2019-04-24 빛샘전자 주식회사 Led 디스플레이 장치 및 led 패키지

Similar Documents

Publication Publication Date Title
US10706766B2 (en) Display panel and method for driving the display panel
CN109216398B (zh) Led显示面板和使用该led显示面板的显示器
CN114830218A (zh) 显示模块及其驱动方法
US20060238134A1 (en) Electro-luminescence display device and driving method thereof
US20190236997A1 (en) Display driving method and organic light-emitting display device thereof
JP2012123349A (ja) 表示装置
CN109872684B (zh) 一种显示面板、显示装置和显示面板的驱动方法
US11430372B2 (en) Pixel circuit, driving method thereof, and display apparatus
KR20210099973A (ko) 공통 led 구동 회로를 포함하는 발광 소자 기반 디스플레이 패널 및 발광 소자 디스플레이 장치
KR20210087867A (ko) 디스플레이 모듈 및 이의 구동 방법
US11837157B2 (en) Display module and display apparatus having the same
CN111430433B (zh) 显示面板及显示装置
CN102142219A (zh) 自发光器件面板、图像显示设备和被动驱动方法
KR20030000146A (ko) 액티브 매트릭스 유기 엘이디 구동회로
CN107657900A (zh) 一种阵列基板、显示面板及显示装置
CN109616039A (zh) 显示面板及其发光控制电路、驱动方法、显示装置
TWI776647B (zh) 微型發光二極體顯示裝置
CN110992876A (zh) 显示装置
US11710445B2 (en) Backplane configurations and operations
CN111316345B (zh) 子像素电路、主动式电激发光显示器及其驱动方法
US11929012B2 (en) Display module and display apparatus having the same
KR20180060678A (ko) 엘이디 디스플레이 장치 및 이를 이용하는 디지털 사이니지 시스템
US20220223576A1 (en) Display apparatus
WO2023151014A1 (zh) 显示面板、其驱动方法及显示装置
KR20220103551A (ko) 디스플레이 모듈 및 이를 포함하는 디스플레이 장치

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal