KR20180020983A - 저전력 물리 계층 드라이버 토폴로지들 - Google Patents
저전력 물리 계층 드라이버 토폴로지들 Download PDFInfo
- Publication number
- KR20180020983A KR20180020983A KR1020177036773A KR20177036773A KR20180020983A KR 20180020983 A KR20180020983 A KR 20180020983A KR 1020177036773 A KR1020177036773 A KR 1020177036773A KR 20177036773 A KR20177036773 A KR 20177036773A KR 20180020983 A KR20180020983 A KR 20180020983A
- Authority
- KR
- South Korea
- Prior art keywords
- transistor
- voltage level
- signal
- phase
- terminal
- Prior art date
Links
Images
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L25/00—Baseband systems
- H04L25/02—Details ; arrangements for supplying electrical power along data transmission lines
- H04L25/0264—Arrangements for coupling to transmission lines
- H04L25/0272—Arrangements for coupling to multiple lines, e.g. for differential transmission
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/38—Information transfer, e.g. on bus
- G06F13/40—Bus structure
- G06F13/4063—Device-to-bus coupling
- G06F13/4068—Electrical coupling
- G06F13/4072—Drivers or receivers
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04B—TRANSMISSION
- H04B1/00—Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
- H04B1/02—Transmitters
- H04B1/04—Circuits
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04B—TRANSMISSION
- H04B3/00—Line transmission systems
- H04B3/52—Systems for transmission between fixed stations via waveguides
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L25/00—Baseband systems
- H04L25/02—Details ; arrangements for supplying electrical power along data transmission lines
- H04L25/0264—Arrangements for coupling to transmission lines
- H04L25/028—Arrangements specific to the transmitter end
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L25/00—Baseband systems
- H04L25/38—Synchronous or start-stop systems, e.g. for Baudot code
- H04L25/40—Transmitting circuits; Receiving circuits
- H04L25/49—Transmitting circuits; Receiving circuits using code conversion at the transmitter; using predistortion; using insertion of idle bits for obtaining a desired frequency spectrum; using three or more amplitude levels ; Baseband coding techniques specific to data transmission systems
- H04L25/493—Transmitting circuits; Receiving circuits using code conversion at the transmitter; using predistortion; using insertion of idle bits for obtaining a desired frequency spectrum; using three or more amplitude levels ; Baseband coding techniques specific to data transmission systems by transition coding, i.e. the time-position or direction of a transition being encoded before transmission
Landscapes
- Engineering & Computer Science (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- General Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Power Engineering (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Spectroscopy & Molecular Physics (AREA)
- Dc Digital Transmission (AREA)
Abstract
데이터 송신, 특히 전자 기기 내에서 2 개의 디바이스들 간의 데이터 송신을 용이하게 하는 시스템, 방법들 및 장치가 설명되어 있다. 송신 라인들은 송신 라인들이 달리 구동되지 않을 때 N-페이즈 극성 인코딩된 송신기에서 선택적으로 종단된다. 데이터는 복수의 와이어들 상에 송신되는 심볼들의 시퀀스에 맵핑된다. 심볼들의 시퀀스는 3 개의 신호들에서 인코딩된다. 복수의 단자들 중 제 1 단자는 트랜지스터들이 제 1 단자를 제 1 및 제 2 전압 레벨들에 커플링하기 위해 활성화되게 하도록 구동될 수도 있다. 제 1 단자는 또한, 전용 트랜지스터가 제 1 단자를 중간 전압 레벨에 커플링하기 위해 활성화되게 하도록 구동될 수도 있다. 전용 트랜지스터는 3 개의 단자들 중 제 2 단자를 구동시키기 위한 전압 레벨 및 3 개의 단자들 중 제 3 단자를 구동시키기 위한 전압 레벨에 기초하여 활성화된다.
Description
관련 출원들의 상호 참조
본 출원은 2015년 6월 22일자로 출원되고 발명의 명칭이 "LOW POWER PHYSICAL LAYER DRIVER TOPOLOGIES"인 미국 가출원 일련번호 제62/183,050호와, 2016년 6월 3일자로 출원되고 발명의 명칭이 "LOW POWER PHYSICAL LAYER DRIVER TOPOLOGIES"인 미국 비가출원 제15/172,913호의 이점을 청구하며, 이들 각각의 전체 내용은 참조에 의해 본원에 통합된다.
기술분야
본 개시는 일반적으로 고속 데이터 통신들에 관한 것이고, 보다 구체적으로는, 멀티-페이즈 시스템에서 신호 와이어들을 구동시키기 위한 라인 인터페이스들에 관한 것이다.
고속 인터페이스들은 모바일 디바이스들 및 다른 복잡한 장치들의 회로들과 컴포넌트들 간에 빈번하게 이용된다. 예를 들어, 특정 디바이스들은 통신 링크들을 통하여 서로 상호작용하는 프로세싱, 통신들, 저장 및/또는 디스플레이 디바이스들을 포함할 수도 있다. SDRAM (synchronous dynamic random access memory) 을 포함한, 이들 디바이스들 중 일부는 프로세서 클록 레이트에서 데이터 및 제어 정보를 제공 또는 소모할 수 있다. 디스플레이 제어기들과 같은 다른 디바이스들은 비교적 낮은 비디오 리플레시 레이트들에서 가변 양의 데이터를 요구할 수도 있다.
고속 인터페이스들은 종종 클록 스큐에 의해 제한받고, 간섭을 받는다. 고주파수 신호들은 종종 중요한 신호들에 공통 모드 거부를 제공하기 위한 차동 인터페이스들을 이용하여 송신된다. 넓은 데이터 및 제어 버스들 상에서 대량의 데이터를 송신 및 수신하는 메모리 디바이스들과 같은 디바이스들에 있어서, 인터페이스들은 고가일 수도 있고 상당한 전력을 소모할 수도 있으며 회로 기판 상에서 상당한 면적을 소비할 수도 있다.
여기에 개시된 실시형태들은 하나 이상의 데이터 링크들을 통하여 통신적으로 커플링되고 전자 장치에서 공동위치될 수도 있는 2 개의 디바이스들 사이에서 통신하기 위한 시스템들, 방법들 및 장치들을 제공한다.
본 개시의 일 양태에서, 데이터 트랜스퍼를 위한 방법은 복수의 와이어들 상에서 복수의 단자들을 통하여 송신되는 심볼들의 시퀀스에 데이터를 맵핑하는 단계, 3 개의 신호들에서 심볼들의 시퀀스를 인코딩하는 단계로서, 3 개의 신호들 각각은 송신될 각각의 심볼에 대한 3 개의 페이즈들 중 한 페이즈에 있고, 3 개의 신호들은 각각의 심볼의 송신 동안 서로 상이한 페이즈들에 있는, 심볼들의 시퀀스를 인코딩하는 단계, 및 복수의 단자들 중 제 1 단자를 통하여 송신되는 신호를 획득하는 단계로서, 신호는 3 개 신호들 중 하나인, 신호를 획득하는 단계를 포함한다. 본 방법은 신호가 제 1 페이즈에 있을 때 제 1 드라이버로부터 제 1 전압 레벨을 출력하는 것에 의해 제 1 단자를 구동시키는 단계, 신호가 제 2 페이즈에 있을 때 제 1 드라이버로부터 제 2 전압 레벨을 출력하는 것에 의해 제 1 단자를 구동시키는 단계, 및 제 1 신호가 제 3 페이즈에 있을 때 제 2 드라이버로부터 제 3 전압 레벨을 출력하는 것에 의해 제 1 단자를 구동시키는 단계를 더 포함한다. 제 3 전압 레벨은 복수의 단자들 중 제 2 단자를 구동시키기 위한 제 4 전압 레벨에 기초하여 그리고 복수의 단자들 중 제 3 단자를 구동시키기 위한 제 5 전압 레벨에 기초하여 출력된다.
본 개시의 양태에서, 제 1 드라이버는 제 1 트랜지스터 및 제 2 트랜지스터를 포함한다. 제 1 드라이버로부터 제 1 전압 레벨을 출력하는 것은 신호가 제 1 페이즈에 있을 때 제 1 전압 레벨을 출력하기 위해 제 1 트랜지스터를 턴온하고 제 2 트랜지스터를 턴오프하는 것을 포함한다. 제 1 단자는 제 1 전압 레벨이 출력될 때 제 1 전압 레벨을 향하여 구동된다. 제 1 드라이버로부터 제 2 전압 레벨을 출력하는 것은 신호가 제 2 페이즈에 있을 때 제 2 전압 레벨을 출력하기 위해 제 2 트랜지스터를 턴온하고 제 1 트랜지스터를 턴오프하는 것을 포함한다. 제 1 단자는 제 2 전압 레벨이 출력될 때 제 2 전압 레벨을 향하여 구동된다. 제 1 트랜지스터 및 제 2 트랜지스터는 신호가 제 3 페이즈에 있을 때 턴오프된다.
본 방법은 제 3 드라이버로부터 제 4 전압 레벨을 출력하는 것에 의해 복수의 단자들 중 제 2 단자를 구동시키는 단계, 및 제 4 드라이버로부터 제 5 전압 레벨을 출력하는 것에 의해 복수의 단자들 중 제 3 단자를 구동시키는 단계를 더 포함할 수도 있다. 본 개시의 양태에서, 제 2 드라이버는 제 3 트랜지스터 및 제 4 트랜지스터를 포함한다. 제 1 신호가 제 3 페이즈에 있을 때 제 2 드라이버로부터 제 3 전압 레벨을 출력하는 것은 제 3 드라이버로부터 출력되는 제 4 전압 레벨, 및 제 4 드라이버로부터 출력되는 제 5 전압 레벨을 수신하는 단계, 및 제 3 전압 레벨을 출력하기 위해 수신된 제 4 전압 레벨 및 수신된 제 5 전압 레벨에 따라 제 2 드라이버의 제 3 트랜지스터 및 제 4 트랜지스터를 턴온하는 단계를 포함한다. 제 1 단자는 제 3 전압 레벨이 출력될 때 제 3 전압 레벨을 향하여 구동된다.
일 양태에서, 제 3 전압 레벨은 제 1 전압 레벨 및 제 2 전압 레벨에 의해 바운딩되는 전압 범위 내에 있다. 또한, 제 3 트랜지스터 및 제 4 트랜지스터는 제 1 신호가 제 1 페이즈에 또는 제 2 페이즈에 있을 때 턴오프된다.
본 개시의 일 양태에서, 데이터 트랜스퍼를 위한 장치는 복수의 와이어들 상에서 복수의 단자들을 통하여 송신되는 심볼들의 시퀀스에 데이터를 맵핑하기 위한 수단, 3 개의 신호들에서 심볼들의 시퀀스를 인코딩하기 위한 수단으로서, 3 개의 신호들 각각은 송신될 각각의 심볼에 대한 3 개의 페이즈들 중 한 페이즈에 있고, 3 개의 신호들은 각각의 심볼의 송신 동안 서로 상이한 페이즈들에 있는, 심볼들의 시퀀스를 인코딩하기 위한 수단, 복수의 단자들 중 제 1 단자를 통하여 송신되는 신호를 획득하기 위한 수단으로서, 신호는 3 개의 신호들 중 하나인, 신호를 획득하기 위한 수단, 신호가 제 1 페이즈에 있을 때 제 1 드라이버로부터 제 1 전압 레벨을 출력하는 것에 의해 제 1 단자를 구동시키기 위한 수단, 신호가 제 2 페이즈에 있을 때 제 1 드라이버로부터 제 2 전압 레벨을 출력하는 것에 의해 제 1 단자를 구동시키기 위한 수단, 신호가 제 3 페이즈에 있을 때 제 2 드라이버로부터 제 3 전압 레벨을 출력하는 것에 의해 제 1 단자를 구동시키기 위한 수단으로서, 제 3 전압 레벨은 복수의 단자들 중 제 2 단자를 구동시키기 위한 제 4 전압 레벨에 그리고 복수의 단자들 중 제 3 단자를 구동시키기 위한 제 5 전압 레벨에 기초하여 출력되는, 제 1 단자를 구동시키기 위한 수단, 제 3 드라이버로부터 제 4 전압 레벨을 출력하는 것에 의해 제 2 단자를 구동시키기 위한 수단, 및 제 4 드라이버로부터 제 5 전압 레벨을 출력하는 것에 의해 제 3 단자를 구동시키기 위한 수단을 포함한다.
본 개시의 일 양태에서, 송신기는 라인 드라이버들에 의해 구동되는 복수의 단자들 및 프로세싱 회로를 포함하고, 프로세싱 회로는 복수의 와이어들 상에서 복수의 단자들을 통하여 송신되는 심볼들의 시퀀스에 데이터를 맵핑하고, 3 개의 신호들에서 심볼들의 시퀀스를 인코딩하는 것으로서, 3 개의 신호들 각각은 송신될 각각의 심볼에 대한 3 개의 페이즈들 중 한 페이즈에 있고, 3 개의 신호들은 각각의 심볼의 송신 동안 서로 상이한 페이즈들에 있는, 심볼들의 시퀀스를 인코딩하고, 그리고 복수의 단자들 중 제 1 단자를 통하여 송신되는 신호를 획득하는 것으로서, 신호는 3 개 신호들 중 하나인, 신호를 획득하도록 구성된다. 송신기는 신호가 제 1 페이즈에 있을 때 제 1 전압 레벨을 출력하는 것에 의해 제 1 단자를 구동시키고, 그리고 신호가 제 2 페이즈에 있을 때 제 2 전압 레벨을 출력하는 것에 의해 제 1 단자를 구동시키도록 구성되는 제 1 라인 드라이버를 더 포함한다. 송신기는 신호가 제 3 페이즈에 있을 때 제 3 전압 레벨을 출력하는 것에 의해 제 1 단자를 구동시키도록 구성되는 제 2 라인 드라이버를 또한 포함하고, 제 3 전압 레벨은 복수의 단자들 중 제 2 단자를 구동시키기 위한 제 4 전압 레벨에 기초하여 그리고 복수의 단자들 중 제 3 단자를 구동시키기 위한 제 5 전압 레벨에 기초하여 출력된다. 송신기는 제 4 전압 레벨을 출력하는 것에 의해 제 2 단자를 구동시키도록 구성되는 제 3 라인 드라이버, 및 제 5 전압 레벨을 출력하는 것에 의해 제 3 단자를 구동시키도록 구성되는 제 4 라인 드라이버를 더 포함한다.
본 개시의 일 양태에서, 하나 이상의 명령들을 갖는 프로세서 판독가능 저장 매체로서, 하나 이상의 명령들은 적어도 하나의 프로세싱 회로에 의해 실행될 때, 적어도 하나의 프로세싱 회로로 하여금, 복수의 와이어들 상에서 복수의 단자들을 통하여 송신되는 심볼들의 시퀀스에 데이터를 맵핑하게 하고, 3 개의 신호들에서 심볼들의 시퀀스를 인코딩하게 하는 것으로서, 3 개의 신호들 각각은 송신될 각각의 심볼에 대한 3 개의 페이즈들 중 한 페이즈에 있고, 3 개의 신호들은 각각의 심볼의 송신 동안 서로 상이한 페이즈들에 있는, 심볼들의 시퀀스를 인코딩하게 하고, 복수의 단자들 중 제 1 단자를 통하여 송신되는 신호를 획득하게 하는 것으로서, 신호는 3 개의 신호들 중 하나인, 신호를 획득하게 하고, 신호가 제 1 페이즈에 있을 때 제 1 드라이버로부터 제 1 전압 레벨을 출력하는 것에 의해 제 1 단자를 구동하게 하고, 신호가 제 2 페이즈에 있을 때 제 1 드라이버로부터 제 2 전압 레벨을 출력하는 것에 의해 제 1 단자를 구동하게 하고, 신호가 제 3 페이즈에 있을 때 제 2 드라이버로부터 제 3 전압 레벨을 출력하는 것에 의해 제 1 단자를 구동하게 하는 것으로서, 제 3 전압 레벨은 복수의 단자들 중 제 2 단자를 구동시키기 위한 제 4 전압 레벨에 그리고 복수의 단자들 중 제 3 단자를 구동시키기 위한 제 5 전압 레벨에 기초하여 출력되는, 제 1 단자를 구동하게 하고, 제 3 드라이버로부터 제 4 전압 레벨을 출력하는 것에 의해 제 2 단자를 구동하게 하고, 그리고 제 4 드라이버로부터 제 5 전압 레벨을 출력하는 것에 의해 제 3 단자를 구동하게 한다.
본 개시의 일 양태에서, 데이터 트랜스퍼의 방법은 복수의 와이어들 상에서 복수의 단자들을 통하여 송신되는 심볼들의 시퀀스에 데이터를 맵핑하는 단계, 3 개의 신호들에서 심볼들의 시퀀스를 인코딩하는 단계로서, 3 개의 신호들 각각은 송신될 각각의 심볼에 대한 3 개의 페이즈들 중 한 페이즈에 있고, 3 개의 신호들은 각각의 심볼의 송신 동안 서로 상이한 페이즈들에 있는, 심볼들의 시퀀스를 인코딩하는 단계, 및 복수의 단자들 중 한 단자를 통하여 송신되는 신호를 획득하는 단계로서, 신호는 3 개 신호들 중 하나인, 신호를 획득하는 단계를 포함한다. 방법은 신호가 제 1 페이즈에 있을 때 제 1 트랜지스터를 턴온하는 것에 의해 단자를 구동시키는 단계로서, 단자는 제 1 트랜지스터가 턴온될 때 제 1 전압 레벨을 향하여 구동되는, 단자를 구동시키는 단계, 신호가 제 2 페이즈에 있을 때 제 2 트랜지스터를 턴온하는 것에 의해 단자를 구동시키는 단계로서, 단자는 제 2 트랜지스터가 턴온될 때 제 2 전압 레벨을 향하여 구동되는, 단자를 구동시키는 단계, 및 신호가 제 3 페이즈에 있을 때 제 3 트랜지스터를 턴온하는 것에 의해 단자를 구동시키는 단계를 더 포함한다. 단자는 제 3 트랜지스터가 턴온될 때 제 3 전압을 향하여 구동된다. 제 3 전압 레벨은 제 1 전압 레벨과 제 2 전압 레벨에 의해 바운딩되는 전압 범위 내에 있다. 또한, 제 3 트랜지스터는 제 1 트랜지스터에 공급된 전압을 또한 조절하는 전압 레귤레이터로부터 공급되는 전압에 기초하여 턴온된다.
일 양태에서, 신호가 제 1 페이즈에 있을 때 단자를 구동시키는 것은 제 2 트랜지스터 및 제 3 트랜지스터를 턴오프하는 것을 포함한다. 다른 양태에서, 신호가 제 2 페이즈에 있을 때 단자를 구동시키는 것은 제 1 트랜지스터 및 제 3 트랜지스터를 턴오프하는 것을 포함한다. 추가의 양태에서, 신호가 제 3 페이즈에 있을 때 단자를 구동시키는 것은 제 1 트랜지스터 및 제 2 트랜지스터를 턴오프하는 것을 포함한다.
본 개시의 일 양태에서, 데이터 트랜스퍼를 위한 장치는 복수의 와이어들 상에서 복수의 단자들을 통하여 송신되는 심볼들의 시퀀스에 데이터를 맵핑하기 위한 수단, 3 개의 신호들에서 심볼들의 시퀀스를 인코딩하기 위한 수단으로서, 3 개의 신호들 각각은 송신될 각각의 심볼에 대한 3 개의 페이즈들 중 한 페이즈에 있고, 3 개의 신호들은 각각의 심볼의 송신 동안 서로 상이한 페이즈들에 있는, 심볼들의 시퀀스를 인코딩하기 위한 수단, 복수의 단자들 중 한 단자를 통하여 송신되는 신호를 획득하기 위한 수단으로서, 신호는 3 개의 신호들 중 하나인, 신호를 획득하기 위한 수단, 신호가 제 1 페이즈에 있을 때 제 1 트랜지스터를 턴온하는 것에 의해 단자를 구동시키기 위한 수단으로서, 단자는 제 1 트랜지스터가 턴온될 때 제 1 전압 레벨을 향하여 구동되는, 단자를 구동시키기 위한 수단, 신호가 제 2 페이즈에 있을 때 제 2 트랜지스터를 턴온하는 것에 의해 단자를 구동시키기 위한 수단으로서, 단자는 제 2 트랜지스터가 턴온될 때 제 2 전압 레벨을 향하여 구동되는, 단자를 구동시키기 위한 수단, 및 신호가 제 3 페이즈에 있을 때 제 3 트랜지스터를 턴온하는 것에 의해 단자를 구동시키기 위한 수단을 포함한다. 단자는 제 3 트랜지스터가 턴온될 때 제 3 전압을 향하여 구동된다. 제 3 전압 레벨은 제 1 전압 레벨과 제 2 전압 레벨에 의해 바운딩되는 전압 범위 내에 있다. 또한, 제 3 트랜지스터는 제 1 트랜지스터에 공급된 전압을 또한 조절하는 전압 레귤레이터로부터 공급되는 전압에 기초하여 턴온된다.
본 개시의 일 양태에서, 송신기는 라인 드라이버들에 의해 구동되는 복수의 단자들 및 프로세싱 회로를 포함하고, 프로세싱 회로는 복수의 와이어들 상에서 복수의 단자들을 통하여 송신되는 심볼들의 시퀀스에 데이터를 맵핑하고, 3 개의 신호들에서 심볼들의 시퀀스를 인코딩하는 것으로서, 3 개의 신호들 각각은 송신될 각각의 심볼에 대한 3 개의 페이즈들 중 한 페이즈에 있고, 3 개의 신호들은 각각의 심볼의 송신 동안 서로 상이한 페이즈들에 있는, 심볼들의 시퀀스를 인코딩하고, 그리고 복수의 단자들 중 한 단자를 통하여 송신되는 신호를 획득하는 것으로서, 신호는 3 개 신호들 중 하나인, 신호를 획득하도록 구성된다. 송신기는 신호가 제 1 페이즈에 있을 때 제 1 트랜지스터를 턴온하는 것에 의해 단자를 구동시키는 것으로서, 단자는 제 1 트랜지스터가 턴온될 때 제 1 전압 레벨을 향하여 구동되는, 단자를 구동시키고, 신호가 제 2 페이즈에 있을 때 제 2 트랜지스터를 턴온하는 것에 의해 단자를 구동시키는 것으로서, 단자는 제 2 트랜지스터가 턴온될 때 제 2 전압 레벨을 향하여 구동되는, 단자를 구동시키고, 그리고 신호가 제 3 페이즈에 있을 때 제 3 트랜지스터를 턴온하는 것에 의해 단자를 구동시키는 것으로서, 단자는 제 3 트랜지스터가 턴온될 때 제 3 저압 레벨을 향하여 구동되고, 제 3 트랜지스터는 제 1 트랜지스터에 공급된 전압을 또한 조절하는 전압 레귤레이터로부터 공급되는 전압에 기초하여 턴온되는, 단자를 구동시키도록 구성되는 라인 드라이버를 더 포함한다.
본 개시의 일 양태에서, 하나 이상의 명령들을 갖는 프로세서 판독가능 저장 매체로서, 하나 이상의 명령들은 적어도 하나의 프로세싱 회로에 의해 실행될 때, 적어도 하나의 프로세싱 회로로 하여금, 복수의 와이어들 상에서 복수의 단자들을 통하여 송신되는 심볼들의 시퀀스에 데이터를 맵핑하게 하고, 3 개의 신호들에서 심볼들의 시퀀스를 인코딩하게 하는 것으로서, 3 개의 신호들 각각은 송신될 각각의 심볼에 대한 3 개의 페이즈들 중 한 페이즈에 있고, 3 개의 신호들은 각각의 심볼의 송신 동안 서로 상이한 페이즈들에 있는, 심볼들의 시퀀스를 인코딩하게 하고, 복수의 단자들 중 한 단자를 통하여 송신되는 신호를 획득하게 하는 것으로서, 신호는 3 개의 신호들 중 하나인, 신호를 획득하게 하고, 신호가 제 1 페이즈에 있을 때 제 1 트랜지스터를 턴온하는 것에 의해 단자를 구동하게 하는 것으로서, 단자는 제 1 트랜지스터가 턴온될 때 제 1 전압 레벨을 향하여 구동되는, 단자를 구동하게 하고, 신호가 제 2 페이즈에 있을 때 제 2 트랜지스터를 턴온하는 것에 의해 단자를 구동하게 하는 것으로서, 단자는 제 2 트랜지스터가 턴온될 때 제 2 전압 레벨을 향하여 구동되는, 단자를 구동하게 하고, 그리고 신호가 제 3 페이즈에 있을 때 제 3 트랜지스터를 턴온하는 것에 의해 단자를 구동하게 하는 것으로서, 단자는 제 3 트랜지스터가 턴온될 때 제 3 전압 레벨을 향하여 구동되고, 제 3 트랜지스터는 제 1 트랜지스터에 공급된 전압을 또한 조절하는 전압 레귤레이터로부터 공급되는 전압에 기초하여 턴온되는, 단자를 구동하게 한다.
도 1 은 장치 내의 디바이스들 간의 N-페이즈 극성 인코딩된 데이터 링크를 채용하는 장치를 나타낸다.
도 2 는 N-페이즈 극성 인코딩된 데이터 링크를 채용한 장치에 대한 시스템 아키텍처를 나타낸다.
도 3 은 N-페이즈 극성 데이터 인코더의 일 예를 나타낸다.
도 4 는 N-페이즈 극성 인코딩된 인터페이스에서의 시그널링을 나타낸다.
도 5 는 3-와이어, 3-페이즈 통신 링크의 예에서 상태 트랜지션들을 나타내는 상태도이다.
도 6 은 3-페이즈 극성 데이터 디코더를 나타낸다.
도 7 은 M-와이어, N-페이즈 극성 데이터 인코딩을 위한 드라이버를 나타낸다.
도 8 은 각각의 상태에 대해 구동되는 2 쌍의 와이어들을 갖는 6 개의 와이어들을 이용하여 심볼들을 송신하는 인코더의 모델을 보여주는 개략도이다.
도 9 는 3-페이즈 극성 인코딩 회로의 모델을 보여주는 개략도이다.
도 10 은 3-페이즈 시스템에서의 신호 와이어를 구동하는데 이용되는 라인 인터페이스의 일 예를 나타낸다.
도 11 은 3-페이즈 시스템에서 3 개의 신호 와이어들을 구동하는데 이용되는 라인 인터페이스들의 제 1 예를 나타낸다.
도 12 는 3-페이즈 시스템에서 3 개의 신호 와이어들을 구동하는데 이용되는 라인 인터페이스들의 제 2 예를 나타낸다.
도 13 은 3-페이즈 시스템에서 3 개의 신호 와이어들을 구동하는데 이용되는 라인 인터페이스들의 제 3 예를 나타낸다.
도 14 는 3-페이즈 시스템에서 3 개의 신호 와이어들을 구동하는데 이용되는 라인 인터페이스들의 제 4 예를 나타낸다.
도 15 는 풀-업 트랜지스터 및 풀-중간 트랜지스터와 함께 동작중인 LDO 레귤레이터의 제 1 예를 나타낸다.
도 16 은 풀-업 트랜지스터 및 풀-중간 트랜지스터와 함께 동작중인 LDO 레귤레이터의 제 2 예를 나타낸다.
도 17 은 N-페이즈 극성 인코딩된 신호의 송신기에 대한 하드웨어 구현의 일 예를 나타내는 다이어그램이다.
도 18 은 데이터 트랜스퍼 방법을 나타내는 흐름도이다.
도 19 는 다른 데이터 트랜스퍼 방법을 나타내는 흐름도이다.
도 2 는 N-페이즈 극성 인코딩된 데이터 링크를 채용한 장치에 대한 시스템 아키텍처를 나타낸다.
도 3 은 N-페이즈 극성 데이터 인코더의 일 예를 나타낸다.
도 4 는 N-페이즈 극성 인코딩된 인터페이스에서의 시그널링을 나타낸다.
도 5 는 3-와이어, 3-페이즈 통신 링크의 예에서 상태 트랜지션들을 나타내는 상태도이다.
도 6 은 3-페이즈 극성 데이터 디코더를 나타낸다.
도 7 은 M-와이어, N-페이즈 극성 데이터 인코딩을 위한 드라이버를 나타낸다.
도 8 은 각각의 상태에 대해 구동되는 2 쌍의 와이어들을 갖는 6 개의 와이어들을 이용하여 심볼들을 송신하는 인코더의 모델을 보여주는 개략도이다.
도 9 는 3-페이즈 극성 인코딩 회로의 모델을 보여주는 개략도이다.
도 10 은 3-페이즈 시스템에서의 신호 와이어를 구동하는데 이용되는 라인 인터페이스의 일 예를 나타낸다.
도 11 은 3-페이즈 시스템에서 3 개의 신호 와이어들을 구동하는데 이용되는 라인 인터페이스들의 제 1 예를 나타낸다.
도 12 는 3-페이즈 시스템에서 3 개의 신호 와이어들을 구동하는데 이용되는 라인 인터페이스들의 제 2 예를 나타낸다.
도 13 은 3-페이즈 시스템에서 3 개의 신호 와이어들을 구동하는데 이용되는 라인 인터페이스들의 제 3 예를 나타낸다.
도 14 는 3-페이즈 시스템에서 3 개의 신호 와이어들을 구동하는데 이용되는 라인 인터페이스들의 제 4 예를 나타낸다.
도 15 는 풀-업 트랜지스터 및 풀-중간 트랜지스터와 함께 동작중인 LDO 레귤레이터의 제 1 예를 나타낸다.
도 16 은 풀-업 트랜지스터 및 풀-중간 트랜지스터와 함께 동작중인 LDO 레귤레이터의 제 2 예를 나타낸다.
도 17 은 N-페이즈 극성 인코딩된 신호의 송신기에 대한 하드웨어 구현의 일 예를 나타내는 다이어그램이다.
도 18 은 데이터 트랜스퍼 방법을 나타내는 흐름도이다.
도 19 는 다른 데이터 트랜스퍼 방법을 나타내는 흐름도이다.
이제, 도면들을 참조하여 여러 양태들이 설명된다. 다음의 설명에서, 설명의 목적으로, 하나 이상의 양상들의 완전한 이해를 제공하기 위해 다양한 특정한 세부사항들이 제시된다. 그러나, 이러한 양상(들)은 이러한 특정한 세부사항들이 없이 구현될 수도 있음이 자명할 수도 있다.
본 출원에서 사용되는 바와 같이, 용어들 "컴포넌트", "모듈", "시스템" 등은 하드웨어, 펌웨어, 하드웨어와 소프트웨어의 조합, 소프트웨어, 또는 실행 중인 소프트웨어와 같지만 이에 제한되지 않는 컴퓨터 관련 엔터티를 포함하도록 의도된다. 예를 들면, 컴포넌트는 프로세서 상에서 작동하는 프로세스, 프로세서, 오브젝트, 실행가능물, 실행 스레드, 프로그램, 및/또는 컴퓨터일 수도 있지만, 이들에 제한되는 것은 아니다. 예로서, 컴퓨팅 디바이스 상에서 작동하는 애플리케이션 및 컴퓨팅 디바이스 양자는 컴포넌트일 수 있다. 하나 이상의 컴포넌트들은 프로세스 및/또는 실행 스레드 내에 상주할 수도 있고, 컴포넌트는 하나의 컴퓨터에 국부화되고/되거나 2 이상의 컴퓨터들 사이에서 분산될 수도 있다. 또한, 이들 컴포넌트들은 여러 데이터 구조들이 저장된 여러 컴퓨터 판독 가능한 매체로부터 실행될 수 있다. 컴포넌트들은 하나 이상의 데이터 패킷들, 예컨대, 로컬 시스템의 다른 컴포넌트, 분산 시스템 및/또는 인터넷과 같은 네트워크를 통해 신호를 통해 다른 시스템들과 상호작용하는 하나의 컴포넌트로부터의 데이터를 구비하는 신호에 따르는 것과 같이 로컬 및/또는 원격 프로세스들을 통해 통신할 수도 있다.
추가로, 용어 "또는 (or)" 은 배타적인 "또는" 보다 포괄적인 "또는" 을 의미하도록 의도된다. 즉, 달리 특정되지 않거나 문맥에서 명확하지 않다면, 구절 "X 는 A 또는 B 를 채용한다" 는 임의의 자연스럽고 포괄적인 치환들을 의미하도록 의도된다. 즉, 구절 "X 는 A 또는 B 를 채용한다" 는 하기의 경우들 중 임의의 것에 의해 만족된다 : X 는 A 를 채용한다; X 는 B 를 채용한다; 또는 X 는 A 와 B 양자를 채용한다. 추가로, 본 출원 및 청구항들에서 이용되는 것과 같은 관사 "a" 및 "an" 는 달리 특정되지 않거나 문맥에서 단수 형태인 것으로 명확히 지시되지 않았다면 "하나 이상 (one or more)" 을 의미하도록 일반적으로 간주되어야 한다.
멀티-
페이즈
인코딩 및 디코딩의 예시 설명
특정 개시된 예들은 복수의 컨덕터들 (즉, M 개의 컨덕터들 또는 와이어들) 을 포함하는 멀티-페이즈 데이터 인코딩 및 디코딩 방법들을 채용하는 시스템들 및 장치에 관한 것이다. M 개의 컨덕터들은 통상적으로 3 개 이상의 컨덕터들을 포함하며, 각각의 컨덕터는 와이어로서 지칭될 수도 있지만, M 개의 컨덕터들은 회로 보드 상의 또는 반도체 집적 회로 (IC) 디바이스의 전도성 층 내의 전도성 트레이스들을 포함할 수도 있다. M 개의 컨덕터들은 복수의 송신 그룹들로 나누어질 수도 있으며, 각각의 그룹은 송신될 데이터의 블록의 일부분을 인코딩한다. N-페이즈 인코딩 방식이 정의되며, 여기에서 데이터의 비트들이 M 개의 컨덕터들에 대한 페이즈 트랜지션들 및 극성 변화들로 인코딩된다. 일 예에서, 3-와이어 시스템에 대한 N-페이즈 인코딩 방식은 3 개의 페이즈 상태들 및 2 개의 극성들을 포함할 수도 있으며, 각각의 상태로부터 6 개의 상태들 및 5 개의 가능한 트랜지션들을 제공한다. 결정적 전압 및/또는 전류 변화들이 검출 및 디코딩되어 M 개의 컨덕터들로부터 데이터가 추출된다. 디코딩은 독립적인 컨덕터들 또는 컨덕터들의 쌍에 의존하지 않고, 타이밍 정보는 M 개의 컨덕터들에서 페이즈 및/또는 극성 트랜지션들로부터 직접 도출될 수도 있다. N-페이즈 극성 데이터 트랜스퍼는 임의의 시그널링 인터페이스, 이를 테면, 예를 들어, 전기적, 광학적 및 무선 주파수 (RF) 인터페이스들에 적용될 수 있다.
본 발명의 특정 양태들은 전자 컴포넌트들 간에 배치된 통신 링크들에 적용가능할 수도 있으며, 이 전자 컴포넌트는 디바이스의 서브컴포넌트들, 이를 테면, 전화기, 모바일 컴퓨팅 디바이스들, 가전 제품들, 오토모바일 전자기기들, 항공 전자기기들 등을 포함할 수도 있다. 도 1 을 참조하여 보면, 예를 들어, M-와이어, N-페이즈 인코딩을 채용한 장치 (100) 는 장치 (100) 의 동작을 제어하도록 구성되는 프로세싱 회로 (102) 를 포함할 수도 있다. 프로세싱 회로 (102) 는 장치 (100) 내에서 소프트웨어 애플리케이션들에 액세스하여 실행시키고 논리 회로들 및 다른 디바이스들을 제어할 수도 있다. 일 예에서, 장치 (100) 는 무선 액세스 네트워크 (RAN), 코어 액세스 네트워크, 인터넷 및/또는 다른 네트워크와 RF 통신 트랜시버 (106) 를 통하여 통신하는 통신 디바이스를 포함할 수도 있다. 통신 트랜시버 (106) 는 프로세싱 회로 (102) 에 동작가능하게 커플링될 수도 있다. 프로세싱 회로 (102) 는 하나 이상의 IC 디바이스들, 이를 테면, 응용 주문형 IC (ASIC) (108) 를 포함할 수도 있다. ASIC (108) 은 하나 이상의 프로세싱 디바이스들, 논리 회로들 등을 포함할 수도 있다. 프로세싱 회로 (102) 는 프로세싱 회로 (102) 에 의해 실행가능할 수도 있는 명령들 및 데이터를 유지할 수도 있는 프로세서 판독가능 저장부 (112) 를 포함하고/하거나 커플링될 수도 있다. 프로세싱 회로 (102) 는 무선 디바이스의 저장부 (112) 내에 상주하는 소프트웨어 모듈의 실행을 가능하게 하고 지원하는 애플리케이션 프로그래밍 인터페이스 (API)(110) 계층 및 오퍼레이팅 시스템 중 하나 이상에 의해 제어될 수도 있다. 저장부 (112) 는 ROM (read-only memory) 또는 RAM (random-access memory), EEPROM (electrically erasable programmable read-only memory), 플래시 메모리 디바이스, 또는 프로세싱 시스템 및 컴퓨팅 플랫폼들에 이용될 수 있는 임의의 메모리 디바이스를 포함할 수도 있다. 프로세싱 회로 (102) 는 장치 (100) 를 구성하고 동작시키는데 사용된 동작 파라미터들 및 다른 정보를 유지할 수 있는 로컬 데이터베이스 (114) 를 포함하고/하거나 로컬 데이터베이스 (114) 에 액세스할 수도 있다. 로컬 데이터베이스 (114) 는 데이터베이스 모듈 또는 서버, 플래시 메모리, 자기 매체, EEPROM, 광학 매체, 테이프, 소프트 또는 하드 디스크, 등등 중 하나 이상을 사용하여 구현될 수도 있다. 프로세싱 회로는 또한, 다른 컴포넌트들 중에서 안테나 (122), 디스플레이 (124), 오퍼레이터 제어장치, 예컨대 버튼 (128) 및 키패드 (126) 와 같은 외부 디바이스들에 동작가능하게 커플링될 수도 있다.
도 2 는 모바일 디바이스, 모바일 전화, 모바일 컴퓨팅 시스템, 노트북 컴퓨터, 태블릿 컴퓨팅 디바이스, 미디어 플레이어, 게이밍 디바이스들, 등등과 같은 장치 (200) 의 특정 양태들을 도시하는 블록 개략도이다. 장치 (200) 는 통신 링크 (220) 를 통해 데이터 및 제어 정보를 교환하는 복수의 IC 디바이스들 (202 및 230) 을 포함할 수도 있다. 통신 링크 (220) 는 서로 근접하게 위치되거나, 또는 장치 (200) 의 상이한 부분들에 물리적으로 위치된 IC 디바이스들 (202 및 230) 을 접속하는데 사용될 수도 있다. 일 예에서, 통신 링크 (220) 는 IC 디바이스들 (202 및 230) 을 운반하는 칩 캐리어, 기판 또는 회로 보드 상에 제공될 수도 있다. 다른 예에서, 제 1 IC 디바이스 (202) 는 플립형 전화의 키패드 섹션에 위치될 수도 있는 반면, 제 2 IC 디바이스 (230) 는 플립형 전화의 디스플레이 섹션에 위치될 수도 있다. 통신 링크 (220) 의 일부분은 케이블 또는 광학 접속부를 포함할 수도 있다.
통신 링크 (220) 는 다중 채널들 (222, 224 및 226) 을 포함할 수도 있다. 하나 이상의 채널 (226) 은 양방향성일 수도 있고, 반이중 및/또는 전이중 모드들에서 동작할 수도 있다. 하나 이상의 채널들 (222 및 224) 은 단방향성일 수도 있다. 통신 링크 (220) 는 비대칭적이며, 일 방향에서 더 높은 대역폭을 제공할 수도 있다. 본원에 기술된 일 예에서, 제 1 통신 채널 (222) 은 순방향 링크 (222) 로 지칭될 수도 있는 반면, 제 2 통신 채널 (224) 은 역방향 링크 (224) 로 지칭될 수도 있다. 양자의 IC 디바이스들 (202 및 230) 이 통신 링크 (220) 를 통해 송신 및 수신하도록 구성되는 경우에도, 제 1 IC 디바이스 (202) 는 호스트 시스템 또는 마스터 및/또는 송신기로서 지정될 수도 있고, 제 2 IC 디바이스 (230) 는 클라이언트 시스템 또는 슬레이브 및/또는 수신기로서 지정될 수도 있다. 일 예에서, 순방향 링크 (222) 는 제 1 IC 디바이스 (202) 로부터 제 2 IC 디바이스 (230) 로 데이터를 통신할 때 더 높은 데이터 레이트로 동작할 수도 있지만, 역방향 링크 (224) 는 제 2 IC 디바이스 (230) 로부터 제 1 IC 디바이스 (202) 로 데이터를 통신할 때 더 낮은 데이터 레이트로 동작할 수도 있다.
IC 디바이스들 (202 및 230) 은 각각 프로세서 또는 다른 프로세싱 및/또는 컴퓨팅 회로 또는 디바이스 (206, 236) 를 포함할 수도 있다. 일 예에서, 제 1 IC 디바이스 (202) 는 무선 트랜시버 (204) 와 안테나 (214) 를 통한 무선 통신들을 유지하는 것을 포함하는 장치 (200) 의 핵심 기능들을 수행할 수도 있지만, 제 2 IC 디바이스 (230) 는 디스플레이 제어기 (232) 를 관리하거나 동작시키는 사용자 인터페이스를 지원할 수도 있고, 카메라 제어기 (234) 를 사용하여 카메라 또는 비디오 입력 디바이스의 동작들을 제어할 수도 있다. IC 디바이스들 (202 및 230) 중 하나 이상에 의해 지원된 다른 특징들은 키보드, 음성 인식 컴포넌트, 및 다른 입력 또는 출력 디바이스들을 포함할 수도 있다. 디스플레이 제어기 (232) 는 액정 디스플레이 (LCD) 패널, 터치-스크린 디스플레이, 표시장치들 등등과 같은 디스플레이들을 지원하는 회로들 및 소프트웨어 드라이버들을 포함할 수도 있다. 저장 매체 (208 및 238) 는 개별 프로세싱 회로들 (206 및 236), 및/또는 IC 디바이스들 (202 및 230) 의 다른 컴포넌트들에 의해 사용된 명령들 및 데이터를 유지하도록 구성된 일시적 및/또는 비-일시적 저장 디바이스들을 포함할 수도 있다. 각각의 프로세싱 회로 (206, 236) 와 그 대응하는 저장 매체 (208 및 238) 및 다른 모듈들 및 회로들 간의 통신은 각각 하나 이상의 버스 (212 및 242) 에 의해 용이하게 될 수도 있다.
역방향 링크 (224) 는 순방향 링크 (222) 와 동일한 방식으로 동작될 수도 있다. 순방향 링크 (222) 와 역방향 링크 (224) 는 대등한 속도들 또는 상이한 속도들로 송신할 수도 있으며, 여기서 속도는 데이터 전송 레이트 및/또는 클록킹 레이트들로 표현될 수도 있다. 순방향 및 역방향 데이터 레이트들은 애플리케이션에 의존하여, 크기의 오더들에 의해 실질적으로 동일하거나 상이할 수도 있다. 일부 애플리케이션들에서, 단일 양방향 링크 (226) 는 제 1 IC 디바이스 (202) 및 제 2 IC 디바이스 (230) 간의 통신들을 지원할 수도 있다. 순방향 링크 (222) 및/또는 역방향 링크 (224) 는 예컨대, 순방향 및 역방향 링크들 (222 및 224) 이 동일한 물리적 접속들을 공유하고 반이중 방식으로 동작할 경우, 양방향 모드로 동작하도록 구성가능할 수도 있다.
특정 예들에서, 역방향 링크 (224) 는 동기화 목적을 위하여, 제어 목적을 위하여, 전력 관리를 용이하게 하기 위하여 및/또는 설계의 간략화를 위하여 순방향 링크 (222) 로부터 클록 신호를 유도한다. 클록 신호는 순방향 링크 (222) 상에서 신호들을 송신하는데 이용되는 심볼 클록의 주파수를 분할함으로써 얻어지는 주파수를 가질 수도 있다. 심볼 클록은 순방향 링크 (222) 상에서 송신되는 심볼들에서 슈퍼임포즈되거나 또는 달리 인코딩될 수도 있다. 심볼 클록의 파생 물인 클록 신호의 이용은 송신기들 및 수신기들 (트랜시버들 (210, 240)) 의 고속 동기화를 허용하고, 트레이닝 및 동기화를 가능하게 하는 프레이밍에 대한 필요 없이 데이터 신호들의 고속 시작 및 정지를 가능하게 한다.
특정 예들에서, 단일의 쌍방향 링크 (226) 는 제 1 프로세싱 디바이스 (202) 와 제 2 프로세싱 디바이스 (230) 사이의 통신들을 지원할 수도 있다. 일부 인스턴스들에서, 제 1 프로세싱 디바이스 (202) 와 제 2 프로세싱 디바이스 (230) 는 프로세싱 디바이스와 메모리 디바이스들, 이를 테면, DRAM (dynamic random access memory) 사이에 전송되는 데이터, 어드레스 및 제어 신호들의 인코딩 및 디코딩을 제공한다.
일 예에서, 버스들 (212 및/또는 242) 중 하나 이상은 M-와이어, N-페이즈 인코딩 기술을 이용하여 DDR (double data rate) SDRAM 에 대한 액세스를 제공할 수도 있다. N-페이즈 극성 인코딩 디바이스들 (210 및/또는 240) 은 트랜지션 당 다수의 비트들을 인코딩할 수 있고, 와이어들의 다수의 세트들은 SDRAM 으로부터의 데이터, 제어 신호들, 어드레스 신호들 등을 송신 및 수신하는데 이용될 수 있다.
다른 예에서, 통신 링크 (220) 는 고속 디지털 인터페이스, 이를 테면, MDDI (mobile display digital interface) 를 포함하고, 하나 이상의 데이터 링크들 (222, 224 및 226) 은 N-페이즈 극성 인코딩을 이용할 수도 있다. 트랜시버들 (210 및 240) 은 통신 링크 (20) 상에서 송신되는 데이터를 인코딩 및 디코딩할 수도 있다. N-페이즈 극성 인코딩의 사용은 고속 데이터 전송을 제공하고, 다른 인터페이스들의 전력의 1/2 또는 그 미만을 소비할 수도 있는데, 이는 더 적은 드라이버들이 N-페이즈 극성 인코딩된 데이터 링크들 (220) 에서 활성이기 때문이다. N-페이즈 극성 인코딩 디바이스들 (210 및/또는 240) 은 통신 링크 (220) 에서의 트랜지션 마다 다수의 비트들을 인코딩할 수 있다. 일 예에서, 3-페이즈 및 극성 인코딩의 조합은 프레임 버퍼 없이 제 2 LCD 드라이버 IC 마다 WVGA (wide video graphics array) 80 개 프레임들을 지원하는데 사용될 수도 있어, 디스플레이 리프레시를 위해 810 Mbps 에서 픽셀 데이터를 전달한다.
여기에 개시된 특정 양태들에 따르면, M-와이어, N-페이즈 극성 통신 링크의 특징들은 변화하는 동작적 요건들 및 상황들을 수용하도록 동적으로 변경될 수도 있다. 예를 들어, N-페이즈 신호를 송신하는데 이용되는 와이어들의 수는 보다 높은 가용 대역폭을 얻기 위해 증가될 수도 있고/있거나 N-페이즈 신호를 송신하는데 이용되는 와이어들의 수는 IC 디바이스들 (202 및 230) 에 의한 전력 소모를 감소시킥키기 위해 감소될 수도 있다. N-페이즈 신호를 일 방향으로 송신하는데 이용되는 와이어들의 수는 N-페이즈 신호를 다른 일 방향으로 송신하는데 이용되는 와이어들의 수에 독립적으로 적응될 수도 있다. 물리적 계층 드라이버들 (210 및 240) 에서의 수신 회로들 및 송신 회로들은 통신 링크들 (220) 이 하이버네이션 또는 파워 온 후에 활성화될 때 송신되는 제어 정보를 이용하여 구성될 수도 있다. 제어 정보는 미리 정의된 프로토콜에 따라 송신될 수도 있고, 이에 의해 최소의 와이어들이 예를 들어, 통신 링크 (220) 의 구성을 특정하는 제어 메시지를 전달하도록 활성화된다. 제어 메시지는 셧다운 커맨드, 웨이크업 커맨드와 함께, 및/또는 각각의 송신에 선행하는 프리앰블에서 대안으로서 또는 추가적으로 송신될 수도 있다. 일부 예들에서, 통신 링크 (220) 의 구성은 트레이닝 및/또는 동기 시퀀스 동안에 결정되며, 이에 의해 수신 물리 계층 드라이버들 (210 또는 240) 은 어느 와이어들/컨덕터들이 액티브 상태에 있는지를 결정하기 위하여, N-페이즈 신호에 대응하는 트랜잭션들에 대한 가용의 와이어들 또는 다른 컨덕터들을 모니터링한다.
도 3 은 M-와이어, N-페이즈 극성 인코딩 송신기가 M=3 및 N=3 에 대하여 구성되는 일 예를 나타내는 다이어그램 (300) 이다. 3-와이어, 3-페이즈 인코딩의 예는 오직 본 개시의 특정 양태들의 설명들을 간략화하기 위한 목적으로 선택된다. 3-와이어, 3-페이즈 인코더들에 대하여 개시된 원칙들 및 기술들은 M-와이어, N-페이즈 극성 인코더들의 다른 구성들에 적용될 수 있다.
N-페이즈 극성 인코딩이 사용될 경우, M-와이어 버스에서 신호 와이어들 (310a, 310b 및 310c) 과 같은 컨덕터들은 구동되지 않거나, 양으로 구동되거나, 음으로 구동될 수도 있다. 비구동 신호 와이어 (310a, 310b 또는 310c) 는 고-임피던스 상태에 있을 수도 있다. 비구동 신호 와이어 (310a, 310b 또는 310c) 는 구동된 신호 와이어들에 제공된 양의 전압 레벨과 음의 전압 레벨들 간의 실질적으로 중간에 놓인 전압 레벨로 구동될 수도 있다. 비구동 신호 와이어 (310a, 310b 또는 310c) 는 어떤 전류도 그 와이어를 통해 플로우되지 않게 할 수도 있다. 도 3 에 예시된 예에서, 각 신호 와이어 (310a, 310b 및 310c) 는 드라이버들 (308) 을 사용하여 (+1, -1, 또는 0 으로 표시된) 3 개의 상태들 중 하나에 있을 수도 있다. 일 예에서, 드라이버들 (308) 은 단위 레벨 전류 모드 드라이버들을 포함할 수도 있다. 다른 예에서, 드라이버들 (308) 은, 제 3 신호 (310c) 가 고 임피던스이고 및/또는 접지로 풀링되는 동안, 2 개의 신호들 (310a 및 310b) 에서 반대의 극성 전압들을 구동할 수도 있다. 각각의 송신 심볼 간격 동안, 양의 (+1 상태) 구동된 신호들의 수가 음의 (-1 상태) 구동된 신호들의 수와 동일한 동안 적어도 하나의 신호는 비구동 (0) 상태에 있고, 따라서 수신기에 플로우하는 전류의 합은 항상 제로가 된다. 연속하는 심볼 송신 간격들의 각각의 쌍에서, 적어도 하나의 신호 와이어 (310a, 310b, 또는 310c) 는 2 개의 심볼 송신 간격들에서 상이한 상태를 갖는다.
도 3 에 도시된 예에서, 16-비트 데이터 (318) 가 맵퍼 (302) 에 입력되고, 맵퍼는 신호 와이어들 (310a, 310b 및 310c) 을 통하여 순차적으로 송신하기 위하여 입력 데이터 (318) 를 7개의 심볼들 (312) 에 맵핑한다. 7 개의 심볼들 (312) 이 예를 들어, 병렬 투 직렬 변환기들 (304) 을 이용하여 직렬화될 수도 있다. M-와이어, N-페이즈 인코더 (306) 는 맵퍼에 의해 한번에 하나의 심볼씩 생성된 7개의 심볼들 (312) 을 수신하고, 각각의 심볼 간격에 대해 각각의 신호 와이어 (310a, 310b 및 310c) 의 상태를 컴퓨팅한다. 인코더 (306) 는 신호 와이어들 (310a, 310b 및 310c) 의 이전 상태들 및 입력 심볼들에 기초하여 신호 와이어들 (310a, 310b 및 310c) 의 상태들을 선택한다.
M-와이어, N-페이즈 인코딩의 사용은, 심볼당 비트들이 정수가 아닌 경우, 다수의 비트들이 복수의 심볼들로 인코딩되는 것을 허용한다. 4-와이어 시스템의 간단한 예에서, 동시에 구동될 수도 있는 2 개 와이어들의 4 개의 사용가능한 조합들, 및 구동되는 와이어들의 쌍에서 극성의 2 개의 가능한 조합들이 존재하며, 6 개의 가능한 상태들을 발생한다. 각각의 트랜지션이 현재 상태로부터 발생하기 때문에 6 개 상태들 중 5 개 상태는 매 트랜지션에서 사용가능하다. 적어도 하나의 와이어의 상태는 각각의 트랜지션에서 변화하도록 요구된다. 5 개 상태들에서, 비트들이 심볼마다 인코딩될 수도 있다. 따라서, 심볼당 2.32 비트들을 전달하는 7 개 심볼들이 16.24 비트들을 인코딩할 수 있기 때문에, 맵퍼는 16-비트 워드를 수용하여 7 개 심볼들로 컨버팅할 수도 있다. 즉, 5 개 상태들을 인코딩하는 7 개 심볼들의 조합은 57 (78,125) 순열들을 갖는다. 따라서, 7 개 심볼들은 16 비트들의 216 (65,536) 순열들을 인코딩하는데 사용될 수도 있다.
도 4 는 순환 (circular) 상태 트랜지션 다이어그램 (450) 에 기초하여 3-페이즈 변조 데이터 인코딩 방식을 채용하는 시그널링 (400) 의 일 예를 나타낸다. 데이터 인코딩 방식에 따르면, 3-페이즈 신호는 2 개의 방향들로 회전할 수도 있고 3 개의 컨덕터들 (310a, 310b 및 310c) 상에서 송신될 수도 있다. 3 개의 신호들 각각은 컨덕터들 (310a, 310b, 310c) 상에서 독립적으로 구동될 수도 있다. 3 개의 신호들 각각은 3-페이즈 신호를 포함하며, 각각의 컨덕터 상의 각각의 신호 (310a, 310b 및 310c) 는 다른 두개의 컨덕터들 상의 신호들 (310a, 310b 및 310c) 에 대해 120 도 이상에 있다. 임의의 시점에서, 3 개의 컨덕터들 (310a, 310b, 310c) 각각은 상태들 {+1, 0, -1} 중 상이한 하나에 있다. 임의의 시점에서, 3-와이어 시스템에서의 3 개의 컨덕터들 (310a, 310b, 310c) 각각은 다른 2 개의 와이어들과 상이한 상태에 있다. 3 개 보다 많은 컨덕터들 또는 와이어들이 이용될 때, 와이어들의 2 개 이상의 쌍들이 동일한 상태에 있을 수도 있다. 예시된 인코딩 방식은 또한 +1 과 -1 상태들로 액티브하게 구동되는 2 개의 컨덕터들 (310a, 310b 및/또는 310c) 의 극성에서 정보를 인코딩한다. 극성은 묘사된 상태들의 시퀀스에 대하여 408 에 표시된다.
예시된 3-와이어 예에서의 임의의 페이즈 상태에서, 정확히 2 개의 컨덕터들 (310a, 310b, 310c) 이 그 페이즈 상태에 대하여 효과적으로 차동 신호인 신호를 전달하는 한편, 제 3 컨덕터 (310a, 310b 또는 310c) 는 구동되지 않는다. 각각의 컨덕터 (310a, 310b, 310c) 에 대한 페이즈 상태는 컨덕터 (310a, 310b 또는 310c) 와 적어도 하나의 다른 컨덕터 (310a, 310b 및/또는 310c) 간의 전압 차이에 의해, 또는 컨덕터 (310a, 310b 또는 310c) 에서 전류 플로우의 방향, 또는 전류 플로우의 결여에 의해 결정될 수도 있다. 상태 트랜지션 다이어그램 (450) 에 도시된 바와 같이, 3-페이즈 상태들 (S1, S2 및 S3) 이 정의된다. 신호는 페이즈 상태 (S1) 로부터 페이즈 상태 (S2) 로, 페이즈 상태 (S2) 로부터 페이즈 상태 (S3) 로, 및/또는 페이즈 상태 (S3) 로부터 페이즈 상태 (S1) 로 시계방향으로 플로우할 수도 있고, 신호는 페이즈 상태 (S3) 로부터 페이즈 상태 (S1) 로, 페이즈 상태 (S3) 로부터 페이즈 상태 (S2) 로, 및/또는 페이즈 상태 (S2) 로부터 페이즈 상태 (S1) 로 반시계방향으로 플로우할 수도 있다. N 의 다른 값들에서, N개의 상태들 간의 트랜지션들은 상태 트랜지션들 간의 순환 회전을 얻기 위하여 대응하는 상태도에 따라 선택적으로 정의될 수도 있다.
3-와이어, 3-페이즈 통신 링크의 예에서, 상태 트랜지션에서의 시계방향 회전들 (S1 로부터 S2 로), (S2 로부터 S3 으로), 및/또는 (S3 으로부터 S1 로) 이 로직 1 을 인코딩하는데 이용될 수도 있는 한편, 반시계방향 회전들 (S1 로부터 S3 으로), (S3 으로부터 S2 로), 및/또는 (S2 로부터 S1 로) 이 로직 0 을 인코딩하는데 이용될 수도 있다. 이에 따라 비트는 신호가 시계방향으로 또는 반시계방향으로 "회전하는"지의 여부를 제어함으로써 각각의 트랜지션으로 인코딩될 수도 있다. 예를 들어, 로직 1 은 3 개의 와이어들 (310a, 310b, 310c) 이 페이즈 상태 (S1) 로부터 페이즈 상태 (S2) 로 트랜지션할 때 인코딩될 수도 있고, 로직 0 은 3 개의 와이어들 (310a, 310b, 310c) 이 페이즈 상태 (S1) 로부터 페이즈 상태 (S3) 로 트랜지션할 때 인코딩될 수도 있다. 예시된 단순 3-와이어 예에서, 회전 방향은 3 개의 와이어들 (310a, 310b, 310c) 중 어느 것이 트랜지션 전 및 후에 구동되지 않는지에 기초하여 쉽게 결정될 수도 있다.
정보는 또한 구동되는 컨덕터들 (310a, 310b, 310c) 의 극성 또는 두개의 컨덕터들 (310a, 310b, 310c) 간의 전류 플로우의 방향으로 인코딩될 수도 있다. 신호들 (402, 404, 및 406) 은 3-와이어, 3-페이즈 링크에 있어서 각각의 페이즈 상태에서 각각 컨덕터들 (310a, 310b, 310c) 에 인가되는 전압 레벨들을 나타낸다. 임의의 시간에, 제 1 컨덕터 (310a, 310b, 310c) 는 양의 전압 (예를 들어, +V) 에 커플링되고, 제 2 컨덕터 (310a, 310b, 310c) 는 음의 전압 (예를 들어, -V) 에 커플링되는 한편, 제 3 컨덕터 (310a, 310b, 310c) 는 회로 개방될 수도 있거나 달리 구동되지 않을 수도 있다. 이에, 하나의 극성 인코딩 상태는 제 1 및 제 2 컨덕터들 (310a, 310b, 310c) 간의 전류 플로우에 의해 또는 제 1 및 제 2 컨덕터들 (310a, 310b, 310c) 의 전압 극성들에 의해 결정될 수도 있다. 일부 실시형태들에서, 2 비트의 데이터가 각각의 페이즈 트랜지션으로 인코딩될 수도 있다. 디코더는 제 1 비트를 얻기 위해 단일의 페이즈 회전의 방향을 결정할 수도 있고, 제 2 비트는 신호들 (402, 404 및 406) 중 2 개의 신호들 간의 극성 차이에 기초하여 결정될 수도 있다. 2 개의 액티브 컨덕터들 (310a, 310b 및/또는 310c) 간에 인가되는 전압의 극성 및 전류 페이즈 상태, 또는 두개의 액티브 컨덕터들 (310a, 310b 및/또는 310c) 을 통과하는 전류 플로우의 방향을 결정할 수도 있다.
여기에 설명된 3-와이어, 3-페이즈 링크의 예에서, 1 비트의 데이터는 3-와이어, 3-페이즈 링크에서의 페이즈 변화 또는 회전으로 인코딩될 수도 있고 추가의 1 비트는 2 개의 구동되는 와이어들의 극성으로 인코딩될 수도 있다. 특정 실시형태들은 현재 상태로부터 임의의 가능한 상태로의 트랜지션을 허용함으로써 3-와이어, 3-페이즈 인코딩 시스템의 각각의 트랜지션으로 2 보다 많은 비트들을 인코딩한다. 3 개의 회전 페이즈들과 각각의 페이즈에 대해 2 개의 극성들이 주어지면, 6 개의 상태들이 정의되어, 5 개의 상태들이 임의의 현재 상태로부터 가용된다. 따라서, 심볼 (트랜지션) 당 비트들이 존재할 수도 있고, 맵퍼는 16-비트 워드를 수용하여 이를 7 개의 심볼들로 변환할 수도 있다.
도 5 는 3-와이어, 3-페이즈 통신 링크의 예에서 6 개의 상태들 및 30 개의 가능한 상태 트랜지션들을 나타내는 상태도 (500) 이다. 도 5 는 모든 가능한 상태들 (502, 504, 506, 512, 514 및 516) 을 묘사함으로써 도 4 에서의 상태 트랜지션 다이어그램 (450) 상에서 확장한다. 이들 상태들 (502, 504, 506, 512, 514 및 516) 은 도 4 의 페이즈 트랜지션 다이어그램 (450) 에서 예시된 페이즈 상태들 (S1, S2 및 S3) 의 양의 극성 및 음의 극성 버전들을 포함한다. 명료화를 위하여, 페이즈/극성 상태들의 세트가 알파벳으로 라벨링되며 {+x, -x, +y, -y, +z, -z} 을 포함하고, 여기에서 예를 들어, +x 와 -x 는 상이한 극성이지만 동일한 페이즈 상태를 가진 상태들을 나타낸다. 모델 상태 엘리먼트 (520) 에 도시된 바와 같이, 상태도 (500) 에서의 각각의 상태 (502, 504, 506, 512, 514 및 516) 는 와이어들 (310a, 310b 및 310c) 상에서 각각 송신되는 신호들 (402, 404 및 406) 의 전압 상태를 나타내는 와이어 상태들 (522) 의 필드를 포함한다. 예를 들어, 상태 (502)(+x) 에서, 신호 (402) = +1, 신호 (404) = -1 및 신호 (406) = 0 이다. 또한, 도 5 에는 예를 들어, -x 상태 (512) 와 -y 상태 (514) 사이의 트랜지션 경로 (524) 를 포함하여, 상태들 (502, 504, 506, 512, 514 및 516) 사이에 5 개의 가능한 트랜지션 경로들이 도시되어 있다.
도 6 은 3-페이즈 인터페이스에 접속하도록 적응된 수신기에서의 특정 물리 계층 (PHY) 컴포넌트들을 보여주는 일 예를 나타내는 블록 개략도 (600) 이다. 비교기들 (602) 및 디코더 (604) 는 이전 심볼 주기에서 송신되는 상태에 접속되는 3 개의 송신 라인들의 상에서의 변경 뿐만 아니라 3 개의 송신 라인들 (612a, 612b 및 612c) 각각의 상태의 디지털 표현을 제공하도록 구성된다. 예시된 예로부터 알 수 있는 바와 같이, 각각의 컨덕터 (612a, 612b 또는 612c) 의 전압은 각각의 컨덕터 (612a, 612b 또는 612c) 의 상태를 결정하기 위해 다른 2 개의 컨덕터들 (612a, 612b 및/또는 612c) 의 전압들에 접속되어, 트랜지션의 발생이 검출되고 비교기들 (602) 의 출력들에 기초하여 디코더 (604) 에 의해 디코딩될 수 있게 된다. 7 개의 연속하는 상태들은 시리얼 투 패럴렐 컨버터들 (606) 로 조립되며, 이 시리얼 투 패럴렐 컨버터들은 선입 선출 (FIFO)(610) 에서 버퍼링될 수도 있는 16 비트의 데이터를 얻기 위해 디맵퍼 (608) 에 의해 프로세싱될 7 개의 심볼들의 세트들을 생성한다.
[표 1]
도 5 를 또한 참조하여 보면, 표 1 은 3-와이어 3-페이즈 극성 인코딩 시스템에서 각각의 와이어 상태들 (522) 에 대한 차동 수신기들 (602) 의 출력들을 예시한다. 예에서, 와이어 상태들 (522) 은 3 개의 와이어들 (612a, 612b 및 612c) 상에서 전압 진폭으로 디코딩될 수도 있어, 와이어의 +1 상태는 전압 +V 볼트로서 표현되게 되고, 와이어의 -1 상태는 0 볼트로서 표현되게 되며, 비구동 상태는 +V/2 볼트로서 표현 또는 근사화되게 된다. 수신기/디코더는 디코딩된 각각의 심볼에 대하여 수신기의 디지털 출력에서의 코드를 출력하도록 구성될 수도 있다.
도 7 은 M-와이어, N-페이즈 인코딩 시스템 및 M 의 여러 값들에 대한 비트 인코딩 능력들의 특정 양태들, 및 M-와이어, N-페이즈 인코딩 시스템의 구성들을 나타내는 블록 개략도 (700) 를 포함한다. 송신기에서 수신된 데이터는 M-와이어 버스 (708) 를 통하여 순차적으로 송신될 복수의 심볼들에 맵핑될 수도 있다. 맵핑 방식은 M-와이어 버스 (708) 에 대한 구성을 결정할 수도 있다. 일 예에서, M-와이어 버스 (708) 에서의 복수의 컨덕터들은 미리 정해진 페이즈 각도만큼 시프트된, 동일한 N-페이즈 신호를 전달할 수도 있다. 다른 예에서, M-와이어 버스 (708) 는 G 와이어들의 그룹들로 세분화될 수도 있으며, 각각의 그룹은 상이한 N-페이즈 신호들을 전달한다. 이후 예에서, 9-와이어 버스 (708) 가 3 개의 상이한 3-와이어 버스 세그먼트들로서 구성될 수도 있다. 특정 양태들에 따르면, 맵퍼 (704) 는 인코딩 방식을 동적으로 정의하여, M-와이어 버스 (708) 를 재구성하고 M-와이어, N-페이즈 드라이버 (706) 를 제어하도록 적응될 수도 있다. 일 예에서, 맵퍼 (704) 는 M-와이어, N-페이즈 인코딩 시스템을 재구성하여 원하는 대역폭을 제공하고/하거나 전력 소모를 제한하도록 적응될 수도 있다. 따라서, 맵퍼 (704) 는 데이터 대역폭에 대한 디맨드가 낮을 때 M-와이어 버스 (708) 의 부분들을 선택적으로 인에이블 및 디스에이블할 수도 있고, 맵퍼 (704) 는 증가된 대역폭을 얻기 위하여, M-와이어 버스 (708) 의 추가의 부분들을 인에이블할 수도 있다.
수신기에서, N-페이즈 심볼들은 M-와이어 버스 (708) 로부터 통상 복수의 송신 클록 사이클들에 걸쳐 수신되어 누적된다. 그 후, 누적된 심볼들은 심볼 투 비트 맵퍼 (712) 에 의해 디코딩될 수도 있다. 송신 클록들은 M-와이어 버스 (708) 의 하나 이상의 부분들로부터 도출될 수도 있고 구성 정보는 프라이머리 채널을 제공하는 컨덕터들의 지정된 그룹을 이용하여 통신될 수도 있다. 3 개의 상이한 3-와이어 버스 세그먼트들로서 구성된 9-와이어 버스 (708) 의 예에서, 하나의 버스 세그먼트는 파워 업 및 동기화 동안에 이용될 디폴트 인코딩 방식으로 프라이머리 채널로서 식별될 수도 있다. 버스를 통하여 통신되는 커맨드들은 송신기 및 수신기로 하여금, 3-와이어 세그먼트들 중 하나 이상에서 하이버네이션 스테이지에 진입하게 할 수도 있다.
N-페이즈 데이터 전달은 통신 매체에 제공될 때 3 개 보다 많은 신호 와이어들 또는 다른 컨덕터들을 이용할 수도 있다. 구동될 수도 있는 추가적인 신호 와이어들의 이용은 동시에 상태들 및 극성들의 더 많은 조합들을 제공하고, 상태들 사이의 각각의 트랜지션으로 인코딩되는 더 많은 비트들의 데이터를 허용한다. 이는 시스템의 스루풋을 상당히 개선시킬 수 있는 한편, 데이터 비트들을 송신하도록 다수의 차동 페어들을 이용하는 통신 링크들에 반대되어 전력 소비를 제한하면서 증가된 대역폭을 제공한다. 전력 소모는 또한 각각의 송신에 대한 액티브 컨덕터들의 수를 동적으로 구성함으로써 제한될 수 있다.
도 8 은 각각의 상태에 대해 구동되는 2 쌍의 와이어들을 갖는 6 개의 와이어들을 이용하여 심볼들을 송신하는 인코더의 모델을 보여주는 개략도이다. 6 와이어는 A 내지 F 로 라벨링될 수 있어, 일 상태에서, 와이어 A 및 F 는 양으로 구동되고 와이어들 B 및 E 는 음으로 구동되고 그리고 C 및 D 는 구동되지 않는다 (또는 전류가 흐르지 않는다). 이 예에서, N-페이즈 신호는 3 개의 페이즈들을 갖는다. 각각의 페이즈 상태는 양 또는 음의 극성을 가질 수도 있다. 예시된 모델에서, 각각의 와이어는 양의 전력 소스 또는 음의 전류 소스에 접속될 수도 있거나 또는 어떠한 전류 소스에도 접속되지 않을 수도 있다. 전류는 통상적으로 송신 와이어의 특성 임피던스인 임피던스 (Z0) 를 갖는 와이어를 통과하여 플로우한다. 도 8 에 도시된 바와 같이, 양의 전류들은 2 개의 음의 전류들에 의해 상쇄된다.
6 개의 와이어들에서:
의 액티브하게 구동되는 와이어들의 가능한 조합들과 함께:
의 각각의 페이즈 상태에 대한 극성의 상이한 조합들이 존재할 수도 있다.
15 개의 액티브하게 구동되는 와이어들의 가능한 조합들은:
을 포함할 수도 있다.
구동되는 4 개의 와이어들 중에서, 2 개의 와이어들의 가능한 조합들이 양으로 구동된다 (다른 2 개는 음이어야 한다). 극성의 조합들은:
을 포함할 수도 있다.
따라서, 상이한 상태들의 총 개수는 15 x 6 = 90 로서 계산될 수도 있다. 연속하는 심볼들 사이의 트랜지션을 보장하기 위하여, 89 개의 상태들이 임의의 전류 상태로부터의 트랜지션에 가용되며 각각의 심볼에 인코딩될 수도 있는 비트들의 수는 심볼 당 로서 계산될 수도 있다. 이 예에서, 5 x 6.47 = 32.35 비트인 것으로 주어지면, 32-비트 워드가 맵퍼에 의해 5 개의 심볼들로 인코딩될 수 있다.
임의의 사이즈의 버스에 대하여 구동될 수 있는 와이어들의 조합들의 수에 대한 일반 식은 동시에 구동되는 와이어들의 수 및 버스에서의 와이어들의 수의 함수로서 나타낸다:
구동되는 와이어들에 대한 극성의 조합들의 수에 대한 식은:
이다.
심볼당 비트의 수는:
이다.
도 7 은 와이어들 및 와이어 페어들의 구성들 및 M (즉, 와이어들의 수) 의 여러 값들에 대한 비트 인코딩을 보여주는 차트 (720) 를 포함한다.
일부 실시형태에서, 인코더는 증가된 대역폭이 요구될 때, N-페이즈 인코딩을 위해 이용되는 와이어들의 수를 증가시키도록 구성될 수도 있다. 대역폭은 예를 들어, 비디오 클립이 장치 (100) 의 유저에게 디스플레이될 때 또는 데이터의 버스트가 프로세싱 회로들 및/또는 메모리 디바이스들 사이에 트랜스퍼될 때 변화할 수도 있다. 대역폭에서의 변화들은 또한 특정 애플리케이션 요구들 뿐만 아니라 전력 제어 대책에 대응 또는 관련할 수도 있다. 예를 들어, 도 2 의 장치는 대역폭에 대한 디맨드가 축소될 때 배터리 수명을 보전할 수도 있는 전력 절감 대책들을 개시하기 위해 링크들 (220) 을 동적으로 재구성할 수도 있다.
증가된 또는 감소된 대역폭이 요구 또는 요청될 때, 인코더는 N-페이즈 인코딩에 이용되는 액티브 컨덕터들의 수를 증가 또는 감소시킬 수도 있다. 이러한 적응성 인코딩은 여러 대역폭의 전력 효율적인 제공을 가능하게 할 수 있다. 일 예에서, 추가적인 와이어들이 원자 단위들로 추가될 수 있다. 원자 단위는 (여기에 설명된) 3-페이즈, 극성 인코딩을 채택하는 3 개의 와이어들을 포함할 수도 있다. 다른 예에서, 추가적인 인코딩 상태들은 M-와이어, N-페이즈 버스에 와이어들의 쌍을 추가함으로써 정의될 수도 있다. 다른 예에서, 추가적인 인코딩 상태들은 단일의 와이어를 추가함으로써 얻어질 수도 있고, 이에 의해 각각의 상태 대해 구동되지 않는다. 비구동 와이어의 추가는 구동되는 와이어들의 쌍을 추가하는 것보다 전력 소모를 적게 증가시킬 수도 있다.
도 9 는 3-와이어, 3-페이즈 극성 인코딩 회로의 모델을 나타낸다. 전류는 특성 임피던스 (Z0) 를 갖는 와이어들에 접속될 수도 있는 대응하는 단자들 (902, 904 및/또는 906) 에 거쳐 3 개의 신호 와이어들 중 2 개를 통하여 흐른다. 일 양태에서, 제 3 신호 와이어는 어떠한 전류도 통과하지 않는다. 그러나 다른 양태에서, 전류가 제 3 신호 와이어를 통과할 수도 있다. 본원에서 논의된 바와 같이, 각각의 페이즈 상태는 양의 극성 또는 음의 극성을 갖는 것으로 정의될 수 있지만, 설명의 간략화를 위하여, 도 9 에서의 예는 각각의 페이즈 상태의 양의 극성 상태만을 묘사한다. "+x" 상태 (910) 를 얻기 위하여, 전류는 단자 (902) 로부터 단자 (904) 까지 924, 926, 928 을 통과한다. "+y" 상태 (930) 를 얻기 위하여, 전류는 단자 (904) 로부터 단자 (906) 까지 932, 934, 936 을 통과한다. "+z" 상태 (940) 를 얻기 위하여, 전류는 단자 (906) 로부터 단자 (902) 까지 942, 944, 946 을 통과한다. 비구동 신호는 수신기에서 종단 저항기들에 의해 중립 전압을 향하여 풀링될 수도 있다.
여기에 개시된 특정 양태들에 따르면, M-와이어, N-페이즈 물리 계층 (N-페이즈 PHY) 인터페이스가 멀티페이즈 신호를 지원하도록 제공된다. 도 4 를 다시 참조하여 보면, 일 예에서, 와이어 (310a, 310b, 310c) 상에 제공되는 3-페이즈 신호 (402, 404, 406) 는 어떠한 전류도 송신되지 않고/않거나 와이어 (310a, 310b, 310c) 가 회로 개방되는 하나의 비구동 신호 및 반대 극성으로 된 2 개의 액티브 신호들에 의해 정의된다. 3-페이즈 PHY 는 전류 플로우를 방지하기 위해, 비구동 신호로 하여금 송신 라인 회로의 양 단부들에서 중립 전압 (예를 들어, 0 볼트) 로 트랜지션하게 함으로써, 3-페이즈 신호를 인코딩 및 디코딩할 수도 있다.
3-
페이즈
통신 링크에서 신호
와이어를
구동시키기 위한 예시적 동작 환경
도 10 은 3-페이즈 (PHY) 에서의 신호 와이어를 구동하는데 이용될 수도 있는 라인 인터페이스 (1000) 의 일 예를 나타낸다. 일 예에서, 트랜지스터 (1002) 는 풀-업 신호를 수신하고 트랜지스터 (1004) 는 풀-다운 신호를 수신한다. 출력 단자 (1006) 가 액티브 (+1 또는 -1) 시그널링 상태로 구동될 때, 트랜지스터들 (1002 또는 1004) 중 하나는 턴온되고 출력 단자 (1006) 는 하나의 시그널링 상태 또는 다른 하나의 시그널링 상태로 액티브하게 구동된다. 출력 단자 (1006) 가 구동되지 않고, 비액티브 (0) 시그널링 상태에 있을 때, 풀-업 제어도 풀-다운 제어도 모두 액티브 상태에 있지 않고 트랜지스터들 (1002 및 1004) 양쪽 모두는 턴 오프된다. 트랜지스터들 (1002 및 1004) 양쪽 모두가 턴오프되어 비액티브 (0) 시그널링 상태를 얻을 때, 출력 단자 (1006) 는 통상적으로 구동된 라인들의 공통 모드 레벨에서 안정화된다. 그러나, 안정화 시간은 트랜지스터 (1002 또는 1004) 에 의해 액티브하게 구동되는 상태들에 대한 것보다 비구동 상태들에 대하여 더 오래 있는 스큐 시간들을 가져온다. 안정화 시간 및 대응하는 스큐 시간은 송신 라인 또는 단자 (1006) 를 종단시킴으로서 개선될 수도 있다. 일 예에서, 저항성 소자 또는 다른 부하들일 수도 있는 임피던스의 쌍이 송신기 또는 수신기에 제공될 수도 있어, 신호 와이어 또는 단자 (1006) 로 하여금 더 신속하게 중립 전압 레벨을 획득하게 하고 신호 와이어 또는 단자 (1006) 를 중립 전압에서 유지하게 한다.
고속 직렬 인터페이스, 이를 테면, C-PHY 인터페이스 (C-PHY) 는 디스플레이들 및 카메라들을 포함한 주변기기들에 접속하기 위한 대역폭 제한된 채널들 상에서 하이 스루풋을 제공한다. C-PHY 는 3 페이즈 인코딩을 이용할 수도 있고, 2.28 심볼당 비트들의 유효 트랜스퍼를 발생시키기 위해 3-와이어 레인들 (또는 트리오들) 상에서 심볼들을 송신한다. 3-와이어 트리오 내에서 3 개의 와이어들 중 2 개의 와이어들은 반대되는 레벨들 (예를 들어, 하이 레벨 및 로우 레벨) 로 구동될 수도 있는 한편, 세번째 와이어는 중간 레벨 (공통 모드 레벨) 로 종단될 수도 있고, 와이어들이 구동되는 전압들은 매 심볼에서 변한다.
통상의 C-PHY 드라이버 토폴로지들은 중간 레벨 전압을 구동시키지 않거나, 또는 중간 레벨 전압이 실현된 후에도 전력을 소비하는 것을 계속하는 추가적인 회로 세그먼트들을 이용하여 중간 레벨 전압을 구동시키는데 있어서 영역 및 전압 패널티를 야기한다. 일 양태에서, C-PHY 3-페이즈 송신기는 송신 채널 상에 고, 저 또는 중간 (공통 모드) 레벨 전압을 구동시킬 수 있도록 드라이버에 요구할 수도 있다. 드라이버가 중간 (공통 모드) 레벨 전압을 구동시킬 수 없다면, 드라이버에 의해 실현가능한 데이터 레이트는 심하게 제한될 수도 있다. 또한, 드라이버는 수신기-측 종단을 이용하지 않는 하위 전력 애플리케이션들에서 이용가능하지 않게 될 수도 있다. 그러나, 중간 레벨 전압을 분할하는 것은 드라이버의 설계에 추가적인 부담을 도입할 수도 있고 드라이버의 전력 및 영역 소모를 증가시키게 한다. 하위 전력 및 성능 애플리케이션들에 대해 추가적인 전력은 바람직하지 않다. 따라서, 이 부담을 완화시키는 것을 돕기 위해, 본 개시는 수신기-측 트리오 종단을 갖고 또는 이 종단 없이 이용될 수 있는 새로운 C-PHY 드라이버 기법들을 제공한다. 수신기-측 종단을 갖는 새로운 C-PHY 드라이버 토폴로지를 이용하는 것은 추가적인 접근 방식들에 비해 전력을 보다 낮추면서 더 높은 데이터 레이트 애플리케이션들을 가능하게 한다. 수신기-측 종단이 없는 새로운 C-PHY 드라이버 토폴로지를 이용하는 것은 데이터 레이트들을 제한할 수도 있지만, 추가적인 전력 절감을 제공한다.
도 11 은 3-페이즈 시스템에서 3 개의 신호 와이어들을 구동하는데 이용되는 라인 인터페이스들의 제 1 예 (1100) 를 나타낸다. 도 12 는 3-페이즈 시스템에서 3 개의 신호 와이어들을 구동하는데 이용되는 라인 인터페이스들의 제 2 예 (1200) 를 나타낸다. 도 11 의 제 1 예 (1100) 에서, 전압 모드 드라이버 (송신기)(1120) 는 수신기 (RX)-종단을 이용하며, 여기에서 임피던스들이 수신기 (1140) 에 제공될 수도 있어, 송신 라인들 (1130) 또는 출력 단자들 (1122, 1124, 및 1126) 로 하여금 보다 신속하게 중간 레벨 전압을 획득하게 하고 송신 라인들 (1130) 또는 출력 단자들 (1122, 1124, 및 1126) 을 중간 레벨 전압으로 유지시킨다. 도 11 에 도시된 바와 같이, 송신 라인들 (1130) 은 50 Ohm 의 특성 임피던스들을 가질 수도 있고, 수신기 (1140) 는 50 Ohm 임피던스들을 이용하여 송신 라인들 (1130) 을 종단시킬 수도 있다. 그러나, 다양한 다른 임피던스 값들이 본 개시에 따라 이용될 수도 있기 때문에, 수신기 (1140) 에서의 종단은 50 Ohm 임피던스의 이용으로 제한되지 않는다. 도 12 의 제 2 예 (1200) 는 전압 모드 드라이버 (송신기)(1120) 가 RX-종단을 이용하지 않는 것 (도 12 에서 "RX-비종단"으로 지칭됨) 을 제외하고는 제 1 예 (1100) 의 아키텍처와 거의 동일한 아키텍처를 가질 수도 있다. 여기에서, 제 2 예 (1200) 에서, 임피던스들은 수신기측에 제공되지 않아, 송신 라인들 (1130) (또는 출력단자들 (1122, 1124, 및 1126)) 로 하여금 보다 신속하게 중간 레벨 전압을 획득하게 하고/하거나 송신 라인들 (1130) (또는 출력 단자들 (1122, 1124, 및 1126)) 을 중간 레벨 전압으로 유지시킨다.
제 1 예 (1100)(RX-종단 케이스) 와 제 2 예 (1200)(RX-비종단 케이스) 양쪽 모두에 대해, 3 개의 신호 와이어들 (즉, 출력 단자들 (1122, 1124, 및 1126)) 을 구동시키는 라인 인터페이스들은 유사한 방식으로 동작한다. 따라서, 라인 인터페이스들에 의해 출력 단자들의 구동에 관한 하기 설명은 제 1 예 (1100) 및 제 2 예 (1200) 양쪽에 적용한다.
일 양태에서, 전압 모드 드라이버 (1120) 는 하이 레벨 전압 및 로우 레벨 전압을 향하여, 연관된 출력 단자를 구동시키기 위해 풀-업 세그먼트 (또는 드라이버) 및 풀-다운 세그먼트 (또는 드라이버) 를 이용한다. 전압 모드 드라이버 (1120) 는 중간 레벨 전압을 향하여, 연관된 출력 단자들을 구동시키는데 전용되는 추가적인 세그먼트들 (또는 드라이버들) 을 추가로 이용한다. 추가적인 세그먼트들은 하이/로우 레벨 전압을 향하여 연관된 출력 단자 이외의 제 1 출력 단자를 구동시키는데 이용되는 제 1 전압 신호와, 하이/로우 레벨 전압을 향하여 연관된 출력 단자 이외의 제 2 출력 단자를 구동시키는데 이용되는 제 2 전압 신호 사이에서 전압들을 풀-업 및/또는 풀-다운한다.
전압 모드 드라이버 (1120) 는 하이 레벨 전압 및 로우 레벨 전압을 향하여 제 1 출력 단자 (1122) 를 구동시키기 위한 세그먼트 (또는 드라이버)(A1) 를 포함할 수도 있다. 세그먼트 (A1) 는 제 1 풀-업 신호 (Pu_a) 를 수신하도록 구성되는 풀-업 트랜지스터 (1102) 및 제 1 풀-다운 신호 (Pd_a) 를 수신하도록 구성되는 풀-다운 트랜지스터 (1104) 를 포함한다. 제 1 출력 단자 (1122) 가 하이 레벨 전압 (예를 들어, +1 시그널링 상태) 를 향하여 구동될 때, 세그먼트 (A1) 는 풀-업 트랜지스터 (1102) 를 턴온하는 것에 의해 그리고 풀-다운 트랜지스터 (1104) 를 턴오프하는 것에 의해 하이 레벨 전압에 대응하는 전압 신호를 출력하도록 구성되고, 이에 따라 제 1 출력 단자 (1122) 가 하이 레벨 전압을 향하여 활성적으로 구동되게 된다. 제 1 출력 단자 (1122) 가 로우 레벨 전압 (예를 들어, -1 시그널링 상태) 를 향하여 구동될 때, 세그먼트 (A1) 는 풀-다운 트랜지스터 (1104) 를 턴온하는 것에 의해 그리고 풀-업 트랜지스터 (1102) 를 턴오프하는 것에 의해 로우 레벨 전압에 대응하는 전압 신호를 출력하도록 구성되고, 이에 따라 제 1 출력 단자 (1122) 가 로우 레벨 전압을 향하여 활성적으로 구동되게 된다. 제 1 출력 단자 (1122) 가 중간 레벨 전압 (예를 들어, 0 시그널링 상태) 을 향하여 구동될 때, 풀-업 트랜지스터 (1102) 및 풀-다운 트랜지스터 (1104) 가 턴오프된다.
전압 모드 드라이버 (1120) 는 하이 레벨 전압 및 로우 레벨 전압을 향하여 제 2 출력 단자 (1124) 를 구동시키기 위한 세그먼트 (또는 드라이버)(B1) 를 더 포함할 수도 있다. 세그먼트 (B1) 는 제 2 풀-업 신호 (Pu_b) 를 수신하도록 구성되는 풀-업 트랜지스터 (1106) 및 제 2 풀-다운 신호 (Pd_b) 를 수신하도록 구성되는 풀-다운 트랜지스터 (1108) 를 포함한다. 제 2 출력 단자 (1124) 가 하이 레벨 전압 (예를 들어, +1 시그널링 상태) 를 향하여 구동될 때, 세그먼트 (B1) 는 풀-업 트랜지스터 (1106) 를 턴온하는 것에 의해 그리고 풀-다운 트랜지스터 (1108) 를 턴오프하는 것에 의해 하이 레벨 전압에 대응하는 전압 신호를 출력하도록 구성되고, 이에 따라 제 2 출력 단자 (1124) 가 하이 레벨 전압을 향하여 활성적으로 구동되게 된다. 제 2 출력 단자 (1124) 가 로우 레벨 전압 (예를 들어, -1 시그널링 상태) 를 향하여 구동될 때, 세그먼트 (B1) 는 풀-다운 트랜지스터 (1108) 를 턴온하는 것에 의해 그리고 풀-업 트랜지스터 (1106) 를 턴오프하는 것에 의해 로우 레벨 전압에 대응하는 전압 신호를 출력하도록 구성되고, 이에 따라 제 2 출력 단자 (1124) 가 로우 레벨 전압을 향하여 활성적으로 구동되게 된다. 제 2 출력 단자 (1124) 가 중간 레벨 전압 (예를 들어, 0 시그널링 상태) 을 향하여 구동될 때, 풀-업 트랜지스터 (1106) 및 풀-다운 트랜지스터 (1108) 가 턴오프된다.
전압 모드 드라이버 (1120) 는 하이 레벨 전압 및 로우 레벨 전압을 향하여 제 3 출력 단자 (1126) 를 구동시키기 위한 세그먼트 (또는 드라이버)(C1) 를 더 포함할 수도 있다. 세그먼트 (C1) 는 제 3 풀-업 신호 (Pu_c) 를 수신하도록 구성되는 풀-업 트랜지스터 (1110) 및 제 3 풀-다운 신호 (Pd_c) 를 수신하도록 구성되는 풀-다운 트랜지스터 (1112) 를 포함한다. 제 3 출력 단자 (1126) 가 하이 레벨 전압 (예를 들어, +1 시그널링 상태) 를 향하여 구동될 때, 세그먼트 (C1) 는 풀-업 트랜지스터 (1110) 를 턴온하는 것에 의해 그리고 풀-다운 트랜지스터 (1112) 를 턴오프하는 것에 의해 하이 레벨 전압에 대응하는 전압 신호를 출력하도록 구성되고, 이에 따라 제 3 출력 단자 (1126) 가 하이 레벨 전압을 향하여 활성적으로 구동되게 된다. 제 3 출력 단자 (1126) 가 로우 레벨 전압 (예를 들어, -1 시그널링 상태) 를 향하여 구동될 때, 세그먼트 (C1) 는 풀-다운 트랜지스터 (1112) 를 턴온하는 것에 의해 그리고 풀-업 트랜지스터 (1110) 를 턴오프하는 것에 의해 로우 레벨 전압에 대응하는 전압 신호를 출력하도록 구성되고, 이에 따라 제 3 출력 단자 (1126) 가 로우 레벨 전압을 향하여 활성적으로 구동되게 된다. 제 3 출력 단자 (1126) 가 중간 레벨 전압 (예를 들어, 0 시그널링 상태) 을 향하여 구동될 때, 풀-업 트랜지스터 (1110) 및 풀-다운 트랜지스터 (1112) 가 턴오프된다.
전압 모드 드라이버 (1120) 는 중간 레벨 전압을 향하여, 연관된 출력 단자들을 구동시키는데 전용되는 추가적인 세그먼트들 (또는 드라이버들) 을 더 포함할 수도 있다. 예를 들어, 세그먼트 (또는 드라이버)(A2) 는 중간 레벨 전압을 향하여 제 1 출력 단자 (1122) 를 구동시키고, 세그먼트 (또는 드라이버)(B2) 는 중간 레벨 전압을 향하여 제 2 출력 단자 (1124) 를 구동시키고, 세그먼트 (또는 드라이버)(C2) 는 중간 레벨 전압을 향하여 제 3 출력 단자 (1126) 를 구동시킨다.
일 예로서, 중간 레벨 전압을 향하여 출력 단자를 구동시키기 위한 동작은 중간 레벨 전압을 향하여 제 2 출력 단자 (1124) 를 구동시키도록 구성되는 세그먼트 (B2) 에 대하여 먼저 설명된다. 특히, 세그먼트 (A2) 를 이용하여 제 1 출력 단자 (1122) 를 구동시키기 위한 동작 및 세그먼트 (C2) 를 이용하여 제 3 출력 단자 (1126) 를 구동시키기 위한 동작은 드라이버(B2) 를 이용하여 제 2 출력 단자 (1124) 를 구동시키기 위하여 설명된 동작과 유사하다.
세그먼트 (B2) 는 풀-중간 신호 (Pm_b) 를 수신하도록 구성된다. 세그먼트 (B2) 는 세그먼트 (A1) 로부터 수신된 전압 신호에 기초하여 전압 신호를 출력하도록 구성되는 트랜지스터 (1114), 및 세그먼트 (C1) 로부터 수신된 전압 신호에 기초하여 전압 신호를 출력하도록 구성되는 트랜지스터 (1116) 를 포함한다. 제 2 출력 단자 (1124) 가 중간 레벨 전압 (예를 들어, 0 시그널링 상태) 을 향하여 구동될 때, 트랜지스터 (1114) 는 하이 전압 레벨 또는 로우 전압 레벨을 향하여 제 1 출력 단자 (1122) 를 구동시키도록 의도된 전압 신호를 세그먼트 (A1) 로부터 수신한다. 동시에, 트랜지스터 (1116) 는 하이 전압 레벨 또는 로우 전압 레벨을 향하여 제 3 출력 단자 (1126) 를 구동시키도록 의도된 전압 신호를 세그먼트 (C1) 로부터 수신한다. 세그먼트 (A1) 및 세그먼트 (C1) 로부터 전압 신호들을 수신시, 트랜지스터 (1114) 및 트랜지스터 (1116) 는 각각 활성화 (턴온) 되고 (제 1 출력 단자 (1122) 또는 제 3 출력 단자 (1126) 에 관련된) 하이 전압 레벨 및 (제 1 출력 단자 (1122) 또는 제 3 출력 단자 (1126) 에 관련된) 로우 전압 레벨에 의해 바운딩된 전압 범위 내에서 전압 레벨을 향하여 제 2 출력 단자 (1124) 를 함께 구동시킨다. 일 양태에서, 세그먼트 (B2) 는 세그먼트 (B1) 가 하이 전압 레벨 또는 로우 전압 레벨을 향하여 제 2 출력 단자 (1124) 를 구동시킬 때 턴오프된다.
세그먼트 (A2) 는 풀-중간 신호 (Pm_a) 를 수신하도록 구성된다. 세그먼트 (A2) 는 세그먼트 (B1) 로부터 수신된 전압 신호에 기초하여 전압 신호를 출력하도록 구성되는 트랜지스터 (1154), 및 세그먼트 (C1) 로부터 수신된 전압 신호에 기초하여 전압 신호를 출력하도록 구성되는 트랜지스터 (1156) 를 포함한다. 제 1 출력 단자 (1122) 가 중간 레벨 전압 (예를 들어, 0 시그널링 상태) 을 향하여 구동될 때, 트랜지스터 (1154) 는 하이 전압 레벨 또는 로우 전압 레벨을 향하여 제 2 출력 단자 (1124) 를 구동시키도록 의도된 전압 신호를 세그먼트 (B1) 로부터 수신한다. 동시에, 트랜지스터 (1156) 는 하이 전압 레벨 또는 로우 전압 레벨을 향하여 제 3 출력 단자 (1126) 를 구동시키도록 의도된 전압 신호를 세그먼트 (C1) 로부터 수신한다. 세그먼트 (B1) 및 세그먼트 (C1) 로부터 전압 신호들을 수신시, 트랜지스터 (1154) 및 트랜지스터 (1156) 는 각각 활성화 (턴온) 되고 (제 2 출력 단자 (1124) 또는 제 3 출력 단자 (1126) 에 관련된) 하이 전압 레벨 및 (제 2 출력 단자 (1124) 또는 제 3 출력 단자 (1126) 에 관련된) 로우 전압 레벨에 의해 바운딩된 전압 범위 내에서 전압 레벨을 향하여 제 1 출력 단자 (1122) 를 함께 구동시킨다. 일 양태에서, 세그먼트 (A2) 는 세그먼트 (A1) 가 하이 전압 레벨 또는 로우 전압 레벨을 향하여 제 1 출력 단자 (1122) 를 구동시킬 때 턴오프된다.
세그먼트 (C2) 는 풀-중간 신호 (Pm_c) 를 수신하도록 구성된다. 세그먼트 (C2) 는 세그먼트 (A1) 로부터 수신된 전압 신호에 기초하여 전압 신호를 출력하도록 구성되는 트랜지스터 (1164), 및 세그먼트 (B1) 로부터 수신된 전압 신호에 기초하여 전압 신호를 출력하도록 구성되는 트랜지스터 (1166) 를 포함한다. 제 3 출력 단자 (1126) 가 중간 레벨 전압 (예를 들어, 0 시그널링 상태) 을 향하여 구동될 때, 트랜지스터 (1164) 는 하이 전압 레벨 또는 로우 전압 레벨을 향하여 제 1 출력 단자 (1122) 를 구동시키도록 의도된 전압 신호를 세그먼트 (A1) 로부터 수신한다. 동시에, 트랜지스터 (1166) 는 하이 전압 레벨 또는 로우 전압 레벨을 향하여 제 2 출력 단자 (1124) 를 구동시키도록 의도된 전압 신호를 세그먼트 (B1) 로부터 수신한다. 세그먼트 (A1) 및 세그먼트 (B1) 로부터 전압 신호들을 수신시, 트랜지스터 (1164) 및 트랜지스터 (1166) 는 각각 활성화 (턴온) 되고 (제 1 출력 단자 (1122) 또는 제 2 출력 단자 (1124) 에 관련된) 하이 전압 레벨 및 (제 1 출력 단자 (1122) 또는 제 2 출력 단자 (1124) 에 관련된) 로우 전압 레벨에 의해 바운딩된 전압 범위 내에서 전압 레벨을 향하여 제 3 출력 단자 (1126) 를 함께 구동시킨다. 일 양태에서, 세그먼트 (C2) 는 세그먼트 (C1) 가 하이 전압 레벨 또는 로우 전압 레벨을 향하여 제 3 출력 단자 (1126) 를 구동시킬 때 턴오프된다.
위의 개시의 관점에서, 소스 리액턴스가 스플릿 소스 종단 토폴로지를이용하여 실현되기 때문에, 각각의 개별적인 드라이버 세그먼트는 면적 절감을 가져오는 보다 높은 저항을 가질 수도 있다. 추가적으로, 스플릿 소스 종단 토폴리지를 구현하는 것에 의해 그리고 (전압 서플라이 레일 대신에) 중간 레벨 전압을 향하여 출력 단자를 구동시키도록 2 개의 출력 와이어 레벨 전압들을 이용하는 것에 의해, 드라이버에 의해 소모되는 평균 전류가 감소되어, 이에 따라 전력 절감을 제공한다. 또한, 중간 레벨 전압이 또한 수신기 종단 공통 모드에서 생성되고 있기 때문에, 송신기와 수신기 양쪽 모두에서 공통 모드 전압이 안정화될 때 중간 레벨 전압으로 출력 단자를 구동시키기 위하여 소모되는 전류가 소멸된다. 위에 설명된 전압 모드 드라이버의 추가적인 이점은 더 높은 공급 전압이 상이한 풀-업 및 풀-다운 저항들을 선택하는 것에 의해 이용될 수도 있다는 점이다. 이는 낮은 드롭아웃 (LDO) 레귤레이터를 없앨 수 있는 아키텍처를 가능하게 하고 따라서 추가적인 면적 및 전력 절감을 제공한다. 통상적으로, LDO 레귤레이터는 C-PHY 시그널링에 요구되는 로우 레벨 전압 서플라이 (0.4) 를 제공하는데 이용된다. 시그널링 요건들이 LDO 레귤레이터에 대한 필요성을 완화시키면서 더 높은 전압 서플라이들을 이용하는 것이 가능하다.
도 13 은 3-페이즈 시스템에서 3 개의 신호 와이어들을 구동하는데 이용되는 라인 인터페이스들의 제 3 예 (1300) 를 나타낸다. 도 14 는 3-페이즈 시스템에서 3 개의 신호 와이어들을 구동하는데 이용되는 라인 인터페이스들의 제 4 예 (1400) 를 나타낸다. 도 13 의 제 3 예 (1300) 에서, 전압 모드 드라이버 (송신기)(1320) 는 수신기 (RX)-종단을 이용하며, 여기에서 임피던스들이 수신기 (1340) 에 제공될 수도 있어, 송신 라인들 (1330) 또는 출력 단자들 (1322, 1324, 및 1326) 로 하여금 보다 신속하게 중간 레벨 전압을 획득하게 하고 송신 라인들 (1330) 또는 출력 단자들 (1322, 1324, 및 1326) 을 중간 레벨 전압으로 유지시킨다. 도 13 에 도시된 바와 같이, 송신 라인들 (1330) 은 50 Ohm 의 특성 임피던스들을 가질 수도 있고, 수신기 (1340) 는 50 Ohm 임피던스들을 이용하여 송신 라인들 (1330) 을 종단시킬 수도 있다. 그러나, 다양한 다른 임피던스 값들이 본 개시에 따라 이용될 수도 있기 때문에, 수신기 (1340) 에서의 종단은 50 Ohm 임피던스의 이용으로 제한되지 않는다. 도 14 의 제 4 예 (1400) 는 전압 모드 드라이버 (송신기)(1320) 가 RX-종단을 이용하지 않는 것 (도 14 에서 "RX-비종단"으로 지칭됨) 을 제외하고는 제 3 예 (1300) 의 아키텍처와 거의 동일한 아키텍처를 가질 수도 있다. 여기에서, 제 4 예 (1400) 에서, 임피던스들은 수신기측에 제공되지 않아, 송신 라인들 (1330) (또는 출력단자들 (1322, 1324, 및 1326)) 로 하여금 보다 신속하게 중간 레벨 전압을 획득하게 하고/하거나 송신 라인들 (1330) (또는 출력 단자들 (1322, 1324, 및 1326)) 을 중간 레벨 전압으로 유지시킨다.
제 3 예 (1300)(RX-종단 케이스) 와 제 4 예 (1400)(RX-비종단 케이스) 양쪽 모두에 대해, 3 개의 신호 와이어들 (즉, 출력단자들 (1322, 1324, 및 1326)) 을 구동시키는 라인 인터페이스들은 유사한 방식으로 동작한다. 따라서, 라인 인터페이스들에 의해 출력 단자들의 구동은 제 3 예 (1300)에 대하여 설명될 것이다. 그러나, 설명은 제 4 예 (1400) 에 또한 적용될 수도 있다.
일 양태에서, 전압 모드 드라이버 (1320) 는 하이 레벨 전압 및 로우 레벨 전압을 향하여, 연관된 출력 단자를 구동시키기 위해 풀-업 세그먼트 (또는 드라이버) 및 풀-다운 세그먼트 (또는 드라이버) 를 이용한다. 전압 모드 드라이버 (1320) 는 중간 레벨 전압을 향하여, 연관된 출력 단자를 구동시키는데 전용되는 추가적인 세그먼트 (또는 드라이버) 를 추가로 이용한다. 추가적인 세그먼트에 의해 구동된 중간 레벨 전압은 하이 레벨 전압을 향하여, 연관된 출력 단자를 구동시키기 위한 풀-업 세그먼트에 의해 이용된 동일 전압 서플라이 레일로부터 유도될 수도 있다.
전압 모드 드라이버 (1320) 는 수신된 제 1 풀-업 신호 (Pu_a) 에 기초하여 하이 레벨 전압을 향하여 제 1 출력 단자 (1322) 를 구동시키기 위한 제 1 풀-업 트랜지스터 (1302) 및 수신된 제 1 풀-다운 신호 (Pd_a) 에 기초하여 로우 레벨 전압을 향하여 제 1 출력 단자 (1322) 를 구동시키기 위한 제 1 풀-다운 트랜지스터 (1304) 를 포함할 수도 있다. 제 1 출력 단자 (1322) 가 하이 레벨 전압 (예를 들어, +1 시그널링 상태) 를 향하여 구동될 때, 제 1 풀-업 트랜지스터 (1302) 가 턴온되고 제 1 풀-다운 트랜지스터 (1304) 가 턴오프되어 이에 따라 제 1 출력 단자 (1322) 로 하여금 하이 레벨 전압을 향하여 활성적으로 구동되게 된다. 제 1 출력 단자 (1322) 가 로우 레벨 전압 (예를 들어, -1 시그널링 상태) 를 향하여 구동될 때, 제 1 풀-다운 트랜지스터 (1304) 가 턴온되고 제 1 풀-업 트랜지스터 (1302) 가 턴오프되어 이에 따라 제 1 출력 단자 (1322) 로 하여금 로우 레벨 전압을 향하여 활성적으로 구동되게 된다. 제 1 출력 단자 (1322) 가 중간 레벨 전압 (예를 들어, 0 시그널링 상태) 을 향하여 구동될 때, 제 1 풀-업 트랜지스터 (1302) 및 제 1 풀-다운 트랜지스터 (1304) 가 턴오프된다.
전압 모드 드라이버 (1320) 는 또한, 수신된 제 2 풀-업 신호 (Pu_b) 에 기초하여 하이 레벨 전압을 향하여 제 2 출력 단자 (1324) 를 구동시키기 위한 제 2 풀-업 트랜지스터 (1306) 및 수신된 제 2 풀-다운 신호 (Pd_b) 에 기초하여 로우 레벨 전압을 향하여 제 2 출력 단자 (1324) 를 구동시키기 위한 제 2 풀-다운 트랜지스터 (1308) 를 포함할 수도 있다. 제 2 출력 단자 (1324) 가 하이 레벨 전압 (예를 들어, +1 시그널링 상태) 를 향하여 구동될 때, 제 2 풀-업 트랜지스터 (1306) 가 턴온되고 제 2 풀-다운 트랜지스터 (1308) 가 턴오프되어 이에 따라 제 2 출력 단자 (1324) 로 하여금 하이 레벨 전압을 향하여 활성적으로 구동되게 된다. 제 2 출력 단자 (1324) 가 로우 레벨 전압 (예를 들어, -1 시그널링 상태) 를 향하여 구동될 때, 제 2 풀-다운 트랜지스터 (1308) 가 턴온되고 제 2 풀-업 트랜지스터 (1306) 가 턴오프되어 이에 따라 제 2 출력 단자 (1324) 로 하여금 로우 레벨 전압을 향하여 활성적으로 구동되게 된다. 제 2 출력 단자 (1324) 가 중간 레벨 전압 (예를 들어, 0 시그널링 상태) 을 향하여 구동될 때, 제 2 풀-업 트랜지스터 (1306) 및 제 2 풀-다운 트랜지스터 (1308) 가 턴오프된다.
전압 모드 드라이버 (1220) 는 수신된 제 3 풀-업 신호 (Pu_c) 에 기초하여 하이 레벨 전압을 향하여 제 3 출력 단자 (1326) 를 구동시키기 위한 제 3 풀-업 트랜지스터 (1310) 및 수신된 제 3 풀-다운 신호 (Pd_c) 에 기초하여 로우 레벨 전압을 향하여 제 3 출력 단자 (1326) 를 구동시키기 위한 제 3 풀-다운 트랜지스터 (1312) 를 더 포함할 수도 있다. 제 3 출력 단자 (1326) 가 하이 레벨 전압 (예를 들어, +1 시그널링 상태) 를 향하여 구동될 때, 제 3 풀-업 트랜지스터 (1310) 가 턴온되고 제 3 풀-다운 트랜지스터 (1312) 가 턴오프되어 이에 따라 제 3 출력 단자 (1326) 로 하여금 하이 레벨 전압을 향하여 활성적으로 구동되게 된다. 제 3 출력 단자 (1326) 가 로우 레벨 전압 (예를 들어, -1 시그널링 상태) 를 향하여 구동될 때, 제 3 풀-다운 트랜지스터 (1312) 가 턴온되고 제 3 풀-업 트랜지스터 (1310) 가 턴오프되어 이에 따라 제 3 출력 단자 (1326) 로 하여금 로우 레벨 전압을 향하여 활성적으로 구동되게 된다. 제 3 출력 단자 (1326) 가 중간 레벨 전압 (예를 들어, 0 시그널링 상태) 을 향하여 구동될 때, 제 3 풀-업 트랜지스터 (1310) 및 제 3 풀-다운 트랜지스터 (1312) 가 턴오프된다.
전압 모드 드라이버 (1320) 는 중간 레벨 전압을 향하여, 각각의 출력 단자들을 구동시키는데 전용되는 추가적인 세그먼트들 (또는 드라이버들) 을 더 포함할 수도 있다. 예를 들어, 제 1 풀-중간 트랜지스터 (1314) 는 중간 레벨 전압을 향하여 제 1 출력 단자 (1322) 를 구동시키고, 제 2 풀-중간 트랜지스터 (1316) 는 중간 레벨 전압을 향하여 제 2 출력 단자 (1324) 를 구동시키고, 제 3 풀-중간 트랜지스터 (1318) 는 중간 레벨 전압을 향하여 제 3 출력 단자 (1326) 를 구동시킨다.
일 예로서, 중간 레벨 전압을 향하여 출력 단자를 구동시키기 위한 동작은 중간 레벨 전압을 향하여 제 1 출력 단자 (1322) 를 구동시키도록 구성되는 제 1 풀-중간 트랜지스터 (1314) 에 대하여 먼저 설명된다. 특히, 제 2 풀-중간 트랜지스터 (1316) 를 이용하여 제 2 출력 단자 (1324) 를 구동시키기 위한 동작 및 제 3 풀-중간 트랜지스터 (1318) 를 이용하여 제 3 출력 단자 (1326) 를 구동시키기 위한 동작은 제 1 풀-중간 트랜지스터 (1314) 를 이용하여 제 1 출력 단자 (1322) 를 구동시키기 위하여 설명된 동작과 유사하다.
제 1 풀-중간 트랜지스터 (1314) 는 제 1 풀-중간 신호 (Pm_a) 를 수신하도록 구성된다. 제 1 출력 단자 (1322) 가 Pm_a 에 기초하여 중간 레벨 전압 (예를 들어, 0 시그널링 상태) 을 향하여 구동될 때, 제 1 풀-중간 트랜지스터 (1314) 는 서플라이 전압 (VM) 을 이용하여 활성화되고, 하이 전압 레벨 또는 로우 전압 레벨에 의해 바운딩되는 전압 범위 내에서 전압 레벨을 향하여 제 1 출력 단자 (1322) 를 구동시킨다. 일 양태에서, 제 1 풀-중간 트랜지스터 (1314) 는 제 1 풀-업 트랜지스터 (1302) 가 하이 전압 레벨을 향하여 제 1 출력 단자 (1322) 를 구동시킬 때, 또는 제 1 풀-다운 트랜지스터 (1304) 가 로우 전압 레벨을 향하여 제 1 출력 단자 (1322) 를 구동시킬 때 턴오프된다. 일 양태에서, 제 1 풀-중간 트랜지스터 (1314) 를 활성화시키는데 이용되는 서플라이 전압 (VM) 은 제 1 풀-업 트랜지스터 (1302) 를 활성화하는데 이용되는 전압 (VO) 을 공급하는 동일한 전압 서플라이 레일로부터 공급/유도된다. 따라서, 제 1 풀-중간 트랜지스터 (1314) 에 공급된 전압 (VM) 을 조절하는 전압 레귤레이터가 또한 제 1 풀-업 트랜지스터 (1302) 에 공급되는 전압 (VO) 을 조절한다.
제 2 풀-중간 트랜지스터 (1316) 는 제 2 풀-중간 신호 (Pm_b) 를 수신하도록 구성된다. 제 2 출력 단자 (1324) 가 Pm_b 에 기초하여 중간 레벨 전압 (예를 들어, 0 시그널링 상태) 을 향하여 구동될 때, 제 2 풀-중간 트랜지스터 (1316) 는 서플라이 전압 (VM) 을 이용하여 활성화되고, 하이 전압 레벨 또는 로우 전압 레벨에 의해 바운딩되는 전압 범위 내에서 전압 레벨을 향하여 제 2 출력 단자 (1324) 를 구동시킨다. 일 양태에서, 제 2 풀-중간 트랜지스터 (1316) 는 제 2 풀-업 트랜지스터 (1306) 가 하이 전압 레벨을 향하여 제 2 출력 단자 (1324) 를 구동시킬 때, 또는 제 2 풀-다운 트랜지스터 (1308) 가 로우 전압 레벨을 향하여 제 2 출력 단자 (1324) 를 구동시킬 때 턴오프된다. 일 양태에서, 제 2 풀-중간 트랜지스터 (1316) 를 활성화시키는데 이용되는 서플라이 전압 (VM) 은 제 2 풀-업 트랜지스터 (1306) 를 활성화하는데 이용되는 전압 (VO) 을 공급하는 동일한 전압 서플라이 레일로부터 공급/유도된다. 따라서, 제 2 풀-중간 트랜지스터 (1316) 에 공급된 전압 (VM) 을 조절하는 전압 레귤레이터가 또한 제 2 풀-업 트랜지스터 (1306) 에 공급되는 전압 (VO) 을 조절한다.
제 3 풀-중간 트랜지스터 (1318) 는 제 3 풀-중간 신호 (Pm_c) 를 수신하도록 구성된다. 제 3 출력 단자 (1326) 가 Pm_c 에 기초하여 중간 레벨 전압 (예를 들어, 0 시그널링 상태) 을 향하여 구동될 때, 제 3 풀-중간 트랜지스터 (1318) 는 서플라이 전압 (VM) 을 이용하여 활성화되고, 하이 전압 레벨 또는 로우 전압 레벨에 의해 바운딩되는 전압 범위 내에서 전압 레벨을 향하여 제 3 출력 단자 (1326) 를 구동시킨다. 일 양태에서, 제 3 풀-중간 트랜지스터 (1318) 는 제 3 풀-업 트랜지스터 (1310) 가 하이 전압 레벨을 향하여 제 3 출력 단자 (1326) 를 구동시킬 때, 또는 제 3 풀-다운 트랜지스터 (1312) 가 로우 전압 레벨을 향하여 제 3 출력 단자 (1326) 를 구동시킬 때 턴오프된다. 일 양태에서, 제 3 풀-중간 트랜지스터 (1318) 를 활성화시키는데 이용되는 서플라이 전압 (VM) 은 제 3 풀-업 트랜지스터 (1310) 를 활성화하는데 이용되는 전압 (VO) 을 공급하는 동일한 전압 서플라이 레일로부터 공급/유도된다. 따라서, 제 3 풀-중간 트랜지스터 (1318) 에 공급된 전압 (VM) 을 조절하는 전압 레귤레이터가 또한 제 3 풀-업 트랜지스터 (1310) 에 공급되는 전압 (VO) 을 조절한다.
도 15 는 풀-업 트랜지스터 및 풀-중간 트랜지스터와 함께 동작중인 LDO 레귤레이터의 제 1 예 (1500) 를 나타낸다. 도 16 은 풀-업 트랜지스터 및 풀-중간 트랜지스터와 함께 동작중인 LDO 레귤레이터의 제 2 예 (1600) 를 나타낸다. 제 1 예 (1500) 에서, LDO 레귤레이터 (1502) 는 제 1 풀-업 트랜지스터 (1302) 에 공급된 전압을 조절하지만 제 1 풀-중간 트랜지스터 (1314) 에 공급되는 전압 (VM) 을 조절하지 않는다. 제 1 예 (1500) 에 따르면, 제 1 풀-중간 트랜지스터 (1314) 에 공급된 전압 (VM) 은 제 1 풀-업 트랜지스터 (1302) 에 공급된 전압을 조절하기 위해 LDO 레귤레이터 (1502) 에 의해 이용된 브랜치의 복사본인 서플라이 브랜치를 통하여 수신된다. 제 2 예 (1600) 에서, LDO 레귤레이터 (1602) 는 제 1 풀-업 트랜지스터 (1302) 에 공급된 전압과 제 1 풀-중간 트랜지스터 (1314) 에 공급되는 전압 (VM) 양쪽을 조절한다. 제 2 예 (1600) 에 따르면, 제 1 풀-중간 트랜지스터 (1314) 에 공급된 전압 (VM) 은 제 1 풀-업 트랜지스터 (1302) 에 공급된 전압을 조절하기 위해 LDO 레귤레이터 (1602) 에 의해 이용된 동일한 서플라이 브랜치를 통하여 수신된다.
위의 개시의 관점에서, 풀-중간 세그먼트 (트랜지스터/드라이버) 에 의해 구동된 전압은 하이 레벨 전압을 향하여 출력 단자를 구동시키기 위한 풀-업 세그먼트 (트랜지스터/드라이버) 에 의해 이용된 전압을 공급하는 동일한 전압 서플라이 레일로부터 유도된다. 따라서, 풀-중간 드라이버에 의해 소모되는 전류는 공통 모드 전압 및 중간 레벨 전압이 수신기 및 송신기에서 각각 안정화될 때 소멸된다. 이는 트랜지션동안 중간 전압을 구동시키는 것에 의해 얻어지는 성능 이익들을 희생시킴이 없이 더 낮은 전력 소모를 가져온다. 다른 이점은 위에 설명된 토폴로지가 수신기 종단없이 이용될 때 직류 (DC) 경로가 존재하지 않고 출력 와이어 용량을 충전 및 방전하기 위한 교류 (AC) 만이 소모된다. 이는 수신기 종단 없이 로우 데이터 레이트 애플리케이션들을 위한 매우 낮은 전력 동작을 허용한다.
3-
페이즈
통신 링크에서 신호
와이어를
구동시키는 예시적인
디바이스
및 방법들
도 17 은 본 개시의 적어도 일 예에 따른 장치 (1700) 의 셀렉트 컴포넌트를 예시하는 블록도이다. 장치 (1700) 는 외부 버스 인터페이스 (또는 통신 인터페이스 회로)(1702), 저장 매체 (1704), 사용자 인터페이스 (1706), 메모리 디바이스 (1708), 및 프로세싱 회로 (1710) 를 포함한다. 프로세싱 회로는 외부 버스 인터페이스 (1702), 저장 매체 (1704), 사용자 인터페이스 (1706) 및 메모리 디바이스 (1708) 의 각각과 전기적 통신하여 커플링 또는 위치된다.
외부 버스 인터페이스 (1702) 는 외부 버스 (1712) 로의, 장치 (1700) 의 컴포넌트들에 대한 인터페이스를 제공한다. 외부 버스 인터페이스 (1702) 는 예를 들어, 신호 드라이버 회로들, 신호 수신기 회로들, 증폭기들, 신호 필터들, 신호 버퍼들, 또는 시그널링 버스 또는 다른 유형들의 시그널링 매체와 인터페이스하는데 이용되는 다른 회로 중 하나 이상을 포함할 수도 있다.
프로세싱 회로 (1710) 는 데이터를 획득, 프로세싱 및/또는 전송, 데이터 액세스 및 저장의 제어, 커맨드들의 발행, 및 다른 원하는 동작들을 제어하도록 배열된다. 프로세싱 회로 (1710) 는 적어도 일 예에서 적절한 매체에 의해 제공되는 원하는 프로그래밍을 구현하도록 적응된 회로를 포함할 수도 있다. 일부 예들에서, 프로세싱 회로 (1710) 는 프로그래밍을 구현함에 의해 또는 구현함이 없이 원하는 기능을 수행하도록 적응된 회로부를 포함할 수도 있다. 예를 들어, 프로세싱 회로 (1710) 는 하나 이상의 프로세서들, 하나 이상의 제어기들, 및/또는 실행가능한 프로그래밍을 실행하고/원하는 기능을 수행하도록 구성된 다른 구조로서 구현될 수도 있다. 프로세싱 회로 (1710) 의 실시예들은, 범용 프로세서, 디지털 신호 프로세서 (DSP), 주문형 반도체(ASIC), 필드 프로그래머블 게이트 어레이(FPGA) 혹은 다른 프로그램 가능 로직 컴포넌트, 이산 게이트 혹은 트랜지스터 로직, 이산 하드웨어 컴포넌트들, 또는 본원에서 설명된 기능들을 수행하도록 설계된 이들의 임의의 조합을 포함할 수도 있다. 범용 프로세서는 마이크로프로세서, 뿐만 아니라 임의의 종래의 프로세서, 제어기, 마이크로제어기, 또는 상태 머신을 포함할 수도 있다. 프로세싱 회로 (1710) 는 또한 컴퓨팅 컴포넌트들의 조합, 예컨대, DSP 와 마이크로 프로세서의 조합, 다수의 마이크로프로세서들, DSP 코어와 연계한 하나 이상의 마이크로프로세서들, ASIC 와 마이크로프로세서, 또는 임의의 다른 개수의 다양한 구성들로서 구현될 수도 있다. 프로세싱 회로 (1710) 의 이들 예들은 예증적인 것이며 본 개시의 범위 내에서 다른 적절한 구성들이 또한 고려된다.
프로세싱 회로 (1710) 는 저장 매체 (1704) 에 저장될 수도 있는 프로그래밍의 실행을 포함한 프로세싱에 적응된다. 본원에서 이용되는 바와 같이, 소프트웨어, 펌웨어, 미들웨어, 마이크로코드, 하드웨어 설명 언어, 또는 달리 지칭되더라도, 용어 "프로그래밍" 은, 제한 없이, 명령들, 명령 세트들, 데이터, 코드, 코드 세그먼트들, 프로그램 코드, 프로그램들, 하위프로그램들, 소프트웨어 모듈들, 애플리케이션들, 소프트웨어 애플리케이션들, 소프트웨어 패키지들, 루틴들, 하위루틴들, 오브젝트들, 실행가능물들, 실행의 스레드들, 절차들, 기능들 등을 포함하는 것으로 광범위하게 해석될 수도 있다.
일부 예들에서, 프로세싱 회로 (1710) 는 데이터-투-심볼 맵핑 회로/모듈 (1714), 심볼-투-신호 인코딩 회로/모듈 (1716), 신호 획득 회로/모듈 (1718) 또는 단자 구동 회로/모듈 (1720) 중 하나 이상을 포함할 수도 있다.
데이터-투-심볼 맵핑 회로/모듈 (1714) 은 복수의 단자들을 통하여 복수의 와이어들 상에서 송신되는 심볼들의 시퀀스에 데이터를 맵핑하도록 적응된 회로부 및/또는 명령들 (예를 들어, 저장 매체 (1704) 상에 저장된 데이터-투-심볼 맵핑 명령들 (1722)) 을 포함할 수도 있다. 예를 들어, 일부 구현들에서, 데이터는 먼저 메모리 디바이스 (1708) 로부터 취출된 다음, 데이터-투-심볼 맵핑 회로/모듈 (1714) 에 의해 심볼들의 시퀀스에 맵핑된다. 그 후, 심볼들의 시퀀스가 출력된다 (예를 들어, 메모리 디바이스 (1708) 에 저장되거나 또는 다른 컴포넌트들에 전달된다).
심볼-투-신호 인코딩 회로/모듈 (1716) 은 3 개의 신호들에서 심볼들의 시퀀스를 인코딩하도록 적응된 회로부 및/또는 명령들 (예를 들어, 저장 매체 (1704) 상에 저장된 심볼-투-신호 인코딩 명령들 (1724)) 을 포함할 수도 있고, 상기 3 개의 신호들 각각은 송신되는 각각의 심볼에 대하여 3 개의 신호들 각각이 3 개의 페이즈들 중 하나에 있고, 상기 신호들은 각각의 심볼의 송신 동안에 서로 상이한 페이즈들에 있다. 예를 들어, 일부 구현들에서, 심볼들의 시퀀스가 먼저 메모리 디바이스 (1708) 또는 데이터-투-심볼 맵핑 회로/모듈 (1714) 로부터 획득된 다음, 심볼-투-신호 인코딩 회로/모듈 (1716) 에 의해 3 개의 신호들에서 인코딩된다. 그 다음 신호들이 출력된다 (예를 들어, 메모리 디바이스 (1708) 에 저장되거나 또는 다른 컴포넌트들에 전달된다).
신호 획득 회로/모듈 (1718) 은 복수의 단자들 중 한 단자를 통하여 송신되는 신호를 획득하도록 적응된 회로부 및/또는 명령들 (예를 들어, 저장 매체 (1704) 상에 저장된 신호 획득 명령들 (1726)) 을 포함할 수도 있고, 신호는 3 개의 신호들 중 한 신호이다. 예를 들어, 일부 구현들에서, 신호는 신호 획득 회로/모듈 (1718) 에 의해, 메모리 디바이스 (1708) 또는 심볼-투-신호 인코딩 회로/모듈 (1716) 로부터 획득된다.
본 개시의 일 양태에서, 단자 구동 회로/모듈 (1720) 은 신호가 제 1 페이즈에 있을 때 제 1 드라이버로부터 제 1 전압 레벨을 출력하는 것에 의해 제 1 단자를 구동시키고, 신호가 제 2 페이즈에 있을 때 제 1 드라이버로부터 제 2 전압 레벨을 출력하는 것에 의해 제 1 단자를 구동시키고, 신호가 제 3 페이즈에 있을 때 제 2 드라이버로부터 제 3 전압 레벨을 출력하는 것에 의해 제 1 단자를 구동시키는 것으로서, 제 3 전압 레벨은 복수의 단자들 중 제 2 단자를 구동시키기 위한 제 4 전압 레벨에 그리고 복수의 단자들 중 제 3 단자를 구동시키기 위한 제 5 전압 레벨에 기초하여 출력되는, 제 1 단자를 구동시키고, 제 3 드라이버로부터 제 4 전압 레벨을 출력하는 것에 의해 제 2 단자를 구동시키고, 그리고 제 4 드라이버로부터 제 5 전압 레벨을 출력하는 것에 의해 제 3 단자를 구동시키도록 적응된 회로부 및/또는 명령들 (예를 들어, 저장 매체 (1704) 상에 저장된 단자 구동 명령들 (1728)) 을 포함할 수도 있다. 본 개시의 다른 양태에서, 단자 구동 회로/모듈 (1720) 은 신호가 제 1 페이즈에 있을 때 제 1 트랜지스터를 턴온하는 것에 의해 단자를 구동시키는 것으로서, 단자는 제 1 트랜지스터가 턴온될 때 제 1 전압 레벨을 향하여 구동되는, 단자를 구동시키고, 신호가 제 2 페이즈에 있을 때 제 2 트랜지스터를 턴온하는 것에 의해 단자를 구동시키는 것으로서, 단자는 제 2 트랜지스터가 턴온될 때 제 2 전압 레벨을 향하여 구동되는, 단자를 구동시키고, 그리고 신호가 제 3 페이즈에 있을 때 제 3 트랜지스터를 턴온하는 것에 의해 단자를 구동시키는 것으로서, 단자는 제 3 트랜지스터가 턴온될 때 제 3 저압 레벨을 향하여 구동되고, 제 3 트랜지스터는 제 1 트랜지스터에 공급된 전압을 또한 조절하는 전압 레귤레이터로부터 공급되는 전압에 기초하여 턴온되는, 단자를 구동시키도록 적응된 회로부 및/또는 명령들 (예를 들어, 저장 매체 (1704) 상에 저장된 단자 구동 명령들 (1728)) 을 포함할 수도 있다.
저장 매체 (1704) 는 프로그래밍, 전자 데이터, 데이터베이스, 또는 다른 디지털 정보를 저장하기 위한 하나 이상의 프로세서 판독가능 디바이스들을 나타낼 수도 있다. 저장 매체 (1704) 는 또한 프로그래밍 실행 시 프로세싱 회로 (1710) 에 의해 조작되는 데이터를 저장하는데 이용될 수도 있다. 저장 매체 (1704) 는, 포터블 또는 고정식 저장 디바이스들, 광학 저장 디바이스들, 및 프로그래밍을 저장, 포함 및/또는 반송가능한 여러 다른 매체들을 포함한 프로세싱 회로 (1710) 에 의해 액세스될 수 있는 임의의 이용가능 매체일 수도 있다. 예로서 비제한적으로, 저장 매체 (1704) 는 프로세서 판독가능 저장 매체, 이를 테면, 자기 저장 디바이스 (예를 들어, 하드 디스크, 플로피 디스크, 자기 스트립), 광학 저장 매체 (예를 들어, 컴팩트 디스크 (CD), 디지털 다기능 디스크 (DVD)), 스마트 카드, 플래시 메모리 디바이스 (예를 들어, 카드, 스틱, 키 드라이브), 랜덤 액세스 메모리 (RAM), 판독 전용 메모리 (ROM), 프로그램가능 ROM (PROM), 소거가능 PROM (EPROM), 전기적 소거가능 PROM (EEPROM), 레지스터, 탈착가능 디스크, 및/또는 프로그래밍을 저장하기 위한 다른 매체들, 뿐만 아니라 이들의 임의의 조합을 포함할 수도 있다. 따라서, 일부 구현들에서, 저장 매체는 비일시적 (예를 들어, 유형의) 저장 매체일 수도 있다.
저장 매체 (1704) 는, 프로세싱 회로 (1710) 가 저장 매체 (1704) 로부터 정보를 판독하고, 저장 매체로 정보를 기록할 수 있도록 프로세싱 회로 (1710) 에 커플링될 수도 있다. 즉, 저장 매체 (1704) 가 프로세싱 회로 (1710) 에 커플링될 수 있어 저장 매체 (1704) 가 적어도 프로세싱 회로 (1710) 에 의해 액세스가능하게 되며, 이는 저장 매체 (1704) 가 프로세싱 회로 (1710) 에 통합되는 예들 및/또는 저장 매체 (1704) 가 프로세싱 회로 (1710) 로부터 별개인 예들을 포함한다.
저장 매체 (1704) 에 저장된 프로그래밍/명령들은, 프로세싱 회로 (1710) 에 의한 실행 시, 프로세싱 회로 (1710) 로 하여금, 본원에 설명된 다양한 기능들 및/또는 프로세스 단계들 중 하나 이상의 기능들 및 프로세스 단계들을 수행하도록 한다. 예를 들어, 저장 매체 (1704) 는 데이터-투-심볼 맵핑 명령들 (1722), 심볼-투-신호 인코딩 명령들 (1724), 신호 획득 명령들 (1726) 또는 단자 구동 명령들 (1728) 중 하나 이상을 포함할 수도 있다. 따라서, 본 개시물의 하나 이상의 양태들에 따르면, 프로세싱 회로 (1710) 는 (저장 매체 (1704) 와 결합하여) 본 명세서에 설명된 장치들의 어느 것 또는 모두에 대한 프로세스들, 기능들, 단계들, 및/또는 루틴들의 어느 것 또는 모두를 수행하도록 적응된다. 본원에서 이용되는 바와 같이, 프로세싱 회로 (1710) 와 관련한 용어 "적응된" 은, 본원에 설명된 다양한 특징들에 따른 특정 프로세스, 기능, 단계, 및/또는 루틴을 수행하도록 구성된, 채택된, 구현된, 또는 프로그래밍된 것 중 하나 이상인 프로세싱 회로 (1710) 를 지칭할 수도 있다.
메모리 디바이스 (1708) 는 하나 이상의 메모리 디바이스들을 나타낼 수도 있고, 위에 나열된 메모리 기법들 중 어느 것 또는 임의의 다른 적절한 메모리 기법들을 포함할 수도 있다. 메모리 디바이스 (1708) 는 장치 (1700) 의 컴포넌트들 중 하나 이상의 컴포넌트에 의해 이용된 다른 정보와 함께 지연 관련 정보를 저장할 수도 있다. 메모리 디바이스 (1708) 는 또한 장치 (1700) 의 일부 다른 컴포넌트 또는 프로세싱 회로 (1710) 에 의해 조작되는 데이터를 저장하는데 이용될 수도 있다. 일부 구현들에서, 메모리 디바이스 (1708) 및 저장 매체 (1704) 는 공통 메모리 컴포넌트로서 구현된다.
사용자 인터페이스 (1706) 는 사용자가 장치 (1700) 와 상호작용하게 하는 기능성을 포함한다. 예를 들어, 사용자 인터페이스 (1706) 는 하나 이상의 사용자 출력 디바이스들 (예를 들어, 디스플레이 디바이스 등) 및 하나 이상의 사용자 입력 디바이스들 (예를 들어, 키보드, 촉각 입력 디바이스 등) 과 인터페이스할 수도 있다.
위의 것을 상기하면, 본 개시에 따른 멀티-와이어 시그널링에 관련된 동작들의 예들이 도 18 및 도 19 의 플로우차트들과 연계하여 보다 자세하게 설명될 것이다. 편의상 도 18 및 도 19 의 동작들 (또는 본원에 설명된 또는 교시된 임의의 다른 동작들) 은 특정 컴포넌트들에 의해 수행되는 것으로서 설명될 수도 있다. 그러나, 여러 구현들에서 이들 동작들은 컴포넌트들의 다른 유형들에 의해 수행될 수도 있고 상이한 수의 컴포넌트들을 이용하여 수행될 수도 있음을 이해해야 한다. 또한, 본원에 설명된 동작들 중 하나 이상의 동작들은 주어진 구현에서 채택되지 않을 수도 있음을 이해해야 한다.
도 18 은 데이터 트랜스퍼 방법을 나타내는 흐름도이다. 데이터 트랜스퍼 방법은 멀티 페이즈 신호들에서 복수의 심볼들의 송신을 포함할 수도 있다. 각각의 심볼은 신호들의 특정 쌍에 대한 극성과 각각의 신호에 대한 페이즈 상태를 정의할 수도 있다. 본 방법은 송신기 (예를 들어, 전압 모드 드라이버 (1120) 또는 장치 (1700)) 에 의해 수행될 수도 있다.
송신기는 복수의 단자들을 통하여 복수의 와이어들 상에 송신되는 심볼들의 시퀀스에 데이터를 맵핑할 수도 있다 (1802). 송신기는 3 개의 신호들에서 심볼들의 시퀀스를 추가로 인코딩할 수도 있다 (1804). 3 개의 신호들 각각은 송신될 각각의 심볼에 대해 3 페이즈들 중 하나에 있을 수도 있다. 3 개의 신호들은 각각의 심볼의 송신 동안에 서로 상이한 페이즈들에 있을 수도 있다.
송신기는 복수의 단자들 (예를 들어, 출력 단자들 (1122, 1124, 1126)) 의 제 1 단자 (예를 들어, 출력 단자 (1124)) 를 통하여 송신될 신호를 획득할 수도 있다 (1806). 신호는 3 개의 신호들 중 한 신호일 수도 있다.
송신기는 신호가 제 1 페이즈에 있을 때, 제 1 드라이버 (예를 들어, 드라이버 (B1)) 로부터 (예를 들어, 하이 레벨 전압에 대응하는) 제 1 전압 레벨을 출력하는 것에 의해 제 1 단자 (예를 들어, 출력 단자 (1124)) 를 구동시킬 수도 있다 (1808).
송신기는 신호가 제 2 페이즈에 있을 때, 제 1 드라이버 (예를 들어, 드라이버 (B1)) 로부터 (예를 들어, 로우 레벨 전압에 대응하는) 제 2 전압 레벨을 출력하는 것에 의해 제 1 단자 (예를 들어, 출력 단자 (1124)) 를 구동시킬 수도 있다 (1810).
송신기는 제 3 드라이버 (예를 들어, 드라이버 (A1)) 로부터 (하이 레벨 전압 또는 로우 레벨 전압에 대응하는) 제 4 전압 레벨을 출력하는 것에 의해 복수의 단자들 중 제 2 단자 (예를 들어, 출력 단자 (1122)) 를 구동시킬 수도 있고, 제 4 드라이버 (예를 들어, 드라이버 (C1)) 로부터 (하이 레벨 전압 또는 로우 레벨 전압에 대응하는) 제 5 전압 레벨을 출력하는 것에 의해 복수의 단자들 중 제 3 단자 (예를 들어, 출력 단자 (1126)) 를 구동시킬 수도 있다 (1812).
송신기는 신호가 제 3 페이즈에 있을 때, 제 2 드라이버 (예를 들어, 드라이버 (B2)) 로부터 (예를 들어, 중간 레벨 전압에 대응하는) 제 3 전압 레벨을 출력하는 것에 의해 제 1 단자 (예를 들어, 출력 단자 (1124)) 를 구동시킬 수도 있다 (1814). 제 3 전압 레벨은 제 2 단자 (예를 들어, 출력 단자 (1122)) 를 구동시키기 위한 제 3 드라이버 (예를 들어, 드라이버 (A1)) 로부터 출력되는 제 4 전압 레벨에 기초하여, 그리고 제 3 단자 (예를 들어, 출력 단자 (1126)) 를 구동시키기 위한 제 4 드라이버 (예를 들어, 드라이버 (C1)) 로부터 출력되는 제 5 전압 레벨에 기초하여 출력된다. 또한, 제 3 전압 레벨은 제 1 전압 레벨과 제 2 전압 레벨에 의해 바운딩되는 전압 범위 내에 있다.
본원에 개시된 특정 양태들에 따르면, 제 1 드라이버 (예를 들어, 드라이버 (B1)) 는 제 1 트랜지스터 (예를 들어, 풀-업 트랜지스터 (1106)) 및 제 2 트랜지스터 (예를 들어, 풀-다운 트랜지스터 (1108)) 를 포함한다. 여기에서, 송신기는 신호가 제 1 페이즈에 있을 때 제 1 전압 레벨을 출력하기 위해 제 1 트랜지스터를 턴온하고 제 2 트랜지스터를 턴오프하는 것에 의해 제 1 드라이버로부터 제 1 전압 레벨을 출력할 수도 있다. 제 1 단자 (예를 들어, 출력 단자 (1124)) 는 제 1 전압 레벨이 출력될 때 제 1 전압 레벨 (예를 들어, 하이 레벨 전압) 을 향하여 구동된다. 또한, 송신기는 신호가 제 2 페이즈에 있을 때 제 2 전압 레벨을 출력하기 위해 제 1 트랜지스터를 턴온하고 제 2 트랜지스터를 턴오프하는 것에 의해 제 1 드라이버로부터 제 2 전압 레벨을 출력할 수도 있다. 제 1 단자 (예를 들어, 출력 단자 (1124)) 는 제 2 전압 레벨이 출력될 때 제 2 전압 레벨 (예를 들어, 로우 레벨 전압) 을 향하여 구동된다. 제 1 트랜지스터 (예를 들어, 풀-업 트랜지스터 (1106)) 및 제 2 트랜지스터 (예를 들어, 풀-다운 트랜지스터 (1108)) 는 신호가 제 3 페이즈에 있을 때 턴오프된다.
본원에 개시된 특정 양태들에 따르면, 제 2 드라이버 (예를 들어, 드라이버 (B2)) 는 제 3 트랜지스터 (예를 들어, 트랜지스터 (1114)) 및 제 4 트랜지스터 (예를 들어, 트랜지스터 (1116)) 를 포함한다. 그러나, 송신기는 제 3 드라이버 (예를 들어, 드라이버 (A1)) 로부터 출력되는 제 4 전압 레벨, 및 제 4 드라이버 (예를 들어, 드라이버 (C1)) 로부터 출력되는 제 5 전압 레벨을 수신하는 것 및 제 3 전압 레벨을 출력하기 위해 수신된 제 4 전압 레벨 및 수신된 제 5 전압 레벨에 따라 제 2 드라이버 (예를 들어, 드라이버 (B2)) 의 제 3 트랜지스터 (예를 들어, 트랜지스터 (1114)) 및 제 4 트랜지스터 (예를 들어, 트랜지스터 (1116)) 를 턴온하는 것에 의해 제 1 신호가 제 3 페이즈에 있을 때 제 2 드라이버로부터 제 3 전압 레벨을 출력할 수도 있다. 제 1 단자 (예를 들어, 출력 단자 (1124)) 는 제 3 전압 레벨이 출력될 때 제 3 전압 레벨 (예를 들어, 중간 레벨 전압) 을 향하여 구동된다. 본 개시의 일 양태에서, 제 3 전압 레벨 (예를 들어, 중간 레벨 전압) 은 제 1 전압 레벨 (예를 들어, 하이 레벨 전압) 및 제 2 전압 레벨 (예를 들어, 로우 레벨 전압) 에 의해 바운딩되는 전압 범위 내에 있다. 또한, 제 3 트랜지스터 (예를 들어, 트랜지스터 (1114)) 및 제 4 트랜지스터 (예를 들어, 트랜지스터 (1116)) 는 제 1 신호가 제 1 페이즈에 또는 제 2 페이즈에 있을 때 턴오프된다.
도 19 는 데이터 트랜스퍼 방법을 나타내는 흐름도이다. 데이터 트랜스퍼 방법은 멀티 페이즈 신호들에서 복수의 심볼들의 송신을 포함할 수도 있다. 각각의 심볼은 신호들의 특정 쌍에 대한 극성과 각각의 신호에 대한 페이즈 상태를 정의할 수도 있다. 본 방법은 송신기 (예를 들어, 전압 모드 드라이버 (1320) 또는 장치 (1700)) 에 의해 수행될 수도 있다.
송신기는 복수의 단자들을 통하여 복수의 와이어들 상에 송신되는 심볼들의 시퀀스에 데이터를 맵핑할 수도 있다 (1902). 송신기는 3 개의 신호들에서 심볼들의 시퀀스를 추가로 인코딩할 수도 있다 (1904). 3 개의 신호들 각각은 송신될 각각의 심볼에 대해 3 페이즈들 중 하나에 있을 수도 있다. 3 개의 신호들은 각각의 심볼의 송신 동안에 서로 상이한 페이즈들에 있을 수도 있다.
송신기는 복수의 단자들 중 한 단자 (예를 들어, 출력 단자 (1322, 1324, 또는 1326)) 를 통하여 송신될 신호를 획득할 수도 있다 (1906). 신호는 3 개의 신호들 중 한 신호일 수도 있다.
송신기는 제 1 신호가 제 1 페이즈에 있을 때 제 1 트랜지스터 (예를 들어, 풀-업 트랜지스터 (1302, 1306, 또는 1310)) 를 턴온하는 것 및 제 2 트랜지스터 (예를 들어, 풀-다운 트랜지스터 (1304, 1308, 또는 1312)) 를 턴오프하는 것에 의해 단자를 구동시킬 수도 있다 (1908). 단자는 제 1 트랜지스터가 턴온될 때 제 1 전압 레벨 (예를 들어, 하이 레벨 전압) 을 향하여 구동된다.
송신기는 제 1 신호가 제 2 페이즈에 있을 때 제 2 트랜지스터 (예를 들어, 풀-다운 트랜지스터 (1304, 1308, 또는 1312)) 를 턴온하는 것 및 제 1 트랜지스터 (예를 들어, 풀-다운 트랜지스터 (1302, 1306, 또는 1310)) 를 턴오프하는 것에 의해 단자를 구동시킬 수도 있다 (1910). 단자는 제 2 트랜지스터가 턴온될 때 제 2 전압 레벨 (예를 들어, 로우 레벨 전압) 을 향하여 구동된다.
송신기는 제 1 신호가 제 3 페이즈에 있을 때 제 3 트랜지스터 (예를 들어, 풀-중간 트랜지스터 (1314, 1316, 또는 1318)) 를 턴온하는 것에 의해 단자를 구동시킬 수도 있다. 단자는 제 3 트랜지스터가 턴온될 때 제 3 전압 레벨 (예를 들어, 중간 레벨 전압) 을 향하여 구동된다. 본 개시의 일 양태에서, 제 3 전압 레벨은 제 1 전압 레벨 (예를 들어, 하이 레벨 전압) 및 제 2 전압 레벨 (예를 들어, 로우 레벨 전압) 에 의해 바운딩되는 전압 범위 내에 있다. 본 개시의 추가의 양태에서, 제 3 트랜지스터 (예를 들어, 풀-중간 트랜지스터 (1314, 1316, 또는 1318)) 는 또한, 제 1 트랜지스터 (예를 들어, 풀-업 트랜지스터 (1302, 1306, 또는 1310)) 에 공급된 전압 (예를 들어, 전압 (VO)) 을 또한 조절하는 전압 레귤레이터 (예를 들어, LDO (1602)) 로부터 공급되는 전압 (예를 들어, 전압 (VM)) 에 기초하여 턴온된다.
본원에 개시된 양태들에 따르면, 제 1 신호가 제 3 페이즈에 있을 때 단자를 구동시키는 것은 송신기가 제 1 트랜지스터 (예를 들어, 풀-업 트랜지스터 (1302, 1306, 또는 1310)) 및 제 2 트랜지스터 (예를 들어, 풀-다운 트랜지스터 (1304, 1308, 또는 1312)) 를 턴오프하는 것을 포함한다. 또한, 제 1 신호가 제 1 페이즈에 또는 제 2 페이즈에 있을 때 단자를 구동시키는 것은 송신기가 제 3 트랜지스터 (예를 들어, 풀-중간 트랜지스터 (1314, 1316, 또는 1318)) 를 턴오프시킬 수도 있는 것을 포함할 수도 있다.
개시된 프로세스들에서 단계들의 특정의 순서 또는 계층은 예시적인 접근방식들의 예시인 것이 이해된다. 설계 선호사항들에 기초하여, 프로세스들에서 단계들의 특정의 순서 또는 계층이 재배열될 수도 있다. 수반하는 방법 청구항들은 샘플 순서에서의 다양한 단계들의 요소들을 제시하고, 제시된 특정 순서 또는 계층으로 제한되는 것으로 의도되지 않는다.
이전 설명은 임의의 당업자가 여러 본원에서 설명하는 양태들을 실시할 수 있도록 하기 위해서 제공된다. 이들 양태들에 대한 여러 변경들은 당업자들에게 매우 자명할 것이며, 본원에서 정의하는 일반 원리들은 다른 양태들에 적용될 수도 있다. 따라서, 청구항들은 본원에서 나타낸 양태들에 한정시키려고 의도된 것이 아니며, 전문용어 청구항들 (language claims) 에 부합하는 전체 범위를 부여하려는 것이며, 여기서, 엘리먼트에 대한 단수형 참조는 "하나 및 오직 하나" 로 구체적으로 달리 말하지 않는 한, "하나 및 오직 하나" 를 의미하기 보다는, "하나 이상" 을 의미하도록 의도된다. 달리 구체적으로 언급하지 않는 한, 용어 "일부 (some)" 는 하나 이상을 지칭한다. 당업자들에게 알려져 있거나 또는 추후 알려지는, 본 개시물을 통해서 설명한 여러 양태들의 엘리먼트들에 대한 모든 구조적 및 기능적 균등물들이 본원에 참조로 명백히 포함되며, 청구항들에 의해 포괄되도록 의도된다. 또한, 본원에서 개시된 어떤 것도 이런 개시물이 청구항들에 명시적으로 인용되는지에 상관없이, 대중에 지정되도록 의도된 것이 아니다. 어떤 청구항 엘리먼트도 그 엘리먼트가 어구 "하는 수단" 을 이용하여 명백히 언급되지 않는 한, 기능식 (means plus function) 청구항으로서 해석되지 않아야 한다.
Claims (30)
- 데이터 트랜스퍼 방법으로서,
복수의 단자들을 통하여 복수의 와이어들 상에 송신되는 심볼들의 시퀀스에 데이터를 맵핑하는 단계;
3 개의 신호들에서 심볼들의 시퀀스를 인코딩하는 단계로서, 상기 3 개의 신호들 각각은 송신될 각각의 심볼에 대한 3 개의 페이즈들 중 한 페이즈에 있고, 상기 3 개의 신호들은 각각의 심볼의 송신 동안에 서로 상이한 페이즈들에 있는, 상기 심볼들의 시퀀스를 인코딩하는 단계;
상기 복수의 단자들 중 제 1 단자를 통하여 송신되는 신호를 획득하는 단계로서, 상기 신호는 상기 3 개의 신호들 중 한 신호인, 상기 송신되는 신호를 획득하는 단계;
상기 신호가 제 1 페이즈에 있을 때 제 1 드라이버로부터 제 1 전압 레벨을 출력하는 것에 의해 상기 제 1 단자를 구동시키는 단계;
상기 신호가 제 2 페이즈에 있을 때 상기 제 1 드라이버로부터 제 2 전압 레벨을 출력하는 것에 의해 상기 제 1 단자를 구동시키는 단계; 및
상기 신호가 제 3 페이즈에 있을 때 제 2 드라이버로부터 제 3 전압 레벨을 출력하는 것에 의해 상기 제 1 단자를 구동시키는 단계로서, 상기 제 3 전압 레벨은 상기 복수의 단자들 중 제 2 단자를 구동시키기 위한 제 4 전압 레벨에 기초하여 그리고 상기 복수의 단자들 중 제 3 단자를 구동시키기 위한 제 5 전압 레벨에 기초하여 출력되는, 상기 신호가 제 3 페이즈에 있을 때 제 2 드라이버로부터 제 3 전압 레벨을 출력하는 것에 의해 상기 제 1 단자를 구동시키는 단계를 포함하는, 데이터 트랜스퍼 방법. - 제 1 항에 있어서,
상기 제 3 전압 레벨은 상기 제 1 전압 레벨과 상기 제 2 전압 레벨에 의해 바운딩되는 전압 범위 내에 있는, 데이터 트랜스퍼 방법. - 제 1 항에 있어서,
상기 제 1 드라이버는 제 1 트랜지스터 및 제 2 트랜지스터를 포함하고,
상기 제 1 드라이버로부터 상기 제 1 전압 레벨을 출력하는 것은 상기 신호가 제 1 페이즈에 있을 때 상기 제 1 전압 레벨을 출력하기 위해 상기 제 1 트랜지스터를 턴온하고 상기 제 2 트랜지스터를 턴오프하는 것을 포함하고, 상기 제 1 단자는 상기 제 1 전압 레벨이 출력될 때 상기 제 1 전압 레벨을 향하여 구동되는, 데이터 트랜스퍼 방법. - 제 3 항에 있어서,
상기 제 1 드라이버로부터 상기 제 2 전압 레벨을 출력하는 것은 상기 신호가 제 2 페이즈에 있을 때 상기 제 2 전압 레벨을 출력하기 위해 상기 제 2 트랜지스터를 턴온하고 상기 제 1 트랜지스터를 턴오프하는 것을 포함하고, 상기 제 1 단자는 상기 제 2 전압 레벨이 출력될 때 상기 제 2 전압 레벨을 향하여 구동되는, 데이터 트랜스퍼 방법. - 제 3 항에 있어서,
상기 제 1 트랜지스터 및 제 2 트랜지스터는 상기 신호가 제 3 페이즈에 있을 때 턴오프되는, 데이터 트랜스퍼 방법. - 제 1 항에 있어서,
제 3 드라이버로부터 상기 제 4 전압 레벨을 출력하는 것에 의해 상기 제 2 단자를 구동시키는 단계;
제 4 드라이버로부터 상기 제 5 전압 레벨을 출력하는 것에 의해 상기 제 3 단자를 구동시키는 단계를 더 포함하는, 데이터 트랜스퍼 방법. - 제 6 항에 있어서,
상기 제 2 드라이버는 제 3 트랜지스터 및 제 4 트랜지스터를 포함하고,
상기 신호가 제 3 페이즈에 있을 때 상기 제 2 드라이버로부터 상기 제 3 전압 레벨을 출력하는 것은:
상기 제 3 드라이버로부터 출력되는 제 4 전압 레벨, 및 상기 제 4 드라이버로부터 출력되는 제 5 전압 레벨을 수신하는 것; 및
상기 제 3 전압 레벨을 출력하기 위해, 수신된 상기 제 4 전압 레벨 및 수신된 상기 제 5 전압 레벨에 따라 상기 제 2 드라이버의 상기 제 3 트랜지스터 및 상기 제 4 트랜지스터를 턴온하는 것으로서, 상기 제 1 단자는 상기 제 3 전압 레벨이 출력될 때 상기 제 3 전압 레벨을 향하여 구동되는, 상기 제 3 트랜지스터 및 상기 제 4 트랜지스터를 턴온하는 것을 포함하는, 데이터 트랜스퍼 방법. - 제 7 항에 있어서,
상기 제 3 트랜지스터 및 상기 제 4 트랜지스터는 상기 신호가 제 1 페이즈에 또는 제 2 페이즈에 있을 때 턴오프되는, 데이터 트랜스퍼 방법. - 송신기로서,
라인 드라이버들에 의해 구동되는 복수의 단자들;
프로세싱 회로로서:
복수의 단자들을 통하여 복수의 와이어들 상에 송신되는 심볼들의 시퀀스에 데이터를 맵핑하고,
3 개의 신호들에서 심볼들의 시퀀스를 인코딩하는 것으로서, 상기 3 개의 신호들 각각은 송신될 각각의 심볼에 대한 3 개의 페이즈들 중 한 페이즈에 있고, 상기 3 개의 신호들은 각각의 심볼의 송신 동안에 서로 상이한 페이즈들에 있는, 상기 심볼들의 시퀀스를 인코딩하고, 그리고
상기 복수의 단자들 중 제 1 단자를 통하여 송신되는 신호를 획득하는 것으로서, 상기 신호는 상기 3 개의 신호들 중 한 신호인, 상기 송신되는 신호를 획득하도록 구성되는 상기 프로세싱 회로;
제 1 라인 드라이버로서:
상기 신호가 제 1 페이즈에 있을 때 제 1 전압 레벨을 출력하는 것에 의해 상기 제 1 단자를 구동시키고, 그리고
상기 신호가 제 2 페이즈에 있을 때 제 2 전압 레벨을 출력하는 것에 의해 상기 제 1 단자를 구동시키도록 구성되는 상기 제 1 라인 드라이버; 및
상기 신호가 제 3 페이즈에 있을 때 제 3 전압 레벨을 출력하는 것에 의해 상기 제 1 단자를 구동시키도록 구성되는 제 2 라인 드라이버로서, 상기 제 3 전압 레벨은 상기 복수의 단자들 중 제 2 단자를 구동시키기 위한 제 4 전압 레벨에 기초하여 그리고 상기 복수의 단자들 중 제 3 단자를 구동시키기 위한 제 5 전압 레벨에 기초하여 출력되는, 상기 제 2 라인 드라이버를 포함하는, 송신기. - 제 9 항에 있어서,
상기 제 3 전압 레벨은 상기 제 1 전압 레벨과 상기 제 2 전압 레벨에 의해 바운딩되는 전압 범위 내에 있는, 송신기. - 제 9 항에 있어서,
상기 제 1 라인 드라이버는 제 1 트랜지스터 및 제 2 트랜지스터를 포함하고,
상기 제 1 라인 드라이버는 상기 신호가 제 1 페이즈에 있을 때 상기 제 1 전압 레벨을 출력하기 위해 상기 제 1 트랜지스터를 턴온하고 상기 제 2 트랜지스터를 턴오프하도록 구성되고, 상기 제 1 단자는 상기 제 1 전압 레벨이 출력될 때 상기 제 1 전압 레벨을 향하여 구동되는, 송신기. - 제 11 항에 있어서,
상기 제 1 라인 드라이버는 상기 신호가 제 2 페이즈에 있을 때 상기 제 2 전압 레벨을 출력하기 위해 상기 제 2 트랜지스터를 턴온하고 상기 제 1 트랜지스터를 턴오프하도록 구성되고, 상기 제 1 단자는 상기 제 2 전압 레벨이 출력될 때 상기 제 2 전압 레벨을 향하여 구동되는, 송신기. - 제 11 항에 있어서,
상기 제 1 라인 드라이버는 상기 신호가 제 3 페이즈에 있을 때 상기 제 1 트랜지스터 및 상기 제 2 트랜지스터를 턴오프하도록 구성되는, 송신기. - 제 9 항에 있어서,
상기 제 4 전압 레벨을 출력하는 것에 의해 상기 제 2 단자를 구동시키도록 구성되는 제 3 라인 드라이버; 및
상기 제 5 전압 레벨을 출력하는 것에 의해 상기 제 3 단자를 구동시키도록 구성되는 제 4 라인 드라이버를 더 포함하는, 송신기. - 제 14 항에 있어서,
상기 제 2 라인 드라이버는 제 3 트랜지스터 및 제 4 트랜지스터를 포함하고,
상기 신호가 제 3 페이즈에 있을 때 상기 제 3 전압 레벨을 출력하도록 구성되는 상기 제 2 라인 드라이버는:
상기 제 3 라인 드라이버로부터 출력되는 제 4 전압 레벨, 및 상기 제 4 라인 드라이버로부터 출력되는 제 5 전압 레벨을 수신하고; 그리고
상기 제 3 전압 레벨을 출력하기 위해, 수신된 상기 제 4 전압 레벨 및 수신된 상기 제 5 전압 레벨에 따라 상기 제 2 라인 드라이버의 상기 제 3 트랜지스터 및 상기 제 4 트랜지스터를 턴온하는 것으로서, 상기 제 1 단자는 상기 제 3 전압 레벨이 출력될 때 상기 제 3 전압 레벨을 향하여 구동되는, 상기 제 3 트랜지스터 및 상기 제 4 트랜지스터를 턴온하도록 구성되는, 송신기. - 제 15 항에 있어서,
상기 제 2 라인 드라이버는 상기 신호가 제 1 페이즈 또는 제 2 페이즈에 있을 때 상기 제 3 트랜지스터 및 상기 제 4 트랜지스터를 턴오프하도록 구성되는, 송신기. - 데이터 트랜스퍼 방법으로서,
복수의 단자들을 통하여 복수의 와이어들 상에 송신되는 심볼들의 시퀀스에 데이터를 맵핑하는 단계;
3 개의 신호들에서 심볼들의 시퀀스를 인코딩하는 단계로서, 상기 3 개의 신호들 각각은 송신될 각각의 심볼에 대한 3 개의 페이즈들 중 한 페이즈에 있고, 상기 3 개의 신호들은 각각의 심볼의 송신 동안에 서로 상이한 페이즈들에 있는, 상기 심볼들의 시퀀스를 인코딩하는 단계;
상기 복수의 단자들 중 한 단자를 통하여 송신되는 신호를 획득하는 단계로서, 상기 신호는 상기 3 개의 신호들 중 한 신호인, 상기 송신되는 신호를 획득하는 단계;
상기 신호가 제 1 페이즈에 있을 때 제 1 트랜지스터를 턴온하는 것에 의해 상기 단자를 구동시키는 단계로서, 상기 단자는 상기 제 1 트랜지스터가 턴온될 때 제 1 전압 레벨을 향하여 구동되는, 상기 신호가 제 1 페이즈에 있을 때 상기 단자를 구동시키는 단계;
상기 신호가 제 2 페이즈에 있을 때 제 2 트랜지스터를 턴온하는 것에 의해 상기 단자를 구동시키는 단계로서, 상기 단자는 상기 제 2 트랜지스터가 턴온될 때 제 2 전압 레벨을 향하여 구동되는, 상기 신호가 제 2 페이즈에 있을 때 제 2 트랜지스터를 턴온하는 것에 의해 상기 단자를 구동시키는 단계; 및
상기 신호가 제 3 페이즈에 있을 때 제 3 트랜지스터를 턴온하는 것에 의해 상기 단자를 구동시키는 단계로서, 상기 단자는 상기 제 3 트랜지스터가 턴온될 때 제 3 전압 레벨을 향하여 구동되고, 상기 제 3 트랜지스터는 상기 제 1 트랜지스터에 공급되는 전압을 또한 조절하는 전압 레귤레이터로부터 공급되는 전압에 기초하여 턴온되는, 상기 신호가 제 3 페이즈에 있을 때 제 3 트랜지스터를 턴온하는 것에 의해 상기 단자를 구동시키는 단계를 포함하는, 데이터 트랜스퍼 방법. - 제 17 항에 있어서,
상기 신호가 제 1 페이즈에 있을 때 상기 단자를 구동시키는 단계는 제 2 트랜지스터를 턴오프하는 단계를 더 포함하는, 데이터 트랜스퍼 방법. - 제 18 항에 있어서,
상기 신호가 제 1 페이즈에 있을 때 상기 단자를 구동시키는 단계는 제 3 트랜지스터를 턴오프하는 단계를 더 포함하는, 데이터 트랜스퍼 방법. - 제 17 항에 있어서,
상기 신호가 제 2 페이즈에 있을 때 상기 단자를 구동시키는 단계는 제 1 트랜지스터를 턴오프하는 단계를 더 포함하는, 데이터 트랜스퍼 방법. - 제 20 항에 있어서
상기 신호가 제 2 페이즈에 있을 때 상기 단자를 구동시키는 단계는 제 3 트랜지스터를 턴오프하는 단계를 더 포함하는, 데이터 트랜스퍼 방법. - 제 17 항에 있어서,
상기 신호가 제 3 페이즈에 있을 때 상기 단자를 구동시키는 단계는 상기 제 1 트랜지스터 및 상기 제 2 트랜지스터를 턴오프하는 단계를 더 포함하는, 데이터 트랜스퍼 방법. - 제 17 항에 있어서,
상기 제 3 전압 레벨은 상기 제 1 전압 레벨과 상기 제 2 전압 레벨에 의해 바운딩되는 전압 범위 내에 있는, 데이터 트랜스퍼 방법. - 송신기로서,
라인 드라이버들에 의해 구동되는 복수의 단자들;
프로세싱 회로로서:
복수의 단자들을 통하여 복수의 와이어들 상에 송신되는 심볼들의 시퀀스에 데이터를 맵핑하고,
3 개의 신호들에서 심볼들의 시퀀스를 인코딩하는 것으로서, 상기 3 개의 신호들 각각은 송신될 각각의 심볼에 대한 3 개의 페이즈들 중 한 페이즈에 있고, 상기 3 개의 신호들은 각각의 심볼의 송신 동안에 서로 상이한 페이즈들에 있는, 상기 심볼들의 시퀀스를 인코딩하고, 그리고
상기 복수의 단자들 중 한 단자를 통하여 송신되는 신호를 획득하는 것으로서, 상기 신호는 상기 3 개의 신호들 중 한 신호인, 상기 송신되는 신호를 획득하도록 구성되는 프로세싱 회로; 및
제 1 라인 드라이버를 포함하고,
상기 제 1 라인 드라이버는:
상기 신호가 제 1 페이즈에 있을 때 제 1 트랜지스터를 턴온하는 것에 의해 상기 단자를 구동시키는 것으로서, 상기 단자는 상기 제 1 트랜지스터가 턴온될 때 제 1 전압 레벨을 향하여 구동되는, 상기 신호가 제 1 페이즈에 있을 때 제 1 트랜지스터를 턴온하는 것에 의해 상기 단자를 구동시키고,
상기 신호가 제 2 페이즈에 있을 때 제 2 트랜지스터를 턴온하는 것에 의해 상기 단자를 구동시키는 것으로서, 상기 단자는 상기 제 2 트랜지스터가 턴온될 때 제 2 전압 레벨을 향하여 구동되는, 상기 신호가 제 2 페이즈에 있을 때 제 2 트랜지스터를 턴온하는 것에 의해 상기 단자를 구동시키고, 그리고
상기 신호가 제 3 페이즈에 있을 때 제 3 트랜지스터를 턴온하는 것에 의해 상기 단자를 구동시키는 것으로서, 상기 단자는 상기 제 3 트랜지스터가 턴온될 때 제 3 전압 레벨을 향하여 구동되고, 상기 제 3 트랜지스터는 상기 제 1 트랜지스터에 공급되는 전압을 또한 조절하는 전압 레귤레이터로부터 공급되는 전압에 기초하여 턴온되는, 상기 신호가 제 3 페이즈에 있을 때 제 3 트랜지스터를 턴온하는 것에 의해 상기 단자를 구동시키도록 구성되는, 송신기. - 제 24 항에 있어서,
상기 신호가 제 1 페이즈에 있을 때 상기 단자를 구동시키도록 구성되는 상기 라인 드라이버는 또한, 상기 제 2 트랜지스터를 턴오프하도록 구성되는, 송신기. - 제 25 항에 있어서,
상기 신호가 제 1 페이즈에 있을 때 상기 단자를 구동시키도록 구성되는 상기 라인 드라이버는 또한, 상기 제 3 트랜지스터를 턴오프하도록 구성되는, 송신기. - 제 24 항에 있어서,
상기 신호가 제 2 페이즈에 있을 때 상기 단자를 구동시키도록 구성되는 상기 라인 드라이버는 또한, 상기 제 1 트랜지스터를 턴오프하도록 구성되는, 송신기. - 제 27 항에 있어서,
상기 신호가 제 2 페이즈에 있을 때 상기 단자를 구동시키도록 구성되는 상기 라인 드라이버는 또한, 상기 제 3 트랜지스터를 턴오프하도록 구성되는, 송신기. - 제 24 항에 있어서,
상기 신호가 제 3 페이즈에 있을 때 상기 단자를 구동시키도록 구성되는 상기 라인 드라이버는 또한, 상기 제 1 트랜지스터 및 상기 제 2 트랜지스터를 턴오프하도록 구성되는, 송신기. - 제 24 항에 있어서,
상기 제 3 전압 레벨은 상기 제 1 전압 레벨과 상기 제 2 전압 레벨에 의해 바운딩되는 전압 범위 내에 있는, 송신기.
Applications Claiming Priority (5)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US201562183050P | 2015-06-22 | 2015-06-22 | |
US62/183,050 | 2015-06-22 | ||
US15/172,913 | 2016-06-03 | ||
US15/172,913 US9998154B2 (en) | 2015-06-22 | 2016-06-03 | Low power physical layer driver topologies |
PCT/US2016/036073 WO2016209601A1 (en) | 2015-06-22 | 2016-06-06 | Low power physical layer driver topologies |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20180020983A true KR20180020983A (ko) | 2018-02-28 |
KR102458121B1 KR102458121B1 (ko) | 2022-10-21 |
Family
ID=56148695
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020177036773A KR102458121B1 (ko) | 2015-06-22 | 2016-06-06 | 저전력 물리 계층 드라이버 토폴로지들 |
Country Status (7)
Country | Link |
---|---|
US (2) | US9998154B2 (ko) |
EP (1) | EP3311540B1 (ko) |
JP (1) | JP6832874B2 (ko) |
KR (1) | KR102458121B1 (ko) |
CN (1) | CN107810493B (ko) |
BR (1) | BR112017027873B1 (ko) |
WO (1) | WO2016209601A1 (ko) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20210050084A (ko) | 2019-10-28 | 2021-05-07 | 주식회사 프라임제이이앤씨 | O2o 서비스를 기반으로 하는 의약품 유통 플랫폼 |
Families Citing this family (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US9112550B1 (en) | 2014-06-25 | 2015-08-18 | Kandou Labs, SA | Multilevel driver for high speed chip-to-chip communications |
US10419252B2 (en) | 2015-06-22 | 2019-09-17 | Qualcomm Incorporated | Low power physical layer driver topologies |
US10153807B1 (en) * | 2017-08-14 | 2018-12-11 | The Boeing Company | Communication of multiple data streams over ground power lines |
US10496583B2 (en) | 2017-09-07 | 2019-12-03 | Kandou Labs, S.A. | Low power multilevel driver for generating wire signals according to summations of a plurality of weighted analog signal components having wire-specific sub-channel weights |
CN111684772B (zh) * | 2017-12-28 | 2023-06-16 | 康杜实验室公司 | 同步切换多输入解调比较器 |
TWI823972B (zh) * | 2018-07-31 | 2023-12-01 | 美商高通公司 | 低功率實體層驅動器拓樸 |
US10855254B2 (en) * | 2019-01-31 | 2020-12-01 | Marvell Asia Pte, Ltd. | Systems and methods for calibrating impedance of a low power voltage-mode transmitter driver |
US10873323B2 (en) | 2019-01-31 | 2020-12-22 | Marvell Asia Pte, Ltd. | Systems and methods for calibrating impedance of a low power voltage-mode transmitter driver |
CN115129636A (zh) * | 2021-05-17 | 2022-09-30 | 广东高云半导体科技股份有限公司 | 接口桥装置及其转换方法 |
US12063034B2 (en) | 2022-08-30 | 2024-08-13 | Kandou Labs SA | Line driver impedance calibration for multi-wire data bus |
Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20090096317A (ko) * | 2008-03-07 | 2009-09-10 | 소니 가부시끼 가이샤 | 구동 회로, 구동 방법, 고체 촬상 장치 및 전자 기기 |
US20130241759A1 (en) * | 2012-03-16 | 2013-09-19 | Qualcomm Incorporated | N-phase polarity data transfer |
Family Cites Families (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5166956A (en) * | 1990-05-21 | 1992-11-24 | North American Philips Corporation | Data transmission system and apparatus providing multi-level differential signal transmission |
JP3360861B2 (ja) * | 1993-03-02 | 2003-01-07 | 株式会社ソニー木原研究所 | シリアルディジタルデータの伝送方法及び伝送装置 |
WO2007125963A1 (ja) * | 2006-04-27 | 2007-11-08 | Panasonic Corporation | 多重差動伝送システム |
JP4598862B2 (ja) * | 2006-10-31 | 2010-12-15 | パナソニック株式会社 | 信号伝送システム |
US8064535B2 (en) * | 2007-03-02 | 2011-11-22 | Qualcomm Incorporated | Three phase and polarity encoded serial interface |
US20140112401A1 (en) | 2012-06-15 | 2014-04-24 | Qualcomm Incorporated | 3dynamic configuration of an n-phase polarity data communications link |
US8996740B2 (en) * | 2012-06-29 | 2015-03-31 | Qualcomm Incorporated | N-phase polarity output pin mode multiplexer |
US9313058B2 (en) | 2013-03-07 | 2016-04-12 | Qualcomm Incorporated | Compact and fast N-factorial single data rate clock and data recovery circuits |
US9172426B2 (en) | 2013-03-07 | 2015-10-27 | Qualcomm Incorporated | Voltage mode driver circuit for N-phase systems |
-
2016
- 2016-06-03 US US15/172,913 patent/US9998154B2/en active Active
- 2016-06-06 JP JP2017565979A patent/JP6832874B2/ja active Active
- 2016-06-06 EP EP16730636.4A patent/EP3311540B1/en active Active
- 2016-06-06 BR BR112017027873-1A patent/BR112017027873B1/pt active IP Right Grant
- 2016-06-06 CN CN201680036238.7A patent/CN107810493B/zh active Active
- 2016-06-06 KR KR1020177036773A patent/KR102458121B1/ko active IP Right Grant
- 2016-06-06 WO PCT/US2016/036073 patent/WO2016209601A1/en unknown
-
2018
- 2018-04-11 US US15/950,779 patent/US20180234122A1/en not_active Abandoned
Patent Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20090096317A (ko) * | 2008-03-07 | 2009-09-10 | 소니 가부시끼 가이샤 | 구동 회로, 구동 방법, 고체 촬상 장치 및 전자 기기 |
US20130241759A1 (en) * | 2012-03-16 | 2013-09-19 | Qualcomm Incorporated | N-phase polarity data transfer |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20210050084A (ko) | 2019-10-28 | 2021-05-07 | 주식회사 프라임제이이앤씨 | O2o 서비스를 기반으로 하는 의약품 유통 플랫폼 |
Also Published As
Publication number | Publication date |
---|---|
US20180234122A1 (en) | 2018-08-16 |
EP3311540B1 (en) | 2019-02-27 |
CN107810493B (zh) | 2020-12-15 |
BR112017027873B1 (pt) | 2023-12-12 |
EP3311540A1 (en) | 2018-04-25 |
WO2016209601A1 (en) | 2016-12-29 |
US20160373141A1 (en) | 2016-12-22 |
US9998154B2 (en) | 2018-06-12 |
BR112017027873A2 (pt) | 2018-08-21 |
JP2018518909A (ja) | 2018-07-12 |
KR102458121B1 (ko) | 2022-10-21 |
CN107810493A (zh) | 2018-03-16 |
JP6832874B2 (ja) | 2021-02-24 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR102458121B1 (ko) | 저전력 물리 계층 드라이버 토폴로지들 | |
EP2965216B1 (en) | Voltage mode driver circuit for n-phase systems | |
US10134272B2 (en) | N-phase polarity data transfer | |
JP6325537B2 (ja) | N相極性出力ピンモードマルチプレクサ | |
US20140112401A1 (en) | 3dynamic configuration of an n-phase polarity data communications link | |
WO2015021262A1 (en) | Run-length detection and correction | |
US10833899B2 (en) | Low power physical layer driver topologies | |
EP3831023B1 (en) | Low power physical layer driver topologies |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
E902 | Notification of reason for refusal | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant |