KR20170113727A - 디스플레이 구동 장치 및 이를 포함하는 디스플레이 장치 - Google Patents

디스플레이 구동 장치 및 이를 포함하는 디스플레이 장치 Download PDF

Info

Publication number
KR20170113727A
KR20170113727A KR1020160035157A KR20160035157A KR20170113727A KR 20170113727 A KR20170113727 A KR 20170113727A KR 1020160035157 A KR1020160035157 A KR 1020160035157A KR 20160035157 A KR20160035157 A KR 20160035157A KR 20170113727 A KR20170113727 A KR 20170113727A
Authority
KR
South Korea
Prior art keywords
gate
power supply
wirings
circuit
supply voltage
Prior art date
Application number
KR1020160035157A
Other languages
English (en)
Other versions
KR102531460B1 (ko
Inventor
켄 펭
란 왕
김재윤
Original Assignee
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자주식회사 filed Critical 삼성전자주식회사
Priority to KR1020160035157A priority Critical patent/KR102531460B1/ko
Priority to US15/365,976 priority patent/US10497302B2/en
Publication of KR20170113727A publication Critical patent/KR20170113727A/ko
Application granted granted Critical
Publication of KR102531460B1 publication Critical patent/KR102531460B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2092Details of a display terminals using a flat panel, the details relating to the control arrangement of the display terminal and to the interfaces thereto
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3266Details of drivers for scan electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3674Details of drivers for scan electrodes
    • G09G3/3677Details of drivers for scan electrodes suitable for active matrices only
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0289Details of voltage level shifters arranged for use in a driving circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/08Details of timing specific for flat panels, other than clock recovery
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0247Flicker reduction other than flicker reduction circuits used for single beam cathode-ray tubes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0257Reduction of after-image effects
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/027Arrangements or methods related to powering off a display

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

본 발명의 실시 형태에 따른 디스플레이 구동 장치는, 복수의 게이트 전원 전압을 생성하는 전원 회로, 복수의 게이트 배선에 게이트 구동 신호를 제공하는 게이트 드라이버, 상기 복수의 게이트 배선과 교차하는 복수의 데이터 배선에 데이터 신호를 제공하는 데이터 드라이버, 및 상기 전원 회로, 상기 게이트 드라이버, 및 상기 데이터 드라이버를 제어하며, 비정상 전원 오프가 발생하면, 상기 게이트 구동 신호를 상기 복수의 게이트 전원 전압 중 적어도 하나로 설정하고, 상기 복수의 게이트 전원 전압이 자연 방전되도록 상기 전원 회로를 제어하는 컨트롤러를 포함한다.

Description

디스플레이 구동 장치 및 이를 포함하는 디스플레이 장치{DISPLAY DRIVING DEVICE AND DISPLAY DEVICE INCLUDING THE SAME}
본 발명은 디스플레이 구동 장치 및 이를 포함하는 디스플레이 장치에 관한 것이다.
TV, 랩톱 컴퓨터, 모니터 및 모바일 기기 등과 같은 영상을 표시하는 전자 장치에 이용되고 있는 평판 표시 장치로서 액정 표시 장치(LCD, Liquid Crystal Device), 유기발광 표시 장치(OLED, Organic Light Emitting Device) 등이 있다. 평판 표시 장치는 복수의 픽셀을 갖는 패널과, 복수의 픽셀에 전기 신호를 인가하기 위한 구동 장치를 포함할 수 있으며, 구동 장치가 복수의 픽셀에 제공하는 전기 신호에 의해 영상이 구현될 수 있다. 모바일 기기에서 갑작스런 배터리 분리, 또는 정전 등의 요인에 의해 전원 공급이 비정상적으로 중단되는 경우, 복수의 픽셀에 존재하는 잔류 전하로 인해 플리커, 잔상 등의 현상이 발생할 수 있다.
본 발명의 기술적 사상이 이루고자 하는 과제 중 하나는, 비정상 전원 오프 상황에서 잔류 전하를 효과적으로 제거할 수 있는 디스플레이 구동 장치 및 이를 포함하는 디스플레이 장치를 제공하는 데에 있다. 비정상 전원 오프가 발생하면 소정의 지연 시간 동안 게이트 구동 신호를 원하는 값으로 설정하고, 지연 시간 경과 후 게이트 전원 전압이 자연 방전하는 동안 패널에 존재하는 잔류 전하를 제거할 수 있다.
본 발명의 일 실시 형태에 따른 디스플레이 구동 장치는, 복수의 게이트 전원 전압을 생성하는 전원 회로, 복수의 게이트 배선에 게이트 구동 신호를 제공하는 게이트 드라이버, 상기 복수의 게이트 배선과 교차하는 복수의 데이터 배선에 데이터 신호를 제공하는 데이터 드라이버, 및 상기 전원 회로, 상기 게이트 드라이버, 및 상기 데이터 드라이버를 제어하며, 비정상 전원 오프가 발생하면, 상기 게이트 구동 신호를 상기 복수의 게이트 전원 전압 중 적어도 하나로 설정하고, 상기 복수의 게이트 전원 전압이 자연 방전되도록 상기 전원 회로를 제어하는 컨트롤러를 포함한다.
본 발명의 일 실시 형태에 따른 디스플레이 장치는, 복수의 게이트 배선, 상기 복수의 게이트 배선과 교차하는 복수의 데이터 배선, 및 상기 복수의 게이트 배선과 데이터 배선이 교차하는 지점에 마련되는 복수의 픽셀을 갖는 패널, 및 상기 복수의 게이트 배선에 게이트 구동 신호를 인가하고 상기 복수의 데이터 배선에 데이터 신호를 인가하며, 비정상 전원 오프가 발생하면, 상기 게이트 구동 신호를 복수의 게이트 전원 전압 중 적어도 하나로 설정하고 상기 복수의 게이트 전원 전압을 자연 방전시키는 디스플레이 구동 장치를 포함한다.
본 발명의 일 실시예에 따른 디스플레이 구동 장치 및 디스플레이 장치는, 비정상 전원 오프 발생시 소정의 지연 시간 동안 게이트 구동 신호를 원하는 값으로 설정할 수 있다. 또한, 지연 시간이 경과한 후, 게이트 전원 전압이 자연 방전하는 동안 복수의 픽셀에 존재하는 잔류 전하를 제거할 수 있다. 따라서, 배터리 분리 등의 비정상적인 전원 오프 시에 잔류 전하로 인해 발생하는 플리커, 잔상 등의 문제를 해결할 수 있다.
본 발명의 다양하면서도 유익한 장점과 효과는 상술한 내용에 한정되지 않으며, 본 발명의 구체적인 실시 형태를 설명하는 과정에서 보다 쉽게 이해될 수 있을 것이다.
도 1a 및 도 1b는 본 발명의 실시예에 따른 디스플레이 구동 장치를 포함하는 디스플레이 장치를 설명하기 위해 제공되는 도이다.
도 2a 및 도 2b는 본 발명의 실시예에 따른 게이트 드라이버를 간단하게 나타낸 도이다.
도 3은 본 발명의 실시예에 따른 디스플레이 구동 장치를 도시한 도이다.
도 4 및 도 5는 본 발명의 실시예에 따른 디스플레이 구동 장치의 동작을 설명하기 위해 제공되는 타이밍 다이어그램이다.
도 6 및 도 7은 본 발명의 실시예에 따른 디스플레이 구동 장치의 동작을 설명하기 위해 제공되는 도이다.
도 8은 본 발명의 실시예에 따른 디스플레이 구동 장치의 동작을 설명하기 위해 제공되는 흐름도이다.
도 9는 본 발명의 실시예에 따른 디스플레이 장치를 포함하는 전자 장치를 나타낸 블록도이다.
이하, 첨부된 도면을 참조하여 본 발명의 바람직한 실시 형태들을 다음과 같이 설명한다.
명세서 전체에 걸쳐서, 막, 영역 또는 웨이퍼(기판) 등과 같은 하나의 구성요소가 다른 구성요소 "상에", "연결되어", 또는 "커플링되어" 위치한다고 언급할 때는, 상술한 하나의 구성요소가 직접적으로 다른 구성요소 "상에", "연결되어", 또는 "커플링되어" 접촉하거나, 그 사이에 개재되는 또 다른 구성요소들이 존재할 수 있다고 해석될 수 있다. 반면에, 하나의 구성요소가 다른 구성요소 "직접적으로 상에", "직접 연결되어", 또는 "직접 커플링되어" 위치한다고 언급할 때는, 그 사이에 개재되는 다른 구성요소들이 존재하지 않는다고 해석된다. 동일한 부호는 동일한 요소를 지칭한다. 본 명세서에서 사용된 바와 같이, 용어 "및/또는"은 해당 열거된 항목 중 어느 하나 및 하나 이상의 모든 조합을 포함한다.
본 명세서에서 제1, 제2등의 용어가 다양한 부재, 부품, 영역, 층들 및/또는 부분들을 설명하기 위하여 사용되지만, 이들 부재, 부품, 영역, 층들 및/또는 부분들은 이들 용어에 의해 한정되어서는 안됨은 자명하다. 이들 용어는 하나의 부재, 부품, 영역, 층 또는 부분을 다른 영역, 층 또는 부분과 구별하기 위하여만 사용된다. 따라서, 이하 상술할 제1부재, 부품, 영역, 층 또는 부분은 본 발명의 가르침으로부터 벗어나지 않고서도 제2부재, 부품, 영역, 층 또는 부분을 지칭할 수 있다.
또한, "상의" 또는 "위의" 및 "하의" 또는 "아래의"와 같은 상대적인 용어들은 도면들에서 도해되는 것처럼 다른 요소들에 대한 어떤 요소들의 관계를 기술하기 위해 여기에서 사용될 수 있다. 상대적 용어들은 도면들에서 묘사되는 방향에 추가하여 소자의 다른 방향들을 포함하는 것을 의도한다고 이해될 수 있다. 예를 들어, 도면들에서 소자가 뒤집어 진다면(turned over), 다른 요소들의 상부의 면 상에 존재하는 것으로 묘사되는 요소들은 상술한 다른 요소들의 하부의 면 상에 방향을 가지게 된다. 그러므로, 예로써 든 "상의"라는 용어는, 도면의 특정한 방향에 의존하여 "하의" 및 "상의" 방향 모두를 포함할 수 있다. 구성 요소가 다른 방향으로 향한다면(다른 방향에 대하여 90도 회전), 본 명세서에 사용되는 상대적인 설명들은 이에 따라 해석될 수 있다.
본 명세서에서 사용된 용어는 특정 실시예를 설명하기 위하여 사용되며, 본 발명을 제한하기 위한 것이 아니다. 본 명세서에서 사용된 바와 같이, 단수 형태는 문맥상 다른 경우를 분명히 지적하는 것이 아니라면, 복수의 형태를 포함할 수 있다. 또한, 본 명세서에서 사용되는 경우 "포함한다(comprise)" 및/또는 "포함하는(comprising)"은 언급한 형상들, 숫자, 단계, 동작, 부재, 요소 및/또는 이들 그룹의 존재를 특정하는 것이며, 하나 이상의 다른 형상, 숫자, 동작, 부재, 요소 및/또는 그룹들의 존재 또는 부가를 배제하는 것이 아니다.
이하, 본 발명의 실시예들은 본 발명의 이상적인 실시예들을 개략적으로 도시하는 도면들을 참조하여 설명한다. 도면들에 있어서, 예를 들면, 제조 기술 및/또는 공차(tolerance)에 따라, 도시된 형상의 변형들이 예상될 수 있다. 따라서, 본 발명 사상의 실시예는 본 명세서에 도시된 영역의 특정 형상에 제한된 것으로 해석되어서는 아니 되며, 예를 들면 제조상 초래되는 형상의 변화를 포함하여야 한다. 이하 실시예들은 하나 또는 복수개를 조합하여 구성할 수도 있다.
이하에서 설명하는 본 발명의 내용은 다양한 구성을 가질 수 있고 여기서는 필요한 구성만을 예시적으로 제시하며, 본 발명 내용이 이에 한정되는 것은 아님을 밝혀둔다
도 1a 및 도 1b는 본 발명의 실시예에 따른 디스플레이 구동 장치를 포함하는 디스플레이 장치를 설명하기 위해 제공되는 도이다.
도 1a를 참조하면, 본 발명의 실시예에 따른 디스플레이 장치(1)는 컨트롤러(11), 게이트 드라이버(12), 데이터 드라이버(13), 전원 회로(14) 및 패널(20)을 포함할 수 있다. 컨트롤러(11)와 게이트 드라이버(12), 데이터 드라이버(13), 및 전원 회로(14)는 디스플레이 구동 장치(10)에 포함될 수 있다.
패널(20)은 적어도 하나의 투명 기판을 포함할 수 있으며, 투명 기판 상에는 복수의 게이트 라인(GL1-GLm)과 데이터 라인(DL1-DLm)이 서로 교차하도록 배치될 수 있다. 복수의 게이트 라인(GL1-GLm)과 데이터 라인(DL1-DLn)의 교차 지점에는 복수의 픽셀(PX)이 정의될 수 있다. 각 픽셀(PX)은 복수의 게이트 라인(GL1-GLm)과 데이터 라인(DL1-DLn)에 게이트 및 소스 전극이 연결되는 트랜지스터와, 트랜지스터의 드레인 전극에 연결되는 커패시터 등을 포함할 수 있다. 상기 커패시터는 스토리지 커패시터를 포함할 수 있으며, 디스플레이 장치(1)가 액정 표시 장치(LCD)인 경우, 액정 커패시터가 더 연결될 수도 있다.
컨트롤러(10)는 외부에서 전달되는 이미지 데이터 또는 제어 신호 등에 기초하여 패널(20)을 통해 표시하고자 하는 이미지 데이터를 생성할 수 있다. 컨트롤러(11)는 이미지 생성 회로, 타이밍 컨트롤러, 및 메모리 회로 등을 포함할 수 있다. 타이밍 컨트롤러는 게이트 드라이버(12)와 데이터 드라이버(13)가 복수의 게이트 라인(GL1-GLm) 및 데이터 라인(DL1-DLn)에 제공하는 신호의 구동 타이밍을 제어하기 위한 신호를 생성할 수 있다.
게이트 드라이버(12)는 컨트롤러(11)에서 전달되는 제어 신호에 기초하여 복수의 게이트 라인(GL1-GLm)을 스캔할 수 있다. 일 실시예에서, 게이트 드라이버(12)는 복수의 게이트 라인(GL1-GLm) 중 적어도 하나를 선택하여 게이트 전원 전압을 인가할 수 있다. 게이트 전원 전압에 의해 선택된 게이트 라인(GL1-GLm)이 활성화될 수 있다. 데이터 드라이버(13)는 게이트 전원 전압을 인가받아 활성화된 게이트 라인(GL1-GLm)에 연결된 픽셀(PX)에, 이미지를 표시하기 위한 계조 전압을 인가할 수 있다.
데이터 드라이버(13)는 컨트롤러(10)가 전달하는 제어 신호에 기초하여 복수의 데이터 라인(DL1-DLn)에 상기 계조 전압을 인가할 수 있다. 상기 계조 전압은 이미지를 표시하는 데에 필요한 아날로그 신호일 수 있다. 상기 계조 전압은, 게이트 드라이버(12)에 의해 게이트 전원 전압을 공급받아 활성화된 게이트 라인(GL1-GLm)에 연결된 데이터 라인(DL1-DLn)에 인가될 수 있다. 따라서, 게이트 드라이버(12)가 게이트 라인(GL1-GLm)을 스캔하는 순서대로, 즉 패널(20)의 수평 라인 단위로 이미지가 표시될 수 있다.
전원 회로(14)는 외부로부터 공급되는 외부 전원 전압에 기초하여 디스플레이 장치(1)의 동작에 필요한 다양한 내부 전원 전압을 생성할 수 있다. 상기 내부 전원 전압은 서로 다른 값을 갖는 복수 개의 전압일 수 있다. 전원 회로(14)는 상기 내부 전원 전압을 생성하기 위한 차지 펌프(Charge Pump) 회로 등을 포함할 수 있다. 일 실시예로, 전원 회로(14)는 외부 전원 전압에 기초하여 게이트 라인(GL1-GLm)을 구동하는 데에 필요한 게이트 전원 전압을 생성할 수 있다. 상기 게이트 전원 전압은, 외부 전원 전압과 다른 값을 가질 수 있다.
도 1b는 패널(20)에 포함되는 픽셀(PX)의 회로도를 나타낸 도이다. 도 1b를 참조하면 픽셀(PX)은 게이트 라인(GL)과 데이터 라인(DL)에 각각 게이트 및 소스 전극이 연결되는 스위치 소자(TR)를 포함할 수 있다. 상기 스위치 소자(TR)는 트랜지스터일 수 있으며, 스위치 소자(TR)의 드레인 전극에는 픽셀 커패시터(Cp)가 연결될 수 있다. 앞서 설명한 바와 같이, 픽셀 커패시터(Cp)는 스토리지 커패시터를 포함할 수 있다. 액정 표시 장치의 경우, 픽셀 커패시터(Cp)가 액정 커패시터를 더 포함할 수도 있다. 유기전계발광표시장치(OLED)의 경우, 픽셀 커패시터(Cp)는 각 픽셀에 포함되는 유기전계발광소자에 전류를 공급하기 위한 전류원으로 이용될 수 있다. 한편, 픽셀(PX)은 도 1b에 도시한 실시예와 다른 형태로도 구현될 수 있다.
스토리지 커패시터에 축적되는 전하에 의해 각 픽셀(PX)에 인가되는 계조 전압이 유지될 수 있다. 따라서, 디스플레이 장치(1)에 공급되는 전원이 차단되면, 디스플레이 구동 장치는 스토리지 커패시터에 축적된 전하를 제거할 수 있다. 스토리지 커패시터에 축적된 전하가 효과적으로 제거되지 않는 경우, 디스플레이 장치(1)에서 플리커, 잔상 등의 현상이 발생할 수 있다.
특히, 정전 또는 모바일 기기에서의 배터리 분리 등과 같이 비정상적인(abnormal) 전원 오프 상황이 발생하는 경우에 픽셀(PX)의 잔류 전하를 효과적으로 제거하지 못 하면, 다시 전원이 공급되었을 때 패널(20)에서 플리키 또는 잔상 등이 발생할 수 있다. 본 발명의 실시예에서는, 비정상 전원 오프가 발생하였을 때 픽셀(PX)의 잔류 전하를 효과적으로 제거할 수 있는 디스플레이 구동 장치를 제공할 수 있다.
도 2a 및 도 2b는 본 발명의 실시예에 따른 게이트 드라이버를 간단하게 나타낸 도이다.
도 2a를 참조하면, 본 발명의 실시예에 따른 게이트 드라이버(30)는 레벨 시프터(31) 및 게이트 구동 회로(32)를 포함할 수 있다. 레벨 시프터(31)는 외부에서 전달되는 게이트 제어 신호(GCS)에 의해 게이트 구동 회로(32)를 구동하는 데에 필요한 출력 전압(VLS)을 생성할 수 있다. 게이트 구동 회로(32)는 레벨 시프터(21)의 출력 전압(VLS)에 따라 복수의 게이트 라인(GL1-GLm) 중 적어도 하나에 게이트 구동 신호(G_OUT)를 인가할 수 있다.
게이트 구동 회로(32)가 게이트 라인(GL1-GLm)에 인가하는 게이트 구동 신호(G_OUT)는 전원 회로(14)에 의해 생성되는 게이트 전원 전압(VGH, VGL) 중 하나일 수 있다. 레벨 시프터(31)가 게이트 구동 회로(32)에 공급하는 출력 전압(VLS) 역시 게이트 전원 전압(VGH, VGL) 중 하나일 수 있다. 게이트 전원 전압(VGH, VGL)은 제1 게이트 전원 전압(VGH) 및 제1 게이트 전원 전압(VGH)보다 작은 값을 갖는 제2 게이트 전원 전압(VGL)을 포함할 수 있다.
한편, 본 발명의 실시예에서, 게이트 드라이버(12)에 포함되는 레벨 시프터(31)는 래치(latch) 기능을 갖는 래치 타입 레벨 시프터일 수 있다. 따라서, 비정상 전원 오프 상황이 발생하여 외부 전원 전압이 공급되지 않는 경우에도, 레벨 시프터(31)의 출력이 일정 시간 동안 유지될 수 있으며, 레벨 시프터(31)의 출력이 유지되는 동안 게이트 구동 회로(32)에 연결된 게이트 라인(GL1-GLm)을 통해 픽셀(PX)의 잔류 전하를 제거할 수 있다.
도 2b는 본 발명의 실시예에 따른 게이트 드라이버(30)의 일부 구성을 나타낸 회로도일 수 있다. 도 2b를 참조하면, 레벨 시프터(31)는 출력단에 마련된 래치 회로(31a)를 포함할 수 있으며, 게이트 구동 회로(32)는 인버터 회로를 포함할 수 있다. 래치 회로(31a)는 2개의 인버터로 구현될 수 있으며, 래치 회로(31a)의 출력 전압(VLS)은 게이트 전원 전압(VGH, VGL) 중 어느 하나로 결정될 수 있다.
도 2b에 도시한 실시예에서, 래치 회로(31a)와 게이트 구동 회로(32)에 포함되는 인버터 회로는 모두 게이트 전원 전압(VGH, VGL)에 의해 동작할 수 있다. 게이트 전원 전압(VGH, VGL)은 하이(HIGH) 레벨의 값을 갖는 제1 게이트 전원 전압(VGH)과, 로우(LOW) 레벨의 값을 갖는 제2 게이트 전원 전압(VGL)을 포함할 수 있다. 앞서 설명한 바와 같이, 게이트 전원 전압(VGH, VGL)은 전원 회로(14)에 의해 생성될 수 있다.
래치 회로(31a)는, 비정상 전원 오프가 발생할 때 레벨 시프터(31)의 출력 전압(VLS)을 유지할 수 있다. 본 발명의 실시예에서 비정상 전원 오프가 발생하면, 전원 회로(14)는 게이트 구동에 필요한 내부 전원 전압, 예를 들어 게이트 전원 전압(VGH, VGL)을 자연 방전시킬 수 있다. 따라서, 래치 회로(31a)는 게이트 전원 전압(VGH, VGL)이 자연 방전되는 동안, 레벨 시프터(31)의 출력 전압(VLS)을 게이트 전원 전압(VGH, VGL) 중 어느 하나로 유지할 수 있다. 자연 방전되는 게이트 전원 전압(VGH, VGL)은, 접지단(GND)에 연결되지 않을 수 있으며, 플로팅(floating)되어 방전될 수 있다.
일 실시예로, 래치 회로(31a)의 입력 전압(V1)이 제1 게이트 전원 전압(VGH)인 경우, 래치 시프터(31)의 출력 전압(VLS)은 제2 게이트 전원 전압(VGL)일 수 있다. 이때, 게이트 구동 회로(32)는 게이트 구동 신호(G_OUT)로 제1 게이트 전원 전압(VGH)을 출력할 수 있다. 반대로, 래치 회로(31a)의 입력 전압(V1)이 제2 게이트 전원 전압(VGL)인 경우, 게이트 구동 회로(32)는 제2 게이트 전원 전압(VGL)을 게이트 구동 신호(G_OUT)로 출력할 수 있다.
즉, 비정상 전원 오프가 발생하여 게이트 전원 전압(VGH, VGL)이 자연 방전되는 동안, 래치 회로(21a)와 게이트 구동 회로(32)에 의해 게이트 구동 신호(G_OUT)가 게이트 전원 전압(VGH, VGL) 중 어느 하나의 값으로 유지될 수 있다. 따라서, 비정상 전원 오프가 발생한 후, 게이트 구동 신호(G_OUT)가 자연 방전되는 게이트 전원 전압(VGH, VGL) 중 어느 하나의 값으로 유지되는 동안, 픽셀(PX)에 존재하는 잔류 전하가 효과적으로 제거될 수 있다.
도 3은 본 발명의 실시예에 따른 디스플레이 구동 장치를 도시한 도이다.
도 3을 참조하면, 본 발명의 실시예에 따른 디스플레이 구동 장치는 컨트롤러(100), 게이트 드라이버(200)와 데이터 드라이버(300)를 포함할 수 있다. 게이트 드라이버(200)는 복수의 게이트 라인(GL) 중 적어도 하나에 게이트 구동 신호(G_OUT)를 인가할 수 있다. 데이터 드라이버(300)는 게이트 구동 신호(G_OUT)에 의해 활성화된 게이트 라인(GL)과 교차하는 데이터 라인(DL)에 이미지 신호를 인가할 수 있다. 디스플레이 구동 장치는 전원 회로(400)를 포함할 수 있으며, 컨트롤러(100)와 게이트 드라이버(200) 및 데이터 드라이버(300)의 구동에 필요한 전원 전압은 상기 전원 회로에 의해 공급될 수 있다.
컨트롤러(100)는 컨트롤 로직과 타이밍 컨트롤러 등을 포함할 수 있으며, 외부에서 전달되는 제어 신호(IN)에 의해 게이트 드라이버(200)의 동작을 제어하기 위한 게이트 제어 신호(GCS)를 생성할 수 있다. 컨트롤러(100)는 전원 전압(VDD)과 접지 전압(GND)에 의해 동작할 수 있으며, 게이트 제어 신호(GCS)는 게이트 드라이버(200)에 포함되는 레벨 시프터(210)에 전달될 수 있다.
레벨 시프터(210)는 제1 및 제2 레벨 시프터(211, 213)를 포함할 수 있다. 제1 레벨 시프터(211)는 풀-업 게이트 제어 신호(PU_LV)에 의해 제어되며, 제2 레벨 시프터(213)는 풀-다운 게이트 제어 신호(PD_LV)에 의해 제어될 수 있다. 제1 및 제2 레벨 시프터(211, 213) 각각은 전원 전압(VDD), 접지 전압(GND), 게이트 전원 전압(VGH, VGL), 및 소스 전압(VSP) 등에 의해 동작할 수 있다.
제1 및 제2 레벨 시프터(211, 213) 각각은 풀-업 출력 신호(PU_HV) 및 풀-다운 출력 신호(PD_HV)를 게이트 구동 회로(220)에 인가할 수 있다. 게이트 구동 회로(220)는 게이트 구동 전압(VGH, VGL)에 의해 동작하는 인버터 회로를 포함할 수 있으며, 인버터 회로에 포함되는 스위치 소자(TR1, TR2)의 게이트 단자 각각에 풀-업 출력 신호(PU_HV) 및 풀-다운 출력 신호(PD_HV)가 인가될 수 있다. 일 실시예에서, 풀-업 출력 신호(PU_HV) 및 풀-다운 출력 신호(PD_HV)는 각각 제1 및 제2 게이트 전원 전압(VGH, VGL)과 동일한 전압 값을 가질 수 있다.
컨트롤러(100)가 외부에서 전달받는 입력 신호(IN)는 하이(HIGH) 또는 로우(LOW) 값을 가질 수 있다. 입력 신호(IN)가 하이인 경우, 제1 레벨 시프터(211)는 접지 전압(GND)을 풀-업 출력 신호(PU_HV)로 출력하고, 제2 레벨 시프터(213)는 제2 게이트 전원 전압(VGL)을 풀-다운 출력 신호(PD_HV)로 출력할 수 있다. 따라서, 게이트 구동 회로(220)의 제1 스위치 소자(TR1)가 턴-온되며, 제1 게이트 전원 전압(VGH)이 게이트 구동 신호(G_OUT)로 출력될 수 있다. 반면 입력 신호(IN)가 로우인 경우, 제1 레벨 시프터(211)는 제1 게이트 전원 전압(VGH)을 풀-업 출력 신호(PU_HV)로 출력하고, 제2 레벨 시프터(213)는 소스 전압(VSP)을 풀-다운 출력 신호(PD_HV)로 출력할 수 있다. 따라서, 제2 스위치 소자(TR2)가 턴-온되어 제2 게이트 전원 전압(VGL)이 게이트 구동 신호(G_OUT)로 출력될 수 있다.
즉, 전원 공급이 정상적으로 이루어지는 동안, 입력 신호(IN)가 하이 값을 가지면 게이트 구동 신호(G_OUT)는 제1 게이트 전원 전압(VGH), 즉 하이로 결정되며, 입력 신호(IN)가 로우 값을 가지면 게이트 구동 신호(G_OUT)는 제2 게이트 전원 전압(VGL), 즉 로우로 결정될 수 있다. 상기와 같은 정상 동작 중에, 배터리 분리 또는 정전 등과 같은 비정상 전원 오프가 갑자기 발생하면, 본 발명에 따른 디스플레이 구동 장치는 픽셀(PX)의 잔류 전하를 제거하기 위한 동작을 수행할 수 있다. 이하, 도 4 내지 도 7을 참조하여 설명하기로 한다.
도 4 및 도 5는 본 발명의 실시예에 따른 디스플레이 구동 장치의 동작을 설명하기 위해 제공되는 타이밍 다이어그램이다. 한편, 도 6 및 도 7은 본 발명의 실시예에 따른 디스플레이 구동 장치의 동작을 설명하기 위해 제공되는 도이다.
우선 도 4와 도 6을 함께 참조하면, 디스플레이 구동 장치는 2개의 외부 전원 전압(VCI, VDD3)을 공급받을 수 있다. 배터리 분리 또는 정전 등이 발생하면, 디스플레이 구동 장치는 외부 전원 전압(VCI, VDD3)의 전압이 소정의 임계치 이하로 감소하는 것을 검출하여 비정상 전원 오프가 발생한 것으로 판단할 수 있다. 도 4에 도시한 실시예에서는, 시점 t1에서 비정상 전원 오프 감지 신호(SENSE)가 천이되어 비정상 전원 오프가 감지될 수 있다.
비정상 전원 오프가 감지되면, 디스플레이 구동 장치는 소정의 지연 시간(△t1)을 설정할 수 있다. 상기 지연 시간(△t1)이 경과하기 전까지는 내부 전원 전압에 대한 방전 신호(DISCHARGE_EN)가 활성화되지 않을 수 있다. 한편, 상기 지연 시간(△t1) 동안, 픽셀(PX)의 잔류 전하를 제거하기 위하여 입력 신호(IN)가 특정 값으로 설정될 수 있다. 도 4에 도시한 실시예에서는 입력 신호(IN)가 하이 값, 예를 들어 전원 전압(VDD) 값으로 설정될 수 있다.
도 6을 참조하면, 입력 신호(IN)가 설정됨에 따라 제1 및 제2 레벨 시프터(211, 213)가 출력하는 풀-업 및 풀-다운 출력 신호(PU_HV, PD_HV) 각각이 접지 전압(GND) 및 제2 게이트 전원 전압(VGL)으로 설정될 수 있다. 게이트 구동 회로(220)는 설정된 풀-업 및 풀-다운 출력 신호(PU_HV, PD_HV)에 따라 제1 게이트 전원 전압(VGH)을 게이트 구동 신호(G_OUT)로 출력할 수 있다.
지연 시간(△t1)이 경과한 후, 디스플레이 구동 장치는 내부 전원 전압들을 강제로 방전시킬 수 있다. 이때, 게이트 구동 신호(G_OUT)를 출력하는 데에 필요한 게이트 전원 전압(VGH, VGL)은 자연 방전될 수 있다. 따라서, 도 4에 도시한 바와 같이, 게이트 전원 전압(VGH, VGL)은 다른 내부 전원 전압(VDD)에 비해 상대적으로 긴 방전 시간(tn1)을 가질 수 있다.
도 4 및 도 6을 참조하면, 게이트 전원 전압(VGH, VGL)이 자연 방전되는 시간(tn1) 동안, 게이트 구동 신호(G_OUT)가 제1 게이트 전원 전압(VGH)으로 유지될 수 있다. 따라서, 게이트 구동 신호(G_OUT) 역시 게이트 전원 전압(VGH, VGL)과 함께 자연 방전될 수 있다. 즉, 게이트 구동 신호(G_OUT)가 게이트 전원 전압(VGH, VGL)이 자연 방전되는 시간(tn1) 동안 게이트 라인(GL)에 인가되므로, 상기 시간(tn1) 동안 픽셀(PX)의 잔류 전하가 디스플레이 구동 장치를 통해 제거될 수 있다.
한편, 게이트 라인(GL)에 인가되는 게이트 구동 신호(G_OUT)는 필요 따라 서로 다르게 설정될 수도 있다. 즉, 게이트 전원 전압(VGH, VGL)이 자연 방전되는 시간(tn1) 동안, 일부 게이트 라인(GL)에는 제1 게이트 전원 전압(VGH)이 게이트 구동 신호(G_OUT)로 인가되고, 다른 게이트 라인(GL)에는 제2 게이트 전원 전압(VGL)이 게이트 구동 신호(G_OUT)로 인가될 수 있다.
다음으로 도 5와 도 7을 함께 참조하면, 디스플레이 구동 장치는 4개의 외부 전원 전압(VCI, VDD3, VSP, VSN)에 의해 동작할 수 있다. 도 5에 도시한 타이밍 다이어그램을 참조하면, 시점 t2에서 외부 전원 전압(VCI, VDD3, VSP, VSN) 중 적어도 하나가 임계 전압보다 작아지는 것으로 검출될 수 있으며, 비정상 전원 오프 감지 신호(SENSE)가 천이될 수 있다.
비정상 전원 오프가 감지되면, 디스플레이 구동 장치는 소정의 지연 시간(△t2)을 설정하며, 상기 지연 시간(△t2)이 경과하기 전까지는 내부 전원 전압에 대한 방전 신호(DISCHARGE_EN)가 활성화되지 않을 수 있다. 한편, 상기 지연 시간(△t2) 동안, 픽셀(PX)의 잔류 전하를 제거하기 위하여 입력 신호(IN)가 특정 값으로 설정될 수 있다. 도 5에 도시한 실시예에서는 입력 신호(IN)가 로우 값, 예를 들어 접지 전압(GND) 값으로 설정될 수 있다.
도 7을 참조하면, 입력 신호(IN)가 로우 값으로 설정됨에 따라 제1 및 제2 레벨 시프터(211, 213)가 출력하는 풀-업 및 풀-다운 출력 신호(PU_HV, PD_HV) 각각이 제1 게이트 전원 전압(VGL) 및 소즈 전원 전압(VSP)으로 설정될 수 있다. 게이트 구동 회로(220)는 설정된 풀-업 및 풀-다운 출력 신호(PU_HV, PD_HV)에 따라 제2 게이트 전원 전압(VGL)을 게이트 구동 신호(G_OUT)로 출력할 수 있다.
지연 시간(△t2)이 경과하면, 디스플레이 구동 장치는 게이트 전원 전압(VGH, VGL)을 제외한 다른 내부 전원 전압들을 강제로 방전시킬 수 있다. 즉, 게이트 전원 전압(VGH, VGL)은 강제로 방전되지 않고 자연 방전될 수 있다. 따라서, 도 5에 도시한 바와 같이, 게이트 전원 전압(VGH, VGL)은 상대적으로 긴 시간(tn2)동안 자연 방전될 수 있다.
도 5 및 도 7을 참조하면, 게이트 전원 전압(VGH, VGL)이 자연 방전되는 시간(tn2) 동안, 게이트 구동 신호(G_OUT)가 제2 게이트 전원 전압(VGL)으로 유지될 수 있다. 따라서, 게이트 구동 신호(G_OUT) 역시 게이트 전원 전압(VGH, VGL)과 함께 자연 방전될 수 있다. 즉, 게이트 구동 신호(G_OUT)가 게이트 전원 전압(VGH, VGL)이 자연 방전되는 시간(tn2) 동안 게이트 라인(GL)에 인가되므로, 상기 시간(tn2) 동안 픽셀(PX)의 잔류 전하가 디스플레이 구동 장치를 통해 제거될 수 있다. 일 실시예에서, 상기 지연 시간(△t1, △t2)은 약 50us 이내로 설정될 수 있다.
본 발명의 실시예에 따른 디스플레이 구동 장치는, 비정상 전원 오프 발생시 소정의 지연 시간(△t1, △t2) 동안 리셋된 입력 신호(IN)를 입력받을 수 있다. 리셋된 입력 신호(IN)에 의해 게이트 구동 신호(G_OUT)는 원하는 값(desired state)으로 설정되며, 제1 및 제2 게이트 전원 전압(VGH, VGL) 중 하나의 값으로 설정될 수 있다.
상기 지연 시간(△t1, △t2)이 경과하면, 디스플레이 구동 장치의 전원 회로는 게이트 전원 전압(VGH, VGL)을 플로팅시켜 자연 방전시킬 수 있다. 따라서, 게이트 전원 전압(VGH, VGL)이 자연 방전되는 시간(tn1, tn2) 시간 동안, 게이트 구동 신호(G_OUT)가 게이트 전원 전압(VGH, VGL) 중 하나의 값으로 유지되어 픽셀(PX)에 존재하는 잔류 전하가 효과적으로 제거될 수 있다.
도 8은 본 발명의 실시예에 따른 디스플레이 구동 장치의 동작을 설명하기 위해 제공되는 흐름도이다.
도 8을 참조하면, 본 발명의 실시예에 따른 디스플레이 구동 장치의 동작은, 비정상 전원 오프가 발생하는지 여부를 판단하는 것으로 시작할 수 있다(S10). 디스플레이 구동 장치는, 복수의 외부 전원 전압 중 적어도 하나가 소정의 임계 전압 이하로 감소하는 것을 검출할 때 비정상 전원 오프가 발생한 것으로 판단할 수 있다. 비정상 전원 오프가 발생하지 않은 경우, 디스플레이 구동 장치는 정상 동작을 유지할 수 있다(S11).
한편, S10 단계에서 비정상 전원 오프가 발생한 것으로 판단되면, 디스플레이 구동 장치는 소정의 지연 시간(△t1, △t2)을 설정하고(S12), 상기 지연 시간(△t1, △t2) 동안 리셋된 입력 신호(IN)를 인가받을 수 있다(S13). 상기 리셋된 입력 신호(IN)는 전원 전압(VDD) 및 접지 전압(GND) 중 어느 하나를 가질 수 있으며, 따라서 상기 지연 시간(△t1, △t2) 동안 전원 전압(VDD)이 방전되지 않고 유지될 수 있다.
디스플레이 구동 장치는, 리셋된 입력 신호(IN)에 따라 게이트 구동 신호(G_OUT)를 설정할 수 있다(S13). S13 단계에서, 게이트 구동 신호(G_OUT)는 게이트 라인(GL)을 통해 픽셀(PX)의 잔류 전하를 제거하는 데에 적절한 값으로 설정될 수 있다. 게이트 구동 신호(G_OUT)는 제1 및 제2 게이트 전원 전압(VGH, VGL) 중 어느 하나의 값으로 설정될 수 있다.
게이트 구동 신호(G_OUT)가 설정되고 지연 시간(△t1, △t2)이 경과하면, 디스플레이 구동 장치는 게이트 전원 전압(VGH, VGL)을 자연 방전시킬 수 있다(S15). 게이트 전원 전압(VGH, VGL)은 다른 내부 전원 전압에 비해 상대적으로 긴 시간(tn1, tn2) 동안 방전되며, 상기 방전 시간(tn1, tn2) 동안 게이트 구동 신호(G_OUT)가 게이트 전원 전압(VGH, VGL)으로 유지될 수 있다. 따라서, 게이트 구동 신호(G_OUT)가 게이트 전원 전압(VGH, VGL)과 함께 자연 방전되는 동안, 픽셀(PX)에 존재하는 잔류 전하가 디스플레이 구동 장치를 통해 제거될 수 있다.
게이트 전원 전압(VGH, VGL)의 자연 방전이 완료되면, 디스플레이 구동 장치는 대기 모드로 전환하고(S16), 전원이 다시 공급되는지 여부를 판단할 수 있다(S17). 전원이 다시 공급되면, 디스플레이 구동 장치는 정상 동작을 수행하는 한편(S11), 비정상 전원 오프가 발생하는지 여부를 판단할 수 있다(S10).
도 9는 본 발명의 실시예에 따른 디스플레이 장치를 포함하는 전자 장치를 나타낸 블록도이다.
도 9를 참조하면, 본 발명의 실시예에 따른 전자 장치(1000)는, 디스플레이(1010), 메모리(1020), 통신 모듈(1030), 센서 모듈(1040), 및 프로세서(1050) 등을 포함할 수 있다. 전자 장치(1000)는 스마트폰, 태블릿 PC, 랩톱 컴퓨터 등의 모바일 기기 외에, 텔레비전, 데스크톱 컴퓨터 등을 포함할 수 있다. 디스플레이(1010), 메모리(1020), 통신 모듈(1030), 센서 모듈(1040) 및 프로세서(1050) 등의 구성 요소는 버스(1060)를 통해 서로 통신할 수 있다.
디스플레이(1010)는 앞서 설명한 바와 같은 디스플레이 구동 장치를 포함할 수 있다. 즉, 배터리 분리 또는 정전 등과 같은 비정상 전원 오프 상황이 발생하는 경우, 디스플레이(1010)는 소정의 지연 시간 동안 게이트 구동 신호를 게이트 전원 전압 중 어느 하나로 설정할 수 있다. 디스플레이(1010)는 상기 지연 시간이 경과한 후, 게이트 전원 전압을 자연 방전시킴으로써 디스플레이 구동 장치를 통해 픽셀에 존재하는 잔류 전하를 효과적으로 제거할 수 있다.
본 발명은 상술한 실시형태 및 첨부된 도면에 의해 한정되는 것이 아니며 첨부된 청구범위에 의해 한정하고자 한다. 따라서, 청구범위에 기재된 본 발명의 기술적 사상을 벗어나지 않는 범위 내에서 당 기술분야의 통상의 지식을 가진 자에 의해 다양한 형태의 치환, 변형 및 변경이 가능할 것이며, 이 또한 본 발명의 범위에 속한다고 할 것이다.
1: 디스플레이 장치
10: 디스플레이 구동 장치
20: 패널
100: 컨트롤러
200: 게이트 드라이버
300: 데이터 드라이버
400: 전원 회로

Claims (10)

  1. 복수의 게이트 전원 전압을 생성하는 전원 회로;
    복수의 게이트 배선에 게이트 구동 신호를 제공하는 게이트 드라이버;
    상기 복수의 게이트 배선과 교차하는 복수의 데이터 배선에 데이터 신호를 제공하는 데이터 드라이버; 및
    상기 전원 회로, 상기 게이트 드라이버, 및 상기 데이터 드라이버를 제어하며, 비정상 전원 오프가 발생하면, 상기 게이트 구동 신호를 상기 복수의 게이트 전원 전압 중 적어도 하나로 설정하고, 상기 복수의 게이트 전원 전압이 자연 방전되도록 상기 전원 회로를 제어하는 컨트롤러; 를 포함하는 디스플레이 구동 장치.
  2. 제1항에 있어서, 상기 컨트롤러는,
    상기 비정상 전원 오프가 발생하면 소정의 지연 시간을 설정하고, 상기 지연 시간 동안 상기 복수의 게이트 배선을 위한 상기 게이트 구동 신호를 상기 복수의 게이트 전원 전압 중 적어도 하나로 설정하는 디스플레이 구동 장치.
  3. 제2항에 있어서,
    상기 지연 시간이 경과한 후, 상기 전원 회로는 상기 게이트 전원 전압을 자연 방전시키는 디스플레이 구동 장치.
  4. 제1항에 있어서, 상기 게이트 드라이버는,
    상기 복수의 게이트 배선에 게이트 구동 신호를 출력하는 게이트 구동 회로와, 상기 컨트롤러가 인가하는 게이트 제어 신호에 기초하여 상기 게이트 구동 신호를 결정하는 레벨 시프터를 포함하는 디스플레이 구동 장치.
  5. 제4항에 있어서,
    상기 레벨 시프터는, 상기 게이트 구동 회로의 입력단에 연결되는 래치 회로를 포함하는 디스플레이 구동 장치.
  6. 제4항에 있어서,
    상기 레벨 시프터는 제1 및 제2 레벨 시프터를 포함하며, 상기 제1 및 제2 레벨 시프터는 서로 다른 전압을 상기 게이트 구동 회로로 출력하는 디스플레이 구동 장치.
  7. 제6항에 있어서,
    상기 게이트 구동 회로는 제1 및 제2 스위치 소자를 포함하며,
    상기 제1 레벨 시프터에 의해 상기 제1 스위치 소자가 턴-온되면, 제1 게이트 전원 전압을 상기 게이트 구동 신호로 출력하고,
    상기 제2 레벨 시프터에 의해 상기 제2 스위치 소자가 턴-온되면, 상기 제2 게이트 전원 전압을 상기 게이트 구동 신호로 출력하는 디스플레이 구동 장치.
  8. 제1항에 있어서,
    상기 게이트 전원 전압이 자연 방전되는 동안, 상기 복수의 게이트 배선에 연결된 픽셀의 잔류 전하를 제거하는 디스플레이 구동 장치.
  9. 복수의 게이트 배선, 상기 복수의 게이트 배선과 교차하는 복수의 데이터 배선, 및 상기 복수의 게이트 배선과 데이터 배선이 교차하는 지점에 마련되는 복수의 픽셀을 갖는 패널; 및
    상기 복수의 게이트 배선에 게이트 구동 신호를 인가하고 상기 복수의 데이터 배선에 데이터 신호를 인가하며, 비정상 전원 오프가 발생하면, 상기 게이트 구동 신호를 복수의 게이트 전원 전압 중 적어도 하나로 설정하고 상기 복수의 게이트 전원 전압을 자연 방전시켜 상기 복수의 픽셀의 잔류 전하를 제거하는 디스플레이 구동 장치; 를 포함하는 디스플레이 장치.
  10. 제9항에 있어서, 상기 디스플레이 구동 장치는,
    상기 복수의 게이트 전원 전압이 자연 방전되는 동안, 상기 게이트 구동 신호를 유지하는 레벨 시프터를 포함하는 디스플레이 장치.

KR1020160035157A 2016-03-24 2016-03-24 디스플레이 구동 장치 및 이를 포함하는 디스플레이 장치 KR102531460B1 (ko)

Priority Applications (2)

Application Number Priority Date Filing Date Title
KR1020160035157A KR102531460B1 (ko) 2016-03-24 2016-03-24 디스플레이 구동 장치 및 이를 포함하는 디스플레이 장치
US15/365,976 US10497302B2 (en) 2016-03-24 2016-12-01 Display driving device and display device including the same

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020160035157A KR102531460B1 (ko) 2016-03-24 2016-03-24 디스플레이 구동 장치 및 이를 포함하는 디스플레이 장치

Publications (2)

Publication Number Publication Date
KR20170113727A true KR20170113727A (ko) 2017-10-13
KR102531460B1 KR102531460B1 (ko) 2023-05-12

Family

ID=59897363

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020160035157A KR102531460B1 (ko) 2016-03-24 2016-03-24 디스플레이 구동 장치 및 이를 포함하는 디스플레이 장치

Country Status (2)

Country Link
US (1) US10497302B2 (ko)
KR (1) KR102531460B1 (ko)

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN107644609B (zh) * 2017-10-11 2020-11-20 京东方科技集团股份有限公司 提升关机时goa信号端信号幅值的电路及驱动方法、栅极驱动电路
US10490151B2 (en) * 2017-10-31 2019-11-26 Wuhan China Star Optotelectronics Technology Co., Ltd. Gate driving circuit
CN110322847B (zh) * 2018-03-30 2021-01-22 京东方科技集团股份有限公司 栅极驱动电路、显示装置及驱动方法
KR20220016350A (ko) * 2020-07-30 2022-02-09 삼성디스플레이 주식회사 스캔 드라이버 및 표시 장치
KR20220045335A (ko) * 2020-10-05 2022-04-12 엘지디스플레이 주식회사 표시장치 및 이의 구동방법
CN115457910A (zh) * 2022-09-28 2022-12-09 厦门天马显示科技有限公司 显示模组及其驱动方法、显示装置

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20140058166A (ko) * 2012-11-06 2014-05-14 엘지디스플레이 주식회사 액정표시장치
KR20140109675A (ko) * 2013-03-06 2014-09-16 삼성전자주식회사 게이트 드라이버 및 디스플레이 구동 회로.

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100430095B1 (ko) 1998-09-15 2004-07-27 엘지.필립스 엘시디 주식회사 액정표시장치의잔상제거장치및그방법
JP3835967B2 (ja) 2000-03-03 2006-10-18 アルパイン株式会社 Lcd表示装置
JP3870862B2 (ja) 2002-07-12 2007-01-24 ソニー株式会社 液晶表示装置およびその制御方法、ならびに携帯端末
TWI230371B (en) 2003-10-09 2005-04-01 Toppoly Optoelectronics Corp Circuit for clearing after image
JP2007513365A (ja) * 2003-11-14 2007-05-24 ユニ−ピクセル ディスプレイズ, インコーポレイテッド ディスプレイにおけるシンプルマトリクスアドレス指定
US8040309B2 (en) 2006-01-31 2011-10-18 Chimei Innolux Corproation Display panel with image sticking elimination circuit and driving circuit with the same
US8502812B2 (en) 2006-07-10 2013-08-06 Samsung Electronics Co., Ltd. Liquid crystal display device and driving method thereof, and mobile terminal having the same, for preventing white or black effect
TWI393110B (zh) * 2008-09-26 2013-04-11 Au Optronics Corp 用於消除殘影之裝置、移位暫存器單元、液晶顯示設備及方法
JP5261337B2 (ja) 2009-09-28 2013-08-14 株式会社ジャパンディスプレイウェスト 液晶表示装置
KR102276246B1 (ko) * 2014-12-24 2021-07-13 엘지디스플레이 주식회사 표시장치 및 이의 구동방법
US9484897B2 (en) * 2015-03-18 2016-11-01 Peregrine Semiconductor Corporation Level shifter

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20140058166A (ko) * 2012-11-06 2014-05-14 엘지디스플레이 주식회사 액정표시장치
KR20140109675A (ko) * 2013-03-06 2014-09-16 삼성전자주식회사 게이트 드라이버 및 디스플레이 구동 회로.

Also Published As

Publication number Publication date
KR102531460B1 (ko) 2023-05-12
US20170278451A1 (en) 2017-09-28
US10497302B2 (en) 2019-12-03

Similar Documents

Publication Publication Date Title
KR102531460B1 (ko) 디스플레이 구동 장치 및 이를 포함하는 디스플레이 장치
CN108231030B (zh) 放电电路、放电方法以及显示装置
US10650715B2 (en) Short circuit detector and display device having the same
US10115334B2 (en) Display driving circuit and display device including the same
US8933919B2 (en) Liquid crystal panel driving circuit for display stabilization
US8754838B2 (en) Discharge circuit and display device with the same
US8325173B2 (en) Control method for eliminating deficient display and a display device using the same and driving circuit using the same
US8102356B2 (en) Apparatus and method of driving flat panel display device
US20110292005A1 (en) Display apparatus and method for eliminating ghost thereof
US10504478B2 (en) Semiconductor device having shifted operation voltages in different modes and electronic apparatus thereof
US20110157127A1 (en) Liquid crystal display device
US9035925B2 (en) Circuit for controlling non-signal of flat panel display device
JP2018180414A (ja) 液晶表示装置
US8144098B2 (en) Dot-matrix display refresh charging/discharging control method and system
US20160035308A1 (en) Liquid crystal display device and driving method thereof
JP4905635B2 (ja) 表示駆動装置
JP2012022160A (ja) 液晶表示装置及び表示制御方法
EP3174040B1 (en) Display device and driving method thereof
US20090085855A1 (en) Liquid crystal display for reducing residual image phenomenon
JP2004205588A (ja) 表示装置及びその駆動制御方法
KR20060090076A (ko) 표시 장치와 이의 구동 방법
CN101714346A (zh) 一种用于控制显示画面左右翻转的系统
JP2011048225A (ja) 液晶表示装置
CN109697951B (zh) 驱动电路及显示面板
KR102148488B1 (ko) 표시장치의 전원회로

Legal Events

Date Code Title Description
AMND Amendment
E902 Notification of reason for refusal
AMND Amendment
E601 Decision to refuse application
X091 Application refused [patent]
AMND Amendment
X701 Decision to grant (after re-examination)
GRNT Written decision to grant