KR20170099230A - 데이터 동기화 장치 및 방법 - Google Patents

데이터 동기화 장치 및 방법 Download PDF

Info

Publication number
KR20170099230A
KR20170099230A KR1020160021348A KR20160021348A KR20170099230A KR 20170099230 A KR20170099230 A KR 20170099230A KR 1020160021348 A KR1020160021348 A KR 1020160021348A KR 20160021348 A KR20160021348 A KR 20160021348A KR 20170099230 A KR20170099230 A KR 20170099230A
Authority
KR
South Korea
Prior art keywords
data
value
error
synchronization
counting data
Prior art date
Application number
KR1020160021348A
Other languages
English (en)
Inventor
황인기
강헌식
Original Assignee
한국전자통신연구원
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 한국전자통신연구원 filed Critical 한국전자통신연구원
Priority to KR1020160021348A priority Critical patent/KR20170099230A/ko
Publication of KR20170099230A publication Critical patent/KR20170099230A/ko

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/20Arrangements for detecting or preventing errors in the information received using signal quality detector
    • H04L1/201Frame classification, e.g. bad, good or erased
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/0001Systems modifying transmission characteristics according to link quality, e.g. power backoff
    • H04L1/0009Systems modifying transmission characteristics according to link quality, e.g. power backoff by adapting the channel coding
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/0001Systems modifying transmission characteristics according to link quality, e.g. power backoff
    • H04L1/0036Systems modifying transmission characteristics according to link quality, e.g. power backoff arrangements specific to the receiver
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L69/00Network arrangements, protocols or services independent of the application payload and not provided for in the other groups of this subclass
    • H04L69/22Parsing or analysis of headers

Abstract

미리 지정된 비트의 오류 존재 여부를 판단하여 오류 카운팅 데이터 및 동기화 카운팅 데이터 중 적어도 하나를 업데이트하는 디코더가 제공된다. 상기 디코더는 전달된 데이터 내의 미리 지정된 비트에 오류(error)가 존재하는지 여부를 판단하는 프로세서 및 상기 판단의 결과에 따라, 상기 전달된 데이터에 연관되는 오류 카운팅 데이터 및 동기화 카운팅 데이터 중 적어도 하나를 업데이트하여 저장하는 메모리를 포함할 수 있다.

Description

데이터 동기화 장치 및 방법{APPARATUS AND METHOD OF DATA SYNCHRONIZATION}
데이터 동기화 장치 및 방법에 연관되고, 보다 구체적으로 64B/66B 또는 64B/67B와 같이 멀티 기가비트 전송을 지원하는 디코더를 위한 데이터 동기화 장치 및 방법에 연관된다.
고속 데이터 전송 시스템은 병렬 데이터를 직렬로 전환하여 전송하는 기술을 채택하고 있다. 데이터의 직렬 전환에 따라, 전송 데이터 라인 사이에 발생할 수 있는 데이터의 동기 상실 또는 다수의 전송 라인에 의한 전체 시스템의 복잡도 증가를 경감시킬 수 있다. 이러한 구성을 이용하는 멀티 기가비트 전송 장치는 초당 기가비트(Gbit/second) 이상의 전송 속도를 지원할 수 있다.
멀티 기가비트 전송 장치에 이용되는 인코더(encoder) 또는 디코더(decoder) 장치는 직렬로 전송되는 데이터 값의 전이 빈도를 조정하는 기능을 수행한다. 예시적으로 8B/10B, 64B/66B, 64B/67B 등과 같은 다양한 인코딩 및 디코딩 방법이 이용되고 있다.
더하여, 멀티 기가비트 수신 장치는 수신된 데이터를 이용하여 복원 클록(clock)을 생성하고, 수신된 데이터의 임의의 지점부터 2 비트를 프레임 헤더로 인식하여 디코더로 전달한다. 디코더 내의 동기화 장치는 입력된 헤더의 데이터 값에 따라 동기화 에러를 판단하고, 그에 따른 데이터 처리를 수행한다. 다만, 종래의 동기화 장치는 데이터의 동기화가 이뤄지지 못한 경우뿐만 아니라 헤더 데이터 자체의 에러가 존재하는 경우까지 동기화 에러로 인식한다는 점에서 동기화 과정이 비효율적으로 수행될 가능성이 존재한다.
일측에 따르면, 미리 지정된 비트의 오류 존재 여부를 판단하여 오류 카운팅 데이터 및 동기화 카운팅 데이터 중 적어도 하나를 업데이트하는 디코더가 제공된다. 상기 디코더는 전달된 데이터 내의 미리 지정된 비트에 오류(error)가 존재하는지 여부를 판단하는 프로세서 및 상기 판단의 결과에 따라, 상기 전달된 데이터에 연관되는 오류 카운팅 데이터 및 동기화 카운팅 데이터 중 적어도 하나를 업데이트하여 저장하는 메모리를 포함할 수 있다.
일실시예에 따르면, 상기 미리 지정된 비트에 오류가 존재하지 않는다고 판단된 경우, 상기 메모리는 상기 동기화 카운팅 데이터의 값을 소정 크기만큼 업데이트하여 저장할 수 있다. 더하여, 상기 프로세서는 업데이트된 상기 동기화 카운팅 데이터의 값을 제1 설정값과 비교하여 상기 전달된 데이터의 동기화 여부를 판단할 수 있다.
다른 일실시예에 따르면, 상기 미리 지정된 비트에 오류가 존재한다고 판단된 경우, 상기 메모리는 상기 오류 카운팅 데이터의 값을 소정 크기만큼 업데이트하여 저장할 수 있다.
또 다른 일실시예에 따르면, 상기 프로세서는 업데이트되기 전 상기 오류 카운팅 데이터의 값이 제2 설정값인지 여부를 판단할 수 있다. 상기 미리 지정된 비트에 오류가 존재하고 업데이트되기 전 상기 오류 카운팅 데이터의 값이 상기 제2 설정값이 아닌 것으로 판단된 경우, 상기 프로세서는 상기 전달된 데이터 내의 상기 미리 지정된 비트의 위치를 이동시킬 수 있다. 또한, 상기 미리 지정된 비트에 오류가 존재하고 업데이트되기 전 상기 오류 카운팅 데이터의 값이 상기 제2 설정값인 것으로 판단된 경우, 상기 메모리는 상기 오류 카운팅 데이터의 값을 소정 크기만큼 업데이트하여 저장할 수 있다. 더하여, 상기 미리 지정된 비트에 오류가 존재하지 않고 업데이트 되기 전 상기 오류 카운팅 데이터의 값이 상기 제2 설정값인 것으로 판단된 경우, 상기 메모리는 제1 동기화 카운팅 데이터의 값을 소정 크기만큼 업데이트하여 저장할 수 있다.
또 다른 일실시예에 따르면, 상기 프로세서는 업데이트된 상기 제1 동기화 카운팅 데이터의 값을 제1 설정값과 비교하여 상기 전달된 데이터의 동기화 여부를 판단할 수 있다. 상기 미리 지정된 비트에 오류가 존재하지 않고 업데이트 되기 전 상기 오류 카운팅 데이터의 값이 상기 제2 설정값이 아닌 것으로 판단된 경우, 상기 메모리는 제2 동기화 카운팅 데이터의 값을 소정 크기만큼 업데이트하여 저장할 수 있다. 상기 프로세서는 상기 제1 동기화 카운팅 데이터의 값 및 상기 제2 동기화 카운팅 데이터의 값의 합을 제3 설정값과 비교하여 상기 전달된 데이터의 동기화 여부를 판단할 수 있다.
또 다른 일실시예에 따르면, 상기 프로세서는 상기 미리 지정된 비트가 통신 규약에 따라 기설정된 헤더(header)의 값과 일치하는지 여부를 판단하여 상기 오류가 존재하는지 여부를 판단할 수 있다. 더하여, 상기 프로세서는 상기 통신 규약으로서 IEEE 802.3ae-2002 표준에 따라 기설정된 01 또는 10 인지 여부를 판단하는 것으로 상기 미리 지정된 비트에 상기 오류가 존재하는지 여부를 판단할 수 있다.
다른 일측에 따르면, 데이터 동기화 방법이 제공된다. 상기 데이터 동기화 방법은 전달된 데이터 내의 미리 지정된 비트에 오류가 존재하는지 여부를 판단하는 단계, 상기 판단의 결과에 따라, 상기 전달된 데이터에 연관되는 동기화 카운팅 데이터를 업데이트하는 단계 및 업데이트된 상기 동기화 카운팅 데이터의 값을 설정값과 비교하여 상기 전달된 데이터의 동기화 여부를 판단하는 단계를 포함할 수 있다.
또 다른 일측에 따르면, 적어도 하나의 프로세서를 포함하고, 상기 적어도 하나의 프로세서에 의해 일시적으로 구현되는 인코더가 제공된다. 상기 인코더는 입력된 데이터를 미리 지정된 크기로 각각 분리하여 스크램블드된 데이터를 생성하는 스크램블러 및 상기 스크램블드된 데이터에 상응하는 헤더를 부가하는 생성부를 포함할 수 있다. 더하여, 상기 헤더 각각의 오류 존재 여부가 연속적으로 카운팅되는 것으로 상기 입력된 데이터의 동기화 여부가 결정되는 것을 특징으로 할 수 있다.
도 1은 일실시예에 따른 데이터 동기화 방법을 도시하는 흐름도이다.
도 2는 다른 일실시예에 따른 데이터 동기화 방법을 도시하는 흐름도이다.
도 3a, 도 3b 및 도 3c는 일실시예에 따라 디코더에 미리 지정된 비트의 데이터 블록이 전달되는 과정을 설명하는 예시도이다.
도 4는 일실시예에 따른 데이터 동기화 장치를 포함하는 디코더 및 인코더의 블록도이다.
실시예들에 대한 특정한 구조적 또는 기능적 설명들은 단지 예시를 위한 목적으로 개시된 것으로서, 다양한 형태로 변경되어 실시될 수 있다. 따라서, 실시예들은 특정한 개시형태로 한정되는 것이 아니며, 본 명세서의 범위는 기술적 사상에 포함되는 변경, 균등물, 또는 대체물을 포함한다.
제1 또는 제2 등의 용어를 다양한 구성요소들을 설명하는데 사용될 수 있지만, 이런 용어들은 하나의 구성요소를 다른 구성요소로부터 구별하는 목적으로만 해석되어야 한다. 예를 들어, 제1 구성요소는 제2 구성요소로 명명될 수 있고, 유사하게 제2 구성요소는 제1 구성요소로도 명명될 수 있다.
어떤 구성요소가 다른 구성요소에 "연결 되어" 있다고 언급된 때에는, 그 다른 구성요소에 직접적으로 연결되어 있거나 또는 접속되어 있을 수도 있지만, 중간에 다른 구성요소가 존재할 수도 있다고 이해되어야 할 것이다.
단수의 표현은 문맥상 명백하게 다르게 뜻하지 않는 한, 복수의 표현을 포함한다. 본 명세서에서, "포함하다" 또는 "가지다" 등의 용어는 설명된 특징, 숫자, 단계, 동작, 구성요소, 부분품 또는 이들을 조합한 것이 존재함으로 지정하려는 것이지, 하나 또는 그 이상의 다른 특징들이나 숫자, 단계, 동작, 구성요소, 부분품 또는 이들을 조합한 것들의 존재 또는 부가 가능성을 미리 배제하지 않는 것으로 이해되어야 한다.
다르게 정의되지 않는 한, 기술적이거나 과학적인 용어를 포함해서 여기서 사용되는 모든 용어들은 해당 기술 분야에서 통상의 지식을 가진 자에 의해 일반적으로 이해되는 것과 동일한 의미를 가진다. 일반적으로 사용되는 사전에 정의되어 있는 것과 같은 용어들은 관련 기술의 문맥상 가지는 의미와 일치하는 의미를 갖는 것으로 해석되어야 하며, 본 명세서에서 명백하게 정의하지 않는 한, 이상적이거나 과도하게 형식적인 의미로 해석되지 않는다.
도 1은 일실시예에 따른 데이터 동기화 방법을 도시하는 흐름도이다.
도 1을 참조하면, 데이터 동기화 방법(100)이 도시된다. 보다 구체적으로, 데이터 동기화 방법(100)은 전달된 데이터 내의 미리 지정된 비트에 오류가 존재하는지 여부를 판단하는 단계(110), 상기 판단의 결과에 따라, 상기 전달된 데이터에 연관되는 동기화 카운팅 데이터를 업데이트하는 단계(120) 및 업데이트된 상기 동기화 카운팅 데이터의 값을 설정값과 비교하여 상기 전달된 데이터의 동기화 여부를 판단하는 단계(130)를 포함할 수 있다.
단계(110)에서 디코더는 전달된 데이터 내에 존재하는 미리 지정된 비트의 데이터 값을 확인할 수 있다. 상기 확인된 데이터 값에 따라, 디코더는 전달된 데이터 내의 미리 지정된 비트에 오류가 존재하는지 여부를 결정할 수 있다. 일실시예에 따르면, 상기 전달된 데이터는 물리 부호화 부계층(PCS: Physical Coding Sub-layer)를 통해 전송 장치로부터 전달된 데이터를 나타낼 수 있다. 보다 구체적으로, 상기 전송 장치는 고속 데이터 전송을 지원하는 멀티 기가비트 전송 장치일 수 있다.
또한, 단계(110)에서 디코더는 미리 지정된 비트의 데이터 값이 동기 헤더의 값에 상응하는지 여부를 판단할 수 있다. 일실시예에 따르면 상기 전달된 데이터가 64B/66B 방식에 따라 인코딩된 데이터인 경우에, 디코더는 전달된 데이터의 첫 2 비트를 상기 미리 지정된 비트로 확인할 수 있다. 보다 구체적으로, 디코더는 상기 미리 지정된 비트의 데이터 값이 기설정된 통신 규약에 상응하는 동기 헤더의 값과 일치하는지 여부를 판단할 수 있다.
단계(110)에서 디코더는 전달된 데이터의 임의의 위치로부터 상기 미리 지정된 비트의 데이터 값을 확인할 수 있다.
단계(120)에서 디코더는 상기 판단의 결과에 따라, 상기 전달된 데이터에 연관되는 동기화 카운팅 데이터를 업데이트할 수 있다. 예시적으로, 미리 지정된 비트의 데이터 값이 기설정된 통신 규약에 상응하는 동기 헤더의 값에 일치하는 경우에, 디코더는 현재 판단되는 데이터 블록에는 동기화 에러가 존재하지 않는다는 것을 판단할 수 있다. 그에 따라, 디코더는 동기화 카운팅 데이터를 소정의 크기만큼 업데이트할 수 있다.
단계(130)에서 디코더는 업데이트된 상기 동기화 카운팅 데이터의 값을 설정값과 비교하여 상기 전달된 데이터의 동기화 여부를 판단할 수 있다. 상기 동기화 카운팅 데이터는 이전의 데이터 블록 내에 오류가 존재하였는지 여부에 따라 값의 크기가 결정될 수 있다. 디코더는 업데이트된 상기 동기화 카운팅 데이터의 값이 동기화가 완료된 것을 나타내는 설정값과 일치하는지 여부를 비교할 수 있다. 디코더는 업데이트된 상기 동기화 카운팅 데이터의 값이 설정값과 일치하는 경우에 전달된 데이터의 동기화 완료를 판단할 수 있다. 동기화 완료가 판단된 경우, 디코더 내에 존재하는 디스크램블러(de-scrambler)는 복수의 데이터 블록 각각을 디스크램블링하여 디코딩할 수 있다. 디코딩 과정에 관하여는 기술 분야에 속하는 통상의 기술자에게는 straight forward한 사실이므로 자세한 설명은 생략하기로 한다.
본 실시예에 따른 디코더는 미리 지정된 비트에 하나의 동기화 에러가 검출된 것으로 데이터를 슬립(slip)시키지 않을 수 있다. 디코더는 인코딩 방식에 상응하는 크기의 데이터 블록의 미리 지정된 비트가 동기 헤더의 값에 일치되는지 여부를 연속적으로 확인할 수 있다. 보다 구체적으로, 디코더는 미리 지정된 횟수에 따라 도 1에서 설명되는 일련의 단계(110), 단계(120) 및 단계(130)를 반복적으로 수행할 수 있다. 더하여, 연속적으로 확인된 결과에 따라 업데이트된 동기화 카운팅 데이터의 값이 설정값과 일치하는지 여부에 따라 전달된 데이터 전체의 동기화가 완료 되었는지 여부를 결정할 수 있다. 그에 따라, 본 실시예에 따를 때, 통신 상태 불량 등과 같은 원인으로 동기 헤더 부분의 하나의 비트에 전송 오류가 있는 경우에 데이터 블록의 크기만큼 데이터 슬립을 수행하지 않고도 동기화 여부를 판단할 수 있어 보다 높은 효율성을 기대할 수 있다.
다른 실시예에 따른 디코더는 전송 오류 또는 동기화 오류에 상응하는 오류 카운팅 데이터를 연속적으로 업데이트할 수 있다. 업데이트된 오류 카운팅 데이터의 값을 확인하는 방식으로 동기화 오류가 검출될 수 있다. 이에 관한 보다 자세한 설명은 아래의 도면과 함께 설명될 것이다.
도 2는 다른 일실시예에 따른 데이터 동기화 방법을 도시하는 흐름도이다.
도 2를 참조하면, 다른 일실시예에 따른 데이터 동기화 방법(200)이 도시된다. 단계(201)에서, 디코더는 전달된 데이터 내의 미리 지정된 비트에 오류가 존재하는지 여부를 판단할 수 있다. 보다 구체적으로, 디코더는 전달된 데이터에 포함되는 각각의 데이터 블록 내의 미리 지정된 비트에 오류가 존재하는지 여부를 판단할 수 있다. 일실시예에 따르면, 64B/66B 인코딩 방식을 따르는 데이터가 전달된 경우에 상기 데이터 블록은 2 비트의 동기 헤더 및 64 비트의 스크램블드된 데이터를 포함하는 66 비트의 데이터를 나타낼 수 있다.
단계(201)에서 미리 지정된 비트에 오류가 존재하지 않는 것으로 판단된 경우에, 디코더는 단계(202)를 수행할 수 있다. 단계(202)에서 디코더는 업데이트되기 전 오류 카운팅 데이터(Err_cnt)의 값이 제2 설정값인지 여부를 판단할 수 있다. 본 실시예에서는 제2 설정값이 0으로 설정된 실시예가 설명되나, 이는 이해를 돕기 위한 예시적 기재일 뿐, 다른 실시예의 범위를 제한하거나 한정하는 것으로 해석되어서는 안될 것이다.
오류 카운팅 데이터는 미리 지정된 비트가 기설정된 통신 규약에 상응하는 동기 헤더의 값과 다른 경우에 소정 크기만큼 업데이트되는 값을 나타낼 수 있다. 예시적으로, 상기 동기 헤더의 값은 2진법으로 표시될 수 있다. 또한, 각각의 2진값의 왼쪽에 있는 비트가 먼저 송신될 수 있다. 보다 구체적으로, 상기 동기 헤더의 값은 01 또는 10을 나타낼 수 있다.
일실시예에 따르면, 동기 헤더에 상응하는 스크램블드된 데이터가 순수한 데이터를 나타내는 경우에, 상기 동기 헤더의 값은 01을 나타낼 수 있다. 다른 일실시예에 따르면, 동기 헤더에 상응하는 스크램블드된 데이터가 제어 신호와 함께 데이터를 포함하는 경우에, 상기 동기 헤더의 값은 10을 나타낼 수 있다. 본 실시예에 따른, 디코더는 각각의 데이터 블록의 미리 지정된 비트 내에 0에서 1로 또는 1에서 0으로 데이터 천이가 발생하는지 여부를 판단하는 것으로 상기 동기 헤더의 값과 일치하는지 여부를 확인할 수 있다.
단계(202)에서 업데이트되기 전 오류 카운팅 데이터(Err_cnt)의 값이 제2 설정값인 0에 상응하는 것으로 판단되는 경우에, 디코더는 단계(203)를 수행할 수 있다. 디코더는 미리 지정된 비트에 오류가 존재하지 않고, 업데이트 되기 전 오류 카운팅 데이터(Err_cnt)의 값이 제2 설정값인 0에 상응하는 경우에, 제1 동기화 카운팅 데이터(cnt)의 값을 소정 크기만큼 업데이트하여 저장할 수 있다. 본 실시예에서는 상기 소정 크기를 1로 설정하는 실시예가 도시되지만 이는 설명을 위한 예시적 기재일 뿐, 다른 실시예들의 범위를 제한하거나 한정하도록 해석되어서는 안 될 것이다.
단계(203)가 수행된 경우, 디코더는 단계(204)를 수행할 수 있다. 단계(204)에서 디코더는 업데이트된 제1 동기화 카운팅 데이터(cnt)의 값이 제1 설정값과 일치하는지 여부와 비교하여 전달된 데이터의 동기화 여부를 판단할 수 있다. 본 실시예에서 제1 설정값은 임의의 자연수 N을 나타낼 수 있다. 일실시예로서, 제1 동기화 카운팅 데이터(cnt)의 값이 제1 설정값 N과 일치하는 경우에, 디코더는 전달된 데이터의 동기화가 완료되었다고 결정(207)할 수 있다. 다른 일실시예로서, 제1 동기화 카운팅 데이터(cnt)의 값이 제1 설정값 N과 불일치하는 경우에, 디코더는 단계(201)를 반복적으로 시작할 수 있다.
다른 일실시예로서, 단계(202)에서 업데이트되기 전 오류 카운팅 데이터(Err_cnt)의 값이 제2 설정값인 0에 상응하지 않는 것으로 판단된 경우에, 디코더는 단계(205)를 수행할 수 있다. 디코더는 상기 미리 지정된 비트에 오류가 존재하지 않고 업데이트 되기 전 오류 카운팅 데이터(Err_cnt)의 값이 제2 설정값인 0이 아닌 것으로 판단된 경우, 제2 동기화 카운팅 데이터(cnt2)의 값을 소정 크기만큼 업데이트하여 저장할 수 있다.
본 실시예에 따르는 디코더는 오류 카운팅 데이터(Err_cnt)의 값이 0이 아닌 경우, 즉 하나의 동기 헤더의 값에 오류가 존재하는 경우에도 지속적으로 동기화 카운팅 데이터를 업데이트할 수 있다. 따라서 디코더는 하나의 동기 헤더의 값의 오류를 동기화 오류로 곧바로 판단하지 않을 수 있다. 그에 따라, 디코더는 일시적인 통신 오류나 전송 오류의 경우에 데이터를 슬립(slip)하지 않고 동기화 여부를 추가적으로 판단하여 동기화 수행의 효율성을 높일 수 있다.
단계(205)가 수행된 경우, 디코더는 단계(206)을 수행할 수 있다. 단계(206)에서 디코더는 제1 동기화 카운팅 데이터(cnt)의 값 및 제2 동기화 카운팅 데이터(cnt2)의 값의 합이 제3 설정값과 일치하는지 여부와 비교하여 전달된 데이터의 동기화 여부를 판단할 수 있다. 본 실시예에서 제3 설정값은 임의의 자연수 M으로 설정될 수 있다. 예시적으로 제3 설정값 M과 제1 설정값 N은 동일한 값으로 설정될 수 있다. 그에 따라, 본 실시예의 디코더는 동기화 여부를 판단하는 도중 동기 헤더에 하나의 전송 오류가 발생하는 경우에도, 연속적으로 동기화 카운팅 데이터를 확인할 수 있다. 상기 디코더는 각각의 데이터 블록 사이에 전송 오류가 인터럽팅(interrupting)되더라도 미리 지정된 비트와 동기 헤더가 일정한 횟수만큼 일치하는 경우에는 전달된 데이터의 동기화 완료를 판단할 수 있다.
일실시예로서, 제1 동기화 카운팅 데이터(cnt)의 값과 제2 동기화 카운팅 데이터(cnt2)의 값의 합이 제3 설정값 M과 일치하는 경우에, 디코더는 전달된 데이터의 동기화가 완료되었다고 결정(207)할 수 있다. 다른 일실시예로서, 제1 동기화 카운팅 데이터(cnt)의 값과 제2 동기화 카운팅 데이터(cnt2)의 값의 합이 제3 설정값 M과 불일치하는 경우에, 디코더는 단계(201)를 반복적으로 시작할 수 있다.
또 다른 일실시예로서, 단계(201)에서 미리 지정된 비트에 오류가 존재하는 것으로 판단된 경우에, 디코더는 단계(208)를 수행할 수 있다. 단계(208)에서 디코더는 업데이트되기 전 오류 카운팅 데이터(Err_cnt)의 값이 제2 설정값 0인지 여부를 판단할 수 있다.
단계(208)에서 업데이트되기 전 오류 카운팅 데이터(Err_cnt)의 값이 제2 설정값인 0에 상응하는 것으로 판단되는 경우에, 디코더는 단계(209)를 수행할 수 있다. 디코더는 오류 카운팅 데이터(Err_cnt)의 값을 소정 크기만큼 업데이트하여 저장할 수 있다. 본 실시예에서는 상기 소정 크기를 1로 설정하는 실시예가 도시되지만 이는 설명을 위한 예시적 기재일 뿐, 다른 실시예들의 범위를 제한하거나 한정하도록 해석되어서는 안 될 것이다.
더하여, 단계(208)에서 업데이트되기 전 오류 카운팅 데이터(Err_cnt)의 값이 제2 설정값인 0에 상응하지 않는 것으로 판단되는 경우에, 디코더는 단계(210)를 수행할 수 있다. 디코더는 업데이트되기 전 오류 카운팅 데이터(Err_cnt)의 값이 제2 설정값 0이 아님에도 새롭게 오류가 발생한 사실을 판단할 수 있다. 그에 따라, 디코더는 전달된 데이터에 동기화 오류가 있다는 것을 판단하고, 각각의 데이터 블록을 이동 시킬 수 있다. 다시 말하여, 디코더는 업데이트되기 전 오류 카운팅 데이터(Err_cnt)의 값이 1인 경우에도 새롭게 오류가 발생하면 각각의 데이터 블록을 슬립(slip) 시킬 수 있다. 단계(210) 이후에, 디코더는 전달된 데이터를 처리하기 위해 새롭게 단계(201)을 수행할 수 있다.
본 실시예에 따른 디코더는 멀티 기가비트 전송 장치의 전송 도중 통신 상태 등에 따라 발생한 전송 오류에도 동기화를 수행하고 전달된 데이터를 복구하기 위한 시간을 단축시키는 효과를 기대할 수 있다.
도 3a, 도 3b 및 도 3c는 일실시예에 따라 디코더에 미리 지정된 비트의 데이터 블록이 전달되는 과정을 설명하는 예시도이다.
도 3a를 참조하면, 멀티 기가비트 수신 장치가 멀티 기가비트 전송 장치로부터 전달 받은 제1 데이터(310)가 도시된다. 전달된 제1 데이터(310)는 복수의 동기 헤더(311, 312, 313)와 복수의 스크램블드된 데이터를 포함할 수 있다. 보다 구체적으로, 전달된 데이터(310)는 하나의 동기 헤더와 하나의 스크램블드된 데이터가 순차적으로 인코딩된 형태를 나타낼 수 있다.
도 3a의 경우에 미리 지정된 비트가 인코딩된 동기 헤더(311, 312, 313)와 일치하여 디코더로 전달될 수 있다. 상기 미리 지정된 비트는 전달된 데이터 블록의 임의의 위치에 존재하는 임의의 개수의 비트를 나타낼 수 있다. 예시적으로 64B/66B의 인코딩 방식을 따르는 경우에, 상기 미리 지정된 비트는 전달된 데이터 블록의 임의의 위치에 존재하는 2 비트의 데이터를 나타낼 수 있다. 이 경우에, 디코더는 동기화 오류 및 전송 오류 중 어느 하나를 곧바로 판단하지 않고 동기화 카운팅 데이터를 지속적으로 업데이트하여 저장할 수 있다. 앞서 도 2에서 설명된 것과 같이, 디코더는 상기 동기화 카운팅 데이터가 제1 설정값과 일치되는 경우에 전달된 데이터(310)의 동기화가 수행되었다고 판단하여 디스크램블링을 수행하고, 데이터의 디코딩을 개시할 수 있다.
도 3b의 경우에 미리 지정된 비트가 인코딩된 동기 헤더(321, 322)와 일치하여 디코더로 전달될 수 있다. 다만, 도 3a의 실시예와 다르게 오류 데이터(323)가 디코더로 전달될 수 있다. 예시적으로 64B/66B의 인코딩 방식을 따르는 경우에, 상기 오류 데이터(323)는 00 또는 11을 나타낼 수 있다. 다만, 디코더는 하나의 전달된 제2 데이터(320) 내에서 하나의 오류 데이터(323)를 검출할 수 있다. 오류 데이터(323)는 전달된 제2 데이터(320) 전체의 동기화 오류가 아닌 일시적인 통신 오류에 따라 발생된 것일 수 있다.
이 경우에, 디코더는 오류 데이터(323)를 동기화 오류로 판단하지 않고 전송 오류로 판단할 수 있다. 더하여, 디코더는 이후에 전달되는 동기 헤더에서 오류가 검출되지 않는 경우에, 앞서 도 2에서 설명한 것과 같이 제2 동기화 카운팅 데이터의 업데이트를 지속할 수 있다. 그에 따라, 디코더는 제1 동기화 카운팅 데이터와 제2 동기화 카운팅 데이터의 합이 제3 설정값과 일치하는 경우에 제2 데이터(320)의 동기화 완료를 판단할 수 있다.
도 3c의 경우에, 인코더에 의해 생성된 동기 헤더와 미리 지정된 비트가 불일치하여 동기화가 완료되지 않은 상태로 복수의 데이터 블록이 디코더로 전달될 수 있다. 디코더는 전달되는 미리 지정된 비트(331, 332)에서 연속적으로 오류를 검출할 수 있다. 예시적으로, 미리 지정된 비트(331, 332)는 00 이나 11을 나타낼 수 있다. 디코더는 0에서 1로 또는 1에서 0으로 데이터 천이가 발생하지 않는 것을 검출하고, 미리 지정된 비트(331, 332)의 값이 동기 헤더의 값에 상응하지 않는 것을 판단할 수 있다. 그에 따라, 디코더는 전달된 제3 데이터(330)의 슬립(slip)을 결정하고, 미리 지정된 비트의 위치를 1 비트만큼 이동(shifting)시킬 수 있다.
도 4는 일실시예에 따른 데이터 동기화 장치를 포함하는 디코더 및 인코더의 블록도이다.
도 4를 참조하면, 데이터 동기화 장치를 포함하는 디코더 및 인코더의 블록도가 도시된다. 인코더(410)는 사용자 데이터를 입력 받아 스크램블러(411)로 전달할 수 있다. 예시적으로, 상기 사용자 데이터는 [63:0] 비트를 갖는 데이터를 나타낼 수 있다. 스크램블러(411)는 입력된 사용자 데이터를 스크램블링할 수 있다. 스크램블러(411)는 입력되는 복수의 사용자 데이터를 연속적으로 스크램블링할 수 있다. 헤더 생성기(412)는 입력된 데이터에 기초하여 미리 지정된 동기 헤더를 생성할 수 있다. 예시적으로 상기 입력된 데이터가 데이터 블록인 경우에, 헤더 생성기(412)는 01의 동기 헤더를 생성할 수 있다. 다른 일실시예로서, 상기 입력된 데이터에 제어 블록이 포함된 경우에, 헤더 생성기(412)는 10의 동기 헤더를 생성할 수 있다.
헤더 생성기(412)를 통해 생성된 동기 헤더는 [1:0] 비트를 갖는 데이터를 나타낼 수 있고, 동기 헤더는 스크램블러(411)와는 독립적으로 멀티 기가비트 전송 장치(420)로 전송될 수 있다. 헤더 생성기(412)를 통해 생성된 동기 헤더는 후술되는 디코더(440)에 의해 오류 존재 여부가 카운팅될 수 있다. 보다 구체적으로, 전달되는 데이터 블록 각각의 동기 헤더 내에 오류가 존재하는지 여부가 연속적으로 카운팅될 수 있다. 연속적으로 카운팅된 동기화 카운팅 데이터에 따라 디코더(440)에 전달된 데이터의 동기화 여부가 결정될 수 있다.
멀티 기가비트 전송 장치(420)는 복수의 동기 헤더 및 복수의 스크램블드된 데이터를 포함하는 데이터 블록을 멀티 기가비트 수신 장치(430)로 전송할 수 있다.
디코더(440)에 포함되는 데이터 동기화 장치(441)는 미리 지정된 비트를 멀티 기가비트 수신 장치(430)로부터 전달 받을 수 있다. 더하여, 데이터 동기화 장치(441)는 미리 지정된 비트의 값이 동기 헤더의 값과 일치하는지 여부에 따라 전송 오류 또는 동기화 오류를 판단할 수 있다. 보다 구체적으로, 데이터 동기화 장치(441)는 미리 지정된 비트의 값을 연속적으로 동기 헤더의 값과 일치하는지 판단하고, 기설정된 횟수 이상 일치하는 경우에 전달된 데이터의 동기화가 완료된 것을 판단할 수 있다. 다른 일실시예로서, 데이터 동기화 장치(441)는 상기 미리 지정된 비트에서 기설정된 횟수 이상 오류가 검출될 경우에 전달된 데이터의 슬립(slip)을 멀티 기가비트 수신 장치(430)에 요청할 수 있다.
데이터 동기화 장치(441)에 의해 전달된 데이터의 동기화가 완료된 것이 판단된 경우, 디스크램블러(442)를 스크램블드된 데이터를 멀티 기가비트 수신 장치(430)로부터 전달 받아 동기화된 상태에서 디코딩을 수행할 수 있다.
본 실시예에 따를 때, 일시적인 통신 상태에 따른 동기 헤더의 오류의 경우에 동기화 복구를 위해 많은 시간과 자원이 소모되는 것을 방지하는 효과를 기대할 수 있다.
이상에서 설명된 실시예들은 하드웨어 구성요소, 소프트웨어 구성요소, 및/또는 하드웨어 구성요소 및 소프트웨어 구성요소의 조합으로 구현될 수 있다. 예를 들어, 실시예들에서 설명된 장치, 방법 및 구성요소는, 예를 들어, 프로세서, 콘트롤러, ALU(arithmetic logic unit), 디지털 신호 프로세서(digital signal processor), 마이크로컴퓨터, FPGA(field programmable gate array), PLU(programmable logic unit), 마이크로프로세서, 또는 명령(instruction)을 실행하고 응답할 수 있는 다른 어떠한 장치와 같이, 하나 이상의 범용 컴퓨터 또는 특수 목적 컴퓨터를 이용하여 구현될 수 있다. 처리 장치는 운영 체제(OS) 및 상기 운영 체제 상에서 수행되는 하나 이상의 소프트웨어 애플리케이션을 수행할 수 있다. 또한, 처리 장치는 소프트웨어의 실행에 응답하여, 데이터를 접근, 저장, 조작, 처리 및 생성할 수도 있다. 이해의 편의를 위하여, 처리 장치는 하나가 사용되는 것으로 설명된 경우도 있지만, 해당 기술분야에서 통상의 지식을 가진 자는, 처리 장치가 복수 개의 처리 요소(processing element) 및/또는 복수 유형의 처리 요소를 포함할 수 있음을 알 수 있다. 예를 들어, 처리 장치는 복수 개의 프로세서 또는 하나의 프로세서 및 하나의 콘트롤러를 포함할 수 있다. 또한, 병렬 프로세서(parallel processor)와 같은, 다른 처리 구성(processing configuration)도 가능하다.
소프트웨어는 컴퓨터 프로그램(computer program), 코드(code), 명령(instruction), 또는 이들 중 하나 이상의 조합을 포함할 수 있으며, 원하는 대로 동작하도록 처리 장치를 구성하거나 독립적으로 또는 결합적으로(collectively) 처리 장치를 명령할 수 있다. 소프트웨어 및/또는 데이터는, 처리 장치에 의하여 해석되거나 처리 장치에 명령 또는 데이터를 제공하기 위하여, 어떤 유형의 기계, 구성요소(component), 물리적 장치, 가상 장치(virtual equipment), 컴퓨터 저장 매체 또는 장치, 또는 전송되는 신호 파(signal wave)에 영구적으로, 또는 일시적으로 구체화(embody)될 수 있다. 소프트웨어는 네트워크로 연결된 컴퓨터 시스템 상에 분산되어서, 분산된 방법으로 저장되거나 실행될 수도 있다. 소프트웨어 및 데이터는 하나 이상의 컴퓨터 판독 가능 기록 매체에 저장될 수 있다.
실시예에 따른 방법은 다양한 컴퓨터 수단을 통하여 수행될 수 있는 프로그램 명령 형태로 구현되어 컴퓨터 판독 가능 매체에 기록될 수 있다. 상기 컴퓨터 판독 가능 매체는 프로그램 명령, 데이터 파일, 데이터 구조 등을 단독으로 또는 조합하여 포함할 수 있다. 상기 매체에 기록되는 프로그램 명령은 실시예를 위하여 특별히 설계되고 구성된 것들이거나 컴퓨터 소프트웨어 당업자에게 공지되어 사용 가능한 것일 수도 있다. 컴퓨터 판독 가능 기록 매체의 예에는 하드 디스크, 플로피 디스크 및 자기 테이프와 같은 자기 매체(magnetic media), CD-ROM, DVD와 같은 광기록 매체(optical media), 플롭티컬 디스크(floptical disk)와 같은 자기-광 매체(magneto-optical media), 및 롬(ROM), 램(RAM), 플래시 메모리 등과 같은 프로그램 명령을 저장하고 수행하도록 특별히 구성된 하드웨어 장치가 포함된다. 프로그램 명령의 예에는 컴파일러에 의해 만들어지는 것과 같은 기계어 코드뿐만 아니라 인터프리터 등을 사용해서 컴퓨터에 의해서 실행될 수 있는 고급 언어 코드를 포함한다. 상기된 하드웨어 장치는 실시예의 동작을 수행하기 위해 하나 이상의 소프트웨어 모듈로서 작동하도록 구성될 수 있으며, 그 역도 마찬가지이다.
이상과 같이 실시예들이 비록 한정된 도면에 의해 설명되었으나, 해당 기술분야에서 통상의 지식을 가진 자라면 상기를 기초로 다양한 기술적 수정 및 변형을 적용할 수 있다. 예를 들어, 설명된 기술들이 설명된 방법과 다른 순서로 수행되거나, 및/또는 설명된 시스템, 구조, 장치, 회로 등의 구성요소들이 설명된 방법과 다른 형태로 결합 또는 조합되거나, 다른 구성요소 또는 균등물에 의하여 대치되거나 치환되더라도 적절한 결과가 달성될 수 있다.

Claims (15)

  1. 전달된 데이터 내의 미리 지정된 비트에 오류(error)가 존재하는지 여부를 판단하는 프로세서; 및
    상기 판단의 결과에 따라, 상기 전달된 데이터에 연관되는 오류 카운팅 데이터 및 동기화 카운팅 데이터 중 적어도 하나를 업데이트하여 저장하는 메모리
    를 포함하는 디코더.
  2. 제1항에 있어서,
    상기 미리 지정된 비트에 오류가 존재하지 않는다고 판단된 경우, 상기 메모리는 상기 동기화 카운팅 데이터의 값을 소정 크기만큼 업데이트하여 저장하는 디코더.
  3. 제2항에 있어서,
    상기 프로세서는 업데이트된 상기 동기화 카운팅 데이터의 값을 제1 설정값과 비교하여 상기 전달된 데이터의 동기화 여부를 판단하는 디코더.
  4. 제1항에 있어서,
    상기 미리 지정된 비트에 오류가 존재한다고 판단된 경우, 상기 메모리는 상기 오류 카운팅 데이터의 값을 소정 크기만큼 업데이트하여 저장하는 디코더.
  5. 제1항에 있어서,
    상기 프로세서는 업데이트되기 전 상기 오류 카운팅 데이터의 값이 제2 설정값인지 여부를 판단하는 디코더.
  6. 제5항에 있어서,
    상기 미리 지정된 비트에 오류가 존재하고 업데이트되기 전 상기 오류 카운팅 데이터의 값이 상기 제2 설정값이 아닌 것으로 판단된 경우, 상기 프로세서는 상기 전달된 데이터 내의 상기 미리 지정된 비트의 위치를 이동시키는 디코더.
  7. 제5항에 있어서,
    상기 미리 지정된 비트에 오류가 존재하고 업데이트되기 전 상기 오류 카운팅 데이터의 값이 상기 제2 설정값인 것으로 판단된 경우, 상기 메모리는 상기 오류 카운팅 데이터의 값을 소정 크기만큼 업데이트하여 저장하는 디코더.
  8. 제5항에 있어서,
    상기 미리 지정된 비트에 오류가 존재하지 않고 업데이트 되기 전 상기 오류 카운팅 데이터의 값이 상기 제2 설정값인 것으로 판단된 경우, 상기 메모리는 제1 동기화 카운팅 데이터의 값을 소정 크기만큼 업데이트하여 저장하는 디코더.
  9. 제8항에 있어서,
    상기 프로세서는 업데이트된 상기 제1 동기화 카운팅 데이터의 값을 제1 설정값과 비교하여 상기 전달된 데이터의 동기화 여부를 판단하는 디코더.
  10. 제9항에 있어서,
    상기 미리 지정된 비트에 오류가 존재하지 않고 업데이트 되기 전 상기 오류 카운팅 데이터의 값이 상기 제2 설정값이 아닌 것으로 판단된 경우, 상기 메모리는 제2 동기화 카운팅 데이터의 값을 소정 크기만큼 업데이트하여 저장하는 디코더.
  11. 제10항에 있어서,
    상기 프로세서는 상기 제1 동기화 카운팅 데이터의 값 및 상기 제2 동기화 카운팅 데이터의 값의 합을 제3 설정값과 비교하여 상기 전달된 데이터의 동기화 여부를 판단하는 디코더.
  12. 제1항에 있어서,
    상기 프로세서는 상기 미리 지정된 비트가 통신 규약에 따라 기설정된 헤더(header)의 값과 일치하는지 여부를 판단하여 상기 오류가 존재하는지 여부를 판단하는 디코더.
  13. 제12항에 있어서,
    상기 프로세서는 상기 통신 규약으로서 IEEE 802.3ae-2002 표준에 따라 기설정된 01 또는 10 인지 여부를 판단하는 것으로 상기 미리 지정된 비트에 상기 오류가 존재하는지 여부를 판단하는 디코더.
  14. 전달된 데이터 내의 미리 지정된 비트에 오류가 존재하는지 여부를 판단하는 단계;
    상기 판단의 결과에 따라, 상기 전달된 데이터에 연관되는 동기화 카운팅 데이터를 업데이트하는 단계; 및
    업데이트된 상기 동기화 카운팅 데이터의 값을 설정값과 비교하여 상기 전달된 데이터의 동기화 여부를 판단하는 단계
    를 포함하는 데이터 동기화 방법.
  15. 적어도 하나의 프로세서를 포함하고, 상기 적어도 하나의 프로세서에 의해 일시적으로 구현되는:
    입력된 데이터를 미리 지정된 크기로 각각 분리하여 스크램블드된 데이터를 생성하는 스크램블러; 및
    상기 스크램블드된 데이터에 상응하는 헤더를 부가하는 생성부
    를 포함하고,
    상기 헤더 각각의 오류 존재 여부가 연속적으로 카운팅되는 것으로 상기 입력된 데이터의 동기화 여부가 결정되는 것을 특징으로 하는 인코더.
KR1020160021348A 2016-02-23 2016-02-23 데이터 동기화 장치 및 방법 KR20170099230A (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020160021348A KR20170099230A (ko) 2016-02-23 2016-02-23 데이터 동기화 장치 및 방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020160021348A KR20170099230A (ko) 2016-02-23 2016-02-23 데이터 동기화 장치 및 방법

Publications (1)

Publication Number Publication Date
KR20170099230A true KR20170099230A (ko) 2017-08-31

Family

ID=59761141

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020160021348A KR20170099230A (ko) 2016-02-23 2016-02-23 데이터 동기화 장치 및 방법

Country Status (1)

Country Link
KR (1) KR20170099230A (ko)

Similar Documents

Publication Publication Date Title
JP5233165B2 (ja) データ伝送装置
US8065584B2 (en) Transmitting data words
US8103942B2 (en) Data transmission apparatus, data transmission device, data reception device and data transmission system
US8370716B2 (en) USB device and correction method thereof
US9432187B2 (en) Data scrambling initialization
US20070168835A1 (en) Serial communications system and method
EP2436130B1 (en) Method and apparatus for aligning a serial bit stream with a parallel output
EP1955470B1 (en) Synchronized receiver
JP2000349743A (ja) 高速通信システムにおけるビット・スリップを制御するための方法および装置
US11258537B2 (en) Method, apparatus and system for error control
US20230299879A1 (en) Error-tolerant forward error correction ordered set message decoder
KR20170099230A (ko) 데이터 동기화 장치 및 방법
US10922054B2 (en) Apparatus and method
JP2012034267A (ja) データ伝送システムにおける通信装置および通信方法
US10705906B2 (en) Apparatus and control method thereof
US20170048023A1 (en) Apparatus to transmit data using different scramble generator polynomials
CN107925557B (zh) 用于数据流的速率适配版本的识别码字
CN108111449B (zh) 一种数据处理方法和装置
JP2011041095A (ja) 通信システム
WO2010109830A1 (ja) PLTnビット訂正回路及びそれを用いたGFPレイヤ2同期回路並びにGFPフレーム転送装置
JP2016100690A (ja) 情報通信装置およびその制御方法
KR20180110385A (ko) 고속의 전송 속도에서 순방향 오류 정정을 수행하는 이더넷 데이터 송신 장치 및 이더넷 데이터 수신 장치
JP2012213072A (ja) 符号語同期方法および回路
JP2000269944A (ja) データスクランブラ方式及びその装置