KR20170079263A - 데이터 구동회로 및 이를 포함하는 표시 장치 - Google Patents

데이터 구동회로 및 이를 포함하는 표시 장치 Download PDF

Info

Publication number
KR20170079263A
KR20170079263A KR1020150189640A KR20150189640A KR20170079263A KR 20170079263 A KR20170079263 A KR 20170079263A KR 1020150189640 A KR1020150189640 A KR 1020150189640A KR 20150189640 A KR20150189640 A KR 20150189640A KR 20170079263 A KR20170079263 A KR 20170079263A
Authority
KR
South Korea
Prior art keywords
gamma voltage
gamma
line
ips
voltage line
Prior art date
Application number
KR1020150189640A
Other languages
English (en)
Other versions
KR102604457B1 (ko
Inventor
김현철
Original Assignee
엘지디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지디스플레이 주식회사 filed Critical 엘지디스플레이 주식회사
Priority to KR1020150189640A priority Critical patent/KR102604457B1/ko
Publication of KR20170079263A publication Critical patent/KR20170079263A/ko
Application granted granted Critical
Publication of KR102604457B1 publication Critical patent/KR102604457B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes
    • G09G3/3688Details of drivers for data electrodes suitable for active matrices only
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0828Several active elements per pixel in active matrix panels forming a digital to analog [D/A] conversion circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/06Adjustment of display parameters
    • G09G2320/0673Adjustment of display parameters for control of gamma adjustment, e.g. selecting another gamma curve

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)

Abstract

데이터 구동회로 및 이를 포함하는 표시 장치가 제공된다. 데이터 구동회로는 기준 감마 전압을 출력하도록 구성된 기준 감마 전압 생성부, 및 기준 감마 전압을 수신하여, TN(Twisted Nematic) 방식의 감마 전압 및 IPS(In-Plane Switch) 방식의 감마 전압 중 감마 선택 제어 신호를 기초로 선택된 어느 하나를 포함하는, 감마 전압을 출력하는 저항 스트링부, 및 감마 전압을 계조 전압으로 변환하는 디지털-아날로그 변환부(DAC)를 포함한다. 본 발명은 서로 상이한 방식에 의한 감마 전압을 하나의 데이터 구동회로에서 선택적으로 출력할 수 있는 데이터 구동회로 및 이를 포함하는 표시 장치를 제작할 수 있다.

Description

데이터 구동회로 및 이를 포함하는 표시 장치{DATA DRIVING CIRCUIT AND DISPLAY DEVICE INCLUDING THE SAME}
본 발명은 데이터 구동회로 및 이를 포함하는 표시 장치에 관한 것으로서, 보다 상세하게는 IPS(In-Plane Switching) 방식과 TN(Twisted Nematic) 방식을 하나의 IC(Integrated Circuit)에서 구현할 수 있는 데이터 구동회로 및 이를 포함하는 표시 장치에 관한 것이다.
모바일폰, 타블렛, 노트북 컴퓨터, 텔레비전 및 모니터와 같은 다양한 전자 디바이스에 평면 패널 표시 장치(flat panel display; FPD)가 채용되었다. 최근 FPD로서 액정 표시 장치(Liquid Crystal Display Device; LCD), 유기 발광 다이오드 표시 장치(Organic Light Emitting Diode Display; OLED) 등이 사용되고 있다. 이와 같은 표시 장치는 영상이 표시되고 복수의 화소로 이루어진 화소 어레이와 복수의 화소 각각에서 광이 투과되거나 발광되도록 제어하는 구동회로를 포함한다. 표시 장치의 구동회로는 화소 어레이의 데이터 라인들에 데이터 신호를 공급하는 데이터 구동회로, 데이터 신호에 동기되는 게이트 신호(또는 스캔 신호)를 화소 어레이의 게이트 라인들(또는 스캔 라인)에 순차적으로 공급하는 게이트 구동회로(또는 스캔 구동회로) 및 데이터 구동회로와 게이트 구동회로를 제어하는 타이밍 콘트롤러 등을 포함한다.
특히, 액정 표시 장치는 화소를 구성하는 화소 전극 및 공통 전극의 배치와 액정 분자의 배치에 따라 VA(Vertical Alignment) 방식, TN 방식 또는 IPS 방식 등으로 구동된다. 이와 같은 구동 방식의 차이로 인해 데이터 구동회로도 구동 방식마다 서로 다르게 구성될 수 있다. 구체적으로, 데이터 구동회로가 데이터 전압을 생성하는 기준이 되는 감마 전압 곡선은 VA 방식, TN 방식 또는 IPS 방식마다 서로 상이하다. 특히, TN 방식의 감마 전압 곡선과 IPS 방식의 감마 전압 곡선은 서로 상이하여 TN 방식의 액정 표시 장치와 IPS 방식의 액정 표시 장치는 서로 상이하게 구성된 데이터 구동회로를 갖게 된다. 즉, TN 방식의 액정 표시 장치와 IPS 방식의 액정 표시 장치는 각각 전용 데이터 구동회로를 갖는다.
다만, TN 방식과 IPS 방식이 하나의 데이터 구동회로를 통해 액정 표시 장치에서 구동되기 위해서는, TN 방식을 구동할 수 있는 데이터 구동회로의 구성과 IPS 방식을 구동할 수 있는 데이터 구동회로의 구성이 하나의 데이터 구동회로에 모두 배치되어야 한다.
즉, 하나의 데이터 구동회로에서 TN 방식과 IPS 방식이 모두 구현되기 위해서는 데이터 구동회로에 TN 방식에 필요한 소자 및 회로 구성과 IPS 방식에 필요한 소자 및 회로 구성이 모두 포함되어야 한다. 이에 따라, 데이터 구동회로의 크기가 증가하는 문제점이 발생한다.
[관련기술문헌]
1. 감마 보상 방법과 이를 이용한 표시장치 (한국공개특허번호 제 10-2015-0114065 호)
이에, 본 발명이 해결하고자 하는 과제는 하나의 구동회로에서 복수의 구동 방식에 대한 감마 전압을 선택적으로 출력할 수 있는 데이터 구동회로 및 이를 포함하는 표시 장치를 제공하는 것이다.
또한, 본 발명이 해결하고자 하는 다른 과제는 하나의 구동회로에서 복수의 구동 방식에 대한 감마 전압을 출력하면서 데이터 구동회로의 크기의 증가를 억제시킬 수 있는 데이터 구동회로 및 이를 포함하는 표시 장치를 제공하는 것이다.
본 발명의 과제들은 이상에서 언급한 과제들로 제한되지 않으며, 언급되지 않은 또 다른 과제들은 아래의 기재로부터 당업자에게 명확하게 이해될 수 있을 것이다.
전술한 바와 같은 과제를 해결하기 위하여 본 발명의 일 실시예에 따른 데이터 구동회로는 기준 감마 전압을 출력하도록 구성된 기준 감마 전압 생성부, 및 기준 감마 전압을 수신하여, TN(Twisted Nematic) 방식의 감마 전압 및 IPS(In-Plane Switch) 방식의 감마 전압 중 감마 선택 제어 신호를 기초로 선택된 어느 하나를 포함하는, 감마 전압을 출력하는 저항 스트링부, 및 감마 전압을 계조 전압으로 변환하는 디지털-아날로그 변환부(DAC)를 포함한다.
전술한 바와 같은 과제를 해결하기 위하여 본 발명의 다른 실시예에 따른 액정 표시 장치는 복수의 데이터 라인과 복수의 게이트라인이 교차되고, 교차된 영역마다 화소가 배치된 화소 어레이, 및 복수의 데이터 라인에 데이터 전압을 공급하도록 구성된 복수의 출력 채널을 갖는 복수의 데이터 구동회로를 포함하고, 복수의 데이터 구동회로 각각은, 기준 감마 전압을 출력하도록 구성된 복수의 기준 감마 전압 라인을 포함하는 기준 감마 전압 생성부, 및 복수의 기준 감마 전압 라인 각각과 연결된 입력 노드, 및 복수의 구동 방식에 대응하는 감마 전압 중 감마 선택 제어 신호를 기초로 선택된 어느 하나를 포함하는, 감마 전압을 출력하는 감마 전압 라인이 연결된 출력 노드로 구성된, 저항 스트링부, 및 감마 전압을 계조 전압으로 변환하는 디지털-아날로그 변환부를 포함한다.
기타 실시예의 구체적인 사항들은 상세한 설명 및 도면들에 포함되어 있다.
본 발명은 서로 상이한 구동 방식에 대한 감마 전압을 단일의 데이터 구동회로를 통해 출력할 수 있는 데이터 구동회로 및 이를 포함하는 표시 장치를 제작할 수 있다.
또한, 본 발명은 서로 상이한 구동 방식에 대한 감마 전압을 선택적으로 출력할 수 있는 공용화된 데이터 구동회로의 크기를 최소화할 수 있는 데이터 구동회로 및 이를 포함하는 표시 장치를 제작할 수 있다.
본 발명에 따른 효과는 이상에서 예시된 내용에 의해 제한되지 않으며, 더욱 다양한 효과들이 본 명세서 내에 포함되어 있다.
도 1은 본 발명의 일 실시예에 따른 액정 표시 장치의 구성을 개략적으로 나타내는 블록도이다.
도 2는 본 발명의 일 실시예에 따른 데이터 구동회로의 구성을 개략적으로 나타내는 블록도이다.
도 3은 본 발명의 일 실시예에 따른 도 3에 도시된 저항 스트링부의 구성을 설명하기 위한 회로도이다.
도 4는 본 발명의 일 실시예에 따른 데이터 구동회로에서 계조에 대한 저항 스트링의 비율을 나타내는 그래프이다.
본 발명의 이점 및 특징, 그리고 그것들을 달성하는 방법은 첨부되는 도면과 함께 상세하게 후술되어 있는 실시예들을 참조하면 명확해질 것이다. 그러나 본 발명은 이하에서 개시되는 실시예들에 한정되는 것이 아니라 서로 다른 다양한 형태로 구현될 것이며, 단지 본 실시예들은 본 발명의 개시가 완전하도록 하며, 본 발명이 속하는 기술분야에서 통상의 지식을 가진 자에게 발명의 범주를 완전하게 알려주기 위해 제공되는 것이며, 본 발명은 청구항의 범주에 의해 정의될 뿐이다.
본 발명의 실시예를 설명하기 위한 도면에 개시된 형상, 크기, 비율, 각도, 개수 등은 예시적인 것이므로 본 발명이 도시된 사항에 한정되는 것은 아니다. 또한, 본 발명을 설명함에 있어서, 관련된 공지 기술에 대한 구체적인 설명이 본 발명의 요지를 불필요하게 흐릴 수 있다고 판단되는 경우 그 상세한 설명은 생략한다. 본 명세서 상에서 언급된 '포함한다', '갖는다', '이루어진다' 등이 사용되는 경우 '~만'이 사용되지 않는 이상 다른 부분이 추가될 수 있다. 구성요소를 단수로 표현한 경우에 특별히 명시적인 기재 사항이 없는 한 복수를 포함하는 경우를 포함한다.
구성요소를 해석함에 있어서, 별도의 명시적 기재가 없더라도 오차 범위를 포함하는 것으로 해석한다.
위치 관계에 대한 설명일 경우, 예를 들어, '~상에', '~상부에', '~하부에', '~옆에' 등으로 두 부분의 위치 관계가 설명되는 경우, '바로' 또는 ‘직접’이 사용되지 않는 이상 두 부분 사이에 하나 이상의 다른 부분이 위치할 수도 있다.
소자 또는 층이 다른 소자 또는 층 위 (on)로 지칭되는 것은 다른 소자 바로 위에 또는 중간에 다른 층 또는 다른 소자를 개재한 경우를 모두 포함한다.
비록 제1, 제2 등이 다양한 구성요소들을 서술하기 위해서 사용되나, 이들 구성요소들은 이들 용어에 의해 제한되지 않는다. 이들 용어들은 단지 하나의 구성요소를 다른 구성요소와 구별하기 위하여 사용하는 것이다. 따라서, 이하에서 언급되는 제1 구성요소는 본 발명의 기술적 사상 내에서 제2 구성요소일 수도 있다.
명세서 전체에 걸쳐 동일 참조 부호는 동일 구성 요소를 지칭한다.
도면에서 나타난 각 구성의 크기 및 두께는 설명의 편의를 위해 도시된 것이며, 본 발명이 도시된 구성의 크기 및 두께에 반드시 한정되는 것은 아니다.
본 발명의 여러 실시예들의 각각 특징들이 부분적으로 또는 전체적으로 서로 결합 또는 조합 가능하며, 당업자가 충분히 이해할 수 있듯이 기술적으로 다양한 연동 및 구동이 가능하며, 각 실시예들이 서로에 대하여 독립적으로 실시 가능할 수도 있고 연관 관계로 함께 실시 가능할 수도 있다.
이하, 첨부된 도면을 참조하여 본 발명의 다양한 실시예들을 상세히 설명한다.
도 1은 본 발명의 일 실시예에 따른 액정 표시 장치의 구성을 개략적으로 나타내는 블록도이다. 도 1을 참조하면, 액정 표시 장치(1000)는 액정 표시 패널(100), 데이터 구동회로(200), 게이트 구동회로(300), 타이밍 제어부(400) 및 인쇄 회로 기판(500)을 포함한다.
액정 표시 패널(100)은 복수의 게이트 라인(GL)과 복수의 데이터 라인(DL)이 교차되고, 교차된 영역마다 화소(P)가 배치된 화소 어레이를 갖는 표시부(110), 및 표시부(110)의 주변에 배치된 비표시부(120)을 포함한다. 각각의 화소(P)에는 액정층(Clc)에서의 광 투과도를 제어하는 박막 트랜지스터(TFT)가 배치된다.
데이터 구동회로(200)는 액정 표시 패널(100)의 비표시부(120)의 일측에 배치된다. 또한, 데이터 구동회로(200)는 데이터 연성 회로 필름(290) 내에 배치되고, 데이터 연성 회로 필름(290)은 액정 표시 패널(100)의 비표시부(120) 및 인쇄 회로 기판(500)에 중첩되어 배치된다. 특히, 데이터 구동회로(200) 및 데이터 연성 회로 필름(290)은 액정 표시 패널(100)의 비표시부(120)에서 복수로 배치될 수 있다.
데이터 구동회로(200)는 복수의 데이터 라인(DL)에 데이터 전압을 공급하도록 구성된 복수의 출력 채널을 갖는다. 이에 따라, 복수의 출력 채널 각각은 데이터 연성 회로 필름(290)을 통해 전기적으로 연결되는 복수의 데이터 라인(DL) 각각에 데이터 전압을 공급한다. 또한, 데이터 구동회로(200)는 인쇄 회로 기판(500)에 배치된 패드에서 데이터 연성 회로 필름(290)에 의해 인쇄 회로 기판(500)과 전기적으로 연결된다. 이에 따라, 데이터 구동회로(200)는 인쇄 회로 기판(500)의 다양한 배선들을 통해 타이밍 제어부(400)로부터 제어 신호를 수신할 수 있다.
여기서, 데이터 구동회로(200)는 감마 전압을 생성하고, 감마 전압을 계조 전압으로 변환하여 데이터 전압을 복수의 데이터 라인(DL)에 공급한다. 이와 같이, 데이터 구동회로(200)는 복수의 데이터 라인(DL)에 데이터 전압을 공급할 수 있도록 다양한 구성을 포함한다. 구체적으로, 데이터 구동회로(200)는 데이터 전압을 생성하기 위해 기준 감마 전압 생성부, 저항 스트링부 및 출력 버퍼 등을 포함한다.
한편, 데이터 구동회로(200)에서 저항 스트링부는 액정 표시 장치의 구동 방식에 따라 다양하게 구성될 수도 있으나, 데이터 구동회로(200)는 공용화된 저항 스트링부를 포함하여 복수의 구동 방식에 의한 감마 전압을 선택적으로 출력할 수 있도록 구성된다. 이에, 데이터 구동회로(200)의 구체적인 구성 및 감마 전압의 선택적 출력 방법에 대해서는 도 2 및 도 3을 참조하여 후술한다.
게이트 구동회로(300)는 액정 표시 패널(100)의 비표시부(120)의 적어도 일측에 배치된다. 구체적으로, 게이트 구동회로(300)는 액정 표시 패널(100)의 비표시부(120)에서 데이터 구동회로(200)가 배치되지 않은 일측에 배치된다. 또한, 액정 표시 패널(100)의 비표시부(120)에 복수의 게이트 구동회로(300)가 배치될 수 있다. 여기서, 게이트 구동회로(300)는 게이트 연성 회로 필름(390) 내에 배치될 수 있다. 또한, 게이트 구동회로(300)는 몇몇 실시예에서 액정 표시 패널(100)의 비표시부(120)의 일측에 실장되어 GIP(Gate In Panel) 회로로 구현될 수도 있다. 게이트 구동회로(300)는 게이트 구동회로(300)에 연결된 복수의 게이트 라인(GL)을 통해 복수의 화소(P)에 게이트 전압을 공급한다.
타이밍 제어부(400)는 인쇄 회로 기판(500)에 배치된다. 타이밍 제어부(400)는 다양한 신호를 데이터 구동회로(200) 및 게이트 구동회로(300)에 공급한다. 구체적으로, 타이밍 제어부(400)는 데이터 구동회로 제어 신호(Data Driver Control signal; DDC)를 생성하여 데이터 구동회로(200)에 공급하고, 게이트 구동회로 제어 신호(Gate Driver Control signal; GDC)를 생성하여 게이트 구동회로(300)에 공급한다. 여기서, 게이트 구동회로 제어 신호(GDC)는 게이트 스타트 펄스(Gate Start Pulse; GSP), 게이트 시프트 클럭(Gate Shift Clock; GSC) 및 게이트 출력 신호(Gate Output Enable; GOE)를 포함한다. 또한, 데이터 구동회로 제어 신호(DDC)는 소스 스타트 펄스(Source Start Pulse; SSP), 소스 샘플링 클럭(Source Sampling Clock; SSC) 및 소스 출력 신호(Source Output Enable; SOE)를 포함한다. 다만, 데이터 구동회로 제어 신호(DDC) 및 게이트 구동회로 제어 신호(GDC)의 신호 구성은 이에 제한되지 않는다.
본 발명의 일 실시예에 따른 액정 표시 장치(1000)는 복수의 화소(P)에 연결된 복수의 데이터 라인(DL)에 데이터 전압을 공급하는 데이터 구동회로(200)는 액정 표시 장치(1000)의 구동 방식에 따라 서로 상이한 감마 전압을 선택적으로 생성할 수 있는 감마 전압 생성부를 포함한다.
이에 따라, 데이터 구동회로(200)는 하나로 통합된 감마 전압 생성부를 통해 액정 표시 장치(1000)의 구동 방식에 따라 생성하는 감마 전압을 변경할 수 있다. 액정 표시 장치(1000)의 구동 방식에 따라 상이한 감마 전압을 생성할 수 있는 데이터 구동회로(200)의 구체적인 구성에 대해서는 도 2 및 도 3을 참조하여 후술한다.
도 2는 본 발명의 일 실시예에 따른 데이터 구동회로의 구성을 개략적으로 나타내는 블록도이다. 도 2를 참조하면, 데이터 구동회로(200)는 기준 감마 전압 생성부(210), 저항 스트링부(220), 디지털-아날로그 변환부(Digital-Analog Converter; 이하 ‘DAC’)(230) 및 출력 버퍼(240)를 포함한다.
기준 감마 전압 생성부(210)는 기준 감마 전압을 출력하도록 구성된다. 구체적으로, 기준 감마 전압 생성부(210)는 기준 감마 전압(RGMA1 내지 RGMA10)을 출력하도록 구성된 복수의 기준 감마 전압 라인(211)을 포함한다. 기준 감마 전압 생성부(210)는 제1 기준 감마 전압 생성부(210a) 및 제2 기준 감마 전압 생성부(210b)로 구성된다. 이에 따라, 제1 기준 감마 전압 생성부(210a)는 기준 감마 전압 라인(211)을 통해 제1 기준 감마 전압(RGMA1) 내지 제5 기준 감마 전압(RGMA5)을 출력하고, 제5 기준 감마 전압 생성부(210b)는 기준 감마 전압 라인(211)을 통해 제6 기준 감마 전압(RGMA6) 내지 제10 기준 감마 전압(RGMA10)을 출력할 수 있다. 다만, 이에 제한되지 않고, 기준 감마 전압 생성부(210)는 3개 이상의 기준 감마 전압 생성부로 분할되어 구성될 수도 있다.
여기서, 제1 기준 감마 전압(RGMA1) 내지 제5 기준 감마 전압(RGMA5)은 제1 기준 감마 전압 생성부(210a) 및 제2 기준 감마 전압 생성부(210b) 사이의 경계선을 기준으로, 제6 기준 감마 전압(RGMA6) 내지 제10 기준 감마 전압(RGMA10)과 대칭된다. 구체적으로, 제1 기준 감마 전압(RGMA1)과 제10 기준 감마 전압(RGMA10)은 동일한 그레이(gray)를 나타내는 전압이고, 제2 기준 감마 전압(RGMA2) 과 제9 기준 감마 전압(RGMA9)은 동일한 그레이를 나타내는 전압이고, 제3 기준 감마 전압(RGMA3) 과 제8 기준 감마 전압(RGMA8)은 동일한 그레이를 나타내는 전압이고, 제4 기준 감마 전압(RGMA4) 과 제7 기준 감마 전압(RGMA7)은 동일한 그레이를 나타내는 전압이고, 제5 기준 감마 전압(RGMA5) 과 제6 기준 감마 전압(RGMA6)은 동일한 그레이를 나타내는 전압이다.
이에 따라, 기준 감마 전압 생성부(210)는 기준 감마 전압을 생성하여 기준 감마 전압 라인(211)을 통해 저항 스트링부(220)에 공급한다.
저항 스트링부(220)는 기준 감마 전압을 수신하여, 감마 전압을 출력하도록 구성된다. 구체적으로, 저항 스트링부(220)는 저항 스트링의 일부 노드에 감마 전압(GMA1 내지 GMA10)을 출력하도록 구성된 복수의 감마 전압 라인(222)을 포함한다.
도 2를 참조하면, 저항 스트링부(220)는 제1 저항 스트링부(220a) 및 제2 저항 스트링부(220b)로 구성된다. 또한, 저항 스트링부(220)는 복수의 기준 감마 전압 라인(211)과 연결된 입력 노드 및 복수의 구동 방식에 대응하는 감마 전압 중 감마 선택 제어 신호(GMA_SEL)를 기초로 선택된 어느 하나를 포함하는, 감마 전압을 출력하는 감마 전압 라인(222)이 연결된 출력 노드로 이루어진다. 여기서, 감마 선택 제어 신호(GMA_SEL)는 인쇄 회로 기판에서 공급되는 신호로서, 복수의 구동 방식 중 어느 하나를 선택할 수 있도록 구동 방식에 대한 정보를 포함한다. 예를 들어, 감마 선택 제어 신호(GMA_SEL)는 TN 방식을 선택하는 경우에는 하이(high)신호, IPS 방식을 선택하는 경우에는 로우(low)신호로 결정될 수 있다.
본 명세서에서는 복수의 구동 방식이 TN 방식 및 IPS 방식을 포함하는 것으로 설명하나, 이에 제한되지 않고 다른 구동 방식 또한 적용될 수 있다. 이에, 저항 스트링부(220)는 제1 기준 감마 전압(RGMA1) 내지 제10 기준 감마 전압(RGMA10)을 공급하는 기준 감마 전압 라인(211)이 연결된 입력 노드, 및 TN 방식 및 IPS 방식에 대응하는 감마 전압 중 감마 선택 제어 신호(GMA_SEL)를 기초로 선택된 하나를 포함하는, 감마 전압을 출력하는 감마 전압 라인(222)이 연결된 출력 노드를 포함한다. 저항 스트링부(220)의 구체적인 구성에 대해서는 도 3을 참조하여 후술한다.
도 2를 참조하면, 저항 스트링부(220)는 기준 감마 전압을 수신하여 감마 전압을 출력한다. 구체적으로, 저항 스트링부(220)는 TN 방식의 감마 전압 및 IPS 방식의 감마 전압 중 감마 선택 제어 신호(GMA_SEL)를 기초로 선택된 어느 하나를 포함하는, 감마 전압을 출력한다. 예를 들어, 감마 선택 제어 신호(GMA_SEL)가 TN 방식의 감마 전압을 선택하는 제어 신호인 경우, 저항 스트링부(220)는 제1 저항 스트링부(220a)에서 제1 기준 감마 전압(RGMA1) 내지 제5 기준 감마 전압(RGMA5)을 수신하여, 제1 감마 전압(GMA1), 제2 TN 방식의 감마 전압(GMA2_TN), 제3 감마 전압(GMA3), 제4 TN 방식의 감마 전압(GMA4_TN) 및 제5 감마 전압(GMA5)을 출력한다. 마찬가지로, 제1 저항 스트링부(220b)에서 제6 기준 감마 전압(RGMA6) 내지 제10 기준 감마 전압(RGMA10)을 수신하여, 제6 감마 전압(GMA6), 제7 TN 방식의 감마 전압(GMA7_TN), 제8 감마 전압(GMA8), 제9 TN 방식의 감마 전압(GMA9_TN) 및 제10 감마 전압(GMA5)을 출력한다. 반대로, 감마 선택 제어 신호(GMA_SEL)가 IPS 방식의 감마 전압을 선택하는 제어 신호인 경우에는 TN 방식의 감마 전압 대신에 제2 IPS 방식의 감마 전압(GMA2_IPS), 제4 IPS 방식의 감마 전압(GMA4_IPS), 제7 IPS 방식의 감마 전압(GMA7_IPS) 및 제9 IPS 방식의 감마 전압(GMA9_IPS)이 출력된다.
이와 같이, TN 방식 및 IPS 방식에 대응하는 감마 전압 중 하나를 선택하여 감마 전압이 출력될 수 있도록 감마 전압 라인(222)의 개수는 기준 감마 전압 라인(211)의 개수보다 많을 수 있다. 구체적으로, 제2 기준 감마 전압(RGMA2)을 수신하여 제2 TN 방식의 감마 전압(GMA2_TN) 및 제2 IPS 방식의 감마 전압(GMA2_IPS) 중 어느 하나가 선택적으로 출력될 수 있도록 제2 감마 전압 라인(222b) 및 제3 감마 전압 라인(222c)이 각각 배치된다. 마찬가지로, 제4 TN 방식의 감마 전압(GMA4_TN) 및 제4 IPS 방식의 감마 전압(GMA4_IPS) 중 어느 하나, 제7 TN 방식의 감마 전압(GMA7_TN) 및 제7 IPS 방식의 감마 전압(GMA7_IPS) 중 어느 하나, 제9 TN 방식의 감마 전압(GMA9_TN) 및 제9 IPS 방식의 감마 전압(GMA9_IPS) 중 어느 하나가 각각 선택적으로 출력될 수 있도록 제5 감마 전압 라인(222e), 제6 감마 전압 라인(222f), 제9 감마 전압 라인(222i), 제10 감마 전압 라인(222j), 제12 감마 전압 라인(222l) 및 제13 감마 전압 라인(222m)이 각각 배치된다.
도 2를 참조하면, DAC(230)는 감마 전압을 계조 전압으로 변환한다. 또한, DAC(230)는 제1 DAC(230a) 및 제2 DAC(230b)로 구성된다. 즉, 제1 DAC(230a)는 제1 저항 스트링부(220a)에서 출력된 제1 감마 전압(GMA1) 내지 제5 감마 전압(GMA5)을 수신하여 64 계조 전압(G63) 내지 1 계조 전압(G0)을 출력하고, 제2 DAC(230b)는 제2 저항 스트링부(220b)에서 출력된 제6 감마 전압(GMA6) 내지 제10 감마 전압(GMA10)을 수신하여 1 계조 전압(G0) 내지 64 계조 전압(G63)을 출력한다. 도 2에서는 데이터 구동회로(200)가 64 계조를 표현하도록 계조 전압을 출력하는 것으로 도시되었으나, 계조 표현에 따라 DAC(230)가 출력하는 계조 전압의 수는 상이해질 수 있다.
도 2를 참조하면, 출력 버퍼(240)는 DAC(230)로부터 계조 전압을 수신하여, 출력 전압을 데이터 라인에 공급한다. 구체적으로, 출력 버퍼(240)는 DAC(230)에서 생성된 128 계조 전압 중 출력하고자 하는 전압의 극성 및 계조에 대응하여 선택된 하나의 출력 전압을 출력 채널을 통해 데이터 라인에 공급한다.
본 발명의 일 실시예에 따른 데이터 구동회로(200)는 기준 감마 전압을 생성하는 기준 감마 전압 생성부(210), 기준 감마 전압을 수신하여, TN 방식의 감마 전압 및 IPS 방식의 감마 전압 중 감마 선택 제어 신호(GMA_SEL)를 기초로 선택된 어느 하나를 포함하는 감마 전압을 출력하는 저항 스트링부(220), 감마 전압을 계조 전압으로 변환하는 DAC(230) 및 계조 전압 중 하나를 선택하여 데이터 전압을 출력하는 출력 버퍼(240)를 포함한다.
이에 따라, 저항 스트링부(220)는 TN 방식과 IPS 방식에 무관하게 동일한 기준 감마 전압을 수신하여, 감마 선택 제어 신호(GMA_SEL)에 의해 선택된 하나의 구동 방식에 대응하는 감마 전압을 출력할 수 있다. 결과적으로, 감마 선택 제어 신호(GMA_SEL)만으로 TN 방식 또는 IPS 방식에 대응하는 감마 전압을 출력할 수 있는 공용화된 데이터 구동회로(200)가 제작될 수 있다.
이하에서는, 감마 선택 제어 신호(GMA_SEL)에 기초하여 TN 방식 또는 IPS 방식에 대응하는 감마 전압을 출력하는 저항 스트링부에 대한 보다 상세한 설명을 위해 도 3을 함께 참조한다.
도 3은 본 발명의 일 실시예에 따른 도 3에 도시된 저항 스트링부의 구성을 설명하기 위한 회로도이다. 도 3에 도시된 제1 기준 감마 전압 생성부(210a), 제1 저항 스트링부(220a) 및 제1 DAC(230a)는 도 2에 도시된 제1 기준 감마 전압 생성부(210a), 제1 저항 스트링부(220a) 및 제1 DAC(230a)와 실질적으로 동일한 구성으로, 중복 설명은 생략한다. 상술한 바와 같이, 제1 기준 감마 전압 생성부(210a), 제1 저항 스트링부(220a) 및 제1 DAC(230a)와 제2 기준 감마 전압 생성부(210b), 제2 저항 스트링부(220b) 및 제2 DAC(230b)는 대칭적으로 구성되므로, 도 3에는 설명의 편의상 제1 기준 감마 전압 생성부(210a), 제1 저항 스트링부(220a) 및 제1 DAC(230a)만이 도시되었다.
도 3을 참조하면, 제1 저항 스트링부(220a)는 감마 전압 버퍼(221), 감마 전압 라인(222) 및 먹스(223)를 포함한다.
도 3을 참조하면, 감마 전압 버퍼(221)는 제1 감마 전압 버퍼(221a) 내지 제5 감마 전압 버퍼(221e)를 포함한다. 제1 감마 전압 버퍼(221a) 내지 제5 감마 전압 버퍼(221e) 각각은 기준 감마 전압 라인(211)에 연결되고, 제1 기준 감마 전압(RGMA1) 내지 제5 기준 감마 전압(RGMA5)을 수신한다. 구체적으로, 제1 감마 전압 버퍼(221a)는 제1 기준 감마 전압 라인(211a)에 연결되어 제1 기준 감마 전압(RGMA1)을 수신하고, 제2 감마 전압 버퍼(221b)는 제2 기준 감마 전압 라인(211b)에 연결되어 제2 기준 감마 전압(RGMA2)을 수신하고, 제3 감마 전압 버퍼(221c)는 제3 기준 감마 전압 라인(211c)에 연결되어 제3 기준 감마 전압(RGMA3)을 수신하고, 제4 감마 전압 버퍼(221d)는 제4 기준 감마 전압 라인(211d)에 연결되어 제4 기준 감마 전압(RGMA4)을 수신하고, 제5 감마 전압 버퍼(221e)는 제5 기준 감마 전압 라인(211e)에 연결되어 제5 기준 감마 전압(RGMA5)을 수신한다.
이에 따라, 감마 전압 버퍼(221)는 수신한 기준 감마 전압(RGMA1, RGMA2, RGMA3, RGMA4, RGMA5)을 감마 전압 라인(222) 및 먹스(223)에 공급한다.
도 3을 참조하면, 감마 전압 라인(222)은 저항 스트링(224)의 일부 출력 노드(NO)에 연결된다. 구체적으로, 감마 전압 라인(222)은 감마 전압 버퍼(221)와 저항 스트링(224)이 연결된 출력 노드(NO1, NO4, NO7) 및 먹스(223)와 저항 스트링(224)이 연결된 출력 노드(NO2, NO3, NO5, NO6)와 연결된다. 구체적으로, 제1 감마 전압 라인(222a)은 저항 스트링(224)과 제1 감마 전압 버퍼(221a)가 연결된 출력 노드(NO1)에 연결되고, 제2 감마 전압 라인(222b)은 저항 스트링(224)과 제1 먹스(223a)가 연결된 하나의 출력 노드(NO2)에 연결되고, 제3 감마 전압 라인(222c)은 저항 스트링(224)과 제1 먹스(223a)가 연결된 다른 하나의 출력 노드(NO3)에 연결되고, 제4 감마 전압 라인(222d)은 저항 스트링(224)과 제3 감마 전압 버퍼(221c)가 연결된 출력 노드(NO4)에 연결되고, 제5 감마 전압 라인(222e)은 저항 스트링(224)과 제2 먹스(223b)가 연결된 하나의 출력 노드(NO5)에 연결되고, 제6 감마 전압 라인(222f)은 저항 스트링(224)과 제2 먹스(223b)가 연결된 다른 하나의 출력 노드(NO6)에 연결되고, 제7 감마 전압 라인(222g)은 저항 스트링(224)과 제5 감마 전압 버퍼(221e)가 연결된 출력 노드(NO7)에 연결된다.
도 3을 참조하면, 감마 전압 라인(222)은 고정 감마 전압 라인(222a, 222d, 222g) 및 가변 감마 전압 라인(222b, 222c, 222e, 222f)으로 구성될 수 있다.
여기서, 고정 감마 전압 라인(222a, 222d, 222g)은 구동 방식에 무관하게 감마 전압을 고정적으로 출력하는 감마 전압 라인으로, 감마 전압 버퍼(221)의 출력 노드에 연결된다. 예를 들어, 고정 감마 전압 라인(222a, 222d, 222g)은 제1 감마 전압 라인(222a), 제4 감마 전압 라인(222d) 및 제7 감마 전압 라인(222g)을 포함한다.
가변 감마 전압 라인(222b, 222c, 222e, 222f)은 TN 방식 또는 IPS 방식에 따라 감마 전압을 가변적으로 출력하는 감마 전압 라인으로, 먹스(223)의 출력 노드에 연결된다. 예를 들어, 가변 감마 전압 라인(222b, 222c, 222e, 222f)은 제2 감마 전압 라인(222b), 제3 감마 전압 라인(222c), 제5 감마 전압 라인(222e) 및 제6 감마 전압 라인(222f)을 포함한다.
여기서, 가변 감마 전압 라인(222b, 222c, 222e, 222f)은 TN 방식의 감마 전압을 출력하는 TN 감마 전압 라인 및 IPS 방식의 감마 전압을 출력하는 IPS 감마 전압 라인을 포함한다. 즉, TN 감마 전압 라인은 제2 감마 전압 라인(222b) 및 제6 감마 전압 라인(222f)으로 이루어지고, IPS 감마 전압 라인은 제3 감마 전압 라인(222c) 및 제5 감마 전압 라인(222e)으로 이루어진다.
도 3을 참조하면, TN 감마 전압 라인 각각은 최대 감마 전압을 출력하는 최대 감마 전압 라인 및 최소 감마 전압을 출력하는 최소 감마 전압 라인에 IPS 감마 전압 라인보다 인접하도록 배치된다. 구체적으로, TN 감마 전압 라인 중 하나인 제2 감마 전압 라인(222b)은 최대 감마 전압을 출력하는 최대 감마 전압 라인인 제1 감마 전압 라인(222a)에 IPS 감마 전압 라인인 제3 감마 전압 라인(222c) 및 제5 감마 전압 라인(222e)보다 인접하게 배치된다. 또한, TN 감마 전압 라인 중 하나인 제6 감마 전압 라인(222f)은 최소 감마 전압을 출력하는 최소 감마 전압 라인인 제7 감마 전압 라인(222g)에 IPS 감마 전압 라인인 제3 감마 전압 라인(222c) 및 제5 감마 전압 라인(222e)보다 인접하게 배치된다.
한편, 감마 전압 라인(222)은 감마 전압을 출력한다. 구체적으로, 제1 감마 전압 라인(222a)은 제1 감마 전압(GMA1)을 출력하고, 제2 감마 전압 라인(222b)은 TN 방식의 제2 감마 전압(GMA2_TN)을 출력하고, 제3 감마 전압 라인(222c)은 IPS 방식의 제2 감마 전압(GMA2_IPS)을 출력하고, 제4 감마 전압 라인(222d)은 제3 감마 전압(GMA3)을 출력하고, 제5 감마 전압 라인(222e)은 IPS 방식의 제4 감마 전압(GMA4_IPS)을 출력하고, 제6 감마 전압 라인(222f)은 TN 방식의 제4 감마 전압(GMA4_TN)을 출력하고, 제7 감마 전압 라인(222g)은 제5 감마 전압(GMA5)을 출력한다.
이에 따라, 감마 전압 라인(222)은 고정 감마 전압 라인(222a, 222d, 222g)을 통해 TN 방식 및 IPS 방식에 무관하게 감마 전압을 출력하도록 구성될 수 있고, 동시에 가변 감마 전압 라인(222b, 222c, 222e, 222f)을 통해 TN 방식의 감마 전압 및 IPS 방식의 감마 전압 중 선택된 하나만 출력할 수 있도록 구성될 수 있다. 즉, 구동 방식에 따른 감마 선택 제어 신호에 의해 감마 전압 라인(222)은 고정된 감마 전압과 선택된 감마 전압을 출력할 수 있다.
도 3을 참조하면, 먹스(223)는 감마 전압 버퍼(221)와 감마 전압 라인(222) 사이에 배치되고, 감마 전압 버퍼(221)와 감마 전압 라인(222)에 연결된다. 한편, 먹스(223)는 감마 선택 제어 신호(GMA_SEL)를 공급하는 감마 선택 제어 라인 및 감마 전압 버퍼(221)에 연결된 입력 노드, 및 TN 감마 전압 라인 및 IPS 감마 전압 라인에 연결된 출력 노드를 포함한다. 구체적으로, 제1 먹스(223a)는 입력 노드에서 제2 감마 전압 버퍼(221b)의 출력 노드와 연결되고, 출력 노드에서 TN 감마 전압 라인인 제2 감마 전압 라인(222b) 및 IPS 감마 전압 라인인 제3 감마 전압 라인(222c)에 연결된다. 마찬가지로, 제2 먹스(223b)는 입력 노드에서 제4 감마 전압 버퍼(222d)의 출력 노드와 연결되고, IPS 감마 전압 라인인 제5 감마 전압 라인(222e) 및 TN 감마 전압 라인인 제6 감마 전압 라인(222f)에 연결된다.
도 3을 참조하면, 먹스(223)는 감마 선택 제어 라인을 통해 감마 선택 제어 신호(GMA_SEL)를 수신한다. 여기서, 감마 선택 제어 신호(GMA_SEL)는 TN 방식의 감마 전압 및 IPS 방식의 감마 전압 중 어느 하나를 선택하는 제어 신호이다. 이에 따라, 먹스(223)는 감마 선택 제어 라인을 통해 수신한 감마 선택 제어 신호(GMA_SEL)에 대응하여, 기준 감마 전압(RGMA)을 TN 감마 전압 라인(222b, 222f) 및 IPS 감마 전압 라인(222c, 222e) 중 어느 하나에 출력할 수 있다. 예를 들어, 감마 선택 제어 신호(GMA_SEL)가 하이(high)인 경우 저항 스트링부(220)가 TN 감마 전압 라인(222b, 222f)을 통해 TN 방식의 감마 전압(GMA2_TN, GMA4_TN)을 출력하도록 제어할 수 있고, 감마 선택 제어 신호(GMA_SEL)가 로우(low)인 경우 저항 스트링부(220)가 IPS 감마 전압 라인(222c, 222e)을 통해 IPS 방식의 감마 전압(GMA2_IPS, GMA4_IPS)을 출력하도록 제어할 수 있다.
본 발명의 일 실시예에 따른 데이터 구동회로(200)는 기준 감마 전압 생성부(210)에서 출력된 기준 감마 전압(RGMA1 내지 RGMA10)을 수신하여, 감마 선택 제어 신호(GMA_SEL)를 기초로 선택된 구동 방식에 대응하는 감마 전압을 출력하는 저항 스트링부(220)를 포함한다. 특히, 저항 스트링부(220)는 기준 감마 전압 라인(211)에 연결되어 기준 감마 전압(RGMA1 내지 RGMA10)을 수신하는 감마 전압 버퍼(221), 감마 전압을 출력하는 감마 전압 라인(222), 및 감마 선택 제어 신호(GMA_SEL)을 수신하여 감마 전압 라인(222)에 출력할 구동 방식의 감마 전압을 선택하는 먹스(223)를 포함한다.
이에 따라, 저항 스트링부(220)는 먹스(223)를 통해 수신하는 감마 선택 제어 신호(GMA_SEL)에 의해 TN 방식의 감마 전압 및 IPS 방식의 감마 전압 중 어느 하나를 선택하여 출력함으로써, 공용화된 하나의 데이터 구동회로(200)는 구동 방식에 따라 감마 전압을 선택하여 출력할 수 있다.
또한, 본 발명의 일 실시예에 따른 데이터 구동회로(200)는 TN 방식의 저항 스트링부 및 IPS 방식의 저항 스트링부를 별도로 포함하지 않고, 하나의 저항 스트링부(220)로 통합하여 구성될 수 있다.
이에 따라, 데이터 구동회로(200)의 크기는 TN 방식의 저항 스트링부 및 IPS 방식의 저항 스트링부를 모두 개별적으로 포함하는 데이터 구동회로(200)보다 현저하게 감소된다.
도 4는 본 발명의 일 실시예에 따른 데이터 구동회로에서 계조에 대한 저항 스트링의 비율을 나타내는 그래프이다. 이와 같이 도 4에 도시된 그래프는 ‘감마 전압 커브’로 지칭될 수 있다. 설명의 편의상 도 2 및 도 3을 참조하여 후술한다.
도 4를 참조하면, x축에는 계조(gray scale)가 표시되고, y축에는 저항 스트링의 비율이 표시된다. 여기서, y축에 표시된 저항 스트링의 비율은 전체 저항 스트링 중에서 x축의 계조에 대응하는 감마 전압을 출력하는 노드에서의 저항의 비율을 의미한다. 예를 들어, x축에서 0G 계조에 대응하는 저항 스트링의 비율은 전체 저항 스트링 중에서 0G 계조에 대응하는 감마 전압을 출력하는 노드인 최대 감마 전압 라인에서의 저항의 비율로서, 최대 감마 전압 라인에서의 저항은 전체 저항 스트링의 저항과 동일하므로, 100%이다.
도 4 및 아래 [표 1]을 참조하면, TN 방식의 저항 스트링과 IPS 방식의 저항 스트링을 비교하기 위해서는 TN 방식의 저항 스트링에 입력되는 기준 감마 전압이 반전(Inversion)되어야 한다. 이에, IPS 방식의 저항 스트링과 TN 방식의 저항 스트링을 비교하기 용이하도록 TN 방식의 저항 스트링 커브는 반전된 것을 기준으로 후술한다. 여기서, 비교예는 IPS 방식의 저항 스트링부에 기준 감마 전압만을 반전하여 입력한 경우 출력된 감마 전압을 기준으로 획득된 커브이고, 실시예는 본 발명의 저항 스트링부(220)를 통해 출력된 TN 방식의 감마 전압을 기준으로 획득된 커브이다.
[표 1]
Figure pat00001
도 4 및 [표 1]을 참조하면, 저항 스트링의 비율에 대해, 비교예의 반전된 TN 커브(비교예 TN_Inv)는 약 60G 주변에서 IPS 커브와 약 15%가 넘는 오차를 나타낸다. 한편, 실시예의 반전된 TN 커브(실시예 TN_Inv)에서는 모든 계조 구간에서 IPS 커브와의 오차가 매우 작다. 즉, 본 발명의 일 실시예에 따른 데이터 구동회로(200)에서의 감마 전압은 IPS 방식과 TN 방식 사이에서 오차가 거의 없도록 출력된다.
이에 따라, 공용화된 본 발명의 데이터 구동회로(200)는 하나의 저항 스트링부(220)만으로 IPS 방식과 TN 방식에 모두 적용될 수 있다. 즉, 저항 스트링부(220)에 먹스(223)를 배치하고 먹스(223)를 제어하는 감마 선택 제어 신호(GMA_SEL)를 입력함으로써, 하나의 저항 스트링부(220)만으로 IPS 방식의 감마 전압과 TN 방식의 감마 전압을 선택적으로 출력할 수 있다. 나아가, 하나의 저항 스트링부(220)만으로 IPS 방식과 TN 방식 사이를 스위칭함에 따라 구동 방식에 따른 감마 전압도 용이하게 스위칭될 수 있다.
이상 첨부된 도면을 참조하여 본 발명의 실시예들을 더욱 상세하게 설명하였으나, 본 발명은 반드시 이러한 실시예로 국한되는 것은 아니고, 본 발명의 기술사상을 벗어나지 않는 범위 내에서 다양하게 변형 실시될 수 있다. 따라서, 본 발명에 개시된 실시예들은 본 발명의 기술 사상을 한정하기 위한 것이 아니라 설명하기 위한 것이고, 이러한 실시예에 의하여 본 발명의 기술 사상의 범위가 한정되는 것은 아니다. 본 발명의 보호 범위는 아래의 청구범위에 의하여 해석되어야 하며, 그와 동등한 범위 내에 있는 모든 기술 사상은 본 발명의 권리범위에 포함되는 것으로 해석되어야 할 것이다.
100: 액정 표시 패널
110: 표시부
120: 비표시부
200: 데이터 구동회로
210: 기준 감마 전압 생성부
211: 기준 감마 전압 라인
220: 저항 스트링부
221: 감마 전압 버퍼
222: 감마 전압 라인
223: 먹스
224: 저항 스트링
230: DAC
240: 출력 버퍼
290: 데이터 연성 회로 필름
300: 게이트 구동회로
390: 게이트 연성 회로 필름
400: 타이밍 컨트롤러
500: 인쇄 회로 기판
1000: 액정 표시 장치

Claims (11)

  1. 기준 감마 전압을 출력하도록 구성된 기준 감마 전압 생성부; 및
    상기 기준 감마 전압을 수신하여, TN(Twisted Nematic) 방식의 감마 전압 및 IPS(In-Plane Switch) 방식의 감마 전압 중 감마 선택 제어 신호를 기초로 선택된 어느 하나를 포함하는, 감마 전압을 출력하는 저항 스트링부; 및
    상기 감마 전압을 계조 전압으로 변환하는 디지털-아날로그 변환부를 포함하는, 데이터 구동회로.
  2. 제1항에 있어서,
    상기 기준 감마 전압 생성부와 상기 저항 스트링부 사이에 배치되고, 상기 기준 감마 전압을 출력하는 기준 감마 전압 라인을 더 포함하고,
    상기 저항 스트링부는,
    상기 기준 감마 전압 라인에 연결되고, 상기 기준 감마 전압을 수신하는 감마 전압 버퍼;
    상기 디지털-아날로그 변환부와 연결되어 상기 감마 전압을 출력하는 감마 전압 라인; 및
    상기 감마 전압 버퍼와 상기 감마 전압 라인에 연결된 먹스(MUX)를 포함하는, 데이터 구동회로.
  3. 제2항에 있어서,
    상기 감마 전압 라인의 개수는 상기 기준 감마 전압 라인의 개수보다 많은, 데이터 구동회로.
  4. 제2항에 있어서,
    상기 감마 전압 라인은 상기 TN 방식 및 상기 IPS 방식에 무관하게 감마 전압을 출력하는 고정 감마 전압 라인 및 상기 TN 방식 및 상기 IPS 방식 중 어느 하나에 대응하는 감마 전압을 출력하는 가변 감마 전압 라인으로 구성되고,
    상기 가변 감마 전압 라인은 상기 TN 방식의 감마 전압을 출력하는 적어도 하나의 TN 감마 전압 라인 및 상기 IPS 방식의 감마 전압을 출력하는 적어도 하나의 IPS 감마 전압 라인을 포함하는, 데이터 구동회로.
  5. 제4항에 있어서,
    상기 TN 감마 전압 라인 중 하나는 최대 감마 전압을 출력하는 최대 감마 전압 라인에 상기 IPS 감마 전압 라인보다 인접하도록 배치되고, 상기 TN 감마 전압 라인 중 다른 하나는 최소 감마 전압을 출력하는 최소 감마 전압 라인에 상기 IPS 감마 전압 라인보다 인접하도록 배치된, 데이터 구동회로.
  6. 제4항에 있어서,
    상기 먹스는 입력 노드 및 출력 노드를 포함하고,
    상기 입력 노드는 상기 감마 선택 제어 신호를 공급하는 감마 선택 제어 라인 및 상기 감마 전압 버퍼에 연결되고, 상기 출력 노드는 상기 TN 감마 전압 라인 및 상기 IPS 감마 전압 라인에 연결된, 데이터 구동회로.
  7. 제6항에 있어서,
    상기 먹스는,
    상기 감마 선택 제어 라인을 통해 수신한 상기 감마 선택 제어 신호에 대응하여, 상기 기준 감마 전압을 상기 TN 감마 전압 라인 및 상기 IPS 감마 전압 라인 중 어느 하나에 출력하는, 데이터 구동회로.
  8. 복수의 데이터 라인과 복수의 게이트라인이 교차되고, 교차된 영역마다 화소가 배치된 화소 어레이; 및
    상기 복수의 데이터 라인에 데이터 전압을 공급하도록 구성된 복수의 출력 채널을 갖는 복수의 데이터 구동회로를 포함하고,
    상기 복수의 데이터 구동회로 각각은,
    기준 감마 전압을 출력하도록 구성된 복수의 기준 감마 전압 라인을 포함하는 기준 감마 전압 생성부; 및
    상기 복수의 기준 감마 전압 라인 각각과 연결된 입력 노드, 및 복수의 구동 방식에 대응하는 감마 전압 중 감마 선택 제어 신호를 기초로 선택된 어느 하나를 포함하는, 감마 전압을 출력하는 감마 전압 라인이 연결된 출력 노드로 구성된, 저항 스트링부; 및
    상기 감마 전압을 계조 전압으로 변환하는 디지털-아날로그 변환부를 포함하는, 액정 표시 장치.
  9. 제8항에 있어서,
    상기 복수의 구동 방식은 TN 방식 및 IPS 방식을 포함하는, 액정 표시 장치.
  10. 제8항에 있어서,
    상기 저항 스트링부는,
    상기 기준 감마 전압 라인에 연결되고, 상기 기준 감마 전압을 수신하는 감마 전압 버퍼; 및
    상기 감마 전압 버퍼와 상기 감마 전압 라인에 연결된 먹스(MUX)를 더 포함하는, 액정 표시 장치.
  11. 제10항에 있어서,
    상기 먹스는 입력 노드 및 출력 노드를 포함하고,
    상기 입력 노드는 상기 감마 선택 제어 신호를 공급하는 감마 선택 제어 라인 및 상기 감마 전압 버퍼에 연결되고, 상기 출력 노드는 상기 복수의 감마 전압 라인에 연결되며,
    상기 감마 선택 제어 라인을 통해 수신한 상기 감마 선택 제어 신호에 대응하여, 상기 기준 감마 전압을 상기 복수의 감마 전압 라인 중 어느 하나로 출력하는, 액정 표시 장치.
KR1020150189640A 2015-12-30 2015-12-30 데이터 구동회로 및 이를 포함하는 표시 장치 KR102604457B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020150189640A KR102604457B1 (ko) 2015-12-30 2015-12-30 데이터 구동회로 및 이를 포함하는 표시 장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020150189640A KR102604457B1 (ko) 2015-12-30 2015-12-30 데이터 구동회로 및 이를 포함하는 표시 장치

Publications (2)

Publication Number Publication Date
KR20170079263A true KR20170079263A (ko) 2017-07-10
KR102604457B1 KR102604457B1 (ko) 2023-11-20

Family

ID=59355775

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020150189640A KR102604457B1 (ko) 2015-12-30 2015-12-30 데이터 구동회로 및 이를 포함하는 표시 장치

Country Status (1)

Country Link
KR (1) KR102604457B1 (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN110379396A (zh) * 2019-06-17 2019-10-25 北京集创北方科技股份有限公司 伽马电压产生方法、产生电路、源极驱动电路、驱动芯片以及显示装置

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20070014705A (ko) * 2005-07-29 2007-02-01 엘지.필립스 엘시디 주식회사 액정 표시 장치
KR20100019014A (ko) * 2008-08-08 2010-02-18 삼성전자주식회사 표시패널을 구동하기 위한 데이터 구동 방법, 이를 수행하기 위한 데이터 구동회로 및 이를 갖는 표시장치
KR20110073814A (ko) * 2009-12-24 2011-06-30 엘지디스플레이 주식회사 액정 표시 장치와 그의 구동 방법 및 제조 방법
KR20110085064A (ko) * 2010-01-19 2011-07-27 주식회사 실리콘웍스 소스 드라이버의 감마기준전압 출력 회로
KR20150059991A (ko) * 2013-11-25 2015-06-03 삼성디스플레이 주식회사 표시장치 및 그의 구동회로

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20070014705A (ko) * 2005-07-29 2007-02-01 엘지.필립스 엘시디 주식회사 액정 표시 장치
KR20100019014A (ko) * 2008-08-08 2010-02-18 삼성전자주식회사 표시패널을 구동하기 위한 데이터 구동 방법, 이를 수행하기 위한 데이터 구동회로 및 이를 갖는 표시장치
KR20110073814A (ko) * 2009-12-24 2011-06-30 엘지디스플레이 주식회사 액정 표시 장치와 그의 구동 방법 및 제조 방법
KR20110085064A (ko) * 2010-01-19 2011-07-27 주식회사 실리콘웍스 소스 드라이버의 감마기준전압 출력 회로
KR20150059991A (ko) * 2013-11-25 2015-06-03 삼성디스플레이 주식회사 표시장치 및 그의 구동회로

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN110379396A (zh) * 2019-06-17 2019-10-25 北京集创北方科技股份有限公司 伽马电压产生方法、产生电路、源极驱动电路、驱动芯片以及显示装置

Also Published As

Publication number Publication date
KR102604457B1 (ko) 2023-11-20

Similar Documents

Publication Publication Date Title
KR102651651B1 (ko) 표시장치 및 이의 구동방법
US10078980B2 (en) Data driver, display driving circuit, and operating method of display driving circuit
US9262974B2 (en) Image display device including driving integrated circuit for different pixel arrangement structures
KR101921990B1 (ko) 액정표시장치
KR101654355B1 (ko) 소오스 드라이버, 이를 구비한 표시장치 및 이의 구동방법
US10424265B2 (en) Gamma voltage generating circuit and liquid crystal display device including the same
US10204589B2 (en) Source driver having low power consumption and display device including the source driver
US9842560B2 (en) Source driver and display device including the same
KR102430821B1 (ko) 표시장치
KR101528750B1 (ko) 표시 장치 및 표시 장치의 구동 회로
KR102651807B1 (ko) 액정표시장치와 그 구동 방법
JP2008116964A (ja) 液晶表示装置及びその駆動方法
US11270652B2 (en) Display device, data driving circuit, and data driving method having offset data voltage
US9449573B2 (en) Liquid crystal display
US20150170594A1 (en) Data driver and display device using the same
KR102604457B1 (ko) 데이터 구동회로 및 이를 포함하는 표시 장치
JP2009015009A (ja) 液晶表示装置
US8441431B2 (en) Backlight unit and liquid crystal display using the same
KR20100129628A (ko) 액정표시장치
KR20210082895A (ko) 폴더블 표시 장치
KR20170039807A (ko) 주사 구동부 및 그의 구동방법
JP2016148710A (ja) ドライバー、電気光学装置及び電子機器
US20220208138A1 (en) Display apparatus
KR20130068556A (ko) 적응형 프로그래머블 감마 탭 전압 발생 장치
KR20160095531A (ko) 액정표시장치

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant