KR20170011991A - 신호 경로들 간의 지연을 보상하기 위한 장치 및 방법 - Google Patents

신호 경로들 간의 지연을 보상하기 위한 장치 및 방법 Download PDF

Info

Publication number
KR20170011991A
KR20170011991A KR1020160036116A KR20160036116A KR20170011991A KR 20170011991 A KR20170011991 A KR 20170011991A KR 1020160036116 A KR1020160036116 A KR 1020160036116A KR 20160036116 A KR20160036116 A KR 20160036116A KR 20170011991 A KR20170011991 A KR 20170011991A
Authority
KR
South Korea
Prior art keywords
channel
terminal
delay
value
signal
Prior art date
Application number
KR1020160036116A
Other languages
English (en)
Inventor
김수용
손정환
이정훈
강인태
이재학
Original Assignee
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자주식회사 filed Critical 삼성전자주식회사
Priority to US15/216,320 priority Critical patent/US9924480B2/en
Priority to TW105123127A priority patent/TW201711375A/zh
Priority to CN201610591253.XA priority patent/CN106375035A/zh
Priority to DE102016213594.5A priority patent/DE102016213594A1/de
Publication of KR20170011991A publication Critical patent/KR20170011991A/ko

Links

Images

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F1/00Details of amplifiers with only discharge tubes, only semiconductor devices or only unspecified devices as amplifying elements
    • H03F1/32Modifications of amplifiers to reduce non-linear distortion
    • H03F1/3223Modifications of amplifiers to reduce non-linear distortion using feed-forward
    • H03F1/3229Modifications of amplifiers to reduce non-linear distortion using feed-forward using a loop for error extraction and another loop for error subtraction
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F1/00Details of amplifiers with only discharge tubes, only semiconductor devices or only unspecified devices as amplifying elements
    • H03F1/02Modifications of amplifiers to raise the efficiency, e.g. gliding Class A stages, use of an auxiliary oscillation
    • H03F1/0205Modifications of amplifiers to raise the efficiency, e.g. gliding Class A stages, use of an auxiliary oscillation in transistor amplifiers
    • H03F1/0211Modifications of amplifiers to raise the efficiency, e.g. gliding Class A stages, use of an auxiliary oscillation in transistor amplifiers with control of the supply voltage or current
    • H03F1/0216Continuous control
    • H03F1/0222Continuous control by using a signal derived from the input signal
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/189High-frequency amplifiers, e.g. radio frequency amplifiers
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/20Power amplifiers, e.g. Class B amplifiers, Class C amplifiers
    • H03F3/24Power amplifiers, e.g. Class B amplifiers, Class C amplifiers of transmitter output stages

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Mobile Radio Communication Systems (AREA)

Abstract

무선 환경(wireless environment)과 관련된 측면들(aspects)에 따르면, 단말의 동작 방법은, 다른 단말에게 상기 단말의 제1 채널의 지연 값 및 상기 단말의 제2 채널의 지연 값에 기반하여 결정된 지연 오프셋 값을 송신하는 과정을 포함할 수 있고, 상기 단말의 제1 채널의 지연 값 및 상기 단말의 제2 채널의 지연 값 각각은, 상기 단말과 개체 (entity)간의 채널일 수 있고, 상기 송신된 지연 오프셋 값은, 상기 다른 단말이 상기 다른 단말의 제1 채널의 지연 값에 기반하여 상기 다른 단말의 제2 채널의 지연 값을 결정하는데 이용되고, 상기 다른 단말의 제1 채널의 지연 값 및 상기 다른 단말의 제2 채널의 지연 값 각각은 상기 다른 단말과 상기 개체 간의 채널일 수 있다.

Description

신호 경로들 간의 지연을 보상하기 위한 장치 및 방법 {APPARATUS AND METHOD FOR CALIBRATING DELAY BETWEEN SIGNAL PATHS}
일반적으로, 아래의 설명들은 무선 통신 시스템에 관한 것으로서, 보다 구체적으로 신호 경로들 간의 지연을 보상하기 위한 장치 및 방법에 관한 것이다.
포락선 트래킹(envelope tracking, ET)을 적용하는 다수의 단말들이 메인 블록(main block)과 ET 블록의 두 신호 처리 시간 지연 값을 측정할 수 있는 장치 및 방법이 요구된다.
아래의 설명들은, 하나의 단말에서 측정된 오프셋 값을 공유함으로써 다른 단말에서 효율적으로 두 신호 경로간 지연을 보상할 수 있는 장치 및 방법을 제공할 수 있다.
무선 환경(wireless environment)과 관련된 측면들(aspects)에 따르면, 단말의 동작 방법은, 다른 단말에게 상기 단말의 제1 채널 지연 값 및 상기 단말의 제2 채널 지연 값에 기반하여 결정된 지연 오프셋 값을 송신하는 과정을 포함할 수 있고, 상기 단말의 제1 채널 및 상기 단말의 제2 채널 각각은, 상기 단말과 개체 (entity)간의 채널이고, 상기 송신된 지연 오프셋 값은, 상기 다른 단말에 의하여 결정된 상기 다른 단말의 제1 채널 지연 값에 기반하여 상기 다른 단말의 제2 채널 지연 값을 결정하는데 이용될 수 있고, 상기 다른 단말의 제1 채널 및 상기 다른 단말의 제2 채널 각각은 상기 다른 단말과 상기 개체 간의 채널일 수 있다.
무선 환경과 관련된 측면들에 따르면, 다른 단말의 동작 방법은, 단말로부터 수신된 지연 오프셋 값 및 상기 다른 단말에 의하여 결정된 상기 다른 단말의 제1 채널 지연 값에 기반하여 상기 다른 단말의 제2 채널 지연 값을 결정하는 과정을 포함할 수 있고, 상기 다른 단말의 제1 채널 및 상기 다른 단말의 제2 채널 각각은, 상기 다른 단말과 개체 (entity)간의 채널이고, 상기 지연 오프셋 값은, 상기 단말의 제1 채널 지연 값 및 상기 단말의 제2 채널 지연 값에 기반하여 결정될 수 있고, 상기 단말의 제1 채널 및 상기 단말의 제2 채널 각각은, 상기 단말과 상기 개체 간의 채널일 수 있다.
무선 환경과 관련된 측면들에 따르면, 단말 장치는, 다른 단말에게 상기 단말의 제1 채널 지연 값 및 상기 단말의 제2 채널 지연 값에 기반하여 지연 오프셋 값을 송신하도록 구성되는 제어부를 포함할 수 있고, 상기 단말의 제1 채널 및 상기 단말의 제2 채널 각각은, 상기 단말과 개체 (entity)간의 채널일 수 있고, 상기 송신된 지연 오프셋 값은, 상기 다른 단말에 의하여 결정된 상기 다른 단말의 제1 채널 지연 값에 기반하여 상기 다른 단말의 제2 채널 지연 값을 결정하는데 이용될 수 있고, 상기 다른 단말의 제1 채널 및 상기 다른 단말의 제2 채널 각각은 상기 다른 단말과 상기 개체 간의 채널을 의미할 수 있다.
무선 환경과 관련된 측면들에 따르면, 다른 단말 장치는, 단말로부터 수신된 지연 오프셋 값 및 상기 다른 단말에 의하여 결정된 상기 다른 단말의 제1 채널 지연 값에 기반하여 상기 다른 단말의 제2 채널 지연 값을 결정하도록 구성되는 제어부를 포함할 수 있고, 상기 다른 단말의 제1 채널 및 상기 다른 단말의 제2 채널 각각은, 상기 다른 단말과 개체 (entity)간의 채널이고, 상기 지연 오프셋 값은, 상기 단말의 제1 채널 지연 값 및 상기 단말의 제2 채널 지연 값에 기반하여 결정될 수 있고, 상기 단말의 제1 채널 및 상기 단말의 제2 채널 각각은, 상기 단말과 상기 개체 간의 채널일 수 있다.
보다 완전한 이해를 위하여, 첨부된 도면을 참조하여 아래의 설명들이 이뤄진다. 도면에서 동일한 참조 번호는 동일한 구성 요소를 나타낸다.
도 1a 및 도 1b는 포락선 트래킹(envelope tracking, ET)을 예시하는 도면이다.
도 2는 단말의 기능적 블록 구성을 도시한다.
도 3은 제어부에 관한 기능적 블록 구성을 도시한다.
도 4a는 오프셋 결정부에 관한 기능적 블록 구성을 도시한다.
도 4b는 오프셋 결정부에 관한 다른 기능적 블록 구성을 도시한다.
도 5는 단말의 하드웨어(hardware, H/W) 구성을 도시한다.
도 6은 두 신호 경로간 지연 값 및 지연 오프셋 값을 결정하는 단말의 동작을 예시하는 도면이다.
도 7a 및 도 7b는 두 신호 경로간 지연 값을 결정하는 다른 단말의 동작을 예시하는 도면이다.
도 8은 두 신호 경로간 지연 값 및 지연 오프셋 값을 결정하는 단말의 다른 동작을 예시하는 도면이다.
도 9a 및 도 9b는 두 신호 경로간 지연 값을 결정하는 다른 단말의 다른 동작을 예시하는 도면이다.
도 10a는 지연 오프셋 값을 공유하는 동작을 예시하는 도면이다.
도 10b는 지연 오프셋 값을 공유하는 다른 동작을 예시하는 도면이다.
도 11은 지연 오프셋 값을 공유하기 위한 신호 흐름을 도시한다.
도 12는 지연 오프셋 값을 공유하기 위한 단말의 동작을 도시하는 흐름도이다.
도 13은 오프셋 값을 공유하기 위한 다른 단말의 동작을 도시하는 흐름도이다.
이하 첨부된 도면을 참조하여 다양한 실시 예들의 동작 원리를 상세히 설명한다. 하기에서 다양한 실시 예들을 설명에 있어 관련된 공지 기능 또는 구성에 대한 구체적인 설명이 발명의 요지를 불필요하게 흐릴 수 있다고 판단되는 경우에는 그 상세한 설명을 생략할 것이다. 그리고 후술되는 용어들은 다양한 실시 예들에서의 기능을 고려하여 정의된 용어들로서 이는 사용자, 운용자의 의도 또는 관례 등에 따라 달라질 수 있다. 그러므로 그 정의는 본 명세서 전반에 걸친 내용을 토대로 내려져야 할 것이다.
이하 본 개시는 오프셋 값을 공유하여 두 신호 경로 간의 지연을 보상하기 위한 기술에 대해 설명한다.
이하 설명에서 사용되는 각 개체(예: 단말, 다른 단말, 데이터 베이스 서버)를 지칭하는 용어, 각 개체의 기능적 구성을 설명하기 위한 용어 (예: 제어부, 저장부, Modem, RFFE, 신호 처리부, 오프셋 결정부, 포락선 추적부)을 지칭하는 용어 등은 설명의 편의를 위해 예시된 것이다. 따라서, 본 발명이 후술되는 용어들에 한정되는 것은 아니며, 동등한 기술적 의미를 가지는 다른 용어가 사용될 수 있다.
도 1a 및 도 1b는 포락선 트래킹(envelope tracking, ET)을 예시하는 도면이다.
도 1a를 참조하면, 도 1a에 도시된 그래프의 가로축은 시간의 변화를 나타낸다. 상기 그래프의 가로축의 단위는 초(second, S)일 수 있다. 상기 그래프의 세로축은 전압의 크기(amplitude)를 나타낸다. 상기 그래프의 세로축의 단위는 볼트(V)일 수 있다. 상기 그래프는 시간에 따른 전력 증폭기의 입력 신호의 크기 변화를 나타내는 곡선과, 시간에 따라 전력 증폭기로부터 공급되는 전압의 크기 변화를 나타내는 곡선을 포함한다.
상기 그래프는 시간에 따라 상기 전력 증폭기에게 가변적으로 입력되는 입력 신호와 상기 입력 신호에 대응하여 공급되는 공급 전압 간의 관계를 나타낸다. 상기 그래프에서, 상기 입력 신호의 크기는 시간에 따라 변화되는 반면에, 상기 입력 신호에 대응하여 공급되는 공급 전압의 크기는 시간에 관계없이 일정한 값을 가진다. 따라서, 입력 신호의 크기와 관계없이 상기 공급 전압이 공급되기 때문에, 상기 일정한 값을 가지는 공급 전압은 불필요한 전력 소비를 유발시킬 수 있다. 상기 불필요한 전력 소비는 단말의 배터리 전력 소모를 발생시킬 수 있다.
도 1b를 참조하면, 도 1b에 도시된 그래프의 가로축은 시간의 변화를 나타낸다. 상기 그래프의 가로축의 단위는 초(second, S)일 수 있다. 상기 그래프의 세로축은 전압의 크기(amplitude)를 나타낸다. 상기 그래프의 세로축의 단위는 볼트(V)일 수 있다. 상기 그래프는 시간에 따른 전력 증폭기의 입력 신호의 크기 변화를 나타내는 곡선과, 시간에 따라 전력 증폭기로부터 공급되는 전압의 크기 변화를 나타내는 곡선을 포함한다.
상기 그래프는 시간에 따라 상기 전력 증폭기에게 가변적으로 입력되는 입력 신호와 상기 입력 신호에 대응하여 공급되는 공급 전압 간의 관계를 나타낸다. 상기 그래프에서, 상기 입력 신호의 크기는 시간에 따라 변화되는 반면에, 상기 입력 신호에 대응하여 ET 시스템의 전력 증폭기로부터 공급되는 공급 전압의 크기는 상기 입력 신호 크기의 변화에 따라 공급된다. 따라서, 입력 신호의 크기에 따라 상기 공급 전압이 공급되기 때문에, 상기 ET 시스템의 전력 증폭기는 효율적인 전력 소비를 유발시킬 수 있다.
상기 ET 시스템을 적용한 전력 증폭기는 상기 전력 증폭기 공급 전압의 크기를 제어하는 포락선 신호와 상기 전력 증폭기에 입력되는 기저 대역 신호간 시간 동기화가 필요하다. 상기 시간 동기화가 수행되지 않으면, 상기 전력 증폭기로부터 출력된 신호의 왜곡이 발생한다. 즉, 인접 채널 누설비(adjacent channel leakage ratio, ACLR) 성능이 감소할 수 있다. 상기 ACLR은 특정 채널에서 출력된 신호의 전력 크기와 상기 특정 채널로부터 특정 오프셋 주파수만큼 떨어진 인접 채널에서 출력된 신호의 전력 크기간 차이 값을 나타낸다. 즉, 상기 특정 채널에서 출력된 신호가 상기 인접 채널에서 출력된 신호에 미치는 영향이 작으면(다시 말해, 상기 인접 채널로 유입되는 상기 특정 채널의 신호 전력이 작으면), 상기 ACLR성능이 높다는 것을 의미한다. 그러나, 상기 특정 채널에서 출력된 신호가 상기 인접 채널에서 출력된 신호에 미치는 영향이 크다면(다시 말해, 상기 인접 채널로 유입되는 상기 특정 채널의 신호 전력이 크다면), 상기 ACLR성능이 낮다는 것을 의미한다.
아래의 설명들은, 전력 증폭기로 입력되는 신호를 처리하기 위한 신호 경로(이하 제1 신호 경로라고 정의한다)와 포락선 신호를 제어하기 위한 신호 경로(이하 제2 신호 경로라고 정의한다)간 지연을 보상(delay calibration)하기 위한 장치 및 방법이 요구된다. 상기 제1 신호 경로 및 상기 제2 신호 경로간 지연 값은 다수의 단말들 각각의 대역(band), 대역폭(bandwidth), 및 채널(channel)에 따라 서로 상이하다. 다수의 단말들 각각이 다수의 대역들, 다수의 채널들 및 다수의 대역폭들의 조합에 대한 다수의 두 신호 경로간 지연 값을 개별적으로 측정하는 경우, 상기 지연 값 측정은 많은 시간을 요구한다. 또한, 다수의 단말들 중에서 하나의 단말에 대한 두 신호 경로간 지연 값이 다른 단말들에게 동일하게 적용되는 경우, 상기 다른 단말들에 대한 지연 측정 값은 오히려 상기 서로 다른 지연 특성(즉, 서로 다른 대역, 대역폭, 및 채널 특성)에 의하여 정확하지 않는 결과를 만들고, 상기 정확하지 않은 결과는 ACLR성능의 저하를 만든다.
이하 서술되는 도면의 설명 및 다양한 실시 예들은 하나의 단말로부터 측정된 두 신호 경로 간의 지연 오프셋 값을 이용하여 다른 단말들의 지연 값을 측정하는 장치 및 방법을 제공할 수 있다. 여기서, 상기 '지연 값' 또는 상기 '두 신호 경로간 지연 값'은 모두 하나의 대역, 하나의 채널 및 하나의 대역폭에 대한 제1 신호 경로의 신호 처리 소요 시간 값 및 제2 신호 경로의 신호 처리 소요 시간 값간의 차이를 의미한다. 또한 여기서 상기 '지연 오프셋 값'은 하나의 단말에 대하여 각 채널마다(또는 각 대역폭마다) 서로 지연 값의 차이를 의미한다. 이하 서술되는 도면의 설명 및 다양한 실시 예들에서, 상기 두 신호 경로 간의 지연 오프셋 값을 생성하고, 상기 생성된 지연 오프셋 값을 송신하는 단말을 '단말', 또는 '대표 단말'이라고 정의한다. 또한, 상기 송신된 지연 오프셋 값을 수신하고, 상기 수신된 지연 오프셋 값을 적용하여 다른 채널(또는 다른 대역폭)의 지연 값을 측정하는 단말을 '다른 단말'이라고 정의한다.
도 2는 단말의 기능적 블록 구성을 도시한다. 이하 사용되는 "
Figure pat00001
부", "
Figure pat00002
기" 등의 용어는 적어도 하나의 기능 또는 동작을 처리하는 단위를 의미하며, 상기 용어는 하드웨어, 소프트웨어, 또는 하드웨어와 소프트웨어의 결합을 의미할 수 있다.
도 2를 참조하면, 단말 200은 스마트 폰(smart phone)과 같이 무선 접속 기능을 가지는 휴대용 전자 장치일 수 있다. 예를 들어, 단말 200은 휴대용 단말기(portable terminal), 이동 전화(mobile phone), 이동 패드(mobile pad), 태블릿 컴퓨터(tablet computer), 핸드헬드 컴퓨터(handheld computer), PDA(Personal Digital Assistant) 중 하나일 수 있다. 다른 예를 들어, 단말 200은 무선 접속 가능한 미디어 플레이어(media player), 카메라, 스피커, 스마트 텔레비전(smart television)과 같은 미디어 기기 중 하나일 수 있다. 또 다른 예를 들어, 단말 200은 스마트 워치(smart watch), 스마트 글래스(smart glass)와 같은 웨어러블 전자 장치(wearable electronic device)일 수 있다. 또 다른 예를 들어, 단말 200은 POS(Point of Sales) 기기 또는 비콘(beacon) 기기일 수 있다. 또 다른 예를 들어, 단말 200은 상술한 장치들 중에서 둘 이상의 기능들을 결합한 장치일 수 있다. 구현 방법에 따라, 단말 200은 사용자 휴대폰, 스피커, TV, 사용자 컴퓨터, POS 단말기, 비콘 단말기, 스마트 워치와 같은 이름으로 지칭될 수 있다.
단말 200은 모뎀(modem) 210, RFFE(radio frequency front end) 220, 제어부 230, 저장부 240, 및 안테나를 포함한다. 설명의 편의를 위하여, 도 2는 상기 구성 요소들만 포함하는 단말 200을 도시하였지만, 다양한 구현 방법에 따라 구성 요소들의 다양한 변화가 가능하다. 예를 들어, 단말 200은 스피커, 카메라, 센서, 마이크로폰, 터치스크린(touch screen), 키패드(keypad) 등을 더 포함할 수 있다. 또한, 설명의 편의를 위하여 도 2는 상기 구성 요소마다 하나의 요소들을 포함하는 것으로 도시하였지만, 다양한 구현 방법에 따라 적어도 둘 이상의 구성 요소들을 포함할 수 있다. 예를 들어, 단말 200이 MIMO(multiple input multiple output) 기술을 지원하는 경우, 도 2에 도시된 안테나는 적어도 두 개 이상일 수 있다.
모뎀 210 및 RFFE 220은 송신 신호를 처리(processing)하는 기능을 수행한다. 모뎀 210 및 RFFE 220은 상기 제1 신호 경로를 포함한다. 상기 모뎀 210 및 RFFE 220은 상기 제1 신호 경로를 통해 상기 송신 신호를 처리할 수 있다.
모뎀 210은 기저대역(baseband)에서 송신 신호를 처리하기 위한 다양한 동작을 수행할 수 있다. 일부 실시 예들에서, 모뎀 210은 통신 시스템에 따른 변조(modulation) 방식에 기반하여 변조를 수행할 수 있다. 예를 들어, 모뎀 210은 코드 분할 방식(code division multiple access, CDMA), 광대역 코드 분할 방식(wideband code division multiple access, WCDMA), 직교 방식(예를 들어, OFDM(orthogonal frequency division multiplexing)), 비 직교 방식(예를 들어, FBMC(filter bank multi-carrier)) 등에 기반하여 변조를 수행할 수 있다.
다른 일부 실시 예들에서, 모뎀 210은 복수의 송신 신호들을 생성할 수 있다. 상기 복수의 송신 신호들 각각은 서로 다른 반송파(carrier)를 이용하여 송신될 수 있다. 상기 복수의 송신 신호들 각각은 서로 다른 채널을 통해 송신될 수 있다. 또한, 상기 복수의 송신 신호들 각각은 통신 환경에 따라 서로 다른 이득(gain) 또는 송신 전력(transmission power)을 가질 수 있다.
RFFE 220은 모뎀 210에서 처리된 송신 신호를 RF(radio frequency) 신호로 송신하기 위한 다양한 동작을 수행할 수 있다. 일부 실시 예들에서, RFFE 220은 모뎀 210으로부터 처리되고, DAC(digital analog converter)에 의하여 아날로그 신호로 변환된 RF 신호를 송신 대역에 기반하여 필터링(filtering)할 수 있다. 예를 들어, RFFE 220은 상기 송신 신호가 고 대역(high band, HB), 중간 대역(middle band, MB), 또는 저 대역(low band, LB)인지 여부에 따라 상기 RF 신호를 필터링 할 수 있다.
다른 실시 예들에서, RFFE 220은 상기 RF 신호를 상향변환(up-conversion)할 수 있다. 상기 상향변환이 된 RF 신호는 전력 증폭기(power amplifier, PA)에 의하여 신호 전력이 증폭될 수 있다. 상기 증폭된 RF 신호는 RFFE 220과 기능적으로 연결된 안테나를 통하여 송신된다.
도 2에서 도시하지 않았지만, 일부 실시 예들에서, 단말 200은 신호를 수신하기 위한 동작을 수행할 수 있다. 단말 200이 신호를 수신하기 위한 동작을 수행할 수 있는 경우, 단말 200은 신호를 수신하기 위한 구성 요소들(예: 수신기 등)을 더 포함할 수 있다. 예를 들어, 단말 200이 다른 단말인 경우, 단말 200은 상기 송신 신호를 안테나를 통하여 수신하고 상기 수신된 신호를 하향변환(down-conversion) 및 필터링 할 수 있다. 또한 단말 200은 상기 수신된 신호를 변조 방식에 기반하여 복조(demodulation)할 수 있다.
제어부 230은 하나의 프로세서 코어(single core)를 포함하거나, 복수의 프로세서 코어들을 포함할 수 있다. 예를 들면, 제어부 230은 듀얼 코어(dual-core), 쿼드 코어(quad-core), 헥사 코어(hexa-core) 등의 멀티 코어(multi-core)를 포함할 수 있다. 일부 실시 예에 따라, 제어부 230은 내부 또는 외부에 위치된 캐시 메모리(cache memory)를 더 포함할 수 있다.
제어부 230은 단말 200의 다양한 기능들을 수행하기 위하여 다른 구성 요소들과 기능적으로 결합될 수 있다. 일부 실시 예들에서, 제어부 230은 송신 신호를 처리하기 위하여 모뎀 210 및 RFFE 220을 제어할 수 있다. 예를 들어, 제어부 230은 상기 송신 신호에 대한 포락선 신호를 처리하기 위한 동작을 제어할 수 있다. 다른 예를 들어, 제어부 230은 제1 신호 경로 및 제2 신호 경로의 소요 시간 값을 측정할 수 있다. 또한 제어부 230은 상기 측정된 제1 신호 경로 및 상기 제2 신호 경로 각각의 소요 시간 값에 기반하여 상기 두 신호 경로 간의 지연 값을 결정할 수 있다.
다른 일부 실시 예들에서, 제어부 230은 수신한 신호 또는 데이터를 저장부 240에 저장하거나 읽기(read), 또는 불러오기(load)할 수 있다. 예를 들어, 제어부 230은 제1 신호 경로 및 제2 신호 경로 각각의 소요 시간 값을 측정하여 저장부 240에 저장할 수 있다. 또한, 제어부 230은 상기 측정된 제1 신호 경로 및 제2 신호 경로 각각의 소요 시간 값에 기반하여 상기 두 신호 경로 간의 지연 값을 결정하고, 상기 결정된 지연 값을 저장부 240에 저장할 수 있다.
저장부 240은 휘발성 메모리(volatile memory) 또는 불 휘발성 메모리(nonvolatile memory) 중 적어도 하나를 포함할 수 있다. 불 휘발성 메모리는 ROM(read only memory), PROM(programmable ROM), EPROM(electrically Programmable ROM), EEPROM(electrically erasable ROM), 플래시 메모리, PRAM(phase-change RAM), MRAM(magnetic RAM), RRAM(resistive RAM), FRAM(ferroelectric RAM) 등을 포함할 수 있다. 휘발성 메모리는 DRAM(dynamic RAM), SRAM(static RAM), SDRAM(synchronous DRAM), PRAM(phase-change RAM), MRAM(magnetic RAM), RRAM(resistive RAM), FRAM(ferroelectric RAM) 등과 같은 다양한 메모리들 중 적어도 하나를 포함할 수 있다. 저장부 240은 하드 디스크 드라이브(HDD, hard disk drive), 솔리드 스테이트 디스크(SSD, solid state disk), eMMC(embedded multimedia card), UFS(universal flash storage)와 같은 불 휘발성 매체를 포함할 수 있다.
도 2에서 도시된 X 지점 및 Y 지점은 상기 제1 신호 경로 및 상기 제2 신호 경로에서 발생하는 소요 시간 값을 측정하기 위하여 신호를 획득하는 지점을 의미한다. 예를 들어, 상기 X 지점은 상기 제1 신호 경로의 입력 신호가 캡쳐(capture)되는 지점을 의미한다. 또한, 상기 Y 지점은 상기 제1 신호 경로의 출력 신호가 캡쳐 되는 지점을 의미한다. 다른 예를 들어, 상기 X 지점은 상기 제2 신호 경로의 입력 신호가 캡쳐 된 지점을 의미하며, 상기 Y 지점은 상기 제2 신호 경로의 출력 신호가 캡쳐 된 지점을 의미한다. 단말 200은 상기 캡쳐 된 신호들을 상호 상관(cross correlation) 연산하여 상기 제1 신호 경로 및 상기 제2 신호 경로의 소요 시간 값을 결정할 수 있다. 단말 200은 상기 결정된 제1 신호 경로의 소요 시간 값 및 상기 제2 신호 경로의 소요 시간 값에 기반하여 두 신호 경로 간의 지연 값을 결정할 수 있다. 단말 200은 상기 결정된 지연 값을 보상하여 포락선 트래킹(envelope tracking)을 수행하고, 단말 200에 포함된 전력 증폭기는 상기 포락선 트래킹에 기반하여 송신 신호를 증폭할 수 있다.
전술하였듯이, 상기 두 신호 경로간 지연을 보상하기 위한 지연 값은 각 단말들의 대역, 대역폭, 및 채널에 따라 서로 다른 결과를 만들 수 있다. 다수의 단말들 각각이 다수의 대역들, 다수의 대역폭들, 및 다수의 채널들에 대한 두 신호 경로간 지연 값을 각각 측정하는 경우, 상기 지연 값 측정은 많은 시간을 요구한다. 또한, 다수의 단말들 중에서 하나의 단말(예를 들어, 대표 단말)에 대하여 측정된 두 신호 경로간 지연 값이 다른 단말들에게 동일하게 적용되는 경우, 상기 다른 단말들에 대한 지연 값은 오히려 상기 서로 다른 지연 특성에 의하여 정확하지 않는 결과를 만들고, 상기 정확하지 않은 결과는 ACLR성능의 저하를 만든다. 따라서, 이하 다양한 실시 예들은 상기 대표 단말에 의하여 측정된 두 신호 경로 간의 지연 오프셋 값을 이용하여 상기 다른 단말들의 두 신호 경로간 지연 값을 측정하는 장치 및 방법을 제공할 것이다.
도 3은 제어부에 관한 기능적 블록 구성을 도시한다. 이하 설명되는 기능적 구성 요소들은 제어부 230 내부에 포함될 수 있고, 구현 방법에 따라 제어부 230의 외부에 배치되어 독립적으로 동작을 수행할 수 있다.
도 3을 참조하면, 제어부 230은 포락선 추적부 310, 신호 처리부 320, 및 오프셋 결정부 330을 포함할 수 있다. 설명의 편의를 위하여, 제어부 230은 상기 구성 요소들만을 포함하지만, 구현 방법에 따라 구성 요소가 부가될 수 있으며, 상기 구성 요소들이 결합하여 동작할 수 있다.
신호 처리부 320은 송신 신호를 처리하기 위한 일련의 동작들을 수행한다. 신호 처리부 320은 상기 제1 신호 경로에 따른 신호 처리 과정을 수행한다. 또한 신호 처리부 320은 도 2 에서 도시된 모뎀 210 및 RFFE 220의 기능들을 제어하기 위한 기능을 수행할 수 있다.
포락선 추적부 310은 포락선 신호를 처리하기 위한 일련의 동작들을 수행한다. 포락선 추적부 310은 상기 제2 신호 경로에 따른 신호 처리 과정을 수행할 수 있다. 상기 포락선 신호는 시간에 따라 변화하는 상기 송신 신호에 대응하여 전력 증폭기로부터 공급된 전압 값을 의미한다. 포락선 추적부 310은 구현 방법에 따라 다양한 구성을 포함할 수 있다. 예를 들어, 포락선 추적부 310은 fractional delay FIR filter, ET(envelope tracking) gain1, shape function, ET gain2, ET bulk delay, SM(supply modulation)을 포함할 수 있다. 상기 fractional delay FIR filter는 상기 제2 신호 경로에서 분수 지연(fractional delay)(예: 0.25ns단위)를 조절할 수 있다. 상기 ET gain1은 상기 fractional delay FIR filter 에 의하여 지연된 상기 제2 신호 경로의 신호 이득(gain)을 조절할 수 있다. 상기 shape function은 전력 증폭기에게 적절한 바이어스 신호를 출력하도록 상기 이득이 조절된 제2 신호 경로의 신호를 변형할 수 있다. 상기 ET gain2은 상기 변형된 신호의 이득을 조절할 수 있다. 상기 ET gain2는 상기 ET gain1과 실질적으로 동일한 기능을 수행하지만, 상기 ET gain2는 상기 shape function의 출력 신호를 고려하여 다양한 목적에 맞게 이득을 조절할 수 있다. ET bulk delay는 이득이 조절된 상기 제2 신호 경로의 신호의 벌크 지연(bulk delay)을 조절할 수 있다. SM은 상기 벌크 지연된 신호에 따라 상기 전력 증폭기에게 적절한 바이어스 전압을 공급할 수 있다.
오프셋 결정부 330은 다양한 실시 예들에 따라 특정 채널(또는 대역폭)에서 두 신호 경로 간의 지연 값을 결정하고, 다른 채널(또는 대역폭)에서 측정된 상기 두 신호 경로 간의 지연 값을 결정함으로써 지연 오프셋 값을 결정할 수 있다. 본 개시에서 상기 두 신호 경로 간의 지연 값은 오프셋 결정부 330에 의하여 결정되는 것으로 묘사되지만, 다양한 실시 예들에 따라, 상기 지연 값은 다른 구성에 의하여 결정될 수 있다. 예를 들어, 상기 제1 신호 경로의 소요 시간 값은 포락선 추적부 310, 상기 제2 신호 경로의 소요 시간 값은 신호 처리부 320에 의하여 측정되고, 두 신호 경로 간의 지연 값은 제어부 230에 포함된 다른 구성에 의하여 결정될 수 있다. 다른 예를 들어, 상기 제1 신호 경로의 소요 시간 값, 상기 제2 신호 경로의 소요 시간 값, 및 상기 두 신호 경로 간의 지연 값은 제어부 230에 포함된 다른 구성에 의하여 결정될 수 있다.
오프셋 결정부 330은 다양한 방법에 따라 상기 두 신호 경로 간의 지연 값을 결정할 수 있다. 예를 들어, 오프셋 결정부 330은 상기 제1 신호 경로의 소요 시간 값 및 상기 제2 신호 경로의 소요 시간 값을 상호 상관 연산하여 상기 두 신호 경로 간의 지연 값을 결정할 수 있다. 다른 예를 들어, 오프셋 결정부 330은 ACLR을 측정함으로써 상기 두 신호 경로 간의 지연 값을 결정할 수 있다. 또 다른 예를 들어, 오프셋 결정부 330은 상호 상관 연산 및 ACLR 측정을 결합하여 상기 두 신호 경로 간의 지연 값을 결정할 수 있다. 오프셋 결정부 330에 대한 구체적인 동작은 도 4a 및 도 4b에서 서술될 것이다.
오프셋 결정부 330은 단말 200이 대표 단말인지에 따라 다른 기능을 수행할 수 있다. 예를 들어, 단말 200이 각 채널의 상기 두 신호 경로 간의 지연 오프셋 값을 제공하는 대표 단말인 경우, 오프셋 결정부 330은 전술한 바와 같이 각 채널(또는 대역폭)에 대한 상기 두 신호 경로 간의 지연 값을 결정하고, 각 채널(또는 대역폭)마다 결정된 지연 값에 기반하여 지연 오프셋 값을 결정할 수 있다. 다른 예를 들어, 단말 200이 상기 지연 오프셋 값을 적용하여 각 채널(또는 각 대역폭)의 서로 다른 지연 값을 결정하는 다른 단말인 경우, 오프셋 결정부 330은 상기 대표 단말로부터 수신한 지연 오프셋 값의 정보를 저장부(저장부 240 또는 제어부 230에 별도로 포함된 저장부 모두를 의미할 수 있다)에 저장할 수 있다.
도 4a는 오프셋 결정부에 관한 기능적 블록 구성을 도시한다. 도 4a는 상호 상관 연산을 이용하여 상기 지연 오프셋 값을 결정하기 위한 기능적 블록 구성을 도시한다.
도 4a를 참조하면, 오프셋 결정부 330은 상호 상관 연산을 이용하여 지연 오프셋 값을 결정한다. 오프셋 결정부 330은 신호 획득 모듈 405, 상호 상관 연산 모듈 410, 소요 시간 결정 모듈 415, 지연 계산 모듈 420, 및 오프셋 결정 모듈 425를 포함한다.
신호 획득 모듈 405는 도 2에서 도시된 상기 X 지점 및 상기 Y 지점에서 입력 신호 및 출력 신호 각각을 캡쳐 할 수 있다. 다시 말해, 신호 획득 모듈 405는 상기 제1 신호 경로의 소요 시간 값을 측정하기 위하여 상기 제1 신호 경로의 입력 신호(즉, X 지점을 지나는 신호) 및 상기 제1 신호 경로의 출력 신호(즉, Y 지점을 지나는 신호)를 캡쳐 할 수 있다. 또한, 신호 획득 모듈 405는 상기 제2 신호 경로의 소요 시간 값을 측정하기 위하여 상기 제2 신호 경로의 입력 신호(즉, X 지점을 지나는 다른 신호) 및 상기 제2 신호 경로의 출력 신호(즉, Y 지점을 지나는 다른 신호)를 캡쳐 할 수 있다.
상호 상관 연산 모듈 410은 상기 획득된 각 신호 경로의 입력 신호 및 출력 신호를 상호 상관 연산할 수 있다. 상호 상관 연산 모듈 410은 상기 연산 결과 값을 소요 시간 결정 모듈 415에 전달한다.
소요 시간 결정 모듈 415은 상기 전달 받은 각 신호 경로의 상호 상관 연산 결과 값에 기반하여 각 신호 경로의 소요 시간 값을 결정할 수 있다. 즉, 소요 시간 결정 모듈 415는 제1 신호 경로에 의해서 포락선 신호가 처리되는 소요 시간 및 제2 신호 경로에 의해서 송신 신호가 처리되는 소요 시간을 결정할 수 있다.
지연 계산 모듈 420은 상기 결정된 각 두 신호 경로의 소요 시간 값에 기반하여 상기 두 신호 경로 간의 지연 값을 결정할 수 있다. 즉, 지연 계산 모듈 420은 상기 제1 신호 경로의 소요 시간 값과 상기 제2 신호 경로의 소요 시간 값의 차이를 상기 두 신호 경로 간의 지연 값으로 결정할 수 있다. 단말 200이 지연 오프셋 값을 제공하는 대표 단말인 경우, 지연 계산 모듈 420은 하나의 대역 내의 다수의 채널들 및 다수의 대역폭들 각각에 대응하는 다수의 지연 값들을 결정한다. 단말 200이 상기 지연 오프셋 값을 이용하는 다른 단말인 경우, 지연 계산 모듈 420은 상기 다른 단말의 특정 채널(이하 '기준 채널'이라 지칭한다) 및 특정 대역폭(이하 '기준 대역폭'이라 지칭한다)에 대한 지연 값만을 결정할 수 있다.
오프셋 결정 모듈 425는 상기 다수의 채널들 또는 다수의 대역폭들 각각에 대응하는 다수의 지연 값들에 기반하여 지연 오프셋 값을 결정한다. 예를 들어, 단말 200이 대표 단말인 경우, 오프셋 결정 모듈 425는 기준 채널에서 두 신호 경로간 지연 값을 결정하고, 상기 기준 채널을 제외한 다른 채널에 대한 지연 값을 결정한다. 오프셋 결정 모듈 425는 상기 결정된 기준 채널의 지연 값 및 상기 다른 채널의 지연 값의 차이를 상기 지연 오프셋 값으로 결정할 수 있다. 다른 예를 들어, 단말 200이 다른 단말인 경우, 오프셋 결정 모듈 425는 상기 대표 단말에 의하여 결정된 지연 오프셋 값을 수신하고 상기 수신된 지연 오프셋 값을 이용할 것이다.
도 4a는 상기 지연 오프셋을 결정하기 위한 일련의 동작들이 하나의 연속적인 과정을 통하여 수행되는 것으로 도시하였지만, 상기 과정들은 다양한 실시 예들에 따라, 병렬적인 동작을 통하여 수행될 수 있다. 예를 들어, 상기 제1 신호 경로의 소요 시간을 측정하기 위한 과정과 상기 제2 신호 경로의 소요 시간을 측정하기 위한 과정은 동시에 수행될 수 있다. 다른 예를 들어, 상기 제1 신호 경로의 소요 시간을 측정하기 위한 과정과, 상기 제2 신호 경로의 소요 시간을 측정하기 위한 과정은 역순으로 수행될 수 있다.
도 4b는 오프셋 결정부에 관한 다른 기능적 블록 구성을 도시한다. 도 4b는 ACLR을 이용하여 상기 지연 오프셋 값을 결정하기 위한 기능적 블록 구성을 도시한다.
도 4b를 참조하면, 오프셋 결정부 330은 ACLR 측정을 이용하여 지연 오프셋 값을 결정할 수 있다. 오프셋 결정부 330은 지연 설정 모듈 455, 신호 획득 모듈 460, ACLR 측정 모듈 465, 지연 결정 모듈 470, 및 오프셋 결정 모듈 475를 포함한다.
지연 설정 모듈 455는 허용된 지연 범위 내에서 상기 두 신호 경로에 지연 값을 보상할 수 있다. 예를 들어, 지연 설정 모듈 455는 0.25(ns)단위로 상기 제1 신호 경로 및 상기 제2 신호 경로 간 지연을 보상할 수 있다. 지연 설정 모듈 455는 최대 ACLR을 획득하기 위하여 다수의 후보 지연 값들을 적용할 수 있다. 즉, 상기 다수의 후보 지연 값들을 적용하여 결정된 각각의 ACLR 중에서 최대 ACLR이 측정되는 지연 값을 결정할 것이다.
신호 획득 모듈 460은 상기 다수의 후보 지연 값들 각각에 기반하여 지연이 보상된 전력 증폭기로부터 발생된 다수의 출력 신호들을 각각 캡쳐 한다. 즉, 신호 획득 모듈 460은 상기 다수의 후보 지연 값들에 대응하는 다수의 ACLR을 측정하기 위하여 상기 다수의 출력 신호들 각각에 대한 전력의 크기를 캡쳐 한다.
ACLR 측정 모듈 465는 상기 다수의 출력 신호들 각각을 이용하여 다수의 ACLR들을 결정할 수 있다. 예를 들어, ACLR 측정 모듈 465은 기준 채널에서 측정된 출력 신호의 전력과 특정 오프셋 주파수만큼 떨어진 인접 채널에서 출력 신호의 전력간 차이를 이용하여 ACLR을 측정할 수 있다.
지연 결정 모듈 470은 상기 측정된 ACLR 중에서 최대 ACLR 성능을 가지는 지연 값을 결정할 수 있다. 여기서 최대 ACLR 성능은 상기 인접채널로 누설되는 전력이 가장 작은 것을 의미한다. 지연 결정 모듈 470은 상기 다수의 후보 지연 값들 중에서 상기 최대 ACLR 성능을 가지도록 보상된 지연 값을 결정한다. 단말 200이 지연 오프셋 값을 제공하는 대표 단말인 경우, 지연 결정 모듈 470은 다수의 대역 내, 다수의 채널들, 및 다수의 대역폭들 각각에 대응하는 다수의 지연 값들을 결정한다. 단말 200이 상기 지연 오프셋 값을 이용하는 다른 단말인 경우, 지연 결정 모듈 470은 상기 다른 단말의 기준 채널 및 기준 대역폭에 대한 지연 값만을 결정할 수 있다.
오프셋 결정 모듈 475는 상기 다수의 채널들 또는 다수의 대역폭들 각각에 대응하는 다수의 지연 값들에 기반하여 지연 오프셋 값을 결정한다. 예를 들어, 단말 200이 대표 단말인 경우, 오프셋 결정 모듈 475는 기준 채널에서 상기 두 신호 경로간 지연 값을 결정하고, 상기 기준 채널을 제외한 다른 채널에 대한 지연 값을 결정한다. 오프셋 결정 모듈 475는 상기 결정된 기준 채널의 지연 값 및 상기 다른 채널의 지연 값의 차이를 상기 지연 오프셋 값으로 결정할 수 있다. 다른 예를 들어, 단말 200이 다른 단말인 경우, 오프셋 결정 모듈 475는 상기 대표 단말에 의하여 결정된 지연 오프셋 값을 수신하고 상기 수신된 지연 오프셋 값을 이용할 것이다.
두 신호의 상호 상관 연산을 이용한 지연 값 측정은 두 신호 경로 각각의 입력/출력 신호들을 캡쳐 하고, 상기 캡쳐 된 신호들을 상호 상관 연산한다. 반면에, ACLR을 이용한 측정 방법은 최적의 ACLR 성능을 가지는 지연 값을 검색(search)하기 위하여 다수의 후보 지연 값들을 개별적으로 적용 해야 한다. 따라서, 상기 상호 상관 연산을 이용하는 지연 값 측정은 상기 ACLR을 이용한 지연 값 측정에 비하여 보다 빠른 측정이 가능하다. 반면에, 상기 ACLR을 이용한 측정 방법은 상기 상호 상관 연산을 이용한 측정 방법에 비하여 보다 정확한 측정이 가능하다. 따라서, 오프셋 결정부 330은 구현 방법에 따라 상기 두 가지 측정 방법 중 어느 하나를 선택할 수 있고, 상기 두 가지 측정 방법을 결합하여 상기 지연 값을 결정할 수 있다.
도 5는 단말의 하드웨어(hardware, H/W) 구성을 도시한다.
도 5는 포락선 추적부 310, 신호 처리부 320, 및 오프셋 결정부 330의 예시적인 하드웨어 구성을 도시한 것이고, 구현 방법에 따라 다양한 변화 및 구성의 부가가 가능하다. 예를 들어, 구현 방법에 따라 제어부 230이 별도로 부가될 수 있다. 또한 다른 구현 방법에 따라 다수의 제어부 230이 포락선 추적부 310, 신호 처리부 320, 및 오프셋 결정부 330 내부에 포함될 수 있고, 포락선 추적부 310, 신호 처리부 320, 및 오프셋 결정부 330이 제어부 230 내부에 포함될 수 있다. 다른 예를 들어, 구현 방법에 따라 저장부 240이 별도로 부가될 수 있고, 또한 다른 구현 방법에 따라 다수의 저장부 240이 포락선 추적부 310, 신호 처리부 320, 및 오프셋 결정부 330 내부에 포함될 수 있다.
도 5를 참조하면, 신호 처리부 320은 제1 신호 경로에 대한 기능적 구성 블록에 해당되고, 전력 증폭기 510로 입력되는 신호에 대한 처리 동작을 수행한다. 포락선 추적부 310은 제2 신호 경로에 대한 기능적 구성 블록에 해당되고, 상기 입력 신호에 대응하는 포락선 신호에 대한 처리 동작을 수행한다. 오프셋 결정부 330은 전술하였듯이 두 신호 경로간 지연 값을 측정하고, 기준 채널의 지연 값에 대한 지연 오프셋 값을 결정한다. 전력 증폭기 510은 전술한 과정에 의하여 보상된 지연 값에 기반하여 전력 증폭기 510으로 입력된 신호를 증폭하고, 적어도 하나의 안테나(미 도시됨)를 통하여 상기 증폭된 신호를 송신한다.
이하 서술되는 설명은 다수의 채널 또는 다수의 대역폭에 대한 두 신호 경로 간의 지연 값을 결정하기 위한 동작이 묘사된다. LTE(long term evolution) 시스템은 이하의 표 1과 같이 다수의 대역들과 다수의 채널들로 구분될 수 있다.
Figure pat00003
상기 표 1을 참조하면, LTE 시스템은 14개의 E-UTRA(evolved universal terrestrial radio access) 대역(band)을 포함한다. 상기 E-UTRA 대역 각각은 다수의 상향링크(uplink, UL) 또는 하향링크(downlink, DL) EARFCN(EUTRA absolute radio frequency channel number)들을 포함할 수 있다. 상기 EARFCN은 상기 UL 및 상기 DL 각각의 채널 번호를 의미한다. 상기 F는 각 대역의 중심주파수를 의미한다. 예를 들어, 대역1(band 1)의 경우, 상기 대역 1은 DL에서 0-599(600개)의 EARFCN을 포함한다. 또한, EARFCN 0의 중심주파수는 2110MHz이다. 상기 EARFCN이 1 증가할 때마다 상기 중심주파수는 100KHz 증가할 수 있다. 다른 예를 들어, 대역 2(band 2)의 경우, 상기 대역 2는 UL에서 18600-19199(600개)의 EARFCN을 포함한다. 또한, EARFCN 18600의 중심주파수는 1850MHz이다. 표 1에서 도시되지 않았지만, 상기 LTE 시스템은 1.4MHz, 3MHz, 5MHz, 10MHz, 15MHz, 및 20MHz 등의 채널 대역폭을 이용할 수 있다.
공정 단계에서, 다수의 단말들 각각은 적어도 하나의 E-UTRA 대역 내의 다수의 채널(EARFCN)들과 다수의 채널 대역폭의 조합에 대응하는 다수의 신호들에 대한 제1 신호 경로 및 제2 신호 경로간 지연 값을 측정할 수 있다. 이하 서술되는 실시 예들은 상기 다수의 EARFCN들과 다수의 채널 대역폭 중에서 결정된 기준 채널에 대한 상기 두 신호 경로간 지연 값을 결정하고, 상기 결정된 기준 채널의 지연 값과 다른 채널 및 다른 대역폭에 대한 지연 오프셋 값을 기반으로, 상기 다른 채널 및 다른 대역폭에 대응하는 상기 두 신호 경로간 지연 값을 결정하는 동작을 제공한다.
도 6은 두 신호 경로간 지연 값 및 지연 오프셋 값을 결정하는 단말의 동작을 예시하는 도면이다. 도 6은 상기 지연 오프셋 값을 제공하는 대표 단말의 동작을 설명하기 위한 도면이다.
도 6을 참조하면, 상기 대표 단말은 서로 다른 3개의 채널들 및 10MHz의 대역폭에 대응하는 각각의 신호의 지연 값을 측정한다. 상기 3개의 채널들은 하나의 대역에 포함되거나 또는 서로 다른 대역들에 각각 포함된 채널일 수 있다. 제1 채널 내지 제3 채널은 설명의 편의를 위하여 부여된 명칭에 불과하며, 반드시 표 1에 기재된 EARFCN 번호를 의미하는 것은 아니다. 예를 들어, 상기 3개의 채널들이 하나의 대역에 포함되는 경우, 상기 제1 채널이 대역 내 가장 낮은 채널이고, 상기 제2 채널이 대역 내 중간 채널이고, 상기 제3 채널이 대역 내 가장 높은 채널일 수 있다.
상기 대표 단말은 상기 제1 채널의 10MHz 대역폭에 대한 신호의 지연 값(이하 지연 값 601), 상기 제2 채널의 10MHz 대역폭에 대한 신호의 지연 값(이하 지연 값 602), 상기 제3 채널의 10MHz 대역폭에 대한 신호의 지연 값(이하 지연 값 603)을 각각 측정한다.
일부 실시 예들에서, 상기 대표 단말은 상기 제2 채널을 기준 채널로 결정할 수 있다. 상기 기준 채널을 결정하는 방법은 다양할 수 있다. 예를 들어, 상기 대표 단말은 상기 두 신호 경로 간의 지연을 보상하기 위한 지연 값이 가장 작은 채널을 기준 채널로 결정할 수 있다. 다른 예를 들어, 다수의 단말들에 대한 상기 두 신호 경로 간의 지연을 보상하기 위한 다수의 지연 값들이 가장 작게 분포되어 있는 채널을 기준 채널로 결정할 수 있다.
상기 대표 단말은 상기 기준 채널에서의 지연 값과 다른 채널 각각의 지연 값의 차이를 기반으로 지연 오프셋(offset) 값들을 결정할 수 있다. 예를 들어, 도 6에서 도시되듯이, 상기 대표 단말은 지연 값 602와 지연 값 601의 차이를 기반으로 지연 오프셋 값 610을 결정할 수 있다. 다른 예를 들어, 도 6에서 도시되듯이, 상기 대표 단말은 지연 값 602와 지연 값 603의 차이를 기반으로 지연 오프셋 값 620을 결정할 수 있다. 상기 결정된 지연 오프셋 값 610 및 지연 오프셋 값 620 각각은 상기 대표 단말에 포함된 저장부에 저장될 수 있다. 또한, 상기 결정된 지연 오프셋 값 610 및 지연 오프셋 값 620 각각은 다수의 다른 단말들에게 송신될 수 있다. 상기 송신된 지연 오프셋 값들은 후술되듯이 상기 다수의 다른 단말들이 다수의 채널 및 다수의 대역폭에 대응하는 신호의 지연 값을 결정하는데 이용될 수 있다.
도 7a 및 도 7b는 두 신호 경로간 지연 값을 결정하는 다른 단말의 동작을 예시하는 도면이다. 도 7a 및 도 7b는 상기 지연 오프셋 값을 이용하여 두 신호 경로 간의 지연 값을 측정하는 다른 단말들의 동작을 도시한다.
도 7a를 참조하면, A 단말(즉, 다수의 다른 단말 중 하나의 단말)은 기준 채널에 해당하는 제2 채널의 10MHz 대역폭에 대한 두 신호 경로 간의 지연 값을 측정한다(이하 지연 값 702). 상기 A 단말은 도 6에서 도시된 상기 대표 단말의 동작과 다르게, 상기 제1 채널의 10MHz 대역폭에 대한 두 신호 경로 간의 지연 값(이하 지연 값 701) 및 제3 채널의 10MHz 대역폭에 대한 두 신호 경로 간의 지연 값(이하 지연 값 703)을 별도로 측정할 필요가 없다. 상기 A 단말은 상기 대표 단말로부터 수신한 지연 오프셋 값 610 및 지연 오프셋 값 620을 이용하여 지연 값 701 및 지연 값 703을 결정할 수 있다. 예를 들어, 상기 A 단말은 미리 결정된 지연 값 702에 지연 오프셋 값 610을 적용하여 지연 값 701을 결정할 수 있다. 다른 예를 들어, 상기 A 단말은 미리 결정된 지연 값 702에 지연 오프셋 값 620을 적용하여 지연 값 703을 결정할 수 있다.
도 7b를 참조하면, B 단말(즉, 다수의 다른 단말 중 A 단말을 제외한 하나의 단말)이 두 신호 경로 간의 지연 값을 측정하는 동작을 설명하기 위한 도면이다. 상기 B 단말은 상기 B 단말에 의하여 측정된 지연 값 712에 상기 대표 단말로부터 수신한 지연 오프셋 값 610 및 지연 오프셋 값 620을 적용하여 지연 값 711 및 지연 값 713을 결정할 수 있다.
기준 채널로부터 각 채널에 대하여 적용되는 지연 오프셋 값은 상기 다수의 다른 단말들에게 동일하게 적용된다. 그러나, 상기 다수의 다른 단말들 각각이 측정한 기준 채널의 지연 값은 서로 상이하기 때문에, 상기 다른 채널들에서의 지연 값은 다른 결과가 발생할 수 있다. 따라서, 상기 동작 방법은 각 단말들이 다수의 채널들 각각에 대하여 지연 값을 측정하는 시간을 감소시키는 반면에, 각 단말들의 서로 다른 지연 특성을 반영하여 보다 정확한 지연 값을 산출할 수 있다.
도 8은 두 신호 경로간 지연 값 및 지연 오프셋 값을 결정하는 단말의 다른 동작을 예시하는 도면이다. 도 8은 상기 지연 오프셋 값을 제공하는 대표 단말의 동작을 설명하기 위한 도면이다.
도 8을 참조하면, 상기 대표 단말은 서로 다른 3개의 채널들 및 5MHz, 10MHz의 대역폭에 대한 각각의 신호들의 지연 값을 측정한다. 상기 3개의 채널들은 하나의 대역에 포함되거나 또는 서로 다른 대역들에 각각 포함된 채널일 수 있다. 제1 채널 내지 제3 채널은 설명의 편의를 위하여 부여된 명칭에 불과하며, 반드시 표 1에 기재된 EARFCN 번호를 의미하는 것은 아니다. 예를 들어, 상기 3개의 채널들이 하나의 대역에 포함되는 경우, 상기 제1 채널이 대역 내 가장 낮은 채널이고, 상기 제2 채널이 대역 내 중간 채널이고, 상기 제3 채널이 대역 내 가장 높은 채널일 수 있다.
상기 대표 단말은 제1 채널의 5MHz 대역폭에 대한 신호의 지연 값(이하 지연 값 801), 제3 채널의 5MHz 대역폭에 대한 신호의 지연 값(이하 지연 값 802), 제2 채널의 5MHz 대역폭에 대한 신호의 지연 값 (이하 지연 값 803), 제2 채널의 10MHz 대역폭에 대한 신호의 지연 값 (이하 지연 값 804)을 각각 측정한다.
일부 실시 예들에서, 상기 대표 단말은 상기 10MHz 대역폭을 가지는 제2 채널을 기준 채널로 결정할 수 있다. 상기 대표 단말은 상기 기준 채널에서의 지연 값과 다른 채널 각각의 지연 값의 차이를 기반으로 지연 오프셋(offset) 값들을 결정할 수 있다. 예를 들어, 도 8에서 도시되듯이, 상기 대표 단말은 지연 값 804와 지연 값 801의 차이를 기반으로 지연 오프셋 값 810을 결정할 수 있다. 다른 예를 들어, 상기 대표 단말은 지연 값 804와 지연 값 802의 차이를 기반으로 지연 오프셋 값 830을 결정할 수 있다. 또 다른 예를 들어, 상기 대표 단말은 지연 값 804와 지연 값 803의 차이를 기반으로 지연 오프셋 값 820을 결정할 수 있다.
도 9a 및 도 9b는 두 신호 경로간 지연 값을 결정하는 다른 단말의 다른 동작을 예시하는 도면이다. 도 9a 및 도 9b는 상기 지연 오프셋 값을 이용하여 두 신호 경로 간의 지연 값을 측정하는 다른 단말들의 동작을 도시한다.
도 9a를 참조하면, A 단말(즉, 다수의 다른 단말 중 하나의 단말)은 기준 채널에 해당하는 제2 채널의 10MHz 대역폭에 대한 두 신호 경로 간의 지연 값을 측정한다(이하 지연 값 904). 상기 A 단말은 도 8에서 도시된 상기 대표 단말의 동작과 다르게, 상기 제1 채널의 5MHz 대역폭에 대한 두 신호 경로 간의 지연 값(이하 지연 값 901), 상기 제3 채널의 5MHz 대역폭에 대한 두 신호 경로 간의 지연 값(이하 지연 값 902), 및 상기 제2 채널의 5MHz 대역폭에 대한 두 신호 경로 간의 지연 값(이하 지연 값 903)을 별도로 측정할 필요가 없다. 상기 A 단말은 상기 대표 단말로부터 수신한 지연 오프셋 값 810, 지연 오프셋 값 820, 및 지연 오프셋 값 830을 이용하여 지연 값 901, 지연 값 902, 및 지연 값 903을 결정할 수 있다.
도 9b를 참조하면, B 단말(즉, 다수의 다른 단말 중 A 단말을 제외한 하나의 단말)은 상기 B 단말에 의하여 측정된 지연 값 914에 상기 대표 단말로부터 수신한 지연 오프셋 값 810, 지연 오프셋 값 820, 및 지연 오프셋 값 830을 이용하여 지연 값 911, 지연 값 912, 및 지연 값 913을 결정할 수 있다.
도 10a는 지연 오프셋 값을 공유하는 동작을 예시하는 도면이다. 도 10a는 다수의 측정 모듈이 각각 대응하는 다수의 단말들에 포함되는 경우 상기 지연 오프셋 값을 공유하는 동작을 도시한다.
도 10a를 참조하면, 다수의 단말들은 각각 측정 모듈을 포함하고 있다. 상기 측정 모듈은 도 3에서 도시된 오프셋 결정부 330에 해당할 수 있다. 상기 다수의 단말들은 상기 각각의 측정 모듈을 이용하여 다수의 지연 오프셋 값을 측정할 수 있다. 예를 들어, 도 10a에서 도시되듯이, 제1 단말 1010은 측정 모듈 1015를 이용하여 오프셋 정보 1017을 생성할 수 있고, 제2 단말 1020은 측정 모듈 1025를 이용하여 오프셋 정보 1027을 생성할 수 있으며, 제3 단말 1030은 측정 모듈 1035를 이용하여 오프셋 정보 1037을 생성할 수 있다. 상기 다수의 단말들은 두 신호의 상호 상관 연산을 이용한 지연 측정 방식, 또는 ACLR을 이용한 지연 측정 방식, 또는 상기 두 방식을 결합한 측정 방식을 이용하여 상기 지연 오프셋 정보들을 생성할 수 있다. 상기 생성된 다수의 오프셋 정보들 각각은 데이터 베이스 1040으로 송신될 수 있다. 데이터 베이스 1040은 상기 다수의 단말들이 네트워크를 통하여 접근할 수 있는 데이터베이스 서버일 수 있다.
상기 다수의 단말들 및 데이터 베이스 1040은 유선 또는 무선 통신 방식을 이용하여 상기 지연 오프셋 값을 공유할 수 있다. 예를 들어, 상기 다수의 단말들은 WiMAX(worldwide interoperability for microwave access), 블루투스(bluetooth), BLE(bluetooth low energy), WiFi direct, 적외선 통신(infrared ray, IR), Zigbee, Z-Wave, VLC(visible light communication), 3G, LTE의 D2D 등의 방식을 통해 상기 지연 오프셋 값을 공유할 수 있다.
일부 실시 예들에서, 상기 제1 단말 1010이 대표 단말인 경우, 오프셋 정보 1017만 데이터 베이스 1040으로부터 다른 단말들에게 송신되며, 오프셋 정보 1027 및 오프셋 정보 1037은 다른 단말들에게 송신되지 않는다.
다른 실시 예들에서, 상기 다수의 단말들 간 기준 채널이 미리 설정된 경우, 데이터 베이스 1040은 상기 기준 채널에 대한 정보를 제공할 필요가 없다. 그러나, 상기 다수의 단말들 간 기준 채널이 미리 설정되지 않은 경우, 데이터 베이스 1040은 제1 단말 1010으로부터 결정된 기준 채널에 대한 정보를 제2 단말 1020 및 제3 단말 1030에게 제공할 수 있다.
또 다른 실시 예들에서, 상기 다수의 단말들이 통신 서비스에 가입되어 통신 네트워크에 연결되어 있는 경우, 상기 다수의 단말들 각각은 주기적으로 상기 두 신호 경로 간의 지연 값을 측정할 수 있다. 또한, 상기 다수의 단말들 각각은 유휴모드(idle mode) 또는 대기모드 중에 상기 두 신호 경로 간의 지연 값을 측정할 수 있다.
도 10b는 지연 오프셋 값을 공유하는 다른 동작을 예시하는 도면이다. 도 10b는 다수의 단말들이 하나의 측정 모듈을 이용하여 각각의 지연 오프셋 값을 공유하는 동작을 도시한다.
도 10b를 참조하면, 상기 다수의 단말들은 별도의 측정 장치를 포함하지 않는다. 상기 두 신호 경로 간의 지연 값 및 각 채널들의 지연 오프셋 값은 상기 다수의 단말들의 외부에 설치된 측정 장치 1050에 의하여 측정될 수 있다. 측정 장치 1050과 상기 다수의 단말들 각각은 별도의 인터페이스를 통하여 연결될 수 있다.
상기 다수의 단말들 및 측정 장치 1050은 유선 또는 무선 통신 방식을 이용하여 상기 지연 오프셋 값을 공유할 수 있다. 예를 들어, 상기 다수의 단말들은 WiMAX(worldwide interoperability for microwave access), 블루투스(bluetooth), BLE(bluetooth low energy), WiFi direct, 적외선 통신(infrared ray, IR), Zigbee, Z-Wave, VLC(visible light communication), 3G, LTE의 D2D 등의 방식을 통해 상기 지연 오프셋 값을 공유할 수 있다.
일부 실시 예들에서, 측정 장치 1050은 제1 단말 1010으로부터 다수의 채널들 및 다수의 대역폭들의 도합에 대응하는 신호들을 수신하고, 상기 수신된 신호들을 기반으로 각 채널 및 각 대역폭에 대한 두 신호 경로 간의 지연 값을 결정할 수 있다. 또한 상기 결정된 각각의 지연 값에 기반하여 기준 채널의 지연 값에 대한 지연 오프셋 값을 결정할 수 있다. 측정 장치 1050은 상기 결정된 기준 채널의 지연 값 및 상기 지연 오프셋 값들에 대한 정보를 다수의 단말들 각각에게 송신할 수 있다. 상기 다수의 단말들 각각은 상기 수신된 기준 채널의 지연 값 및 상기 지연 오프셋 값에 기반하여 각 채널 및 각 대역폭에 대한 두 신호 경로 간의 지연을 보상할 수 있다.
상술한 바와 같이, 무선 통신 시스템과 관련된 단말 장치는 다른 단말에게, 상기 단말의 제1 채널 지연 값 및 상기 단말의 제2 채널 지연 값에 기반하여 지연 오프셋 값을 송신하도록 구성되는 제어부를 포함할 수 있고, 상기 단말의 제1 채널 및 상기 단말의 제2 채널 각각은, 상기 단말과 개체 (entity)간의 채널을 의미할 수 있고, 상기 송신된 지연 오프셋 값은, 상기 다른 단말에 의하여 결정된 상기 다른 단말의 제1 채널 지연 값에 기반하여 상기 다른 단말의 제2 채널 지연 값을 결정하는데 이용될 수 있고, 상기 다른 단말의 제1 채널 및 상기 다른 단말의 제2 채널 각각은 상기 다른 단말과 상기 개체 간의 채널을 의미할 수 있다. 상기 단말의 제1 채널 지연 값 및 상기 단말의 제2 채널 지연 값 각각은, 상기 단말의 제1 채널 및 상기 단말의 제2 채널 각각에 대응하는 무선 주파수(radio frequency, RF) 신호의 처리 소요 시간 값과, 상기 RF 신호로부터 검출된 포락선(envelope) 신호의 처리 소요 시간 값에 기반하여 결정될 수 있다.
또한, 상기 지연 오프셋 값은, 상기 단말의 제1 채널 지연 값과 상기 단말의 제2 채널 지연 값의 차이에 의하여 결정될 수 있고, 상기 단말의 제1 채널 지연 값 및 상기 단말의 제2 채널 지연 값 각각은, 상기 단말의 제1 채널 및 상기 단말의 제2 채널 각각에 대응하는 무선 주파수(radio frequency, RF) 신호의 처리 소요 시간 값과, 상기 RF 신호로부터 검출된 포락선(envelope) 신호의 처리 소요 시간 값의 상호 상관 연산(cross-correlation)에 기반하여 결정될 수 있고, 상기 RF 신호의 처리 소요 시간 값은, 상기 RF 신호의 처리를 위한 입력 신호 및 출력 신호에 기반하여 결정될 수 있고, 상기 포락선 신호의 처리 소요 시간 값은, 상기 포락선 신호 처리를 위한 입력 신호 및 출력 신호에 기반하여 결정될 수 있다.
또한 상기 지연 오프셋 값은, 상기 단말의 제1 채널 지연 값과 상기 단말의 제2 채널 지연 값의 차이에 의하여 결정될 수 있고, 상기 단말의 제1 채널 지연 값 및 상기 단말의 제2 채널 지연 값 각각은, 상기 단말의 제1 채널 및 상기 단말의 제2 채널 각각에 대한 다수의 인접 채널 누설비(adjacent channel leakage ratio, ACLR) 값에 각각 대응하는 다수의 후보 지연 값들 중에서 결정될 수 있고, 상기 단말의 제1 채널 지연 값 및 상기 단말의 제2 채널 지연 값 각각은, 상기 다수의 후보 지연 값들 중에서 최대 ACLR 값을 가지는 지연 값에 기반하여 결정될 수 있다.
또한, 상기 제어부는 상기 단말의 제1 채널을 결정하도록 더 구성될 수 있고, 상기 단말의 제1 채널은, 상기 단말과 상기 개체 간 통신하기 위한 대역(band), 채널(channel) 및 대역폭(bandwidth)에 기반하여 결정될 수 있다.
또한 상기 제어부는 다른 단말에게, 상기 단말의 제1 채널의 제1 대역폭(bandwidth)에 대한 지연 값 및 상기 단말의 제1 채널의 제2 대역폭에 대한 지연 값에 기반하여 결정된 다른 지연 오프셋 값을 송신하도록 더 구성될 수 있고, 상기 다른 지연 오프셋 값은, 상기 다른 단말이 상기 다른 단말의 제1 채널의 제1 대역폭에 대한 지연 값에 기반하여 상기 다른 단말의 제1 채널의 제2 대역폭에 대한 지연 값을 결정하는데 이용될 수 있다.
또한, 상기 다른 단말의 제2 채널 지연 값은, 상기 다른 단말의 제2 채널에 대응하는 무선 주파수(radio frequency, RF) 신호의 처리 및 상기 다른 단말의 제2 채널에 대응하는 RF 신호로부터 검출된 포락선(envelope) 신호의 처리간 지연을 보상하기 위하여 이용될 수 있고, 상기 보상된 지연 값은 상기 다른 단말의 제2 채널에 대응하는 신호를 증폭하기 위하여 이용될 수 있다.
또한, 상기 제어부는 상기 결정된 지연 오프셋 값을 서버에게 송신하도록 더 구성될 수 있고, 상기 서버에게 송신된 지연 오프셋 값은 다수의 다른 단말의 제2 채널 지연 값을 결정하기 위하여 이용될 수 있다.
상술한 바와 같이, 무선 통신 시스템과 관련된 다른 단말 장치는 단말로부터 수신된 지연 오프셋 값 및 상기 다른 단말에 의하여 결정된 상기 다른 단말의 제1 채널 지연 값에 기반하여 상기 다른 단말의 제2 채널 지연 값을 결정하도록 구성되는 제어부를 포함할 수 있고, 상기 다른 단말의 제1 채널 및 상기 다른 단말의 제2 채널 각각은, 상기 다른 단말과 개체 (entity)간의 채널을 의미할 수 있고, 상기 지연 오프셋 값은, 상기 단말의 제1 채널 지연 값 및 상기 단말의 제2 채널 지연 값에 기반하여 결정될 수 있고, 상기 단말의 제1 채널 및 상기 단말의 제2 채널 각각은, 상기 단말과 상기 개체 간의 채널을 의미할 수 있다. 상기 다른 단말의 제1 채널 지연 값은, 상기 다른 단말의 제1 채널에 대응하는 무선 주파수(radio frequency, RF) 신호의 처리 소요 시간 값과 상기 RF 신호로부터 검출된 포락선(envelope) 신호의 처리 소요 시간 값에 기반하여 결정될 수 있다.
또한, 상기 다른 단말의 제1 채널 지연 값은, 상기 다른 단말의 제1 채널에 대응하는 무선 주파수(radio frequency, RF) 신호의 처리 소요 시간 값과, 상기 RF 신호로부터 검출된 포락선(envelope) 신호의 처리 소요 시간 값의 상호 상관 연산(cross-correlation)에 기반하여 결정될 수 있고, 상기 RF 신호의 처리 소요 시간 값은, 상기 RF 신호의 처리를 위한 입력 신호 및 출력 신호에 기반하여 결정될 수 있고, 상기 포락선 신호 처리의 소요 시간 값은, 상기 포락선 신호 처리를 위한 입력 신호 및 출력 신호에 기반하여 결정될 수 있다.
또한, 상기 다른 단말의 제1 채널 지연 값은, 상기 다른 단말의 제1 채널에 대한 다수의 인접 채널 누설비(adjacent channel leakage ratio, ACLR) 값에 각각 대응하는 다수의 후보 지연 값들 중에서 결정될 수 있고, 상기 다른 단말의 제1 채널 지연 값은, 상기 다수의 후보 지연 값들 중에서 최대 ACLR 값을 가지는 지연 값에 기반하여 결정될 수 있다.
또한, 상기 제어부는 상기 다른 단말의 제1 채널을 결정하도록 더 구성될 수 있고, 상기 다른 단말의 제1 채널은, 상기 다른 단말과 상기 개체 간 통신하기 위한 대역(band), 채널(channel), 및 대역폭(bandwidth)에 기반하여 결정될 수 있다.
또한, 상기 제어부는 상기 단말로부터 수신된 다른 지연 오프셋 값 및 상기 다른 단말의 제1 채널의 제1 대역폭(bandwidth)에 대한 지연 값에 기반하여 상기 다른 단말의 제1 채널의 제2 대역폭에 대한 지연 값을 결정하도록 더 구성될 수 있고, 상기 다른 지연 오프셋 값은, 상기 단말의 제1 채널의 제1 대역폭에 대한 지연 값 및 상기 단말의 제1 채널의 제2 대역폭에 대한 지연 값에 기반하여 결정될 수 있다.
또한, 상기 제어부는 상기 다른 단말의 제2 채널 지연 값에 기반하여, 상기 다른 단말의 제2 채널에 대응하는 무선 주파수(radio frequency, RF) 신호 처리 및 상기 다른 단말의 제2 채널에 대응하는 RF 신호로부터 검출된 포락선 신호의 처리간 지연을 보상하도록 더 구성될 수 있고, 상기 보상된 지연 값에 기반하여 상기 다른 단말의 제2 채널에 대응하는 신호를 증폭하도록 더 구성될 수 있다.
또한, 상기 제어부는 서버로부터 상기 지연 오프셋 값을 수신하도록 더 구성될 수 있고, 상기 지연 오프셋 값은 상기 다른 단말 이외의 다수의 다른 단말에 대한 제2 채널 지연 값을 결정하기 위하여 이용될 수 있다.
도 11은 지연 오프셋 값을 공유하기 위한 신호 흐름을 도시한다.
도 11은 상기 지연 오프셋 값을 제공하는 하나의 단말과 상기 지연 오프셋 값을 이용하는 하나의 다른 단말의 동작을 도시하였지만, 다양한 실시 예들에 따라 적어도 둘 이상의 지연 오프셋 값을 제공하는 적어도 둘 이상의 단말의 동작과, 상기 적어도 둘 이상의 지연 오프셋 값을 이용하는 적어도 둘 이상의 다른 단말의 동작이 수행될 수 있다.
도 11을 참조하면, 1130 단계에서, 단말 1110은 상기 제1 채널 및 상기 제2 채널 간의 지연 오프셋 값을 결정한다. 상기 지연 오프셋 값은 상기 제1 채널 및 상기 제2 채널 각각에 대한 상기 두 신호 경로 간의 지연 값의 차이를 의미한다. 도 11은 단말 1110이 직접 상기 지연 오프셋 값을 결정하는 동작을 도시하였지만, 구현 방법에 따라 별도의 측정 장치가 상기 지연 오프셋 값을 결정할 수 있다. 단말 1110은 상기 결정된 지연 오프셋 값을 단말 1110 내부의 저장부에 저장할 수 있고, 상기 지연 오프셋 값을 공유하기 위하여 다른 단말 1120에게 송신할 수 있다.
1140 단계에서 단말 1110은 상기 지연 오프셋 값을 다른 단말 1120에게 송신한다. 도 11은 단말 1110이 상기 지연 오프셋 값을 직접 다른 단말 1120에게 송신하는 동작을 도시하였지만, 구현 방법에 따라 단말 1110은 별도의 데이터 베이스 서버를 통하여 상기 지연 오프셋 값을 다른 단말 1120에게 송신할 수 있다. 또한, 도 11에서 도시되지 않았지만, 구현 방법에 따라 다른 단말 1120은 상기 지연 오프셋 값을 별도의 측정 장치로부터 수신할 수 있다.
1150 단계에서, 다른 단말 1120은 상기 수신된 지연 오프셋 값을 적용하여 다른 단말 1120의 제2 채널에 대한 두 신호 경로 간의 지연 값을 결정할 수 있다. 여기서, 상기 제2 채널은 기준 채널 이외의 채널을 의미한다. 즉, 다른 단말 1120은 다른 단말 1120에 의하여 측정된 기준 채널에 대한 두 신호 경로 간의 지연 값을 결정하고, 상기 결정된 지연 값에 상기 수신된 지연 오프셋 값을 적용하여 상기 제2 채널에 대한 두 신호 경로 간의 지연 값을 결정할 수 있다.
도 12는 지연 오프셋 값을 공유하기 위한 단말의 동작을 도시하는 흐름도이다. 도 12에서 도시된 일련의 단계들은 상기 도 11에 도시된 단말 1110의 동작에 대응한다.
도 12를 참조하면, 1210 단계에서, 단말 1110은 제1 채널의 두 신호 경로 간의 지연 값을 결정한다. 여기서, 상기 제1 채널은 다양한 실시 예들에 따라 결정된 기준 채널을 의미한다. 상기 두 신호 경로 간의 지연 값은 전술한 다양한 방법에 의하여 결정될 수 있다. 예를 들어, 상기 두 신호 경로 간의 지연 값은 상기 제1 신호 경로의 소요 시간 값 및 상기 제2 신호 경로의 소요 시간 값의 상호 상관 연산에 의하여 결정될 수 있다. 다른 예를 들어, 상기 두 신호 경로 간의 지연 값은 ACLR을 이용하여 결정될 수 있다.
1220 단계에서, 단말 1110은 제2 채널의 두 신호 경로 간의 지연 값을 결정한다. 여기서 상기 제2 채널은 상기 기준 채널을 제외한 채널을 의미한다. 또한, 상기 제2 채널은 상기 제1 채널과 동일한 EARFCN 및 서로 다른 대역폭을 포함하는 채널을 의미할 수 있다. 설명의 편의를 위하여, 도 12는 1210 단계 및 1220 단계가 일련의 순서를 가지는 동작인 것으로 도시하였지만, 상기 단계들의 동작은 동시에 수행될 수 있으며, 구현 방법에 따라 상기 제2 채널에 대한 두 신호 경로 간의 지연 값이 먼저 결정될 수 있다.
1230 단계에서, 단말 1110은 상기 결정된 제1 채널의 두 신호 경로 간의 지연 값 및 상기 결정된 제2 채널의 두 신호 경로 간의 지연 값에 기반하여 지연 오프셋 값을 결정한다. 여기서, 상기 지연 오프셋 값은 상기 제1 채널 및 상기 제2 채널 각각에 대한 두 신호 경로 간의 지연 값의 차이를 의미한다. 구현 방법에 따라 단말 1110은 상기 제1 채널과 상기 제2 채널 이외에 다른 채널간 지연 오프셋 값을 결정할 수 있다.
1240 단계에서, 단말 1110은 상기 결정된 지연 오프셋 값을 다른 단말 1120에게 송신한다. 구현 방법에 따라 단말 1110은 상기 결정된 지연 오프셋 값을 별도의 데이터 베이스 서버를 통하여 다른 단말 1120에게 송신할 수 있고, 상기 결정된 지연 오프셋 값을 직접 다른 단말 1120에게 송신할 수 있다.
도 13은 오프셋 값을 공유하기 위한 다른 단말의 동작을 도시하는 흐름도이다. 도 13에서 도시된 일련의 단계들은 상기 도 11에서 도시된 다른 단말 1120의 동작에 대응한다.
도 13을 참조하면, 1310 단계에서, 다른 단말 1120은 제1 채널(즉, 기준 채널)의 두 신호 경로 간의 지연 값을 결정한다. 여기서 상기 제1 채널은 단말 1110 및 다른 단말 1120에 의하여 미리 결정될 수 있다. 또한 상기 제1 채널은 상기 데이터 베이스 서버와 같은 별도의 통신 네트워크 서버에 의하여 결정될 수 있다. 다른 단말 1120은 상기 상호 상관 연산에 의한 측정 방법 또는 ACLR에 의한 측정 방법을 이용하여 상기 지연 값을 결정할 수 있다.
1320 단계에서, 다른 단말 1120은 단말 1110 또는 상기 데이터 베이스 서버로부터 상기 지연 오프셋 값을 수신한다. 여기서 상기 지연 오프셋 값은 상기 제1 채널 및 상기 제2 채널에 대한 지연 오프셋 값을 의미한다. 도 13은 1310 단계 및 1320 단계가 일련의 순서를 가지는 동작인 것으로 도시하였지만, 상기 단계들의 동작은 동시에 수행될 수 있으며, 구현 방법에 따라 다른 단말 1120은 상기 지연 오프셋 값을 먼저 수신할 수 있다.
1330 단계에서, 다른 단말 1120은 상기 수신된 지연 오프셋 값을 적용하여 상기 제2 채널의 두 신호 경로 간의 지연 값을 결정한다. 상기 과정을 이용하여, 다른 단말 1120은 상기 제2 채널의 두 신호 경로간 지연 값을 직접 측정하는 시간에 비하여 보다 감소된 시간을 소모할 수 있다.
1340 단계에서, 다른 단말 1120은 상기 지연 오프셋 값에 의하여 측정된 상기 제2 채널의 지연 값을 보상한다. 다시 말해, 다른 단말 1120은 상기 제2 채널에 대한 제1 신호 경로 및 제2 신호 경로간 지연을 보상하여 전력 증폭기의 입력 신호 및 상기 입력 신호에 대응하는 포락선 신호의 처리 시간에 대한 타이밍을 동기화시킬 수 있다. 상기 동기화된 타이밍에 의하여, 다른 단말 1120은 상기 제2 채널에 대응하는 신호에 대한 포락선 트래킹(envelope tracking, ET)을 수행하고, 상기 ET 기술에 의하여 증폭된 신호를 출력할 것이다.
상술한 바와 같이, 무선 통신 시스템과 관련된 단말의 동작 방법은 다른 단말에게, 상기 단말의 제1 채널 지연 값 및 상기 단말의 제2 채널 지연 값에 기반하여 결정된 지연 오프셋 값을 송신하는 과정을 포함할 수 있고, 상기 단말의 제1 채널 및 상기 단말의 제2 채널 각각은, 상기 단말과 개체 (entity)간의 채널을 의미할 수 있고, 상기 송신된 지연 오프셋 값은, 상기 다른 단말에 의하여 결정된 상기 다른 단말의 제1 채널 지연 값에 기반하여 상기 다른 단말의 제2 채널 지연 값을 결정하는데 이용될 수 있고, 상기 다른 단말의 제1 채널 및 상기 다른 단말의 제2 채널 각각은 상기 다른 단말과 상기 개체 간의 채널을 의미할 수 있다. 상기 단말의 제1 채널 지연 값 및 상기 단말의 제2 채널 지연 값 각각은, 상기 단말의 제1 채널 및 상기 단말의 제2 채널 각각에 대응하는 무선 주파수(radio frequency, RF) 신호의 처리 소요 시간 값과, 상기 RF 신호로부터 검출된 포락선(envelope) 신호의 처리 소요 시간 값에 기반하여 결정될 수 있다.
또한 상기 지연 오프셋 값은, 상기 단말의 제1 채널 지연 값과 상기 단말의 제2 채널 지연 값의 차이에 의하여 결정될 수 있고, 상기 단말의 제1 채널 지연 값 및 상기 단말의 제2 채널 지연 값 각각은, 상기 단말의 제1 채널 및 상기 단말의 제2 채널 각각에 대응하는 무선 주파수(radio frequency, RF) 신호의 처리 소요 시간 값과, 상기 RF 신호로부터 검출된 포락선(envelope) 신호의 처리 소요 시간 값의 상호 상관 연산(cross-correlation)에 기반하여 결정될 수 있고, 상기 RF 신호의 처리 소요 시간 값은, 상기 RF 신호의 처리를 위한 입력 신호 및 출력 신호에 기반하여 결정될 수 있고, 상기 포락선 신호의 처리 소요 시간 값은, 상기 포락선 신호 처리를 위한 입력 신호 및 출력 신호에 기반하여 결정될 수 있다.
또한, 상기 지연 오프셋 값은, 상기 단말의 제1 채널 지연 값과 상기 단말의 제2 채널 지연 값의 차이에 의하여 결정될 수 있고, 상기 단말의 제1 채널 지연 값 및 상기 단말의 제2 채널 지연 값 각각은, 상기 단말의 제1 채널 및 상기 단말의 제2 채널 각각에 대한 다수의 인접 채널 누설비(adjacent channel leakage ratio, ACLR) 값에 각각 대응하는 다수의 후보 지연 값들 중에서 결정될 수 있고, 상기 단말의 제1 채널 지연 값 및 상기 단말의 제2 채널 지연 값 각각은, 상기 다수의 후보 지연 값들 중에서 최대 ACLR 값을 가지는 지연 값에 기반하여 결정될 수 있다.
또한, 상기 동작 방법은, 상기 단말의 제1 채널을 결정하는 과정을 더 포함할 수 있고, 상기 단말의 제1 채널은, 상기 단말과 상기 개체 간 통신하기 위한 대역(band), 채널(channel) 및 대역폭(bandwidth)에 기반하여 결정될 수 있다.
또한, 상기 동작 방법은, 다른 단말에게, 상기 단말의 제1 채널의 제1 대역폭(bandwidth)에 대한 지연 값 및 상기 단말의 제1 채널의 제2 대역폭에 대한 지연 값에 기반하여 결정된 다른 지연 오프셋 값을 송신하는 과정을 더 포함할 수 있고, 상기 다른 지연 오프셋 값은, 상기 다른 단말이 상기 다른 단말의 제1 채널의 제1 대역폭에 대한 지연 값에 기반하여 상기 다른 단말의 제1 채널의 제2 대역폭에 대한 지연 값을 결정하는데 이용될 수 있다.
또한, 상기 다른 단말의 제2 채널 지연 값은, 상기 다른 단말의 제2 채널에 대응하는 무선 주파수(radio frequency, RF) 신호의 처리 및 상기 다른 단말의 제2 채널에 대응하는 RF 신호로부터 검출된 포락선(envelope) 신호의 처리간 지연을 보상하기 위하여 이용될 수 있고, 상기 보상된 지연 값은 상기 다른 단말의 제2 채널에 대응하는 신호를 증폭하기 위하여 이용될 수 있다.
또한, 상기 동작 방법은, 상기 결정된 지연 오프셋 값을 서버에게 송신하는 과정을 더 포함할 수 있고, 상기 서버에게 송신된 지연 오프셋 값은 다수의 다른 단말의 제2 채널 지연 값을 결정하기 위하여 이용될 수 있다.
상술한 바와 같이, 무선 통신 시스템과 관련된 다른 단말의 동작 방법은 단말로부터 수신된 지연 오프셋 값 및 상기 다른 단말에 의하여 결정된 상기 다른 단말의 제1 채널 지연 값에 기반하여 상기 다른 단말의 제2 채널 지연 값을 결정하는 과정을 포함할 수 있고, 상기 다른 단말의 제1 채널 및 상기 다른 단말의 제2 채널 각각은, 상기 다른 단말과 개체 (entity)간의 채널을 의미할 수 있고, 상기 지연 오프셋 값은, 상기 단말의 제1 채널 지연 값 및 상기 단말의 제2 채널 지연 값에 기반하여 결정될 수 있고, 상기 단말의 제1 채널 및 상기 단말의 제2 채널 각각은, 상기 단말과 상기 개체 간의 채널을 의미할 수 있다. 상기 다른 단말의 제1 채널 지연 값은, 상기 다른 단말의 제1 채널에 대응하는 무선 주파수(radio frequency, RF) 신호의 처리 소요 시간 값과 상기 RF 신호로부터 검출된 포락선(envelope) 신호의 처리 소요 시간 값에 기반하여 결정될 수 있다.
또한, 상기 다른 단말의 제1 채널 지연 값은, 상기 다른 단말의 제1 채널에 대응하는 무선 주파수(radio frequency, RF) 신호의 처리 소요 시간 값과, 상기 RF 신호로부터 검출된 포락선(envelope) 신호의 처리 소요 시간 값의 상호 상관 연산(cross-correlation)에 기반하여 결정될 수 있고, 상기 RF 신호의 처리 소요 시간 값은, 상기 RF 신호의 처리를 위한 입력 신호 및 출력 신호에 기반하여 결정될 수 있고, 상기 포락선 신호 처리의 소요 시간 값은, 상기 포락선 신호 처리를 위한 입력 신호 및 출력 신호에 기반하여 결정될 수 있다.
또한, 상기 다른 단말의 제1 채널 지연 값은, 상기 다른 단말의 제1 채널에 대한 다수의 인접 채널 누설비(adjacent channel leakage ratio, ACLR) 값에 각각 대응하는 다수의 후보 지연 값들 중에서 결정될 수 있고, 상기 다른 단말의 제1 채널 지연 값은, 상기 다수의 후보 지연 값들 중에서 최대 ACLR 값을 가지는 지연 값에 기반하여 결정될 수 있다.
또한 상기 동작 방법은 상기 다른 단말의 제1 채널을 결정하는 과정을 더 포함할 수 있고, 상기 다른 단말의 제1 채널은, 상기 다른 단말과 상기 개체 간 통신하기 위한 대역(band), 채널(channel) 및 대역폭(bandwidth)에 기반하여 결정될 수 있다.
또한 상기 동작 방법은, 상기 단말로부터 수신된 다른 지연 오프셋 값 및 상기 다른 단말의 제1 채널의 제1 대역폭(bandwidth)에 대한 지연 값에 기반하여 상기 다른 단말의 제1 채널의 제2 대역폭에 대한 지연 값을 결정하는 과정을 더 포함할 수 있고, 상기 다른 지연 오프셋 값은, 상기 단말의 제1 채널의 제1 대역폭에 대한 지연 값 및 상기 단말의 제1 채널의 제2 대역폭에 대한 지연 값에 기반하여 결정될 수 있다.
또한 상기 동작 방법은 상기 다른 단말의 제2 채널 지연 값에 기반하여, 상기 다른 단말의 제2 채널에 대응하는 무선 주파수(radio frequency, RF) 신호 처리 및 상기 다른 단말의 제2 채널에 대응하는 RF 신호로부터 검출된 포락선(envelope) 신호의 처리간 지연을 보상하는 과정과, 상기 보상된 지연 값에 기반하여 상기 다른 단말의 제2 채널에 대응하는 신호를 증폭하는 과정을 더 포함할 수 있다.
또한 상기 동작 방법은 서버로부터 상기 지연 오프셋 값을 수신하는 과정을 더 포함할 수 있고, 상기 지연 오프셋 값은 상기 다른 단말 이외의 다수의 다른 단말에 대한 제2 채널 지연 값을 결정하기 위하여 이용될 수 있다.
본 개시의 청구항 또는 명세서에 기재된 실시 예들에 따른 방법들은 하드웨어, 소프트웨어, 또는 하드웨어와 소프트웨어의 조합의 형태로 구현될(implemented) 수 있다.
그러한 소프트웨어는 컴퓨터 판독 가능 저장 매체에 저장될 수 있다. 컴퓨터 판독 가능 저장 매체는, 적어도 하나의 프로그램(소프트웨어 모듈), 전자 장치에서 적어도 하나의 프로세서에 의해 실행될 때 전자 장치가 본 개시의 방법을 실시하게 하는 명령어들(instructions)을 포함하는 적어도 하나의 프로그램을 저장한다.
이러한 소프트웨어는, 휘발성(volatile) 또는 (ROM: Read Only Memory)과 같은 불 휘발성(non-volatile) 저장장치의 형태로, 또는 램(RAM: random access memory), 메모리 칩(memory chips), 장치 또는 집적 회로(integrated circuits)와 같은 메모리의 형태로, 또는 컴팩트 디스크 롬(CD-ROM: Compact Disc-ROM), 디지털 다목적 디스크(DVDs: Digital Versatile Discs), 자기 디스크(magnetic disk) 또는 자기 테이프(magnetic tape) 등과 같은 광학 또는 자기적 판독 가능 매체에, 저장될 수 있다.
저장 장치 및 저장 미디어는, 실행될 때 일 실시 예들을 구현하는 명령어들을 포함하는 프로그램 또는 프로그램들을 저장하기에 적절한 기계-판독 가능 저장 수단의 실시 예들이다. 실시 예들은 본 명세서의 청구항들 중 어느 하나에 청구된 바와 같은 장치 또는 방법을 구현하기 위한 코드를 포함하는 프로그램, 및 그러한 프로그램을 저장하는 기계-판독 가능 저장 매체를 제공한다. 나아가, 그러한 프로그램들은 유선 또는 무선 연결을 통해 전달되는 통신 신호와 같은 어떠한 매체에 의해 전자적으로 전달될 수 있으며, 실시 예들은 동등한 것을 적절히 포함한다.
상술한 구체적인 실시 예들에서, 발명에 포함되는 구성 요소는 제시된 구체적인 실시 예에 따라 단수 또는 복수로 표현되었다. 그러나, 단수 또는 복수의 표현은 설명의 편의를 위해 제시한 상황에 적합하게 선택된 것으로서, 상술한 실시 예들이 단수 또는 복수의 구성 요소에 제한되는 것은 아니며, 복수로 표현된 구성 요소라 하더라도 단수로 구성되거나, 단수로 표현된 구성 요소라 하더라도 복수로 구성될 수 있다.
한편 발명의 설명에서는 구체적인 실시 예들에 관해 설명하였으나, 다양한 실시 예들이 내포하는 기술적 사상의 범위에서 벗어나지 않는 한도 내에서 여러 가지 변형이 가능함은 물론이다. 그러므로 본 발명의 범위는 설명된 실시 예에 국한되어 정해져서는 안되며 후술하는 청구범위뿐만 아니라 이 청구범위와 균등한 것들에 의해 정해져야 한다.

Claims (32)

  1. 단말의 동작 방법에 있어서,
    다른 단말에게, 상기 단말의 제1 채널 지연 값 및 상기 단말의 제2 채널 지연 값에 기반하여 결정된 지연 오프셋 값을 송신하는 과정을 포함하고,
    상기 단말의 제1 채널 및 상기 단말의 제2 채널 각각은, 상기 단말과 개체 (entity)간의 채널이고,
    상기 송신된 지연 오프셋 값은, 상기 다른 단말에 의하여 결정된 상기 다른 단말의 제1 채널 지연 값에 기반하여 상기 다른 단말의 제2 채널 지연 값을 결정하는데 이용되고,
    상기 다른 단말의 제1 채널 및 상기 다른 단말의 제2 채널 각각은 상기 다른 단말과 상기 개체 간의 채널인 방법.
  2. 청구항 1에 있어서, 상기 단말의 제1 채널 지연 값 및 상기 단말의 제2 채널 지연 값 각각은,
    상기 단말의 제1 채널 및 상기 단말의 제2 채널 각각에 대응하는 무선 주파수(radio frequency, RF) 신호의 처리 소요 시간 값과, 상기 RF 신호로부터 검출된 포락선(envelope) 신호의 처리 소요 시간 값에 기반하여 결정되는 방법.
  3. 청구항 1에 있어서, 상기 지연 오프셋 값은,
    상기 단말의 제1 채널 지연 값과 상기 단말의 제2 채널 지연 값의 차이에 의하여 결정되고,
    상기 단말의 제1 채널 지연 값 및 상기 단말의 제2 채널 지연 값 각각은,
    상기 단말의 제1 채널 및 상기 단말의 제2 채널 각각에 대응하는 무선 주파수(radio frequency, RF) 신호의 처리 소요 시간 값과, 상기 RF 신호로부터 검출된 포락선(envelope) 신호의 처리 소요 시간 값의 상호 상관 연산(cross-correlation)에 기반하여 결정되고,
    상기 RF 신호의 처리 소요 시간 값은, 상기 RF 신호의 처리를 위한 입력 신호 및 출력 신호에 기반하여 결정되고,
    상기 포락선 신호의 처리 소요 시간 값은, 상기 포락선 신호 처리를 위한 입력 신호 및 출력 신호에 기반하여 결정되는 방법.
  4. 청구항 1에 있어서, 상기 지연 오프셋 값은,
    상기 단말의 제1 채널 지연 값과 상기 단말의 제2 채널 지연 값의 차이에 의하여 결정되고,
    상기 단말의 제1 채널 지연 값 및 상기 단말의 제2 채널 지연 값 각각은, 상기 단말의 제1 채널 및 상기 단말의 제2 채널 각각에 대한 다수의 인접 채널 누설비(adjacent channel leakage ratio, ACLR) 값에 각각 대응하는 다수의 후보 지연 값들 중에서 결정되고,
    상기 단말의 제1 채널 지연 값 및 상기 단말의 제2 채널 지연 값 각각은, 상기 다수의 후보 지연 값들 중에서 최대 ACLR 값을 가지는 지연 값에 기반하여 결정되는 방법.
  5. 청구항 1에 있어서, 상기 단말의 제1 채널을 결정하는 과정을 더 포함하고,
    상기 단말의 제1 채널은, 상기 단말과 상기 개체 간 통신하기 위한 대역(band), 채널(channel) 및 대역폭(bandwidth)에 기반하여 결정되는 방법.
  6. 청구항 1에 있어서,
    다른 단말에게, 상기 단말의 제1 채널의 제1 대역폭(bandwidth)에 대한 지연 값 및 상기 단말의 제1 채널의 제2 대역폭에 대한 지연 값에 기반하여 결정된 다른 지연 오프셋 값을 송신하는 과정을 더 포함하고,
    상기 다른 지연 오프셋 값은, 상기 다른 단말이 상기 다른 단말의 제1 채널의 제1 대역폭에 대한 지연 값에 기반하여 상기 다른 단말의 제1 채널의 제2 대역폭에 대한 지연 값을 결정하는데 이용되는 방법.
  7. 청구항 1에 있어서,
    상기 다른 단말의 제2 채널 지연 값은, 상기 다른 단말의 제2 채널에 대응하는 무선 주파수(radio frequency, RF) 신호의 처리 및 상기 다른 단말의 제2 채널에 대응하는 RF 신호로부터 검출된 포락선(envelope) 신호의 처리간 지연을 보상하기 위하여 이용되고,
    상기 보상된 지연 값은 상기 다른 단말의 제2 채널에 대응하는 신호를 증폭하기 위하여 이용되는 방법.
  8. 청구항 1에 있어서,
    상기 결정된 지연 오프셋 값을 서버에게 송신하는 과정을 더 포함하고,
    상기 서버에게 송신된 지연 오프셋 값은 다수의 다른 단말의 제2 채널 지연 값을 결정하기 위하여 이용되는 방법.
  9. 다른 단말의 동작 방법에 있어서,
    단말로부터 수신된 지연 오프셋 값 및 상기 다른 단말에 의하여 결정된 상기 다른 단말의 제1 채널 지연 값에 기반하여 상기 다른 단말의 제2 채널 지연 값을 결정하는 과정을 포함하고,
    상기 다른 단말의 제1 채널 및 상기 다른 단말의 제2 채널 각각은, 상기 다른 단말과 개체 (entity)간의 채널이고,
    상기 지연 오프셋 값은, 상기 단말의 제1 채널 지연 값 및 상기 단말의 제2 채널 지연 값에 기반하여 결정되고,
    상기 단말의 제1 채널 및 상기 단말의 제2 채널 각각은, 상기 단말과 상기 개체 간의 채널인 방법.
  10. 청구항 9에 있어서, 상기 다른 단말의 제1 채널 지연 값은,
    상기 다른 단말의 제1 채널에 대응하는 무선 주파수(radio frequency, RF) 신호의 처리 소요 시간 값과 상기 RF 신호로부터 검출된 포락선(envelope) 신호의 처리 소요 시간 값에 기반하여 결정되는 방법.
  11. 청구항 9에 있어서, 상기 다른 단말의 제1 채널 지연 값은,
    상기 다른 단말의 제1 채널에 대응하는 무선 주파수(radio frequency, RF) 신호의 처리 소요 시간 값과, 상기 RF 신호로부터 검출된 포락선(envelope) 신호의 처리 소요 시간 값의 상호 상관 연산(cross-correlation)에 기반하여 결정되고,
    상기 RF 신호의 처리 소요 시간 값은, 상기 RF 신호의 처리를 위한 입력 신호 및 출력 신호에 기반하여 결정되고,
    상기 포락선 신호 처리의 소요 시간 값은, 상기 포락선 신호 처리를 위한 입력 신호 및 출력 신호에 기반하여 결정되는 방법.
  12. 청구항 9에 있어서, 상기 다른 단말의 제1 채널 지연 값은,
    상기 다른 단말의 제1 채널에 대한 다수의 인접 채널 누설비(adjacent channel leakage ratio, ACLR) 값에 각각 대응하는 다수의 후보 지연 값들 중에서 결정되고,
    상기 다른 단말의 제1 채널 지연 값은, 상기 다수의 후보 지연 값들 중에서 최대 ACLR 값을 가지는 지연 값에 기반하여 결정되는 방법.
  13. 청구항 9에 있어서, 상기 다른 단말의 제1 채널을 결정하는 과정을 더 포함하고,
    상기 다른 단말의 제1 채널은, 상기 다른 단말과 상기 개체 간 통신하기 위한 대역(band), 채널(channel) 및 대역폭(bandwidth)에 기반하여 결정되는 방법.
  14. 청구항 9에 있어서,
    상기 단말로부터 수신된 다른 지연 오프셋 값 및 상기 다른 단말의 제1 채널의 제1 대역폭(bandwidth)에 대한 지연 값에 기반하여 상기 다른 단말의 제1 채널의 제2 대역폭에 대한 지연 값을 결정하는 과정을 더 포함하고,
    상기 다른 지연 오프셋 값은, 상기 단말의 제1 채널의 제1 대역폭에 대한 지연 값 및 상기 단말의 제1 채널의 제2 대역폭에 대한 지연 값에 기반하여 결정되는 방법.
  15. 청구항 9에 있어서,
    상기 다른 단말의 제2 채널 지연 값에 기반하여, 상기 다른 단말의 제2 채널에 대응하는 무선 주파수(radio frequency, RF) 신호 처리 및 상기 다른 단말의 제2 채널에 대응하는 RF 신호로부터 검출된 포락선(envelope) 신호의 처리간 지연을 보상하는 과정과,
    상기 보상된 지연 값에 기반하여 상기 다른 단말의 제2 채널에 대응하는 신호를 증폭하는 과정을 더 포함하는 방법.
  16. 청구항 9에 있어서, 서버로부터 상기 지연 오프셋 값을 수신하는 과정을 더 포함하고,
    상기 지연 오프셋 값은 상기 다른 단말 이외의 다수의 다른 단말에 대한 제2 채널 지연 값을 결정하기 위하여 이용되는 방법.
  17. 단말 장치에 있어서,
    다른 단말에게, 상기 단말의 제1 채널 지연 값 및 상기 단말의 제2 채널 지연 값에 기반하여 지연 오프셋 값을 송신하도록 구성되는 제어부를 포함하고,
    상기 단말의 제1 채널 및 상기 단말의 제2 채널 각각은, 상기 단말과 개체 (entity)간의 채널이고,
    상기 송신된 지연 오프셋 값은, 상기 다른 단말에 의하여 결정된 상기 다른 단말의 제1 채널 지연 값에 기반하여 상기 다른 단말의 제2 채널 지연 값을 결정하는데 이용되고,
    상기 다른 단말의 제1 채널 및 상기 다른 단말의 제2 채널 각각은 상기 다른 단말과 상기 개체 간의 채널인 장치.
  18. 청구항 17에 있어서, 상기 단말의 제1 채널 지연 값 및 상기 단말의 제2 채널 지연 값 각각은,
    상기 단말의 제1 채널 및 상기 단말의 제2 채널 각각에 대응하는 무선 주파수(radio frequency, RF) 신호의 처리 소요 시간 값과, 상기 RF 신호로부터 검출된 포락선(envelope) 신호의 처리 소요 시간 값에 기반하여 결정되는 장치.
  19. 청구항 17에 있어서, 상기 지연 오프셋 값은,
    상기 단말의 제1 채널 지연 값과 상기 단말의 제2 채널 지연 값의 차이에 의하여 결정되고,
    상기 단말의 제1 채널 지연 값 및 상기 단말의 제2 채널 지연 값 각각은,
    상기 단말의 제1 채널 및 상기 단말의 제2 채널 각각에 대응하는 무선 주파수(radio frequency, RF) 신호의 처리 소요 시간 값과, 상기 RF 신호로부터 검출된 포락선(envelope) 신호의 처리 소요 시간 값의 상호 상관 연산(cross-correlation)에 기반하여 결정되고,
    상기 RF 신호의 처리 소요 시간 값은, 상기 RF 신호의 처리를 위한 입력 신호 및 출력 신호에 기반하여 결정되고,
    상기 포락선 신호의 처리 소요 시간 값은, 상기 포락선 신호 처리를 위한 입력 신호 및 출력 신호에 기반하여 결정되는 장치.
  20. 청구항 17에 있어서, 상기 지연 오프셋 값은,
    상기 단말의 제1 채널 지연 값과 상기 단말의 제2 채널 지연 값의 차이에 의하여 결정되고,
    상기 단말의 제1 채널 지연 값 및 상기 단말의 제2 채널 지연 값 각각은, 상기 단말의 제1 채널 및 상기 단말의 제2 채널 각각에 대한 다수의 인접 채널 누설비(adjacent channel leakage ratio, ACLR) 값에 각각 대응하는 다수의 후보 지연 값들 중에서 결정되고,
    상기 단말의 제1 채널 지연 값 및 상기 단말의 제2 채널 지연 값 각각은, 상기 다수의 후보 지연 값들 중에서 최대 ACLR 값을 가지는 지연 값에 기반하여 결정되는 장치.
  21. 청구항 17에 있어서,
    상기 제어부는 상기 단말의 제1 채널을 결정하도록 더 구성되고,
    상기 단말의 제1 채널은, 상기 단말과 상기 개체 간 통신하기 위한 대역(band), 채널(channel) 및 대역폭(bandwidth)에 기반하여 결정되는 장치.
  22. 청구항 17에 있어서,
    상기 제어부는 다른 단말에게, 상기 단말의 제1 채널의 제1 대역폭(bandwidth)에 대한 지연 값 및 상기 단말의 제1 채널의 제2 대역폭에 대한 지연 값에 기반하여 결정된 다른 지연 오프셋 값을 송신하도록 더 구성되고,
    상기 다른 지연 오프셋 값은, 상기 다른 단말이 상기 다른 단말의 제1 채널의 제1 대역폭에 대한 지연 값에 기반하여 상기 다른 단말의 제1 채널의 제2 대역폭에 대한 지연 값을 결정하는데 이용되는 장치.
  23. 청구항 17에 있어서,
    상기 다른 단말의 제2 채널 지연 값은, 상기 다른 단말의 제2 채널에 대응하는 무선 주파수(radio frequency, RF) 신호의 처리 및 상기 다른 단말의 제2 채널에 대응하는 RF 신호로부터 검출된 포락선(envelope) 신호의 처리간 지연을 보상하기 위하여 이용되고,
    상기 보상된 지연 값은 상기 다른 단말의 제2 채널에 대응하는 신호를 증폭하기 위하여 이용되는 장치.
  24. 청구항 17에 있어서,
    상기 제어부는 상기 결정된 지연 오프셋 값을 서버에게 송신하도록 더 구성되고,
    상기 서버에게 송신된 지연 오프셋 값은 다수의 다른 단말의 제2 채널 지연 값을 결정하기 위하여 이용되는 장치.
  25. 다른 단말 장치에 있어서,
    단말로부터 수신된 지연 오프셋 값 및 상기 다른 단말에 의하여 결정된 상기 다른 단말의 제1 채널 지연 값에 기반하여 상기 다른 단말의 제2 채널 지연 값을 결정하도록 구성되는 제어부를 포함하고,
    상기 다른 단말의 제1 채널 및 상기 다른 단말의 제2 채널 각각은, 상기 다른 단말과 개체 (entity)간의 채널이고,
    상기 지연 오프셋 값은, 상기 단말의 제1 채널 지연 값 및 상기 단말의 제2 채널 지연 값에 기반하여 결정되고,
    상기 단말의 제1 채널 및 상기 단말의 제2 채널 각각은, 상기 단말과 상기 개체 간의 채널인 장치.
  26. 청구항 25에 있어서, 상기 다른 단말의 제1 채널 지연 값은,
    상기 다른 단말의 제1 채널에 대응하는 무선 주파수(radio frequency, RF) 신호의 처리 소요 시간 값과 상기 RF 신호로부터 검출된 포락선(envelope) 신호의 처리 소요 시간 값에 기반하여 결정되는 장치.
  27. 청구항 25에 있어서, 상기 다른 단말의 제1 채널 지연 값은,
    상기 다른 단말의 제1 채널에 대응하는 무선 주파수(radio frequency, RF) 신호의 처리 소요 시간 값과, 상기 RF 신호로부터 검출된 포락선(envelope) 신호의 처리 소요 시간 값의 상호 상관 연산(cross-correlation)에 기반하여 결정되고,
    상기 RF 신호의 처리 소요 시간 값은, 상기 RF 신호의 처리를 위한 입력 신호 및 출력 신호에 기반하여 결정되고,
    상기 포락선 신호 처리의 소요 시간 값은, 상기 포락선 신호 처리를 위한 입력 신호 및 출력 신호에 기반하여 결정되는 장치.
  28. 청구항 25에 있어서, 상기 다른 단말의 제1 채널 지연 값은,
    상기 다른 단말의 제1 채널에 대한 다수의 인접 채널 누설비(adjacent channel leakage ratio, ACLR) 값에 각각 대응하는 다수의 후보 지연 값들 중에서 결정되고,
    상기 다른 단말의 제1 채널 지연 값은, 상기 다수의 후보 지연 값들 중에서 최대 ACLR 값을 가지는 지연 값에 기반하여 결정되는 장치.
  29. 청구항 25에 있어서,
    상기 제어부는 상기 다른 단말의 제1 채널을 결정하도록 더 구성되고,
    상기 다른 단말의 제1 채널은, 상기 다른 단말과 상기 개체 간 통신하기 위한 대역(band), 채널(channel), 및 대역폭(bandwidth)에 기반하여 결정되는 장치.
  30. 청구항 25에 있어서,
    상기 제어부는 상기 단말로부터 수신된 다른 지연 오프셋 값 및 상기 다른 단말의 제1 채널의 제1 대역폭(bandwidth)에 대한 지연 값에 기반하여 상기 다른 단말의 제1 채널의 제2 대역폭에 대한 지연 값을 결정하도록 더 구성되고,
    상기 다른 지연 오프셋 값은, 상기 단말의 제1 채널의 제1 대역폭에 대한 지연 값 및 상기 단말의 제1 채널의 제2 대역폭에 대한 지연 값에 기반하여 결정되는 장치.
  31. 청구항 25에 있어서,
    상기 제어부는 상기 다른 단말의 제2 채널 지연 값에 기반하여, 상기 다른 단말의 제2 채널에 대응하는 무선 주파수(radio frequency, RF) 신호 처리 및 상기 다른 단말의 제2 채널에 대응하는 RF 신호로부터 검출된 포락선 신호의 처리간 지연을 보상하도록 더 구성되고,
    상기 보상된 지연 값에 기반하여 상기 다른 단말의 제2 채널에 대응하는 신호를 증폭하도록 더 구성되는 장치.
  32. 청구항 25에 있어서,
    상기 제어부는 서버로부터 상기 지연 오프셋 값을 수신하도록 더 구성되고,
    상기 지연 오프셋 값은 상기 다른 단말 이외의 다수의 다른 단말에 대한 제2 채널 지연 값을 결정하기 위하여 이용되는 장치.
KR1020160036116A 2015-07-24 2016-03-25 신호 경로들 간의 지연을 보상하기 위한 장치 및 방법 KR20170011991A (ko)

Priority Applications (4)

Application Number Priority Date Filing Date Title
US15/216,320 US9924480B2 (en) 2015-07-24 2016-07-21 Apparatus and method for calibrating delay between signal paths
TW105123127A TW201711375A (zh) 2015-07-24 2016-07-22 終端裝置及其運作方法
CN201610591253.XA CN106375035A (zh) 2015-07-24 2016-07-25 用于校准信号路径之间的延迟的设备和方法
DE102016213594.5A DE102016213594A1 (de) 2015-07-24 2016-07-25 Vorrichtung und Verfahren zum Kalibrieren von Verzögerung zwischen Signalpfaden

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
KR20150105114 2015-07-24
KR1020150105114 2015-07-24

Publications (1)

Publication Number Publication Date
KR20170011991A true KR20170011991A (ko) 2017-02-02

Family

ID=58154263

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020160036116A KR20170011991A (ko) 2015-07-24 2016-03-25 신호 경로들 간의 지연을 보상하기 위한 장치 및 방법

Country Status (2)

Country Link
KR (1) KR20170011991A (ko)
TW (1) TW201711375A (ko)

Also Published As

Publication number Publication date
TW201711375A (zh) 2017-03-16

Similar Documents

Publication Publication Date Title
US9520907B2 (en) Methods and apparatus for envelope tracking system
US10673384B2 (en) Power amplifier, radio remote unit, and base station
US9264024B2 (en) Apparatus and method of correcting output characteristics in a power combination apparatus
US20150236877A1 (en) Methods and apparatus for envelope tracking system
US20140199949A1 (en) Method for improving tx gain in envelope tracking systems
JP4583979B2 (ja) 送信装置及び無線通信装置
US9270312B2 (en) Method and apparatus for controlling gain in communicaton system supporting beam forming scheme
US20100007414A1 (en) Gain Control for Linear Radio Freqency Power Amplifiers
TWI466439B (zh) 用於射頻功率放大器電路以確定最佳電源電壓之方法
US8836424B2 (en) Amplifier circuit, method and mobile communication device
JP6337087B2 (ja) 無線周波数装置較正
KR20160088625A (ko) 전력 검출 방법 및 장치
US9924480B2 (en) Apparatus and method for calibrating delay between signal paths
KR20170011991A (ko) 신호 경로들 간의 지연을 보상하기 위한 장치 및 방법
US8909180B1 (en) Method and apparatus for power supply modulation of a radio frequency signal
US9590665B2 (en) Apparatus and method for removing noise of power amplifier in mobile communication system
US11777458B2 (en) Power control device and method, and storage medium
CN107112960B (zh) 电力管理方法与装置
JP5069211B2 (ja) 温度補償回路および温度補償方法
US9300255B2 (en) Radio communication circuit and radio communication apparatus
CN111245374A (zh) 用于控制频谱再生的方法和装置
KR102093152B1 (ko) 엔벨로프 트래킹 전류 바이어스 회로 및 파워 증폭 장치
CN105517200A (zh) 一种发射信号处理方法及装置
KR20160146472A (ko) 송신을 제어하기 위한 장치 및 방법
JP2010157836A (ja) 歪補償増幅装置