KR20160142656A - 모바일 장치 및 모바일 장치의 동작 방법 - Google Patents

모바일 장치 및 모바일 장치의 동작 방법 Download PDF

Info

Publication number
KR20160142656A
KR20160142656A KR1020150078668A KR20150078668A KR20160142656A KR 20160142656 A KR20160142656 A KR 20160142656A KR 1020150078668 A KR1020150078668 A KR 1020150078668A KR 20150078668 A KR20150078668 A KR 20150078668A KR 20160142656 A KR20160142656 A KR 20160142656A
Authority
KR
South Korea
Prior art keywords
write
type area
processing unit
mobile device
type
Prior art date
Application number
KR1020150078668A
Other languages
English (en)
Other versions
KR102384344B1 (ko
Inventor
양승수
Original Assignee
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자주식회사 filed Critical 삼성전자주식회사
Priority to KR1020150078668A priority Critical patent/KR102384344B1/ko
Priority to US15/136,873 priority patent/US10978131B2/en
Publication of KR20160142656A publication Critical patent/KR20160142656A/ko
Application granted granted Critical
Publication of KR102384344B1 publication Critical patent/KR102384344B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/21Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
    • G11C11/34Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
    • G11C11/40Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
    • G11C11/401Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells
    • G11C11/406Management or control of the refreshing or charge-regeneration cycles
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/32Means for saving power
    • G06F1/3203Power management, i.e. event-based initiation of a power-saving mode
    • G06F1/3234Power saving characterised by the action undertaken
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/21Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
    • G11C11/34Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
    • G11C11/40Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
    • G11C11/401Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells
    • G11C11/406Management or control of the refreshing or charge-regeneration cycles
    • G11C11/40603Arbitration, priority and concurrent access to memory cells for read/write or refresh operations
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/32Means for saving power
    • G06F1/3203Power management, i.e. event-based initiation of a power-saving mode
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/14Handling requests for interconnection or transfer
    • G06F13/16Handling requests for interconnection or transfer for access to memory bus
    • G06F13/1605Handling requests for interconnection or transfer for access to memory bus based on arbitration
    • G06F13/161Handling requests for interconnection or transfer for access to memory bus based on arbitration with latency improvement
    • G06F13/1636Handling requests for interconnection or transfer for access to memory bus based on arbitration with latency improvement using refresh
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/21Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
    • G11C11/34Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
    • G11C11/40Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
    • G11C11/401Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells
    • G11C11/4063Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing
    • G11C11/407Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing for memory cells of the field-effect type
    • G11C11/4072Circuits for initialization, powering up or down, clearing memory or presetting
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/21Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
    • G11C11/34Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
    • G11C11/40Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
    • G11C11/401Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells
    • G11C11/4063Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing
    • G11C11/407Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing for memory cells of the field-effect type
    • G11C11/4076Timing circuits

Abstract

모바일 장치 및 모바일 장치의 동작 방법이 개시된다. 일 실시예에 따른 모바일 장치(mobile device)의 중앙 처리 장치에 의해 제어되는 동작 방법에 있어서, 상기 모바일 장치의 메모리 장치(memory device)에 대한 초기화 요청에 응답하여, 제1 값으로 초기화하지 아니한, 상기 메모리 장치의 제1 유형 영역을 설정하는 단계; 및 상기 제1 유형 영역에 대한 동작 명령을 처리하는 단계를 포함한다.

Description

모바일 장치 및 모바일 장치의 동작 방법 {Mobile Device and Operation Method of Mobile Device}
본 개시는 모바일 장치 및 모바일 장치의 동작 방법에 관한 것으로, 파워 소모를 줄이거나 동작 성능을 향상시킬 수 있는 모바일 장치 및 모바일 장치의 동작 방법에 관한 것이다.
스마트폰(smart phone), 테블릿 PC(tablet PC) 및 웨어러블 장치(wearable device) 등의 모바일 장치에 대한, 소형화 및 고성능화의 요구에 따라, 모바일 장치에서의 파워 소모 또는 메모리 대역폭(memory bandwidth) 등이 이슈가 되고 있다.
비효율적인 동작을 제어함으로써 파워 소모를 줄이거나 동작 성능을 향상시킬 수 있는 모바일 장치 및 모바일 장치의 동작 방법이 제공된다.
일 실시예에 따른 모바일 장치(mobile device)의 중앙 처리 장치에 의해 제어되는 동작 방법에 있어서, 상기 모바일 장치의 메모리 장치(memory device)에 대한 초기화 요청에 응답하여, 제1 값으로 초기화하지 아니한, 상기 메모리 장치의 제1 유형 영역을 설정하는 단계; 및 상기 제1 유형 영역에 대한 동작 명령을 처리하는 단계를 포함한다.
일 실시예에 따른 모바일 장치(mobile device)는, 상기 모바일 장치의 제어를 위한 데이터 처리를 수행하는 중앙 처리 장치; 상기 중앙 처리 장치가 동작하는데 요구되는 데이터가 로드(load)되는 메모리 장치(memory device); 및 상기 메모리 장치를 액세스 하지 아니하고, 상기 메모리 장치의 제1 유형 영역에 대한 다수의 동작 명령 중 적어도 하나에 대한 응답을 생성하여, 상기 중앙 처리 장치로 전달하는 제로 데이터 처리기를 포함하고, 상기 제1 유형 영역은, 상기 중앙 처리 장치로부터 생성되는 초기화 요청에 응답하여, 제로 데이터(zero data)로 초기화되지 아니한 영역이다.
일 실시예에 따른 모바일 장치 및 이의 동작 방법에 의하면, 메모리 장치의 초기화를 수행하지 아니하고도 정상적인 동작을 수행할 수 있는 스킴(scheme)을 제공함으로써, 메모리 장치의 초기화에 소모되는 파워를 줄일 수 있다.
또는, 일 실시예에 따른 모바일 장치 및 이의 동작 방법에 의하면, 초기화 된 것으로 처리된, 또는 제로 데이터를 저장하는 것으로 처리된 메모리 장치의 영역에 대해 리프레시를 수행하지 아니함으로써, 파워 소모를 줄이고 동작 지연을 방지할 수 있다.
또는, 일 실시예에 따른 모바일 장치 및 이의 동작 방법에 의하면, 메모리 장치를 액세스 하지 아니하면서도 정상적인 동작을 수행할 수 있는 스킴을 제공함으로써, 메모리 장치의 물리적 대역폭 한계에 따른 지연 문제를 해결할 수 있다.
또는, 메모리 장치를 초기화 하는 경우, 이후 수행하는 기입 동작 시에 발생할 수 있는 캐시 미스(cache miss)를 방지함으로써, 모바일 장치의 성능을 향상시킬 수 있다.
도 1은 일 실시예에 따른 모바일 장치의 동작 방법을 나타내는 도면이다.
도 2는 일 실시예에 따른 모바일 장치의 일 예를 나타내는 도면이다.
도 3은 일 실시예에 따른 메모리 장치를 나타내는 도면이다.
도 4는 도 1의 모바일 장치의 동작 방법의 일 예로, 제1 유형 영역에 대한 동작 명령이 제로 데이터인 기입 데이터에 대한 기입 명령인 예를 나타낸다.
도 5 및 도 6은 각각, 도 1의 모바일 장치의 동작 방법의 일 예로, 제1 유형 영역에 대한 동작 명령이 제로 데이터가 아닌 기입 데이터에 대한 기입 명령인 예를 나타낸다.
도 7은 페이지에 기입 데이터가 기입된 예를 나타내는 도면이다.
도 8은 도 1의 모바일 장치의 동작 방법의 일 예로, 제1 유형 영역에 대한 동작 명령이 제로 데이터가 아닌 기입 데이터에 대한 기입 명령이며 기입 데이터의 크기가 페이지보다 작은 경우에 대한 예를 나타낸다.
도 9 및 도 10은 각각, 도 1의 모바일 장치의 동작 방법의 일 예로, 제1 유형 영역에 대한 동작 명령이 독출 명령인 예를 나타낸다.
도 11은 도 1의 모바일 장치의 동작 방법의 일 예로, 제1 유형 영역에 대한 동작 명령이 리프레시 명령인 예를 나타낸다.
도 12는 제로 데이터가 아닌 기입 데이터의 기입 동작이 수행된 후의 메모리 장치의 상태를 나타내는 스테이트 다이어그램(state diagram)의 예를 나타내는 도면이다.
도 13은 일 실시예에 따른 모바일 장치의 동작 방법으로, 제2 유형 영역에 대한 동작 명령이 제로 데이터에 대한 기입 명령인 예를 나타낸다.
도 14는 일 실시예에 따른 모바일 장치의 동작 방법으로, 제2 유형 영역에 대한 동작 명령이 제로 데이터가 아닌 기입 데이터에 대한 기입 명령인 예를 나타낸다.
도 15는 일 실시예에 따른 모바일 장치의 동작 방법으로, 제2 유형 영역에 대한 동작 명령이 독출 명령인 예를 나타낸다.
도 16은 일 실시예에 따른 모바일 장치의 동작 방법으로, 제1 유형 영역 및 제2 유형 영역이 공존하는 DRAM에 대한 리프레시 동작을 수행하는 예를 나타낸다.
도 17은 일 실시예에 따른 모바일 장치를 나타내는 도면이다.
도 18은 일 실시예에 따른 컴퓨팅 시스템(computing system)을 나타내는 도면이다.
도 19 및 도 20은 각각, 다른 실시예에 따른 모바일 장치를 나타내는 도면이다.
이하, 첨부한 도면을 참조하여 실시예를 설명한다. 각 도면에 제시된 동일한 참조부호는 동일한 부재를 나타낸다.
도 1은 일 실시예에 따른 모바일 장치(mobile device)의 동작 방법을 나타내는 도면이다. 도 1을 참조하면, 일 실시예에 따른 모바일 장치의 동작 방법은, 모바일 장치의 메모리 장치(memory device)에 대한 초기화 요청에 응답하여, 제1 값으로 초기화되지 아니한, 메모리 장치의 제1 유형 영역을 설정하는 단계(S120) 및 제1 유형 영역에 대한 동작 명령을 처리하는 단계(S140)를 포함한다.
도 1의 방법은 도 2의 모바일 장치에서 실행될 수 있다. 일 실시예에 다른 모바일 장치를 나타내는 도 2를 참조하면, 모바일 장치(200)는 중앙 처리 장치(220), 메모리 장치(240), 제로 데이터 처리부(260) 및 버스(280)를 포함할 수 있다. 중앙 처리 장치(220)는 모바일 장치(200)의 각종 동작을 제어할 수 있다. 예를 들어, 중앙 처리 장치(220)는 모바일 장치(200)에서의 어플리케이션(application)을 실행시키기 위해, 연산 및 데이터 처리 등을 수행할 수 있다. 중앙 처리 장치(220)는 멀티 코어(multi core)로 구현될 수 있으며, 멀티 코어 중 일부 또는 전부의 성능은 서로 상이할 수 있다. 중앙 처리 장치(220)는 후술되는 바와 같이, 어플리케이션 프로세서(application processor)에 포함될 수도 있다.
메모리 장치(240)는 중앙 처리 장치(220)가 동작하는데 요구되는 데이터(data)가 로드(load)될 수 있다. 예를 들어, 중앙 처리 장치(220)가 어플리케이션의 실행을 위해 연산 또는 처리하는 데이터가 메모리 장치(240)에 로드 될 수 있다. 메모리 장치(240)는 DRAM(Dynamic Random Access Memory), MRAM(Magnetic RAM), RRAM(Resistive RAM), PRAM(Phase-change RAM) 및 FRAM(Ferroelectric RAM) 등일 수 있다. 다만, 이하에서는 설명의 편의를 위해 메모리 장치(240)가 DRAM으로 구현되는 예에 한하여 설명한다. 그러나, 일 실시예에 따른 모바일 장치(200)에서의 동작 방법의 전부 또는 일부는, 메모리 장치(240)가 MRAM 등으로 구현되더라도 동일하게 동작할 수 있다.
메모리 장치(240)는 하나 또는 다수로 구비될 수 있다. 예를 들어, 일 실시예에 다른 메모리 장치(240)를 나타내는 도 3에 도시된 바와 같이, 메모리 장치(240)는 적어도 둘 이상의 DRAM(242, 244)으로 구현될 수 있다. 각 DRAM(242, 244)은 채널(CH1, CH2)을 달리하여, 도 2의 버스(280)와 연결될 수 있다. 각 DRAM(242, 244)은 메모리 컨트롤러(memory controller, Mctl)와 메모리 영역(Mreg)을 포함할 수 있다. 각 메모리 영역(Mreg)은 적어도 하나의 랭크(rank, RK)를 포함하고, 랭크(RK)는 다수의 뱅크(bank, BK)를 포함하며, 각각의 뱅크(BK)는 다수의 서브 어레이(sub-array, SA)를 포함할 수 있다. 도시되지는 아니하였으나, 다수의 서브 어레이(SA)는 각각 다수의 블록(block) 또는 페이지(page)를 포함할 수 있다. 본 개시에서 페이지는 어플리케이션에서 사용되는 데이터를 구분하는 단위로 설명될 수 있다.
다시 도 2를 참조하면, 일 실시예에 따른 모바일 장치(200)의 제로 데이터 처리부(260)는 중앙 처리 장치(220)로부터 발생하는 메모리 장치(240)에 대한 다수의 요청 중 적어도 하나를 수신하여, 메모리 장치(240)를 액세스 하지 아니한 상태로, 해당 요청에 대한 응답을 생성할 수 있다. 중앙 처리 장치(220)로부터 발생하는 메모리 장치(240)에 대한 다수의 요청은 기입 명령, 독출 명령 및 리프레시 명령(refresh command) 등의 명령이거나 초기화 신호 등의 제어 신호일 수 있다.
예를 들어, 제로 데이터 처리부(260)는 중앙 처리 장치(220)로부터 메모리 장치(240)에 대한 초기화 요청을 수신하여, 제1 값으로 초기화하지 아니한, 메모리 장치(240)의 제1 유형 영역을 설정할 수 있다(S120). 예를 들어, 제로 데이터 처리부(260)는 도 3의 채널(CH1, CH2)의 단위로, 또는 랭크(RK)의 단위로 제1 유형 영역을 설정할 수 있다. 또는, 제로 데이터 처리부(260)는 도 3의 뱅크(BK)의 단위로, 또는 서브 어레이(SA)의 단위로 제1 유형 영역을 설정할 수 있다. 또는, 제로 데이터 처리부(260)는 블록의 단위 또는 페이지의 단위, 또는 페이지보다 작은 단위로 제1 유형 영역을 설정할 수 있다. 제1 유형 영역은 다수로 설정될 수 있다.
제1 값은 논리 로우(logic low)를 나타내는 0일 수 있다. 중앙 처리 장치(220)는 하나의 어플리케이션이 종료되면, 보안 등의 이유로, 해당 어플리케이션에 대해 할당된 메모리 장치(240)의 영역에 대해 제1 값, 예를 들어, 0으로 초기화할 수 있다. 일 실시예에 따른 모바일 장치(200)의 제로 데이터 처리부(260)는 중앙 처리 장치(220)의 메모리 장치(240)의 임의의 영역에 대한 초기화 요청을 수신하여, 해당 영역이 초기화되지 아니하도록 제어할 수 있다. 제로 데이터 처리부(260)는 초기화 요청에도 불구하고 초기화 되지 아니한 메모리 장치(240)의 영역을 제1 유형 영역으로 설정할 수 있다.
제1 유형 영역은 상기와 같은 메모리 장치(240)의 초기화 단계에서 설정될 수도 있고, 후술되는 바와 같이, 제로 데이터(zero data)를 기입할 것을 명령하는 기입 명령에 의해 설정될 수도 있다. 제로 데이터는 모든 비트(bit)의 값이 0으로 설정된 데이터를 의미할 수 있다. 그 밖에, 제로 데이터 처리부(260)는 제1 유형 영역에 대한 기입 명령, 독출 명령 및 리프레쉬 명령을 수신하여, 메모리 장치(240)를 액세스하지 않고, 해당 명령에 대한 처리 결과를 생성할 수 있다.
이에 대한 좀더 자세한 설명은 후술된다.
제로 데이터 처리부(260)에 의해, 메모리 장치(240)에 대한 요청의 처리 결과 등에 대한 응답이 중앙 처리 장치(220)로 전송될 수 있다(S140). 예를 들어, 제로 데이터 처리부(260)는 메모리 장치(240)에 대한 초기화 요청이 수신되었다거나 초기화 요청이 처리되었음을 알리는, 초기화 요청에 대한 응답을 중앙 처리 장치(220)에 전송할 수 있다. 제로 데이터 처리부(260)는 하드웨어 모듈(hardware module)로 구현될 수 있다. 또는 제로 데이터 처리부(260)는 소프트웨어 모듈(software module)로 구현될 수도 있다.
중앙 처리 장치(220), 메모리 장치(240) 및 제로 데이터 처리부(260)는 버스(280)를 통해 신호 및 데이터를 송수신할 수 있다. 도 2에 도시되지 아니하였으나, 모바일 장치(200)는 버스(280)에 연결되는 그래픽 프로세서(graphic processor), 디지털 신호 처리 프로세서(digital signal processor) 등을 더 포함할 수 있다.
일 실시예에 따른 모바일 장치(200) 및 이의 동작 방법에 의하면, 메모리 장치(240)의 초기화를 수행하지 아니하고도 정상적인 동작을 수행할 수 있는 스킴(scheme)을 제공함으로써, 메모리 장치(240)의 초기화에 소모되는 파워를 줄일 수 있다. 또는, 일 실시예에 따른 모바일 장치(200) 및 이의 동작 방법에 의하면, 초기화 된 것으로 처리된, 또는 제로 데이터를 저장하는 것으로 처리된 메모리 장치(240)의 영역에 대해 리프레시를 수행하지 아니함으로써, 파워 소모를 줄이고 동작 지연을 방지할 수 있다. 또는, 일 실시예에 따른 모바일 장치(200) 및 이의 동작 방법에 의하면, 메모리 장치(240)를 액세스 하지 아니하면서도 정상적인 동작을 수행할 수 있는 스킴을 제공함으로써, 메모리 장치(240)의 물리적 대역폭 한계에 따른 지연 문제를 해결할 수 있다. 또는, 메모리 장치(240)를 초기화 하는 경우, 이후 수행하는 기입 동작 시에 발생할 수 있는 캐시 미스(cache miss)를 방지함으로써, 모바일 장치(200)의 성능을 향상시킬 수 있다.
이하에서는 일 실시예에 따른 모바일 장치에서의 동작 방법을 좀더 자세하게 설명한다.
도 4는 도 1의 모바일 장치의 동작 방법의 일 예로, 제1 유형 영역에 대한 동작 명령이 제로 데이터인 기입 데이터에 대한 기입 명령인 예를 나타낸다. 도 4를 참조하면, 모바일 장치(200)의 제로 데이터 처리부(260)는 중앙 처리 장치(220)로부터 초기화 요청(REQ_int)을 수신할 수 있다(①).
제로 데이터 처리부(260)는 초기화 요청(REQ_int)에 응답하여, 초기화 요청(REQ_int)에도 불구하고 초기화 되지 아니하는 제1 유형 영역을 설정할 수 있다(②). 제로 데이터 처리부(260)는 페이지의 단위로 다수의 제1 유형 영역을 설정할 수 있다. 이 경우, 제로 데이터 처리부(260)는 각 페이지에 대한 룩-업 테이블(look-up table)의 임의의 엔트리(entry)에, 해당 페이지가 제1 유형 영역임을 나타내는 값을 저장할 수 있다. 예를 들어, 룩-업 테이블 의 제1 인덱스에 매칭 정보(matching information)이 저장된 제1 페이지가 제1 유형 영역인 경우, 제1 인덱스의 임의의 엔트리에 1이 값을 저장할 수 있다.
제로 데이터 처리부(260)는 DRAM(240a)을 액세스하지 아니하고, 즉 초기화 요청된 다수의 페이지에 대응되는 DRAM(240a)의 영역을 초기화 하지 아니하고, 초기화가 수행되었음을 알리는 응답(RSP_int)을, 중앙 처리 장치(220)로 전송할 수 있다(③). 상기와 같은 동작을 통해, DRAM(240a)의 초기화에 소요되는 파워를 줄일 수 있다.
이후, 중앙 처리 장치(220)로부터 DRAM(240a)의 제1 유형 영역에 제로 데이터를 기입할 것을 지시하는 기입 명령(CMD_wt)이 활성화되면(④), 제로 데이터 처리부(260)는 DRAM(240a)을 액세스하지 아니하고, 즉 기입 동작을 수행하지 아니하고, 기입 명령이 성공하였음을 나타내는 응답(RSP_wt)을 중앙 처리 장치(220)에 전달할 수 있다(⑤). 이때, 제로 데이터 처리부(260)는 룩-업 테이블을 검색하여 기입 명령에 포함된 주소에 대응되는 페이지가 제1 유형 영역인지를 판단할 수 있다. 상기와 같이 제로 데이터를 DRAM(240a)으로 전송하여 기입 동작을 수행하지 아니함으로써, 기입 동작에 따른 파워 소모를 줄이고, DRAM(240a)의 대역폭 한계로 인한, DRAM(240a)과의 데이터 송수신 동작 시에 발생할 수 있는 지연을 방지할 수 있다.
도 5는 도 1의 모바일 장치의 동작 방법의 일 예로, 제1 유형 영역에 대한 동작 명령이 제로 데이터가 아닌 기입 데이터에 대한 기입 명령인 예를 나타낸다. 도 5를 참조하면, 모바일 장치(200)의 제로 데이터 처리부(260)는 중앙 처리 장치(220)로부터 초기화 요청(REQ_int)을 수신할 수 있다(①). 제로 데이터 처리부(260)는 초기화 요청(REQ_int)에 응답하여, 초기화 요청(REQ_int)에도 불구하고 초기화 되지 아니하는 제1 유형 영역을 설정할 수 있다(②). 제로 데이터 처리부(260)는 초기화 요청된 다수의 페이지에 대응되는 DRAM(240a)의 영역을 초기화 하지 아니하고, 초기화가 수행되었음을 알리는 응답(RSP_int)을, 중앙 처리 장치(220)로 전송할 수 있다(③).
이후, 중앙 처리 장치(220)로부터 제1 유형 영역에 제로 데이터가 아닌 기입 데이터를 기입할 것을 지시하는 기입 명령(CMD_wt)이 활성화되면(④), 제로 데이터 처리부(260)는 DRAM(240a)에 기입 데이터를 기입할 것을 지시하는 제1 제어 신호(XCON1)를 DRAM(240a)에 전송할 수 있다(⑤). 다만, 제로 데이터 처리부(260)는 제1 제어 신호(XCON1)를 별도로 생성하지 아니하고, 기입 명령(CMD_wt)을 DRAM(240a)에 전송할 수도 있다.
DRAM(240a)은 제1 제어 신호(XCON1)에 응답하여 기입 동작을 수행하고(⑥), 기입 동작이 완료되었음을 알리는 기입 명령에 대한 응답(RSP_wt)으로 출력할 수 있다(⑦). 제로 데이터 처리부(260)는 제로 데이터가 아닌 기입 데이터로 기입된 DRAM(240a)의 제1 유형 영역을 제2 유형 영역으로 변경한다(⑧). 예를 들어, 제로 데이터 처리부(260)는 룩-업 테이블에서, 해당 페이지가 제1 유형 영역인지 나타내는 임의의 엔트리의 값을 1에서 0으로 업데이트(update)함으로써, 제1 유형 영역의 페이지를 제2 유형 영역의 페이지로 변경할 수 있다. 제2 유형 영역은 제로 데이터가 아닌 기입 데이터로 기입된 영역을 나타낸다. 제로 데이터 처리부(260)는 기입 동작이 완료되었음을 알리는 기입 명령에 대한 응답(RSP_wt)을 중앙 처리 장치(220)로 전달할 수 있다(⑨).
도 5는 제로 데이터 처리부(260)가, 제로 데이터가 아닌 기입 데이터로 기입된 DRAM(240a)의 제1 유형 영역을 제2 유형 영역으로 변경(⑧)하는 동작을, DRAM(240a)으로부터 기입 명령에 대한 응답(RSP_wt)을 수신(⑦)한 후에 수행하였으나, 이에 한정되는 것은 아니다. 도 6에 도시되는 바와 같이, 제로 데이터 처리부(260)는, DRAM(240a)의 제1 유형 영역에 제로 데이터가 아닌 기입 데이터를 기입할 것을 지시하는 기입 명령(CMD_wt)을 수신하면(④), 먼저 해당 제1 유형 영역을 제2 유형 영역으로 변경할 수 있다(⑤).
또한, 도 5는 제로 데이터 처리부(260)는, DRAM(240a)으로부터 기입 명령에 대한 응답(RSP_wt)을 수신하여(⑦), 중앙 처리 장치(220)로 전달(⑨)하였으나, 이에 한정되는 것은 아니다. 도 6에 도시되는 바와 같이, 제로 데이터 처리부(260)의 관여 없이, 기입 명령에 대한 응답(RSP_wt)이 중앙 처리 장치(220)로 전달(⑧)될 수도 있다. 다만, 이하에서는 설명의 편의를 위해 도 5의 동작 순서로 일 실시예에 따른 모바일 장치의 동작 방법이 기술된다.
도 7은 페이지에 기입 데이터가 기입된 예를 나타내는 도면이다. 도 7을 참조하면, 도 5 또는 도 6의 동작을 통해, DRAM(240a)의 페이지에 제로 데이터가 아닌 기입 데이터가 기입될 수 있다. 이때, 기입 데이터의 크기가 페이지보다 작을 수 있다. 도 7에서 페이지는 a의 크기를 갖는 반면, 기입 데이터는 b의 크기를 가질 수 있다(a>b). 그러면 페이지에 대한 실제적인 초기화가 수행되지 아니하였으므로, 페이지에서 기입 데이터가 기입되지 아니한 영역은, 이전에 기입된 데이터, 예를 들어 이미 종료된 어플리케이션의 수행에 사용된 데이터가 남아 있을 수 있다. 이 경우, 보안 등의 문제가 발생할 수 있다.
이를 방지하기 위해 모바일 장치(200)는 후술되는 도 8의 방법으로 동작할 수 있다. 도 7은 페이지를 기준으로 설명되었으나, 이에 한정되는 것은 아니고, 다른 단위의 제1 유형 영역에 대해서도 도 8 등의 방법이 동일하게 적용될 수 있다.
도 8은 도 1의 모바일 장치의 동작 방법의 일 예로, 제1 유형 영역에 대한 동작 명령이 제로 데이터가 아닌 기입 데이터에 대한 기입 명령이며 기입 데이터의 크기가 페이지보다 작은 경우에 대한 예를 나타낸다. 도 8을 참조하면, 모바일 장치(200)의 제로 데이터 처리부(260)는 중앙 처리 장치(220)로부터 초기화 요청(REQ_int)을 수신할 수 있다(①). 제로 데이터 처리부(260)는 초기화 요청(REQ_int)에 응답하여, 초기화 요청(REQ_int)에도 불구하고 초기화 되지 아니하는 제1 유형 영역을 설정할 수 있다(②). 제로 데이터 처리부(260)는 초기화 요청된 다수의 페이지에 대응되는 DRAM(240a)의 영역을 초기화 하지 아니하고, 초기화가 수행되었음을 알리는 응답(RSP_int)을, 중앙 처리 장치(220)로 전송할 수 있다(③).
이후, 중앙 처리 장치(220)로부터 DRAM(240a)의 제1 유형 영역에 제로 데이터가 아닌 기입 데이터를 기입할 것을 지시하는 기입 명령(CMD_wt)이 활성화된다(④). 그런데, 도 7과 같이, 기입 데이터의 크기가 페이지보다 작을 수 있다. 제로 데이터 처리부(260)는 기입 명령(CMD_wt)에 포함된 기입 데이터의 크기에 대한 정보를 분석하여, 기입 데이터의 크기가 페이지보다 작은지를 판단할 수 있다. 이 경우, 제로 데이터 처리부(260)는, 먼저 제1 유형 영역(페이지)을 초기화한 후, 기입 데이터를 기입할 것을 지시하는 제2 제어 신호(XCON2)를 DRAM(240a)에 전송할 수 있다(⑤). 다만, 제로 데이터 처리부(260)는 제2 제어 신호(XCON2)를 별도로 생성하지 아니하고, 기입 명령(CMD_wt)을 DRAM(240a)에 전송할 수도 있다. 이때, 기입 명령(CMD_wt)의 정의되지 아니한 영역(RFU(Reserved for Future Used) 영역)을 이용하여, 기입 명령(CMD_wt)을 수행하기 전에 제1 유형 영역(페이지)를 초기화할 것을 지시할 수 있다.
DRAM(240a)은 제2 제어 신호(XCON2)에 응답하여, 제1 유형 영역에 대한 초기화(⑥) 및 기입 동작(⑦)을 수행할 수 있다. 제로 데이터 처리부(260)는 DRAM(240a)으로부터 기입 동작이 완료되었음을 알리는 기입 명령에 대한 응답(RSP_wt)을 수신하여(⑧), 제로 데이터가 아닌 기입 데이터로 기입된 DRAM(240a)의 제1 유형 영역을 제2 유형 영역으로 변경(⑧)한 후, 기입 명령에 대한 응답(RSP_wt)을 중앙 처리 장치(220)로 전달할 수 있다(⑩).
상기의 동작의 통해 초기화를 미리 수행하지 아니하고, 도 7의 보안 등의 문제를 발생하는 때에 수행함으로써, cache hit ratio를 증가시킬 수 있다. 도 7에서 설명한 보안의 문제는 도 8의 방법을 통해 방지될 수 있다. 다만, 페이지 단위로 제1 유형 영역을 설정되었더라도, 페이지에서 제로 데이터가 아닌 기입 데이터로 기입된 영역(도 7의 0~b-1)만을 제2 유형 영역으로 변경하고, 제로 데이터가 아닌 기입 데이터로 기입되지 아니한 영역(도 7의 b~a-1)은 제1 유형 영역으로 유지할 수 있는데, 이 경우, 후술되는 바와 같이, 제1 유형 영역에 대한 리프레시(refresh)를 수행하지 아니함으로써 제1 유형 영역에 남아 있는 이전의 데이터가 유실되므로, 도 8의 방법을 수행하지 아니하더라도 보안 등의 문제가 방지될 수 있다. 예를 들어, 어드레스 비트들(address bits) 중 RFU 영역(비트)에, 해당 어드레스의 영역이 제1 유형 영역인지를 나타내는 값을 포함시킴으로써, 페이지보다 작은 단위로 제1 유형 영역을 설정할 수 있다. 예를 들어, ARM v8에서, 소프트웨어를 위해 리저브드(reserved) 된 어드레스 비트 [58:55]를 이용하여 페이지보다 작은 단위로 제1 유형 영역을 설정할 수 있다.
도 9는 도 1의 모바일 장치의 동작 방법의 일 예로, 제1 유형 영역에 대한 동작 명령이 독출 명령인 예를 나타낸다. 도 9를 참조하면, 모바일 장치(200)의 제로 데이터 처리부(260)는 중앙 처리 장치(220)로부터 초기화 요청(REQ_int)을 수신할 수 있다(①). 제로 데이터 처리부(260)는 초기화 요청(REQ_int)에 응답하여, 초기화 요청(REQ_int)에도 불구하고 초기화 되지 아니하는 제1 유형 영역을 설정할 수 있다(②). 제로 데이터 처리부(260)는 초기화 요청된 다수의 페이지에 대응되는 DRAM(240a)의 영역을 초기화 하지 아니하고, 초기화가 수행되었음을 알리는 응답(RSP_int)을, 중앙 처리 장치(220)로 전송할 수 있다(③).
이후, 중앙 처리 장치(220)로부터 제1 유형 영역의 데이터를 독출할 것을 지시하는 독출 명령(CMD_rd)이 활성화되면(④), 제로 데이터 처리부(260)는 DRAM(240a)을 액세스하지 아니하고, 즉 독출 동작을 수행하지 아니하고, 제로 데이터를 독출 명령에 대한 응답(RSP_rd)으로, 중앙 처리 장치(220)에 전달할 수 있다(⑤). 제로 데이터 처리부(260)는 DRAM(240a)을 액세스하지 아니하더라도 독출 결과가 제로 데이터임을 알 수 있기 때문이다.
다만, 이에 한정되는 것은 아니다. 도 10에 도시되는 바와 같이, 제로 데이터 처리부(260)는 제1 유형 영역에 대한 독출 명령의 응답(RSP_rd)으로 퍼미션 폴트(permission fault)를 출력할 수 있다(⑤). 퍼미션 폴트의 발생을 위해, 제로 데이터 처리부(260)는 제1 유형 영역에 대해 액세스 권한을 제한할 수 있고, 액세스 권한에 대한 정보는 룩-업 테이블 등에 저장될 수 있다. 예를 들어, 제로 데이터 처리부(260)는 제1 유형 영역에 대해 액세스를 거부하거나 write only로 액세스 권한을 설정할 수 있다.
도 11은 도 1의 모바일 장치의 동작 방법의 일 예로, 제1 유형 영역에 대한 동작 명령이 리프레시 명령인 예를 나타낸다. 도 11을 참조하면, 모바일 장치(200)의 제로 데이터 처리부(260)는 중앙 처리 장치(220)로부터 초기화 요청(REQ_int)을 수신할 수 있다(①). 제로 데이터 처리부(260)는 초기화 요청(REQ_int)에 응답하여, 초기화 요청(REQ_int)에도 불구하고 초기화 되지 아니하는 제1 유형 영역을 설정할 수 있다(②). 제로 데이터 처리부(260)는 초기화 요청된 다수의 페이지에 대응되는 DRAM(240a)의 영역을 초기화 하지 아니하고, 초기화가 수행되었음을 알리는 응답(RSP_int)을, 중앙 처리 장치(220)로 전송할 수 있다(③).
이후, 중앙 처리 장치(220)로부터 제1 유형 영역의 데이터를 리프레시할 것을 지시하는 리프레시 명령(CMD_rf)이 활성화되면(④), 제로 데이터 처리부(260)는 DRAM(240a)에 리프레시 명령(CMD_rf)을 전달하지 아니하고, 리프레시 명령(CMD_rf)을 수신하였음을 나타내는 리프레시 명령에 대한 응답(RSP_rf)을, 중앙 처리 장치(220)에 전달할 수 있다(⑤). 따라서, 일 실시예에 따른 모바일 장치 및 이의 동작 방법에 의하면 리프레시에 소요되는 파워를 줄일 수 있다.
이상에서는 초기화 요청에 의해 제1 유형 영역으로 설정된 DRAM(240a)의 메모리 영역에 대한 기입 명령, 독출 명령 및 리프레시 명령을 처리하는 방법에 대하여 알아보았다. 제로 데이터가 아닌 기입 데이터의 기입을 통해, DRAM(240a)의 메모리 영역에는 제1 유형 영역과 제2 유형 영역이 공존하게 된다.
도 12는 제로 데이터가 아닌 기입 데이터의 기입 동작이 수행된 후의 DRAM(240a)의 메모리 영역의 상태를 나타내는 스테이트 다이어그램(state diagram)의 예를 나타내는 도면이다. 도 12를 참조하면, 제어 신호(XCON)에 응답하여 제로 데이터가 아닌 기입 데이터가 기입된 메모리 영역은 제2 유형 영역으로 설정된다. 제어 신호(XCON)는 전술된 제1 제어 신호(XCON1)일 수 있다. 이때, 해당 메모리 영역이 제1 유형 영역인지 제2 유형 영역인지를 나타내는 식별자(예를 들어, 룩-업 테이블의 임의의 엔트리의 값)는 0으로 설정될 수 있다. 그 후, 제2 유형 영역에 대한 독출 또는 제2 유형 영역에 대한 제로 데이터가 아닌 기입 데이터의 기입이 요청되어도, 식별자는 0의 값으로 유지된다. 그러나, 제2 유형 영역에 제로 데이터를 기입할 것이 요청되면, 제2 유형 영역은 제1 유형 영역으로 변경되고 식별자는 1의 값을 갖게 된다.
제1 유형 영역으로 변경된 메모리 영역에 대해, 독출 또는 제로 데이터의 기입이 요청되더라도 식별자는 1의 값으로 유지된다. 그러나, 제1 유형 영역에 제로 데이터가 아닌 기입 데이터를 기입할 것이 요청되면, 제1 유형 영역은 제2 유형 영역으로 변경되고 식별자는 0의 값을 갖게 된다.
이하에서는 도 12에서 설명된 모바일 장치의 동작 방법이 좀더 자세히 설명된다.
도 13은 일 실시예에 따른 모바일 장치의 동작 방법으로, 제2 유형 영역에 대한 동작 명령이 제로 데이터에 대한 기입 명령인 예를 나타낸다. 도 13을 참조하면, 전술된 도 5 등의 방법으로 초기화 요청(REQ_int)에 의해 제1 유형 영역으로 설정된 영역에 대해, 제로 데이터가 아닌 기입 데이터가 DRAM(240a)에 기입될 수 있다(S120, S140). 구체적으로, 모바일 장치(200)의 제로 데이터 처리부(260)는 중앙 처리 장치(220)로부터 초기화 요청(REQ_int)을 수신할 수 있다(①). 제로 데이터 처리부(260)는 초기화 요청(REQ_int)에 응답하여, 초기화 요청(REQ_int)에도 불구하고 초기화 되지 아니하는 제1 유형 영역을 설정할 수 있다(②). 제로 데이터 처리부(260)는 초기화 요청된 다수의 페이지에 대응되는 DRAM(240a)의 영역을 초기화 하지 아니하고, 초기화가 수행되었음을 알리는 응답(RSP_int)을, 중앙 처리 장치(220)로 전송할 수 있다(③).
이후, 중앙 처리 장치(220)로부터 제1 유형 영역에 제로 데이터가 아닌 기입 데이터를 기입할 것을 지시하는 기입 명령(CMD_wt)이 활성화되면(④), 제로 데이터 처리부(260)는 DRAM(240a)에 기입 데이터를 기입할 것을 지시하는 제1 제어 신호(XCON1)를 DRAM(240a)에 전송할 수 있다(⑤). DRAM(240a)은 제1 제어 신호(XCON1)에 응답하여 기입 동작을 수행하고(⑥), 기입 동작이 완료되었음을 알리는 기입 명령에 대한 응답(RSP_wt)으로 출력할 수 있다(⑦). 제로 데이터 처리부(260)는 제로 데이터가 아닌 기입 데이터로 기입된 DRAM(240a)의 제1 유형 영역을 제2 유형 영역으로 변경한다(⑧). 제로 데이터 처리부(260)는 기입 동작이 완료되었음을 알리는 기입 명령에 대한 응답(RSP_wt)을 중앙 처리 장치(220)로 전달할 수 있다(⑨).
이후, 제2 유형 영역에 대한 동작 명령이 처리될 수 있다(S160). 예를 들어, 제2 유형 영역에 대해 제로 데이터를 기입할 것을 지시하는 기입 명령(CMD_wt)이 활성화될 수 있다(⑩). 제로 데이터 처리부(260)는 이에 응답하여, DRAM(240a)에 대한 액세스를 수행하지 아니하고, 즉 기입 동작을 수행하지 아니하고, 기입 요청된 메모리 영역에 대한 설정을 제2 유형 영역에서 제1 유형 영역으로 변경한다(⑪). 그리고, 제로 데이터 처리부(260)는 기입 동작이 완료되었음을 알리는 기입 명령에 대한 응답(RSP_wt)을 중앙 처리 장치(220)로 전달할 수 있다(⑫).
이때, 제2 유형 영역에 대해 제로 데이터를 기입할 것을 지시하는 기입 명령(CMD_wt)은 한 번에 다수의 제로 데이터에 대한 기입을 요청하는 벌크 제로 기입 명령(bulk zero write command)일 수 있다. 벌크 제로 기입 명령에 의해 기입이 요청되는 제로 데이터의 총 크기가 페이지의 크기의 n배(n은 양의 정수)라면, 전술된 바와 같이 룩-업 테이블을 이용하여 해당 페이지를 제1 유형 영역으로 설정할 수 있다. 반면, 벌크 제로 기입 명령에 의해 기입이 요청되는 제로 데이터의 총 크기가 페이지의 정수배가 아닐 수가 있다. 이 경우, 전술된 리저브드 된 어드레스 비트를 이용하여 제1 유형 영역을 설정할 수 있다.
도 14는 일 실시예에 따른 모바일 장치의 동작 방법으로, 제2 유형 영역에 대한 동작 명령이 제로 데이터가 아닌 기입 데이터에 대한 기입 명령인 예를 나타낸다. 도 14를 참조하면, 전술된 도 5 등의 방법으로 초기화의 요청(REQ_int)에 의해 제1 유형 영역으로 설정된 영역에 대해, 제로 데이터가 아닌 기입 데이터가 DRAM(240a)에 기입될 수 있다(S120, S140). 따라서, 초기화 요청(REQ_int)에 제1 유형 영역으로 설정된 영역이 제2 유형 영역으로 변경된다(⑦).
이후, 제2 유형 영역에 대한 동작 명령이 처리될 수 있다(S160). 예를 들어, 제2 유형 영역에 대해 제로 데이터가 아닌 기입 데이터를 기입할 것을 지시하는 기입 명령(CMD_wt)이 활성화될 수 있다(⑩). 제로 데이터 처리부(260)는 DRAM(240a)에 기입 데이터를 기입할 것을 지시하는 제1 제어 신호(XCON1)를 DRAM(240a)에 전송할 수 있다(⑪). DRAM(240a)은 제1 제어 신호(XCON1)에 응답하여 기입 동작을 수행하고(⑫), 기입 동작이 완료되었음을 알리는 기입 명령에 대한 응답(RSP_wt)으로 출력할 수 있다(⑬). 제로 데이터 처리부(260)는 제2 유형 영역에 대한 설정을 유지하고, 기입 명령에 대한 응답(RSP_wt)을 중앙 처리 장치(220)로 전달할 수 있다(⑭).
도 15는 일 실시예에 따른 모바일 장치의 동작 방법으로, 제2 유형 영역에 대한 동작 명령이 독출 명령인 예를 나타낸다. 도 15를 참조하면, 전술된 도 5 등의 방법으로 초기화 요청(REQ_int)에 의해 제1 유형 영역으로 설정된 영역에 대해, 제로 데이터가 아닌 기입 데이터가 DRAM(240a)에 기입될 수 있다(S120, S140). 따라서, 초기화 요청(REQ_int)에 제1 유형 영역으로 설정된 영역이 제2 유형 영역으로 변경된다(⑦).
이후, 제2 유형 영역에 대한 동작 명령이 처리될 수 있다(S160). 예를 들어, 제2 유형 영역에 대해 독출을 지시하는 독출 명령(CMD_rd)이 활성화될 수 있다(⑩). 제로 데이터 처리부(260)는 독출을 지시하는 제3 제어 신호(XCON3)를 DRAM(240a)에 전송할 수 있다(⑪). 제3 제어 신호(XCON3)는 별도로 생성되지 아니하고 독출 명령(CMD_rd)이 DRAM(240a)으로 전달될 수도 있다. DRAM(240a)은 제3 제어 신호(XCON3)에 응답하여 독출 동작을 수행하고(⑫), 독출 데이터를 독출 명령에 대한 응답(RSP_rd)으로 출력할 수 있다(⑬). 제로 데이터 처리부(260)는 제2 유형 영역에 대한 설정을 유지하고, 독출 명령에 대한 응답(RSP_rd)을 중앙 처리 장치(220)로 전달할 수 있다(⑭).
도 16은 일 실시예에 따른 모바일 장치의 동작 방법으로, 제1 유형 영역 및 제2 유형 영역이 공존하는 DRAM에 대한 리프레시 동작을 수행하는 예를 나타낸다. 도 16을 참조하면, 전술된 도 5 등의 방법으로 초기화의 요청(REQ_int)에 의해 제1 유형 영역으로 설정된 영역에 대해, 제로 데이터가 아닌 기입 데이터가 DRAM(240a)에 기입될 수 있다(S120, S140). 따라서, 초기화 요청(REQ_int)에 제1 유형 영역으로 설정된 영역이 제2 유형 영역으로 변경된다(⑦).
이후, 제1 유형 영역과 제2 유형 영역이 공존하는 DRAM(240a)에 대한 동작 명령이 처리될 수 있다(S180). 예를 들어, DRAM(240a)에 대해 리프레시를 지시하는 리프레시 명령(CMD_rf)이 활성화될 수 있다(⑩). 제로 데이터 처리부(260)는 리프레시를 지시하는 제4 제어 신호(XCON4)를 DRAM(240a)에 전송할 수 있다(⑪). 제4 제어 신호(XCON4)는 별도로 생성되지 아니하고 리프레시 명령(CMD_rf)이 DRAM(240a)으로 전달될 수도 있다. DRAM(240a)은 제4 제어 신호(XCON4)에 응답하여 제1 유형 영역에 대하여는 리프레시를 수행하지 아니하고, 제2 유형 영역만 리프레시 할 수 있다. 있다(⑫). 예를 들어, DRAM(240a)은 PASR(Partial Array Self Refresh) 모드로 동작하여, 제2 유형 영역만 리프레시 할 수 있다. PASR 방법은 DRAM(240a)의 전체 메모리 셀에 대해서가 아닌 일부 메모리 셀에 대해서만 리플레시 동작을 수행하는 방법이다. PASR는 MRS(Mode Register Set)의 설정을 통해 수행될 수 있다.
제로 데이터 처리부(260)는 제1 유형 영역 및 제2 유형 영역에 대한 설정을 유지하고, 리프레시 명령에 대한 응답(RSP_rf)을 중앙 처리 장치(220)로 전달할 수 있다(⑬). 따라서, 일 실시예에 따른 모바일 장치(200) 및 이의 동작 방법에 의하면 리프레시에 따른 전력 소모 및 동작 지연을 방지할 수 있다.
도 17은 일 실시예에 따른 모바일 장치를 나타내는 도면이다. 도 17을 참조하면, 모바일 장치(1700)는 시스템 온 칩으로 구현되는 어플리케이션 프로세서(1710), 커뮤니케이션 프로세서(1720), 카메라(1730), 디스플레이(1740), 커뮤니케이션 RF(communication Radio Frequency, 1850) 및 메모리들(1760, 1770)을 포함할 수 있다. 모바일 장치(1700)에서 어플리케이션 프로세서(1710)에 의해 어플리케이션(application)이 실행될 수 있다. 예를 들어, 카메라(1730)를 통해 영상이 촬영되면, 어플리케이션 프로세서(1710)는 촬영된 영상을 제2 메모리(1770)에 저장하고, 디스플레이(1740)에 디스플레이 할 수 있다. 제2 메모리(1770)는 전술된 도 2의 메모리 장치(240)일 수 있다. 어플리케이션 프로세서(1710)는 전술된 도 2 등의 중앙 처리 장치(220) 및 제로 데이터 처리부(260) 등을 포함할 수 있다. 촬영된 영상은 커뮤니케이션 프로세서(1720)의 제어에 따라 커뮤니케이션 RF(1750)을 통해 외부로 전송될 수 있다. 이때, 커뮤니케이션 프로세서(1720)는 영상을 전송하기 위해 임시적으로 영상을 제1 메모리(1760)에 저장할 수 있다. 커뮤니케이션 프로세서(1720)는 그 밖에, 통화, 데이터 송수신을 위한 통신을 제어할 수 있다.
도 18은 일 실시예에 따른 컴퓨팅 시스템(computing system)을 나타내는 도면이다. 도 18을 참조하면, 컴퓨팅 시스템(1800)에서 시스템 온 칩(1810), 메모리 장치(1820), 입출력 장치(1830) 및 디스플레이 장치(1840)을 더 포함할 수 있으며, 각각 버스(1850)에 전기적으로 연결될 수 있다. 도 18의 시스템 온 칩(1810)은 전술된 도 2 등의 중앙 처리 장치(220) 및 제로 데이터 처리부(260) 등을 포함할 수 있다. 메모리 장치(1820)는 도 2의 메모리 장치(240)일 수 있다.
도 19 및 도 20은 각각, 다른 실시예에 따른 모바일 장치를 나타내는 도면이다. 도 19와 같이 모바일 장치(1900)는 웨어러블 장치(wearable device), 예를 들어 스마트 안경(smart eyeglasses)로 구현될 수 있다. 또는 도 20과 같이, 모바일 장치(2000)는 웨어러블 장치, 예를 들어 스마트 워치(smart watch)로 구현될 수 있다. 이러한 웨어러블 장치는 파워 소모 및 메모리 대역폭의 한계가 문제될 수 있으나, 일 실시예에 따른 모바일 장치 및 모바일 장치의 동작 방법에 의하면, 파워 소모 및 메모리 대역폭의 문제가 방지되어 효율적인 동작을 수행할 수 있다.
이상에서와 같이 도면과 명세서에서 최적 실시예가 개시되었다. 여기서 특정한 용어들이었으나, 이는 단지 본 개시를 설명하기 위한 목적에서 사용된 것이지 의미 한정이나 특허청구범위에 기재된 범위를 제한하기 위하여 사용된 것은 아니다. 그러므로 본 기술분야의 통상의 지식을 가진 자라면 이로부터 다양한 변형 및 균등한 타 실시예가 가능하다는 점을 이해할 것이다. 본 개시에 의한 진정한 기술적 보호범위는 첨부된 특허청구범위의 기술적 사상에 의해 정해져야 할 것이다.
200: 모바일 장치
220: 중앙 처리 장치
240: 메모리 장치
260: 제로 데이터 처리부
280: 버스

Claims (10)

  1. 모바일 장치(mobile device)의 중앙 처리 장치에 의해 제어되는 동작 방법에 있어서,
    상기 모바일 장치의 메모리 장치(memory device)에 대한 초기화 요청에 응답하여, 제1 값으로 초기화하지 아니한, 상기 메모리 장치의 제1 유형 영역을 설정하는 단계; 및
    상기 제1 유형 영역에 대한 동작 명령을 처리하는 단계를 포함하는 모바일 장치의 동작 방법.
  2. 제1 항에 있어서,
    상기 제1 유형 영역을 설정하는 단계는,
    상기 메모리 장치의 채널 단위(channel unit), 랭크 단위(rank unit), 뱅크 단위(bank unit), 서브 어레이 단위(sub-array unit) 및 페이지 단위(page unit) 중 적어도 하나의 단위로, 상기 제1 유형 영역을, 적어도 하나 이상 설정하는 단계를 포함하는 모바일 장치의 동작 방법.
  3. 제1 항에 있어서,
    상기 제1 유형 영역에 대한 동작 명령을 처리하는 단계는,
    상기 제1 유형 영역에 상기 제1 값의 기입 데이터를 기입할 것을 지시하는 기입 명령에 응답하여, 상기 기입 데이터를 기입하지 아니하고, 상기 기입 명령에 대응되는 기입 완료 신호를 생성하는 단계를 포함하는 모바일 장치의 동작 방법.
  4. 제1 항에 있어서,
    상기 제1 유형 영역에 대한 동작 명령을 처리하는 단계는,
    상기 제1 유형 영역에 제2 값을 포함하는 기입 데이터를 기입할 것을 지시하는 기입 명령에 응답하여, 상기 제1 유형 영역에 상기 기입 데이터를 기입하는 단계; 및
    상기 제1 유형 영역을 제2 유형 영역으로 변경하는 단계를 포함하는 모바일 장치의 동작 방법.
  5. 제1 항에 있어서,
    상기 제1 유형 영역에 대한 동작 명령을 처리하는 단계는,
    상기 제1 유형 영역에 제2 값을 포함하는 기입 데이터를 기입할 것을 지시하는 기입 명령에 응답하여, 상기 제1 유형 영역에 상기 기입 데이터를 기입하는 단계; 및
    상기 제1 유형 영역 중, 상기 기입 데이터가 기입된 영역을 제2 유형 영역으로 변경하는 단계를 포함하는 모바일 장치의 동작 방법.
  6. 제1 항에 있어서,
    상기 제1 유형 영역에 대한 동작 명령을 처리하는 단계는,
    상기 제1 유형 영역에 제2 값을 포함하는 기입 데이터를 기입할 것을 지시하는 기입 명령에 응답하여, 상기 제1 유형 영역보다 상기 기입 데이터의 크기가 작은 경우, 상기 제1 유형 영역을 상기 제1 값으로 초기화 하는 단계;
    상기 제1 유형 영역에 상기 기입 데이터를 기입하는 단계; 및
    상기 제1 유형 영역을 제2 유형 영역으로 변경하는 단계를 포함하는 모바일 장치의 동작 방법.
  7. 제1 항에 있어서,
    상기 제1 유형 영역에 대한 동작 명령을 처리하는 단계는,
    상기 제1 유형 영역에 대한 독출 명령에 응답하여, 상기 제1 유형 영역을 독출하지 아니하고, 상기 제1 값을, 상기 독출 명령에 대한 처리 결과로 생성하는 단계를 포함하는 모바일 장치의 동작 방법.
  8. 제1 항에 있어서,
    상기 제1 유형 영역에 대한 동작 명령을 처리하는 단계는,
    상기 제1 유형 영역에 대한 리프레시 명령(refresh command)에 응답하여, 상기 제1 유형 영역에 대한 리프레시를 수행하지 아니하는 단계를 포함하는 모바일 장치의 동작 방법.
  9. 제1 항에 있어서,
    상기 메모리 장치의, 제2 값을 포함하는 제2 유형 영역에, 상기 제1 값의 기입 데이터를 기입할 것을 지시하는 기입 명령에 응답하여, 상기 제2 유형 영역에 상기 기입 데이터를 기입하지 아니하고, 상기 기입 명령에 대응되는 기입 완료 신호를 생성하는 단계; 및
    상기 제2 유형 영역을 제1 유형 영역으로 변경하는 단계를 더 포함하는 모바일 장치의 동작 방법.
  10. 제1 항에 있어서,
    상기 메모리 장치는 DRAM(Dynamic Random Access Memory)을 포함하는 모바일 장치의 동작 방법.
KR1020150078668A 2015-06-03 2015-06-03 모바일 장치 및 모바일 장치의 동작 방법 KR102384344B1 (ko)

Priority Applications (2)

Application Number Priority Date Filing Date Title
KR1020150078668A KR102384344B1 (ko) 2015-06-03 2015-06-03 모바일 장치 및 모바일 장치의 동작 방법
US15/136,873 US10978131B2 (en) 2015-06-03 2016-04-22 Mobile device and operation method thereof

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020150078668A KR102384344B1 (ko) 2015-06-03 2015-06-03 모바일 장치 및 모바일 장치의 동작 방법

Publications (2)

Publication Number Publication Date
KR20160142656A true KR20160142656A (ko) 2016-12-13
KR102384344B1 KR102384344B1 (ko) 2022-04-07

Family

ID=57452459

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020150078668A KR102384344B1 (ko) 2015-06-03 2015-06-03 모바일 장치 및 모바일 장치의 동작 방법

Country Status (2)

Country Link
US (1) US10978131B2 (ko)
KR (1) KR102384344B1 (ko)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN108228647B (zh) * 2016-12-21 2022-05-24 伊姆西Ip控股有限责任公司 用于数据拷贝的方法和设备
KR20190093400A (ko) 2018-02-01 2019-08-09 삼성전자주식회사 반도체 메모리 장치 및 반도체 메모리 장치를 포함하는 전자 장치
US10811076B1 (en) * 2019-06-29 2020-10-20 Intel Corporation Battery life based on inhibited memory refreshes

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20110128992A (ko) * 2010-05-25 2011-12-01 삼성전자주식회사 반도체 메모리 장치의 블록 병합 방법
KR20150006467A (ko) * 2012-06-07 2015-01-16 후지쯔 가부시끼가이샤 선택적으로 메모리의 리프레시를 행하는 제어 장치

Family Cites Families (16)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4272985A (en) 1979-12-03 1981-06-16 Uson Corporation Method of and apparatus for compensating for temperature in leak testing
US5920895A (en) * 1995-04-24 1999-07-06 Microsoft Corporation Mapped file input/output with delayed zeroing
US5935242A (en) * 1996-10-28 1999-08-10 Sun Microsystems, Inc. Method and apparatus for initializing a device
US6650587B2 (en) * 2001-11-19 2003-11-18 Micron Technology, Inc. Partial array self-refresh
US7248528B2 (en) * 2004-10-21 2007-07-24 Elpida Memory Inc. Refresh control method of a semiconductor memory device and semiconductor memory device
US20070250283A1 (en) 2006-04-25 2007-10-25 Barnum Melissa A Maintenance and Calibration Operations for Memories
US8397038B2 (en) * 2007-03-22 2013-03-12 Vmware, Inc. Initializing file data blocks
US8006043B2 (en) 2008-10-06 2011-08-23 Vmware, Inc. System and method for maintaining memory page sharing in a virtual environment
JP5402498B2 (ja) * 2009-10-14 2014-01-29 富士通株式会社 情報記憶装置、情報記憶プログラム、そのプログラムを記録した記録媒体及び情報記憶方法
US8495299B2 (en) * 2009-11-16 2013-07-23 Microsoft Corporation Non-blocking data transfer via memory cache manipulation
DE102011109899B4 (de) * 2011-08-10 2013-02-21 Maschinenfabrik Bernard Krone Gmbh Landwirtschaftliche Rundballenpresse
US8456972B2 (en) 2011-09-12 2013-06-04 Microsoft Corporation Efficient access to storage devices with usage bitmaps
WO2013140492A1 (ja) * 2012-03-19 2013-09-26 富士通株式会社 データアクセス方法およびプログラム
US9329900B2 (en) 2012-12-28 2016-05-03 Intel Corporation Hetergeneous processor apparatus and method
US9336855B2 (en) 2013-05-14 2016-05-10 Qualcomm Incorporated Methods and systems for smart refresh of dynamic random access memory
US9477409B2 (en) * 2014-06-27 2016-10-25 Intel Corporation Accelerating boot time zeroing of memory based on non-volatile memory (NVM) technology

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20110128992A (ko) * 2010-05-25 2011-12-01 삼성전자주식회사 반도체 메모리 장치의 블록 병합 방법
KR20150006467A (ko) * 2012-06-07 2015-01-16 후지쯔 가부시끼가이샤 선택적으로 메모리의 리프레시를 행하는 제어 장치

Also Published As

Publication number Publication date
KR102384344B1 (ko) 2022-04-07
US10978131B2 (en) 2021-04-13
US20160358642A1 (en) 2016-12-08

Similar Documents

Publication Publication Date Title
US10002668B2 (en) Memory device, memory module, and memory system
US10566075B2 (en) Electronic device performing training on memory device by rank unit and training method thereof
CN107402901B (zh) 由两个或更多处理器共享的存储设备和包括其的系统
KR100506062B1 (ko) 복합형 메모리 장치
KR100740635B1 (ko) 휴대형 단말기 및 휴대형 단말기에서의 공유 메모리 제어방법
KR102282971B1 (ko) 반도체 메모리 장치, 및 상기 반도체 메모리 장치를 포함하는 메모리 시스템
EP3033749B1 (en) Apparatuses and methods for configuring i/o of memory for hybrid memory modules
KR100758301B1 (ko) 메모리 카드 및 그것의 데이터 저장 방법
CN106776358B (zh) Dimm ssd寻址性能技术
KR20130117198A (ko) 메모리 셀의 리프레쉬 방법 및 이를 이용한 반도체 메모리 장치
KR20110135299A (ko) 반도체 메모리 장치
KR100634566B1 (ko) 공유 메모리 제어 방법 및 공유 메모리 동작 제어를수행하는 사용자 단말기
US20170160928A1 (en) Systems and methods for a hybrid parallel-serial memory access
KR20210041357A (ko) 인터페이스 회로를 포함하는 메모리 장치 및 이의 동작 방법
KR102384344B1 (ko) 모바일 장치 및 모바일 장치의 동작 방법
KR102491579B1 (ko) 메모리 장치, 메모리 모듈 및 메모리 시스템
US20130227210A1 (en) Memory, memory controllers, and methods for dynamically switching a data masking/data bus inversion input
KR20200011731A (ko) 메모리 장치 및 프로세싱 시스템
US20200293452A1 (en) Memory device and method including circular instruction memory queue
KR101533685B1 (ko) 다중 프로세서용 메모리 장치 및 이를 포함하는 메모리 시스템
KR102031952B1 (ko) 메모리 장치 및 메모리 장치의 동작방법
CN116472519A (zh) 存储器系统的维护命令接口
KR101168804B1 (ko) 트랜잭션들을 개시할 수 있는 비-휘발성 메모리 디바이스
KR20210091404A (ko) 메모리 장치, 메모리 모듈 및 메모리 장치의 동작 방법
US8006029B2 (en) DDR flash implementation with direct register access to legacy flash functions

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant