KR20160071272A - 화질이 향상된 액정표시소자 - Google Patents

화질이 향상된 액정표시소자 Download PDF

Info

Publication number
KR20160071272A
KR20160071272A KR1020140178784A KR20140178784A KR20160071272A KR 20160071272 A KR20160071272 A KR 20160071272A KR 1020140178784 A KR1020140178784 A KR 1020140178784A KR 20140178784 A KR20140178784 A KR 20140178784A KR 20160071272 A KR20160071272 A KR 20160071272A
Authority
KR
South Korea
Prior art keywords
gate
gate driver
log
liquid crystal
crystal display
Prior art date
Application number
KR1020140178784A
Other languages
English (en)
Other versions
KR102245997B1 (ko
Inventor
원대현
이대진
임향숙
김현호
Original Assignee
엘지디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지디스플레이 주식회사 filed Critical 엘지디스플레이 주식회사
Priority to KR1020140178784A priority Critical patent/KR102245997B1/ko
Publication of KR20160071272A publication Critical patent/KR20160071272A/ko
Application granted granted Critical
Publication of KR102245997B1 publication Critical patent/KR102245997B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/1368Active matrix addressed cells in which the switching element is a three-electrode device
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10TECHNICAL SUBJECTS COVERED BY FORMER USPC
    • Y10STECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10S345/00Computer graphics processing and selective visual display systems
    • Y10S345/904Display with fail/safe testing feature

Landscapes

  • Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • General Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • Mathematical Physics (AREA)
  • Optics & Photonics (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Computer Hardware Design (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

본 발명의 액정표시소자에서에서는 제1게이트구동부와 제2게이트구동부를 각각 별개의 LOG에 의해 FPC와 연결하며, 특히 제2게이트구동부와 접속되는 LOG가 제1게이트구동부와 접속되지 않고 제1게이트구동부를 우회하도록 배치하여, 제2게이트구동부에 인가되는 신호에 제1게이트구동부에 의한 부하가 발생하지 않도록 한다.

Description

화질이 향상된 액정표시소자{LIQUID CRYSTAL DISPLAY DEVICE HAVING GOOD IMAGE QUALITY}
본 발명은 액정표시소자에 관한 것으로, 특히 게이트딤(gate dim) 현상을 방지할 수 있는 액정표시소자에 관한 것이다.
최근 정보 디스플레이에 관한 관심이 고조되고 휴대가 가능한 정보매체를 이용하려는 요구가 높아지면서 기존의 표시장치인 브라운관(Cathode Ray Tube; CRT)을 대체하는 경량 박막형 평판표시장치(Flat Panel Display; FPD)에 대한 연구 및 상업화가 중점적으로 이루어지고 있다. 특히, 이러한 평판표시장치 중 액정표시소자(Liquid Crystal Display; LCD)는 액정의 광학적 이방성을 이용하여 이미지를 표현하는 장치로서, 해상도와 컬러표시 및 화질 등에서 우수하여 노트북이나 데스크탑 모니터 등에 활발하게 적용되고 있다.
상기 액정표시소자는 크게 컬러필터(color filter)기판과 어레이(array)기판 및 상기 컬러필터기판과 어레이기판 사이에 형성된 액정층(liquid crystal layer)으로 구성된다.
상기 액정표시소자에 주로 사용되는 구동방식인 능동 매트릭스(Active Matrix; AM) 방식은 박막트랜지스터(Thin Film Transistor)를 스위칭소자로 사용하여 화소부의 액정을 구동하는 방식이다.
도 1은 종래 액정표시소자의 구조를 개략적으로 나타내는 도면이다.
도 1에 도시된 바와 같이, 종래 복수의 게이트라인(10) 및 데이터라인(20)이 서로 수직으로 배열되어 정의되는 복수의 화소(P)를 포함하는 표시영역과 상기 표시영역 외부에 배치된 게이트구동부(60a,60b)와 데이터구동부(70)로 이루어진다.
상기 표시영역의 각 화소(P)에는 박막트랜지스터(T)가 배치된다. 도면에는 자세히 도시하지 않았지만, 상기 박막트랜지스터(T)의 게이트전극은 게이트라인(10)과 전기적으로 접속되고 소스전극은 데이터라인(20)과 전기적으로 접속된다. 또한, 상기 게이트라인(10)은 게이트구동부(60a,60b)와 접속되어 상기 게이트구동부(10)로부터 주사신호가 인가되며, 상기 데이터라인(20)은 데이터구동부(70)와 접속되어 상기 데이터구동부(70)로부터 화상신호가 인가된다.
상기 화소(P)내에는 액정층(50)이 구비된다. 상기 게이트구동부(60a,60b)에서 주사신호가 게이트라인(10)을 통해 박막트랜지스터(T)에 공급되면 상기 박막트랜지스터(T)가 활성화되어 채널이 생성되며, 동시에 상기 데이터구동부(70)로부터 화상신호가 상기 데이터라인(20)으로 인가된 후 박막트랜지스터(T)의 채널을 통해 화소(P)에 인가된다. 화소(P)에 화상신호가 인가됨에 따라 액정층(50)에 전계가 형성되며, 이 전계를 따라 액정분자가 재배열되어 액정층(50)을 투과하는 광의 투과도를 조절함으로써 화상이 구현된다.
그러나, 상기와 같은 구조의 종래 액정표시소자에서는 다음과 같은 문제가 있다.
도 1에 도시된 바와 같이, 게이트구동부(60a,60b)는 복수개 배치되며, 표시영역의 화소는 접속되는 게이트구동부(60a,60b)에 따라 G1 및 G2영역으로 구분된다. 즉, G1영역의 화소의 게이트라인(10)은 제1게이트구동부(60a)에 접속되고 G2영역의 화소의 게이트라인(10)은 제2게이트구동부(60a)에 접속된다.
한편, 화소(P)에 인가되는 화상신호는 박막트랜지스터(T)의 채널에 따라 그 세기가 달라진다. 즉, 박막트랜지스터(T)에 인가되는 주사신호에 따라 채널의 활성화정도가 달라지면, 이 채널의 활성화 정도에 따라 화소에 인가되는 화상신호가 달라진다.
따라서, 2개의 게이트구동부(60a,60b)로부터 다른 세기의 주사신호가 출력되는 경우, 각각의 게이트구동부(60a,60b)에 연결된 G1 및 G2영역의 화소에 인가되는 화상신호에 차이가 발생하게 되며, 그 결과 G1 및 G2영역에 휘도차이가 발생하게 되어 G1 및 G2영역의 경계를 기준으로 한쪽 영역이 어둡게 보이는 딤현상이 발생하게 된다.
본 발명은 상기한 점을 감안하여 이루어진 것으로, 복수의 게이트구동부에 공급되는 신호에 인가되는 부하를 동일하게 함으로써, 딤현상을 방지할 수 있는 액정표시소자를 제공하는 것을 목적으로 한다.
상기한 목적을 달성하기 위해, 본 발명의 액정표시소자에서는 구동부에 실장되어 게이트라인에 주사신호를 인가하는 복수의 게이트구동부에 공급되는 신호의 부하를 모두 동일하게 하여, 복수의 게이트구동부에 동일 크기의 신호가 인가되도록 한다. 이를 위해, 본 발명에서는 제1게이트구동부와 제2게이트구동부를 각각 별개의 LOG에 의해 FPC와 연결하며, 특히 제2게이트구동부와 접속되는 LOG가 제1게이트구동부와 접속되지 않고 제1게이트구동부를 우회하도록 배치하여, 제2게이트구동부에 인가되는 신호에 제1게이트구동부에 의한 부하가 발생하지 않도록 한다.
또한, 본 발명에서는 제1게이트구동부와 제2게이트구동부 사이에 등전위배선을 배치하여, 상기 제1게이트구동부와 제2게이트구동부가 항상 FPC와 등전위 상태로 되도록 한다.
본 발명에서는 복수의 게이트구동부로 인가되는 신호를 동일하게 하여 상기 복수의 게이트구동부로부터 출력되는 주사신호가 동일하도록 함으로서 서로 다른 게이트구동부에 연결되는 화소에서의 휘도가 항상 동일하도록 한다.
특히, 본 발명에서는 제2게이트구동부에 연결되는 LOG가 제1게이트구동부와 접속하지 않고 제1게이트구동부를 우회하도록 배치하여, 제1게이트구동부 및 제2게이트구동부에 공급되는 신호에 동일한 크기의 부하가 인가되도록 함으로써, 제1게이트구동부 및 제2게이트구동부로부터 출력되는 신호를 동일하게 하여, 제1게이트구동부에 대응하는 영역과 제2게이트구동부에 대응하는 영역 사이의 휘도차이를 감소시켜 딤현상이 발생하는 것을 방지할 수 있게 된다.
도 1은 종래 액정표시소자를 개략적으로 나타내는 도면.
도 2는 본 발명에 따른 액정표시소자의 구조를 나타내는 도면.
도 3은 제1게이트구동부로부터 출력된 신호가 제2게이트구동부로 입력되는 구조의 액정표시소자의 구조를 나타내는 도면.
도 4a 및 도 4b는 각각 도 3 및 도 2에 도시된 구조의 액정표시소자에서 신호의 인가시 부하를 개념적으로 나타내는 도면.
이하, 첨부한 도면을 참조하여 본 발명에 대해 상세히 설명한다.
일반적으로 복수의 게이트구동부로부터 각각 다른 세기의 주사신호가 출력되는 것은 여러가지 이유가 있을 수 있지만, 가장 대표적인 경우가 복수의 게이트구동부로 입력되는 신호의 차이에 의한 출력신호의 차이이다. 본 발명에서는 복수의 게이트구동부로 인가되는 신호를 동일하게 하여 상기 복수의 게이트구동부로부터 출력되는 주사신호가 동일하도록 함으로서 서로 다른 게이트구동부에 연결되는 화소에서의 휘도가 항상 동일하도록 한다.
특히, 본 발명에서는 외부로부터 복수의 게이트구동부에 인가되는 신호에 동일한 부하가 인가되도록 하여, 복수의 게이트구동부에 항상 동일한 신호가 인가되도록 한다.
도 2는 본 발명에 따른 액정표시소자의 구조를 나타내는 도면이다.
도 2에 도시된 바와 같이, 본 발명에 따른 액정표시장치(100)는 서로 대향하여 균일한 셀갭이 유지되도록 합착된 제1기판(111) 및 제2기판((112)과, 상기 제1기판(111) 및 제2기판(112) 사이에 형성된 액정층(도면표시하지 않음)으로 구성된다.
도면에 도시하지 않았지만, 제2기판(112)은 컬러필터기판으로서, 적, 녹 및 청색 컬러필터로 구성되는 컬러필터층과, 상기 컬러필터 사이를 구분하고 상기 액정층을 투과하는 광을 차단하는 블랙매트릭스와, 상기 컬러필터와 블랙매트릭스 상부에 형성된 오버코트층으로 이루어진다.
제1기판(111)은 매트릭스 형태로 배치된 복수의 화소(P)를 구비하는 화소부(125)와 상기 화소(P)를 구동하는 구동부를 포함한다.
상기 제1기판(111)의 화소부(125)에는 종횡으로 배열되어 화소영역을 정의하는 게이트라인(110)과 데이터라인(120)이 배치되어 있으며, 상기 게이트라인(110)과 데이터라인(120)의 교차영역에는 박막트랜지스터(도면표시하지 않음)가 배치되어 있다. 도시하지 않았지만, 상기 박막트랜지스터는 상기 게이트라인(110)에 연결된 게이트전극, 게이트전극 위에 배치되어 주사신호가 인가됨에 따라 활성화되어 채널을 생성하는 반도체층, 상기 반도체층 위에 일정 간격을 두고 서로 마주보도록 배치되고 데이터라인(120)에 연결되어 화소의 화소전극에 화상신호를 인가되는 소스전극 및 드레인전극으로 구성된다.
상기 구동부에는 복수의 게이트구동부(160a,160b) 및 데이터구동부(170a,170b,170c)가 실장된다. 상기 게이트구동부(160a,160b)는 화소부(125)의 게이트라인(110)과 전기적으로 접속되어 상기 게이트라인(110)에 주사신호를 인가하며, 데이터구동부(170a,170b,170c)는 화소부(125)의 데이터라인(120)과 전기적으로 접속되어 상기 데이터라인(120)에 화상신호를 인가한다.
도면에서는 게이트구동부(160a,160b) 및 데이터구동부(170a,170b,170c)가 각각 2개 및 3개 배치되어 있지만, 이러한 특정 갯수에 한정되는 것이 아니라 액정표시장치의 크기, 해상도 등에 따라 그 이상의 게이트구동부(160a,160b) 및 데이터구동부(170a,170b,170c)가 적용될 수도 있다.
상기 게이트구동부(160a,160b) 및 데이터구동부(170a,170b,170c)는 구동IC(driving Integrated Circuit)로 이루어지며, 제1기판(112)에 직접 실장된다. 이러한 실장방법을 COG(Chip On glass)방식이라 하는데, COG방식은 제1기판(112)에 구동IC를 직접 접착시켜 게이트라인(110) 및 데이터라인(120)과 직접 연결하는 방법으로서, 구조가 간단하여 공정이 단순하고 제조비용이 적게 드는 장점이 있다.
구동부에는 게이트라인(110)으로부터 연장되는 게이트링크라인(165)과 게이트패드(163)이 배치된다. 상기 게이트패드(163)는 게이트구동부(160a,160b)의 단자와 접속되며, 상기 게이트링크라인(165)은 게이트패드(163)와 게이트라인(110)을 전기적으로 연결하여, 상기 게이트구동부(160a,160b)로부터 출력되는 주사신호가 게이트패드(163) 및 게이트링크라인(165)을 거쳐 화소부의 게이트라인(110)으로 인가된다.
또한, 구동부에는 데이터라인(120)으로부터 연장되는 데이터링크라인(175)과 데이터패드(173)이 배치된다. 상기 데이터패드(173)는 데이터구동부(170a,170b,170c)의 단자와 접속되며, 상기 데이터링크라인(175)은 데이터패드(173)와 데이터라인(120)을 전기적으로 연결하여, 상기 데이터구동부(170a,170b,170c)로부터 출력되는 화상신호가 데이터패드(173) 및 테이터링크라인(175)을 거쳐 화소부의 데이터라인(120)으로 인가된다.
상기 구동부의 일측에는 FPC(Flexible Printed Circuit;180)가 부착된다. 상기 FPC(180)는 구동부의 게이트구동부(160a,160b)와 데이터구동부(170a,170b,170c)를 도면표시하지 않은 외부의 인쇄회로기판과 전기적으로 연결한다. 도면에는 도시하지 않았지만, 상기 FPC(180)에는 금속회로패턴이 형성되어 상기 인쇄회로기판에 실장된 타이밍제어부(timing control unit)와 전원 공급부에서 생성된 제어신호와 구동전압 등과 같은 각종 신호를 게이트구동부(160a,160b)와 데이터구동부(170a,170b,170c)로 공급하여, 상기 게이트구동부(160a,160b)와 데이터구동부(170a,170b,170c)를 구동한다.
상기 게이트구동부(160a,160b)는 상기 타이밍제어부와 전원공급부로부터 제어신호 및 구동전압을 공급받아, 복수의 게이트라인(110)에 순차적으로 게이트신호를 인가한다. 데이터구동부(170a,170b,170c)는 상기 타이밍제어부와 전원공급부로부터 제어신호와 영상데이터 및 구동전압을 공급받아 상기 게이트라인(110)의 주사신호에 동기(synchronize)하여 1수평라인분의 화상신호를 데이터라인(120)에 인가한다.
구동부에는 데이터용 제1LOG(Line On Glass:182)와 게이트용 제2LOG(183a) 및 제3LOG(182b)가 배치된다. 상기 제1LOG(182)는 FPC(180)에 배치된 금속회로패턴과 전기적으로 접속되어 제어신호와 영상데이터 및 구동전압을 데이터구동부(170a,170b,170c)에 전달하며, 제2LOG(183a)와 제3LOG(183b)는 FPC(180)에 배치된 금속회로패턴과 전기적으로 접속되어 제어신호 및 구동전압을 각각 제1게이트구동부(160a)와 제2게이트구동부(160b)에 인가한다.
본 발명에서는 제2LOG(183a)는 직접 제1게이트구동부(160a)에 접속되고 제3LOG(183b)는 직접 제2게이트구동부(160b)에 접속되어, 별개의 LOG를 통해 제1게이트구동부(160a)와 제2게이트구동부(160b)에 각각 별개의 제어신호 및 구동전압이 인가된다. 즉, 본 발명에서는 제3LOG(183b)가 제1게이트구동부(160a)를 우회하여 제2게이트구동부(160b)에 접속되어 신호가 인가된다.
상기와 같이, 제2LOG(183a)는 직접 제1게이트구동부(160a)에 접속되고 제3LOG(183b)는 직접 제2게이트구동부(160b)에 접속되어, 제3LOG(183b)가 제1게이트구동부(160a)를 우회하여 제2게이트구동부(160b)에 접속되는 구성에는 다음과 같은 장점이 있다.
별개의 LOG가 각각 제1게이트구동부(160a) 및 제2게이트구동부(160b)에 접속되어 제1게이트구동부(160a) 및 제2게이트구동부(160b)에 각각 별개의 신호를 제공하는 본 발명의 구조와는 달리, 게이트용 LOG를 하나만 구비하여 하나의 LOG에 의해 제1게이트구동부(160a) 및 제2게이트구동부(160b)에 신호를 인가할 수 있다.
도 3에 이러한 구조의 액정표시소자가 도시되어 있다. 이 구조의 액정표시소자에서는 제2LOG(283)가 FPC(280)의 금속회로패턴과 제1게이트구동부(260a)의 입력단을 전기적으로 연결하여, 상기 제1게이트구동부(260a)에 신호를 인가한다. 또한, 상기 2LOG(283)은 제1게이트구동부(260a)의 출력단과 제2게이트구동부(160b)의 입력단을 전기적으로 연결한다, 따라서, 이 구조의 액정표시소자에서는 외부의 타이밍제어부와 전원공급부로 출력되는 제어신호와 구동전압이 제2LOG(283)을 통해 제1게이트구동부(260a)으로 입력된 후, 상기 제1게이트구동부(260a)에서 출력되어 다시 제2LOG(283)를 통해 제2게이트구동부(160b)로 입력된다.
즉, 이 구조의 액정표시소자에서는 제2LOG(283)가 제1게이트구동부(260a)를 거쳐 제2게이트구동부(160b)에 접속되므로, 타이밍제어부와 전원공급부의 제어신호와 구동전압이 제1게이트구동부(260a)로 인가됨과 동시에 상기 제1게이트구동부(260a)를 거쳐 제2게이트구동부(160b)에 인가된다.
따라서, 이 구조의 액정표시소자에서는 제2게이트구동부(160b)에 입력되는 신호가 제1게이트구동부(260a)에 의해 영향을 받게 되어, 제1게이트구동부(260a)로 입력되는 신호와 제2게이트구동부(160b)에 입력되는 신호 사이에 부하(load)의 차이가 발생한다. 즉, 제1게이트구동부(260a)로 입력되는 신호에는 단지 제2LOG(283)에 의한 부하만이 인가되지만, 제2게이트구동부(160b)에 인가되는 신호에는 제2LOG(283)에 의한 부하뿐만 아니라 제1게이트구동부(260a)에 의한 부하도 인가된다.
따라서, 부하차이에 따라 제1게이트구동부(160a) 및 제2게이트구동부(160b)에는 각각 다른 세기를 갖는 신호가 인가되며, 이러한 신호세기의 차이에 의해 제1게이트구동부(160a)에 접속되는 게이트라인(110)(G1영역의 화소에 대응하는 게이트라인)과 제2게이트구동부(160b)에 접속되는 게이트라인(110)(G1영역의 화소에 대응하는 게이트라인)에 각각 다른 세기의 주사신호가 인가된다. 그 결과, G1영역의 화소에 배치된 박막트랜지스터의 채널의 전도도와 G2영역의 화소에 배치된 박막트랜지스터의 채널의 전도도에 차이가 발생하여, G1영역의 화소의 화소전극과 G2영역의 화소의 화소전극에 인가되는 화상신호의 전압에 차이가 발생하게 되며, 이러한 전압의 차이로 인해 G1영역과 G2영역 사이에 휘도차이가 발생하게 된다.
그러나, 본 발명에서는 도 2에 도시된 바와 같이, 제3LOG(183b)가 제1게이트구동부(160a)와 직접 접속되지 않고 상기 제1게이트구동부(160a)를 우회하여 제2게이트구동부(160b)에 접속되므로, 제2게이트구동부(160b)에 인가되는 신호가 제1게이트구동부(160a)를 거치지 않고 직접 제2게이트구동부(160b)에 공급된다.
따라서, 제1게이트구동부(160a)로 입력되는 신호에는 제2LOG(183a)에 의한 부하만이 인가되고 제2게이트구동부(160b)에 인가되는 신호에는 제3LOG(183b)에 의한 부하만이 인가된다. 이때, 상기 제2LOG(183a)와 제3LOG(183b)는 동일한 금속으로 형성되므로, 상기 제2LOG(183a) 및 제3LOG(183b)에 의한 부하는 동일하게 된다.
도 4a 및 도 4b는 각각 도 3 및 도 2에 도시된 구조의 액정표시소자에서 신호의 인가시 부하를 개념적으로 나타내는 도면이다.
도 4a에 도시된 바와 같이, 도 3에 도시된 구조의 액정표시소자, 즉 제2LOG(283)가 제1게이트구동부(260a)의 출력단과 제2게이트구동부(160b)의 입력단을 전기적으로 연결하는 액정표시소자에서는 제1게이트구동부(260a)에는 제2LOG(283)에 의한 부하(RLOG)만이 인가되는데 반해, 제2게이트구동부(260b)에는 제2LOG(283)에 의한 부하(RLOG)와 제1게이트구동부(260a)에 의한 부하(RGIC)가 인가되어 총부하가 RLOG+RGIC가 된다. 따라서, 제1게이트구동부(260a)에 인가되는 부하에 비해, 제2게이트구동부(260b)에 인가되는 부하가 증가하게 되며, 이러한 부하차이로 인해 G1영역과 G2영역에 휘도차이에 의한 딤현상이 발생한다.
반면에, 도 4b에 도시된 바와 같이, 본 발명에 따른 액정표시소자에서는 제1게이트구동부(160a)에는 제2LOG(183a)에 의한 부하(RLOG)만이 인가되고 제2게이트구동부(160b)에도 제3LOG(183b)에 의한 부하(RLOG)만이 인가되어 총부하가 RLOG가 된다. 따라서, 제1게이트구동부(160a)에 인가되는 부하와 제2게이트구동부(160b)에 인가되는 부하가 동일하여 부하차이로 인한 G1영역과 G2영역에서의 딤현상을 방지할 수 있게 된다.
다시 도 2를 참조하면, 상기 제1게이트구동부(160a)와 제2게이트구동부(160b) 사이에는 등전위배선(185)이 배치된다. 상기 등전위배선(185)은 제1게이트구동부(160a)와 제2게이트구동부(160b)을 연결하여 제1게이트구동부(160a)및 제2게이트구동부(160b)가 FPC(180)와 항상 동일한 전위를 유지하도록 한다.
비록, 상기 등전위배선(185)이 상기 제1게이트구동부(160a)와 제2게이트구동부(160b) 사이에 배치되지만, 이 등전위배선(185)은 도 3에 도시된 제1게이트구동부(260a)와 제2게이트구동부(260b) 사이의 제2LOG(283)와는 그 기능이 다른 구성이다.
즉, 도 3에서는 제1게이트구동부(260a)와 제2게이트구동부(260b) 사이의 제2LOG(283)가 제1게이트구동부(260a)와 제2게이트구동부(260b) 사이의 신호의 통로의 역할을 하지만, 도 2에 도시된 본 발명이 액정표시소자에서는 상기 등전위배선(185)이 신호전달의 통로로 기능하는 것이 아니라 각각 별개의 신호가 인가되는 제1게이트구동부(160a)와 제2게이트구동부(160b) 사이의 전위를 동일하게 유지하여, 제1게이트구동부(160a)와 제2게이트구동부(160b)에 인가되는 신호에 항상 동일한 부하가 인가되도록 한다.
그러나, 본 발명에서는 상기 등전위배선(185)을 제거하여 제1게이트구동부(160a)와 제2게이트구동부(160b)를 전기적으로 절연시킬 수도 있다. 이 경우에도 상기 제1게이트구동부(160a)와 제2게이트구동부(160b)에 인가되는 신호에는 실질적을 동일한 부하가 인가되므로, 제1게이트구동부(160a)와 제2게이트구동부(160b)로부터 항상 동일 세기의 주사신호가 출력된다.
이와 같이, 본 발명에서는 제3LOG(183b)를 제1게이트구동부(160a)를 우회하여 제2게이트구동부(160b)에 직접 연결하여, 제1게이트구동부(160a)와 제2게이트구동부(160b)에 각각 인가되는 신호의 부하를 동일하게 함으로써, 상기 제1게이트구동부(160a)와 제2게이트구동부(160b)로부터 동일한 크기의 주사신호가 G1영역 및 G2영역의 화소에 인가된다. 따라서, G1영역 및 G2영에 표시되는 화상이 항상 동일한 휘도를 가지게 되므로, 딤현상이 발생하는 것을 방지할 수 있게 된다.
한편, 상술한 상세한 설명에서는 본 발명의 구조를 구체적으로 설명했지만, 이는 본 발명을 한정하기 위한 것이 아니라 설명의 편의를 위한 것이다. 예를 들어, 상술한 상세한 설명에서는 게이트구동부와 데이터구동부의 실장 개수와 실장위치, LOG의 배치구조 및 형상, 화소부의 구조 등을 특정한 구조로 기재하고 있지만, 이러한 구성은 다양하게 변형하여 적용할 수 있다.
본 발명의 가장 중요한 특징은 제3LOG가 제1게이트구동부를 거치지 않고 우회하여 신호가 직접 제2게이트구동부로 인가되는 것으로, 이러한 특징을 포함하는 모든 구조의 액정표시소자에 본 발명을 적용할 수 있을 것이다.
111,112 : 기판 110 : 게이트라인
120 : 데이터라인 160a,160b : 게이트구동부
170a,170b,170c : 데이터구동부 180 : FPC
182,183a,183b : LOG

Claims (7)

  1. 화소부 및 구동부;
    상기 구동부에 부착되고 금속회로패턴이 배치되어 외부의 신호를 게이트구동부 및 데이터구동부에 인가하는 FPC(Flexible Printed Circuit);
    상기 구동부에 실장된 복수의 게이트구동부 및 데이터구동부; 및
    상기 구동부에 배치된 LOG(Line On Glass)로 구성되며,
    복수의 게이트구동부는 각각 대응하는 LOG배선을 통해 FPC에 직접 연결되는 것을 특징으로 하는 액정표시소자.
  2. 제1항에 있어서, 상기 LOG는 데이터구동부를 각각 FPC에 연결하는 데이터구동용 LOG를 포함하는 것을 특징으로 하는 액정표시소자.
  3. 제2항에 있어서, 상기 게이트구동부에 대응하는 LOG는 다른 게이트구동부와 접속되지 않는 것을 특징으로 하는 액정표시소자.
  4. 제3항에 있어서, 각각의 게이트구동부에 공급되는 신호에 인가되는 부하는 대응하는 LOG의 부하인 것을 특징으로 하는 액정표시소자.
  5. 제1항에 있어서, 상기 화소부는,
    게이트구동부와 연결되는 복수의 게이트라인;
    상기 데이터구동부와 연결되는 복수의 데이터라인; 및
    각각의 게이트라인 및 데이터라인에 연결된 박막트랜지스터를 추가로 포함하는 것을 특징으로 하는 액정표시소자.
  6. 제1항에 있어서, 복수의 게이트구동부 사이에 배치된 등전위배선을 추가로 포함하는 것을 특징으로 하는 액정표시소자.
  7. 제6항에 있어서, 상기 등전위배선은 복수의 게이트구동부를 FPC와 등전위로 만드는 것을 특징으로 하는 액정표시소자.
KR1020140178784A 2014-12-11 2014-12-11 화질이 향상된 액정표시소자 KR102245997B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020140178784A KR102245997B1 (ko) 2014-12-11 2014-12-11 화질이 향상된 액정표시소자

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020140178784A KR102245997B1 (ko) 2014-12-11 2014-12-11 화질이 향상된 액정표시소자

Publications (2)

Publication Number Publication Date
KR20160071272A true KR20160071272A (ko) 2016-06-21
KR102245997B1 KR102245997B1 (ko) 2021-04-29

Family

ID=56353846

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020140178784A KR102245997B1 (ko) 2014-12-11 2014-12-11 화질이 향상된 액정표시소자

Country Status (1)

Country Link
KR (1) KR102245997B1 (ko)

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20040000978A (ko) * 2002-06-26 2004-01-07 엘지.필립스 엘시디 주식회사 라인 온 글래스형 액정표시장치
KR20050091290A (ko) * 2004-03-11 2005-09-15 엘지.필립스 엘시디 주식회사 액정표시장치
KR20080002336A (ko) * 2006-06-30 2008-01-04 엘지.필립스 엘시디 주식회사 액정표시장치
KR20110036456A (ko) * 2009-10-01 2011-04-07 엘지디스플레이 주식회사 액정표시소자
KR20130057816A (ko) * 2011-11-24 2013-06-03 엘지디스플레이 주식회사 표시장치 및 그 제조방법
KR20130067443A (ko) * 2011-12-14 2013-06-24 엘지디스플레이 주식회사 액정표시소자 및 그 제조방법

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20040000978A (ko) * 2002-06-26 2004-01-07 엘지.필립스 엘시디 주식회사 라인 온 글래스형 액정표시장치
KR20050091290A (ko) * 2004-03-11 2005-09-15 엘지.필립스 엘시디 주식회사 액정표시장치
KR20080002336A (ko) * 2006-06-30 2008-01-04 엘지.필립스 엘시디 주식회사 액정표시장치
KR20110036456A (ko) * 2009-10-01 2011-04-07 엘지디스플레이 주식회사 액정표시소자
KR20130057816A (ko) * 2011-11-24 2013-06-03 엘지디스플레이 주식회사 표시장치 및 그 제조방법
KR20130067443A (ko) * 2011-12-14 2013-06-24 엘지디스플레이 주식회사 액정표시소자 및 그 제조방법

Also Published As

Publication number Publication date
KR102245997B1 (ko) 2021-04-29

Similar Documents

Publication Publication Date Title
US6982690B2 (en) Display apparatus with a driving circuit in which every three adjacent pixels are coupled to the same data line
WO2014073486A1 (ja) アクティブマトリクス基板、及び表示装置
KR20110064114A (ko) 액정표시장치
US20120200481A1 (en) Liquid crystal display
US9625771B2 (en) Display device
US8466862B2 (en) Liquid crystal display device
WO2010109558A1 (ja) Tft基板及びこれを用いた液晶表示装置
KR20060041022A (ko) 박막 트랜지스터 표시판
US8395610B2 (en) Driving chip, driving chip package having the same, display apparatus having the driving chip, and method thereof
US8743034B2 (en) Array substrate of liquid crystal display device and method of driving the same
US11048133B2 (en) Liquid crystal display panel and liquid crystal display device including the same
US20060164367A1 (en) Dual display device
US20070194211A1 (en) Electro-optical device and electronic apparatus
KR20170059062A (ko) 표시 장치
WO2015064252A1 (ja) 透明液晶表示装置
KR20110049094A (ko) 액정표시장치
RU2656280C1 (ru) Жидкокристаллическое устройство отображения и подложка матрицы такого устройства
KR20120139411A (ko) 집적 회로 칩 실장 필름 및 이를 포함하는 액정 표시 장치
US20090027367A1 (en) Circuit of liquid crystal display device for generating common voltages and method thereof
KR102245997B1 (ko) 화질이 향상된 액정표시소자
KR20070031042A (ko) 검사 패드를 구비한 액정 표시 장치
KR20050007115A (ko) 티.에프.티. 표시장치
JP2011164236A (ja) 表示装置
KR101108296B1 (ko) 액정표시장치 및 그 구동방법
US20120320027A1 (en) Liquid crystal display device

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right