KR20150138475A - 화소 회로 및 이를 포함하는 유기 발광 표시 장치 - Google Patents

화소 회로 및 이를 포함하는 유기 발광 표시 장치 Download PDF

Info

Publication number
KR20150138475A
KR20150138475A KR1020140064984A KR20140064984A KR20150138475A KR 20150138475 A KR20150138475 A KR 20150138475A KR 1020140064984 A KR1020140064984 A KR 1020140064984A KR 20140064984 A KR20140064984 A KR 20140064984A KR 20150138475 A KR20150138475 A KR 20150138475A
Authority
KR
South Korea
Prior art keywords
compensation
light emitting
organic light
emitting diode
current
Prior art date
Application number
KR1020140064984A
Other languages
English (en)
Other versions
KR102234523B1 (ko
Inventor
이기창
Original Assignee
삼성디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성디스플레이 주식회사 filed Critical 삼성디스플레이 주식회사
Priority to KR1020140064984A priority Critical patent/KR102234523B1/ko
Priority to US14/521,358 priority patent/US9704438B2/en
Publication of KR20150138475A publication Critical patent/KR20150138475A/ko
Application granted granted Critical
Publication of KR102234523B1 publication Critical patent/KR102234523B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3275Details of drivers for data electrodes
    • G09G3/3283Details of drivers for data electrodes in which the data driver supplies a variable data current for setting the current through, or the voltage across, the light-emitting elements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3233Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0421Structural details of the set of electrodes
    • G09G2300/043Compensation electrodes or other additional electrodes in matrix displays related to distortions or compensation signals, e.g. for modifying TFT threshold voltage in column driver
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0819Several active elements per pixel in active matrix panels used for counteracting undesired variations, e.g. feedback or autozeroing
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • G09G2300/0861Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor with additional control of the display period without amending the charge stored in a pixel memory, e.g. by means of additional select electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0285Improving the quality of display appearance using tables for spatial correction of display data
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/029Improving the quality of display appearance by monitoring one or more pixels in the display panel, e.g. by monitoring a fixed reference pixel
    • G09G2320/0295Improving the quality of display appearance by monitoring one or more pixels in the display panel, e.g. by monitoring a fixed reference pixel by monitoring each display pixel
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/04Maintaining the quality of display appearance
    • G09G2320/043Preventing or counteracting the effects of ageing
    • G09G2320/045Compensation of drifts in the characteristics of light emitting or modulating elements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/06Adjustment of display parameters
    • G09G2320/0693Calibration of display systems

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of El Displays (AREA)
  • Electroluminescent Light Sources (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

화소 회로는 유기 발광 다이오드, 구동부, 독출부 및 보상부를 포함한다. 상기 유기 발광 다이오드는 제1 노드와 저 전원 전압 사이에 연결된다. 상기 구동부는 상기 유기 발광 다이오드와 상기 제1 노드에서 연결되고, 스캔 신호에 응답하여 데이터 신호에 상응하는 전압으로 상기 유기 발광 다이오드를 구동한다. 상기 독출부는 독출 제어 신호에 응답하여 상기 유기 발광 다이오드의 애노드 전류를 검출한다. 상기 보상부는 상기 유기 발광 다이오드와 상기 제1 노드에서 연결되고, 보상 제어 신호에 응답하여 상기 애노드 전류의 크기에 기초한 보상 데이터 신호에 상응하는 보상 전류를 상기 유기 발광 다이오드에 제공한다.

Description

화소 회로 및 이를 포함하는 유기 발광 표시 장치{PIXEL CIRCUIT AND ORGANIC LIGHT EMITTING DISPLAY DEVICE INCLUDING THE SAME}
본 발명은 디스플레이 장치에 관한 것으로서, 더욱 상세하게는 유기 발광 표시 장치의 화소 회로, 및 이러한 화소 회로를 포함하는 유기 발광 표시 장치에 관한 것이다.
최근, 음극선관(Cathode Ray Tube)의 단점인 무게와 부피를 줄일 수 있는 각종 평판 표시 장치들이 개발되고 있다. 평판 표시 장치로는 액정 표시 장치(Liquid Crystal Display; LCD), 전계 방출 표시 장치(Field Emission Display; FED), 플라즈마 표시패널(Plasma Display Panel; PDP) 및 유기 발광 표시 장치(Organic Light Emitting Display; OLED) 등이 있다. 평판 표시 장치 중 OLED는 전자와 정공의 재결합에 의하여 빛을 발생하는 유기 발광 다이오드를 이용하여 영상을 표시하는 것으로, 이는 빠른 응답속도를 가짐과 동시에 낮은 소비전력으로 구동되는 장점이 있다.
통상적으로, OLED는 유기 발광 소자를 구동하는 방식에 따라 패시브 매트릭스형 유기 발광 표시 장치(PMOLED)와 액티브 매트릭스형 유기 발광 표시 장치(AMOLED)로 분류된다. 상기 AMOLED는 복수개의 스캔 라인, 복수개의 데이터 라인 및 복수개의 전원 라인과, 상기 라인들에 연결되어 매트릭스 형태로 배열되는 복수개의 화소 회로를 구비한다. 또한 상기 AMOLED는 전압 또는 전류 데이터의 크기를 조절하여 계조를 표현하는 아날로그 구동 방식, 또는 발광 시간을 조절하여 계조를 표현하는 디지털 구동 방식을 이용하여 구동된다.
아날로그 구동 방식은 동일한 발광 시간 동안 유기 발광 다이오드를 발광하면서 화소 회로에 인가되는 데이터 전압의 레벨을 변경함으로써 계조를 표현할 수 있고, 디지털 구동 방식은 화소 회로에 동일한 레벨의 데이터 전압을 인가하면서 유기 발광 다이오드가 발광되는 발광 시간을 변경함으로써 계조를 표현할 수 있다. 이러한 디지털 구동 방식은, 아날로그 구동 방식에 비하여, 유기 발광 표시 장치가 간단한 구조의 화소 회로 및 구동 IC(Integrated Circuit)를 포함하는 장점이 있다. 또한, 유기 발광 표시 장치의 디스플레이 패널이 대형화되고 해상도가 높아질수록 디지털 구동 방식을 사용할 필요성이 증가된다.
하지만, 디지털 구동 방식에서는 전원 전압의 전압 강하 영향이 크고, 유기 발광 다이오드의 특성 산포에 민감하며 유기 발광 다이오드가 쉽게 열화되는 문제가 있다.
본 발명의 일 목적은 디지털 구동 방식을 이용하여 구동되고, 전기적 특성의 열화를 보상할 수 있는 화소 회로를 제공하는 것이다.
본 발명의 다른 목적은 디지털 구동 방식을 이용하여 구동되고, 전기적 특성의 열화를 보상할 수 있는 화소 회로를 포함하는 유기 발광 표시 장치를 제공하는 것이다.
본 발명의 일 목적을 달성하기 위하여, 본 발명의 실시예들에 따른 화소 회로는 유기 발광 다이오드, 구동부, 독출부 및 보상부를 포함한다. 상기 유기 발광 다이오드는 제1 노드와 저 전원 전압 사이에 연결된다. 상기 구동부는 상기 유기 발광 다이오드와 상기 제1 노드에서 연결되고, 스캔 신호에 응답하여 데이터 신호에 상응하는 전압으로 상기 유기 발광 다이오드를 구동한다. 상기 독출부는 독출 제어 신호에 응답하여 상기 유기 발광 다이오드의 애노드 전류를 검출한다. 상기 보상부는 상기 유기 발광 다이오드와 상기 제1 노드에서 연결되고, 보상 제어 신호에 응답하여 상기 애노드 전류의 크기에 기초한 보상 데이터 신호에 상응하는 보상 전류를 상기 유기 발광 다이오드에 제공한다.
일 실시예에 의하면, 상기 구동부는 상기 스캔 신호에 응답하여 데이터 라인으로부터 제공되는 상기 데이터 신호를 전송하는 제1 스위칭 트랜지스터; 제1 고 전원전압과 연결되고, 상기 제1 스위칭 트랜지스터와는 제2 노드에서 연결되며, 전송된 상기 데이터 신호를 저장하는 스토리지 커패시터; 및 상기 스토리지 커패시터에 저장된 상기 데이터 신호에 기초한 상기 제2 노드의 구동 전압에 응답하여 상기 유기 발광 다이오드를 구동하는 제1 구동 트랜지스터를 포함할 수 있다.
일 실시예에 의하면, 상기 제1 스위칭 트랜지스터는 상기 데이터 라인에 연결되는 제1 전극, 상기 스캔 신호를 수신하는 게이트 전극 및 상기 제2 노드에 연결되는 제2 전극을 가지는 제1 피모스 트랜지스터를 포함하고, 상기 제1 구동 트랜지스터는 상기 고 전원전압에 연결되는 제1 전극, 상기 제2 노드에 연결되는 게이트 전극 및 상기 제1 노드에 연결되는 제2 전극을 갖는 제2 피모스 트랜지스터를 포함할 수 있다.
일 실시예에 의하면, 상기 보상부는 상기 보상 제어 신호에 응답하여 보상 데이터 라인으로부터 전송되는 상기 보상 데이터 신호를 전송하는 제2 스위칭 트랜지스터; 제2 고 전원전압과 연결되고 상기 제2 스위칭 트랜지스터와는 제3 노드에서 연결되며, 전송된 상기 보상 데이터 신호를 저장하는 보상 커패시터; 상기 보상 커패시터에 저장된 상기 보상 데이터 신호에 기초한 상기 제3 노드의 보상 전압에 응답하여 턴-온 또는 턴-오프되는 제2 구동 트랜지스터; 및 상기 제2 구동 트랜지스터와 상기 제1 노드 사이에 연결되고, 상기 제2 노드의 상기 구동 전압에 응답하여 턴-온 또는 턴-오프되는 제3 구동 트랜지스터를 포함할 수 있다.
일 실시예에 의하면, 상기 제2 스위칭 트랜지스터는 상기 보상 데이터 라인에 연결되는 제1 전극, 상기 보상 제어 신호를 수신하는 게이트 전극 및 상기 제3 노드에 연결되는 제2 전극을 가지는 제1 피모스 트랜지스터를 포함하고, 상기 제2 구동 트랜지스터는 상기 제2 고 전원 전압에 연결되는 제1 전극, 상기 제3 노드에 연결되는 게이트 전극 및 상기 제1 피모스 트랜지스터에 연결되는 제2 전극을 가지는 제2 피모스 트랜지스터를 포함하고, 상기 제3 구동 트랜지스터는 상기 제2 구동 트랜지스터에 연결되는 제1 전극, 상기 제2 노드에 연결되는 게이트 전극 및 상기 제1 노드에 연결되는 제2 전극을 가지는 제3 피모스 트랜지스터를 포함할 수 있다.
일 실시예에 의하면, 상기 보상 전압에 의하여 상기 제2 피모스 트랜지스터가 턴-온되고 상기 구동 전압에 의하여 상기 제3 피모스 트랜지스터가 턴-온 될 때, 상기 보상 전류가 상기 유기 발광 다이오드에 제공될 수 있다.
일 실시예의 의하면, 상기 제2 고 전원 전압의 레벨은 상기 제1 고 전원 전압 레벨 이상일 수 있다.
일 실시예에 의하면, 상기 데이터 신호에 응답하여 상기 유기 발광 다이오드가 발광하는 경우, 상기 보상 전압의 레벨은 상기 독출부에서 검출된 상기 애노드 전류의 레벨에 비례할 수 있다.
일 실시예에 의하면, 상기 독출부는 상기 독출 제어 신호에 응답하여 상기 애노드 전류를 독출 라인에 제공하는 제2 스위칭 트랜지스터를 포함하고, 상기 제2 스위칭 트랜지스터는 상기 애노드 전류를 수신하는 제1 전극, 상기 독출 제어 신호를 수신하는 게이트 전극 및 상기 독출 라인에 연결되는 제2 전극을 갖는 피모스 트랜지스터를 포함할 수 있다.
일 실시예에 의하면, 상기 독출부와 상기 보상부는 상기 구동부에 대하여 독립적으로 동작할 수 있다.
일 실시예에 의하면, 상기 독출부의 독출 동작과 상기 보상부의 보상 동작은 서로 중첩되지 않을 수 있다.
일 실시예에 의하면, 상기 데이터 신호에 응답하여 상기 유기 발광 다이오드가 비발광하는 경우, 상기 보상부는 보상 동작을 수행하지 않을 수 있다.
본 발명의 또 다른 목적을 달성하기 위하여 본 발명의 실시예들에 따른 화소부, 스캔 드라이버, 데이터 드라이버, 타이밍 컨트롤러 및 파워 생성기를 포함하는 유기 발광 표시 장치에 있어서, 상기 화소부에 구비되는 복수의 화소 회로들 각각은 상기 데이터 드라이버와 데이터 라인, 보상 데이터 라인 및 독출 라인을 통하여 연결된다. 상기 복수의 화소 회로들 각각은 유기 발광 다이오드, 구동부, 독출부 및 보상부를 포함한다. 상기 유기 발광 다이오드는 제1 노드와 저 전원 전압 사이에 연결된다. 상기 구동부는 상기 유기 발광 다이오드와 상기 제1 노드에서 연결되고, 스캔 신호에 응답하여 상기 데이터 드라이버에서 제공되는 데이터 신호에 상응하는 전압으로 상기 유기 발광 다이오드를 구동한다. 상기 독출부는 독출 제어 신호에 응답하여 상기 유기 발광 다이오드의 애노드 전류를 검출한다. 상기 보상부는 상기 유기 발광 다이오드와 상기 제1 노드에서 연결되고, 보상 제어 신호에 응답하여 상기 애노드 전류의 크기에 기초한, 상기 데이터 드라이버에서 제공되는 보상 데이터 신호에 상응하는 보상 전류를 상기 유기 발광 다이오드에 제공한다.
일 실시예에 의하면, 상기 데이터 드라이버는 상기 화소 회로들 각각의 보상 데이터를 저장하는 프레임 메모리; 및 상기 애노드 전류와 상기 보상 데이터에 기초하여 상기 보상 데이터를 선택적으로 갱신하는 보상 회로를 포함할 수 있다.
일 실시예에 의하면, 상기 보상 회로는 상기 프레임 메모리에 저장된 제1 보상 데이터를 상응하는 제1 보상 전류로 변환하는 전압-전류 변환기; 상기 애노드 전류를 제로 전류와 비교하여 제1 비교 신호를 제공하는 제1 비교기; 상기 제1 비교 신호에 응답하여 동작하여 상기 애노드 전류와 상기 제1 보상 전류의 차이를 산출하여 차전류로 제공하는 계산기; 상기 차전류와 기준 전류를 비교하고 제2 비교 신호를 제공하는 제2 비교기; 및 상기 제2 비교 신호에 응답하여 상기 보상 데이터의 갱신 여부를 지시하는 비트 제어 신호를 생성하는 비트 컨트롤러를 포함할 수 있다.
일 실시예에 의하면, 상기 애노드 전류가 상기 제로 전류와 동일한 경우, 상기 계산기는 상기 제1 비교 신호에 응답하여 비활성화될 수 있다.
일 실시예에 의하면, 상기 애노드 전류가 상기 제로 전류보다 큰 경우, 상기 계산기는 상기 제1 비교 신호에 응답하여 활성화되고, 상기 차전류가 상기 기준 전류보다 작거나 같은 경우, 상기 비트 컨트롤러는 상기 제2 비교 신호에 응답하여 상기 보상 데이터가 유지되도록 상기 비트 제어 신호를 생성할 수 있다.
일 실시예에 의하면, 상기 애노드 전류가 상기 제로 전류보다 큰 경우, 상기 계산기는 상기 제1 비교 신호에 응답하여 활성화되고, 상기 차전류가 상기 기준 전류보다 큰 경우, 상기 비트 컨트롤러는 상기 제2 비교 신호에 응답하여 상기 보상 데이터가 변화하도록 상기 비트 제어 신호를 생성할 수 있다.
일 실시예에 의하면, 상기 프레임 메모리는 상기 화소 회로들 각각의 보상 데이터가 저장되는 제1 영역; 및 상기 화소 회로들 각각에 구비되는 유기 발광 다이오드에 파티클이 발생하였는지를 나타내는 파티클 비트가 저장되는 제2 영역을 포함할 수 있다.
일 실시예에 의하면, 상기 데이터 신호에 응답하여 상기 유기 발광 다이오드가 발광하는 경우 상기 보상 전류는 고 전원 전압과 저 전원 전압 사이에 연결되는 유기 발광 다이오드의 열화나 상기 화소 회로의 상기 화소부에서의 위치에 따른 상기 고 전원 전압의 레벨 강하 중 적어도 하나에 의하여 상기 애노드 전류의 감소분을 보충하는 레벨을 갖을 수 있다.
본 발명의 실시예들에 따른 화소 회로는 유기 발광 다이오드의 애노드 전류의 크기에 따른 보상 동작을 수행할 수 있다.
또한, 본 발명의 실시예들에 따른 유기 발광 표시 장치는 상기 화소 회로를 포함함으로써 상기 애노드 전류의 크기에 기초한 보상 데이터 신호에 상응하는 보상 전류를 유기 발광 다이오드에 제공하는 보상부를 구비하여 유기 발광 다이오드의 열화, 화소 회로의 화소부에서의 위치에 따른 전압 강하에 따른 전기적 특성의 열화로 인한 애노드 전류의 부족분을 화소마다 개별적으로 보충할 수 있다.
도 1은 본 발명의 실시예들에 따른 화소 회로를 나타내는 회로도이다.
도 2는 도 1의 화소 회로에서 유기 발광 다이오드의 개념도이다.
도 3은 도 1의 화소 회로의 동작을 나타내는 타이밍도이다.
도 4는 본 발명의 실시예에 따른 유기 발광 표시 장치를 나타내는 블록도이다.
도 5는 본 발명의 실시예들에 따른 도 4의 데이터 드라이버를 나타내는 블록도이다.
도 6은 본 발명의 실시예들에 따른 도 5의 보상 회로의 구성을 나타내는 블록도이다.
도 7은 애노드 전류의 크기에 따른 도 5의 보상 회로의 동작을 나타낸다.
도 8은 본 발명의 실시예들에 따른 도 5의 프레임 메모리를 나타낸다.
도 9는 도 4의 유기 발광 표시 장치의 동작의 일 예를 설명하기 위한 도면이다.
도 10은 도 4의 유기 발광 표시 장치의 동작의 일 예를 설명하기 위한 도면이다.
도 11은 본 발명의 실시예들에 따른 도 1의 화소 회로의 구동 방법을 나타내는 흐름도이다.
도 12는 본 발명의 실시예들에 따른 유기 발광 표시 장치를 포함하는 전자 기기를 나타내는 블록도이다.
이하, 첨부한 도면들을 참조하여, 본 발명의 바람직한 실시예를 보다 상세하게 설명하고자 한다. 도면상의 동일한 구성요소에 대해서는 동일한 참조부호를 사용하고 동일한 구성요소에 대해서 중복된 설명은 생략한다.
도 1은 본 발명의 실시예들에 따른 화소 회로를 나타내는 회로도이다.
도 1을 참조하면, 회소 회로(100)는 유기 발광 다이오드(110), 구동부(120), 보상부(130) 및 독출부(140)를 포함한다.
구동부(120)는 제1 노드(N1)에서 유기 발광 다이오드(110)의 애노드와 연결되고, 제1 스위칭 트랜지스터(121), 스토리지 커패시터(123) 및 제1 구동 트랜지스터(125)를 포함한다.
제1 스위칭 트랜지스터(121)는 데이터 라인(DLi)에 연결되는 제1 전극(예를 들어, 소스 전극), 스캔 라인에 연결되어 스캔 신호(SCN)가 인가되는 게이트 전극 및 제2 노드(N2)에 연결되는 제2 전극(예를 들어, 드레인 전극)을 가지는 피모스 트랜지스터(121)로 구현될 수 있다.
스토리지 커패시터(123)는 스위칭 트랜지스터(121)를 통하여 전송된 데이터 신호(SDT)를 저장할 수 있다. 실시예에서, 스토리지 커패시터(123)는 제1 고 전원 전압(ELVDD1)에 연결된 제1 전극 및 제2 노드(N2)에 연결된 제2 전극을 가질 수 있다.
제1 구동 트랜지스터(125)는 스토리지 커패시터(123)에 저장된 데이터 신호(SDT)에 상응하는 제2 노드(N2)의 구동 전압(Vg)에 응답하여 유기 발광 다이오드(110)를 구동할 수 있다. 실시예에서, 구동 트랜지스터(125)는 제1 고 전원 전압(ELVDD1)에 연결되는 제1 전극, 제2 노드(N2)에 연결되어 구동 전압(Vg)이 인가되는 게이트 전극 및 제1 노드(N1)에서 유기 발광 다이오드(110)에 연결되는 제2 전극을 갖는 피모스 트랜지스터(125)로 구현될 수 있다.
유기 발광 다이오드(110)는 제1 노드(N1)와 저 전원 전압(ELVSS) 사이에 연결된다. 유기 발광 다이오드(110)는 제1 노드(N1)에 연결되는 애노드 전극 및 저 전원 전압(ELVSS)에 연결되는 캐소드 전극을 가질 수 있다.
예를 들어, 데이터 신호(SDT)가 제1 로직 레벨(예를 들어 ELVDD1-5V의 전압 레벨)을 가지는 경우, 스토리지 커패시터(123)로부터 피모스 트랜지스터(121)를 통하여 데이터 라인(DLi)에 전류가 흐름으로서, 스토리지 커패시터(123)가 방전되고, 스토리지 커패시터(123)는 약 5V의 전압을 저장할 수 있다. 따라서 구동 전압(Vg)도 약 5V의 레벨을 가질 수 있다. 피모스 트랜지스터(125)의 게이트 단자에 제1 고 전원 전압(ELVDD1)에 인접한 구동 전압(Vg)이 인가되면, 피모스 트랜지스터(125)는 턴-오프될 수 있다. 이에 따라 제1 고 전원전압(ELVDD1)으로부터 저 전원전압(ELVSS)로의 전류 경로가 형성되지 않고, 유기 발광 다이오드(110)가 약 0V의 양단 전압을 가짐으로써 발광하지 않을 수 있다.
예를 들어, 데이터 신호(SDT)가 제2 로직 레벨(예를 들어 ELVDD1 레벨)을 가지는 경우, 스토리지 커패시터(123)는 약 0V의 전압을 저장할 수 있다. 따라서 구동 전압(Vg)도 약 0V의 레벨을 가질 수 있다. 피모스 트랜지스터(125)의 게이트 단자에 0V의 구동 전압(Vg)가 인가되면, 피모스 트랜지스터(125)는 턴-온될 수 있다. 이에 따라 제1 고 전원전압(ELVDD1)으로부터 저 전원전압(ELVSS)으로의 전류 경로가 형성되어, 유기 발광 다이오드(110)가 제1 고 전원 전압(ELVDD1)과 저 전원전압(RLVSS)의 차에 해당하는 양단 전압을 가짐으로써 발광할 수 있다.
보상부(120)는 제2 및 제3 구동 트랜지스터들(131, 133), 제2 스위칭 트랜지스터(135) 및 보상 커패시터(137)를 포함한다.
제2 스위칭 트랜지스터(135)는 보상 데이터 라인(CDLi)에 연결되는 제1 전극, 보상 제어 신호(CON)이 인가되는 게이트 전극 및 제3 노드(N3)에 연결되는 제2 전극을 갖는 피모스 트랜지스터(135)로 구현될 수 있다.
보상 커패시터(137)는 제2 스위칭 트랜지스터(135)를 통하여 전송된 보상 데이터 신호(CDT)를 저장할 수 있다. 실시예에서, 보상 커패시터(137)는 제2 고 전원 전압(ELVDD2)에 연결된 제1 전극 및 제3 노드(N3)에 연결된 제2 전극을 가질 수 있다. 여기서 제2 고 전원 전압(ELVDD2)의 레벨은 제1 고 전원전압(ELVDD1)의 레벨 이상일 수 있다.
제2 구동 트랜지스터(131)는 제2 고 전원 전압(ELVDD2)에 연결된 제1 전극, 제3 노드(N3)에 연결되어 보상 커패시터(137)에 저장된 보상 데이터 신호(CDT)에 상응하는 제3 노드(N3)의 보상 전압(Vg)을 인가받는 게이트 전극 및 제3 구동 트랜지스터(133)에 연결되는 제2 전극을 갖는 피모스 트랜지스터(131)로 구현될 수 있다. 제2 구동 트랜지스터(131)는 보상 전압(Vg)에 응답하여 턴-온 또는 턴-오프될 수 있다.
제3 구동 트랜지스터(133)는 제2 구동 트랜지스터(131)에 연결되는 제1 전극, 제2 노드(N2)에 연결되어 구동 전압(Vg)이 인가되는 게이트 전극 및 제1 노드(N1)에 연결되는 제2 전극을 갖는 피모스 트랜지스터(133)로 구현될 수 있다. 따라서 제3 구동 트랜지스터(133)는 보상 전압(Vg)에 응답하여 턴-온 또는 턴-오프될 수 있다.
그러므로 제2 및 제3 구동 트랜지스터들(131, 133)이 동시에 턴-온되는 경우에는 제3 노드(N3)로부터 보상 전압(Vg)에 상응하는 보상 전류(Ic)가 유기 발광 다이오드(110)에 제공될 수 있다. 따라서 유기 발광 다이오드(110)는 제1 내지 제3 구동 트랜지스터들(125, 131, 133) 턴-온된 동안, 유기 발광 다이오드(110) 양단의 전압에 상응하는 밝기로 발광할 수 있다.
여기서 보상 데이터 신호(CDT)는 유기 발광 다이오드의 열화, 화소 회로(100)의 위치에 따른 전압 강하에 따른 전기적 특성의 열화로 인한 애노드 전류(Ian)의 부족분을 보충할 수 있는 레벨을 가질 수 있다.
독출부(140)는 제1 노드(N1)와 독출 라인(RLi) 사이에 연결되는 제3 스위칭 트랜지스터(141)를 포함한다.
제3 스위칭 트랜지스터(141)는 애노드 전류(Ian)가 인가되는 제1 전극, 독출 제어 신호(RC)가 인가되는 게이트 전극 및 독출 라인(RLi)에 연결되는 제2 전극을 가지는 피모스 트랜지스터(141)로 구현될 수 있다. 따라서 제3 스위칭 트랜지스터(141)는 독출 제어 신호(RC)에 응답하여 애노드 전류(Ian)를 독출 라인(RLi)에 제공할 수 있다.
상술한 바와 같이, 본 발명의 실시예에 따른 화소 회로는 유기 발광 다이오드(110)의 애노드 전류(Ian)를 검출하기 위한 독출 회로(140) 및 상기 애노드 전류(Ian)의 크기에 기초한 보상 데이터 신호(CDT)에 상응하는 보상 전류(Ic)를 유기 발광 다이오드(110)에 제공하는 보상부(130)를 구비하여 유기 발광 다이오드의 열화, 화소 회로(100)의 위치에 따른 전압 강하에 따른 전기적 특성의 열화로 인한 애노드 전류(Ian)의 부족분을 화소 개별적으로 보충할 수 있다.
도 2는 도 1의 화소 회로에서 유기 발광 다이오드의 개념도이다.
도 2를 참조하면, 유기 발광 다이오드는 애노드(ITO), 유기 박막, 캐소드 전극층(금속)의 구조를 가진다. 유기 박막은 전자와 정곡의 균형을 좋게 하여 발광 효율을 향상시키기 위해 발광층(emitting layer, EML), 전자 수송층(electron transport layer, ETL) 및 정공 수송층(hole transport layer, HTL)을 포함한다. 이외에도 유기 박막은 정공 주입층(Hole Injecting Layer, HIL) 또는 전자 주입층(Electron Injecting Layer, EIL)을 더 포함할 수 있다.
도 3은 도 1의 화소 회로의 동작을 나타내는 타이밍도이다.
이하 도 1 및 도 3을 참조하여, 도 1의 화소 회로(100)의 동작을 보다 상세히 설명한다.
도 1 및 도 3을 참조하면, 하나의 프레임을 구성하는 데이터 신호(SDT)가 데이터 라인(DLi)을 통하여 구동부(120)에 입력된다. 이 때, 화소 회로(100)는 디지털 방식으로 구동되므로 한 프레임이 복수의 서브 프레임들로 구성될 수 있고, 각 서브 프레임은 스캔 구간 및 발광 구간을 포함할 수 있다. 구동부(120)는 각 서브 프레임의 스캔 구간(스캔 신호(SCN)가 로우 레벨인 구간)에서 데이터 신호(SDT)를 스토리지 커패시터(123)에 저장하고, 각 서브 프레임의 발광 구간에서 저장된 데이터 신호에 따라 유기 발광 다이오드(110)가 발광하거나 비발광함으로써 계조를 표현할 수 있다.
발광 구간에서 저장된 데이터 신호에 상응하는 구동 전압(Vg)에 따라서 구동 트랜지스터(Vg)가 턴-온되거나 턴-오프되어 애노드 전류(Ian)가 하이 레벨(화이트 전류)을 가지거나 로우 레벨(블랙 전류)을 가질 수 있다. 구동 전압(Vg)에 응답하여 애노드 전류(Ian)가 화이트 전류인 동안에 독출 제어 신호(RC)가 로우 레벨로 활성화되어 제3 스위칭 트랜지스터(141)가 턴-온되고, 애노드 전류(Ian)가 독출 라인(RLi)을 통하여 도 5의 데이터 드라이버(400)로 제공된다. 데이터 드라이버(400)는 애노드 전류(Ian)의 크기에 기초하여 보상 데이터 신호(CDT)를 보상 데이터 라인(CDLi)을 통하여 제공한다. 독출 제어 신호(RC)가 하이 레벨로 비활성화인 동안에 보상 제어 신호(CPN)가 로우 레벨로 활성화되어 보상 데이터 신호(CDT)가 보상 커패시터(137)에 저장된다. 보상 데이터 신호(CDT)에 상응하는 보상 전압(Vc)이 제2 구동 트랜지스터(131)에 인가되고, 보상 전압(Vc)에 상응하는 보상 전류(Ic)가 유기 발광 다이오드(110)에 제공된다.
도 3에서 알 수 있듯이, 구동부(120)의 구동 동작은 하나의 프레임에 대하여 복수의 서브 프레임 단위로 수행되고, 독출부(140)의 독출 동작과 보상부(130)의 보상 동작은 구동부(120)에 대하여 독립적으로 수행될 수 있다. 즉 보상부(130)와 독출부(140)는 수 프레임 또는 수십 프레임에 한 번 동작하여 보상 동작과 독출 동작을 수행할 수 있다.
또한, 독출부(140)의 독출 동작이 보상부(130)의 보상 동작 이후에 수행되는 경우에는, 애노드 전류(Ian)는 보상부(130)에 포함되는 구동 트랜지스터들(131, 133)의 특성 산포도 반영할 수 있기 때문에, 다음의 보상 동작에서는 보상부(130)에 포함되는 구동 트랜지스터들(131, 133)의 특성 산포에 의한 애노드 전류(Ian)의 감소분도 보상할 수 있게 된다.
도 4는 본 발명의 실시예에 따른 유기 발광 표시 장치를 나타내는 블록도이다.
도 4를 참조하면, 유기 발광 표시 장치(200)는 화소부(210), 타이밍 컨트롤러(220), 스캔 드라이버(230), 데이터 드라이버(400) 및 전원 생성기(240)를 포함할 수 있다. 일 실시예에서, 타이밍 컨트롤러(220), 스캔 드라이버(230), 데이터 드라이버(400) 및 전원 생성기(240)는 하나의 집적 회로(Integrated Circuit; IC)로 구현될 수 있다. 다른 실시예에서, 타이밍 컨트롤러(220), 스캔 드라이버(230), 데이터 드라이버(400) 및 전원 생성기(240)는 서로 다른 IC들로 구현될 수 있다.
화소부(210)는 복수의 스캔 라인들(SL1~SLn)을 통해 스캔 드라이버(230)와 연결되고, 복수의 데이터 라인들(DL1~DLm), 복수의 보상 데이터 라인들(CDL1~CDLm) 및 복수의 독출 라인들(RL1~RLm)을 통해 데이터 드라이버(400)와 연결된다. 화소부(210)는 복수의 스캔 라인들(SL1~SLn) 및 복수의 데이터 라인들(DL1~DLm)의 교차부마다 위치되는 n*m 개의 화소 회로(300)들을 포함한다.
또한, 화소부(210)는 전원 생성기(240)로부터 제1 고 전원 전압(ELVDD1), 제2 고 전원 전압(ELVDD2) 및 저 전원 전압(ELVSS)을 공급받는다. 실시예에서, 제2 고 전원 전압(ELVDD2)의 레벨은 제1 고 전원 전압(ELVDD1)의 레벨 이상일 수 있다.
스캔 드라이버(230)는 복수의 스캔 라인들(SL1~SLn)을 통해 복수의 화소 회로(300)들 각각에 스캔 신호를 제공한다.
데이터 드라이버(400)는 복수의 데이터 라인들(DL1~DLm)을 통해 복수의 화소 회로(300)들 각각에 데이터 신호를 제공하고, 복수의 독출 라인들(RL1~RLm)을 통해 화소 회로(300)들 각각으로부터 애노드 전류를 제공받고, 복수의 보상 데이터 라인들(CDL1~CDLm)을 통해 복수의 화소 회로(300)들 각각에 보상 데이터 신호를 제공한다.
타이밍 컨트롤러(240)는 복수의 타이밍 제어 신호들(CTL1, CTL2, CTL3)을 생성하여 스캔 드라이버(230), 데이터 드라이버(400) 및 전원 생성기(240)에 공급함으로써 이들을 제어한다. 데이터 드라이버(400)는 제어 신호(CTL1)에 응답하여 스캔 신호(SCN), 보상 제어 신호(CPN) 및 독출 제어 신호(RC)를 생성할 수 있다. 또한 타이밍 컨트롤러(240)는 입력 영상 데이터(RGB)를 데이터 드라이버(400)에 제공한다.
전원 생성기(240)는 복수의 화소 회로(300)들 각각에 제1 고 전원 전압(ELVDD1), 제2 고 전원 전압(ELVDD2) 및 저 전원 전압(ELVSS)을 제공한다.
복수의 화소 회로(300)들 각각은 도 1에 도시된 화소 회로(100) 또는 이와 유사한 화소 회로일 수 있다. 따라서 화소 회로(300)들 각각은 유기 발광 다이오드의 애노드 전류(Ian)를 검출하기 위한 독출 회로 및 상기 애노드 전류의 크기에 기초한 보상 데이터 신호에 상응하는 보상 전류를 유기 발광 다이오드에 제공하는 보상부를 구비하여 유기 발광 다이오드의 열화, 화소 회로(300)의 화소부(210)에서의 위치에 따른 전압 강하에 따른 전기적 특성의 열화로 인한 애노드 전류의 부족분을 화소마다 개별적으로 보충할 수 있다.
도 5는 본 발명의 실시예들에 따른 도 4의 데이터 드라이버를 나타내는 블록도이다.
도 5를 참조하면, 데이터 드라이버(400)는 감마 처리부(410), 프레임 버퍼(420), 프레임 메모리(430) 및 보상 회로(500)를 포함할 수 있다.
감마 처리부(410)는 타이밍 컨트롤러(220)로부터 입력 영상 데이터(RGB)를 입력 받는다. 감마 처리부(410)는 입력 영상 데이터(RGB)를 감마 변환하여 데이터 신호(SDT)를 생성한다. 감마 처리부(410)는 데이터 신호(SDT)를 프레임 버퍼(420)에 출력한다. 프레임 버퍼(420)는 타이밍 컨트롤러(220)의 제어에 따라 데이터 신호(SDT)를 데이터 라인(DLi)을 통하여 화소부(210)에 제공할 수 있다.
프레임 메모리(430)는 화소 회로(300)들 각각과 관련된 보상 데이터(CDT)를 저장한다. 여기서 프레임 메모리(430)에 보상 데이터(CDT)를 저장하기 위하여 화소 회로(300)를 각각에 동일한 테스트 데이터를 인가하고, 화소 회로(300)들 각각으로부터 독출된 애노드 전류와 테스트 데이터에 상응하는 타겟 전류를 비교하고, 화소 회로(300)마다 타겟 전류와 애노드 전류의 차이를 산출하여 그 차이에 상응하는 값들이 각각 보상 데이터(CDT)로서 프레임 메모리(430)에 저장될 수 있다.
프레임 메모리(430)는 타이밍 컨트롤러(220)의 제어에 따라 해당 화소 회로의 보상 데이터(CDT)를 제1 보상 데이터(CDT1)로서 보상 회로(500)에 제공한다. 보상 회로(500)는 해당 화소 회로의 제1 보상 데이터(CDT1)와 해당 화소 회로의 애노드 전류(Ian)를 수신하고, 제1 보상 데이터(CDT1)로부터 변환된 제1 보상 전류의 크기와 애노드 전류(Ian)의 크기를 비교하고, 그 비교 결과에 따라 프레임 메모리(430)에 저장된 보상 데이터(CDT)의 비트의 변경 여부를 지시하는 비트 컨트롤 신호(BCS)를 프레임 메모리(430)에 출력할 수 있다. 예를 들어, 제1 보상 전류의 크기와 애노드 전류(Ian)의 크기의 차이가 기준 전류 이상인 경우에는 보상 회로(500)는 비트 제어 신호(BCS)를 이용하여 프레임 메모리(430)에 저장된 보상 데이터(CDT)의 비트를 변경시킬 수 있다. 예를 들어, 제1 보상 전류의 크기와 애노드 전류(Ian)의 크기의 차이가 기준 전류 미만인 경우에는 보상 회로(500)는 비트 제어 신호(BCS)를 이용하여 프레임 메모리(430)에 저장된 보상 데이터(CDT)의 비트를 유지시킬 수 있다.
프레임 메모리(430)는 타이밍 컨트롤러(220)의 제어에 따라 그 비트값이 변경되거나 유지된 보상 데이터(CDT)를 제2 보상 데이터(CDT2)로서 보상 데이터 라인(CDLi)을 통하여 해당 회소 회로에 제공할 수 있다.
도 6은 본 발명의 실시예들에 따른 도 5의 보상 회로의 구성을 나타내는 블록도이다.
도 6을 참조하면, 보상 회로(500)는 전압-전류 변환기(510), 제1 비교기(520), 계산기(530), 제2 비교기(540) 및 비트 컨트롤러(550)를 포함할 수 있다.
전압-전류 변환기(510)는 상기 프레임 메모리(430)에 저장된 해당 히화소 회로의 제1 보상 데이터(CDT1)를 상응하는 제1 보상 전류(ICR)로 변환한다. 제1 비교기(Ian)는 해당 화소 회로의 애노드 전류(Ian)를 영-전류와 비교하고 그 비교 결과를 나타내는 제1 비교 신호(CS1)를 계산기(530)에 제공할 수 있다.
예를 들어, 도 1의 화소 회로(100)에서 데이터 신호(SDT)에 의하여 발광 다이오드(110)가 비발광하는 경우에, 애노드 전류(Ian)의 전류의 레벨은 영-전류와 실질적으로 동일하므로 제1 비교 신호(CS1)는 제1 로직 레벨(로우 레벨)을 가질 수 있다. 계산기(530)는 로우 레벨의 제1 비교 신호(CS1)에 응답하여 비활성화되어 동작하지 않을 수 있다. 즉, 데이터 신호(SDT)에 의하여 발광 다이오드(110)가 비발광하는 경우에 해당 화소 회로의 애노드 전류(Ian)는 블랙 전류이므로 블랙 이미지가 입력되는 화소 회로에 대하여는 보상 동작을 수행하지 않는다.
예들 들어, 도 1의 화소 회로(100)에서 데이터 신호(SDT)에 의하여 발광 다이오드(110)가 발광하는 경우에, 애노드 전류(Ian)의 전류의 레벨은 영-전류보다 크므로 제1 비교 신호(CS1)는 제2 로직 레벨(하이 레벨)을 가질 수 있다. 계산기(530)는 하이 레벨의 제1 비교 신호(CS1)에 응답하여 활성화되어 동작한다. 즉, 데이터 신호(SDT)에 의하여 발광 다이오드(110)가 발광하는 경우에 해당 화소 회로의 애노드 전류(Ian)는 화이트 전류이므로 화이트 이미지가 입력되는 화소 회로에 대하여는 보상 동작을 수행할 수 있다.
계산기(530)는 하이 레벨의 제1 비교 신호(CS1)에 응답하여 활성화되어, 애노드 전류(Ian)와 제1 보상 전류(ICR)의 차이를 산출하여 차전류(IDF)를 제공할 수 있다. 즉 차전류(IDIF)는 애노드 전류(Ian)와 제1 보상 전류(ICR)의 크기의 차이를 나타낸다.
제2 비교기(540)는 차전류(IDIF)와 기준 전류(IREF)를 비교하여 그 비교 결과에 해당하는 제2 비교 신호(CS2)를 출력할 수 있다. 예를 들어, 차전류(IDIF)가 기준 전류(IREF) 이하이면, 제2 비교 신호(CS2)는 제1 로직 레벨(로우 레벨)을 가질 수 있다. 예를 들어, 차전류(IDIF)가 기준 전류(IREF) 이하이면, 제2 비교 신호(CS2)는 제2 로직 레벨(하이 레벨)을 가질 수 있다.
비트 컨트롤러(550)는 제2 비교 신호(CS2)의 논리 레벨에 따라 프레임 메모리(450)에 저장된 해당 화소 회로의 보상 데이터(CDT)의 갱신 여부를 결정하는 비트 제어 신호(BCS)를 프레임 메모리(450)에 제공할 수 있다. 프레임 메모리(450)는 비트 제어 신호(BCS)에 응답하여 내부에 저장된 해당 화소 회로의 보상 데이터(CDT)의 비트를 갱신(변경)하거나 유지하고 타이밍 컨트롤러(220)의 제어에 따라 제2 보상 데이터(CDT2)로서 해당 화소 회로의 보상부에 제공할 수 있다.
예를 들어, 차전류(IDIF)가 기준 전류(IREF) 이하인 경우, 비트 컨트롤러(550)는 해당 화소 회로의 보상 데이터(CDT)가 유지되도록 비트 제어 신호(BCS)를 프레임 메모리(450)에 출력할 수 있다. 예를 들어, 차전류(IDIF)가 기준 전류(IREF) 이상인 경우, 비트 컨트롤러(550)는 해당 화소 회로의 보상 데이터(CDT)의 비트가 증가되어 도 1의 보상 전압(Vc)의 레벨이 감소되도록 비트 제어 신호(BCS)를 프레임 메모리(450)에 출력할 수 있다. 보상 데이터(CDT)의 비트가 증가되면, 보상 데이터(CDT)의 레벨이 증가하게 된다. 보상 데이터(CDT)의 레벨이 증가하면, 보상 전압(Vg)의 레벨이 낮아지므로, 도 1에서 제3 구동 트랜지스터(133)가 턴-온된 경우에 유기 발광 다이오드(110)로 제공되는 보상 전류(Ic)의 레벨이 증가할 수 있다. 여기서 기준 전류(IREF)는 애노드 전류(Ian)와 제1 보상 전류(ICR)의 차이에 의하여 유기 발광 다이오드(110)의 발광 성능의 차이가 발생할 수 있는 문턱 값으로서 테스트에 의하여 미리 결정될 수 있다.
도 7은 애노드 전류의 크기에 따른 도 5의 보상 회로의 동작을 나타낸다.
도 7에서 제1 케이스(CASE1)는 화소 회로(300)에서 측정된 애노드 전류(Iav1)의 크기가 영-전류 값과 실질적으로 동일한 경우를 나타낸다. 애노드 전류(Iav1)의 크기가 영-전류 값과 실질적으로 동일하면, 제1 비교 신호(CS1)가 로우 레벨이고, 계산기(530)는 로우 레벨의 제1 비교 신호(CS1)에 응답하여 비활성화된다. 즉, 애노드 전류(Iav1)가 블랙 전류인 경우에는 화소 회로(300)에 포함되는 보상부는 보상 동작을 수행하지 않는다.
도 7에서 제2 케이스(CASE2)는 화소 회로(300)에서 측정된 애노드 전류(Iav2)의 크기가 영-전류가 아닌 화이트 전류인 경우를 나타낸다. 애노드 전류(Iav2)의 크기가 화이트 전류인 경우, 제1 비교 신호(CS1)가 하이 레벨이고, 계산기(530)는 하이 레벨의 제1 비교 신호(CS1)에 응답하여 활성화된다. 활성화된 계산기(530)는 애노드 전류(Ian2)와 제1 보상 전류(ICR2)의 차이를 산출하여 차전류(IDIF1)를 제공한다. 제2 케이스(CASE2)에서는 차전류(IDIF1)가 기준 전류(IREF)보다 작으므로 제2 비교 신호(CS2)가 로우 레벨이 된다. 비트 컨트롤러(550)는 로우 레벨의 제2 비교 신호(CS2)에 응답하여 보상 데이터(CDT)의 비트가 유지되도록 비트 제어 신호(BCS)를 프레임 메모리(430)에 제공한다.
도 7에서 제3 케이스(CASE3)는 화소 회로(300)에서 측정된 애노드 전류(Iav3)의 크기가 영-전류가 아닌 화이트 전류인 경우를 나타낸다. 애노드 전류(Iav3)의 크기가 화이트 전류인 경우, 제1 비교 신호(CS1)가 하이 레벨이고, 계산기(530)는 하이 레벨의 제1 비교 신호(CS1)에 응답하여 활성화된다. 활성화된 계산기(530)는 애노드 전류(Ian2)와 제1 보상 전류(ICR2)의 차이를 산출하여 차전류(IDIF1)를 제공한다. 제3 케이스(CASE3)에서는 차전류(IDIF3)가 기준 전류(IREF)보다 크므로 제2 비교 신호(CS2)가 하이 레벨이 된다. 비트 컨트롤러(550)는 하이 레벨의 제2 비교 신호(CS2)에 응답하여 보상 데이터(CDT)의 비트가 증가되도록 비트 제어 신호(BCS)를 프레임 메모리(430)에 제공한다. 프레임 메모리(430)에서는 비트 제어 신호(BCS)에 응답하여 증가된 레벨의 보상 데이터(CDT2)를 해당 화소 회로의 보상부에 제공한다. 보상 데이터(CDT)의 레벨이 증가하면, 보상 전압(Vg)의 레벨이 낮아지므로, 도 1에서 제3 구동 트랜지스터(133)가 턴-온된 경우에 유기 발광 다이오드(110)로 제공되는 보상 전류(Ic)의 레벨이 증가한다.
도 7에서 유기 발광 다이오드가 발광해야 하는 화이트 데이터가 입력되는 경우 애노드 전류(Iav)의 크기가 화소 회로마다 달라질 수 있는 것은 도 4의 유기 발광 표시 장치(200)에서 전원 생성기(240)와 화소부(210)에서의 화소 회로의 위치 관계 또는 해당 화소 회로의 유기 발광 다이오드의 열화 또는 해당 화소 회로에 포함되는 트랜지스터의 특성의 산포 등에 기인한다. 도 4의 유기 발광 표시 장치(200)에서 전원 생성기(240)로부터 제공되는 제1 고 전원 전압(ELVDD1) 등은 전원 라인을 통하여 해당 화소 회로에 제공되는데, 전원 생성기(240)로부터의 위치에 따라 전원 라인의 길이가 달라지게 된다. 전원 라인은 자체의 저항을 가지고 있기 때문에 저항으로 인한 전압 강하 현상이 전원 생성기(240)로부터의 위치에 따라 화소마다 다르게 나타날 수 있다.
또한 유기 발광 다이오드가 디지털 방식으로 구동되는 경우에 화소 회로에 포함되는 트랜지스터들은 선형 영역에서 동작하게 되므로 유기 발광 다이오드의 특성은 유기 발광 다이오드의 애노드 전류에 민감하게 영향을 미치게 된다. 또한 디지털 방식의 구동은 유기 발광 다이오드 측면에서는 정전압 구동이므로 유기 발광 다이오드에 전기적 열화가 발생하면 애노드 전류가 감소하게 된다.
본 발명의 실시예에 따른 화소 회로 및 유기 발광 표시 장치에서는 이러한 여러 가지 원인들에 의한 애노드 전류의 감소를 일정하게 보상할 수 있다. 즉 본 발명의 실시예에 따른 화소 회로(100) 및 유기 발광 표시 장치(200) 장치에서는 상기한 여러 가지 원인들 중 적어도 하나에 의하여 해당 화소 회로의 애노드 전류가 감소될 수록 보상 데이터(CDT)의 레벨을 증가시켜 보상 전압(Vg)의 레벨을 감소시킬 수 있다.
도 8은 본 발명의 실시예들에 따른 도 5의 프레임 메모리를 나타낸다.
도 8을 참조하면, 프레임 메모리(430)는 제1 영역(431) 및 제2 영역(433)을 포함할 수 있다. 제1 영역(430)은 화소 회로(300)들 각각의 보상 데이터(CDT)가 저장할 수 있다. 제2 영역(433)은 화소 회로(300)들 각각에 구비되는 유기 발광 다이오드에 파티클이 발생하였는지를 나타내는 파티클 비트(434, 435)를 저장할 수 있다.
도 1의 유기 발광 다이오드(110)에 파티클(particle)이 발생하게 되면, 파티클은 도전체이므로 유기 발광 다이오드(110)의 애노드와 캐소드 사이에 추가적인 전기적 경로가 형성되게 된다. 따라서 유기 발광 다이오드(110)의 애노드와 캐소드 사이에 정상적인 경우보다 높은 레벨의 전류가 흐르게 된다. 따라서, 유기 발광 다이오드(110)가 발광하도록 하는 테스트 데이터를 화소부(210)에 포함되는 화소 회로(300)들 모두에 동일하게 인가하고, 애노드 전류를 독출하여 기준 전류보다 큰 애노드 전류가 발생되는 화소 회로에는 파티클이 발생한 것으로 판단할 수 있다. 이렇게 파티클이 발생한 화소 회로는 파티클 비트(434)를 '1'로 하여 제2 영역(433)에 저장하고, 파티클이 발생하지 않은 화소 회로는 파티클 비트(435)를 '0'으로 하여 제2 영역(433)에 저장할 수 있다. 이렇게 하면, 프레임 메모리(430)의 제2 영역(433)의 데이터를 독출하여 파티클이 발생한 화소 회로의 위치를 알 수 있다.
도 9는 도 4의 유기 발광 표시 장치의 동작의 일 예를 설명하기 위한 도면이고, 도 10은 도 4의 유기 발광 표시 장치의 동작의 일 예를 설명하기 위한 도면이다.
도 4, 도 9 및 도 10를 참조하면, 유기 발광 표시 장치(200)는 발광 시간을 조절하여 계조를 표현하는 디지털 구동 방식으로 화소 회로(300)들을 구동할 수 있다. 예를 들어, 한 프레임이 복수의 서브 프레임들(SF1, SF2, SF3, SF4, SF5)로 분할되고, 각 서브 프레임은 스캔 구간(도 9 및 도 10의 빗금 친 부분) 및 발광 구간을 포함할 수 있다. 각 화소 회로(300)는 각 서브 프레임의 상기 스캔 구간에서 데이터 신호를 저장하고, 각 서브 프레임의 상기 발광 구간에서 상기 저장된 데이터 신호에 따라 발광 또는 비발광함으로써 계조를 표현할 수 있다.
일 실시예에서, 도 9에 도시된 바와 같이, 화소 회로들(300)은 스캔 라인(SL1, SL2, ..., SLn) 단위로 순차적으로 발광할 수 있다. 예를 들어, 제1 스캔 라인(SL1)에 연결된 화소 회로들(300)이 스캔된 후, 제2 스캔 라인(SL2)에 연결된 화소 회로들(300)이 스캔되면서 제1 스캔 라인(SL1)에 연결된 화소 회로들(300)이 발광할 수 있다.
다른 실시예에서, 도 10에 도시된 바와 같이, 화소 회로들(300)은 실질적으로 동시에 발광할 수 있다. 예를 들어, 제1 스캔 라인(SL1)에 연결된 화소 회로들(300)부터 제N 스캔 라인(SLN)에 연결된 화소 회로들(300)까지 모든 화소 회로들(300)이 스캔된 후, 모든 화소 회로들(300)이 실질적으로 동시에 발광할 수 있다. 예를 들어, 제1 고 전원 전압(ELVDD1)이 각 서브 프레임의 상기 스캔 구간 동안 저 전압을 가지고, 상기 스캔 구간 후 고 전압으로 천이되면서 각 서브 프레임의 상기 발광 구간이 시작될 수 있다. 다른 예에서, 저 전원 전압(ELVSS)이 각 서브 프레임의 상기 스캔 구간 동안 고 전압을 가지고, 상기 스캔 구간 후 저 전압으로 천이되면서 각 서브 프레임의 상기 발광 구간이 시작될 수 있다. 한편, 이러한 동시 발광 방식은 유기 발광 표시 장치(300)가 입체 영상을 표시할 때 더욱 유용하게 활용될 수 있다.
도 9 및 도 10에서 화소 회로(300) 각각에 대한 독출 동작은 제1 서브 프레임(SF1) 동안에 수행되고, 화소 회로(300) 각각에 대한 보상 동작은 서브 프레임(SF2) 동안에 수행될 수 있다.
도 11은 본 발명의 실시예들에 따른 도 1의 화소 회로의 구동 방법을 나타내는 흐름도이다.
이하 도1, 도3, 도 4 내지 도 11을 참조하여, 도 4의 유기 발광 표시 장치의 구동 방법을 설명한다.
먼저 독출부(140)에서 유기 발광 다이오드(110)의 애노드 전류(Iav)를 검출한다(S110). 도 5의 보상 회로(500)에서 검출된 애노드 전류(Iav)가 블랙 전류인지 여부를 판단한다(S120). 애노드 전류(Iav)가 블랙 전류(즉, 애노드 전류(Iav)가 실절적으로 영-전류)이면(S120에서 YES), 보상 동작이 수행되지 않는다. 애노드 전류(Iav)가 블랙 전류가 아니고 화이트 전류이면(S120에서 NO), 애노드 전류(Iav)를 보상 전압(CDT)에 상응하는 제1 보상 전류(ICR)과 비교하여 전류 차이를 차전류(IDIF)로서 산출한다(S130). 차전류가 기준 전류값(IREF) 이상인지 여부를 판단한다(S140). 차전류가 기준 전류값(IREF) 미만이면(S140에서 NO), 비트 컨트롤러(550)는 보상 데이터(CDT)의 비트가 유지되도록 비트 제어 신호(BCS)를 프레임 메모리(430)에 출력한다(S160). 차전류가 기준 전류값(IREF) 이상이면(S140에서 YES), 비트 컨트롤러(550)는 보상 데이터(CDT)의 비트가 증가되도록 비트 제어 신호(BCS)를 프레임 메모리(430)에 출력한다(S150).
도 12는 본 발명의 실시예들에 따른 유기 발광 표시 장치를 포함하는 전자 기기를 나타내는 블록도이다.
도 12를 참조하면, 전자 기기(1000)는 프로세서(1010), 메모리 장치(1020), 저장 장치(1030), 입출력 장치(1040), 파워 서플라이(1050) 및 유기 발광 표시 장치(1060)를 포함할 수 있다. 전자 기기(1000)는 비디오 카드, 사운드 카드, 메모리 카드, USB 장치 등과 통신하거나, 또는 다른 시스템들과 통신할 수 있는 여러 포트(port)들을 더 포함할 수 있다.
프로세서(1010)는 특정 계산들 또는 태스크(task)들을 수행할 수 있다. 실시예에 따라, 프로세서(1010)는 마이크로프로세서(microprocessor), 중앙 처리 장치(CPU) 등일 수 있다. 프로세서(1010)는 어드레스 버스(address bus), 제어 버스(control bus) 및 데이터 버스(data bus) 등을 통하여 다른 구성 요소들에 연결될 수 있다. 실시예에 따라서, 프로세서(1010)는 주변 구성요소 상호연결(Peripheral Component Interconnect; PCI) 버스와 같은 확장 버스에도 연결될 수 있다.
메모리 장치(1020)는 전자 기기(1000)의 동작에 필요한 데이터들을 저장할 수 있다. 예를 들어, 메모리 장치(1020)는 EPROM(Erasable Programmable Read-Only Memory), EEPROM(Electrically Erasable Programmable Read-Only Memory), 플래시 메모리(Flash Memory), PRAM(Phase Change Random Access Memory), RRAM(Resistance Random Access Memory), NFGM(Nano Floating Gate Memory), PoRAM(Polymer Random Access Memory), MRAM(Magnetic Random Access Memory), FRAM(Ferroelectric Random Access Memory) 등과 같은 비휘발성 메모리 장치 및/또는 DRAM(Dynamic Random Access Memory), SRAM(Static Random Access Memory), 모바일 DRAM 등과 같은 휘발성 메모리 장치를 포함할 수 있다.
저장 장치(1030)는 솔리드 스테이트 드라이브(Solid State Drive; SSD), 하드 디스크 드라이브(Hard Disk Drive; HDD), 씨디롬(CD-ROM) 등을 포함할 수 있다. 입출력 장치(1040)는 키보드, 키패드, 터치패드, 터치스크린, 마우스 등과 같은 입력 수단, 및 스피커, 프린터 등과 같은 출력 수단을 포함할 수 있다. 파워 서플라이(1050)는 전자 기기(1000)의 동작에 필요한 파워를 공급할 수 있다. 유기 발광 표시 장치(1060)는 상기 버스들 또는 다른 통신 링크를 통해서 다른 구성 요소들에 연결될 수 있다.
유기 발광 표시 장치(1060)는 도 4의 유기 발광 표시 장치(500)일 수 있다. 유기 발광 표시 장치(1060)는 복수의 화소 회로들을 포함하며, 상기 복수의 화소 회로들 각각은 도 1 도시된 화소 회로(100) 또는 이와 유사한 화소 회로일 수 있다. 상기 복수의 화소 회로들 각각은 유기 발광 다이오드의 애노드 전류(Ian)를 검출하기 위한 독출 회로 및 상기 애노드 전류의 크기에 기초한 보상 데이터 신호에 상응하는 보상 전류를 유기 발광 다이오드에 제공하는 보상부를 구비하여 유기 발광 다이오드의 열화, 화소 회로의 화소부에서의 위치에 따른 전압 강하에 따른 전기적 특성의 열화로 인한 애노드 전류의 부족분을 화소마다 개별적으로 보충할 수 있다.
실시예에 따라, 전자 기기(1000)는 디지털 TV(Digital Television), 3D TV, 개인용 컴퓨터(Personal Computer; PC), 가정용 전자기기, 노트북 컴퓨터(Laptop Computer), 태블릿 컴퓨터(Table Computer), 휴대폰(Mobile Phone), 스마트 폰(Smart Phone), 개인 정보 단말기(personal digital assistant; PDA), 휴대형 멀티미디어 플레이어(portable multimedia player; PMP), 디지털 카메라(Digital Camera), 음악 재생기(Music Player), 휴대용 게임 콘솔(portable game console), 네비게이션(Navigation) 등과 같은 유기 발광 표시 장치(1060)를 포함하는 임의의 전자 기기일 수 있다.
본 발명은 임의의 유기 발광 표시 장치 및 이를 포함하는 전자 기기에 적용될 수 있다. 예를 들어, 본 발명은 TV, 디지털 TV, 3D TV, PC, 가정용 전자기기, 노트북 컴퓨터, 태블릿 컴퓨터, 휴대폰, 스마트 폰, PDA, PM), 디지털 카메라, 음악 재생기, 휴대용 게임 콘솔, 네비게이션 등에 적용될 수 있다.
이상에서는 본 발명의 실시예들을 참조하여 설명하였지만, 해당 기술 분야의 숙련된 당업자는 하기의 특허 청구의 범위에 기재된 본 발명의 사상 및 영역으로부터 벗어나지 않는 범위 내에서 본 발명을 다양하게 수정 및 변경시킬 수 있음을 이해할 수 있을 것이다.
100: 화소 회로
110: 유기 발광 다이오드
120: 구동부
130: 보상부
140: 독출부
200: 유기 발광 표시 장치

Claims (20)

  1. 제1 노드와 저 전원 전압 사이에 연결되는 유기 발광 다이오드;
    상기 유기 발광 다이오드와 상기 제1 노드에서 연결되고, 스캔 신호에 응답하여 데이터 신호에 상응하는 전압으로 상기 유기 발광 다이오드를 구동하는 구동부;
    독출 제어 신호에 응답하여 상기 유기 발광 다이오드의 애노드 전류를 검출하는 독출부; 및
    상기 유기 발광 다이오드와 상기 제1 노드에서 연결되고, 보상 제어 신호에 응답하여 상기 애노드 전류의 크기에 기초한 보상 데이터 신호에 상응하는 보상 전류를 상기 유기 발광 다이오드에 제공하는 보상부를 포함하는 화소 회로.
  2. 제1 항에 있어서, 상기 구동부는
    상기 스캔 신호에 응답하여 데이터 라인으로부터 제공되는 상기 데이터 신호를 전송하는 제1 스위칭 트랜지스터;
    제1 고 전원전압과 연결되고, 상기 제1 스위칭 트랜지스터와는 제2 노드에서 연결되며, 전송된 상기 데이터 신호를 저장하는 스토리지 커패시터; 및
    상기 스토리지 커패시터에 저장된 상기 데이터 신호에 기초한 상기 제2 노드의 구동 전압에 응답하여 상기 유기 발광 다이오드를 구동하는 제1 구동 트랜지스터를 포함하는 것을 특징으로 하는 화소 회로.
  3. 제2항에 있어서,
    상기 제1 스위칭 트랜지스터는 상기 데이터 라인에 연결되는 제1 전극, 상기 스캔 신호를 수신하는 게이트 전극 및 상기 제2 노드에 연결되는 제2 전극을 가지는 제1 피모스 트랜지스터를 포함하고,
    상기 제1 구동 트랜지스터는 상기 고 전원전압에 연결되는 제1 전극, 상기 제2 노드에 연결되는 게이트 전극 및 상기 제1 노드에 연결되는 제2 전극을 갖는 제2 피모스 트랜지스터를 포함하는 것을 특징으로 하는 화소 회로.
  4. 제2항에 있어서, 상기 보상부는
    상기 보상 제어 신호에 응답하여 보상 데이터 라인으로부터 전송되는 상기 보상 데이터 신호를 전송하는 제2 스위칭 트랜지스터;
    제2 고 전원전압과 연결되고 상기 제2 스위칭 트랜지스터와는 제3 노드에서 연결되며, 전송된 상기 보상 데이터 신호를 저장하는 보상 커패시터;
    상기 보상 커패시터에 저장된 상기 보상 데이터 신호에 기초한 상기 제3 노드의 보상 전압에 응답하여 턴-온 또는 턴-오프되는 제2 구동 트랜지스터; 및
    상기 제2 구동 트랜지스터와 상기 제1 노드 사이에 연결되고, 상기 제2 노드의 상기 구동 전압에 응답하여 턴-온 또는 턴-오프되는 제3 구동 트랜지스터를 포함하는 것을 특징으로 하는 화소 회로.
  5. 제4항에 있어서,
    상기 제2 스위칭 트랜지스터는 상기 보상 데이터 라인에 연결되는 제1 전극, 상기 보상 제어 신호를 수신하는 게이트 전극 및 상기 제3 노드에 연결되는 제2 전극을 가지는 제1 피모스 트랜지스터를 포함하고,
    상기 제2 구동 트랜지스터는 상기 제2 고 전원 전압에 연결되는 제1 전극, 상기 제3 노드에 연결되는 게이트 전극 및 상기 제1 피모스 트랜지스터에 연결되는 제2 전극을 가지는 제2 피모스 트랜지스터를 포함하고,
    상기 제3 구동 트랜지스터는 상기 제2 구동 트랜지스터에 연결되는 제1 전극, 상기 제2 노드에 연결되는 게이트 전극 및 상기 제1 노드에 연결되는 제2 전극을 가지는 제3 피모스 트랜지스터를 포함하는 것을 특징으로 하는 화소 회로.
  6. 제5항에 있어서, 상기 보상 전압에 의하여 상기 제2 피모스 트랜지스터가 턴-온되고 상기 구동 전압에 의하여 상기 제3 피모스 트랜지스터가 턴-온 될 때, 상기 보상 전류가 상기 유기 발광 다이오드에 제공되는 것을 특징으로 하는 화소 회로.
  7. 제4항에 있어서, 상기 제2 고 전원 전압의 레벨은 상기 제1 고 전원 전압 레벨 이상인 것을 특징으로 하는 화소 회로.
  8. 제4항에 있어서, 상기 데이터 신호에 응답하여 상기 유기 발광 다이오드가 발광하는 경우, 상기 보상 전압의 레벨은 상기 독출부에서 검출된 상기 애노드 전류의 레벨에 비례하는 것을 특징으로 하는 화소 회로.
  9. 제2에 있어서, 상기 독출부는
    상기 독출 제어 신호에 응답하여 상기 애노드 전류를 독출 라인에 제공하는 제2 스위칭 트랜지스터를 포함하고,
    상기 제2 스위칭 트랜지스터는 상기 애노드 전류를 수신하는 제1 전극, 상기 독출 제어 신호를 수신하는 게이트 전극 및 상기 독출 라인에 연결되는 제2 전극을 갖는 피모스 트랜지스터를 포함하는 것을 특징으로 하는 화소 회로.
  10. 제1항에 있어서, 상기 독출부와 상기 보상부는 상기 구동부에 대하여 독립적으로 동작하는 것을 특징으로 하는 화소 회로.
  11. 제10항에 있어서, 상기 독출부의 독출 동작과 상기 보상부의 보상 동작은 서로 중첩되지 않는 것을 특징으로 하는 화소 회로.
  12. 제10항에 있어서, 상기 데이터 신호에 응답하여 상기 유기 발광 다이오드가 비발광하는 경우, 상기 보상부는 보상 동작을 수행하지 않는 것을 특징으로 하는 화소 회로.
  13. 화소부, 스캔 드라이버, 데이터 드라이버, 타이밍 컨트롤러 및 파워 생성기를 포함하는 유기 발광 표시 장치에 있어서, 상기 화소부에 구비되는 복수의 화소 회로들 각각은 상기 데이터 드라이버와 데이터 라인, 보상 데이터 라인 및 독출 라인을 통하여 연결되고, 상기 복수의 화소 회로들 각각은,
    제1 노드와 저 전원 전압 사이에 연결되는 유기 발광 다이오드;
    상기 유기 발광 다이오드와 상기 제1 노드에서 연결되고, 스캔 신호에 응답하여 상기 데이터 드라이버에서 제공되는 데이터 신호에 상응하는 전압으로 상기 유기 발광 다이오드를 구동하는 구동부;
    독출 제어 신호에 응답하여 상기 유기 발광 다이오드의 애노드 전류를 검출하는 독출부; 및
    상기 유기 발광 다이오드와 상기 제1 노드에서 연결되고, 보상 제어 신호에 응답하여 상기 애노드 전류의 크기에 기초한, 상기 데이터 드라이버에서 제공되는 보상 데이터 신호에 상응하는 보상 전류를 상기 유기 발광 다이오드에 제공하는 보상부를 포함하는 유기 발광 표시 장치.
  14. 제13항에 있어서, 상기 데이터 드라이버는
    상기 화소 회로들 각각의 보상 데이터를 저장하는 프레임 메모리; 및
    상기 애노드 전류와 상기 보상 데이터에 기초하여 상기 보상 데이터를 선택적으로 갱신하는 보상 회로를 포함하는 것을 특징으로 하는 유기 발광 표시 장치.
  15. 제14항에 있어서, 상기 보상 회로는
    상기 프레임 메모리에 저장된 제1 보상 데이터를 상응하는 제1 보상 전류로 변환하는 전압-전류 변환기;
    상기 애노드 전류를 제로 전류와 비교하여 제1 비교 신호를 제공하는 제1 비교기;
    상기 제1 비교 신호에 응답하여 동작하여 상기 애노드 전류와 상기 제1 보상 전류의 차이를 산출하여 차전류로 제공하는 계산기;
    상기 차전류와 기준 전류를 비교하고 제2 비교 신호를 제공하는 제2 비교기; 및
    상기 제2 비교 신호에 응답하여 상기 보상 데이터의 갱신 여부를 지시하는 비트 제어 신호를 생성하는 비트 컨트롤러를 포함하는 것을 특징으로 하는 유기 발광 표시 장치.
  16. 제15항에 있어서, 상기 애노드 전류가 상기 제로 전류와 동일한 경우, 상기 계산기는 상기 제1 비교 신호에 응답하여 비활성화되는 것을 특징으로 하는 유기 발광 표시 장치.
  17. 제15항에 있어서, 상기 애노드 전류가 상기 제로 전류보다 큰 경우, 상기 계산기는 상기 제1 비교 신호에 응답하여 활성화되고,
    상기 차전류가 상기 기준 전류보다 작거나 같은 경우, 상기 비트 컨트롤러는 상기 제2 비교 신호에 응답하여 상기 보상 데이터가 유지되도록 상기 비트 제어 신호를 생성하는 것을 특징으로 하는 유기 발광 표시 장치.
  18. 제15항에 있어서, 상기 애노드 전류가 상기 제로 전류보다 큰 경우, 상기 계산기는 상기 제1 비교 신호에 응답하여 활성화되고,
    상기 차전류가 상기 기준 전류보다 큰 경우, 상기 비트 컨트롤러는 상기 제2 비교 신호에 응답하여 상기 보상 데이터가 변화하도록 상기 비트 제어 신호를 생성하는 것을 특징으로 하는 유기 발광 표시 장치.
  19. 제14항에 있어서, 상기 프레임 메모리는
    상기 화소 회로들 각각의 보상 데이터가 저장되는 제1 영역; 및
    상기 화소 회로들 각각에 구비되는 유기 발광 다이오드에 파티클이 발생하였는지를 나타내는 파티클 비트가 저장되는 제2 영역을 포함하는 것을 특징으로 하는 유기 발광 표시 장치.
  20. 제13항에 있어서, 상기 데이터 신호에 응답하여 상기 유기 발광 다이오드가 발광하는 경우 상기 보상 전류는 고 전원 전압과 저 전원 전압 사이에 연결되는 유기 발광 다이오드의 열화나 상기 화소 회로의 상기 화소부에서의 위치에 따른 상기 고 전원 전압의 레벨 강하 중 적어도 하나에 의하여 상기 애노드 전류의 감소분을 보충하는 레벨을 갖는 것을 특징으로 하는 유기 발광 표시 장치.
KR1020140064984A 2014-05-29 2014-05-29 화소 회로 및 이를 포함하는 유기 발광 표시 장치 KR102234523B1 (ko)

Priority Applications (2)

Application Number Priority Date Filing Date Title
KR1020140064984A KR102234523B1 (ko) 2014-05-29 2014-05-29 화소 회로 및 이를 포함하는 유기 발광 표시 장치
US14/521,358 US9704438B2 (en) 2014-05-29 2014-10-22 Organic light-emitting diode display including a pixel circuit having a compensation unit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020140064984A KR102234523B1 (ko) 2014-05-29 2014-05-29 화소 회로 및 이를 포함하는 유기 발광 표시 장치

Publications (2)

Publication Number Publication Date
KR20150138475A true KR20150138475A (ko) 2015-12-10
KR102234523B1 KR102234523B1 (ko) 2021-04-01

Family

ID=54702491

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020140064984A KR102234523B1 (ko) 2014-05-29 2014-05-29 화소 회로 및 이를 포함하는 유기 발광 표시 장치

Country Status (2)

Country Link
US (1) US9704438B2 (ko)
KR (1) KR102234523B1 (ko)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20180018888A (ko) * 2016-08-09 2018-02-22 삼성디스플레이 주식회사 유기 발광 표시 장치 및 이를 포함하는 전자 기기
KR20180062585A (ko) * 2016-11-30 2018-06-11 엘지디스플레이 주식회사 실시간 보상 회로와 그를 포함한 전계 발광 표시장치
KR20180062587A (ko) * 2016-11-30 2018-06-11 엘지디스플레이 주식회사 실시간 보상 회로와 그를 포함한 전계 발광 표시장치

Families Citing this family (22)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10607542B2 (en) 2013-12-31 2020-03-31 Kunshan New Flat Panel Display Technology Center Co., Ltd. Pixel circuit, pixel, and AMOLED display device comprising pixel and driving method thereof
CN104751777B (zh) * 2013-12-31 2017-10-17 昆山工研院新型平板显示技术中心有限公司 像素电路、像素及包括该像素的amoled显示装置及其驱动方法
KR102185361B1 (ko) 2014-04-04 2020-12-02 삼성디스플레이 주식회사 화소 및 상기 화소를 포함하는 유기발광 표시장치
KR102289664B1 (ko) * 2014-12-30 2021-08-13 엘지디스플레이 주식회사 컨트롤러, 유기발광표시패널, 유기발광표시장치 및 그 구동방법
CN104810055B (zh) * 2015-05-08 2018-09-07 京东方科技集团股份有限公司 Flash芯片读写控制电路和方法、AMOLED应用电路
KR102472783B1 (ko) 2016-02-29 2022-12-02 삼성디스플레이 주식회사 표시 장치 및 열화 보상 방법
KR102456297B1 (ko) * 2016-04-15 2022-10-20 삼성디스플레이 주식회사 화소 회로 및 이의 구동 방법
CN106024844B (zh) * 2016-07-27 2019-01-22 京东方科技集团股份有限公司 有机发光器件及其制备方法、显示装置
US11164515B2 (en) * 2017-04-07 2021-11-02 Apple Inc. Sensing considering image
CN107180613B (zh) * 2017-05-26 2019-03-12 京东方科技集团股份有限公司 有机发光二极管显示面板及其驱动方法
KR102453082B1 (ko) * 2017-12-28 2022-10-12 삼성전자주식회사 홀 영역을 포함하는 디스플레이 및 상기 디스플레이를 포함하는 전자 장치
US10909926B2 (en) 2018-05-08 2021-02-02 Apple Inc. Pixel circuitry and operation for memory-containing electronic display
US11049448B2 (en) * 2018-05-08 2021-06-29 Apple Inc. Memory-in-pixel architecture
WO2019217242A1 (en) * 2018-05-08 2019-11-14 Apple Inc. Memory-in-pixel display
US10867548B2 (en) 2018-05-08 2020-12-15 Apple Inc. Systems and methods for memory circuitry in an electronic display
KR102460990B1 (ko) * 2018-08-29 2022-10-31 엘지디스플레이 주식회사 구동 전압 공급 회로, 디스플레이 패널 및 장치
JP2022041743A (ja) * 2020-09-01 2022-03-11 株式会社ジャパンディスプレイ 発光装置及び発光装置の駆動方法
WO2022155921A1 (zh) * 2021-01-22 2022-07-28 京东方科技集团股份有限公司 显示面板及其驱动方法、补偿数据压缩方法及解压方法
CN113643637B (zh) * 2021-10-14 2022-01-14 惠科股份有限公司 显示面板的调试方法、显示设备及存储介质
CN117479366A (zh) * 2022-07-19 2024-01-30 群创光电股份有限公司 发光装置
US11856669B1 (en) 2022-11-29 2023-12-26 Novatek Microelectronics Corp. Driving method for LED-based display device
US11856668B1 (en) * 2022-11-29 2023-12-26 Novatek Microelectronics Corp. Driving method for LED-based display device

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20030044566A (ko) * 2001-11-30 2003-06-09 오리온전기 주식회사 능동 매트릭스 유기 el 소자의 구동 회로

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW521237B (en) 2000-04-18 2003-02-21 Semiconductor Energy Lab Light emitting device
KR100560447B1 (ko) 2004-04-29 2006-03-13 삼성에스디아이 주식회사 발광 표시 장치
KR100698681B1 (ko) 2004-06-29 2007-03-23 삼성에스디아이 주식회사 발광 표시장치
KR100669726B1 (ko) 2004-09-10 2007-01-16 삼성에스디아이 주식회사 전원전압 공급라인의 전압강하를 개선한 유기 전계발광표시장치
KR20070079388A (ko) 2006-02-02 2007-08-07 삼성전자주식회사 디스플레이장치 및 그 제조방법
KR100846970B1 (ko) * 2007-04-10 2008-07-17 삼성에스디아이 주식회사 유기전계발광 표시장치 및 그의 구동방법
KR101064381B1 (ko) 2009-07-29 2011-09-14 삼성모바일디스플레이주식회사 유기전계발광 표시장치
KR101065419B1 (ko) * 2010-02-26 2011-09-16 삼성모바일디스플레이주식회사 유기 발광 표시 장치 및 그의 구동 방법
KR20110133281A (ko) 2010-06-04 2011-12-12 삼성모바일디스플레이주식회사 유기 발광 표시 장치 및 그의 구동방법
KR101987424B1 (ko) * 2012-11-29 2019-06-11 삼성디스플레이 주식회사 화소 및 이를 포함하는 표시 장치, 및 그 구동 방법
KR102122517B1 (ko) * 2012-12-17 2020-06-12 엘지디스플레이 주식회사 유기발광 표시장치

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20030044566A (ko) * 2001-11-30 2003-06-09 오리온전기 주식회사 능동 매트릭스 유기 el 소자의 구동 회로

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20180018888A (ko) * 2016-08-09 2018-02-22 삼성디스플레이 주식회사 유기 발광 표시 장치 및 이를 포함하는 전자 기기
KR20180062585A (ko) * 2016-11-30 2018-06-11 엘지디스플레이 주식회사 실시간 보상 회로와 그를 포함한 전계 발광 표시장치
KR20180062587A (ko) * 2016-11-30 2018-06-11 엘지디스플레이 주식회사 실시간 보상 회로와 그를 포함한 전계 발광 표시장치

Also Published As

Publication number Publication date
US9704438B2 (en) 2017-07-11
KR102234523B1 (ko) 2021-04-01
US20150348463A1 (en) 2015-12-03

Similar Documents

Publication Publication Date Title
KR102234523B1 (ko) 화소 회로 및 이를 포함하는 유기 발광 표시 장치
US11069297B2 (en) Pixel circuit and method of driving the same, display panel, and display apparatus
KR102432801B1 (ko) 유기 발광 표시 장치의 화소 및 유기 발광 표시 장치
CN112349243B (zh) 显示装置
KR101984196B1 (ko) 화소 회로 및 이를 포함하는 유기 발광 표시 장치
CN107705751B (zh) 有机发光显示设备
KR102218606B1 (ko) 표시 패널 모듈, 이를 구비하는 유기 발광 표시 장치 및 유기 발광 표시 장치의 구동 방법
KR102068263B1 (ko) 유기 발광 표시 장치 및 그 구동 방법
KR102503156B1 (ko) 유기 발광 표시 장치의 구동 방법, 및 유기 발광 표시 장치
KR20080002141A (ko) 유기발광다이오드 표시소자 및 그의 구동 방법
KR102584643B1 (ko) 표시 장치 및 이를 포함하는 전자 기기
KR20210057277A (ko) 유기 발광 표시 장치의 화소, 및 유기 발광 표시 장치
KR20160074762A (ko) 적응적 전압 제어를 위한 전계발광 디스플레이 장치 및 그 구동 방법
KR20210149944A (ko) 유기 발광 표시 장치의 화소, 및 유기 발광 표시 장치
KR102555805B1 (ko) 표시 패널의 화소 및 표시 장치
KR20160010680A (ko) 유기 발광 표시 장치의 구동 방법 및 유기 발광 표시 장치
KR100931468B1 (ko) 유기전계발광표시장치 및 그의 구동방법
US20140118410A1 (en) Organic light emitting diode display and driving method thereof
US20230103495A1 (en) Pixel and display device including pixel
KR20140099077A (ko) 유기 발광 표시 장치의 화소 회로 및 그 구동 방법
KR101604490B1 (ko) 능동 스위치 소자를 가지는 표시장치와 그 제어 방법
KR102171466B1 (ko) 유기발광다이오드 표시장치 및 그의 구동방법
KR102423587B1 (ko) 유기 발광 표시 장치의 구동 방법, 및 유기 발광 표시 장치
US9318039B2 (en) Method of operating an organic light emitting display device, and organic light emitting display device
US11600229B2 (en) Pixel and organic light emitting diode display device

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant