KR20150067028A - Capacitive sensor - Google Patents
Capacitive sensor Download PDFInfo
- Publication number
- KR20150067028A KR20150067028A KR1020140168271A KR20140168271A KR20150067028A KR 20150067028 A KR20150067028 A KR 20150067028A KR 1020140168271 A KR1020140168271 A KR 1020140168271A KR 20140168271 A KR20140168271 A KR 20140168271A KR 20150067028 A KR20150067028 A KR 20150067028A
- Authority
- KR
- South Korea
- Prior art keywords
- layer
- protective layer
- conductive layer
- nickel
- connection
- Prior art date
Links
- 229910052759 nickel Inorganic materials 0.000 claims abstract description 37
- 229910052802 copper Inorganic materials 0.000 claims abstract description 20
- 239000010410 layer Substances 0.000 claims description 204
- PXHVJJICTQNCMI-UHFFFAOYSA-N Nickel Chemical compound [Ni] PXHVJJICTQNCMI-UHFFFAOYSA-N 0.000 claims description 81
- 239000011241 protective layer Substances 0.000 claims description 76
- 239000000758 substrate Substances 0.000 claims description 26
- 238000000034 method Methods 0.000 claims description 22
- 239000010949 copper Substances 0.000 claims description 20
- RYGMFSIKBFXOCR-UHFFFAOYSA-N Copper Chemical compound [Cu] RYGMFSIKBFXOCR-UHFFFAOYSA-N 0.000 claims description 18
- 239000000463 material Substances 0.000 abstract description 8
- 238000005530 etching Methods 0.000 description 59
- 230000008569 process Effects 0.000 description 18
- 239000002184 metal Substances 0.000 description 16
- 229910052751 metal Inorganic materials 0.000 description 16
- 239000000243 solution Substances 0.000 description 11
- 230000000052 comparative effect Effects 0.000 description 8
- 238000004519 manufacturing process Methods 0.000 description 8
- 239000000956 alloy Substances 0.000 description 6
- 229910003336 CuNi Inorganic materials 0.000 description 5
- 239000004020 conductor Substances 0.000 description 5
- 230000000694 effects Effects 0.000 description 5
- SECXISVLQFMRJM-UHFFFAOYSA-N N-Methylpyrrolidone Chemical compound CN1CCCC1=O SECXISVLQFMRJM-UHFFFAOYSA-N 0.000 description 4
- QAOWNCQODCNURD-UHFFFAOYSA-N Sulfuric acid Chemical compound OS(O)(=O)=O QAOWNCQODCNURD-UHFFFAOYSA-N 0.000 description 4
- 229910045601 alloy Inorganic materials 0.000 description 4
- 229910000881 Cu alloy Inorganic materials 0.000 description 3
- 229910000990 Ni alloy Inorganic materials 0.000 description 3
- 229920000139 polyethylene terephthalate Polymers 0.000 description 3
- 239000005020 polyethylene terephthalate Substances 0.000 description 3
- 238000004544 sputter deposition Methods 0.000 description 3
- 229910000570 Cupronickel Inorganic materials 0.000 description 2
- VEXZGXHMUGYJMC-UHFFFAOYSA-N Hydrochloric acid Chemical compound Cl VEXZGXHMUGYJMC-UHFFFAOYSA-N 0.000 description 2
- 238000005229 chemical vapour deposition Methods 0.000 description 2
- YOCUPQPZWBBYIX-UHFFFAOYSA-N copper nickel Chemical compound [Ni].[Cu] YOCUPQPZWBBYIX-UHFFFAOYSA-N 0.000 description 2
- 238000001514 detection method Methods 0.000 description 2
- 230000003628 erosive effect Effects 0.000 description 2
- 238000000206 photolithography Methods 0.000 description 2
- 238000005240 physical vapour deposition Methods 0.000 description 2
- -1 polyethylene terephthalate Polymers 0.000 description 2
- 238000007740 vapor deposition Methods 0.000 description 2
- GRYLNZFGIOXLOG-UHFFFAOYSA-N Nitric acid Chemical compound O[N+]([O-])=O GRYLNZFGIOXLOG-UHFFFAOYSA-N 0.000 description 1
- 230000009471 action Effects 0.000 description 1
- 238000013459 approach Methods 0.000 description 1
- 239000007864 aqueous solution Substances 0.000 description 1
- 230000008859 change Effects 0.000 description 1
- 230000008878 coupling Effects 0.000 description 1
- 238000010168 coupling process Methods 0.000 description 1
- 238000005859 coupling reaction Methods 0.000 description 1
- 238000007598 dipping method Methods 0.000 description 1
- 239000011521 glass Substances 0.000 description 1
- 230000006872 improvement Effects 0.000 description 1
- AMGQUBHHOARCQH-UHFFFAOYSA-N indium;oxotin Chemical compound [In].[Sn]=O AMGQUBHHOARCQH-UHFFFAOYSA-N 0.000 description 1
- FBAFATDZDUQKNH-UHFFFAOYSA-M iron chloride Chemical compound [Cl-].[Fe] FBAFATDZDUQKNH-UHFFFAOYSA-M 0.000 description 1
- 239000007788 liquid Substances 0.000 description 1
- 239000007769 metal material Substances 0.000 description 1
- 239000011259 mixed solution Substances 0.000 description 1
- 229910017604 nitric acid Inorganic materials 0.000 description 1
- 229920003986 novolac Polymers 0.000 description 1
- 229920005989 resin Polymers 0.000 description 1
- 239000011347 resin Substances 0.000 description 1
- 238000007650 screen-printing Methods 0.000 description 1
- 238000009751 slip forming Methods 0.000 description 1
- 238000002834 transmittance Methods 0.000 description 1
- 239000012780 transparent material Substances 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/84—Types of semiconductor device ; Multistep manufacturing processes therefor controllable by variation of applied mechanical force, e.g. of pressure
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/01—Input arrangements or combined input and output arrangements for interaction between user and computer
- G06F3/03—Arrangements for converting the position or the displacement of a member into a coded form
- G06F3/041—Digitisers, e.g. for touch screens or touch pads, characterised by the transducing means
- G06F3/044—Digitisers, e.g. for touch screens or touch pads, characterised by the transducing means by capacitive means
- G06F3/0446—Digitisers, e.g. for touch screens or touch pads, characterised by the transducing means by capacitive means using a grid-like structure of electrodes in at least two directions, e.g. using row and column electrodes
Landscapes
- Engineering & Computer Science (AREA)
- General Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- Computer Hardware Design (AREA)
- Human Computer Interaction (AREA)
- Ceramic Engineering (AREA)
- Position Input By Displaying (AREA)
- Laminated Bodies (AREA)
Abstract
Description
본 발명은 터치 패널 그 밖의 입력 장치에 사용하는 정전 센서에 관한 것이다.The present invention relates to an electrostatic sensor used in a touch panel or other input device.
특허문헌 1 에 기재된 정전 센서는, 기재 상에 복수의 투명 전극이 서로 절연되어 형성되어 있다. 전극은 차례대로 구동 전극 그리고 검지 전극으로서 사용되고, 구동 전극에 펄스상의 구동 전력이 부여된다. 전극 간은 용량 결합되어 있지만, 사람의 손가락이 접근하면 전극 간의 용량 결합에 더하여, 손가락과 전극 사이에 정전 용량이 형성된다. 검지 전극으로부터의 전류값을 검지함으로써, 손가락이 접근하고 있는 전극을 판별할 수 있다.In the electrostatic sensor described in Patent Document 1, a plurality of transparent electrodes are formed on a substrate so as to be insulated from each other. The electrodes are sequentially used as a driving electrode and a detection electrode, and a driving power in a pulse phase is applied to the driving electrode. Although the electrodes are capacitively coupled, capacitance is formed between the finger and the electrodes in addition to capacitive coupling between the electrodes when a human's finger approaches. By detecting the current value from the detection electrode, the electrode to which the finger is approaching can be determined.
이 정전 센서의 배선 구조는, 기재 상에 형성되어 상기 전극층에 접속되는 제 1 배선층과, 이 제 1 배선층에 중첩된 도전층이 형성되어 있다. 전극층 그리고 제 1 배선층은 ITO 로 구성되고, 도전층은 Cu 페이스트를 사용하여 형성되어 있다. 또한 제 1 배선층의 표면에는, 상기 도전층과의 사이의 밀착성을 높이기 위해, 구리와 니켈의 합금을 함유하는 금속층이 형성되어 있고, 상기 금속층을 개재하여 제 1 배선층과 도전층이 전기적으로 접속되어 있다. 이 배선 구조는, 도전층 상에 구리 니켈 합금의 보호층과 레지스트를 형성한 후에, 메탈 에칭 공정에 있어서 금속층 및 도전층의 패턴을 형성한 후에, ITO 에칭 공정에 있어서 제 1 배선층의 패턴을 형성함으로써 제조한다.The wiring structure of the electrostatic sensor includes a first wiring layer formed on a substrate and connected to the electrode layer, and a conductive layer superimposed on the first wiring layer. The electrode layer and the first wiring layer are made of ITO, and the conductive layer is formed of Cu paste. Further, on the surface of the first wiring layer, a metal layer containing an alloy of copper and nickel is formed to improve adhesion between the first wiring layer and the conductive layer, and the first wiring layer and the conductive layer are electrically connected through the metal layer have. This wiring structure is formed by forming a pattern of a metal layer and a conductive layer in a metal etching process after forming a protective layer and a resist of copper-nickel alloy on the conductive layer, forming a pattern of the first wiring layer in the ITO etching process .
특허문헌 1 에 기재된 배선 구조의 제조 공정에 있어서는, 구리 니켈 합금보다 구리 쪽이 메탈 에칭의 에칭 속도가 빠르므로 (에칭 레이트가 높으므로), 메탈 에칭 공정에 있어서, 금속층과 보호층에 대해 도전층이 가늘어지기 쉽다. 또한 ITO 에칭 공정에 있어서는, 에칭액 중에서의 각 층간의 전지 작용 (전지 효과) 에 의해 각 층이 가늘어지기 쉽고, 특히 도전층이 가늘어지는 것이 진행되기 때문에, 보호층이 도전층에 대해 「차양」상으로 외측으로 돌출된 형상이 되기 쉽다. 이와 같이 제조된 배선은, 이후의 공정이나 에칭 중에 보호층의 차양 부분이 박리될 우려가 있고, 박리된 차양 부분이 배선 간의 쇼트의 원인이 된다는 문제가 있었다.In the manufacturing process of the wiring structure described in Patent Document 1, since the etching speed of the metal etching is faster on the copper side than the copper-nickel alloy (because the etching rate is high), in the metal etching step, It tends to be thin. Further, in the ITO etching process, since each layer tends to be thinned due to the cell action (cell effect) between the respective layers in the etching solution, and in particular, the conductive layer tapers, so that the protective layer becomes " As shown in Fig. The wirings thus produced have a problem that the beveled portion of the protective layer may be peeled off during a subsequent step or etching, and the peeled beveled portion causes a short circuit between the wirings.
그래서 본 발명은 도전층의 밀착성을 유지하면서, 각 층, 특히 도전층이 가늘어지는 것을 억제하여, 보호층이 도전층에 대해 차양상으로 돌출되지 않는 구조의 배선 패턴을 구비한 정전 센서를 제공하는 것을 목적으로 한다.Thus, the present invention provides an electrostatic sensor having a wiring pattern with a structure in which the thickness of each layer, particularly, the conductive layer is suppressed while the adhesion of the conductive layer is maintained, and the protective layer does not protrude in a different pattern with respect to the conductive layer .
상기 과제를 해결하기 위해서, 본 발명의 제 1 양태의 정전 센서는, 전극 패턴과, 전극 패턴에 전기적으로 접속된 배선 패턴이 기재의 표면에 형성된 정전 센서로서, 적어도 배선 패턴이, 기재 상에 형성된 투명 전극층과, 투명 전극층 상에 형성되고, 구리와 니켈을 함유하는 접속층과, 접속층 상에 형성되고, 접속층보다 구리의 함유율이 높은 도전층과, 도전층 상에 형성되고, 구리와 니켈을 함유하는 보호층을 구비하고, 접속층 쪽이 보호층보다 두껍고, 보호층에 있어서의 니켈의 함유율은 도전층에 있어서의 니켈의 함유율보다 크며, 도전층 쪽이 보호층보다 두꺼운 것을 특징으로 하고 있다.In order to solve the above problems, an electrostatic sensor according to a first aspect of the present invention is an electrostatic sensor in which an electrode pattern and a wiring pattern electrically connected to an electrode pattern are formed on a surface of a substrate, wherein at least a wiring pattern is formed A conductive layer formed on the conductive layer and formed of copper and nickel; a transparent electrode layer; a transparent electrode layer; a connection layer formed on the transparent electrode layer and containing copper and nickel; a conductive layer formed on the connection layer and having a higher content of copper than the connection layer; , The connection layer is thicker than the protective layer, the content of nickel in the protective layer is larger than the content of nickel in the conductive layer, and the conductive layer is thicker than the protective layer have.
이 구성에 의하면, 보호층에 대해 도전층이 가늘어져 보호층의 단부가 도전층에 대해 차양상으로 외측으로 돌출되는 것을 방지할 수 있다. 이로써, 에칭 공정, 박리 공정, 또는, 그 후에 있어서 배선 패턴이 기재로부터 박리되는 것을 방지할 수 있다. 또, 투명 전극층과 접속층이 가늘어지는 것을 억제할 수 있기 때문에, 접속층과 투명 전극층의 고정 상태를 확실하게 유지할 수 있어, 배선 패턴이 기재로부터 박리되는 것을 방지할 수 있다.According to this configuration, the conductive layer is thinner than the protective layer, and the end portion of the protective layer can be prevented from protruding outwardly in a differential manner with respect to the conductive layer. As a result, it is possible to prevent the wiring pattern from peeling off from the substrate after the etching step, the peeling step, or after that. In addition, since the transparent electrode layer and the connection layer can be suppressed from being tapered, the fixed state of the connection layer and the transparent electrode layer can be reliably maintained, and the wiring pattern can be prevented from being peeled off from the substrate.
본 발명의 제 1 양태의 정전 센서에 있어서, 접속층의 막 두께는, 보호층의 막 두께의 2 배 이상인 것이 바람직하다.In the electrostatic sensor of the first aspect of the present invention, it is preferable that the film thickness of the connection layer is twice or more the film thickness of the protective layer.
이로써, 접속층이 가늘어지는 것을 확실하게 억제할 수 있기 때문에, 배선 패턴이 기재로부터 박리되는 것을 방지할 수 있다.This makes it possible to reliably prevent the connection layer from being tapered, so that the wiring pattern can be prevented from being peeled off from the substrate.
본 발명의 제 1 양태의 정전 센서에 있어서, 접속층에 있어서의 니켈의 함유율은, 보호층에 있어서의 니켈의 함유율보다 큰 것이 바람직하다.In the electrostatic sensor of the first aspect of the present invention, the content of nickel in the connection layer is preferably larger than the content of nickel in the protective layer.
이로써, 보호층과 도전층의 에칭 레이트를 가까운 값으로 하면, 보호층이 도전층으로부터 차양상으로 돌출되는 것을 방지할 수 있다. 또, 접속층의 에칭 레이트가 보호층과 도전층보다 느려지기 때문에, 접속층과 투명 전극층의 밀착성을 유지할 수 있다.As a result, when the etching rate of the protective layer and the conductive layer are set to be close to each other, it is possible to prevent the protective layer from protruding from the conductive layer in the secondary pattern. In addition, since the etching rate of the connection layer is slower than that of the protective layer and the conductive layer, the adhesion between the connection layer and the transparent electrode layer can be maintained.
본 발명의 제 2 양태의 정전 센서는, 전극 패턴과, 전극 패턴에 전기적으로 접속된 배선 패턴이 기재의 표면에 형성된 정전 센서로서, 적어도 배선 패턴이, 기재 상에 형성된 투명 전극층과, 투명 전극층 상에 형성되고, 구리와 니켈을 함유하는 접속층과, 접속층 상에 형성되고, 접속층보다 구리의 함유율이 높은 도전층과, 도전층 상에 형성되고, 구리와 니켈을 함유하는 보호층을 구비하고, 접속층에 있어서의 니켈의 함유율은, 보호층에 있어서의 니켈의 함유율보다 큰 것을 특징으로 하고 있다.An electrostatic sensor according to a second aspect of the present invention is an electrostatic sensor in which an electrode pattern and a wiring pattern electrically connected to an electrode pattern are formed on the surface of a substrate, at least a wiring pattern is formed on the transparent electrode layer formed on the substrate, And a conductive layer formed on the connection layer and having a copper content higher than that of the connection layer, and a protective layer formed on the conductive layer and containing copper and nickel. , And the content of nickel in the connection layer is larger than the content of nickel in the protective layer.
이 구성에 의하면, 니켈의 함유율을 높이면 에칭 레이트가 느려지는 점에서, 보호층에 대해 도전층이 가늘어져 보호층의 단부가 도전층에 대해 차양상으로 외측으로 돌출되는 것을 방지하는 것이 가능해진다. 따라서, 에칭 공정, 박리 공정, 또는, 그 후에 있어서 배선 패턴이 기재로부터 박리되는 것을 방지할 수 있다. 또, 투명 전극층과 접속층이 가늘어지는 것을 억제할 수 있기 때문에, 접속층과 투명 전극층의 고정 상태를 확실하게 유지할 수 있어, 배선 패턴이 기재로부터 박리되는 것을 방지할 수 있다.According to this configuration, since the etching rate is slowed by increasing the content of nickel, the conductive layer is made thinner with respect to the protective layer, and it is possible to prevent the end portion of the protective layer from protruding outwardly in a differential manner with respect to the conductive layer. Therefore, it is possible to prevent the wiring pattern from peeling off from the substrate after the etching step, the peeling step, or after that. In addition, since the transparent electrode layer and the connection layer can be suppressed from being tapered, the fixed state of the connection layer and the transparent electrode layer can be reliably maintained, and the wiring pattern can be prevented from being peeled off from the substrate.
본 발명에 의하면, 도전층의 밀착성을 유지하면서, 각 층, 특히 도전층이 가늘어지는 것을 억제하여, 보호층이 도전층에 대해 차양상으로 돌출되지 않는 구조의 배선 패턴을 구비한 정전 센서를 제공할 수 있다.According to the present invention, there is provided an electrostatic sensor provided with a wiring pattern having a structure in which the thickness of each layer, in particular, the conductive layer is suppressed while the adhesion of the conductive layer is maintained, can do.
도 1 은, 본 발명의 실시형태의 정전 센서를 구비한 입력 장치의 구성을 나타내는 평면도이다.
도 2 의 (A) ∼ (D) 는 실시형태에 관련된 정전 센서의 배선 패턴 (도 1 의 A-A 선에서의 절단 부분) 의 제조 공정을 나타내는 단면도이다.
도 3 의 (A) 는 실시예 1 의 배선 패턴의 평면 사진, (B) 는 실시예 2 의 배선 패턴의 평면 사진이다.
도 4 의 (A) ∼ (D) 는 비교예 1 에 관련된 정전 센서의 배선 패턴의 제조 공정을 나타내는 단면도이다.
도 5 는 비교예 1 의 배선 패턴의 평면 사진이다.1 is a plan view showing a configuration of an input device including an electrostatic sensor according to an embodiment of the present invention.
2 (A) to 2 (D) are cross-sectional views showing a manufacturing process of a wiring pattern (a cut portion at line AA in FIG. 1) of the electrostatic sensor according to the embodiment.
Fig. 3 (A) is a plan view of the wiring pattern of the first embodiment, and Fig. 3 (B) is a plan view photograph of the wiring pattern of the second embodiment.
4 (A) to 4 (D) are cross-sectional views showing a manufacturing process of a wiring pattern of an electrostatic sensor according to Comparative Example 1;
5 is a plane photograph of the wiring pattern of Comparative Example 1. Fig.
이하, 본 발명의 실시형태에 관련된 정전 센서에 대해 도면을 참조하면서 상세하게 설명한다. 본 실시형태는, 본 발명의 정전 센서를 도 1 에 나타내는 입력 장치에 적용한 예이지만, 본 발명의 정전 센서는 이 입력 장치 이외의 정전 용량식의 입력 장치에도 적용 가능하다.Hereinafter, an electrostatic sensor according to an embodiment of the present invention will be described in detail with reference to the drawings. The present embodiment is an example in which the electrostatic sensor of the present invention is applied to the input device shown in Fig. 1, but the electrostatic sensor of the present invention is also applicable to capacitive input devices other than this input device.
먼저, 도 1 을 참조하면서, 본 실시형태에 있어서의 입력 장치 (10) 및 정전 센서의 구성에 대해 설명한다. 도 1 은 입력 장치 (10) 의 구성을 나타내는 평면도이다. 이하의 설명에 있어서, 「투명」, 「투광성」이란 가시광선 투과율이 50 % 이상 (바람직하게는 80 % 이상) 인 상태를 가리킨다. 또한 헤이즈값이 6 이하인 것이 바람직하다.First, the configuration of the
도 1 에 나타내는 바와 같이, 입력 장치 (10) 에는, 광 투과성의 입력 영역 (11) 이 형성되고, 입력 영역 (11) 에 손가락으로 입력 조작했을 때의 정전 용량 변화에 기초하여 손가락의 조작 좌표 위치를 검출할 수 있다. 입력 영역 (11) 외측의 주위는 비입력 영역인 가장자리부 영역 (12) 이다.1, the
입력 영역 (11) 에는, 복수 개의 X 전극 패턴 (13) 과 복수 개의 Y 전극 패턴 (14) 이 배치되어 있다. 각 전극 패턴 (13, 14) 은, 모두 기재 (20) 의 표면 (20a) 에 ITO (Indium Tin Oxide) 등의 투명 도전 재료로 스퍼터링이나 증착에 의해 성막된다. X 전극 패턴 (13) 과 복수 개의 Y 전극 패턴 (14) 은 교차부에서 서로 절연되어 있다.In the
전극 패턴 (13, 14) 이 표면에 형성되는 기재 (20) 는, 폴리에틸렌테레프탈레이트 (PET) 등의 투명 재료나 유리판으로 형성된다.The
도 1 에 나타내는 바와 같이, 각 X 전극 패턴 (13) 은, X-Y 평면의 Y1-Y2 방향을 따라 연장되고, 또한 각 X 전극 패턴 (13) 이 X1-X2 방향으로 간격을 두고 배치되어 있다. 각 X 전극 패턴 (13) 에는 Y1-Y2 방향으로 소정의 간격을 두고 복수의 광폭 전극부 (13a) 가 연속하여 형성되어 있다.As shown in Fig. 1, each
각 Y 전극 패턴 (14) 은, X-Y 평면의 X1-X2 방향을 따라 연장되고, 또한 각 Y 전극 패턴 (14) 이 Y1-Y2 방향으로 간격을 두고 배치되어 있다. 각 Y 전극 패턴 (14) 에는 X1-X2 방향으로 소정의 간격을 두고 복수의 광폭 전극부 (14a) 가 연속하여 형성되어 있다. Each
도 1 에 나타내는 바와 같이, 평면에서 볼 때, X 전극 패턴 (13) 의 광폭 전극부 (13a) 와 Y 전극 패턴 (14) 의 광폭 전극부 (14a) 가 중첩되지 않도록 배치되어 있다. The
각 X 전극 패턴 (13) 의 Y2 측의 단부에는 배선 패턴 (16) 이 전기적으로 접속되고, 각 Y 전극 패턴 (14) 의 X1 측 혹은 X2 측의 단부에도 배선 패턴 (16) 이 전기적으로 접속되어 있다. 이들 배선 패턴 (16) 은 전극 패턴 (13, 14) 이 형성되는 동일 기재 (20) 상에 형성된다. 각 배선 패턴 (16) 은, 가장자리부 영역 (12) 내에서 둘러쳐져 있다.The
입력 영역 (11) 의 Y2 측에는 돌출 형상의 접속 영역 (17) 이 형성되어 있고, 각 배선 패턴 (16) 은, 상기 접속 영역 (17) 의 표면 (17a) 으로까지 둘러쳐진다. 상기 접속 영역 (17) 에서는, 각 배선 패턴 (16) 의 선단이 광폭의 전극 패드 (18) 를 구성하고 있고, 각 전극 패드 (18) 는 X1-X2 방향으로 소정 간격을 두고 일렬로 나열되어 형성된다. 상기 접속 영역 (17) 은, 전극 패턴 (13, 14) 을 형성하는 기재 (20) 의 Y2 방향으로의 연장 부분에 형성되어 있다.A
이상의 X 전극 패턴 (13), Y 전극 패턴 (14) 및 배선 패턴 (16) 에 의해 정전 센서가 구성된다.The
다음으로, 도 2 를 참조하면서, 정전 센서의 배선 패턴 (16) 의 구조 및 제조 공정에 대해 설명한다. 도 2 는, 실시형태에 관련된 정전 센서의 배선 패턴 (16) 의 제조 공정을 나타내는 단면도이다. 도 2 는, 도 1 의 A-A 선을 따라 절단하여, 화살표 방향에서 본 부분 확대 단면도이다. 도 2(A) 는, 기재 (20) 상에 투명 전극층 (31), 접속층 (32), 도전층 (33), 보호층 (34) 및 레지스트 (40) 를 적층한 상태를 나타내는 단면도, (B) 는, (A) 상태로부터 메탈 에칭을 실시한 후의 상태를 나타내는 단면도, (C) 는 (B) 상태로부터 ITO 에칭을 실시한 후의 상태를 나타내는 단면도, (D) 는 (C) 상태로부터 레지스트 (40) 를 박리한 상태를 나타내는 단면도이다. Next, the structure and manufacturing process of the
도 2(D) 에 나타내는 바와 같이, 배선 패턴 (16) 은, 기재 (20) 상에 형성된 투명 전극층 (31) 과, 투명 전극층 (31) 상에 형성된 접속층 (32) 과, 접속층 (32) 상에 형성된 도전층 (33) 과, 도전층 (33) 상에 형성된 보호층 (34) 으로 이루어진다.2 (D), the
투명 전극층 (31) 은 ITO 등의 투명 도전 재료로 이루어지고, X 전극 패턴 (13) 또는 Y 전극 패턴 (14) 과 연속하여 형성되어 있다. The
접속층 (32), 도전층 (33) 및 보호층 (34) 은 도전성 재료로 형성되고, 적어도 도전층 (33) 은 투명 전극층 (31) 보다 전기 저항이 낮은 도전성 재료로 구성한다.The
접속층 (32) 과 보호층 (34) 은, 각각, 구리와 니켈을 함유하는 도전성의 합금 재료로 이루어진다. 도전층 (33) 은, 접속층 (32) 및 보호층 (34) 보다 구리의 함유율이 높은 금속 재료로 이루어지고, 예를 들어 구리만으로 구성한다. 투명 전극층 (31), 접속층 (32), 도전층 (33) 및 보호층 (34) 은, 스퍼터링이나 증착 그 밖의 PVD (Physical vapor deposition) 법이나 CVD (Chemical vapor deposition) 법으로 성막한다. The
접속층 (32) 의 막 두께는 보호층 (34) 보다 두껍고, 보호층 (34) 의 막 두께의 2 배 이상인 것이 바람직하다. 또, 도전층 (33) 의 막 두께는 접속층 (32) 그리고 보호층 (34) 의 막 두께보다 커지도록 형성되어 있다. ITO 에칭에 있어서의 전지 효과에 의해, 접속층 (32) 과 도전층 (33) 그리고 보호층 (34) 이 가늘어지도록 침식된다. 그 때문에, 두께를 가미한 보호층 (34) 의 에칭 레이트를, 두께를 가미한 도전층 (33) 의 에칭 레이트의 100 % 이상이 되도록, 도전층 (33) 과 보호층 (34) 의 막 두께가 결정되는 것이 바람직하다.It is preferable that the film thickness of the
접속층 (32) 은, 보호층 (34) 보다 막 두께가 크기 때문에, 막 두께를 가미한 접속층 (32) 의 에칭 레이트는, 두께를 가미한 도전층 (33) 의 에칭 레이트의 90 % 미만이 되도록, 접속층 (32) 의 막 두께가 설정되는 것이 바람직하다.Since the thickness of the
접속층 (32) 을 구성하는 합금 전체에 함유되는 니켈의 함유율은, 보호층 (34) 을 구성하는 합금 전체에 함유되는 니켈 함유율보다 큰 (함유량이 많은) 것이 바람직하다. 예를 들어, 접속층 (32) 에 함유되는 니켈의 함유율은 15 wt 이상 50 wt% 이하이고, 보호층 (34) 에 함유되는 니켈의 함유율은 0.1 wt 이상 15 wt% 미만인 것이 바람직하다.It is preferable that the content of nickel contained in the entire alloy constituting the
여기서, ITO 의 에칭시의 전지 효과에 의한 에칭 레이트는, 구리와 니켈의 합금에서는 니켈의 농도가 높을수록 느리다. 즉, 니켈의 농도가 낮을수록 에칭이 빠르게 진행되어, 침식량이 커진다. 또, 구리 단체 (單體) 와 구리와 니켈의 합금에서는 구리 단체 쪽이 에칭 레이트가 낮아, 에칭이 빠르게 진행된다.Here, the etching rate due to the cell effect at the time of etching of ITO is slower as the concentration of nickel is higher in an alloy of copper and nickel. That is, the lower the nickel concentration is, the faster the etching proceeds, and the erosion amount becomes larger. In the case of a copper single body and an alloy of copper and nickel, the etching rate is low at the copper single side, and the etching progresses rapidly.
레지스트 (40) 는 스크린 인쇄, 포토 리소그래피 등에 의해 보호층 (34) 상에 배선 패턴에 대응한 패턴으로 형성한다. 레지스트 (40) 는 메탈 에칭 공정 및 ITO 에칭 공정에서 사용하는 에칭액에 맞추어 선택한다.The resist 40 is formed in a pattern corresponding to the wiring pattern on the
상기 서술한, 접속층 (32) 의 막 두께를 보호층 (34) 의 막 두께보다 크게 하는 대책과, 접속층 (32) 에 있어서 니켈의 양을 보호층 (34) 보다 많게 하는 대책은, 일방만을 설정해도 되지만, 접속층 (32), 도전층 (33) 및 보호층 (34) 의 에칭 레이트 등을 고려하여 양자를 서로 관련시켜 설정하는 것이 바람직하다.The countermeasure for making the thickness of the
도 2(A) 에 나타내는 레지스트 패턴 형성 공정에 있어서는, 먼저, 스퍼터링 등에 의해, 기재 (20) 의 표면 (20a) 상의 소정 범위 전체면에 투명 전극층 (31), 접속층 (32), 도전층 (33) 및 보호층 (34) 을 순서대로 형성한 적층체를 준비하고, 다음으로, 최상층의 보호층 (34) 상에, 배선 패턴 (16) 에 대응한 패턴의 레지스트 (40) 를 형성한다. 레지스트 (40) 의 형성은, 포토 리소그래피 등에 의해 실시한다.2A, first, a
도 2(B) 에 나타내는 메탈 에칭 공정에 있어서는, 레지스트 패턴 형성 공정에서 레지스트 (40) 를 형성한 적층체를 에칭액 중에 소정 시간 침지함으로써 에칭을 실시한다. 도 2(B) 는 메탈 에칭 공정 후의 상태를 나타내고 있고, 레지스트 (40) 의 패턴에 대응한 범위를 남기고 접속층 (32), 도전층 (33) 및 보호층 (34) 이 에칭액에 의해 침식·제거되어 있다.In the metal etching step shown in FIG. 2 (B), etching is performed by dipping the laminate on which the resist 40 is formed in the resist pattern forming step for a predetermined time in the etching solution. 2B shows the state after the metal etching process and the connecting
도 2(C) 에 나타내는 ITO 에칭 공정에 있어서는, 메탈 에칭 공정을 거친 적층체를 에칭액 중에 소정 시간 침지함으로써 에칭을 실시한다.In the ITO etching step shown in Fig. 2 (C), etching is carried out by immersing the laminated body subjected to the metal etching step in the etching solution for a predetermined time.
도 2(C) 는 메탈 에칭 공정 후의 상태를 나타내고 있고, 레지스트 (40) 의 패턴에 대응한 범위를 남기고 투명 전극층 (31), 접속층 (32), 도전층 (33) 및 보호층 (34) 이 에칭액에 의해 침식·제거되어 있다.2 (C) shows the state after the metal etching process. The
도 2(D) 에 나타내는 박리 공정에 있어서는, ITO 에칭을 거친 적층체 중 레지스트 (40) 를 보호층 (34) 으로부터 박리한다. 박리는, 적층체를 레지스트 (40) 만을 용해시키는 박리액에 침지함으로써 실시한다. 이상의 공정에 의해, 원하는 패턴의 배선 패턴 (16) 이 기재 (20) 의 표면 (20a) 상에 형성된다.In the peeling step shown in Fig. 2 (D), the resist 40 is peeled from the
이상의 구성의 배선 패턴 (16) 에 의하면 다음의 효과 (1) ∼ (4) 가 얻어진다. According to the
(1) 투명 전극층 (31) 상에, 전기 저항이 낮은 접속층 (32), 도전층 (33), 보호층 (34) 을 적층하고, 특히 저항이 낮은 도전층 (33) 을 형성한 것에 의해, 배선 패턴 (16) 의 배선 저항을 저감시킬 수 있고, 또, 각각의 배선 패턴 (16) 의 길이의 차이에 의한 배선 저항의 차이를 보다 작게 할 수 있다.(1) Since the
(2) 투명 전극층 (31) 과 도전층 (33) 사이에 구리와 니켈을 함유하는 합금 재료로 이루어지는 접속층 (32) 을 형성한 것에 의해, 저저항의 도전층 (33) 을 투명 전극층 (31) 에 대해 확실하게 고정시킬 수 있다.(2) Since the
(3) 도전층 (33) 상에 보호층 (34) 을 형성함으로써, 에칭 공정에 있어서 도전층 (33) 이 상면으로부터 침식되는 것을 방지할 수 있다.(3) By forming the
(4) 메탈 에칭시, 그리고 ITO 에칭시의 전지 효과에 의해, 접속층 (32), 도전층 (33), 보호층 (34) 이 측부로부터 침식되지만, 도전층 (33) 의 막 두께를 보호층 (34) 보다 크게 해 둠으로써, 보호층 (34) 이 측방으로 차양과 같이 돌출되는 것을 방지할 수 있다. 또, 보호층 (34) 의 막 두께를 접속층 (32) 과 동일 또는 그 이하로 하고, 보호층 (34) 의 니켈의 양을 접속층 (32) 보다 적게 함으로써도, 보호층 (34) 이 도전층 (33) 보다 측방으로 크게 돌출되는 것을 방지할 수 있게 된다. (4) The
이로써, 에칭 공정, 박리 공정, 또는, 그 후에 있어서 보호층 (34) 이 박리되는 것을 방지하여, 박리된 보호층이 배선 패턴 사이를 쇼트시키는 것을 방지할 수 있다.As a result, it is possible to prevent the
또, 투명 전극층 (31) 과 접속층 (32) 의 침식량이 적어, 이들이 가늘어지는 것을 억제할 수 있기 때문에, 접속층 (32) 과 투명 전극층 (31) 의 고정 상태를 확실하게 유지할 수 있어, 배선 패턴 (16) 이 기재 (20) 로부터 박리되는 것을 방지할 수 있다. In addition, since the amount of erosion of the
이하, 실시예 및 비교예에 대해 설명한다.Examples and Comparative Examples are described below.
<실시예 1>≪ Example 1 >
실시예 1 에 있어서는, 이하의 조건에서 배선 패턴 (16) 을 형성하였다. 실시예 1 은, 보호층 (34) 보다 접속층 (32) 쪽이 니켈의 함유율이 높고, 접속층 (32) 의 막 두께는 보호층 (34) 의 막 두께의 4 배가 되어 있다.In Example 1, the
기재 (20) : 폴리에틸렌테레프탈레이트, 두께 100 ㎛Substrate (20): polyethylene terephthalate, thickness 100 탆
투명 전극층 (31) : ITO, 막 두께 25 ㎚ Transparent electrode layer 31: ITO, film thickness 25 nm
접속층 (32) : CuNi, 막 두께 40 ㎚, Ni 의 함유율 25 % Connection layer 32: CuNi,
도전층 (33) : Cu, 막 두께 120 ㎚ Conductive layer 33: Cu,
보호층 (34) : CuNi, 막 두께 10 ㎚, Ni 의 함유율 15 %Protective layer 34: CuNi,
레지스트 (40) : 노볼락 수지를 사용Resist 40: Using novolak resin
(a) 메탈 에칭 공정 (a) Metal etching process
에칭액:황산계 에칭액 또는 염화철 수용액Etching solution: sulfuric acid-based etching solution or aqueous solution of iron chloride
에칭 시간:1 ∼ 3 분 정도 Etching time: 1 to 3 minutes
온도:상온Temperature: Normal temperature
(b) ITO 에칭 공정(b) ITO etching process
에칭액:황산·질산의 혼합액 또는 염산계 에칭액 Etching solution: a mixed solution of sulfuric acid and nitric acid or a hydrochloric acid-based etching solution
에칭 시간:1 ∼ 3 분 정도Etching time: 1 to 3 minutes
온도:상온 Temperature: Normal temperature
(c) 박리 공정(c) peeling process
박리액:NMP (N-메틸-2-피롤리돈)Removal solution: NMP (N-methyl-2-pyrrolidone)
도 3(A) 는 실시예 1 의 배선 패턴의 평면 사진으로서, 박리 공정 후의 상태를 나타내고 있다.3 (A) is a plan view of the wiring pattern of Example 1, showing the state after the peeling process.
도 3(A) 에 나타내는 바와 같이, 박리 공정 후의 배선 패턴 (16) 은, 평면에서 볼 때 보호층 (34) 의 외측에 접속층 (32) 의 단부가 보이고 있고, 보호층 (34) 이 그 이하의 도전층 (33), 접속층 (32) 및 투명 전극층 (31) 에 대해 차양상으로 돌출되어 있지 않은 것을 알 수 있다.3 (A), the
<실시예 2>≪ Example 2 >
실시예 2 에 있어서는, 이하의 조건에서 배선 패턴 (16) 을 형성하였다. 실시예 2 는, 접속층 (32) 과 보호층 (34) 의 니켈 함유율이 동일하고, 접속층 (32) 과 보호층 (34) 의 막 두께의 관계는 실시예 1 과 동일하다.In Example 2, the
접속층 (32) : CuNi, 막 두께 40 ㎚, Ni 의 함유율 15 %Connection layer 32: CuNi,
기재 (20), 투명 전극층 (31), 도전층 (33), 보호층 (34), 레지스트 (40) 에 대해서는, 실시예 1 과 동일한 재료를 사용하였다.The same material as in Example 1 was used for the
레지스트 패턴 형성 공정, 메탈 에칭 공정, ITO 에칭 공정 및 박리 공정의 제조 조건은 실시예 1 과 동일하다.The manufacturing conditions of the resist pattern forming step, the metal etching step, the ITO etching step and the peeling step are the same as those in the first embodiment.
도 3(B) 는 실시예 2 의 배선 패턴의 평면 사진으로서, ITO 에칭 공정 후의 상태를 나타내고 있다. 또, 도 3(B) 는, 도 3(A) 와 동일한 배율로 한 개의 배선 패턴 (16) 을 확대하여 나타내고 있다.3B is a plan view of the wiring pattern of Example 2, showing the state after the ITO etching process. Fig. 3 (B) shows an enlarged view of one
도 3(B) 에 나타내는 바와 같이, 박리 공정 후의 배선 패턴 (16) 은, 평면에서 볼 때 보호층 (34) 의 외측에 접속층 (32) 의 단부가 보이고 있고, 보호층 (34) 이 그 이하의 도전층 (33), 접속층 (32) 및 투명 전극층 (31) 에 대해 차양상으로 돌출되어 있지 않은 것을 알 수 있다.3 (B), the
또, 실시예 2 는, 실시예 1 에 비해, 1 ∼ 2 ㎛ 정도 배선이 가늘어지지만, 투명 전극층 (31) 과 접속층 (32) 의 단차는 1 ∼ 2 ㎛ 정도로 작아진다. In Example 2, the wiring is thinner by about 1 to 2 占 퐉 than in Example 1, but the step between the
<비교예 1> ≪ Comparative Example 1 &
도 4 는, 비교예 1 에 관련된 정전 센서의 배선 패턴 (116) 의 제조 공정을 나타내는 단면도이다.4 is a cross-sectional view showing a manufacturing process of the
도 4 에 나타내는 바와 같이, 배선 패턴 (116) 은, 기재 (120) 상에 형성된 투명 전극층 (131) 과, 투명 전극층 (131) 상에 형성된 접속층 (132) 과, 접속층 (132) 상에 형성된 도전층 (133) 과, 도전층 (133) 상에 형성된 보호층 (134) 으로 이루어진다. 기재 (120), 투명 전극층 (131), 접속층 (132), 도전층 (133) 및 보호층 (134) 은, 이하에 서술하는 조건을 제외하고, 상기 실시형태의 기재 (20), 투명 전극층 (31, 32), 도전층 (33) 및 보호층 (34) 에 사용하는 재료로 각각 구성한다. 또, 배선 패턴 (116) 의 제조는, 상기 실시형태와 동일하게, 레지스트 패턴 형성 공정 (도 4(A)), 메탈 에칭 공정 (도 4(B)), ITO 에칭 공정 (도 4(C)), 박리 공정 (도 4(D)) 을 순서대로 실행함으로써 실시한다. 4, the
비교예 1 에 있어서는, 이하의 조건에서 배선 패턴 (116) 을 형성하였다. 비교예 1 은, 접속층 (132) 과 보호층 (134) 의 니켈 함유율이 동일하고, 보호층 (134) 의 막 두께는 접속층 (132) 의 막 두께의 2 배가 되어 있다.In Comparative Example 1, a
접속층 (132) : CuNi, 막 두께 15 ㎚, Ni 의 함유율 25 %Connection layer 132: CuNi, film thickness 15 nm, Ni content 25%
보호층 (134) : CuNi, 막 두께 30 ㎚, Ni 의 함유율 25 %Protective layer 134: CuNi, film thickness 30 nm, content of Ni 25%
기재 (120), 투명 전극층 (131), 도전층 (133), 레지스트 (140) 에 대해서는, 실시예 1 의 기재 (20), 투명 전극층 (31), 도전층 (33), 레지스트 (40) 와 각각 동일한 재료를 사용하였다.The
레지스트 패턴 형성 공정, 메탈 에칭 공정, ITO 에칭 공정 및 박리 공정의 제조 조건은 실시예 1 과 동일하다.The manufacturing conditions of the resist pattern forming step, the metal etching step, the ITO etching step and the peeling step are the same as those in the first embodiment.
도 5 는 비교예 1 의 배선 패턴의 평면 사진으로서, 박리 공정 후의 상태를 나타내고 있다. 도 5 (도 4(D)) 에 나타내는 바와 같이, 박리 공정 후의 배선 패턴 (116) 에서는, 평면에서 볼 때 보호층 (134) 의 가장자리부 (134a) 가 그 이하의 도전층 (133), 접속층 (132) 및 투명 전극층 (131) 에 대해 차양상으로 돌출되어 있고, 돌출 지점의 경계 위치에서 크랙 (134b) 이 발생하고 있다.5 is a plan view of the wiring pattern of Comparative Example 1, showing the state after the peeling process. As shown in Fig. 5 (D), the
본 발명에 대해 상기 실시형태를 참조하면서 설명했지만, 본 발명은 상기 실시형태에 한정되는 것이 아니고, 개량의 목적 또는 본 발명의 사상의 범위 내에 있어서 개량 또는 변경이 가능하다.While the present invention has been described with reference to the above embodiments, the present invention is not limited to the above-described embodiments, but can be modified or changed within the scope of the object of the improvement or the spirit of the present invention.
이상과 같이, 본 발명에 관련된 정전 센서는, 터치 패널 그 밖의 정전 용량식의 입력 장치에 유용하다.As described above, the electrostatic sensor according to the present invention is useful for a touch panel or other capacitive input device.
10 : 입력 장치
13 : X 전극 패턴
13a : 광폭 전극부
14 : Y 전극 패턴
14a : 광폭 전극부
16 : 배선 패턴
20 : 기재
31 : 투명 전극층
32 : 접속층
33 : 도전층
34 : 보호층10: Input device
13: X electrode pattern
13a: Wide electrode section
14: Y electrode pattern
14a: Wide electrode section
16: wiring pattern
20: substrate
31: transparent electrode layer
32: connecting layer
33: conductive layer
34: Protective layer
Claims (4)
적어도 상기 배선 패턴이,
상기 기재 상에 형성된 투명 전극층과,
상기 투명 전극층 상에 형성되고, 구리와 니켈을 함유하는 접속층과,
상기 접속층 상에 형성되고, 상기 접속층보다 구리의 함유율이 높은 도전층과,
상기 도전층 상에 형성되고, 구리와 니켈을 함유하는 보호층을 구비하고,
상기 접속층 쪽이 상기 보호층보다 두껍고,
상기 보호층에 있어서의 니켈의 함유율은 상기 도전층에 있어서의 니켈의 함유율보다 크며,
상기 도전층 쪽이 상기 보호층보다 두꺼운 것을 특징으로 하는 정전 센서. An electrostatic sensor having an electrode pattern and a wiring pattern electrically connected to the electrode pattern formed on the surface of the substrate,
At least the wiring pattern,
A transparent electrode layer formed on the substrate,
A connection layer formed on the transparent electrode layer and containing copper and nickel,
A conductive layer formed on the connection layer and having a copper content higher than that of the connection layer;
And a protective layer formed on the conductive layer and containing copper and nickel,
The connection layer side being thicker than the protective layer,
The content of nickel in the protective layer is larger than the content of nickel in the conductive layer,
Wherein the conductive layer is thicker than the protective layer.
상기 접속층의 막 두께는, 상기 보호층의 막 두께의 2 배 이상인 것을 특징으로 하는 정전 센서. The method according to claim 1,
Wherein the film thickness of the connection layer is twice or more the film thickness of the protective layer.
상기 접속층에 있어서의 니켈의 함유율은, 상기 보호층에 있어서의 니켈의 함유율보다 큰 것을 특징으로 하는 정전 센서. 3. The method according to claim 1 or 2,
Wherein the content of nickel in the connection layer is larger than the content of nickel in the protective layer.
적어도 상기 배선 패턴이,
상기 기재 상에 형성된 투명 전극층과,
상기 투명 전극층 상에 형성되고, 구리와 니켈을 함유하는 접속층과,
상기 접속층 상에 형성되고, 상기 접속층보다 구리의 함유율이 높은 도전층과,
상기 도전층 상에 형성되고, 구리와 니켈을 함유하는 보호층을 구비하고,
상기 접속층에 있어서의 니켈의 함유율은 상기 보호층에 함유되는 니켈의 함유율보다 크고,
상기 보호층에 있어서의 니켈의 함유율은 상기 도전층에 있어서의 니켈의 함유율보다 크며,
상기 도전층 쪽이 상기 보호층보다 두꺼운 것을 특징으로 하는 정전 센서. An electrostatic sensor having an electrode pattern and a wiring pattern electrically connected to the electrode pattern formed on the surface of the substrate,
At least the wiring pattern,
A transparent electrode layer formed on the substrate,
A connection layer formed on the transparent electrode layer and containing copper and nickel,
A conductive layer formed on the connection layer and having a copper content higher than that of the connection layer;
And a protective layer formed on the conductive layer and containing copper and nickel,
The content of nickel in the connection layer is larger than the content of nickel in the protective layer,
The content of nickel in the protective layer is larger than the content of nickel in the conductive layer,
Wherein the conductive layer is thicker than the protective layer.
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2013253955A JP5917480B2 (en) | 2013-12-09 | 2013-12-09 | Electrostatic sensor |
JPJP-P-2013-253955 | 2013-12-09 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20150067028A true KR20150067028A (en) | 2015-06-17 |
KR101642600B1 KR101642600B1 (en) | 2016-07-25 |
Family
ID=53108470
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020140168271A KR101642600B1 (en) | 2013-12-09 | 2014-11-28 | Capacitive sensor |
Country Status (3)
Country | Link |
---|---|
JP (1) | JP5917480B2 (en) |
KR (1) | KR101642600B1 (en) |
CN (1) | CN204302942U (en) |
Families Citing this family (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP6531596B2 (en) * | 2015-09-28 | 2019-06-19 | 住友金属鉱山株式会社 | Laminate substrate, conductive substrate, method of producing laminate substrate, method of producing conductive substrate |
JP7049759B2 (en) * | 2016-07-12 | 2022-04-07 | 住友金属鉱山株式会社 | Laminated board, conductive board, method of manufacturing laminated board, method of manufacturing conductive board |
US20240047694A1 (en) * | 2021-01-20 | 2024-02-08 | Tdk Corporation | Layered body, negative electrode current collector for lithium ion secondary battery, and negative electrode for lithium ion secondary battery |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20120094527A (en) * | 2010-07-14 | 2012-08-24 | 알프스 덴키 가부시키가이샤 | Input device and method for manufacturing same |
KR20130063472A (en) * | 2011-12-06 | 2013-06-14 | 가부시키가이샤 고베 세이코쇼 | Cu alloy interconnection film for touch-panel sensor and method of manufacturing the interconnection film, touch-panel sensor, and sputtering target |
JP2013167992A (en) | 2012-02-15 | 2013-08-29 | Alps Electric Co Ltd | Input device and manufacturing method thereof |
JP2013229122A (en) * | 2012-04-24 | 2013-11-07 | Gunze Ltd | Conductive substrate, touch panel, and manufacturing method of conductive substrate |
Family Cites Families (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP4934456B2 (en) * | 2006-02-20 | 2012-05-16 | 古河電気工業株式会社 | Plating material and electric / electronic component using the plating material |
KR101161239B1 (en) * | 2010-03-25 | 2012-07-02 | 박준영 | Pad for touch panel and touch panel using the same |
JP5473990B2 (en) * | 2011-06-17 | 2014-04-16 | 日東電工株式会社 | A conductive laminate, a transparent conductive laminate with a patterned wiring, and an optical device. |
JP5364186B2 (en) * | 2012-02-27 | 2013-12-11 | 積水ナノコートテクノロジー株式会社 | Conductive film with metal layer, method for producing the same, and touch panel containing the same |
-
2013
- 2013-12-09 JP JP2013253955A patent/JP5917480B2/en active Active
-
2014
- 2014-11-28 KR KR1020140168271A patent/KR101642600B1/en active IP Right Grant
- 2014-12-09 CN CN201420770414.8U patent/CN204302942U/en active Active
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20120094527A (en) * | 2010-07-14 | 2012-08-24 | 알프스 덴키 가부시키가이샤 | Input device and method for manufacturing same |
KR20130063472A (en) * | 2011-12-06 | 2013-06-14 | 가부시키가이샤 고베 세이코쇼 | Cu alloy interconnection film for touch-panel sensor and method of manufacturing the interconnection film, touch-panel sensor, and sputtering target |
JP2013167992A (en) | 2012-02-15 | 2013-08-29 | Alps Electric Co Ltd | Input device and manufacturing method thereof |
JP2013229122A (en) * | 2012-04-24 | 2013-11-07 | Gunze Ltd | Conductive substrate, touch panel, and manufacturing method of conductive substrate |
Also Published As
Publication number | Publication date |
---|---|
JP2015114690A (en) | 2015-06-22 |
JP5917480B2 (en) | 2016-05-18 |
KR101642600B1 (en) | 2016-07-25 |
CN204302942U (en) | 2015-04-29 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US9153385B2 (en) | Electrode structure of the touch panel, method thereof and touch panel | |
US9018535B2 (en) | Touch panel and method for manufacturing a touch sensor layer of the touch panel | |
JP5942454B2 (en) | Touch panel sensor, display device with touch panel, and method of manufacturing touch panel sensor | |
CN103092414B (en) | A kind of external hanging type touch-screen and preparation method thereof, display device | |
US9477358B2 (en) | Touch screen panel and method of manufacturing the same | |
JP5588466B2 (en) | Touch panel wiring structure | |
CN103376966A (en) | Electrostatic capacity type touch screen panel for display device and method of manufacturing the same | |
KR101389876B1 (en) | Touch sensing electrode and touch screen panel | |
JP6138059B2 (en) | Touch panel | |
JP6177072B2 (en) | Manufacturing method of touch panel | |
US10168840B2 (en) | Touch screen panel and method of manufacturing the same | |
KR101642600B1 (en) | Capacitive sensor | |
KR101401052B1 (en) | Touch sensing electrode and touch screen panel | |
KR101401053B1 (en) | Touch sensing electrode and touch screen panel | |
US9959001B2 (en) | Touch substrate, method for manufacturing the same and touch device | |
TW201546695A (en) | Capacitive touch panel and display device comprising the same | |
JP2013149196A (en) | Touch panel sensor, display device with touch panel, and method of manufacturing touch panel sensor | |
CN203858616U (en) | Input device | |
JP6889803B2 (en) | Input device and display device with input device | |
KR101607383B1 (en) | Input device | |
JP6242710B2 (en) | Manufacturing method of input device | |
JP2014235535A (en) | Touch panel sensor, input-output device including touch panel sensor, and method of manufacturing touch panel sensor | |
JP2011186977A (en) | Manufacturing method of input device | |
JP2010040424A (en) | Method of manufacturing touch sensor | |
JP6399978B2 (en) | Manufacturing method of input device |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant |