KR20150058433A - 장치 조건에 근거한 신호 구성 - Google Patents
장치 조건에 근거한 신호 구성 Download PDFInfo
- Publication number
- KR20150058433A KR20150058433A KR1020157010057A KR20157010057A KR20150058433A KR 20150058433 A KR20150058433 A KR 20150058433A KR 1020157010057 A KR1020157010057 A KR 1020157010057A KR 20157010057 A KR20157010057 A KR 20157010057A KR 20150058433 A KR20150058433 A KR 20150058433A
- Authority
- KR
- South Korea
- Prior art keywords
- contacts
- peripheral device
- receptacle
- computing device
- condition
- Prior art date
Links
- 230000002093 peripheral effect Effects 0.000 claims abstract description 192
- 238000000034 method Methods 0.000 claims abstract description 42
- 238000013507 mapping Methods 0.000 claims description 11
- 238000004891 communication Methods 0.000 claims description 7
- 239000003990 capacitor Substances 0.000 claims description 6
- 238000010586 diagram Methods 0.000 description 9
- 238000005516 engineering process Methods 0.000 description 7
- 230000006870 function Effects 0.000 description 4
- 230000003287 optical effect Effects 0.000 description 3
- 230000008901 benefit Effects 0.000 description 2
- 230000009977 dual effect Effects 0.000 description 2
- 230000001413 cellular effect Effects 0.000 description 1
- 238000012937 correction Methods 0.000 description 1
- 238000012545 processing Methods 0.000 description 1
- 230000000644 propagated effect Effects 0.000 description 1
- 230000011664 signaling Effects 0.000 description 1
Images
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/10—Program control for peripheral devices
- G06F13/12—Program control for peripheral devices using hardware independent of the central processor, e.g. channel or peripheral processor
- G06F13/124—Program control for peripheral devices using hardware independent of the central processor, e.g. channel or peripheral processor where hardware is a sequential transfer control unit, e.g. microprocessor, peripheral processor or state-machine
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/38—Information transfer, e.g. on bus
- G06F13/40—Bus structure
- G06F13/4063—Device-to-bus coupling
- G06F13/409—Mechanical coupling
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- General Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Information Transfer Systems (AREA)
- Mathematical Physics (AREA)
Abstract
Description
도 2는 주변 장치의 조건에 관련되는 데이터 신호를 수신하도록 구성되는 제어 채널에 통신 가능하게 연결된 콘택트를 포함하는 리셉터클을 도시하는 블록도이다.
도 3은 제어 채널에 통신 가능하게 연결된 리셉터클 및 컨트롤러를 도시하는 블록도이다.
도 4는 주변 장치 및 호스트 컴퓨팅 장치의 결정된 조건에 근거하여 리셉터클의 신호를 구성하기 위한 흐름도이다.
도 5는 주변 장치의 결정된 조건에 근거하여 리셉터클의 콘택트에 제공되는 신호를 구성하기 위한 방법을 도시하는 블록도이다.
본 개시 및 도면에 걸쳐서 동일한 요소 및 특징을 언급하기 위해 동일한 번호가 사용된다. 100번 계열의 번호는 도 1에서 최초로 발견되는 특징을 가리키고, 104번 계열의 번호는 도 2에서 최초로 발견되는 특징을 가리키고, 이하 마찬가지이다.
Claims (23)
- 주변 장치(a peripheral device)에 통신 가능하게 연결되는 플러그를 수용하기 위한 콘택트들(contacts)과,
상기 콘택트들 중 하나 이상에 통신 가능하게 연결되어, 상기 주변 장치의 제 1 버스 타입 및 제 2 버스 타입을 포함하는 상기 주변 장치의 조건에 관련되는 신호를 수신하기 위한 제어 채널과,
상기 제어 채널에 통신 가능하게 연결되어, 상기 주변 장치의 조건을 결정하고 상기 결정된 조건에 근거하여 상기 콘택트들을 구성하기 위한 컨트롤러를 포함하되,
상기 콘택트들을 구성하는 것은 상기 제 1 버스 타입에 대응하는 제 1 콘택트 세트를 제 1 인터페이스에 라우팅하는 것 및 상기 제 2 버스 타입에 대응하는 제 2 콘택트 세트를 제 2 인터페이스에 라우팅하는 것을 포함하는
리셉터클.
- 제 1 항에 있어서,
상기 컨트롤러는 사용 조건을 변경하는 것에 근거하여 상기 제 1 콘택트 세트 및 상기 제 2 콘택트 세트를 동적으로 구성하는
리셉터클. - 제 1 항에 있어서,
상기 컨트롤러는 또한 상기 주변 장치가 직류 전원 또는 배터리 전원에 접속되는지 여부를 포함하는 상기 주변 장치의 상태에 있어서의 변화에 근거하여 상기 콘택트들을 재구성하는
리셉터클.
- 제 1 항에 있어서,
상기 플러그는 상기 리셉터클의 상기 제어 채널과 인터페이싱하기 위한 콘택트들 및 상기 제어 채널과 인터페이싱하는 상기 플러그의 상기 콘택트들의 양단에 연결되는 저항기를 포함하고,
저항의 레벨은 상기 주변 장치 및 호스트 장치 중 하나 이상의 조건을 나타내는
리셉터클.
- 제 1 항에 있어서,
상기 플러그는 상기 리셉터클의 상기 제어 채널과 인터페이싱하기 위한 콘택트들 및 상기 제어 채널과 인터페이싱하는 상기 플러그의 상기 콘택트들의 양단에 연결되는 커패시터를 포함하고,
커패시턴스의 레벨은 상기 주변 장치 및 호스트 장치 중 하나 이상의 조건을 나타내는
리셉터클.
- 제 1 항에 있어서,
상기 컨트롤러는 상기 주변 장치 조건에 근거하여 상기 버스 타입과 연관되는 사용 가능한 인터페이스 프로토콜들 중에서 선택하기 위한 호스트 인터페이스 컨트롤러를 포함하는
리셉터클.
- 제 1 항에 있어서,
상기 리셉터클은 호스트 컴퓨팅 장치에 통신 가능하게 연결되고,
상기 콘택트들은 상기 호스트 컴퓨팅 장치의 조건뿐만 아니라 상기 주변 장치의 조건에 근거하여 구성되는
리셉터클.
- 주변 장치와 인터페이싱하기 위한 콘택트들을 포함하는 리셉터클과,
케이블을 통해서 상기 주변 장치에 통신 가능하게 연결되는 플러그와,
상기 콘택트들 중 하나 이상에 통신 가능하게 연결되어, 상기 주변 장치의 조건에 관련되는 데이터 신호를 수신하기 위한 제어 채널과,
상기 제어 채널에 통신 가능하게 연결되어, 상기 주변 장치의 조건을 결정하고 상기 결정된 조건에 근거하여 상기 콘택트들을 구성하기 위한 컨트롤러를 포함하되,
상기 콘택트들을 구성하는 것은 제 1 버스 타입에 대응하는 제 1 콘택트 세트를 제 1 인터페이스에 라우팅하는 것 및 제 2 버스 타입에 대응하는 제 2 콘택트 세트를 제 2 인터페이스에 라우팅하는 것을 포함하는
시스템.
- 제 8 항에 있어서,
상기 컨트롤러는 사용 조건을 변경하는 것에 근거하여 상기 제 1 콘택트 세트 및 상기 제 2 콘택트 세트를 동적으로 구성하는
시스템.
- 제 8 항에 있어서,
상기 컨트롤러는 또한 상기 주변 장치가 직류 전원 또는 배터리 전원에 접속되는지 여부를 포함하는 상기 주변 장치의 상태에 있어서의 변화에 근거하여 상기 콘택트들을 재구성하는
시스템.
- 제 8 항에 있어서,
상기 플러그는 상기 리셉터클의 상기 제어 채널과 인터페이싱하기 위한 콘택트들 및 상기 제어 채널과 인터페이싱하는 상기 플러그의 상기 콘택트들의 양단에 연결되는 저항기를 포함하고,
저항의 레벨은 상기 주변 장치의 조건을 나타내는
시스템.
- 제 8 항에 있어서,
상기 플러그는 상기 리셉터클의 상기 제어 채널과 인터페이싱하기 위한 콘택트들 및 상기 제어 채널과 인터페이싱하는 상기 플러그의 상기 콘택트들의 양단에 연결되는 커패시터를 포함하고,
커패시턴스의 레벨은 상기 주변 장치 및 호스트 장치 중 하나 이상의 조건을 나타내는
시스템.
- 제 8 항에 있어서,
상기 컨트롤러는 상기 주변 장치 조건에 근거하여 상기 버스 타입과 연관되는 사용 가능한 인터페이스 프로토콜들 중에서 선택하기 위한 호스트 인터페이스 컨트롤러를 포함하는
시스템.
- 제 8 항에 있어서,
상기 리셉터클은 호스트 컴퓨팅 장치에 통신 가능하게 연결되고,
상기 콘택트들은 상기 호스트 컴퓨팅 장치의 조건뿐만 아니라 상기 주변 장치의 조건에 근거하여 구성되는
시스템.
- 제 8 항에 있어서,
상기 리셉터클은 호스트 컴퓨팅 장치에 통신 가능하게 연결되고,
상기 조건은,
상기 주변 장치로부터 제공되는 상기 데이터 신호의 데이터 암호화에 관련되는 보안 프로토콜과,
상기 호스트 컴퓨팅 장치와 상기 주변 장치 사이의 통신 중에 상기 콘택트들 중 하나를 동적으로 재구성하기 위한 상기 주변 장치에 의한 요청과,
상기 호스트 컴퓨팅 장치와 상기 주변 장치 사이의 계층적 관계와,
레인의 수, 동작 스피드, 디폴트 맵핑, 레인 맵핑(lane mappings)을 포함하는 상기 주변 장치의 조건과,
상기 호스트 컴퓨팅 장치가 상기 호스트 컴퓨팅 장치의 조건에 관련되는 데이터 신호를 제공하게 하기 위한 상기 주변 장치에 의한 요청
중 하나 이상을 포함하는
시스템.
- 케이블을 통해서 주변 장치에 통신 가능하게 연결되는 플러그를 리셉터클의 콘택트들을 통해서 수용하는 단계와,
상기 콘택트들 중 하나 이상에 통신 가능하게 연결되는 제어 채널을 통해서, 상기 주변 장치의 제 1 버스 타입 및 제 2 버스 타입을 포함하는 상기 주변 장치의 조건에 관련되는 신호를 수신하는 단계와,
상기 제어 채널에 통신 가능하게 연결되는 컨트롤러를 통해서 상기 주변 장치의 조건을 결정하는 단계와,
상기 결정된 조건에 근거하여 상기 콘택트들을 구성하는 단계를 포함하되,
상기 콘택트들을 구성하는 단계는 상기 제 1 버스 타입에 대응하는 제 1 콘택트 세트를 제 1 인터페이스에 라우팅하는 단계 및 상기 제 2 버스 타입에 대응하는 제 2 콘택트 세트를 제 2 인터페이스에 라우팅하는 단계를 포함하는
방법.
- 제 16 항에 있어서,
사용 조건을 변경하는 것에 근거하여 상기 제 1 콘택트 세트 및 상기 제 2 콘택트 세트를 동적으로 구성하는 단계를 더 포함하는
방법.
- 제 16 항에 있어서,
상기 주변 장치가 직류 전원 또는 배터리 전원에 접속되는지 여부를 포함하는 상기 주변 장치의 상태에 있어서의 변화에 근거하여 상기 콘택트들을 재구성하는 단계를 더 포함하는
방법.
- 제 16 항에 있어서,
상기 플러그는 상기 리셉터클의 상기 제어 채널과 인터페이싱하기 위한 콘택트들 및 상기 제어 채널과 인터페이싱하는 상기 플러그의 상기 콘택트들의 양단에 연결되는 저항기를 포함하고,
상기 주변 장치 및 호스트 장치 중 하나 이상의 조건을 나타내기 위한 저항의 레벨을 결정하는 단계를 더 포함하는
방법.
- 제 16 항에 있어서,
상기 플러그는 상기 리셉터클의 상기 제어 채널과 인터페이싱하기 위한 콘택트들 및 상기 제어 채널과 인터페이싱하는 상기 플러그의 상기 콘택트들의 양단에 연결되는 커패시터를 포함하고,
상기 주변 장치 및 호스트 장치 중 하나 이상의 조건을 나타내기 위한 커패시턴스의 레벨을 결정하는 단계를 더 포함하는
방법.
- 제 16 항에 있어서,
상기 주변 장치 조건에 근거하여 상기 버스 타입과 연관되는 사용 가능한 인터페이스 프로토콜들 중에서 선택하는 단계를 더 포함하는
방법.
- 제 16 항에 있어서,
상기 리셉터클은 호스트 컴퓨팅 장치에 통신 가능하게 연결되고,
상기 콘택트들은 상기 호스트 컴퓨팅 장치의 조건뿐만 아니라 상기 주변 장치의 조건에 근거하여 구성되는
방법.
- 제 16 항에 있어서,
상기 리셉터클은 호스트 컴퓨팅 장치에 통신 가능하게 연결되고,
상기 조건은,
상기 주변 장치로부터 제공되는 데이터 신호의 데이터 암호화에 관련되는 보안 프로토콜과,
상기 호스트 컴퓨팅 장치와 상기 주변 장치 사이의 통신 중에 상기 콘택트들 중 하나를 동적으로 재구성하기 위한 상기 주변 장치에 의한 요청과,
상기 호스트 컴퓨팅 장치와 상기 주변 장치 사이의 계층적 관계와,
레인의 수, 동작 스피드, 디폴트 맵핑, 레인 맵핑을 포함하는 상기 주변 장치의 조건과,
상기 호스트 컴퓨팅 장치가 상기 호스트 컴퓨팅 장치의 조건에 관련되는 데이터 신호를 제공하게 하기 위한 상기 주변 장치에 의한 요청
중 하나 이상을 포함하는
방법.
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US13/681,890 US8990442B2 (en) | 2012-11-20 | 2012-11-20 | Configuring signals based on device conditions |
US13/681,890 | 2012-11-20 | ||
PCT/US2013/070541 WO2014081658A1 (en) | 2012-11-20 | 2013-11-18 | Configuring signals based on device conditions |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20150058433A true KR20150058433A (ko) | 2015-05-28 |
KR101664409B1 KR101664409B1 (ko) | 2016-10-10 |
Family
ID=50729043
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020157010057A KR101664409B1 (ko) | 2012-11-20 | 2013-11-18 | 장치 조건에 근거한 신호 구성 |
Country Status (6)
Country | Link |
---|---|
US (1) | US8990442B2 (ko) |
EP (1) | EP2923274A4 (ko) |
KR (1) | KR101664409B1 (ko) |
CN (1) | CN104737141B (ko) |
TW (1) | TWI522811B (ko) |
WO (1) | WO2014081658A1 (ko) |
Families Citing this family (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN202564744U (zh) * | 2011-12-28 | 2012-11-28 | 钰创科技股份有限公司 | 高速外设组件互连接口与usb3.0装置之间的桥接器 |
US20140256247A1 (en) * | 2013-03-05 | 2014-09-11 | Qualcomm Incorporated | Dynamic interface selection in a mobile device |
WO2018038705A1 (en) * | 2016-08-22 | 2018-03-01 | Hewlett-Packard Development Company, L.P. | Concurrent communications via a connector |
US10545770B2 (en) | 2016-11-14 | 2020-01-28 | Intel Corporation | Configurable client hardware |
WO2023240398A1 (en) * | 2022-06-13 | 2023-12-21 | Honeywell International Inc. | Method and system for extending continuity of a plurality of communication busses between electronic devices mounted to a din rail |
Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20070288677A1 (en) * | 2000-07-06 | 2007-12-13 | Onspec Electronic, Inc. | Field-Operable, Stand-Alone Apparatus for Media Recovery and Regeneration |
US8157575B1 (en) * | 2011-11-17 | 2012-04-17 | Google Inc. | Combination terminal |
Family Cites Families (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5548782A (en) * | 1993-05-07 | 1996-08-20 | National Semiconductor Corporation | Apparatus for preventing transferring of data with peripheral device for period of time in response to connection or disconnection of the device with the apparatus |
US5832244A (en) * | 1996-02-20 | 1998-11-03 | Iomega Corporation | Multiple interface input/output port for a peripheral device |
JP4045434B2 (ja) * | 2003-04-23 | 2008-02-13 | 株式会社日立製作所 | モジュール型計算機システム及びi/oモジュール |
KR100543951B1 (ko) * | 2004-04-28 | 2006-01-20 | 디브이에스 코리아 주식회사 | 컴퓨터와 주변장치간의 접속을 위한 자동 유에스비인터페이스 장치 |
EP1717910B1 (en) | 2005-04-27 | 2011-12-14 | LG Electronics Inc. | Mobile communications terminal using multi-functional socket and method thereof |
CN1878370A (zh) * | 2005-04-27 | 2006-12-13 | Lg电子株式会社 | 使用多功能插座的移动通信终端及其方法 |
US7980898B2 (en) * | 2007-11-09 | 2011-07-19 | Hewlett-Packard Development Company, L.P. | Augmented small form-factor connector |
US7788428B2 (en) * | 2008-03-27 | 2010-08-31 | Sony Ericsson Mobile Communications Ab | Multiplex mobile high-definition link (MHL) and USB 3.0 |
US7635280B1 (en) * | 2008-07-30 | 2009-12-22 | Apple Inc. | Type A USB receptacle with plug detection |
US8806094B2 (en) | 2009-09-25 | 2014-08-12 | Analogix Semiconductor, Inc. | Transfer of uncompressed multimedia contents or data communications |
US9293876B2 (en) * | 2011-11-07 | 2016-03-22 | Apple Inc. | Techniques for configuring contacts of a connector |
-
2012
- 2012-11-20 US US13/681,890 patent/US8990442B2/en not_active Expired - Fee Related
-
2013
- 2013-10-28 TW TW102138909A patent/TWI522811B/zh active
- 2013-11-18 WO PCT/US2013/070541 patent/WO2014081658A1/en active Application Filing
- 2013-11-18 KR KR1020157010057A patent/KR101664409B1/ko active IP Right Grant
- 2013-11-18 EP EP13856972.8A patent/EP2923274A4/en not_active Withdrawn
- 2013-11-18 CN CN201380054747.9A patent/CN104737141B/zh active Active
Patent Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20070288677A1 (en) * | 2000-07-06 | 2007-12-13 | Onspec Electronic, Inc. | Field-Operable, Stand-Alone Apparatus for Media Recovery and Regeneration |
US8157575B1 (en) * | 2011-11-17 | 2012-04-17 | Google Inc. | Combination terminal |
Also Published As
Publication number | Publication date |
---|---|
EP2923274A1 (en) | 2015-09-30 |
CN104737141B (zh) | 2018-06-01 |
TWI522811B (zh) | 2016-02-21 |
CN104737141A (zh) | 2015-06-24 |
EP2923274A4 (en) | 2016-06-22 |
WO2014081658A1 (en) | 2014-05-30 |
KR101664409B1 (ko) | 2016-10-10 |
TW201423416A (zh) | 2014-06-16 |
US20140143450A1 (en) | 2014-05-22 |
US8990442B2 (en) | 2015-03-24 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR102538115B1 (ko) | 집적 처리를 갖는 솔리드 스테이트 드라이브 멀티 카드 어댑터 | |
CN110221769B (zh) | 存储系统、存储装置和控制存储装置的方法 | |
US11126583B2 (en) | Multi-mode NMVe over fabrics devices | |
KR101664409B1 (ko) | 장치 조건에 근거한 신호 구성 | |
US9590373B2 (en) | Providing orientation support in receptacles | |
US10990554B2 (en) | Mechanism to identify FPGA and SSD pairing in a multi-device environment | |
KR102147629B1 (ko) | 플렉시블 서버 시스템 | |
US20180032471A1 (en) | Self-configuring ssd multi-protocol support in host-less environment | |
JP2016536727A (ja) | Usbハブを有する自動車システムとの柔軟なモバイルデバイス接続性 | |
CN109791528A (zh) | 配置坞 | |
KR102528557B1 (ko) | 다중 연결 포트를 갖는 반도체 장치, 메모리 시스템의 동작 방법 및 스토리지 시스템의 통신 방법 | |
TWI835837B (zh) | 多裝置的配對系統及配對方法 | |
CN110221993B (zh) | 用于支持50g或100g以太网速度的模块化系统 | |
US11983138B2 (en) | Self-configuring SSD multi-protocol support in host-less environment | |
US10002093B1 (en) | Configuring multi-line serial computer expansion bus communication links using bifurcation settings | |
US10534733B2 (en) | Flexible I/O slot connections | |
KR102155659B1 (ko) | 멀티-모드 장치 및 그것의 동작 방법 | |
KR20160081852A (ko) | 스토리지 제어 메커니즘을 구비한 전자 시스템 및 그것의 동작 방법 | |
KR102407210B1 (ko) | 멀티-모드 장치 및 그것의 동작 방법 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
PA0105 | International application |
Patent event date: 20150417 Patent event code: PA01051R01D Comment text: International Patent Application |
|
PA0201 | Request for examination | ||
PG1501 | Laying open of application | ||
E902 | Notification of reason for refusal | ||
PE0902 | Notice of grounds for rejection |
Comment text: Notification of reason for refusal Patent event date: 20160121 Patent event code: PE09021S01D |
|
E701 | Decision to grant or registration of patent right | ||
PE0701 | Decision of registration |
Patent event code: PE07011S01D Comment text: Decision to Grant Registration Patent event date: 20160704 |
|
GRNT | Written decision to grant | ||
PR0701 | Registration of establishment |
Comment text: Registration of Establishment Patent event date: 20161004 Patent event code: PR07011E01D |
|
PR1002 | Payment of registration fee |
Payment date: 20161005 End annual number: 3 Start annual number: 1 |
|
PG1601 | Publication of registration | ||
PR1001 | Payment of annual fee |
Payment date: 20200928 Start annual number: 5 End annual number: 5 |
|
PR1001 | Payment of annual fee |
Payment date: 20231004 Start annual number: 8 End annual number: 8 |