KR20150038213A - 복수의 통신 채널들 사이의 직렬 통신 포트를 공유하기 위한 시스템들 및 방법들 - Google Patents

복수의 통신 채널들 사이의 직렬 통신 포트를 공유하기 위한 시스템들 및 방법들 Download PDF

Info

Publication number
KR20150038213A
KR20150038213A KR1020157004501A KR20157004501A KR20150038213A KR 20150038213 A KR20150038213 A KR 20150038213A KR 1020157004501 A KR1020157004501 A KR 1020157004501A KR 20157004501 A KR20157004501 A KR 20157004501A KR 20150038213 A KR20150038213 A KR 20150038213A
Authority
KR
South Korea
Prior art keywords
communication
communication channels
sharing
serial
communication port
Prior art date
Application number
KR1020157004501A
Other languages
English (en)
Other versions
KR101820826B1 (ko
Inventor
수하오 후앙
안키트 스리바스타바
시아오홍 쿠안
세이폴아 에스. 바자르자니
Original Assignee
퀄컴 인코포레이티드
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 퀄컴 인코포레이티드 filed Critical 퀄컴 인코포레이티드
Publication of KR20150038213A publication Critical patent/KR20150038213A/ko
Application granted granted Critical
Publication of KR101820826B1 publication Critical patent/KR101820826B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L49/00Packet switching elements
    • H04L49/25Routing or path finding in a switch fabric
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/28Data switching networks characterised by path configuration, e.g. LAN [Local Area Networks] or WAN [Wide Area Networks]
    • H04L12/40Bus networks
    • H04L12/40006Architecture of a communication node
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/28Data switching networks characterised by path configuration, e.g. LAN [Local Area Networks] or WAN [Wide Area Networks]
    • H04L12/40Bus networks
    • H04L12/403Bus networks with centralised control, e.g. polling
    • H04L12/4035Bus networks with centralised control, e.g. polling in which slots of a TDMA packet structure are assigned based on a contention resolution carried out at a master unit
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/02Details ; arrangements for supplying electrical power along data transmission lines
    • H04L25/0264Arrangements for coupling to transmission lines
    • H04L25/0272Arrangements for coupling to multiple lines, e.g. for differential transmission

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Power Engineering (AREA)
  • Information Transfer Systems (AREA)

Abstract

복수의 통신 채널들 사이의 직렬 통신 포트를 공유하기 위한 장치가 설명된다. 상기 장치는 직렬 통신 포트 상에서 통신들을 관리하는 트랜시버를 포함한다. 상기 장치는 또한, 트랜시버에 커플링된 멀티플렉서를 포함하며, 상기 멀티플렉서는 복수의 통신 채널들을 멀티플렉싱한다. 상기 장치는 또한, 멀티플렉서에 커플링 된 식별 정보 회로를 포함하며, 상기 식별 정보 회로는 복수의 통신 채널들이 직렬 통신 포트를 공유하는 것을 가능하게 하는 식별 정보를 복수의 통신 채널들로부처의 데이터에 부가한다. 직렬 통신 포트 및 멀티플렉서는 복수의 통신 채널들이 활성일 때 복수의 통신 채널들에 대한 적어도 하나의 레이턴시 메트릭을 충족시키는, 집적 회로들 사이의 통신을 허용한다.

Description

복수의 통신 채널들 사이의 직렬 통신 포트를 공유하기 위한 시스템들 및 방법들{SYSTEMS AND METHODS FOR SHARING A SERIAL COMMUNICATION PORT BETWEEN A PLURALITY OF COMMUNICATION CHANNELS}
[0001] 본 특허 출원은 2012년 7월 26일에 출원된 "Qlink for chip-to-chip communication"이라는 명칭의 가출원 번호 제61/676,120호에 대한 우선권을 주장하고, 상기 가출원은 본원의 양수인에게 양도되며, 그에 의해 본원에 인용에 의해 명백하게 포함된다.
[0002] 본 개시는 일반적으로 전자 시스템들에 관한 것이다. 더 구체적으로, 본 개시는 복수의 통신 채널들 사이의 직렬 통신 포트를 공유하기 위한 시스템들 및 방법들에 관한 것이다.
[0003] 지난 수 십년 동안, 전자 디바이스들의 이용이 보편화(common)되었다. 특히, 전자 기술의 진보들은 점점 더 복잡하고 유용한 전자 디바이스들의 비용을 감소시켰다. 비용 감소 및 소비자 요구는 전자 디바이스들이 현대 사회에서 사실상 어디에나 있도록(ubiquitous) 전자 디바이스들의 이용을 급증시켰다. 전자 디바이스들의 이용이 확대됨에 따라서, 전자 디바이스들의 새롭고 향상된 특징들(features)에 대한 요구도 확대되었다. 더 구체적으로는, 더 신속하게, 더 효율적으로 또는 더 높은 품질로 기능들을 수행하는 전자 디바이스들이 종종 요구되고 있다.
[0004] 통신 시스템들은 데이터, 음성, 비디오 등과 같은 다양한 타입들의 통신 컨텐츠를 제공하기 위해 널리 전개된다. 이 시스템들은 하나 또는 그 초과의 다른 통신 디바이스들(예를 들어, 기지국들, 액세스 포인트들 등)과 다수의 통신 디바이스들(예를 들어, 무선 통신 디바이스들, 액세스 단말들 등)의 동시 통신을 지원할 수 있는 다중 액세스 시스템들일 수 있다.
[0005] 전자 디바이스 기술의 하나의 계속된(recurring) 발전으로 전자 디바이스들의 크기의 감소가 이루어졌다. 이 크기의 감소는 전자 디바이스들을 더 편리하게 만들 수 있게 하는 반면, 크기의 감소는 내부 컴포넌트리(componentry)에 대해 이용가능한 공간을 감소시킬 수 있다. 이 논의로부터 보여질 수 있는 바와 같이, 전자 디바이스의 공간적 요건들을 향상시키는 시스템들 및 방법들이 유익할 수 있다.
[0006] 복수의 통신 채널들 사이의 직렬 통신 포트를 공유하기 위한 장치가 설명된다. 장치는 직렬 통신 포트 상에서 통신들을 관리하는 트랜시버를 포함한다. 장치는 또한, 트랜시버에 커플링된 멀티플렉서를 포함한다. 멀티플렉서는 복수의 통신 채널들을 멀티플렉싱한다. 장치는 또한, 멀티플렉서에 커플링된 식별 정보 회로를 포함한다. 식별 정보 회로는 복수의 통신 채널들이 직렬 통신 포트를 공유하는 것을 가능하게 하는 식별 정보를 복수의 통신 채널들로부터의 데이터에 부가한다. 직렬 통신 포트 및 멀티플렉서는, 복수의 통신 채널들이 활성(active)일 때 복수의 통신 채널들에 대한 적어도 하나의 레이턴시 메트릭을 충족시키는, 집적 회로들 사이의 통신을 허용한다.
[0007] 트랜시버는 집적 회로의 고속 클럭 라인 직렬 링크에서 함께 그룹화된 적어도 하나의 수신기 및 적어도 하나의 송신기를 포함할 수 있다. 집적 회로들은 모뎀 및 무선 통신 칩을 포함할 수 있다. 장치는 집적 회로 상에 포지셔닝될 수 있다. 복수의 통신 채널들은 유선 채널들일 수 있다. 복수의 통신 채널들은 복수의 통신 표준들에 대응할 수 있다. 복수의 통신 채널들은 통신 표준의 복수의 인스턴스들에 대응할 수 있다. 복수의 통신 채널들은 물리 계층 표준들에 대응할 수 있다.
[0008] 식별 정보는 통신 표준을 식별할 수 있다. 적어도 하나의 레이턴시 메트릭은 집적 회로가 데이터를 송신하는지 여부를 결정하기 위한 메트릭을 포함할 수 있다. 메트릭은 통신 채널 특성에 대응할 수 있다. 집적 회로는 통신 채널 특성이 메트릭보다 클 때 데이터를 송신할 수 있다. 적어도 하나의 레이턴시 메트릭은 대역폭 메트릭을 포함할 수 있다. 적어도 하나의 레이턴시 메트릭은 데이터 전달 레이트 메트릭을 포함할 수 있다. 적어도 하나의 레이턴시 메트릭은 버퍼링 메트릭을 포함하지 않을 수 있다. 집적 회로들은 칩-대-칩(chip-to-chip) 구성에 있을 수 있다.
[0009] 장치에 의해 복수의 통신 채널들 사이의 직렬 통신 포트를 공유하기 위한 방법이 설명된다. 방법은 직렬 통신 포트 상에서 통신들을 관리하는 단계를 포함한다. 방법은 또한, 복수의 통신 채널들을 멀티플렉싱하는 단계를 포함한다. 방법은 또한, 복수의 통신 채널들이 직렬 통신 포트를 공유하는 것을 가능하게 하는 식별 정보를 복수의 통신 채널들로부터의 데이터에 부가하는 단계를 포함한다. 방법은, 복수의 통신 채널들이 활성일 때 복수의 통신 채널들에 대한 적어도 하나의 레이턴시 메트릭을 충족시키는, 집적 회로들 사이의 통신을 허용하는 단계를 더 포함한다.
[0010] 복수의 통신 채널들 사이의 직렬 통신 포트를 공유하기 위한 컴퓨터 프로그램 물건이 설명된다. 컴퓨터 프로그램 물건은 명령들을 가지는 비-일시적 유형의 컴퓨터 판독가능한 매체를 포함한다. 명령들은 장치로 하여금 직렬 통신 포트 상에서 통신들을 관리하게 하기 위한 코드를 포함한다. 명령들은 또한, 장치로 하여금 복수의 통신 채널들을 멀티플렉싱하게 하기 위한 코드를 포함한다. 명령들은 또한, 장치로 하여금 복수의 통신 채널들이 직렬 통신 포트를 공유하는 것을 가능하게 하는 식별 정보를 복수의 통신 채널들로부터의 데이터에 부가하게 하기 위한 코드를 포함한다. 명령들은 또한, 장치로 하여금, 복수의 통신 채널들이 활성일 때 복수의 통신 채널들에 대한 적어도 하나의 레이턴시 메트릭을 충족시키는, 집적 회로들 사이의 통신을 허용하게 하기 위한 코드를 포함한다.
[0011] 복수의 통신 채널들 사이의 직렬 통신 포트를 공유하기 위한 장치가 설명된다. 장치는 직렬 통신 포트 상에서 통신들을 관리하기 위한 수단을 포함한다. 장치는 또한, 복수의 통신 채널들을 멀티플렉싱하기 위한 수단을 포함한다. 장치는 또한, 복수의 통신 채널들이 직렬 통신 포트를 공유하는 것을 가능하게 하는 식별 정보를 복수의 통신 채널들로부터의 데이터에 부가하기 위한 수단을 포함한다. 장치는 또한, 복수의 통신 채널들이 활성일 때 복수의 통신 채널들에 대한 적어도 하나의 레이턴시 메트릭들을 충족시키는, 집적 회로들 사이의 통신을 허용하기 위한 수단을 포함한다.
[0012] 도 1은 복수의 통신 채널들 사이의 직렬 통신 포트를 공유하기 위한 시스템들 및 방법들이 구현될 수 있는 집적 회로들의 일 구성을 예시하는 블록도이다.
[0013] 도 2는 복수의 통신 채널들 사이의 직렬 통신 포트를 공유하기 위한 방법의 일 구성을 예시하는 흐름도이다.
[0014] 도 3은 복수의 통신 채널들 사이의 직렬 통신 포트를 공유하기 위한 시스템들 및 방법들이 구현될 수 있는 집적 회로의 일 구성을 예시하는 블록도이다.
[0015] 도 4는 복수의 통신 채널들 사이의 직렬 통신 포트를 공유하기 위한 시스템들 및 방법들이 구현될 수 있는 집적 회로들의 또 다른 구성을 예시하는 블록도이다.
[0016] 도 5는 복수의 통신 채널들 사이의 직렬 통신 포트를 공유하기 위한 방법의 또 다른 구성을 예시하는 흐름도이다.
[0017] 도 6은 복수의 통신 채널들 사이의 직렬 통신 포트를 공유하기 위한 시스템들 및 방법들이 구현될 수 있는 아날로그 칩 및 모뎀의 일 구성을 예시하는 블록도이다.
[0018] 도 7a는 복수의 통신 채널들 사이의 직렬 통신 포트를 공유하기 위한 시스템들 및 방법들이 구현될 수 있는 송신기 회로의 일 구성을 예시하는 블록도이다.
[0019] 도 7b는 차동 구동기의 일 구성을 예시한다.
[0020] 도 8은 복수의 통신 채널들 사이의 직렬 통신 포트를 공유하기 위한 시스템들 및 방법들이 구현될 수 있는 수신기 회로의 일 구성을 예시하는 블록도이다.
[0021] 도 9는 장치 내에 포함될 수 있는 특정 컴포넌트들을 예시한다.
[0022] 3GPP(3rd Generation Partnership Project)는 전세계적으로 적용가능한 3세대(3G) 모바일 폰 규격을 정의하는 것을 목표로 하는 전기통신 협회들의 그룹들 간의 콜라보레이션(collaboration)이다. 3GPP LTE(Long Term Evolution)는 UMTS(Universal Mobile Telecommunications System) 모바일 폰 표준을 향상시키는 것을 목표로 하는 3GPP 프로젝트이다. 3GPP는 차세대 모바일 네트워크들, 모바일 시스템들 및 모바일 디바이스들에 대한 규격들을 정의할 수 있다.
[0023] 일부 통신 디바이스들(예를 들어, 액세스 단말들, 클라이언트 디바이스들, 클라이언트 스테이션들 등)은 다른 통신 디바이스들과 무선으로 통신할 수 있다. 일부 통신 디바이스들(예를 들어, 무선 통신 디바이스들)은 모바일 디바이스들, 이동국들, 가입자국들, 클라이언트들, 클라이언트 스테이션들, UE들(user equipment), 원격국들, 액세스 단말들, 모바일 단말들, 단말들, 사용자 단말들, 가입자 유닛들 등으로 지칭될 수 있다. 통신 디바이스들의 예들은 셀룰러 전화 기지국들 또는 노드들, 액세스 포인트들, 무선 게이트웨이들, 무선 라우터들, 랩탑 또는 데스크탑 컴퓨터들, 셀룰러 폰들, 스마트 폰들, 무선 모뎀들, e-리더들, 태블릿 디바이스들, 게이밍 시스템들 등을 포함한다. 이 통신 디바이스들의 일부는 위에서 설명된 바와 같은 하나 또는 그 초과의 산업 표준들에 따라 동작할 수 있다. 따라서, "통신 디바이스"라는 일반적 용어는 산업 표준들(예를 들어, 액세스 단말, 사용자 장비, 원격 단말, 액세스 포인트, 기지국, Node B, 진화된 Node B 등)에 따른 다양한 명명법(nomenclatures)을 이용하여 설명된 통신 디바이스들을 포함할 수 있다.
[0024] 정관사(definite article)에 의해 처음에 소개되지 않는 한, 청구항 엘리먼트를 변경하는데 이용되는 서수 용어(예를 들어, "제 1", "제 2", "제 3" 등)는 그것만으로 또 다른 청구항 엘리먼트에 관하여 청구항 엘리먼트의 임의의 우선순위 또는 순서를 표시하는 것이 아니라, 오히려 단지 (서수 용어의 이용을 제외하고는) 청구항 엘리먼트를 동일한 명칭을 가지는 또 다른 청구항 엘리먼트와 구별한다. 그 문맥에 의해 명백하게 제한되지 않는 한, "복수" 및 "세트"라는 용어들 각각은 1 초과인 정수 수량(integer quantity)을 표시하기 위해 본원에서 이용된다.
[0025] 물리 계층(PHY) 매크로들과 같은 아날로그 매크로들에 대해, 디바이스 스케일링으로부터의 많은 이점이 존재하지 않을 수 있다. 이 시나리오에서는, 기술 노드(예를 들어, 전자 디바이스)를 이용하여 스케일링되지 않고 서로 다른 표준들에 대한 물리 계층 프로토콜들을 포함하는 아날로그 칩을 가지는 것이 바람직할 수 있다. 예를 들어, 서로 다른 물리 계층 채널들과의 병렬 버스를 통한 통신은 MSM(mobile station modem)에 대한 매우 많은 핀들을 요구하는 것과 같이 문제가 많을 수 있다. 그에 비해, 직렬 버스를 통한 통신은 더 양호한 솔루션일 수 있지만, 많은 물리 계층 채널들이 존재하면 많은 핀들을 요구할 수 있다.
[0026] 제 2 직렬 링크당 5 기가바이트에 대해, 10 센티미터의 링크는 무시할만한 감쇠 및 심볼-간 간섭(ISI)을 가질 수 있으며, 따라서, 제 2(또는 그보다 높은) 통신 링크 당 10 기가바이트들이 설계될 수 있다. 이 예에서, 직렬 링크에 대한 수신기 설계 및 클럭 데이터 복원 설계는, 어떠한 엄격한(stringent) 지터(Jitter) 요건들도 존재하지 않고, 관점(eye)이 활짝 열려(wide open) 있기 때문에 완화될 수 있다.
[0027] 본 개시는 개별 물리 계층들로의 직렬 데이터를 멀티플렉싱할 수 있는 물리 계층 래퍼(wrapper)를 설명한다. 동일한 구성들에서, 송신기, 수신기 및 위상 동기 루프(PLL)를 가지는 고속 트랜시버는 직렬 데이터를 트랜지션(transit)할 수 있다. 대응하는 래퍼는 멀티플렉싱된 직렬 데이터를 수신하기 위해 포함될 수 있다. 래퍼는 버스트 모드 통신을 위한 칩들 사이의 적절한 통신을 허용하기 위해 오버헤드를 부가할 수 있다. 일 구성에서, 직렬 링크에 대해 요구되는 레이턴시는 대략 102 비트들(예를 들어, 직렬화기(serializer)에 대한 8 비트들, 클럭 데이터 복원에 대한 80 비트들 및 FIFO(first-in first-out) 및 직렬화해제기(de-serializer)에 대한 14 비트들)일 수 있다. 이 예에서, 채널은 최대 10 센티미터들인 것으로 가정된다. 추가 핀들이 부가될 수 있다. 예를 들어, TXP(transmit positive), TXN(transmit negative), RXP(receive positive) 및 RXN(receive negative)이 부가될 수 있다. 추가적으로, Rext(reference resistor pin) 및 TXCO(temperature compensated crystal oscillator)가 공유될 수 있다.
[0028] 본원에 개시된 시스템들 및 방법들은 칩, 예를 들어, 이동국 모뎀 상의 더 낮은 핀 카운트를 야기할 수 있다. 추가적으로, 하나의 직렬 링크는 다수의 물리 계층 채널들을 잠재적으로 지원할 수 있다. 다시 말해서, 멀티플렉싱으로 인하여, 하나의 직렬 링크는 다수의 물리 계층 채널들을 지원할 수 있다. 송신 구동기 전력이 항상, 데이터 레이트를 이용하여 스케일링하지 않기 때문에, 현재 방법들 및 시스템들은 더 낮은 전력 소비를 야기할 수 있다. 서로 다른 표준들에 대한 다양한 물리 계층 채널들 대신에, 오직 직렬 링크만이 새로운 기술로 포팅(port)할 필요가 있을 수 있기 때문에, 본 개시는 더 신속한 적기 출시(time to market)를 포함할 수 있다. 추가적으로, 본원에 개시된 시스템들 및 방법들을 구현하는 디바이스들은, 이동국 모뎀 상에 다수의 물리 계층들을 가지거나 다수의 직렬 트랜시버들을 가지는 디바이스들에 비하면 작을 수 있다.
[0029] 송신기 아키텍처의 예에서, 차동 구동기는 50Ω의 전류 모드 구동기를 포함할 수 있다. 이것은 3.2 mW(2.66mA)로 스윙하는(swing) 65 mV 진폭을 야기할 수 있다. 차동 구동기는 50Ω의 전압 구동기를 포함할 수 있다. 이 구동기는 출력 전압 스윙을 증가시키기 위한 옵션일 수 있다. 일부 경우들에서는, 속도가 문제(challenge)일 수 있다. 송신기 경로에 대한 레이턴시는 대략 8 비트들일 수 있다.
[0030] 수신기 아키텍처의 예에서, 클럭 복원 회로는 락 타임(lock time)을 감소시키기 위해 1.25 기가헤르츠에서 동작할 수 있다. 클럭 데이터 복원에 대한 락 타임은 64 비트들일 수 있다. 바이트 바운더리 정렬 레이턴시 추정치는 16 비트들일 수 있다. 직렬화해제기 레이턴시 추정치는 8 비트들일 수 있다. 이 예에서, 탄성 버퍼는 클럭 데이터 복원 이후, 다수의 레인들(lanes)을 디스큐(de-skew)하고 쇼트 텀 위상 동기 루프 드리프트(short term phase-locked loop drift)를 보상할 필요가 있을 수 있다. 이 예에서, 탄성 버퍼 추정치에 대한 레이턴시는 6 비트들일 수 있다. 수신기 아키텍처에 대해, 총 레이턴시는 94 비트들일 수 있다.
[0031] 이제, 다양한 구성들이 도면들을 참조하여 설명되며, 여기서 동일한 참조 번호들은 기능적으로 유사한 엘리먼트들을 표시할 수 있다. 본원에서의 도면들에서 일반적으로 설명 및 예시된 바와 같은 시스템들 및 방법들은 매우 다양한 서로 다른 구성들로 배열 및 설계될 수 있다. 따라서, 도면들에 표현된 바와 같은, 몇몇 구성들의 다음의 더 상세한 설명은 청구된 바와 같은 범위를 제한하는 것으로 의도되는 것이 아니라, 단지 시스템들 및 방법들을 표현한다. 특징들 및/또는 도면에 도시된 엘리먼트들은 하나 또는 그 초과의 다른 도면들에 도시된 하나 또는 그 초과의 특징들 및/또는 엘리먼트들과 결합될 수 있다.
[0032] 도 1은 복수의 통신 채널들 사이의 직렬 통신 포트를 공유하기 위한 시스템들 및 방법들이 구현될 수 있는 집적 회로들(102a-b)의 일 구성을 예시하는 블록도이다. 집적 회로들(102a-b)의 예들은 모뎀 및 아날로그 칩을 포함할 수 있다. 일부 구현들에서, 집적 회로들(102a-b) 중 적어도 하나는 무선 통신 칩일 수 있다. 이 예에서, 무선 통신 칩은 무선 통신 디바이스(예를 들어, 스마트 폰)에 포지셔닝될 수 있다. 일부 구현들에서, 집적 회로들(102a-b)은 인쇄 회로 기판 상에 포지셔닝될 수 있다. 예를 들어, 집적 회로들(102a-b)은 모바일 디바이스(예를 들어, 스마트폰)의 인쇄 회로 기판 상에 포지셔닝될 수 있다. 일부 구성들에서, 집적 회로들(102a-b)은 칩-대-칩 구성으로 셋업될 수 있다.
[0033] 일부 구현들에서, 집적 회로들(102a-b)은 다른 집적 회로들(102a-b)과의 통신을 허용하는 엘리먼트들을 포함할 수 있다. 예를 들어, 집적 회로(102a-b)는 데이터를 저장하기 위한 메모리를 포함할 수 있다. 아래에서 상세하게 설명될 바와 같이, 집적 회로(102a-b)는 다른 집적 회로들(102a-b)에 데이터를 송신하고 그리고/또는 다른 집적 회로들(102a-b)로부터 데이터를 수신하기 위한 적어도 하나의 송신기 및 적어도 하나의 수신기를 포함할 수 있다. 적어도 하나의 레이턴시 메트릭이 충족될 때, 통신을 허용하는 엘리먼트들은 다른 집적 회로들(102a-b)과의 통신들을 허용할 수 있다. 예를 들어, 통신 채널들에 대한 레이턴시 메트릭들이 충족될 때, 집적 회로(102a-b)가 또 다른 집적 회로(102a-b)와 통신할 수 있다. 레이턴시 메트릭들의 예들은 대역폭 메트릭 및 데이터 전달 레이트 메트릭을 포함한다. 일부 구현들에서, 집적 회로들(102a-b)은 서로 다른 전자 디바이스들에서의 이용을 위해 스케일링되지 않을 수 있다. 예를 들어, 본원에 개시된 바와 같은 집적 회로(102a-b)는 서로 다른 형상들 및 크기들의 전자 디바이스들에서 이용될 수 있다.
[0034] 일부 구현들에서, 집적 회로들(102a-b)은 링크(106)를 통해 함께 커플링될 수 있다. 링크(106)는 집적 회로들(102a-b)이 다른 집적 회로들(102a-b)에 데이터를 송신하고 그리고/또는 다른 집적 회로들(102a-b)로부터 데이터를 수신하게 할 수 있다. 일부 구현들에서, 링크(106)는 적어도 하나의 수신기 및 적어도 하나의 송신기에 조인(join)할 수 있다. 예를 들어, 링크(106)는 집적 회로(102a-b)의 송신기 및 수신기에 조인하는 고속 클럭 라인 직렬 링크일 수 있다. 고속 클럭 라인 직렬 링크는 다수의 송신기들 및 다수의 수신기들에 조인할 수 있다. 일부 구현들에서, 링크(106)는 직렬 통신 링크(106)일 수 있다.
[0035] 링크(106)는 복수의 통신 채널들로부터의 데이터를 송신할 수 있다. 예를 들어, 링크(106)는 복수의 통신 채널들을 포함하는 멀티플렉싱된 채널을 송신할 수 있다. 복수의 통신 채널들은 복수의 통신 표준들에 대응할 수 있다. 예를 들어, 제 1 통신 채널은 유니버셜 직렬 버스(USB: universal serial bus) 통신 표준에 대응할 수 있다. 제 2 통신 채널은 주변 컴포넌트 상호연결 익스프레스(PCIe: peripheral component interconnect express) 통신 표준에 대응할 수 있다. 이 예에서, 제 1 통신 채널 및 제 2 통신 채널은 멀티플렉싱되어 링크(106)를 통해 송신될 수 있다. 본 시스템들 및 방법들은 또한, 라디오 주파수(RF) 기저대역, CODEC 및 다른 애플리케이션들에 적용될 수 있다.
[0036] 링크(106)를 통해 송신되는 멀티플렉싱된 통신 채널들은 통신 표준의 복수의 인스턴스들에 대응할 수 있다. 예를 들어, 제 1 통신 채널 및 제 2 통신 채널은 유니버셜 직렬 버스 통신 표준의 서로 다른 인스턴스들에 대응할 수 있다. 위에서 설명된 바와 같이, 제 1 통신 채널 및 제 2 통신 채널은 멀티플렉싱되어 링크(106)를 통해 송신될 수 있다.
[0037] 링크(106)는 집적 회로들(102a-b) 사이의 실시간 송신 및/또는 수신을 허용할 수 있다. 다시 말해서, 링크(106)는 복수의 통신 채널들이 버퍼링 없이 링크(106)를 통해 송신되게 할 수 있다. 일부 구성들에서, 통신 채널들에 대한 레이턴시 메트릭들이 충족될 때, 링크(106)가 데이터를 송신 및/또는 수신할 수 있다. 예를 들어, 제 1 통신 채널 및 제 2 통신 채널이 초당 480 메가바이트들의 데이터 전달 레이트 레이턴시 메트릭을 가지는 유니버셜 직렬 버스 통신 표준에 기초하는 경우, 링크(106)가 제 1 통신 채널 및 제 2 통신 채널 둘 모두에 대한 데이터 전달 레이트 레이턴시 메트릭을 충족시킬 때, 링크(106)는 데이터를 전달 및/또는 수신할 수 있다. 다시 말해서, 링크(106)가 초당 적어도 960 메가바이트들의 데이터 전달 레이트를 지원할 때, 링크(106)는 데이터를 송신할 수 있다.
[0038] 예를 들어, 제 1 통신 채널은 초당 480 메가바이트들의 데이터 전달 레이트 레이턴시 메트릭을 가지는 유니버셜 직렬 버스 통신 표준에 기초하여 링크(106)를 통해 송신될 수 있다. 그 다음, 제 2 통신 채널은 유니버셜 직렬 버스 통신 표준에 기초하여 데이터를 송신하기를 원할 수 있다. 이 예에서, 링크(106)가 초당 적어도 960 메가바이트들의 데이터 전달 레이트를 지원하는 경우, 제 2 통신 채널은 버퍼링 없이 링크(106)를 통해 송신할 수 있다. 이 예에서, 제 1 통신 채널 및 제 2 통신 채널은 함께 멀티플렉싱되어 멀티플렉싱된 채널 상태로 전달될 수 있다. 유사하게, 제 1 통신 채널 및 제 2 통신 채널이 대역폭 레이턴시 메트릭들과의 통신 표준들과 관련되는 경우, 링크가 제 1 통신 채널 대역폭 레이턴시 메트릭 및 제 2 통신 채널 대역폭 레이턴시 메트릭과 적어도 동일한 총 대역폭을 가지면, 링크(106)는 실시간 또는 거의 실시간 통신을 허용할 수 있다. 게다가, 본 시스템들 및 방법들은 2개 초과의 통신 채널들이 직렬 통신 링크 상에서 송신하게 할 수 있으며, 여기서, 링크는 모든 통신 채널들에 대한 통신 채널 레이턴시 메트릭들을 따르는 충분한 총 대역폭을 가진다.
[0039] 집적 회로들(102a-b)은 또한, 멀티플렉싱 직렬 링크 제어기(104a-b)를 포함할 수 있다. 멀티플렉싱 직렬 링크 제어기(104a-b)는 링크(106)를 통해 송신될 복수의 통신 채널들을 멀티플렉싱할 수 있다. 예를 들어, 멀티플렉싱 직렬 링크 제어기(104a-b)는 링크(106)(예를 들어, 고속 클럭 라인 직렬 링크)를 통해 송신될, 멀티플렉싱된 채널로의 복수의 통신 채널들에 대응하는 데이터 스트림들을 멀티플렉싱할 수 있다.
[0040] 일부 구현들에서, 멀티플렉싱 직렬 링크 제어기들(104a-b)은 복수의 통신 채널들에 포함되는 식별 정보를 데이터에 부가할 수 있다. 예를 들어, 멀티플렉싱 직렬 링크 제어기들(104a-b)은 제 1 통신 표준(예를 들어, 유니버셜 직렬 버스 통신 표준)에 대응하는 것으로서 제 1 통신 채널을 식별하는 제 1 헤더를 제 1 통신 채널에 부가할 수 있다. 유사하게, 멀티플렉싱 직렬 링크 제어기들(104a-b)은 제 2 통신 표준(예를 들어, 주변 컴포넌트 상호연결 익스프레스 통신 표준)에 대응하는 것으로 제 2 통신 채널을 식별하는 제 2 헤더를 제 2 통신 채널에 부가할 수 있다. 이 예에서, 멀티플렉싱 직렬 링크 제어기들(104a-b)은 이들이 링크(106)를 공유하는 것을 가능하게 하는 제 1 통신 채널 및 제 2 통신 채널을 멀티플렉싱할 수 있다.
[0041] 일부 구현들에서, 멀티플렉싱 직렬 링크 제어기들(104a-b)은 복수의 통신 표준들을 지원할 수 있다. 예를 들어, 멀티플렉싱 직렬 링크 제어기들(104a-b)은 복수의 통신 표준들과 관련된 정보를 포함할 수 있다. 이 예에서, 멀티플렉싱 직렬 링크 제어기들(104a-b)은 통신 채널이 기초하는 통신 표준을 식별하기 위해 통신 채널에 포함될 헤더 내에 해당 정보를 부가할 수 있다.
[0042] 일부 구현들에서, 멀티플렉싱 직렬 링크 제어기들(104a-b)은 집적 회로들(102a-b)이 레이턴시 메트릭들에 기초하여 다른 집적 회로(102a-b)에/다른 집적 회로(102a-b)로부터 데이터를 송신/수신하게 할 수 있다. 예를 들어, 멀티플렉싱 직렬 링크 제어기들(104a-b)은 링크(106)의 특성들이 복수의 통신 채널들의 레이턴시 메트릭들을 충족시키는지 여부를 결정할 수 있다. 링크(106)의 특성들이 복수의 통신 채널들의 레이턴시 메트릭들을 충족시키는 경우, 멀티플렉싱 직렬 링크 제어기들(104a-b)은 데이터가 링크(106)를 통해 송신/수신되게 할 수 있다. 예를 들어, 제 1 통신 채널 및 제 2 통신 채널이 초당 480 메가바이트들의 데이터 전달 레이트 레이턴시 메트릭을 가지는 유니버셜 직렬 버스 통신 표준에 기초하는 경우, 링크(106)가 제 1 통신 채널 및 제 2 통신 채널 둘 모두에 대한 데이터 전달 레이트 레이턴시 메트릭을 충족시킬 때, 멀티플렉싱 직렬 링크 제어기(104a-b)는 데이터의 송신/수신을 허용할 수 있다. 다시 말해서, 링크(106)가 초당 적어도 960 메가바이트들의 데이터 전달 레이트를 허용할 때, 멀티플렉싱 직렬 링크 제어기들(104a-b)은 데이터 전달/수신을 허용할 수 있다.
[0043] 도 2는 복수의 통신 채널들 사이의 직렬 통신 포트를 공유하기 위한 방법(200)의 일 구성을 예시하는 흐름도이다. 방법(200)은 집적 회로들(102a-b)에 의해 수행될 수 있다. 집적 회로들(102a-b)은 직렬 통신 포트 상에서 통신들을 관리할 수 있다(202). 일부 구현들에서, 직렬 통신 포트는 앞서 설명된 링크(106)의 예일 수 있다. 더 구체적으로, 집적 회로들(102a-b)의 트랜시버(미도시)는 직렬 통신 포트 상에서 통신들을 관리할 수 있다(202). 트랜시버는 송신기 및 수신기를 포함할 수 있다. 예를 들어, 트랜시버의 송신기는 직렬 통신 포트 상에서 데이터의 송신을 관리할 수 있다. 유사하게, 트랜시버의 수신기는 직렬 통신 포트 상에서 데이터의 수신을 관리할 수 있다.
[0044] 일부 구현들에서, 트랜시버는 하나 또는 그 초과의 다른 집적 회로들(102a-b)과의 통신들을 관리할 수 있다(202). 트랜시버는, 예를 들어, 칩-대-칩 구성으로, 동일한 전자 디바이스 상에서 또 다른 집적 회로(102a-b)와의 통신들을 관리할 수 있다(202). 트랜시버는 또한, 또 다른 전자 디바이스 상에서 집적 회로(102a-b)와의 통신들을 관리할 수 있다(202). 예를 들어, 트랜시버는 제 1 전자 디바이스 상의 제 1 집적 회로(102a-b) 상에 있을 수 있다. 이 예에서, 트랜시버는 제 2 전자 디바이스 상에 포지셔닝될 수 있는 제 2 집적 회로(102a-b)와의 통신들을 관리할 수 있다(202). 일부 구현들에서, 집적 회로(102a-b)는 다수의 집적 회로들(102a-b)과의 직렬 통신 포트 상에서 통신들을 관리할 수 있다(202).
[0045] 일부 구현들에서, 직렬 통신 포트 상에서 통신들을 관리하는 단계(202)는 복수의 통신 채널들을 관리하는 단계를 포함할 수 있다. 예를 들어, 트랜시버는 복수의 통신 채널들에 대응하는 데이터를 송신할 수 있다. 일부 구현들에서, 통신 채널들은 유선 채널들일 수 있다. 다른 구현들에서, 통신 채널들은 라디오 주파수(RF) 채널들일 수 있다. 복수의 통신 채널들은 복수의 통신 표준들에 대응할 수 있다. 통신 표준들은 물리 계층 표준들일 수 있다. 예를 들어, 제 1 통신 채널은 제 1 통신 표준(예를 들어, 유니버셜 직렬 버스 통신 표준)에 대응할 수 있다. 유사하게, 제 2 통신 채널은 제 2 통신 표준(예를 들어, 주변 컴포넌트 상호연결 익스프레스 통신 표준)에 대응할 수 있다. 이 예에서, 집적 회로들(102a-b)은 복수의 통신 채널들을 관리할 수 있다(202). 일부 구현들에서, 복수의 통신 채널들은 통신 표준의 복수의 인스턴스들에 대응할 수 있다. 예를 들어, 제 1 통신 채널은 통신 표준(예를 들어, 유니버셜 직렬 버스 통신 표준)에 대응할 수 있다. 유사하게, 제 2 통신 채널은 동일한 통신 표준(예를 들어, 유니버셜 직렬 버스 통신 표준)의 또 다른 인스턴스에 대응할 수 있다. 일부 구현들에서, 관리되는 통신 채널들의 수는 통신 포트들의 수보다 클 수 있다. 예를 들어, 집적 회로들(102a-b)은 복수의 통신 채널들을 관리할 수 있다. 이 예에서, 통신 채널들은 하나의 직렬 통신 포트 상에서 데이터를 송신/수신할 수 있다.
[0046] 일부 구현들에서, 직렬 통신 포트 상에서 통신들을 관리하는 단계(202)는 직렬 통신 포트가 통신 채널들의 적어도 하나의 레이턴시 메트릭을 충족시킬 때 데이터를 송신 및/또는 수신하는 단계를 포함할 수 있다. 위에서 설명된 바와 같이, 레이턴시 메트릭은 통신 채널 특성에 대응하는 메트릭일 수 있다. 이 예에서, 직렬 통신 포트가 모든 통신 채널들의 레이턴시 메트릭을 적어도 충족(또는 초과)시킬 수 있을 때, 트랜시버는 또 다른 집적 회로(102a-b)로/로부터 데이터를 송신/수신할 수 있다. 예를 들어, 직렬 통신 포트의 데이터 전달 레이트가 복수의 통신 채널들의 데이터 전달 레이트 레이턴시 메트릭들과 적어도 동일할 때, 트랜시버는 데이터를 송신할 수 있다. 일부 구현들에서, 레이턴시 메트릭들은 통신 채널들과 관련된 통신 표준들에서 식별될 수 있다.
[0047] 유사하게, 직렬 통신 포트에 이용가능한 총 대역폭이 복수의 통신 채널들에 대한 대역폭 레이턴시 메트릭과 적어도 동일할 때, 트랜시버는 데이터를 송신할 수 있다. 일부 구현들에서, 트랜시버는 버퍼링 메트릭과는 독립적으로 데이터를 송신할 수 있다. 예를 들어, 제 1 통신 채널로부터의 데이터를 송신하고 있는 트랜시버는, 제 2 통신 채널을 버퍼링하지 않고 제 2 통신 채널로부터의 데이터를 송신할 수 있다.
[0048] 집적 회로들(102a-b)은 복수의 통신 채널들을 멀티플렉싱할 수 있다(204). 일부 구현들에서, 집적 회로들(102a-b)의 멀티플렉싱 직렬 링크 제어기(104a-b)는 복수의 통신 채널들을 멀티플렉싱할 수 있다(204). 위에서 설명된 바와 같이, 집적 회로들(102a-b)은 복수의 통신들 채널들을 지원할 수 있다. 예를 들어, 집적 회로들(102a-b)은 복수의 통신 채널들로부터 데이터를 수신할 수 있다. 이 예에서, 집적 회로들(102a-b)은 복수의 통신 채널들을 멀티플렉싱할 수 있다(204). 멀티플렉싱된 통신 채널들은 직렬 통신 포트 상에서 송신될 수 있다. 일부 구현들에서, 집적 회로들(102a-b)은 복수의 통신 표준들에 기초하여 복수의 통신 채널들을 멀티플렉싱할 수 있다(204). 예를 들어, 집적 회로들(102a-b)은 제 1 통신 표준(예를 들어, 유니버셜 직렬 버스 통신 표준)에 기초하는 제 1 통신 채널을 제 2 통신 표준(예를 들어, 주변 컴포넌트 상호연결 익스프레스 통신 표준)에 기초하는 제 2 통신 채널과 멀티플렉싱시킬 수 있다. 아래에서 설명될 바와 같이, 집적 회로(102a-b)는 식별 정보에 기초하여 통신 채널에 어떤 통신 표준이 적용되는지를 식별할 수 있다. 일부 경우들에서, 집적 회로들(102a-b)은 하나의 통신 표준의 서로 다른 인스턴스들에 대응하는 통신 채널들을 멀티플렉싱할 수 있다.
[0049] 일부 구현들에서, 집적 회로들(102a-b)은 복수의 통신 채널들을 멀티플렉싱할 수 있다. 예를 들어, 멀티플렉싱된 채널의 수신 시, 집적 회로(102a-b)는 멀티플렉싱된 채널에서 서로 다른 통신 채널들을 식별할 수 있으며, 식별 정보에 기초하여 통신 채널들을 분리할 수 있다.
[0050] 집적 회로들(102a-b)은 식별 정보를 복수의 통신 채널들로부터의 데이터에 부가할 수 있다(206). 일부 구현들에서, 집적 회로들(102a-b)의 멀티플렉싱 직렬 링크 제어기(104a-b)는 식별 정보를 복수의 통신 채널들로부터의 데이터에 부가할 수 있다(206). 식별 정보는 복수의 통신 채널들이 직렬 통신 포트를 공유하는 것을 가능하게 할 수 있다. 위에서 설명된 바와 같이, 집적 회로들(102a-b)은 복수의 통신 채널들로부터의 데이터를 멀티플렉싱할 수 있다. 이 예에서, 멀티플렉싱 직렬 링크 제어기(104a-b)는 통신 채널에 적용되는 통신 표준을 식별하기 위해 식별 정보를 데이터에 부가할 수 있다. 예를 들어, 식별 정보는 유니버셜 직렬 버스 통신 표준에 기초하는 것으로서 통신 채널을 식별할 수 있다. 유사하게, 식별 정보는 주변 컴포넌트 상호연결 익스프레스 통신 표준에 기초하는 것으로서 채널을 식별할 수 있다. 통신 채널들의 데이터에 포함되는 식별 정보에 있어서, 통신 채널들은 직렬 통신 포트를 공유할 수 있다.
[0051] 일부 구현들에서, 멀티플렉싱 직렬 링크 제어기(104a-b)는 식별 정보를 통신 채널에 포함되는 헤더 내에 부가할 수 있다(206). 헤더는 특정 통신 표준에 대응하는 것으로서 통신 채널을 식별할 수 있다. 멀티플렉싱 직렬 링크 제어기(104a-b)는 식별 정보를 통신 채널을 이용하여 송신되는 패킷 내에 부가할 수 있다(206). 일부 구현들에서, 식별 정보는 통신 채널의 송신/수신 동안 이용될 수 있는 프로토콜들을 포함할 수 있다.
[0052] 일부 구현들에서, 멀티플렉싱 직렬 링크 제어기(104a-b)는 라우팅 테이블에 기초하여 식별 정보를 부가할 수 있다(206). 라우팅 테이블은 복수의 통신 표준들과 연관된 메트릭들, 프로토콜들 등 중 하나 또는 그 초과의 것을 리스팅할 수 있다.
[0053] 집적 회로들(102a-b)은 또한, 멀티플렉싱된 채널로부터 식별 정보를 판독할 수 있다. 예를 들어, 집적 회로(102a-b)는 멀티플렉싱된 채널을 수신할 수 있다. 이 예에서, 집적 회로(102a-b)의 멀티플렉싱 직렬 링크 제어기(104a-b)는 식별 정보를 판독하고, 따라서, 멀티플렉싱된 채널을 디멀티플렉싱할 수 있다. 일부 구현들에서, 멀티플렉싱 직렬 링크 제어기(104a-b)는 멀티플렉싱된 채널에 포함되는 식별 정보에 기초하여 채널을 디멀티플렉싱하기 위해 집적 회로(102a-b)의 라우팅 테이블을 이용할 수 있다.
[0054] 멀티플렉싱 직렬 링크 제어기(104a-b)는 집적 회로들(102a-b) 사이의 통신을 허용할 수 있다(208). 일부 구현들에서, 멀티플렉싱 직렬 링크 제어기(104a-b)는 복수의 통신 채널들이 활성일 때 복수의 통신 채널들에 대한 적어도 하나의 레이턴시 메트릭을 충족시키는, 집적 회로들(102a-b) 사이의 통신을 허용할 수 있다(208). 예를 들어, 제 1 통신 채널은 제 1 레이턴시 메트릭(예를 들어, 데이터 송신 레이트 레이턴시 메트릭)을 가질 수 있다. 제 2 통신 채널은 제 2 레이턴시 메트릭(예를 들어, 데이터 송신 레이트 레이턴시 메트릭)을 가질 수 있다. 집적 회로들(102a-b) 사이의 링크(106)는 제 1 레이턴시 메트릭 및 제 2 레이턴시 메트릭의 합과 적어도 동일한 특성들(예를 들어, 제 1 데이터 송신 레이트 레이턴시 메트릭 및 제 2 데이터 송신 레이트 레이턴시 메트릭의 합과 적어도 동일한 데이터 송신 레이트)을 가지고, 그 다음, 멀티플렉싱 직렬 링크 제어기(104a-b)는 링크(106)를 통해 집적 회로들 사이의 통신을 허용할 수 있다(208). 다시 말해서, 이 두 메트릭들이 충족될 때, 통신이 허용된다(208).
[0055] 예는 다음과 같이 주어진다. 제 1 통신 채널은 초당 480 메가바이트들의 데이터 송신 레이트 레이턴시 메트릭을 포함할 수 있다. 제 2 및 제 3 통신 채널은 유사한 데이터 송신 레이트 레이턴시 메트릭들을 포함할 수 있다. 이 예에서, 링크(106)가 초당 적어도 대략 1.5 기가바이트들의 데이터 송신 레이트(예를 들어, 통신 채널들의 개별 레이턴시 메트릭들의 합)를 지원하는 경우, 멀티플렉싱 직렬 링크 제어기(104a-b)는 통신들을 허용할 수 있다(208).
[0056] 이 예에서, 레이턴시 메트릭은 버퍼 레이턴시 메트릭을 포함하지 않을 수 있다. 예가 다음과 같이 주어진다. 제 1 통신 채널은 제 1 통신 표준에 기초하여 링크(106)를 통해 데이터를 송신하고 있을 수 있다. 그 다음, 제 2 통신 채널은 링크(106)를 통해 데이터의 송신을 요청할 수 있다. 이 예에서, 링크(106)가 제 1 통신 채널 및 제 2 통신 채널의 개별 데이터 송신 레이트 레이턴시 메트릭들의 합과 적어도 동일한 데이터 송신 레이트를 지원하는 경우, 멀티플렉싱 직렬 링크 제어기(104a-b)는 제 2 통신 채널이 데이터를 송신하게 할 수 있다. 일 구현에서, 제 2 통신 채널은 버퍼링 없이 데이터를 송신할 수 있다. 이 예에서, 멀티플렉싱 직렬 링크 제어기(104a-b)는 집적 회로들(102a-b) 사이의 실시간 또는 거의 실시간 통신을 허용할 수 있다(208).
[0057] 일부 구성들에서, 링크(106)는 활성이 아닌 통신 채널들에 대한 레이턴시 메트릭들을 충족시킬 수 있다. 위의 예로부터 도출해보면, 제 3 통신 채널이 활성이 아님에도 불구하고, 링크(106)가 초당 적어도 1.5 기가바이트들의 데이터 송신 레이트를 지원하는 경우, 제 2 통신 채널은 링크(106)를 통해 데이터를 송신할 수 있다. 다시 말해서, 일부 구성들에서, 링크(106)가 활성 그리고 비활성 둘 모두인 모든 통신 채널들에 대한 레이턴시 메트릭들을 충족시키는 경우, 통신이 허용될 수 있다.
[0058] 위에서 설명된 바와 같이, 적어도 하나의 레이턴시 메트릭은 통신 표준에 의해 설정될 수 있다. 예를 들어, 유니버셜 직렬 버스 통신 표준은 통신 채널에 대한 데이터 송신 레이트 레이턴시 메트릭을 표시할 수 있다.
[0059] 도 3은 복수의 통신 채널들(308a-c) 사이의 직렬 통신 포트(316)를 공유하기 위한 시스템들 및 방법들이 구현될 수 있는 집적 회로(302)의 일 구성을 예시하는 블록도이다. 집적 회로(302)는 도 1과 관련하여 설명된 집적 회로들(102a-b)의 예일 수 있다. 집적 회로는 멀티플렉서(310), 식별 정보 모듈(312) 및 트랜시버(314)를 포함할 수 있다.
[0060] 멀티플렉서(310)는 복수의 통신 채널들(308a-c)을 멀티플렉싱할 수 있다. 복수의 통신 채널들은 복수의 통신 표준들에 대응할 수 있다. 예를 들어, 통신 채널 A(308a)는 유니버셜 직렬 버스 통신 표준에 대응할 수 있고, 통신 채널 B(308b)는 주변 컴포넌트 상호연결 익스프레스 통신 표준에 대응할 수 있으며, 통신 채널 C(308c)는 유니버셜 직렬 버스 통신 표준의 또 다른 인스턴스에 대응할 수 있다. 이 예에서, 멀티플렉싱된 통신 채널들(308a-c)은 그 다음, 직렬 통신 포트(316)를 공유할 수 있다.
[0061] 식별 정보 모듈(312)은 멀티플렉서(310)에 커플링될 수 있다. 식별 정보 모듈(312)은 식별 정보를 멀티플렉싱된 채널에 부가할 수 있다. 예를 들어, 식별 정보 모듈(312)은 멀티플렉싱된 직렬 링크를 이용하여 통신 채널들(308a-c) 중 하나를 식별하는 헤더를 멀티플렉싱된 채널 내의 데이터에 부가할 수 있다. 식별 정보 모듈(312)은 통신 채널들(308a-c)에 대응하는 통신 표준을 식별하는 식별 정보를 부가할 수 있다. 예를 들어, 식별 정보 모듈(312)은 통신 채널 A(308a)가 유니버셜 직렬 버스 통신 표준에 기초함을 표시하는 식별 정보를 부가할 수 있다. 또 다른 예에서, 식별 정보 모듈(312)은, 통신 채널 B(308b)가 주변 컴포넌트 상호연결 익스프레스 통신 표준에 기초함을 표시하는 패킷을 통신 채널 B(308b)에 포함할 수 있다. 일부 구현들에서, 식별 정보 모듈(312)은 식별 정보를 통신 채널들(308a-c)에 부가하는 것을 돕는 라우팅 테이블을 포함할 수 있다.
[0062] 트랜시버(314)는 식별 정보 모듈(312)에 커플링될 수 있다. 트랜시버(314)는 집적 회로(302)로의 그리고 집적 회로(302)로부터의 통신들을 관리할 수 있다. 더 구체적으로, 트랜시버(314)는 직렬 통신 포트(316)로의 그리고 직렬 통신 포트(316)로부터의 통신들을 관리할 수 있다. 예를 들어, 트랜시버(314)의 송신기는 직렬 통신 포트(316)로부터의 데이터의 송신을 관리할 수 있다. 유사하게, 트랜시버(314)의 수신기는 직렬 통신 포트(316)로부터의 데이터의 수신을 관리할 수 있다. 위에서 설명된 바와 같이, 트랜시버(314)는 동일한 전자 디바이스 상의 집적 회로(302)와의 통신들을 관리할 수 있다. 추가적으로 또는 대안적으로, 트랜시버(314)는 또 다른 전자 디바이스 상의 집적 회로(302)와의 통신들을 관리할 수 있다.
[0063] 일부 구성들에서, 트랜시버(314)는 복수의 통신 채널들(308a-c)을 포함하는 멀티플렉싱된 채널을 관리할 수 있다. 이 예에서, 멀티플렉싱된 채널은 복수의 유선 채널들에 대응할 수 있다. 다른 구성들에서, 멀티플렉싱된 채널은 복수의 라디오 주파수 채널들에 대응할 수 있다.
[0064] 일부 구현들에서, 직렬 통신 포트(316)가 적어도 하나의 레이턴시 메트릭을 충족시킬 때, 트랜시버(314)는 집적 회로(302)로의 그리고 집적 회로(302)로부터의 통신들을 관리할 수 있다. 예를 들어, 직렬 통신 포트(316)가 통신 채널들(308a-c)의 레이턴시 메트릭들을 충족시킬 때, 트랜시버(314)의 송신기는 멀티플렉싱된 채널을 송신할 수 있다. 예를 들어, 직렬 통신 포트(316)가 통신 채널들(308a-c)의 대역폭 레이턴시 메트릭들과 적어도 동일한 총 대역폭을 가질 때, 트랜시버(314)는 멀티플렉싱된 채널을 송신할 수 있다.
[0065] 일부 구현들에서, 트랜시버(314)는 버퍼와는 독립적으로 통신 채널들(308a-c)에 대응하는 데이터를 송신/수신할 수 있다. 예를 들어, 트랜시버(314)가 통신 채널 A(308a)를 송신하고 있는 경우, 트랜시버(314)는 통신 채널 B(308b)를 버퍼링하지 않고 통신 채널 B(308b)를 송신할 수 있다. 이 예에서, 멀티플렉서(310)는 통신 채널 A(308a) 및 통신 채널 B(308b)를 멀티플렉싱할 수 있다. 식별 정보 모듈(312)은 그 다음, 식별 정보를 부가할 수 있고, 트랜시버(314)는 멀티플렉싱된 채널을 송신할 수 있다.
[0066] 집적 회로(302)는 직렬 통신 포트(316)에 커플링될 수 있다. 직렬 통신 포트(316)는 도 1과 관련하여 설명된 링크(106)의 예일 수 있다. 직렬 통신 포트(316)는 집적 회로(302)가 다른 집적 회로들(302)에 데이터를 송신하고 다른 집적 회로들(302)로부터 데이터를 수신하게 할 수 있다. 예를 들어, 집적 회로(302)의 트랜시버(314)는 직렬 통신 포트(316)를 통해 데이터를 송신할 수 있다. 위에서 설명된 바와 같이, 복수의 통신 채널들(308a-c)은 직렬 통신 포트(316)를 공유할 수 있다. 일부 구현들에서, 복수의 통신 채널들(308a-c)은 버퍼링 없이 직렬 통신 포트(316)를 공유할 수 있다.
[0067] 직렬 통신 포트(316)는 복수의 통신 표준들을 지원할 수 있다. 예를 들어, 직렬 통신 포트(316)는 유니버셜 직렬 버스 통신 표준에 기초하는 통신 채널을 지원할 수 있다. 유사하게, 직렬 통신 포트(316)는 주변 컴포넌트 상호연결 익스프레스 통신 표준에 기초하는 통신 채널을 지원할 수 있다. 일부 구현들에서, 직렬 통신 포트(316)는 멀티플렉싱된 채널을 송신할 수 있다. 예를 들어, 직렬 통신 포트(316)는 유니버셜 직렬 버스 통신 표준에 기초하는 제 1 통신 채널 및 주변 컴포넌트 상호연결 익스프레스 통신 표준에 기초하는 제 2 통신 채널을 포함하는 멀티플렉싱된 채널을 송신할 수 있다.
[0068] 일부 구성들에서, 직렬 통신 포트(316)는 활성이 아닌 통신 채널들(308a-c)에 대한 레이턴시 메트릭들을 충족시킬 수 있다. 예를 들어, 통신 채널 C(308c)가 활성적으로 데이터를 송신하고 있지 않음에도 불구하고, 직렬 통신 포트(316)가 통신 채널들(308a-c)의 데이터 송신 레이트 레이턴시 메트릭과 적어도 동일한 데이터 송신 레이트를 지원하는 경우, 통신 채널 B(308b)는 직렬 통신 포트(316)를 통해 송신할 수 있다.
[0069] 도 4는 복수의 통신 채널들(408a-c) 사이의 직렬 통신 포트를 공유하기 위한 시스템들 및 방법들이 구현될 수 있는 집적 회로들 (402a-b)의 또 다른 구성을 예시하는 블록도이다. 집적 회로들(402a-b)은 앞서 설명된 집적 회로들의 예들일 수 있다. 집적 회로들(402a-b)은 각각 앞서 설명된 대응하는 엘리먼트들의 예들일 수 있는 멀티플렉서/디멀티플렉서(410a-b), 식별 정보 모듈(412a-b) 및 트랜시버(414a-b)를 포함할 수 있다. 일 구성에서, 집적 회로 A(402a) 내의 제 1 멀티플렉서/디멀티플렉서(410a)는 앞서 설명된 통신 채널들의 예들일 수 있는 복수의 통신 채널들(408a-c)을 수신 및 멀티플렉싱할 수 있다.
[0070] 일부 구현들에서, 트랜시버들(414a-b)은 적어도 하나의 송신기(418a-b) 및 적어도 하나의 수신기(420a-b)를 함께 그룹화할 수 있다. 이 예에서, 송신기 A(418a)는 수신기 B(420b)로의 고속 클럭 라인 직렬 링크(406) 상에서 데이터의 송신을 관리할 수 있다.
[0071] 일부 구현들에서, 송신기들(418a-b) 및 수신기들(420a-b)은, 예를 들어, 칩-대-칩 구성에서, 동일한 전자 디바이스 상의 또 다른 집적 회로(402a-b)에 데이터를 송신하고, 동일한 전자 디바이스 상의 또 다른 집적 회로(402a-b)로부터 데이터를 수신할 수 있다. 송신기들(418a-b) 및 수신기들(420a-b)은 다른 전자 디바이스 상의 집적 회로(402a-b)에 데이터를 송신하고 다른 전자 디바이스 상의 집적 회로(402a-b)로부터 데이터를 수신할 수 있다. 송신기들(418a-b) 및 수신기들(420a-b)은 멀티플렉싱된 채널들을 송신/수신할 수 있다. 예를 들어, 송신기들(418a-b)은 유니버셜 직렬 버스 통신 표준에 기초하는 통신 채널 A(408a) 및 주변 컴포넌트 상호연결 익스프레스 통신 표준에 기초하는 통신 채널 B(408b)을 포함하는 멀티플렉싱된 채널을 송신할 수 있다.
[0072] 일부 구현들에서, 집적 회로들(402a-b)은 고속 클럭 라인 직렬 링크(406)에 의해 연결될 수 있다. 고속 클럭 라인 직렬 링크(406)는 도 1과 관련하여 설명된 링크(106)의 예일 수 있다. 고속 클럭 라인 직렬 링크(406)는 집적 회로들(402a-b)에 커플링된 직렬 통신 포트들을 통해 집적 회로들(402a-b)을 연결시킬 수 있다.
[0073] 일부 구현들에서, 식별 정보 모듈들(412a-b)은 식별 정보를 판독할 수 있다. 예를 들어, 트랜시버 B(414b)의 수신기 B(420b)는 집적 회로 A(402a)로부터 수신된 멀티플렉싱 채널을 수신할 수 있다. 멀티플렉싱된 채널은 통신 채널들(408a-c)을 포함할 수 있다. 이 예에서, 수신기 B(420b)는 멀티플렉싱된 채널을 식별 정보 모듈 B(412b)에 전송할 수 있다. 식별 정보 모듈 B(412b)는 멀티플렉싱된 채널로부터 식별 정보를 판독할 수 있다. 위에서 설명된 바와 같이, 식별 정보는 특정 통신 표준과 관련된 것으로서 통신 채널을 식별할 수 있다. 식별 정보 모듈들(412a-b)은 데이터에 포함되는 헤더로부터 식별 정보를 판독할 수 있다. 예를 들어, 식별 정보 모듈 B(412b)는 멀티플렉싱된 채널의 통신 채널 A(408a)가 유니버셜 직렬 버스 통신 표준에 기초함을 하는 표시하는 헤더를 판독할 수 있다.
[0074] 다른 예들에서, 식별 정보 모듈들(412a-b)은 데이터에 포함되는 패킷을 언패킹(unpack)할 수 있으며, 여기서, 패킷은 식별 정보를 포함한다. 예를 들어, 식별 정보 모듈 B(412b)는 통신 채널 B(408b)가 주변 컴포넌트 상호연결 익스프레스 통신 표준에 기초함을 표시하는 정보를 포함하는 패킷을 언패킹할 수 있다. 일부 구현들에서, 식별 정보 모듈들(412a-b)은 라우팅 테이블을 이용하여 통신을 식별할 수 있다.
[0075] 제 2 멀티플렉서/디멀티플렉서(410b)는 식별 정보 모듈들 B(412b)에 커플링될 수 있다. 식별 정보 모듈 B(412b)에 의해 판독되는 식별 정보에 기초하여, 제 2 멀티플렉서/디멀티플렉서(410b)는 멀티플렉싱된 채널을 디멀티플렉싱할 수 있다. 예를 들어, 식별 정보 모듈 B(412b)는 멀티플렉싱된 채널에 포함되는 복수의 통신 채널들(408a-c)을 식별할 수 있고, 제 2 멀티플렉서/디멀티플렉서(410b)는 개별 통신 채널들(408a-c)을 디멀티플렉싱(예를 들어, 분리)할 수 있다. 제 2 멀티플렉서/디멀티플렉서(410b)가 통신 채널들(408a-c)을 디멀티플렉싱한 이후, 집적 회로 B(402b)는 통신 표준들에 기초하여 통신 채널들(408a-c)을 프로세싱할 수 있다. 예를 들어, 제 2 멀티플렉서/디멀티플렉서(410b)는 유니버셜 직렬 버스 통신 표준에 기초하여 통신 채널 A(408a)를 디멀티플렉싱할 수 있다. 집적 회로 B(402b)는 유니버셜 직렬 버스 통신 표준에 기초하여 통신 채널 A(408a)로부터의 데이터를 추가로 프로세싱할 수 있다. 유사하게, 제 2 멀티플렉서/디멀티플렉서(410b)는 주변 컴포넌트 상호연결 익스프레스 통신 표준에 기초하여 통신 채널 B(408b)를 디멀티플렉싱할 수 있다. 집적 회로 B(402b)는 주변 컴포넌트 상호연결 익스프레스 통신 표준에 기초하여 통신 채널 B(408b)로부터의 데이터를 추가로 프로세싱할 수 있다. 게다가, 통신은 양방향일 수 있다. 예를 들어, 집적 회로 A(402a)로부터 집적 회로 B(402b)로 데이터를 전송하는 대신에, 데이터는, 즉, 송신기 B(418b) 및 수신기 A(420a)를 통해, 집적 회로 B(402b)로부터 집적 회로 A(402a)로 흐를 수 있다.
[0076] 도 5는 복수의 통신 채널들 사이의 직렬 통신 포트를 공유하기 위한 방법(500)의 또 다른 구성을 예시하는 흐름도이다. 방법은 집적 회로들(102a-b)에 의해 수행될 수 있다. 집적 회로들(102a-b)은 직렬 통신 포트 상에서 통신들을 관리할 수 있다(502). 일부 구현들에서, 이것은 도 2와 관련하여 설명된 바와 같이 이루어질 수 있다.
[0077] 집적 회로들(102a-b)은 복수의 통신 채널들을 멀티플렉싱할 수 있다(504). 일부 구현들에서, 이것은 도 2와 관련하여 설명된 바와 같이 이루어질 수 있다.
[0078] 집적 회로들(102a-b)은 통신 표준을 식별할 수 있다(506). 일부 구현들에서, 식별 정보 모듈들(312a-b)은 통신 표준을 식별할 수 있다(506). 더 구체적으로, 식별 정보 모듈들(312a-b)은 특정 통신 채널과 관련된 통신 표준을 식별할 수 있다(506). 예를 들어, 집적 회로들(102a-b)은 유니버셜 직렬 버스 통신 표준이 제 1 통신 채널에 적용됨을 식별할 수 있다. 식별된 통신 표준에 있어서, 집적 회로들(102a-b)은 복수의 통신 채널들이 직렬 통신 포트를 공유하는 것을 가능하게 하는 식별 정보를 복수의 통신 채널들로부터의 데이터에 부가할 수 있다(508). 일부 구현들에서, 이것은 도 2와 관련하여 설명된 바와 같이 이루어질 수 있다.
[0079] 집적 회로들(102a-b)은 복수의 통신 채널들이 활성일 때, 복수의 통신 채널들에 대한 적어도 하나의 레이턴시 메트릭을 충족시키는, 집적 회로들(102a-b) 사이의 통신을 허용할 수 있다(510). 일부 구현들에서, 이것은 도 2와 관련하여 설명된 바와 같이 이루어질 수 있다.
[0080] 도 6은 복수의 통신 채널들 사이의 직렬 통신 포트를 공유하기 위한 시스템들 및 방법들이 구현될 수 있는 아날로그 칩(602a) 및 모뎀(602b)의 일 구성을 예시하는 블록도이다. 아날로그 칩(602a)은 앞서 설명된 집적 회로들(102a-b)의 예일 수 있다. 일부 구현들에서, 아날로그 칩(602a)은 무선 통신 칩일 수 있다. 모뎀(602b)은 앞서 설명된 집적 회로들(102a-b)의 예일 수 있다. 일부 구현들에서, 아날로그 칩(602a) 및 모뎀(602b)은 위에서 설명된 대응하는 엘리먼트들과 유사한 고속 클럭 라인 직렬 링크(606)에 의해 함께 커플링될 수 있다. 아날로그 칩(602a) 및 모뎀(602b)은 앞서 설명된 트랜시버의 예일 수 있는 트랜시버(614a-b)를 포함할 수 있다. 트랜시버들(614a-b)은 앞서 설명된 대응하는 엘리먼트들의 예들일 수 있는 적어도 하나의 송신기(618a-b) 및 적어도 하나의 수신기(620a-b)를 포함할 수 있다.
[0081] 아날로그 칩(602a)은 트랜시버(614a-b)에 커플링될 수 있는 물리 계층 래퍼(wrapper)(604a)를 포함할 수 있다. 물리 계층 래퍼(604a)는 앞서 설명된 통신 채널들의 예들일 수 있는 복수의 통신 채널들(608a-c)을 수신할 수 있다. 물리 계층 래퍼(604a)는 앞서 논의된 멀티플렉싱 직렬 링크 제어기, 멀티플렉서, 식별 정보 모듈 및 디멀티플렉서의 기능의 전부 또는 일부를 포함할 수 있다. 예를 들어, 물리 계층 래퍼(604a)는 복수의 통신 채널들(608a-c)을 멀티플렉싱할 수 있으며, 식별 정보를 통신 채널들(608a-c) 내의 데이터에 부가할 수 있다.
[0082] 모뎀(602b)은 트랜시버(614a-b)에 커플링될 수 있는 링크 래퍼(604b)를 포함할 수 있다. 링크 래퍼(604b)는 트랜시버(614a-b)로부터 멀티플렉싱된 채널을 수신할 수 있다. 링크 래퍼(604b)는 앞서 논의된 멀티플렉싱 직렬 링크 제어기, 멀티플렉서, 식별 정보 모듈 및 디멀티플렉서의 기능의 전부 또는 일부를 포함할 수 있다. 예를 들어, 링크 래퍼(604b)는 멀티플렉싱된 채널에 포함되는 식별 정보를 판독할 수 있으며, 식별 정보에 기초하여 통신 채널들을 디멀티플렉싱할 수 있다.
[0083] 도 7a는 복수의 통신 채널들 사이의 직렬 통신 포트를 공유하기 위한 시스템들 및 방법들이 구현될 수 있는 송신기 회로의 일 구성을 예시하는 블록도이다. 송신기 회로는 앞서 설명된 송신기들로 구현될 수 있다. 일 구현에서, 회로는 직렬화기(722)를 포함할 수 있다. 직렬화기(722)는 데이터 입력(730) 및 위상 동기 루프 클럭 입력(732)을 수신할 수 있다. 데이터 입력(730)은 앞서 설명된 멀티플렉싱된 채널일 수 있다. 일 구현에서, 위상 동기 루프 클럭 입력(732)은 네거티브(negative) 그리고 포지티브(positive) 컴포넌트를 포함할 수 있다. 위상 동기 루프 클럭 입력(732)은 직렬화기(722)를 통과하기 이전에, 위상 동기 루프 클럭 버퍼를 통과할 수 있다. 직렬화기(722)는 데이터를 직렬화된 포맷으로 변환할 수 있다.
[0084] 직렬화기(722)는 직렬화된 데이터를 리타이밍 플립-플롭(retiming flip-flop)(724)으로 전달할 수 있다. 일부 구현들에서, 리타이밍 플립-플롭(724)은 직렬화된 데이터와 더불어, 위상 동기 루프 클럭 입력(732)을 수신할 수 있다. 리타이밍 플립-플롭(724)은 수신된 입력에 관한 상태 정보를 저장할 수 있다. 리타이밍 플립-플롭(724)은 데이터를 프리-드라이버(pre-driver)(726)로 전달할 수 있다. 그 다음, 프리-드라이버(726)는 데이터를 차동 구동기(728)로 전달할 수 있다.
[0085] 도 7b는 차동 구동기(728)의 일 구성을 예시한다. 일 예에서, 차동 구동기(728)는 전류 모드 드라이버, 즉, 종단 저항기(termination resistor)를 포함할 수 있다. 차동 구동기(728)는 또한, 전압 드라이버, 즉, 종단 저항기를 포함할 수 있다. 이 예에서, 송신 경로에 대한 레이턴시는 대략 8 비트들일 수 있다.
[0086] 도 8은 복수의 통신 채널들 사이의 직렬 통신 포트를 공유하기 위한 시스템들 및 방법들이 구현될 수 있는 수신기 회로의 일 구성을 예시하는 블록도이다. 수신기 회로는 앞서 설명된 수신기들로 구현될 수 있다. 샘플러(840)는 데이터 입력(836) 및 클럭 데이터 복원 클럭 입력(838)을 수신할 수 있다. 일부 구현들에서, 데이터 입력(836)은 앞서 설명된 멀티플렉싱된 채널일 수 있다. 일부 구현들에서, 데이터 입력(836)은 포지티브 그리고 네거티브 컴포넌트를 포함할 수 있다. 유사하게, 클럭 데이터 복원 클럭 입력(838)은 포지티브 그리고 네거티브 컴포넌트를 포함할 수 있다. 샘플러는 또한, 클럭 복원 모듈(842)로부터 출력을 수신할 수 있다.
[0087] 클럭 복원 모듈(842)은 클럭 데이터 복원 클럭 입력을 수신할 수 있다. 클럭 복원 모듈(842)은 또한, 도 7과 관련하여 설명된 위상 동기 루프 클럭 입력(732)과 유사한 위상 동기 루프 클럭 입력(832)을 수신할 수 있다.
[0088] 일부 구현들에서, 샘플러(840)는 데이터를 직렬화해제기(844)에 전송할 수 있다. 유사하게, 클럭 복원 모듈(842)은 데이터를 직렬화해제기(844)에 전송할 수 있다. 직렬화해제기(844)는 수신된 데이터를 프로세싱하고, 그 결과들을 탄성 버퍼(846)에 전송할 수 있다. 일부 예들에서, 탄성 버퍼(846)는 다수의 레인들을 디스큐(de-skew)할 수 있으며, 쇼트 텀 위상 동기 루프 드리프트를 보상할 수 있다. 그 다음, 탄성 버퍼(846)는 데이터 출력(848)을 집적 회로에 전송할 수 있다. 일부 구현들에서, 수신기 회로에 대한 레이턴시는 대략 94 비트들일 수 있다.
[0089] 도 9는 장치(902) 내에 포함될 수 있는 특정 컴포넌트들을 예시한다. 일부 구성들에서, 본원에 설명된 집적 회로들 중 하나 또는 그 초과의 집적 회로들은 도 9에 예시된 장치(902)에 따라 구현될 수 있다.
[0090] 장치(902)는 프로세서(917)를 포함한다. 프로세서(917)는 범용 단일- 또는 멀티-칩 마이크로프로세서(예를 들어, ARM), 특수 목적 마이크로프로세서(예를 들어, DSP(digital signal processor)), 마이크로제어기, 프로그래머블 게이트 어레이 등일 수 있다. 프로세서(917)는 CPU(central processing unit)로 지칭될 수 있다. 단지 단일 프로세서(917)만이 도 9의 장치(902)에 도시되지만, 대안적 구성에서, 프로세서들(917)(예를 들어, ARM 및 DSP)의 결합이 이용될 수 있다.
[0091] 장치(902)는 또한, 프로세서(917)와 전자적 통신을 하는 메모리(901)를 포함한다(예를 들어, 프로세서(917)는 메모리(901)로부터 정보를 판독하고 그리고/또는 메모리(901)에 정보를 기록할 수 있다). 메모리(901)는 전자 정보를 저장할 수 있는 임의의 전자 컴포넌트일 수 있다. 메모리(901)는 RAM(random access memory), ROM(read-only memory), 자기 디스크 저장 매체들, 광 저장 매체들, RAM 내의 플래시 메모리 디바이스들, 프로세서(917)에 포함되는 온-보드 메모리, PROM(programmable read-only memory), EPROM(erasable programmable read-only memory), EEPROM(electrically erasable PROM), 레지스터들 등일 수 있으며, 이들의 결합들을 포함할 수 있다.
[0092] 데이터(903a) 및 명령들(905a)은 메모리(901)에 저장될 수 있다. 명령들(905a)은 하나 또는 그 초과의 프로그램들, 루틴들, 서브-루틴들, 함수들, 프로시저들, 코드 등을 포함할 수 있다. 명령들(905a)은 단일 컴퓨터 판독가능한 명령문 또는 많은 컴퓨터 판독가능한 명령문들을 포함할 수 있다. 명령들(905a)은 본원에 설명된 방법들 또는 기능들 중 하나 또는 그 초과를 구현하도록 프로세서(917)에 의해 실행가능할 수 있다. 명령들(905a)을 실행하는 것은 메모리(901)에 저장된 데이터(903a)의 이용을 포함할 수 있다. 도 9는 (메모리(901) 내의 명령들(905a) 및 데이터(903a)로부터 나올 수 있는) 프로세서(917)로 로딩되는 일부 명령들(905b) 및 데이터(903b)를 도시한다.
[0093] 장치(902)는 또한, 장치(902)와 원격 위치(예를 들어, 또 다른 무선 통신 디바이스 등) 사이에서의 신호들의 송신 및 수신을 허용하기 위한 송신기(918) 및 수신기(920)를 포함할 수 있다. 송신기(918) 및 수신기(920)는 트랜시버(914)로 총칭하여 지칭될 수 있다. 안테나(909)는 트랜시버(914)에 전기적으로 커플링될 수 있다. 장치(902)는 또한, 다수의 송신기들(918), 다수의 수신기들(920), 다수의 트랜시버들(914) 및/또는 다수의 안테나(909)를 포함할 수 있다(미도시).
[0094] 장치(902)의 다양한 컴포넌트들은 전력 버스, 제어 신호 버스, 상태 신호 버스, 데이터 버스 등을 포함할 수 있는 하나 또는 그 초과의 버스들에 의해 함께 커플링될 수 있다. 간략성을 위해, 다양한 버스들이 버스 시스템(907)으로서 도 9에 예시된다.
[0095] 위의 설명에서, 참조 번호들은 때때로, 다양한 용어들과 관련하여 이용되었다. 용어가 참조 번호와 관련하여 이용되는 경우, 이것은 도면들 중 하나 또는 그 초과의 도면들에 도시된 특정 엘리먼트를 지칭하는 것을 의미할 수 있다. 용어가 참조 번호 없이 이용되는 경우, 이것은 임의의 특정 도면으로의 제한 없이 용어를 일반적으로 지칭하는 것을 의미할 수 있다.
[0096] 본원에 설명된 기법들은 직교 멀티플렉싱 방식에 기초하는 통신 시스템들을 포함하는 다양한 통신 시스템들에 대해 이용될 수 있다. 이러한 통신 시스템들의 예들은, OFDMA(orthogonal frequency division multiple access) 시스템들, SC-FDMA(single-carrier frequency division multiple access) 시스템들 등을 포함한다. OFDMA 시스템은 전체 시스템 대역폭을 다수의 직교 서브-캐리어들로 파티셔닝하는 변조 기법인, OFDM(orthogonal frequency division multiplexing)을 이용한다. 이 서브-캐리어들은 또한 톤들, 빈들 등이라 칭해질 수 있다. OFDM에 있어서, 각각의 서브-캐리어는 데이터로 독립적으로 변조될 수 있다. SC-FDMA 시스템은 시스템 대역폭에 걸쳐 분배되는 서브-캐리어들 상에서 송신하기 위해 IFDMA(interleaved FDMA)를, 인접한 서브-캐리어들의 블록 상에서 송신하기 위해 LFDMA(localized FDMA)를, 또는 인접한 서브-캐리어들의 다수의 블록들 상에서 송신하기 위해 EFDMA(enhanced FDMA)를 이용할 수 있다. 일반적으로, 변조 심볼들은 OFDM에 있어서는 주파수 도메인에서, 그리고 SC-FDMA에 있어서는 시간 도메인에서 전송된다.
[0097] "결정하는"이라는 용어는 매우 다양한 동작들을 포함하고, 이에 따라, "결정하는"은 계산하는, 컴퓨팅하는, 프로세싱하는, 유도하는, 조사하는, 검색(예를 들어, 표, 데이터베이스 또는 또 다른 데이터 구조에서 검색)하는, 확인하는 등을 포함할 수 있다. 또한, "결정하는"은 수신하는(예를 들어, 정보를 수신하는), 액세스하는(예를 들어, 메모리 내의 데이터에 액세스하는) 등을 포함할 수 있다. 또한, "결정하는"은 해결하는, 선정하는, 선택하는, 설정하는 등을 포함할 수 있다.
[0098] "~에 기초하는"이라는 문구는 달리 명백하게 특정되지 않는 한, "~에만 기초하는"을 의미하지 않는다. 다시 말해서, "~에 기초하는"이라는 문구는 "~에만 기초하는" 그리고 "적어도 ~에 기초하는" 둘 모두를 설명한다.
[0099] "커플링"이라는 용어 및 이것의 임의의 변형들은 엘리먼트들 간의 직접적 또는 간접적 연결을 표시할 수 있다. 예를 들어, 제 2 엘리먼트에 커플링된 제 1 엘리먼트는 제 2 엘리먼트에 직접적으로 연결될 수 있거나, 또 다른 엘리먼트를 통해 제 2 엘리먼트에 간접적으로 연결될 수 있다.
[0100] "프로세서"라는 용어는 범용 프로세서, CPU(central processing unit), 마이크로프로세서, DSP(digital signal processor), 제어기, 마이크로제어기, 상태 머신 등을 포함하도록 광범위하게 해석되어야 한다. 위의 환경들 하에서, "프로세서"는 ASIC(application specific integrated circuit), PLD(programmable logic device), FPGA(field programmable gate array) 등을 지칭할 수 있다. "프로세서"라는 용어는 프로세싱 디바이스들의 결합, 예를 들어, DSP(digital signal processor) 및 마이크로프로세서의 결합, 복수의 마이크로프로세서들, DSP(digital signal processor) 코어와 결합된 하나 또는 그 초과의 마이크로프로세서들, 또는 임의의 다른 이러한 구성을 지칭할 수 있다.
[0101] "메모리"라는 용어는 전자 정보를 저장할 수 있는 임의의 전자 컴포넌트를 포함하는 것으로 광범위하게 해석되어야 한다. 메모리라는 용어는 RAM(random access memory), ROM(read-only memory), NVRAM(non-volatile random access memory), PROM(programmable read-only memory), EPROM(erasable programmable read-only memory), EEPROM(electrically erasable PROM), 플래시 메모리, 자기 데이터 스토리지 또는 광 데이터 스토리지, 레지스터들 등과 같은 다양한 타입들의 프로세서 판독가능한 매체들을 지칭할 수 있다. 프로세서가 메모리로부터 정보를 판독하고 그리고/또는 메모리에 정보를 기록할 수 있는 경우, 메모리는 프로세서와 전자적 통신을 한다고 한다. 프로세서에 통합되는 메모리는 프로세서와 전자적 통신을 한다.
[0102] "명령들" 및 "코드"라는 용어들은 임의의 타입의 컴퓨터 판독가능한 명령문(들)을 포함하는 것으로 광범위하게 해석되어야 한다. 예를 들어, "명령들" 및 "코드"라는 용어들은 하나 또는 그 초과의 프로그램들, 루틴들, 서브-루틴들, 함수들, 프로시저들 등을 지칭할 수 있다. "명령들" 및 "코드"는 단일 컴퓨터 판독가능한 명령문 또는 많은 컴퓨터 판독가능한 명령문들을 포함할 수 있다.
[0103] 설명된 구성들의 앞서 말한 제시는 임의의 당업자가 본원에 개시된 방법들 및 다른 구조들을 이용 또는 실시하는 것을 가능하게 하도록 제공된다. 본원에 도시 및 설명된 순서도들, 흐름도들, 블록도들 및 다른 구조들은 단지 예들이며, 이 구조들의 다른 변형들은 또한 본 개시의 범위 내에 있다. 이 구성들에 대한 다양한 변경들이 가능하고, 본원에 제시된 일반적 원리들 역시 다른 구성들에 적용될 수 있다. 따라서, 본 개시는, 위에서 도시된 구성들로 제한되는 것으로 의도되는 것이 아니라, 오히려, 출원된 바와 같이 첨부된 청구항들(원래의 개시의 일부분을 형성함)을 비롯하여 본원에 임의의 방식으로 개시되는 원리들 및 신규한 특징들과 일치하는 가장 넓은 범위를 따를 것이다.
[0104] 본원에 설명된 기능들은 하드웨어에 의해 실행되는 소프트웨어 또는 펌웨어로 구현될 수 있다. 기능들은 컴퓨터 판독가능한 매체 상에 하나 또는 그 초과의 명령들로서 저장될 수 있다. "컴퓨터 판독가능한 매체" 또는 "컴퓨터-프로그램 물건"이라는 용어들은 컴퓨터 또는 프로세서에 의해 액세스될 수 있는 임의의 유형의 저장 매체를 지칭한다. 제한이 아닌 예로서, 컴퓨터 판독가능한 매체는 RAM, ROM, EEPROM, CD-ROM 또는 다른 광 디스크 스토리지, 자기 디스크 스토리지 또는 다른 자기 저장 디바이스들, 또는 원하는 프로그램 코드를 명령들 또는 데이터 구조들의 형태로 전달 또는 저장할 수 있고, 컴퓨터에 의해 액세스될 수 있는 임의의 다른 매체를 포함할 수 있다. 본원에서 이용되는 바와 같은 디스크(disk 및 disc)는 CD(compact disc), 레이저 디스크(disc), 광 디스크(disc), DVD(digital versatile disc), 플로피 디스크(disk) 및 블루-레이® 디스크(disc)를 포함하며, 여기서 디스크(disk)들은 통상적으로 데이터를 자기적으로 재생하는 반면, 디스크(disc)들은 레이저들을 이용하여 데이터를 광학적으로 재생한다. 컴퓨터 판독가능한 매체가 유형이며, 비-일시적일 수 있다는 점이 주목되어야 한다. "컴퓨터 프로그램 물건"이라는 용어는 컴퓨팅 디바이스 또는 프로세서에 의해 실행, 프로세싱 또는 컴퓨팅될 수 있는 코드 또는 명령들(예를 들어, "프로그램")과 결합하는 컴퓨팅 디바이스 또는 프로세서를 지칭한다. 본원에서 이용되는 바와 같이, "코드"라는 용어는 컴퓨팅 디바이스 또는 프로세서에 의해 실행가능한 소프트웨어, 명령들, 코드 또는 데이터를 지칭할 수 있다.
[0105] 소프트웨어 또는 명령들은 또한 송신 매체 상에서 송신될 수 있다. 예를 들어, 소프트웨어가 동축 케이블, 광섬유 케이블, 트위스티드 페어(twisted pair), DSL(digital subscriber line), 또는 (적외선(IR), 라디오, 및 마이크로웨이브와 같은) 무선 기술들을 이용하여 웹사이트, 서버, 또는 다른 원격 소스로부터 송신되는 경우, 동축 케이블, 광섬유 케이블, 트위스티드 페어, DSL, 또는 (적외선, 라디오, 및 마이크로웨이브와 같은) 무선 기술들이 송신 매체의 정의 내에 포함된다.
[0106] 본원에 개시된 방법들은 설명된 방법을 달성하기 위한 하나 또는 그 초과의 단계들 또는 동작들을 포함한다. 방법 단계들 및/또는 동작들은 청구항들의 범위로부터 벗어나지 않으면서 서로 교환될 수 있다. 다시 말해서, 설명되는 방법의 적절한 동작에 대해 단계들 또는 동작들의 특정 순서가 요구되지 않는 한, 특정 단계들 및/또는 동작들의 순서 및/또는 이용은 청구항들의 범위로부터 벗어나지 않으면서 변경될 수 있다.
[0107] 본원에 개시된 다양한 방법들(예를 들어, 본원에 설명된 다양한 장치의 동작의 설명에 의해 개시된 방법들 및 다른 방법들)이 프로세서와 같은 로직 엘리먼트들의 어레이에 의해 수행될 수 있고, 본원에 설명된 장치의 다양한 엘리먼트들이 이러한 어레이 상에서 실행하도록 설계된 모듈들로 구현될 수 있다는 점이 주목된다. 본원에 이용되는 바와 같이, "모듈" 또는 "서브-모듈"이라는 용어는 소프트웨어, 하드웨어 또는 펌웨어 형태로 컴퓨터 명령들(예를 들어, 논리 표현들)을 포함하는 임의의 방법, 장치, 디바이스, 유닛 또는 컴퓨터 판독가능한 데이터 스토리지 매체를 지칭할 수 있다. 다수의 모듈들 또는 시스템들이 하나의 모듈 또는 시스템으로 결합될 수 있고, 하나의 모듈 또는 시스템은 동일한 기능들을 수행하는 다수의 모듈들 또는 시스템들로 분리될 수 있다는 것이 이해될 것이다. 소프트웨어 또는 다른 컴퓨터 실행가능한 명령들로 구현될 때, 프로세스의 엘리먼트들은 본질적으로, 이를테면, 루틴들, 프로그램들, 오브젝트들, 컴포넌트들, 데이터 구조들 등을 이용하여 관련 태스크들을 수행하기 위한 코드 세그먼트들이다. "소프트웨어"라는 용어는 소스 코드, 어셈블리 언어 코드, 기계 코드, 바이너리 코드, 펌웨어, 매크로코드, 마이크로코드, 로직 엘리먼트들의 어레이에 의해 실행가능한 명령들의 임의의 하나 또는 그 초과의 세트들 또는 시퀀스들 및 이러한 예들의 임의의 결합을 포함하는 것으로 이해되어야 한다. 프로그램 또는 코드 세그먼트들은 프로세서 판독가능한 저장 매체에 저장될 수 있거나, 송신 매체 또는 통신 링크 상에서 캐리어로 구현되는 컴퓨터 데이터 신호에 의해 송신될 수 있다.
[0108] 하나 또는 그 초과의 예시적 실시예들에서, 본원에 설명된 동작들은 하드웨어, 소프트웨어, 펌웨어 또는 이들의 임의의 결합으로 구현될 수 있다. 소프트웨어로 구현되는 경우, 이러한 동작들은 컴퓨터 판독가능한 매체 상에 하나 또는 그 초과의 명령들 또는 코드로서 저장되거나 또는 이들을 통해 송신될 수 있다. "컴퓨터 판독가능한 매체"라는 용어는 컴퓨터 판독가능한 저장 매체들 및 통신(예를 들어, 송신) 매체들 둘 모두를 포함한다. 제한이 아닌 예로서, 컴퓨터 판독가능한 저장 매체들은 저장 엘리먼트들의 어레이, 이를테면, (제한 없이, 동적 또는 정적 RAM, ROM, EEPROM 및/또는 플래시 RAM을 포함할 수 있는) 반도체 메모리 또는 강유전체, 자기저항체, 오보닉(ovonic), 중합체 또는 위상-변화 메모리; CD-ROM 또는 다른 광 디스크 스토리지; 및/또는 자기 디스크 스토리지 또는 다른 자기 저장 디바이스들을 포함할 수 있다. 이러한 저장 매체들은 컴퓨터에 의해 액세스될 수 있는 명령들 또는 데이터 구조들의 형태로 정보를 저장할 수 있다. 통신 매체들은 하나의 장소에서 다른 장소로 컴퓨터 프로그램의 이전을 가능하게 하는 임의의 매체를 포함하여, 명령들 또는 데이터 구조들의 형태로 원하는 프로그램 코드를 전달하는데 이용될 수 있고, 컴퓨터에 의해 액세스될 수 있는 임의의 매체를 포함할 수 있다. 또한, 임의의 연결은 컴퓨터 판독가능한 매체로 적절히 지칭된다. 예를 들어, 소프트웨어가 동축 케이블, 광섬유 케이블, 트위스티드 페어(twisted pair), DSL(digital subscriber line), 또는 (적외선, 라디오, 및/또는 마이크로웨이브와 같은) 무선 기술들을 이용하여 웹사이트, 서버, 또는 다른 원격 소스로부터 송신되는 경우, 동축 케이블, 광섬유 케이블, 트위스티드 페어, DSL, 또는 (적외선, 라디오, 및/또는 마이크로웨이브와 같은) 무선 기술들이 매체의 정의 내에 포함된다. 본원에서 이용되는 바와 같은 디스크(disk 및 disc)는 CD(compact disc), 레이저 디스크(disc), 광 디스크(disc), DVD(digital versatile disc), 플로피 디스크(disk) 및 블루-레이 디스크™(Blu-Ray Disc Association, Universal City, CA)을 포함하며, 여기서 디스크(disk)들은 통상적으로 데이터를 자기적으로 재생하는 반면, 디스크(disc)들은 레이저들을 이용하여 데이터를 광학적으로 재생한다. 또한, 위의 것들의 결합들은 컴퓨터 판독가능한 매체들의 범위 내에 포함되어야 한다.
[0109] 추가로, 이를테면, 도 2 및 도 5에 의해 예시된 것들과 같은, 본원에 설명된 방법들 및 기법들을 수행하기 위한 모듈들 및/또는 다른 적절한 수단이 다운로드되고 그리고/또는 다른 방식으로 디바이스에 의해 획득될 수 있다는 것이 인식되어야 한다. 예를 들어, 디바이스는 본원에 설명된 방법들을 수행하기 위한 수단의 이전을 가능하게 하기 위해 서버에 커플링될 수 있다. 대안적으로, 본원에 설명된 다양한 방법들은 디바이스가 저장 수단(예를 들어, RAM(random access memory), ROM(read-only memory), 물리적 저장 매체, 이를테면, CD(compact disc) 또는 플로피 디스크, 등)을 디바이스에 커플링시키거나 또는 저장 수단을 디바이스에 제공할 시에 다양한 방법들을 획득할 수 있도록 저장 수단을 통해 제공될 수 있다. 더욱이, 본원에 설명된 방법들 및 기법들을 디바이스에 제공하기 위한 임의의 다른 적합한 기법이 이용될 수 있다.
[0110] 청구항들이 위에서 예시된 정확한 구성 및 컴포넌트들로 제한되지 않는다는 것이 이해될 것이다. 청구항들의 범위를 벗어나지 않으면서 본원에 설명된 시스템들, 방법들 및 장치의 배열, 동작 및 세부사항들에서 다양한 변경들, 변화들 및 변형들이 이루어질 수 있다.

Claims (50)

  1. 복수의 통신 채널들 사이의 직렬 통신 포트를 공유하기 위한 장치로서,
    상기 직렬 통신 포트 상에서 통신들을 관리하는 트랜시버;
    상기 트랜시버에 커플링된 멀티플렉서 ― 상기 멀티플렉서는 상기 복수의 통신 채널들을 멀티플렉싱함 ― ; 및
    상기 멀티플렉서에 커플링된 식별 정보 회로를 포함하고,
    상기 식별 정보 회로는 상기 복수의 통신 채널들이 상기 직렬 통신 포트를 공유하는 것을 가능하게 하는 식별 정보를 상기 복수의 통신 채널들로부터의 데이터에 부가하고,
    상기 직렬 통신 포트 및 상기 멀티플렉서는 상기 복수의 통신 채널들이 활성(active)일 때 상기 복수의 통신 채널들에 대한 적어도 하나의 레이턴시 메트릭을 충족시키는, 집적 회로들 사이의 통신을 허용하는,
    복수의 통신 채널들 사이의 직렬 통신 포트를 공유하기 위한 장치.
  2. 제 1 항에 있어서,
    상기 트랜시버는 집적 회로의 고속 클럭 라인 직렬 링크에서 함께 그룹화된 적어도 하나의 수신기 및 적어도 하나의 송신기를 포함하는,
    복수의 통신 채널들 사이의 직렬 통신 포트를 공유하기 위한 장치.
  3. 제 1 항에 있어서,
    상기 집적 회로들은 모뎀 및 무선 통신 칩을 포함하는,
    복수의 통신 채널들 사이의 직렬 통신 포트를 공유하기 위한 장치.
  4. 제 1 항에 있어서,
    상기 장치는 집적 회로 상에 포지셔닝되는,
    복수의 통신 채널들 사이의 직렬 통신 포트를 공유하기 위한 장치.
  5. 제 1 항에 있어서,
    상기 복수의 통신 채널들은 유선 채널들인,
    복수의 통신 채널들 사이의 직렬 통신 포트를 공유하기 위한 장치.
  6. 제 1 항에 있어서,
    상기 복수의 통신 채널들은 복수의 통신 표준들에 대응하는,
    복수의 통신 채널들 사이의 직렬 통신 포트를 공유하기 위한 장치.
  7. 제 1 항에 있어서,
    상기 복수의 통신 채널들은 통신 표준의 복수의 인스턴스들에 대응하는,
    복수의 통신 채널들 사이의 직렬 통신 포트를 공유하기 위한 장치.
  8. 제 1 항에 있어서,
    상기 복수의 통신 채널들은 물리 계층 표준들에 대응하는,
    복수의 통신 채널들 사이의 직렬 통신 포트를 공유하기 위한 장치.
  9. 제 1 항에 있어서,
    상기 식별 정보는 통신 표준을 식별하는,
    복수의 통신 채널들 사이의 직렬 통신 포트를 공유하기 위한 장치.
  10. 제 1 항에 있어서,
    상기 적어도 하나의 레이턴시 메트릭은 집적 회로가 데이터를 송신하는지 여부를 결정하기 위한 메트릭을 포함하고,
    상기 메트릭은 통신 채널 특성에 대응하는,
    복수의 통신 채널들 사이의 직렬 통신 포트를 공유하기 위한 장치.
  11. 제 10 항에 있어서,
    상기 집적 회로는 상기 통신 채널 특성이 상기 메트릭보다 클 때 데이터를 송신하는,
    복수의 통신 채널들 사이의 직렬 통신 포트를 공유하기 위한 장치.
  12. 제 1 항에 있어서,
    상기 적어도 하나의 레이턴시 메트릭은 대역폭 메트릭을 포함하는,
    복수의 통신 채널들 사이의 직렬 통신 포트를 공유하기 위한 장치.
  13. 제 1 항에 있어서,
    상기 적어도 하나의 레이턴시 메트릭은 데이터 전달 레이트 메트릭을 포함하는,
    복수의 통신 채널들 사이의 직렬 통신 포트를 공유하기 위한 장치.
  14. 제 1 항에 있어서,
    상기 적어도 하나의 레이턴시 메트릭은 버퍼링 메트릭을 포함하지 않는,
    복수의 통신 채널들 사이의 직렬 통신 포트를 공유하기 위한 장치.
  15. 제 1 항에 있어서,
    상기 집적 회로들은 칩-대-칩(chip-to-chip) 구성인,
    복수의 통신 채널들 사이의 직렬 통신 포트를 공유하기 위한 장치.
  16. 장치에 의해 복수의 통신 채널들 사이의 직렬 통신 포트를 공유하기 위한 방법으로서,
    상기 직렬 통신 포트 상에서 통신들을 관리하는 단계;
    상기 복수의 통신 채널들을 멀티플렉싱하는 단계;
    상기 복수의 통신 채널들이 상기 직렬 통신 포트를 공유하는 것을 가능하게 하는 식별 정보를 상기 복수의 통신 채널들로부터의 데이터에 부가하는 단계; 및
    상기 복수의 통신 채널들이 활성일 때 상기 복수의 통신 채널들에 대한 적어도 하나의 레이턴시 메트릭을 충족시키는, 집적 회로들 사이의 통신을 허용하는 단계를 포함하는,
    장치에 의해 복수의 통신 채널들 사이의 직렬 통신 포트를 공유하기 위한 방법.
  17. 제 16 항에 있어서,
    상기 직렬 통신 포트 상에서 통신들을 관리하는 단계는 집적 회로의 고속 클럭 라인 직렬 링크에서 적어도 하나의 수신기 및 적어도 하나의 송신기를 함께 그룹화하는 단계를 포함하는,
    장치에 의해 복수의 통신 채널들 사이의 직렬 통신 포트를 공유하기 위한 방법.
  18. 제 16 항에 있어서,
    상기 집적 회로들은 모뎀 및 무선 통신 칩을 포함하는,
    장치에 의해 복수의 통신 채널들 사이의 직렬 통신 포트를 공유하기 위한 방법.
  19. 제 16 항에 있어서,
    상기 장치는 집적 회로 상에 포지셔닝되는,
    장치에 의해 복수의 통신 채널들 사이의 직렬 통신 포트를 공유하기 위한 방법.
  20. 제 16 항에 있어서,
    상기 복수의 통신 채널들은 유선 채널들인,
    장치에 의해 복수의 통신 채널들 사이의 직렬 통신 포트를 공유하기 위한 방법.
  21. 제 16 항에 있어서,
    상기 복수의 통신 채널들은 복수의 통신 표준들에 대응하는,
    장치에 의해 복수의 통신 채널들 사이의 직렬 통신 포트를 공유하기 위한 방법.
  22. 제 16 항에 있어서,
    상기 복수의 통신 채널들은 통신 표준의 복수의 인스턴스들에 대응하는,
    장치에 의해 복수의 통신 채널들 사이의 직렬 통신 포트를 공유하기 위한 방법.
  23. 제 16 항에 있어서,
    상기 복수의 통신 채널들은 물리 계층 표준들에 대응하는,
    장치에 의해 복수의 통신 채널들 사이의 직렬 통신 포트를 공유하기 위한 방법.
  24. 제 16 항에 있어서,
    통신 표준을 식별하는 단계를 더 포함하는,
    장치에 의해 복수의 통신 채널들 사이의 직렬 통신 포트를 공유하기 위한 방법.
  25. 제 16 항에 있어서,
    상기 적어도 하나의 레이턴시 메트릭은 집적 회로가 데이터를 송신하는지 여부를 결정하기 위한 메트릭을 포함하고,
    상기 메트릭은 통신 채널 특성에 대응하는,
    장치에 의해 복수의 통신 채널들 사이의 직렬 통신 포트를 공유하기 위한 방법.
  26. 제 25 항에 있어서,
    상기 통신 채널 특성이 상기 메트릭보다 클 때 데이터를 송신하는 단계를 더 포함하는,
    장치에 의해 복수의 통신 채널들 사이의 직렬 통신 포트를 공유하기 위한 방법.
  27. 제 16 항에 있어서,
    상기 적어도 하나의 레이턴시 메트릭은 대역폭 메트릭을 포함하는,
    장치에 의해 복수의 통신 채널들 사이의 직렬 통신 포트를 공유하기 위한 방법.
  28. 제 16 항에 있어서,
    상기 적어도 하나의 레이턴시 메트릭은 데이터 전달 레이트 메트릭을 포함하는,
    장치에 의해 복수의 통신 채널들 사이의 직렬 통신 포트를 공유하기 위한 방법.
  29. 제 16 항에 있어서,
    상기 적어도 하나의 레이턴시 메트릭은 버퍼링 메트릭을 포함하지 않는,
    장치에 의해 복수의 통신 채널들 사이의 직렬 통신 포트를 공유하기 위한 방법.
  30. 제 16 항에 있어서,
    상기 집적 회로들은 칩-대-칩 구성인,
    장치에 의해 복수의 통신 채널들 사이의 직렬 통신 포트를 공유하기 위한 방법.
  31. 복수의 통신 채널들 사이의 직렬 통신 포트를 공유하기 위한 컴퓨터 프로그램 물건으로서,
    장치로 하여금, 상기 직렬 통신 포트 상에서 통신들을 관리하게 하기 위한 코드;
    상기 장치로 하여금, 상기 복수의 통신 채널들을 멀티플렉싱하게 하기 위한 코드;
    상기 장치로 하여금, 상기 복수의 통신 채널들이 상기 직렬 통신 포트를 공유하는 것을 가능하게 하는 식별 정보를 상기 복수의 통신 채널들로부터의 데이터에 부가하게 하기 위한 코드; 및
    상기 장치로 하여금, 상기 복수의 통신 채널들이 활성일 때 상기 복수의 통신 채널들에 대한 적어도 하나의 레이턴시 메트릭을 충족시키는, 집적 회로들 사이의 통신을 허용하게 하기 위한 코드를 포함하는,
    명령들을 가지는, 비-일시적 유형의 컴퓨터 판독가능한 매체를 포함하는,
    복수의 통신 채널들 사이의 직렬 통신 포트를 공유하기 위한 컴퓨터 프로그램 물건.
  32. 제 31 항에 있어서,
    상기 장치로 하여금, 상기 직렬 통신 포트 상에서 통신들을 관리하게 하기 위한 코드는, 상기 장치로 하여금, 집적 회로의 고속 클럭 라인 직렬 링크에서 적어도 하나의 수신기 및 적어도 하나의 송신기를 함께 그룹화하게 하기 위한 코드를 포함하는,
    복수의 통신 채널들 사이의 직렬 통신 포트를 공유하기 위한 컴퓨터 프로그램 물건.
  33. 제 31 항에 있어서,
    상기 집적 회로들은 모뎀 및 무선 통신 칩을 포함하는,
    복수의 통신 채널들 사이의 직렬 통신 포트를 공유하기 위한 컴퓨터 프로그램 물건.
  34. 제 31 항에 있어서,
    상기 복수의 통신 채널들은 복수의 통신 표준들에 대응하는,
    복수의 통신 채널들 사이의 직렬 통신 포트를 공유하기 위한 컴퓨터 프로그램 물건.
  35. 제 31 항에 있어서,
    상기 복수의 통신 채널들은 통신 표준의 복수의 인스턴스들에 대응하는,
    복수의 통신 채널들 사이의 직렬 통신 포트를 공유하기 위한 컴퓨터 프로그램 물건.
  36. 제 31 항에 있어서,
    상기 복수의 통신 채널들은 물리 계층 표준들에 대응하는,
    복수의 통신 채널들 사이의 직렬 통신 포트를 공유하기 위한 컴퓨터 프로그램 물건.
  37. 제 31 항에 있어서,
    상기 명령들은, 상기 장치로 하여금, 통신 표준을 식별하게 하기 위한 코드를 더 포함하는,
    복수의 통신 채널들 사이의 직렬 통신 포트를 공유하기 위한 컴퓨터 프로그램 물건.
  38. 제 31 항에 있어서,
    상기 적어도 하나의 레이턴시 메트릭은, 집적 회로가 데이터를 송신하는지 여부를 결정하기 위한 메트릭을 포함하고,
    상기 메트릭은 통신 채널 특성에 대응하는,
    복수의 통신 채널들 사이의 직렬 통신 포트를 공유하기 위한 컴퓨터 프로그램 물건.
  39. 제 38 항에 있어서,
    상기 명령들은, 상기 장치로 하여금, 상기 통신 채널 특성이 상기 메트릭보다 클 때 데이터를 송신하게 하기 위한 코드를 더 포함하는,
    복수의 통신 채널들 사이의 직렬 통신 포트를 공유하기 위한 컴퓨터 프로그램 물건.
  40. 제 31 항에 있어서,
    상기 적어도 하나의 레이턴시 메트릭은 버퍼링 메트릭을 포함하지 않는,
    복수의 통신 채널들 사이의 직렬 통신 포트를 공유하기 위한 컴퓨터 프로그램 물건.
  41. 복수의 통신 채널들 사이의 직렬 통신 포트를 공유하기 위한 장치로서,
    상기 직렬 통신 포트 상에서 통신들을 관리하기 위한 수단;
    상기 복수의 통신 채널들을 멀티플렉싱하기 위한 수단;
    상기 복수의 통신 채널들이 상기 직렬 통신 포트를 공유하는 것을 가능하게 하는 식별 정보를 상기 복수의 통신 채널들로부터의 데이터에 부가하기 위한 수단; 및
    상기 복수의 통신 채널들이 활성일 때 상기 복수의 통신 채널들에 대한 적어도 하나의 레이턴시 메트릭들을 충족시키는, 집적 회로들 사이의 통신을 허용하기 위한 수단을 포함하는,
    복수의 통신 채널들 사이의 직렬 통신 포트를 공유하기 위한 장치.
  42. 제 41 항에 있어서,
    상기 직렬 통신 포트 상에서 통신들을 관리하기 위한 수단은 집적 회로의 고속 클럭 라인 직렬 링크에서 함께 그룹화된 적어도 하나의 수신기 및 적어도 하나의 송신기를 포함하는,
    복수의 통신 채널들 사이의 직렬 통신 포트를 공유하기 위한 장치.
  43. 제 41 항에 있어서,
    상기 집적 회로들은 모뎀 및 무선 통신 칩을 포함하는,
    복수의 통신 채널들 사이의 직렬 통신 포트를 공유하기 위한 장치.
  44. 제 41 항에 있어서,
    상기 복수의 통신 채널들은 복수의 통신 표준들에 대응하는,
    복수의 통신 채널들 사이의 직렬 통신 포트를 공유하기 위한 장치.
  45. 제 41 항에 있어서,
    상기 복수의 통신 채널들은 통신 표준의 복수의 인스턴스들에 대응하는,
    복수의 통신 채널들 사이의 직렬 통신 포트를 공유하기 위한 장치.
  46. 제 41 항에 있어서,
    상기 복수의 통신 채널들은 물리 계층 표준들에 대응하는,
    복수의 통신 채널들 사이의 직렬 통신 포트를 공유하기 위한 장치.
  47. 제 41 항에 있어서,
    통신 표준을 식별하기 위한 수단을 더 포함하는,
    복수의 통신 채널들 사이의 직렬 통신 포트를 공유하기 위한 장치.
  48. 제 41 항에 있어서,
    상기 적어도 하나의 레이턴시 메트릭은 집적 회로가 데이터를 송신하는지 여부를 결정하기 위한 메트릭을 포함하고,
    상기 메트릭은 통신 채널 특성에 대응하는,
    복수의 통신 채널들 사이의 직렬 통신 포트를 공유하기 위한 장치.
  49. 제 48 항에 있어서,
    상기 통신 채널 특성이 상기 메트릭보다 클 때 데이터를 송신하기 위한 수단을 더 포함하는,
    복수의 통신 채널들 사이의 직렬 통신 포트를 공유하기 위한 장치.
  50. 제 41 항에 있어서,
    상기 적어도 하나의 레이턴시 메트릭은 버퍼링 메트릭을 포함하지 않는,
    복수의 통신 채널들 사이의 직렬 통신 포트를 공유하기 위한 장치.
KR1020157004501A 2012-07-26 2013-07-26 복수의 통신 채널들 사이의 직렬 통신 포트를 공유하기 위한 시스템들 및 방법들 KR101820826B1 (ko)

Applications Claiming Priority (5)

Application Number Priority Date Filing Date Title
US201261676120P 2012-07-26 2012-07-26
US61/676,120 2012-07-26
US13/841,355 2013-03-15
US13/841,355 US9602433B2 (en) 2012-07-26 2013-03-15 Systems and methods for sharing a serial communication port between a plurality of communication channels
PCT/US2013/052410 WO2014018938A1 (en) 2012-07-26 2013-07-26 Systems and methods for sharing a serial communication port between a plurality of communication channels

Publications (2)

Publication Number Publication Date
KR20150038213A true KR20150038213A (ko) 2015-04-08
KR101820826B1 KR101820826B1 (ko) 2018-01-22

Family

ID=49994863

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020157004501A KR101820826B1 (ko) 2012-07-26 2013-07-26 복수의 통신 채널들 사이의 직렬 통신 포트를 공유하기 위한 시스템들 및 방법들

Country Status (4)

Country Link
US (1) US9602433B2 (ko)
KR (1) KR101820826B1 (ko)
CN (2) CN104509039A (ko)
WO (1) WO2014018938A1 (ko)

Families Citing this family (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10505837B1 (en) * 2013-07-09 2019-12-10 Altera Corporation Method and apparatus for data re-packing for link optimization
US9225746B2 (en) * 2013-12-12 2015-12-29 International Business Machines Corporation Timestamp systems and methods
AT515442B1 (de) * 2014-02-27 2020-02-15 Brunke Marc Übertragung von Daten
WO2017023263A1 (en) * 2015-07-31 2017-02-09 Hewlett-Packard Development Company, L.P. Wireless gigabit alliance (wigig) accessories
CN109787875B (zh) * 2018-12-10 2021-04-27 大族激光科技产业集团股份有限公司 通讯总线转换系统
JP7334519B2 (ja) * 2019-07-19 2023-08-29 株式会社リコー シリアル通信装置、通信制御方法、及びプログラム
US11522738B1 (en) 2021-06-22 2022-12-06 Qualcomm Incorporated High-speed communication link with self-aligned scrambling

Family Cites Families (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB2132455A (en) * 1982-12-08 1984-07-04 Racal Res Ltd Communications systems
US6049530A (en) * 1997-06-20 2000-04-11 Telefonaktiebolaget Lm Ericsson Segment performance monitoring
US7912074B2 (en) 2001-06-01 2011-03-22 Fujitsu Limited System and method of multiplexing data from multiple ports
US20030191861A1 (en) 2001-07-02 2003-10-09 Globespanvirata Incorporated Communications system using rings architecture
US7009978B2 (en) 2001-12-18 2006-03-07 Nortel Networks Limited Communications interface for providing a plurality of communication channels to a single port on a processor
US7483432B2 (en) * 2002-09-23 2009-01-27 Alcatel Lucent Usa Inc. Packet transport arrangement for the transmission of multiplexed channelized packet signals
US8255599B2 (en) 2006-03-28 2012-08-28 Integrated Device Technology Inc. Packets transfer device having data absorbing buffers with elastic buffer capacities
US8082363B2 (en) * 2006-05-12 2011-12-20 Hewlett-Packard Development Company, L.P. Multiplexed communication between host computer and smartphone used as wireless modem
TWI338840B (en) * 2006-11-01 2011-03-11 Wistron Corp Expandable express card and its method for isolating noise and method for combining functionalities of the express card with a non-host device
US20090080428A1 (en) 2007-09-25 2009-03-26 Maxxan Systems, Inc. System and method for scalable switch fabric for computer network
US7885546B2 (en) * 2007-10-23 2011-02-08 Oclaro (North America), Inc. Method and apparatus for transparent Ethernet multiplexing and demultiplexing
US20100322221A1 (en) * 2008-02-08 2010-12-23 Shinji Tanimoto Radio transmitting device and radio transmission method
US20100138857A1 (en) * 2008-12-02 2010-06-03 Texas Instruments Inc. Systems and methods for processing data packets
CN201523455U (zh) * 2009-09-24 2010-07-07 信飞系统公司 基站收发机系统中的信号压缩装置

Also Published As

Publication number Publication date
US20140029611A1 (en) 2014-01-30
CN110191037A (zh) 2019-08-30
CN110191037B (zh) 2021-12-28
CN104509039A (zh) 2015-04-08
US9602433B2 (en) 2017-03-21
KR101820826B1 (ko) 2018-01-22
WO2014018938A1 (en) 2014-01-30

Similar Documents

Publication Publication Date Title
KR101820826B1 (ko) 복수의 통신 채널들 사이의 직렬 통신 포트를 공유하기 위한 시스템들 및 방법들
US10069607B2 (en) Common public radio interface, CPRI, lane controller and method of operating thereof
US9065644B2 (en) Full duplex transmission method for high speed backplane system
WO2018201860A1 (zh) 上报端口信息的方法、终端设备和网络设备
US8422516B2 (en) Scalable DigRF architecture
WO2022028311A1 (zh) 一种物理下行控制信道增强方法、通信装置及系统
JP7010971B2 (ja) システム情報の送信方法、ネットワークデバイス及び端末デバイス
CN109716797A (zh) 信道状态信息参考信号发送方法与接收方法及设备
WO2018137700A1 (zh) 一种通信方法,装置及系统
US10178641B2 (en) System and method for automatic delay compensation in a radio base station system
US11888586B2 (en) Low latency network device and method for treating received serial data
TWI759492B (zh) 帶寬分段的配置方法及網絡設備、終端
WO2018127180A1 (zh) 一种参考信号传输方法及装置
WO2022027507A1 (zh) 一种参考信号序列生成方法及装置
CN103188737A (zh) 一种空口数据同步处理的方法和装置
US10122386B2 (en) System and method for on-the-fly modification of the properties on an active antenna carrier in radio base station communication operation
US10582414B2 (en) Method and system for processing lower NFFT LTE rates over CPRI link
US20220149988A1 (en) Method for Adjusting Transmission Rate, Processor, Network Device, and Network System
WO2023060491A1 (zh) 一种多载波聚合能力的上报方法及其装置
WO2022127764A1 (zh) 信息传输方法、装置、iab节点及网络设备
CN102035733A (zh) 通过以太网建立串行数据透明传输通道的方法
WO2019084860A1 (zh) 车联网中的数据发送方法及终端
WO2016090869A1 (zh) 数据发送、接收方法和装置
WO2023044620A1 (zh) 一种传输配置指示状态的确定方法及其装置
WO2022205230A1 (zh) 一种分组数据汇聚协议实体的超帧号确定方法及其装置

Legal Events

Date Code Title Description
A201 Request for examination
A302 Request for accelerated examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant