KR20140058221A - 액정 표시 장치 - Google Patents

액정 표시 장치 Download PDF

Info

Publication number
KR20140058221A
KR20140058221A KR1020120124975A KR20120124975A KR20140058221A KR 20140058221 A KR20140058221 A KR 20140058221A KR 1020120124975 A KR1020120124975 A KR 1020120124975A KR 20120124975 A KR20120124975 A KR 20120124975A KR 20140058221 A KR20140058221 A KR 20140058221A
Authority
KR
South Korea
Prior art keywords
liquid crystal
guide member
crystal panel
thin film
film transistor
Prior art date
Application number
KR1020120124975A
Other languages
English (en)
Other versions
KR102039904B1 (ko
Inventor
김서연
Original Assignee
삼성디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성디스플레이 주식회사 filed Critical 삼성디스플레이 주식회사
Priority to KR1020120124975A priority Critical patent/KR102039904B1/ko
Priority to US13/929,915 priority patent/US9411204B2/en
Publication of KR20140058221A publication Critical patent/KR20140058221A/ko
Application granted granted Critical
Publication of KR102039904B1 publication Critical patent/KR102039904B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1335Structural association of cells with optical devices, e.g. polarisers or reflectors
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136204Arrangements to prevent high voltage or static electricity failures
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/133308Support structures for LCD panels, e.g. frames or bezels
    • G02F1/133317Intermediate frames, e.g. between backlight housing and front frame

Abstract

액정 표시 장치가 제공된다. 액정 표시 장치는 박막 트랜지스터 기판 및 상기 박막 트랜지스터 기판과 대향하는 컬러 필터 기판을 포함하는 액정 패널, 상기 액정 패널의 측면에 인접하여 배치되는 가이드 부재 및 상기 박막 트랜지스터 기판, 상기 박막 트랜지스터 기판 및 상기 가이드 부재와 연결되는 도전 도트를 포함한다.

Description

액정 표시 장치{LIQUID CRYSTAL DISPLAY DEVICE}
본 발명은 액정 표시 장치에 관한 것으로서, 보다 상세하게는 정전기에 의한 표시 품질 저하를 방지할 수 있는 액정 표시 장치에 관한 것이다.
액정 표시 장치는 박막 트랜지스터 기판과 컬러 필터 기판 사이에 배치되는 액정층을 포함하며, 액정층의 광 투과율을 제어하여 화상을 표시할 수 있다. 박막 트랜지스터 기판은 박막 트랜지스터 및 박막 트랜지스터와 연결된 화소 전극을 포함하며, 액정 표시 장치는 박막 트랜지스터에 의하여 화소 전극에 인가되는 전압을 제어하여, 액정층에 포함된 액정 입자의 배치를 제어함으로써, 액정층의 광 투과율을 제어할 수 있다.
액정 표시 장치는 공통 전극을 더 포함할 수 있다. 공통 전극과 화소 전극과의 사이에 전기장이 형성될 수 있으며, 액정 입자의 배치는 전기장에 의하여 제어될 수 있다. 공통 전극은 액정 표시 장치의 종류에 따라 박막 트랜지스터 기판 또는 컬러 필터 기판에 배치될 수 있다. 예를 들어, 액정 표시 장치가 수평 전계형 액정 표시 장치인 경우 공통 전극은 박막 트랜지스터 기판에 배치될 수 있으며, 액정 표시 장치가 수직 전계형 액정 표시 장치인 경우 공통 전극은 컬러 필터 기판에 배치될 수 있다.
공통 전극이 컬러 필터 기판에 배치되는 경우, 화소 전극 및 공통 전극이 모두 박막 트랜지스터 기판에 배치된다. 따라서, 컬러 필터 기판에 정전기가 발생하는 경우 이를 배출하는 경로가 존재하지 않을 수 있다. 컬러 필터 기판에 발생하는 정전기는 액정 입자의 배치에 영향을 미쳐 액정 표시 장치의 표시 품질을 저하시킬 수 있다.
이에 본 발명이 해결하고자 하는 과제는, 컬러 필터 기판에 발생하는 정전기에 의한 액정 표시 장치의 표시 품질 저하를 방지할 수 있는 액정 표시 장치를 제공하고자 하는 것이다.
이에 본 발명이 해결하고자 하는 다른 과제는, 제조 공정이 단순한 액정 표시 장치를 제공하고자 하는 것이다.
이에 본 발명이 해결하고자 하는 또 다른 과제는, 불량율을 저하시킬 수 있는 액정 표시 장치를 제공하고자 하는 것이다.
본 발명의 과제들은 이상에서 언급한 기술적 과제로 제한되지 않으며, 언급되지 않은 또 다른 기술적 과제들은 아래의 기재로부터 당업자에게 명확하게 이해될 수 있을 것이다.
상기 과제를 해결하기 위한 본 발명의 일 실시예에 따른 액정 표시 장치는 박막 트랜지스터 기판 및 상기 박막 트랜지스터 기판과 대향하는 컬러 필터 기판을 포함하는 액정 패널, 상기 액정 패널의 측면에 인접하여 배치되는 가이드 부재 및 상기 박막 트랜지스터 기판, 상기 박막 트랜지스터 기판 및 상기 가이드 부재와 연결되는 도전 도트를 포함한다.
상기 과제를 해결하기 위한 본 발명의 다른 실시예에 따른 액정 표시 장치는 박막 트랜지스터 기판 및 상기 박막 트랜지스터 기판과 대향하는 컬러 필터 기판을 포함하는 액정 패널, 상기 액정 패널의 제1 측면의 제1 단변에 인접하여 배치되는 제1 가이드 부재 및 상기 박막 트랜지스터 기판, 상기 박막 트랜지스터 기판 및 상기 제1 가이드 부재와 연결되는 제1 도전 도트를 포함한다.
기타 실시예의 구체적인 사항들은 상세한 설명 및 도면들에 포함되어 있다.
본 발명의 실시예들에 의하면 적어도 다음과 같은 효과 있다.
즉, 정전기에 의한 액정 표시 장치의 표시 품질 저하를 방지할 수 있다.
또, 액정 패널에 연결된 도전 도트의 박리를 방지할 수 잇다.
또, 도전 도트에 의한 액정 패널의 쇼트 불량을 방지할 수 있다.
본 발명에 따른 효과는 이상에서 예시된 내용에 의해 제한되지 않으며, 더욱 다양한 효과들이 본 명세서 내에 포함되어 있다.
도 1은 본 발명의 일 실시예에 따른 액정 표시 장치의 분해 사시도이다.
도 2는 본 발명의 일 실시예에 따른 액정 패널, 가이드 부재, 백라이트 유닛 및 도전 도트의 결합을 나타낸 평면도이다.
도 3은 본 발명의 일 실시예에 따른 액정 패널, 가이드 부재, 백라이트 유닛 및 도전 도트의 결합을 나타낸 측면도이다.
도 4는 도 2에서 IV 내지 IV'에 따른 액정 패널, 가이드 부재 및 도전 도트의 단면도이다.
도 5는 본 발명의 다른 실시예에 따른 가이드 부재의 사시도이다.
도 6은 본 발명의 다른 실시예에 따른 액정 패널, 가이드 부재, 백라이트 유닛 및 도전 도트의 결합을 나타낸 평면도이다.
도 7은 본 발명의 또 다른 실시예에 따른 가이드 부재의 사시도이다.
도 8은 본 발명의 또 다른 실시예에 따른 액정 패널, 가이드 부재, 백라이트 유닛 및 도전 도트의 결합을 나타낸 평면도이다.
도 9는 본 발명의 또 다른 실시예에 따른 가이드 부재의 사시도이다.
도 10은 본 발명의 또 다른 실시예에 따른 액정 패널, 가이드 부재, 백라이트 유닛 및 도전 도트의 결합을 나타낸 평면도이다.
본 발명의 이점 및 특징, 그리고 그것들을 달성하는 방법은 첨부되는 도면과 함께 상세하게 후술되어 있는 실시예들을 참조하면 명확해질 것이다. 그러나 본 발명은 이하에서 개시되는 실시예들에 한정되는 것이 아니라 서로 다른 다양한 형태로 구현될 것이며, 단지 본 실시예들은 본 발명의 개시가 완전하도록 하며, 본 발명이 속하는 기술분야에서 통상의 지식을 가진 자에게 발명의 범주를 완전하게 알려주기 위해 제공되는 것이며, 본 발명은 청구항의 범주에 의해 정의될 뿐이다.
소자(elements) 또는 층이 다른 소자 또는 층의 "위(on)"로 지칭되는 것은 다른 소자 바로 위에 또는 중간에 다른 층 또는 다른 소자를 개재한 경우를 모두 포함한다. 명세서 전체에 걸쳐 동일 참조 부호는 동일 구성 요소를 지칭한다.
비록 제1, 제2 등이 다양한 구성요소들을 서술하기 위해서 사용되나, 이들 구성요소들은 이들 용어에 의해 제한되지 않음은 물론이다. 이들 용어들은 단지 하나의 구성요소를 다른 구성요소와 구별하기 위하여 사용하는 것이다. 따라서, 이하에서 언급되는 제1 구성요소는 본 발명의 기술적 사상 내에서 제2 구성요소일 수도 있음은 물론이다.
이하, 첨부된 도면을 참고로 하여 본 발명의 실시예들에 대해 설명한다.
도 1은 본 발명의 일 실시예에 따른 액정 표시 장치의 분해 사시도이다.
도 1을 참조하면 액정 표시 장치(1)는 액정 패널(20), 가이드 부재(30) 및 도전 도트(미도시)를 포함한다.
액정 패널(20)은 컬러 필터 기판(20a), 박막 트랜지스터 기판(20b) 및 컬러 필터 기판(20a)과 박막 트랜지스터 기판(20b) 사이에 배치되는 액정층을 포함할 수 있다.
컬러 필터 기판(20a)은 박막 트랜지스터 기판(20b)과 대향하여 배치될 수 있다. 액정 표시 장치(1)가 수평 전계 방식으로 구동되는 경우, 컬러 필터 기판(20a)에 공통 전극이 배치되지 않을 수 있다. 컬러 필터 기판(20a)는 후술할 도전 도트에 의하여 박막 트랜지스터 기판(20a)와 연결될 수 있으며, 컬러 필터 기판(20a)은 도전 도트에 의하여 박막 트랜지스터 기판(20b)과 연결될 수 있다. 도전 도트는 컬러 필터 기판(20a)과 박막 트랜지스터 기판(20b)을 상호 연결하여, 컬러 필터 기판(20a)에 형성되는 정전기가 배출되는 경로를 제공하여, 정전기로 인한 표시 품질의 저하를 방지할 수 있다.
박막 트랜지스터 기판(20b)은 박막 트랜지스터를 포함하며, 액정 표시 장치는 박막 트랜지스터를 제어함으로써, 액정층의 광투과율을 제어하여 액정 패널(20)에 화상을 표시할 수 있다.
액정 패널(20)에 관하여는 후에 도 4를 참조하여 보다 상세히 설명하도록 한다.
가이드 부재(30)는 액정 패널(20)의 측면에 인접하도록 배치될 수 있다. 가이드 부재(30)와 인접한 액정 패널(20)의 측면에서, 컬러 필터 기판(20a)과 박막 트랜지스터 기판(20b)의 측면은 실질적으로 동일한 평면 상에 배치될 수 있다. 액정 패널(20)의 측면은 제1 측면(21)을 포함할 수 있다. 가이드 부재(30)는 제1 측면(21)과 인접하도록 배치될 수 있다. 액정 표시 장치(1)는 가이드 부재(30)를 포함하여, 컬러 필터 기판(20a)과 박막 트랜지스터 기판(20b)를 도전 도트로 상호 연결하는 공정을 단순화할 수 있다. 액정 패널(20)의 측면과 대향하는 가이드 부재(30)의 면에 도전 도트를 도포한 후, 액정 패널(20)을 가이드 부재(20)에 인접하도록 이동시키면, 도전 도트가 액정 패널(20)의 측면에 접착되고, 가이드 부재(30)와 액정 패널(20) 사이에 작용하는 압력에 의하여 액정 패널(20)의 상부면과도 접착되게 되어, 도전 도트는 박막 트랜지스터 기판(20b)과 컬러 필터 기판(20a)을 상호 연결시킬 수 있다. 따라서, 본 발명의 일 실시예에 의하면, 액정 표시 장치(1) 제조 시 액정 패널(20)에 별도로 도전 도트를 부착하는 공정이 필요하지 않다. 이에 관하여는 후에 보다 상세히 설명하도록 한다.
액정 표시 장치(1)는 상부 커버(10), 백라이트 유닛(40) 및 하부 커버(50)를 더 포함할 수 있다.
상부 커버(10)는 액정 표시 장치(1)의 상부 외곽을 형성할 수 있다. 상부 커버(10)는 액정 패널(20) 상에 배치될 수 있다. 상부 커버(10)는 액정 패널(20)의 적어도 일부를 노출시키는 개구부를 포함할 수 있다.
백라이트 유닛(40)은 액정 패널(20)의 하부에 배치될 수 있다. 백라이트 유닛(40)은 액정 패널(20)에 광을 제공할 수 있다. 액정 패널(20)은 백라이트 유닛(40)으로부터 제공되는 광의 투과율을 제어하여 화상을 표시할 수 있다.
하부 커버(50)는 액정 표시 장치(1)의 하부 외곽을 형성할 수 있다. 하부 커버(50)와 상부 커버(10) 사이에 액정 패널(20), 가이드 부재(30) 및 백라이트 유닛(40)이 수납될 수 있다.
이하, 도 2 및 도 3을 참조하여, 도전 도트가 컬러 필터 기판(20a) 및 박막 트랜지스터 기판(20b)을 연결시키는 것에 대하여 상세히 설명하도록 한다. 도 2는 본 발명의 일 실시예에 따른 액정 패널, 가이드 부재, 백라이트 유닛 및 도전 도트의 결합을 나타낸 평면도이다. 도 3은 본 발명의 일 실시예에 따른 액정 패널, 가이드 부재, 백라이트 유닛 및 도전 도트의 결합을 나타낸 측면도이다.
도 2 및 도 3을 참조하면, 가이드 부재(30)는 백라이트 유닛(40) 상에 안착될 수 있다. 가이드 부재(30)는 백라이트 유닛(40)에 부착될 수 있다. 가이드 부재(30)는 접착제를 통하여 백라이트 유닛(40)에 부착될 수 있으며, 기구적으로 부착될 수도 있다. 몇몇 실시예에 의하면, 가이드 부재(30)는 백라이트 유닛(40)과 일체로 형성될 수도 있다. 또 다른 몇몇 실시예들에 의하면, 가이드 부재(30)는 백라이트 유닛(40) 이외의 액정 표시 장치(1)가 포함하는 구성에 부착되거나, 상기 구성과 일체로 형성될 수 있다. 예를 들어, 가이드 부재(30)는 하부 샤시(50) 또는 상부 샤시(10)에 부착되거나, 하부 샤시(50) 또는 상부 샤이(10)와 일체로 형성될 수 있다. 또는, 도시되지는 않았으나, 액정 표시 장치(1)가 백라이트 유닛(40)과 액정 표시 패널(20) 사이에 몰드 프레임을 더 포함하는 경우라면, 가이드 부재(30)는 몰드 프레임에 부착되거나, 몰드 프레임과 일체로 형성될 수도 있다.
가이드 부재(30)는 제1 측면(21)과 대향하는 제1 면(31)을 포함할 수 있다. 제1 측면(21)은 제1 단변(211) 및 제1 단변(211)과 대향하는 제2 단변(212)을 포함할 수 있다. 제1 측면(21)은 적어도 제1 단변(211)으로부터 제2 단변(212)까지 연장된 형상일 수 있다. 제1 면의 높이는 제1 단변(211) 또는 제2 단변(212)의 길이와 실질적으로 동일할 수 있다.
액정 패널(20)은 백라이트 유닛(40) 상에 안착될 수 있다. 액정 패널(20)을 제1 측면(21)이 가이드 부재(30)의 제1 면(31)에 인접하도록 이동시키며 액정 패널(20)을 가이드 부재(30)와 연결시킬 수 있다. 액정 패널(20)은 도전 도트(61, 62)를 통하여 가이드 부재(30)와 연결될 수 있다. 액정 패널(20)을 제1 측면(21) 가이드 부재(30)의 제1 면(31)에 인접하도록 이동시키면, 가이드 부재(30)에 도포되어 있는 도전 도트(61, 62)가 제1 측면(21)과 밀착되어, 제1 측면(21)에서 도전 도트(61, 62)와 액정 패널(20)이 연결될 수 있다. 또한, 가이드 부재(30)와 액정 패널(20) 사이의 압력에 의하여 도전 도트(61, 62)가 액정 패널(20)의 상부면으로 밀려 올라가, 액정 패널(20)의 상부면에서 도전 도트(61, 62)와 액정 패널(20)이 연결될 수 있다. 액정 표시 장치(1)는 가이드 부재(30) 상에 도전 도트(61, 62)를 도포한 후 액정 패널(20)과 결합하시키는 공정을 포함하여 형성되므로, 액정 패널(20)에 도전 도트(61, 62)를 부착시키는 공정을 용이하게 실시할 수 있다. 또한, 가이드 부재(30)는 액정 패널(20)에 부착된 도전 도트(61, 62)의 외곽을 보호하여, 도전 도트(61, 62)의 박리를 방지할 수 있으므로, 도전 도트(61, 62)의 박리에 따른 액정 표시 장치(1)의 불량을 감소시킬 수 있다.
가이드 부재(30)에 도포되는 도전 도트(61, 62)는 점성을 갖는 액상의 도전체일 수 있다. 도전 도트(61, 62)는 탄소(Carbon) 또는 은(Ag)을 포함하여 형성될 수 있으며, 반드시 이에 한정되는 것은 아니다. 도전 도트(61, 62)는 액정 패널(20)에 연결된 후 소정의 시간이 경과하면 경화될 수 있다. 경화된 도전 도트(61, 62)는 액정 패널(20)과 가이드 부재(30)를 결합시킬 수 있다.
도전 도트(61, 62)는 제1 단변(211) 또는 제2 단변(212)에 인접하도록 배치될 수 있다. 도전 도트(61, 62)는 제1 단변(211) 또는 제2 단변(212)을 커버하도록 배치될 수도 있다. 도전 도트(61, 62)는 제1 단변(211)에 인접한 제1 도전 도트(61) 및 제2 단변(212)에 인접한 제2 도전 도트(62)를 포함할 수 있다. 몇몇 실시예에 의하면, 액정 표시 장치(1)는 제1 도전 도트(61) 및 제2 도전 도트(62) 중 하나의 도전 도트만을 포함할 수도 있다. 또 다른 몇몇 실시예에 의하면, 액정 표시 장치는 제1 및 제2 도전 도트(61, 62) 이외에 추가적인 도전 도트를 포함할 수도 있다.
이하 도 4를 참조하여, 도전 도트(61, 62)와 액정 패널(20)의 연결에 대하여 보다 상세히 설명하도록 한다. 도 4는 도 2에서 IV 내지 IV'에 따른 액정 패널, 가이드 부재 및 도전 도트의 단면도이다.
도 4를 참조하면, 박막 트랜지스터 기판(20b)은 기재(21b), 게이트 절연막(22b), 공통 전극(23b) 평탄화막(24b), 화소 전극(25b), 게이트 전극(G), 반도체층(SM), 소스 전극(S) 및 드레인 전극(D)을 포함할 수 있다.
기재(21b)는 절연성 물질로 형성될 수 있다. 예를 들어, 기재(21b)는 유리, 석영, 세라믹, 플라스틱 등으로 형성될 수 있다. 기재(21b)는 평탄한 판상일 수 있다. 몇몇 실시예에 의하면 기재(21b)는 외력에 의하여 용이하게 구부러질 수 있는 재질로 형성될 수도 있다. 기재(21b)는 기재(21b) 상에 배치된 타 구성들을 지지할 수 있다.
기재 상에는 게이트 전극(G)이 배치될 수 있다. 게이트 전극(G)은 반도체층(SM)의 적어도 일부 영역과 중첩되도록 배치될 수 있다. 게이트 전극(G)에 인가되는 전압에 의하여, 반도체층(SM)이 도전성 또는 비도전성을 갖는지 여부가 제어될 수 있다. 예를 들어, 게이트 전극(G)에 상대적으로 높은 전압이 인가되는 경우, 반도체층(SM)이 도전성을 가져, 드레인 전극(D) 및 소스 전극(S)이 상호 전기적으로 연결되도록 할 수 있으며, 게이트 전극(G)에 상대적으로 낮은 전압이 인가되는 경우, 반도체층(SM)이 비도전성을 가져, 드레인 전극(D) 및 소스 전극(S)이 상호 절연되도록 할 수 있다.
게이트 전극(G) 상에는 게이트 절연막(22b)이 배치될 수 있다. 게이트 절연막(22b)은 게이트 전극(22b)과 반도체층(SM)을 상호 절연시킬 수 있다. 층간 절연막(40)은 질화 규소(SiNx) 또는 산화 규소(SiO2) 등으로 형성될 수 있으나 이에 한정되는 것은 아니다.
반도체층(SM)은 게이트 절연막(22b) 상에 배치될 수 있다. 반도체층(SM)은 게이트 전극(G)과 적어도 일부가 중첩하도록 형성될 수 있다. 반도체층(SM)은 비정질 규소막 또는 다결정 규소막으로 형성될 수 있다. 반도체층(SM)은 불순물이 도핑되지 않은 채널 영역, 채널 영역의 양 측에 배치되고 p+ 도핑되어 소스 전극(S) 및 드레인 전극(D) 과 각각 접촉하는 소스 영역 및 드레인 영역을 포함할 수 있다. 반도체층(SM)에 도핑되는 불순물은 붕소(B)를 포함하는 P형 불순물일 수 있으며, 예를 들어, B2H6 등이 불순물로서 사용될 수 있다. 반도체층(SM)에 도핑되는 불순물의 종류는 실시예에 따라 다양하게 변경될 수 있다. 몇몇 실시예에 의하면, 반도체층(SM)은 산화 반도체로 형성될 수도 있다.
소스 전극(S) 및 드레인 전극(D)은 반도체층(SM) 상에 배치될 수 있다. 소스 전극(S) 및 드레인 전극(D)은 각각은 적어도 일부가 반도체층(SM)가 접촉할 수 있다.
소스 전극(S), 드레인 전극(D) 게이트 전극(G) 및 반도체층(SM)은 박막 트랜지스터(T)를 형성할 수 있으며, 박막 트랜지스터(T)는 게이트 전극(G)에 인가되는 전압에 따라, 소스 전극(S)에 전달되는 신호를 드레인 전극(D)에 전달할지 여부를 결정할 수 있다.
박막 트랜지스터(T) 상에는 평탄화막(24b)이 배치될 수 있다. 평탄화막(24b)는 평탄화막(24b)의 상부에 배치되는 화소 전극(25b)의 용이한 배치를 위하여 박막 트랜지스터(T) 상부의 단차를 없애고, 평탄한 면을 형성할 수 있다.
평탄화막(50)에는 콘택홀이 형성될 수 있으며, 콘택홀을 통하여 화소 전극(25b)은 드레인 전극(D)과 접촉하여, 전기적으로 연결될 수 있다.
평탄화막(24b) 상에는 화소 전극(25b)이 배치될 수 있다. 화소 전극(25b)은 투명한 도전성 물질로 형성될 수 있다. 예를 들어, 화소 전극(25b)은 ITO(Indium Tin Oxide) 또는 IZO(Indium Zinc Oxide)로 형성될 수 있으며, 화소 전극(25b)의 재질은 이에 한정되는 것은 아니다. 화소 전극(25b)은 드레인 전극(D)으로부터 인가되는 신호에 의하여, 공통 전극(23b)과의 사이에 전기장을 형성하며, 상기 전기장에 의하여 액정층(20c)에 포함된 액정 입자(미도시)의 배열이 제어될 수 있다. 도 4에서는 화소 전극(25b)이 여러 부분으로 단절된 형상인 것으로 도시되어 있으나, 실질적으로는 각각의 부분들이 연결되어, 드레인 전극(D)과 모두 전기적으로 연결되어 있을 수 있다.
공통 전극(23b)은 화소 전극(25b)의 하부에 화소 전극(25b)과 절연되어 배치될 수 있다. 박막 트랜지스터 기판(20b)이 공통 전극(23b)을 포함하여, 액정 패널(20)은 수평 전계 방식으로 동작할 수 있다. 공통 전극(23b)에는 공통 전압이 인가될 수 있다. 공통 전극(23b)의 적어도 일부는 액정 패널(20)의 측면으로 노출될 수 있다. 공통 전극(23b)은 액정 패널(20)의 측면으로 노출된 영역에서 제1 도전 도트(61)와 연결될 수 있다. 도시되지는 않았으나, 제2 도전 도트(62)가 배치된 영역에서는, 공통 전극(23b)은 액정 패널(20)의 측면으로 노출된 영역에서 제2 도전 도트(62)와 연결될 수 있다. 공통 전극(23b)은 도전 도트(61, 62)와 연결되어, 도전 도트(61, 62)에 공통 전압을 인가할 수 있으며, 도전 도트(61, 62)는 컬러 필터 기판(20a)과 연결되어 컬러 필터 기판(20a)에 공통 전압을 전달할 수 있다.
컬러 필터 기판(20a)은 컬러 필터층(22a) 및 도전층(21a)을 포함할 수 있다.
컬러 필터층(22a)은 컬러 필터 영역(221a) 및 블랙 매트릭스 영역(222a)을 포함할 수 있다. 컬러 필터 영역(221a)에는 적색, 녹색 또는 청색의 컬러 필터가 배치될 수 있다. 블랙 매트릭스 영역(222a)에는 블랙 매트릭스가 배치되어 광을 차단할 수 있다.
도전층(21a)은 컬러 필터층(22a) 상에 배치될 수 있다. 도전층(21a)은 투명한 도전성 물질로 형성될 수 있다. 예를 들어, 도전층(21a)은 ITO 또는 IZO로 형성될 수 있으며, 이에 한정되는 것은 아니다. 도전층(21a)은 측면 및 상부면에서 제1 도전 도트(61)와 연결될 수 있다. 도시되지는 않았으나, 제2 도전 도트(62)가 배치된 영역에서는, 도전층(21a)은 측면 및 상부면에서 제2 도전 도트(62)와 연결될 수 있다. 도전층(21a)은 도전 도트(61, 62)와 연결되어, 컬러 필터 기판(20a)에 발생한 정전기를 도전 도트(61, 62)를 통하여 방출할 수 있다. 도전층(21a)에는 도전 도트(61, 62)를 통하여 공통 전압이 인가되어, 도전층(21a)은 컬러 필터 기판(20a)의 전위를 일정하게 유지할 수 있다. 따라서, 도전층(21a)은 컬러 필터 기판(20a)에 발생하는 정전기가 액정층(20c)에 미치는 영향을 방지할 수 있으며, 액정 패널(20) 외부의 전기장이 액정층(20c)에 미치는 영향을 방지할 수 있어, 컬러 필터 기판(20a)에 발생하는 정전기 또는 외부의 전기장에 의한 액정 표시 장치(1)의 표시 품질의 저하를 방지할 수 있다.
액정 패널(20)는 봉지 패턴(20d)을 더 포함할 수 있으며, 봉지 패턴(20d)는 컬러 필터 기판(20a)과 박막 트랜지스터 기판(20b) 사이에 배치된 액정층(20c)이 외부로 누출되는 것을 방지할 수 있다.
이하 도 5 및 도 6을 참조하여 본 발명의 다른 실시예에 대하여 설명하도록 한다. 도 5는 본 발명의 다른 실시예에 따른 가이드 부재의 사시도이다. 도 6은 본 발명의 다른 실시예에 따른 액정 패널, 가이드 부재, 백라이트 유닛 및 도전 도트의 결합을 나타낸 평면도이다.
도 5를 참조하면, 가이드 부재(30a)는 제1 면(31)에 배치되는 제1 돌출부(311) 및 제2 돌출부(312)를 더 포함할 수 있다. 제1 돌출부(311) 및 제2 돌출부(312)는 액정 패널(20)의 제1 측면(21) 방향으로 돌출될 수 있다. 제1 돌출부(311)는 제1 단변(211)에 인접하도록 배치될 수 있고, 제2 돌출부(312)는 제2 단변(212)에 인접하도록 배치될 수 있다. 제1 도전 도트(61)는 제1 돌출부(311)로부터 제1 면(31)의 제1 단변(211)에 인접한 에지(edge) 방향에 배치된 후 액정 패널(20)과 결합될 수 있다. 제2 도전 도트(62)는 제2 돌출부(311)로부터 제1 면(31)의 제2 단변(212)에 인접한 에지 방향에 배치된 후 액정 패널(20)과 결합될 수 있다. 제1 돌출부(311) 및 제2 돌출부(312)는 에지 측에 배치된 도전 도트(61, 62)가 도전 도트(61, 62)와 액정 패널(20)의 결합 과정에서, 제1 측면(21)의 내측으로 침투하는 것을 방지할 수 있다. 액정 패널(20)의 측면에서는 공통 전극(23b) 및 도전층(21a) 이외에도, 다른 신호가 인가되는 배선이 노출될 수 있으며, 도전 도트(61, 62)가 제1 측면(21)의 예상된 영역 이상의 영역으로 확장되어 제1 측면(21)과 연결되는 경우, 액정 패널(20) 내의 배선 들 간의 쇼트가 발생할 수 있다. 따라서, 제2 돌출부(311) 및 제2 돌출부(312)는 도전 도트(61, 62)의 과도한 확장을 방지하여, 액정 패널(20)의 도전 도트(61, 62)에 의한 쇼트 불량을 감소시킬 수 있다. 몇몇 실시예에 의하면, 제1 돌출부(311) 및 제2 돌출부(312) 중 하나는 생략될 수도 있다.
이하 도 7 및 도 8을 참조하여, 본 발명의 또 다른 실시예에 대하여 설명하도록 한다. 도 7은 본 발명의 또 다른 실시예에 따른 가이드 부재의 사시도이다. 도 8은 본 발명의 또 다른 실시예에 따른 액정 패널, 가이드 부재, 백라이트 유닛 및 도전 도트의 결합을 나타낸 평면도이다.
도 7 및 도 8을 참조하면, 가이드 부재(30b)는 제1 면(31), 제2 면(32) 및 제3 면(33)을 포함할 수 있다.
제2 면(32)은 제1 면(31)과 연결될 수 있다. 액정 패널(20)은 제1 측면(21)과 제1 단변(211)에 의하여 연결되는 제2 측면(22)을 더 포함할 수 있으며, 제2 면(32)은 제2 측면(22)과 대향하도록 배치될 수 있다. 가이드 부재(30b)는 제2 면(32)를 더 포함하여 제1 단변(211)에 인접한 제2 측면(22)의 영역에서 제1 도전 도트(61)와 액정 패널(20)의 연결을 보조할 수 있다. 또한, 제2 면(32)은 제1 도전 도트(61)를 제2 측면(22) 상에서 커버하여, 제1 도전 도트(61)의 박리를 효과적으로 방지할 수 있다.
제3 면(33)은 제1 면(31)과 연결될 수 있다. 액정 패널(20)은 제1 측면(21)과 제2 단변(212)에 의하여 연결되는 제3 측면(23)을 더 포함할 수 있으며, 제3 면(33)은 제2 측면(23)과 대향하도록 배치될 수 있다. 가이드 부재(30b)는 제3 면(33)를 더 포함하여 제2 단변(212)에 인접한 제3 측면(23)의 영역에서 제2 도전 도트(62)와 액정 패널(20)의 연결을 보조할 수 있다. 또한, 제3 면(33)은 제2 도전 도트(62)를 제3 측면(23) 상에서 커버하여, 제2 도전 도트(62)의 박리를 효과적으로 방지할 수 있다.
가이드 부재(30b)는 제1 및 제2 돌출부(311, 312)를 더 포함할 수 있으며, 추가적으로, 제3 및 제4 돌출부(321, 331)를 더 포함할 수 있다.
제3 돌출부(321)는 제2 면(32)으로부터 액정 패널(20)의 제2 측면(22) 방향으로 돌출될 수 있다. 제3 돌출부(321)는 제1 단변(211)에 인접하도록 배치될 수 있다. 제1 도전 도트(61)는 제3 돌출부(321)와 제1 돌출부(311) 사이의 제1 면(31) 및 제2 면(32)에 배치된 후 액정 패널(20)과 결합될 수 있다. 제3 돌출부(321)는 제1 도전 도트(61)가 제1 도전 도트(61)와 액정 패널(20)의 결합 과정에서, 제2 측면(22)의 내측으로 침투하는 것을 방지할 수 있다. 따라서, 제3 돌출부(321)는 제1 도전 도트(61)의 과도한 확장을 방지하여, 액정 패널(20)의 제1 도전 도트(61)에 의한 쇼트 불량을 감소시킬 수 있다.
제4 돌출부(331)는 제3 면(33)으로부터 액정 패널(20)의 제3 측면(23) 방향으로 돌출될 수 있다. 제4 돌출부(331)는 제2 단변(212)에 인접하도록 배치될 수 있다. 제2 도전 도트(62)는 제4 돌출부(331)와 제2 돌출부(312) 사이의 제1 면(31) 및 제3 면(33)에 배치된 후 액정 패널(20)과 결합될 수 있다. 제4 돌출부(331)는 제2 도전 도트(62)가 제2 도전 도트(62)와 액정 패널(20)의 결합 과정에서, 제3 측면(23)의 내측으로 침투하는 것을 방지할 수 있다. 따라서, 제4 돌출부(331)는 제2 도전 도트(62)의 과도한 확장을 방지하여, 액정 패널(20)의 제2 도전 도트(62)에 의한 쇼트 불량을 감소시킬 수 있다.
이하 도 9 및 도 10을 참조하여 본 발명의 또 다른 실시예에 대하여 설명하도록 한다. 도 9는 본 발명의 또 다른 실시예에 따른 가이드 부재의 사시도이다. 도 10은 본 발명의 또 다른 실시예에 따른 액정 패널, 가이드 부재, 백라이트 유닛 및 도전 도트의 결합을 나타낸 평면도이다.
도 9 및 도 10을 참조하면, 가이드 부재(30c)는 제1 가이드 부재(31c) 및 제2 가이드 부재(32c)를 포함할 수 있다.
제1 가이드 부재(31c)는 제1 단변(211)에 인접하도록 배치될 수 있다. 제1 가이드 부재(31c)는 제1 측면(21)과 대향하는 제1 면(311c) 및 제2 측면(22)과 대향하는 제2 면(312c)를 포함할 수 있다. 제1 도전 도트(61)는 제1 면(311c) 및 제2 면(312c)이 연결되는 모서리에 인접한 영역에 배치된 후, 액정 패널(20)과 연결될 수 있다. 제1 면(311c) 및 제2 면(312c)은 제1 도전 도트(61)가 액정 패널(20)과 연결되는 것을 보조할 수 있으며, 제1 도전 도트(61)의 박리를 방지할 수 있다.
제1 가이드 부재(31c)는 제1 돌출부(313c) 및 제2 돌출부(314c)를 더 포함할 수 있다. 제1 돌출부(313c)는 제1 면(311c)으로부터 제1 측면(21) 방향으로 돌출된 형상일 수 있으며, 제2 돌출부(314c)는 제2 면(312c)으로부터 제2 측면(22) 방향으로 돌출된 형상일 수 있다. 제1 돌출부(313c) 및 제2 돌출부(314c)는 제1 도전 도트(61)의 과도한 확장을 방지하여, 액정 패널(20)의 제1 도전 도트(61)에 의한 쇼트 불량을 감소시킬 수 있다.
제2 가이드 부재(32c)는 제2 단변(212)에 인접하도록 배치될 수 있다. 제2 가이드 부재(32c)는 제1 측면(21)과 대향하는 제3 면(321c) 및 제3 측면(23)과 대향하는 제4 면(322c)를 포함할 수 있다. 제2 도전 도트(62)는 제3 면(321c) 및 제4 면(322c)이 연결되는 모서리에 인접한 영역에 배치된 후, 액정 패널(20)과 연결될 수 있다. 제3 면(321c) 및 제4 면(322c)은 제2 도전 도트(62)가 액정 패널(20)과 연결되는 것을 보조할 수 있으며, 제2 도전 도트(62)의 박리를 방지할 수 있다.
제2 가이드 부재(32c)는 제3 돌출부(323c) 및 제4 돌출부(324c)를 더 포함할 수 있다. 제3 돌출부(323c)는 제3 면(321c)으로부터 제1 측면(21) 방향으로 돌출된 형상일 수 있으며, 제4 돌출부(324c)는 제4 면(322c)으로부터 제3 측면(23) 방향으로 돌출된 형상일 수 있다. 제3 돌출부(323c) 및 제4 돌출부(324c)는 제2 도전 도트(62)의 과도한 확장을 방지하여, 액정 패널(20)의 제2 도전 도트(62)에 의한 쇼트 불량을 감소시킬 수 있다.
몇몇 실시예에 의하면, 액정 표시 장치(1)는 제1 가이드 부재(31c) 및 제2 가이드 부재(32c) 중 하나만을 포함할 수도 있다.
이상 첨부된 도면을 참조하여 본 발명의 실시예들을 설명하였지만, 본 발명이 속하는 기술분야에서 통상의 지식을 가진 자는 본 발명의 그 기술적 사상이나 필수적인 특징을 변경하지 않고서 다른 구체적인 형태로 실시될 수 있다는 것을 이해할 수 있을 것이다. 그러므로 이상에서 기술한 실시예들은 모든 면에서 예시적인 것이며 한정적이 아닌 것으로 이해해야만 한다.
1: 액정 표시 장치 10: 상부 커버
20: 액정 패널 21: 제1 측면
22: 제2 측면 23: 제3 측면
211: 제1 단변 212: 제2 단변
20a: 컬러 필터 기판 21a: 도전층
22a: 컬러 필터층 221a: 컬러 필터 영역
222a: 블랙 매트릭스 영역 20b: 박막 트랜지스터 기판
21b: 기재 22b: 게이트 절연막
23b: 공통 전극 24b: 평탄화막
25b: 화소 전극 20c: 액정층
20d: 봉지 패턴
30, 30a, 30b, 30c: 가이드 부재 31, 311c: 제1 면
32, 312c: 제2 면 33, 321c: 제3 면
322c: 제4 면 311, 313c: 제1 돌출부
312, 314c: 제2 돌출부 321, 323c: 제3 돌출부
331, 324c: 제4 돌출부

Claims (20)

  1. 박막 트랜지스터 기판 및 상기 박막 트랜지스터 기판과 대향하는 컬러 필터 기판을 포함하는 액정 패널;
    상기 액정 패널의 측면에 인접하여 배치되는 가이드 부재; 및
    상기 박막 트랜지스터 기판, 상기 박막 트랜지스터 기판 및 상기 가이드 부재와 연결되는 도전 도트를 포함하는 액정 표시 장치.
  2. 제1 항에 있어서,
    상기 가이드 부재와 대향하는 상기 액정 패널의 측면에서, 상기 박막 트랜지스터 기판의 측면과 상기 컬러 필터 기판의 측면은 동일 평면에 배치되는 액정 표시 장치.
  3. 제1 항에 있어서,
    상기 측면은 제1 측면을 포함하고,
    상기 제1 측면의 단변에 인접한 영역에서 상기 박막 트랜지스터 기판 및 상기 컬러 필터 기판은 상기 도전 도트와 연결되는 액정 표시 장치.
  4. 제3 항에 있어서,
    상기 가이드 부재는 상기 제1 측면과 대향하는 제1 면을 포함하는 액정 표시 장치.
  5. 제4 항에 있어서,
    상기 단변은 서로 대향하는 제1 단변 및 제2 단변을 포함하고,
    상기 가이드 부재는 상기 제1 단변에 인접하고, 상기 제1 면으로부터 상기 제1 측면으로 돌출된 제1 돌출부를 더 포함하는 액정 표시 장치.
  6. 제5 항에 있어서,
    상기 가이드 부재는 상기 제2 단변에 인접하고, 상기 제1 면으로부터 상기 제1 측면으로 돌출된 제2 돌출부를 더 포함하는 액정 표시 장치.
  7. 제4 항에 있어서,
    상기 측면은 상기 제1 측면과 상기 제1 단변에 의하여 연결되는 제2 측면을 더 포함하고,
    상기 가이드 부재는 상기 제1 면과 연결되고, 상기 제2 측면과 대향하는 제2면을 더 포함하는 액정 표시 장치.
  8. 제7 항에 있어서,
    상기 가이드 부재는 상기 제1 단변에 인접하고 상기 제2 면으로부터 상기 제2 측면으로 돌출된 제3 돌출부를 더 포함하는 액정 표시 장치.
  9. 제8 항에 있어서,
    상기 측면은 상기 제1 측면과 상기 제2 단변에 의하여 연결되는 제3 측면을 더 포함하고,
    상기 가이드 부재는 상기 제1 면과 연결되고, 상기 제3 측면과 대향하는 제3 면을 더 포함하는 액정 표시 장치.
  10. 제 9항에 있어서,
    상기 가이드 부재는 상기 제2 단변에 인접하고 상기 제3 면으로부터 상기 제3 측면으로 돌출된 제4 돌출부를 더 포함하는 액정 표시 장치.
  11. 제1 항에 있어서,
    상기 박막 트랜지스터 기판은 공통 전압이 인가되며, 상기 측면에서 외부로 노출되는 공통 전압 배선을 포함하고,
    상기 컬러 필터 기판은 컬러 필터층 및 상기 컬러 필터층과 연결되는 도전층을 포함하고,
    상기 공통 전압 배선 및 상기 도전층 각각은 상기 도전 도트와 접촉하는 액정 표시 장치.
  12. 제1 항에 있어서,
    상기 액정 패널의 하부에 배치되는 백라이트 유닛을 더 포함하되,
    상기 가이드 부재는 상기 백라이트 유닛에 부착되는 액정 표시 장치.
  13. 제1 항에 있어서,
    상기 액정 패널의 하부에 배치되는 백라이트 유닛을 더 포함하되,
    상기 가이드 부재는 상기 백라이트 유닛과 일체로 형성되는 액정 표시 장치.
  14. 박막 트랜지스터 기판 및 상기 박막 트랜지스터 기판과 대향하는 컬러 필터 기판을 포함하는 액정 패널;
    상기 액정 패널의 제1 측면의 제1 단변에 인접하여 배치되는 제1 가이드 부재; 및
    상기 박막 트랜지스터 기판, 상기 박막 트랜지스터 기판 및 상기 제1 가이드 부재와 연결되는 제1 도전 도트를 포함하는 액정 표시 장치.
  15. 제14 항에 있어서,
    상기 액정 패널은 상기 제1 측면과 상기 제1 단변에 의하여 연결되는 제2 측면을 더 포함하고,
    상기 제1 가이드 부재는,
    상기 제1 측면과 대향하는 제1 면; 및
    상기 제2 측면과 대향하는 제2 면을 포함하는 액정 표시 장치.
  16. 제15 항에 있어서,
    상기 제1 가이드 부재는 상기 제1 단변에 인접하고 상기 제1 면으로부터 상기 제1 측면으로 돌출된 제1 돌출부; 및
    상기 제1 단변에 인접하고 상기 제2 면으로부터 상기 제2 측면으로 돌출된 제2 돌출부를 더 포함하는 액정 표시 장치.
  17. 제14 항에 있어서,
    상기 가이드 부재는 상기 제2 단변에 인접하여 배치되는 제2 가이드 부재; 및
    상기 박막 트랜지스터 기판, 상기 컬러 필터 기판 및 상기 제2 가이드 부재와 연결되는 제2 도전 도트를 더 포함하는 액정 표시 장치.
  18. 제17 항에 있어서,
    상기 제1 측면은 상기 제1 단변과 대향하는 제2 단변을 더 포함하고,
    상기 액정 패널은 상기 제1 측면과 상기 제2 단변에 의하여 연결되는 제3 측면을 더 포함하고,
    상기 제2 가이드 부재는,
    상기 제1 측면과 대향하는 제3 면; 및
    상기 제3 측면과 대향하는 제4 면을 포함하는 액정 표시 장치.
  19. 제14 항에 있어서,
    상기 가이드 부재와 대향하는 상기 액정 패널의 측면에서, 상기 박막 트랜지스터 기판의 측면과 상기 컬러 필터 기판의 측면은 동일 평면에 배치되는 액정 표시 장치.
  20. 제14 항에 있어서,
    상기 박막 트랜지스터 기판은 공통 전압이 인가되며, 상기 측면에서 외부로 노출되는 공통 전압 배선을 포함하고,
    상기 컬러 필터 기판은 컬러 필터층 및 상기 컬러 필터층과 연결되는 도전층을 포함하고,
    상기 공통 전압 배선 및 상기 도전층 각각은 상기 제1 도전 도트와 접촉하는 액정 표시 장치.
KR1020120124975A 2012-11-06 2012-11-06 액정 표시 장치 KR102039904B1 (ko)

Priority Applications (2)

Application Number Priority Date Filing Date Title
KR1020120124975A KR102039904B1 (ko) 2012-11-06 2012-11-06 액정 표시 장치
US13/929,915 US9411204B2 (en) 2012-11-06 2013-06-28 Liquid crystal display device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020120124975A KR102039904B1 (ko) 2012-11-06 2012-11-06 액정 표시 장치

Publications (2)

Publication Number Publication Date
KR20140058221A true KR20140058221A (ko) 2014-05-14
KR102039904B1 KR102039904B1 (ko) 2019-11-05

Family

ID=50622037

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020120124975A KR102039904B1 (ko) 2012-11-06 2012-11-06 액정 표시 장치

Country Status (2)

Country Link
US (1) US9411204B2 (ko)
KR (1) KR102039904B1 (ko)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN205507311U (zh) 2016-04-13 2016-08-24 北京京东方光电科技有限公司 背光模组、显示面板及显示装置
KR20210152632A (ko) * 2020-06-08 2021-12-16 삼성디스플레이 주식회사 표시 장치

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20120206680A1 (en) * 2011-02-11 2012-08-16 Sony Corporation Electro-optical device and electronic equipment

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3875891B2 (ja) * 2002-01-24 2007-01-31 株式会社日立製作所 液晶表示装置
JP4727383B2 (ja) * 2005-10-27 2011-07-20 株式会社 日立ディスプレイズ 液晶表示装置
KR101182311B1 (ko) 2005-11-17 2012-09-20 엘지디스플레이 주식회사 액정 표시 패널 및 그 제조방법
KR20080035784A (ko) 2006-10-20 2008-04-24 엘지디스플레이 주식회사 도전성 접착 테이프 및 이를 구비한 액정 표시 모듈
TWI340851B (en) * 2006-10-27 2011-04-21 Chimei Innolux Corp Display device
KR101318440B1 (ko) 2006-12-26 2013-10-16 엘지디스플레이 주식회사 액정 표시장치
JP5011469B2 (ja) * 2007-07-31 2012-08-29 株式会社ジャパンディスプレイイースト 液晶表示装置
US8797473B2 (en) * 2007-09-12 2014-08-05 Japan Display West Inc. Electro-optical device having a frame including a conduction part and a resin part
KR20110074120A (ko) 2009-12-24 2011-06-30 엘지디스플레이 주식회사 액정표시장치
KR101147415B1 (ko) * 2010-06-16 2012-05-22 삼성모바일디스플레이주식회사 액정 표시 장치

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20120206680A1 (en) * 2011-02-11 2012-08-16 Sony Corporation Electro-optical device and electronic equipment

Also Published As

Publication number Publication date
US9411204B2 (en) 2016-08-09
US20140125903A1 (en) 2014-05-08
KR102039904B1 (ko) 2019-11-05

Similar Documents

Publication Publication Date Title
US20210200009A1 (en) Display Panel, Manufacturing Method Thereof and Display Device
TWI615662B (zh) 顯示裝置及電子設備
JP5161263B2 (ja) 平板表示装置及びその製造方法
US9240149B2 (en) Liquid crystal display device and method of fabricating the same
US11237437B2 (en) Display panel and manufacture method thereof, and display apparatus
US8111370B2 (en) Liquid crystal display panel, liquid crystal display unit, liquid crystal display device, television receiver, and method for manufacturing color filter substrate
KR20150005264A (ko) 유기 발광 표시 장치 및 그 제조 방법
CN110879493A (zh) 显示面板和显示装置
KR20210036444A (ko) 표시 장치
CN113745209A (zh) 显示装置及其制备方法
CN107735724B (zh) 显示装置及显示装置的制造方法
US11133488B2 (en) Display substrate, display apparatus, and method of fabricating display substrate having enclosure ring in buffer area
CN110459568B (zh) 阵列基板及显示装置
KR20030029466A (ko) 디스플레이 장치 및 그 제조 방법
KR102204756B1 (ko) 표시 장치 및 그 제조 방법
CN214313208U (zh) 一种拼接屏
US9651843B2 (en) Thin film transistor array substrate and manufacturing method thereof
KR20110064970A (ko) 표시 장치 및 그의 제조 방법
KR20140058221A (ko) 액정 표시 장치
KR100472356B1 (ko) 액정표시장치및그제조방법
JP2014106322A (ja) 液晶表示装置
US11569319B2 (en) Semiconductor apparatus having first and second bonding members, display apparatus, photoelectric conversion apparatus, electronic device, illumination apparatus, and moving body
JP2010217636A (ja) 電気光学装置、電気光学装置の製造方法及び電子機器
CN111341744B (zh) 一种阵列基板及其制作方法、显示装置
KR101023284B1 (ko) 액정 표시 장치 및 그 제조 방법

Legal Events

Date Code Title Description
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant