KR20130106214A - 도트 인버젼 액정표시장치 - Google Patents

도트 인버젼 액정표시장치 Download PDF

Info

Publication number
KR20130106214A
KR20130106214A KR1020120027943A KR20120027943A KR20130106214A KR 20130106214 A KR20130106214 A KR 20130106214A KR 1020120027943 A KR1020120027943 A KR 1020120027943A KR 20120027943 A KR20120027943 A KR 20120027943A KR 20130106214 A KR20130106214 A KR 20130106214A
Authority
KR
South Korea
Prior art keywords
data
liquid crystal
gate
voltage
signal
Prior art date
Application number
KR1020120027943A
Other languages
English (en)
Other versions
KR101958654B1 (ko
Inventor
박명종
김학수
Original Assignee
엘지디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지디스플레이 주식회사 filed Critical 엘지디스플레이 주식회사
Priority to KR1020120027943A priority Critical patent/KR101958654B1/ko
Publication of KR20130106214A publication Critical patent/KR20130106214A/ko
Application granted granted Critical
Publication of KR101958654B1 publication Critical patent/KR101958654B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3614Control of polarity reversal in general
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • G09G3/3655Details of drivers for counter electrodes, e.g. common electrodes for pixel capacitors or supplementary storage capacitors
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/027Details of drivers for data electrodes, the drivers handling digital grey scale data, e.g. use of D/A converters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0286Details of a shift registers arranged for use in a driving circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0291Details of output amplifiers or buffers arranged for use in a driving circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/06Details of flat display driving waveforms
    • G09G2310/061Details of flat display driving waveforms for resetting or blanking
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/08Details of timing specific for flat panels, other than clock recovery

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Power Engineering (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)

Abstract

본 발명은 액정표시장치를 공개한다. 보다 상세하게는, 본 발명은 각 프레임마다 액정열화를 방지하기 위해 극성반전 구동하는 2도트 인버젼 액정표시장치에서, 극성변동시 액정셀의 충전시간이 부족함에 따라 발생하는 수직 크로스 토크(cross talk)현상을 최소화한 액정표시장치에 관한 것이다.
본 발명의 실시예에 따른 도트 인버젼 액정표시장치는, 따른 복수의 게이트라인 및 데이터라인이 매트릭스 형태로 형성된 액정패널과, 게이트라인에 수직 N-도트(N은 2이상의 자연수) 단위로 지연구간을 갖는 게이트 구동신호를 인가하는 게이트 구동회로와, 데이터라인에 수직 N-도트 단위로 반전된 극성을 갖는 데이터전압을 인가하는 데이터 구동회로와, 게이트 및 데이터 구동회로를 제어하는 타이밍 컨트롤러를 포함하고, 특히 데이터 구동회로가 지연구간 동안 데이터전압을 접지레벨로 전환하는 것을 특징으로 한다.
따라서, 본 발명은 극성이 반전되는 두 화소사이에 데이터라인을 접지시키는 리셋부를 구비하여, 화소의 극성반전 충전기간에 일 클록동안 리셋기간을 삽입하여 해당 화소에 대한 충전기간을 확보함으로서 수직 크로스 토크 현상을 최소화할 수 있는 효과가 있다.

Description

도트 인버젼 액정표시장치{DOT INVERSION TYPE LIQUID CRYSTAL DISPLAY DEVICE}
본 발명은 액정표시장치에 관한 것으로, 특히 각 프레임마다 액정열화를 방지하기 위해 극성반전 구동하는 2도트 인버젼 액정표시장치에서, 극성변동시 액정셀의 충전시간이 부족함에 따라 발생하는 수직 크로스 토크(cross talk)현상을 최소화한 도트 인버젼 액정표시장치에 관한 것이다.
휴대폰(Mobile Phone), 노트북컴퓨터와 같은 각종 포터플기기(potable device) 및, HDTV 등의 고해상도, 고품질의 영상을 구현하는 정보전자장치가 발전함에 따라, 이에 적용되는 평판표시장치(Flat Panel Display Device)에 대한 수요가 점차 증대되고 있다. 이러한 평판표시장치로는 LCD(Liquid Crystal Display), PDP(Plasma Display Panel), FED(Field Emission Display) 및 OLED(Organic Light Emitting Diodes) 등이 활발히 연구되었지만, 양산화 기술, 구동수단의 용이성, 고화질의 구현, 대면적 화면의 실현이라는 이유로 인해 현재에는 액정표시장치(LCD)가 각광을 받고 있다.
액정표시장치는 액정패널 상의 액정셀의 광 투과율을 데이터신호의 계조 값에 따라 조절하여 화상을 구현한다. 그런데 액정패널에 배열된 화소에 직류 전압이 장시간 인가되는 경우 액정셀의 광 투과 특성이 열화된다. 이는 직류 고착화 현상에 의한 것이며, 액정패널에 표시되는 화상에 잔상의 주 원인으로 알려져 있다.
전술한 직류 고착화를 방지하기 위한 방안으로, 액정패널의 화소들에 공급되는 데이터신호가 공통전압(Vcom)을 기준으로 반전되게 하는 인버젼 구동기법이 제안되었다. 인버젼 방식은 각 프레임 별 또는 라인별로 화소의 극성을 반전시키는 기법으로써, 현재 널리 알려진 방식으로는 프레임인버젼(Frame Inversion), 라인 인버젼(Line Inversion), 컬럼 인버젼(Column Inversion) 및 도트 인버젼(Dot Inversion) 방식으로 구분된다.
특히, N-도트 인버젼 방식은 통상의 1-도트 인버젼 방식 및 라인 인버젼 방식에 비하여 양호한 화질의 화상을 구현한다. 도 1은 수평방향으로 이웃한 화소간에 반전된 극성을 가지며, 수직방향으로는 이웃한 화소간에 2 도트씩 반전된 극성을 갖는 수직 2-도트 인버젼 방식의 일 예를 도시하고 있다.
그러나, 액정표시장치가 N-도트 인버젼방식으로 구동되면 화소들에 충전되는 데이터전압의 극성에 따라 수직 크로스 토크 현상이 발생되는 경우가 있다. 이는 수평라인별로 화소에 충전되는 데이터전압의 극성이 동일한 라인 및 반전되는 라인간에 화소의 충전기간이 달라짐에 따라 비롯된다.
도 2는 2-도트 인버젼 방식 액정표시장치에서 하나의 수직라인에 대한 각 화소의 충전신호파형의 일 예를 도시한 도면이다.
도시한 바와 같이, 2-도트 인버젼 액정표시장치는 최상단 수평라인부터 순차적으로 구동되며, 하나의 수직라인에 대하여 첫번째 화소(1st pixel)은 정극성(+)으로 약충전되고, 두번째 화소(2nd pixel)는 강충전된다. 다음으로 세번째 화소(3rd pixel)은 극성이 반전됨에 따라 부극성(-)으로 약충전되고, 네번째 화소(4th pixel)은 동일 극성으로 강충전된다. 이후 6, 7번째 화소(6th, 7th pixel) 또한 동일한 패턴으로 충전된다.
즉, 극성이 변하는 3번째 화소(3rd pixel) 및 5번째 화소(5th pixel)은 다른 화소들에 비해 그 충전기간이 짧게 되며, 따라서 각 화소가 충분히 충전되기 이전에 각 화소의 스위칭소자가 턴 오프(turn-off)되어 부족한 충전량에 비례하여 수직 크로스 토크 현상이 발생하는 문제점이 있다.
이러한 문제점을 해결하기 위해, 극성이 변하는 화소의 충전시점에서 화소에 인가되는 데이터전압을 크게 인가하는 프리차징(pre-charging)기법을 적용하거나, 또는 해당 화소의 충전기간을 다른 화소 보다 지연시켜 화소충전기간을 확보하는 방법이 제안되었다. 그러나, 전술한 방법은 하나의 프레임에서 화소별로 상이한 충전전압 또는 기간을 설정하는 것으로, 구현이 어려우며 일정한 주기로 동작하는 액정표시장치의 안정성을 저하시키는 한계가 있다.
본 발명은 전술한 문제점을 해결하기 위한 것으로, 본 발명은 N 개의 이웃한 화소간 반전 구동하는 N-도트 액정표시장치에서 각 화소에 대한 충전시간을 확보하여 수직 크로스 토크 현상을 최소화한 도트 인버젼 액정표시장치를 제공하는 데 목적이 있다.
전술한 목적을 달성하기 위해, 본 발명의 바람직한 실시예에 따른 도트 인버젼 액정표시장치는, 복수의 게이트라인 및 데이터라인이 매트릭스 형태로 형성된 액정패널; 상기 게이트라인에 수직 N-도트(N은 2이상의 자연수) 단위로 지연구간을 갖는 게이트 구동신호를 인가하는 게이트 구동회로; 상기 데이터라인에 수직 N-도트 단위로 반전된 극성을 갖는 데이터전압을 인가하는 데이터 구동회로; 및 상기 게이트 및 데이터 구동회로를 제어하는 타이밍 컨트롤러를 포함하고, 상기 데이터 구동회로는 상기 지연구간 동안 상기 데이터전압을 접지레벨로 전환하는 것을 특징으로 한다.
상기 지연구간은 1 수평기간(1H) 이하인 것을 특징으로 한다.
상기 데이터 전압의 전압레벨은, 양극성, 음극성 및 접지레벨 중, 적어도 하나로 결정되는 것을 특징으로 한다.
상기 타이밍 컨트롤러는, 상기 데이터전압의 극성반전 구간에서 상기 게이트 구동신호의 출력시점을 결정하는 게이트출력인에이블 신호(GOE)의 하이레벨기간을 상기 지연구간만큼 연장하고, 상기 데이터전압의 전압레벨을 결정하는 극성반전신호(POL)를 생성하는 출력지연부를 더 포함하는 것을 특징으로 한다.
상기 데이터 구동회로는, 상기 타이밍 컨트롤러의 제어에 따라 샘플링 신호를 순차적으로 출력하는 쉬프트 레지스터부; 상기 샘플링 신호에 대응하여 상기 타이밍 컨트롤러로부터 영상데이터를 순차적으로 샘플링한 후 저장하는 래치부; 상기 래치부에 저장된 영상데이터에 대응하는 기준전압을 선택하여 데이터전압으로 변환하는 디지털-아날로그 변환부(DAC); 및 상기 데이터전압을 일괄적으로 데이터라인에 제공하는 버퍼부를 포함하는 것을 특징으로 한다.
상기 쉬프트 레지스터부는, 상기 타이밍 컨트롤러로부터 출력되는 소스샘플링펄스(SSP) 및 소스스타트클록(SSC)에 대응하여 상기 샘플링 신호를 생성하는 것을 특징으로 한다.
상기 디지털-아날로그 변환부는, 양극성 기준전압이 인가되는 P-디코더; 음극성 기준전압이 인가되는 N-디코더; 및 상기 P-디코더, N-디코더 및 접지전압단 중, 적어도 하나의 출력을 선택하는 멀티플렉서를 포함하는 것을 특징으로 한다.
상기 멀티플렉서는, 상기 타이밍 컨트롤러로부터 출력되는 극성반전신호(POL)에 대응하여 출력을 선택하는 것을 특징으로 한다.
본 발명의 바람직한 실시예에 따르면, N-도트 인버젼 방식 액정표시장치에서 극성이 반전되는 두 화소사이에 데이터라인을 접지시키는 리셋부를 구비하여, 화소의 극성반전 충전기간에 일 클록동안 리셋기간을 삽입하여 해당 화소에 대한 충전기간을 확보함으로서 수직 크로스 토크 현상을 최소화할 수 있는 효과가 있다.
도 1은 수직 2-도트 인버젼 방식 액정표시장치의 극성의 일 예를 도시한 도면이다.
도 2는 2-도트 인버젼 방식 액정표시장치에서 하나의 수직라인에 대한 각 화소의 충전신호파형의 일 예를 도시한 도면이다.
도 3은 본 발명의 바람직한 실시예에 따른 N-도트 인버젼 방식 액정표시장치를 도시한 도면이다.
도 4a는 본 발명의 실시예에 따른 데이터구동회로의 구조를 도시한 블록도이며, 도 4b는 도 4a의 데이터구동회로 중 DAC에 포함되는 멀티플렉서의 동작을 설명하기 위한 모식도이다.
도 5는 본 발명의 실시예에 따른 액정표시장치의 구동시 신호형태를 도시한 도면이다.
이하, 도면을 참조하여 본 발명의 바람직한 실시예에 따른 도트 인버젼 액정표시장치를 설명하면 다음과 같다.
도 3은 본 발명의 바람직한 실시예에 따른 N-도트 인버젼 방식 액정표시장치를 도시한 도면이다.
도시한 바와 같이, 본 발명의 실시예에 따른 수직 N-도트 인버젼 (N은 자연수) 구동방법이 적용된 액정표시장치는, 영상을 표시하는 액정패널(100)과, 액정패널(100)을 구동하는 구동회로부(120)를 포함한다.
액정패널(100)은 글라스를 이용한 기판 상에 다수의 게이트라인(GL1~GLn) 및 다수의 데이터라인(DL1~DLm)이 매트릭스 형태로 교차되고, 교차지점에 다수의 화소영역을 형성한다. 각 화소영역에는 박막트랜지스터(TFT)와 액정셀(Clc), 그리고 액정캐패시터(Cst)가 구성되어 화상을 표시한다.
구동회로부(120)는 인터페이스(121), 타이밍 컨트롤러(122), 게이트 구동회로(125) 및 데이터 구동회로(126)를 포함한다.
인터페이스(121)는 퍼스널 컴퓨터등과 같은 외부시스템과 액정표시장치를 연결하는 것으로, 외부시스템으로부터 구동회로부(120)로 입력되는 영상관련 데이터와, 클럭신호(CLK), 수평동기신호(Hsync), 수직동기신호(Vsync) 및 데이터 인에이블 신호(DE) 등을 포함하는 타이밍 신호들을 입력받아 타이밍 컨트롤러(122)로 공급한다.
이러한 인터페이스(21)의 방식으로는 LVDS(Low Voltage Differential Signal) 인터페이스와 TTL 인터페이스 등이 널리 적용되고 있다. 또한, 이러한 인터페이스는 그 기능을 타이밍 컨트롤러(122)에 실장하여 단일 칩(Chip)으로 집적시킨 형태로 구성되기도 한다.
타이밍 컨트롤러(122)는 인터페이스(121)를 통해 외부 시스템으로부터 입력되는 수직 동기신호(Vsync), 수평 동기신호(Hsync), 데이터 인에이블 신호(Data Enable, DE) 및 클럭신호(CLK) 등의 타이밍신호를 입력받아, 게이트 구동회로(125)를 구동하기 위한 게이트 제어신호(GCS)와 데이터 구동회로(126)를 구동하고 데이터전압의 출력을 제어하기 위한 데이터 제어신호(DCS)를 생성한다.
또한, 타이밍 컨트롤러(122)는 게이트 구동신호 및 데이터 구동신호에 대한 출력지연부(123)를 구비한다. 출력지연부(123)는 게이트 제어신호(GSC) 중, 게이트 구동신호의 출력 타이밍을 극성 반전 시점에 1 수평주기(1H)동안 지연시키며, 동시에 데이터전압을 접지전압(GND)레벨로 변조하는 역할을 한다.
이를 위해, 타이밍 컨트롤러(122)는 데이터전압의 극성반전 구간에서 게이트 구동신호의 출력시점을 결정하는 게이트출력인에이블 신호(GOE)의 하이레벨기간을 상기 지연구간만큼 연장하고, 데이터전압의 전압레벨을 결정하는 극성반전신호(POL)를 생성하는 출력지연부(123)를 포함한다.
그리고, 타이밍 컨트롤러(122)는 인터페이스(121)를 통해 입력되는 영상관련 데이터(RGB DATA)를 정렬 및 변환하여 데이터 구동회로(126)로 공급한다.
게이트 구동회로(125)는 복수의 쉬프트레지스터로 구성된다. 이러한 게이트 구동회로(125)는 타이밍 컨트롤러(122)로부터 입력되는 게이트 제어신호들에 응답하여 액정패널(100)상에 배열된 박막트랜지스터(TFT)들의 턴-온/오프(turn-on/off)를 제어하는 역할을 한다.
전술한 게이트 제어신호로는 게이트 스타트 펄스(Gate Start Pulse, GSP), 게이트 쉬프트 클럭(Gate Shift Clock, GSC) 및 게이트 출력 인에이블신호(Gate Output Enable, GOE) 등이 있다. 게이트 스타트 펄스(GSP)는 첫 번째 게이트 구동신호를 발생시키는 쉬프트 레지스터에 인가되어 첫 번째 게이트펄스가 발생되도록 그 쉬프트 레지스터를 제어하는 신호이다. 또한, 게이트 쉬프트 클럭(GSC)은 모든 쉬프트 레지스터에 공통으로 입력되는 클럭신호로써 게이트 스타트 펄스(GSP)를 쉬프트시키기 위한 클럭신호이다. 그리고, 게이트 출력 인에이블신호(GOE)는 쉬프트 레지스터들의 출력을 제어하는 역할을 하는 신호이다. 특히, 타이밍 컨트롤러(120)의 출력지연부(123)는 게이트 구동신호의 출력을 지연을 위해 전술한 제어신호 중, 게이트 출력인에이블신호(GOE)의 일부 하이레벨 구간의 폭을 조절하게 된다.
전술한 게이트 구동회로(125)는 전술한 제어신호들에 대응하여 게이트 구동신호를 생성하고 게이트 라인(GL1 ~ GLn)으로 공급하여 박막 트랜지스터들을 턴-온(turn-on)시키게 된다. 이에 따라, 데이터 구동회로(126)로부터 영상신호들이 공급되면 각 박막트랜지스터(TFT)들에 접속된 액정셀에 데이터전압이 인가되게 된다.
뿐만 아니라, 본 발명의 게이트 구동회로(125)는 게이트라인(GL1 ~ GLn)에 수직 N-도트단위로 1 수평기간(1H)의 지연구간을 갖는 게이트 구동신호를 인가하게 되며, 그 지연구간 내에는 게이트 구동신호가 로우레벨이 되어 모든 박막 트랜지스터들이 턴-오프(turn-off)된다.
데이터 구동회로(126)는 쉬프트 레지스터, 래치 및 디지털-아날로그 변환부(DAC) 등으로 구성된다. 데이터 구동회로(126)는 타이밍 컨트롤러(122)로부터 입력되는 데이터 제어신호들에 응답하여 기준전압들을 선택하고, 선택된 기준전압에 대응하여 입력된 디지털 파형의 영상데이터를 아날로그 파형의 데이터전압으로 변환하여 액정패널(100)에 공급한다.
전술한 데이터 제어신호로는 소스 스타트 펄스(Source Start Pulse, SSP), 소스 샘플링 클럭(Source Sampling Clock, SSC), 극성제어신호(Polarity, POL) 및 소스 출력 인에이블신호(Source Output Enable, SOE) 등이 있다. 소스 스타트 펄스(SSP)는 데이터 구동회로(126)의 데이터 샘플링 시작 타이밍을 제어하는 신호이며, 소스 샘플링 클럭(SSC)은 라이징 또는 폴링 에지에 대응하여 데이터 구동회로를 구성하는 각 IC에서 데이터의 샘플링 타이밍을 제어하는 클럭신호이다. 또한, 극성제어신호(POL)는 데이터 구동회로(126)를 이루는 복수의 드라이버IC 각각으로부터 동시에 출력되는 데이터전압들의 수평 극성 반전 타이밍을 제어하는 역할을 하는 신호이다. 그리고, 소스 출력 인에이블신호(SOE)는 소스 구동부(126)의 출력 타이밍을 제어하는 신호이다.
특히, 타이밍 컨트롤러(122)의 출력지연부(123)는 데이터전압의 접지전압레벨로 전환하는 시점을 전술한 극성제어신호(POL)를 통해 제어하게 된다.
이러한 데이터 구동회로(126)는 전술한 데이터제어신호(DCS)에 대응하여 입력되는 영상데이터(RGB DATA)를 샘플링하고, 한 수평기간에 대응하는 모든 영상데이터(RGB DATA)을 대상으로 극성제어신호(POL)에 따라 아날로그 양극성 기준전압 또는 음극성 기준전압으로 매핑하거나, 지연구간동안 접지시켜 데이터전압으로서 출력하게 된다. 여기서, 지연구간을 제외한 구간에서는 수직방향으로 이웃한 화소에 인가되는 데이터전압은 서로 반전된 극성을 가지며, 수평방향으로 이웃한 화소에 인가되는 데이터전압은 동일한 극성을 갖되, N 개씩 서로 반전된 극성을 갖게 된다.
이러한 구조에 따라, 본 발명의 액정표시장치가 N-도트(N은 2이상의 자연수) 인버젼 방식으로 구동시, 전술한 게이트 구동회로(125)는 게이트라인(GL1 ~ GLn)에 수직 N-도트단위로 1 수평기간(1H)의 지연구간을 갖는 게이트 구동신호를 인가하게 되며, 지연구간에서는 모든 박막 트랜지스터가 턴-오프(turn-off)상태가 된다. 이와 동기하여 데이터 구동회로(126)는 접지레벨의 데이터전압을 출력하게 되고, 따라서 모든 데이터라인(DL1 ~ DLm)이 방전되게 된다.
즉, 수평방향으로 화소의 극성이 반전되는 시점에 데이터전압이 1 수평기간(1H)동안 접지전압레벨로 전환되어 차기 화소의 데이터전압 충전시 충전시간을 확보할 수 있어 수직 크로스토크 현상이 최소화 되게 된다.
일 예로서, 도2를 다시 참조하면 2-도트(N=2) 인버젼 방식 액정표시장치의 경우, 수평방향으로 3번째 화소(3rd pixel) 및 5번째 화소(5th pixel)의 충전시점이 지연된다. 따라서, 전번째 데이터전압의 인가 직후 접지레벨의 데이터전압이 데이터라인에 인가됨에 따라 데이터라인이 완전히 방전되어 차기 화소의 충전기간을 더 확보할 수 있어 완전충전이 가능하게 된다.
즉, 본 발명의 실시예에 따른 액정표시장치는, 복수의 게이트라인(GL1 ~ GLn) 및 데이터라인(DL1 ~ DLm)이 매트릭스 형태로 형성된 액정패널(100)과, 게이트라인(GL1 ~ GLn)에 수직 N-도트 단위로 지연구간을 갖는 게이트 구동신호를 인가하는 게이트 구동회로(125)와, 데이터라인(DL1 ~ DLm)에 수직 N-도트 단위로 반전된 극성을 갖는 데이터전압을 인가하는 데이터 구동회로(126)와, 게이트 및 데이터 구동회로(125, 126)를 제어하는 타이밍 컨트롤러(122)를 포함하되, 특히 데이터 구동회로(126)가 전술한 지연구간 동안 데이터전압을 접지레벨로 전환하는 것을 특징으로 한다.
전술한 구조에 따라, 본 발명의 액정표시장치는 종래와 대비하여 볼 때 각 화소들의 충전기간은 동일하나 한 프레임동안 전체 수직동기기간이 보다 연장되는 특징이 있으며, 액정표시장치의 동작주파수가 증가하게 되나 화상품질에는 영향을 주지 않는다.
이하, 도면을 참조하여 본 발명의 실시예에 따른 액정표시장치의 데이터 구동회로의 구조를 보다 상세하게 설명하면 다음과 같다.
도 4a는 본 발명의 실시예에 따른 데이터구동회로의 구조를 도시한 블록도이며, 도 4b는 도 4a의 데이터구동회로 중 DAC에 포함되는 멀티플렉서의 동작을 설명하기 위한 모식도이다.
도 4a에 도시된 바와 같이, 본 발명의 액정표시장치에 포함되는 데이터 구동회로는 쉬프트 레지스터부(1261), 래치부(1263), 디지털-아날로그 변환부(DAC)(145) 및 버퍼부(1267)를 포함한다.
쉬프트 레지스터(1261)는 타이밍 컨트롤러로부터 입력되는 소스 샘플링 클럭(SSC) 및 소스스타트펄스(SSP)에 대응하여 샘플링 신호를 순차적으로 래치부(1263)에 제공하는 역할을 한다.
래치부(1263)은 쉬프트 레지스터(1261)로부터 순차적으로 공급되는 샘플링 신호에 대응하여 타이밍 컨트롤러로부터 디지털 파형의 영상데이터(RGB DATA)을 샘플링하여 각 데이터라인에 대응하도록 래치한 다음, 래치한 영상데이터들을 디지털 아날로그 변환부(1265)에 제공한다.
이때, 데이터 구동회로는 복수개가 구비될 수 있으며, 각 데이터 구동회로에 대한 모든 영상데이터를 취합하기 위해 래치부(1263)는 각 데이터 구동회로로부터 샘플링된 영상데이터를 저장하는 제1 래치와, 저장된 영상데이터를 타 데이터 구동회로와 동기하여 동시에 출력하기 위해 임시저장하는 제2 래치로 구성될 수 있다.
디지털 아날로그 변환부(DAC, 1265)는 양극성 기준전압이 공급되는 P-디코더(P-decoder), 음극성 기준전압이 공급되는 N-디코더(N-decoder), 극성제어신호(POL)에 응답하여 P-디코더의 출력 및 N-디코더의 출력을 선택하는 멀티플렉서(MUX)로 이루어질 수 있다.
특히, P-디코더는 래치부(1263)로부터 공급되는 디지털 영상데이터(RGB DATA)를 디코딩하여 그 영상데이터의 계조값에 해당하는 양극성 기준전압(P-ref)을 출력하고, N-디코더는 래치부(1263)로부터 공급되는 디지털 영상데이터(RGB DATA)를 디코딩하여 영상데이터의 계조값에 해당하는 음극성 기준전압(N-ref)을 출력한다.
또한, 멀티플렉서(MUX)는 타이밍 컨트롤러로부터 출력되는 극성제어신호(POL)에 응답하여 양극성 기준전압(P-ref) 및 음극성 기준전압(N-ref), 그리고 접지전압(GND)중 적어도 하나를 선택하고, N-도트(N은 2이상의 자연수) 인버젼 구동에 따라 선택된 양극성 기준전압(P-ref), 음극성 기준전압(N-ref) 또는 접지전압(GND)을 아날로그 파형의 데이터전압으로써 출력한다.
도 4b는 전술한 멀티플렉서의 구조를 모식화한 도면으로서, 버퍼부로부터 연장된 각 데이터라인(DL1 ~ DLm)은 극성반전신호(POL)에 대응하여 P-디코더, N-디코더 및 접지전압단 중, 적어도 하나와 전기적으로 접속하게 된다.
여기서, 전술한 접지전압단이 선택되는 구간은 전술한 게이트 구동신호가 1 수평기간(1H)동안 로우레벨로 지연되는 지연구간과 동기하게 된다.
버퍼부(1267)는 타이밍 컨트롤러로부터 출력되는 소스 출력인에이블신호(SOE)에 대응하여 전술한 전압레벨을 갖는 아날로그 데이터전압을 데이터라인(DL1 ~ DLm)에 공급한다.
전술한 구조에 따라, 본 발명의 N-도트 인버젼 방식 액정표시장치는 수평방향으로 화소의 극성이 반전되는 시점에 데이터전압이 1 수평기간(1H)동안 접지전압레벨로 전환되어 차기 화소의 데이터전압 충전시 충전시간을 확보할 수 있다.
도 5는 본 발명의 실시예에 따른 액정표시장치의 구동시 신호형태를 도시한 도면이다. 이하에서는 수직방향으로 3 화소가 교번으로 반전되는 수직 3-도트 인버젼 방식의 일 예로 본 발명의 액정표시장치를 설명하도록 한다.
도시한 바와 같이, 본 발명의 실시예에 따른 수직 N-도트(N=3) 인버젼 방식 액정표시장치에서는, 타이밍 컨트롤러의 출력지연부가 게이트 제어신호 중 게이트 출력인에이블신호(GOE)의 일부구간, 즉 수직방향으로의 각 화소의 극성이 전환되는 구간을 1 수평기간(1H)동안 하이레벨로 유지시킨다. 이에 따라 게이트 구동회로가 출력하는 게이트 구동신호(VG)의 주기가 변환되어 전술한 지연구간에서 로우레벨에서 하이레벨로 전환이 지연되게 된다. 따라서 모든 박막트랜지스터는 턴-오프(turn-off)상태가 된다.
이와 동기하여, 극성반전신호(POL)에 의해 데이터전압(VD)을 접지레벨로 전환하게 되고, 지연구간에서의 데이터전압(VD)은 0 V 가 된다.
전술한 동작에 따라, 도면을 참조하면, 수직방향으로 3번째 화소(3rd pixel)의 충전이 종료되고 4번째 화소(4th pixel)가 충전될 시점 사이와, 6번째 화소(6th pixel)의 충전이 종료되고 7번째 화소(7th pixel)가 충전될 시점 사이에 지연구간(DT)이 추가되어 3,5번째 화소(3rd, 5th pixel)가 충분한 충전기간을 확보하게 됨을 알 수 있다.
이상에서 본 발명의 바람직한 실시예에 대하여 상세하게 설명하였지만, 당해 기술 분야에서 통상의 지식을 가진 자라면 이로부터 다양한 변형 및 균등한 타 실시예가 가능하다는 점을 이해할 수 있을 것이다.
100 : 액정패널 120 : 구동회로부
121 : 인터페이스 122 : 타이밍 컨트롤러
123 : 출력지연부 125 : 게이트 구동회로
126 : 데이터구동회로

Claims (8)

  1. 복수의 게이트라인 및 데이터라인이 매트릭스 형태로 형성된 액정패널;
    상기 게이트라인에 수직 N-도트(N은 2이상의 자연수) 단위로 지연구간을 갖는 게이트 구동신호를 인가하는 게이트 구동회로;
    상기 데이터라인에 수직 N-도트 단위로 반전된 극성을 갖는 데이터전압을 인가하는 데이터 구동회로; 및
    상기 게이트 및 데이터 구동회로를 제어하는 타이밍 컨트롤러를 포함하고,
    상기 데이터 구동회로는 상기 지연구간 동안 상기 데이터전압을 접지레벨로 전환하는 것을 특징으로 하는 도트 인버젼 액정표시장치.
  2. 제 1 항에 있어서,
    상기 지연구간은 1 수평기간(1H) 이하인 것을 특징으로 하는 도트 인버젼 액정표시장치.
  3. 제 1 항에 있어서,
    상기 데이터 전압의 전압레벨은,
    양극성, 음극성 및 접지레벨 중, 적어도 하나로 결정되는 것을 특징으로 하는 도트 인버젼 액정표시장치.
  4. 제 1 항에 있어서,
    상기 타이밍 컨트롤러는,
    상기 데이터전압의 극성반전 구간에서 상기 게이트 구동신호의 출력시점을 결정하는 게이트출력인에이블 신호(GOE)의 하이레벨기간을 상기 지연구간만큼 연장하고, 상기 데이터전압의 전압레벨을 결정하는 극성반전신호(POL)를 생성하는 출력지연부를 더 포함하는 것을 특징으로 하는 도트 인버젼 액정표시장치.
  5. 제 4 항에 있어서,
    상기 데이터 구동회로는
    상기 타이밍 컨트롤러의 제어에 따라 샘플링 신호를 순차적으로 출력하는 쉬프트 레지스터부;
    상기 샘플링 신호에 대응하여 상기 타이밍 컨트롤러로부터 영상데이터를 순차적으로 샘플링한 후 저장하는 래치부;
    상기 래치부에 저장된 영상데이터에 대응하는 기준전압을 선택하여 데이터전압으로 변환하는 디지털-아날로그 변환부(DAC); 및
    상기 데이터전압을 일괄적으로 데이터라인에 제공하는 버퍼부
    를 포함하는 것을 특징으로 하는 도트 인버젼 액정표시장치.
  6. 제 5 항에 있어서,
    상기 쉬프트 레지스터부는,
    상기 타이밍 컨트롤러로부터 출력되는 소스샘플링펄스(SSP) 및 소스스타트클록(SSC)에 대응하여 상기 샘플링 신호를 생성하는 것을 특징으로 하는 도트 인버젼 액정표시장치.
  7. 제 5 항에 있어서,
    상기 디지털-아날로그 변환부는,
    양극성 기준전압이 인가되는 P-디코더;
    음극성 기준전압이 인가되는 N-디코더; 및
    상기 P-디코더, N-디코더 및 접지전압단 중, 적어도 하나의 출력을 선택하는 멀티플렉서
    를 포함하는 것을 특징으로 하는 도트 인버젼 액정표시장치.
  8. 제 7 항에 있어서,
    상기 멀티플렉서는,
    상기 타이밍 컨트롤러로부터 출력되는 극성반전신호(POL)에 대응하여 출력을 선택하는 것을 특징으로 하는 도트 인버젼 액정표시장치.
KR1020120027943A 2012-03-19 2012-03-19 도트 인버젼 액정표시장치 KR101958654B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020120027943A KR101958654B1 (ko) 2012-03-19 2012-03-19 도트 인버젼 액정표시장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020120027943A KR101958654B1 (ko) 2012-03-19 2012-03-19 도트 인버젼 액정표시장치

Publications (2)

Publication Number Publication Date
KR20130106214A true KR20130106214A (ko) 2013-09-27
KR101958654B1 KR101958654B1 (ko) 2019-03-15

Family

ID=49454255

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020120027943A KR101958654B1 (ko) 2012-03-19 2012-03-19 도트 인버젼 액정표시장치

Country Status (1)

Country Link
KR (1) KR101958654B1 (ko)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20160038194A (ko) * 2014-09-29 2016-04-07 삼성디스플레이 주식회사 데이터 구동 회로 및 이를 포함하는 표시 장치
KR20160130026A (ko) * 2015-04-30 2016-11-10 엘지디스플레이 주식회사 액정표시장치와 이의 구동방법
KR20170078951A (ko) * 2015-12-29 2017-07-10 삼성디스플레이 주식회사 표시 패널 구동 장치, 이를 이용한 표시 패널 구동 방법 및 이를 포함하는 표시 장치
CN112150959A (zh) * 2019-06-26 2020-12-29 联咏科技股份有限公司 用于驱动显示面板的数据驱动器及驱动方法

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20030055921A (ko) * 2001-12-27 2003-07-04 엘지.필립스 엘시디 주식회사 2-도트 인버젼 구동방식의 액정표시장치 및 그 구동방법
KR20080043508A (ko) * 2006-11-14 2008-05-19 엘지디스플레이 주식회사 액정표시장치 및 그의 구동 방법
KR20090040764A (ko) * 2007-10-22 2009-04-27 엘지디스플레이 주식회사 액정표시장치 및 그 구동 방법

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20030055921A (ko) * 2001-12-27 2003-07-04 엘지.필립스 엘시디 주식회사 2-도트 인버젼 구동방식의 액정표시장치 및 그 구동방법
KR20080043508A (ko) * 2006-11-14 2008-05-19 엘지디스플레이 주식회사 액정표시장치 및 그의 구동 방법
KR20090040764A (ko) * 2007-10-22 2009-04-27 엘지디스플레이 주식회사 액정표시장치 및 그 구동 방법

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20160038194A (ko) * 2014-09-29 2016-04-07 삼성디스플레이 주식회사 데이터 구동 회로 및 이를 포함하는 표시 장치
KR20160130026A (ko) * 2015-04-30 2016-11-10 엘지디스플레이 주식회사 액정표시장치와 이의 구동방법
KR20170078951A (ko) * 2015-12-29 2017-07-10 삼성디스플레이 주식회사 표시 패널 구동 장치, 이를 이용한 표시 패널 구동 방법 및 이를 포함하는 표시 장치
CN112150959A (zh) * 2019-06-26 2020-12-29 联咏科技股份有限公司 用于驱动显示面板的数据驱动器及驱动方法
CN112150959B (zh) * 2019-06-26 2024-05-28 联咏科技股份有限公司 用于驱动显示面板的数据驱动器及驱动方法

Also Published As

Publication number Publication date
KR101958654B1 (ko) 2019-03-15

Similar Documents

Publication Publication Date Title
CN111179798B (zh) 显示装置及其驱动方法
US11081040B2 (en) Pixel circuit, display device and driving method
KR101258900B1 (ko) 액정표시장치 및 데이터 구동회로
CN107886911B (zh) 液晶显示设备及其驱动方法
KR101579272B1 (ko) 표시장치
KR20150078833A (ko) 저속 구동이 가능한 표시장치
US20140320465A1 (en) Display Device For Low Speed Drive And Method For Driving The Same
US20130127930A1 (en) Video signal line driving circuit and display device provided with same
US8115757B2 (en) Display device, it's driving circuit, and driving method
KR101278001B1 (ko) 액정표시장치와 그 구동방법
KR101958654B1 (ko) 도트 인버젼 액정표시장치
KR100480180B1 (ko) 2-도트 인버젼 구동방식의 액정표시장치 및 그 구동방법
KR101354432B1 (ko) 액정표시장치와 그 구동방법
US7791580B2 (en) Circuits and methods for generating a common voltage
KR101408260B1 (ko) 액정표시장치의 게이트 구동 회로
KR101225221B1 (ko) 액정표시장치와 그 구동방법
KR20080111848A (ko) 액정표시장치 및 그의 구동방법
KR101174783B1 (ko) 액정 표시장치의 구동장치 및 구동방법
KR20080049329A (ko) 액정표시장치 및 그의 구동 방법
KR20130028596A (ko) 액정표시장치의 도트 인버전 제어방법
KR20130028595A (ko) 액정표시장치 및 이의 도트 인버전 구동방법
KR102066135B1 (ko) 액정표시장치 및 그 구동방법
KR101070555B1 (ko) 액정표시장치
KR20040059319A (ko) 액정 표시 장치 및 그 구동 방법
KR100831284B1 (ko) 액정표시장치의 구동방법

Legal Events

Date Code Title Description
E90F Notification of reason for final refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant