KR20130081723A - 계통연계형 전력 변환 시스템에서 임의적인 전기적 파형의 적응적 발생 및 제어 - Google Patents
계통연계형 전력 변환 시스템에서 임의적인 전기적 파형의 적응적 발생 및 제어 Download PDFInfo
- Publication number
- KR20130081723A KR20130081723A KR1020137016773A KR20137016773A KR20130081723A KR 20130081723 A KR20130081723 A KR 20130081723A KR 1020137016773 A KR1020137016773 A KR 1020137016773A KR 20137016773 A KR20137016773 A KR 20137016773A KR 20130081723 A KR20130081723 A KR 20130081723A
- Authority
- KR
- South Korea
- Prior art keywords
- waveform
- output
- output current
- current waveform
- phase
- Prior art date
Links
Images
Classifications
-
- H—ELECTRICITY
- H02—GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
- H02J—CIRCUIT ARRANGEMENTS OR SYSTEMS FOR SUPPLYING OR DISTRIBUTING ELECTRIC POWER; SYSTEMS FOR STORING ELECTRIC ENERGY
- H02J3/00—Circuit arrangements for ac mains or ac distribution networks
- H02J3/01—Arrangements for reducing harmonics or ripples
-
- H—ELECTRICITY
- H02—GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
- H02M—APPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
- H02M7/00—Conversion of ac power input into dc power output; Conversion of dc power input into ac power output
- H02M7/42—Conversion of dc power input into ac power output without possibility of reversal
- H02M7/44—Conversion of dc power input into ac power output without possibility of reversal by static converters
- H02M7/48—Conversion of dc power input into ac power output without possibility of reversal by static converters using discharge tubes with control electrode or semiconductor devices with control electrode
- H02M7/53—Conversion of dc power input into ac power output without possibility of reversal by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal
- H02M7/537—Conversion of dc power input into ac power output without possibility of reversal by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal using semiconductor devices only, e.g. single switched pulse inverters
- H02M7/5387—Conversion of dc power input into ac power output without possibility of reversal by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal using semiconductor devices only, e.g. single switched pulse inverters in a bridge configuration
- H02M7/53871—Conversion of dc power input into ac power output without possibility of reversal by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal using semiconductor devices only, e.g. single switched pulse inverters in a bridge configuration with automatic control of output voltage or current
- H02M7/53873—Conversion of dc power input into ac power output without possibility of reversal by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal using semiconductor devices only, e.g. single switched pulse inverters in a bridge configuration with automatic control of output voltage or current with digital control
-
- G—PHYSICS
- G05—CONTROLLING; REGULATING
- G05F—SYSTEMS FOR REGULATING ELECTRIC OR MAGNETIC VARIABLES
- G05F1/00—Automatic systems in which deviations of an electric quantity from one or more predetermined values are detected at the output of the system and fed back to a device within the system to restore the detected quantity to its predetermined value or values, i.e. retroactive systems
- G05F1/66—Regulating electric power
-
- H—ELECTRICITY
- H02—GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
- H02M—APPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
- H02M1/00—Details of apparatus for conversion
- H02M1/44—Circuits or arrangements for compensating for electromagnetic interference in converters or inverters
-
- H—ELECTRICITY
- H02—GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
- H02J—CIRCUIT ARRANGEMENTS OR SYSTEMS FOR SUPPLYING OR DISTRIBUTING ELECTRIC POWER; SYSTEMS FOR STORING ELECTRIC ENERGY
- H02J3/00—Circuit arrangements for ac mains or ac distribution networks
- H02J3/38—Arrangements for parallely feeding a single network by two or more generators, converters or transformers
- H02J3/40—Synchronising a generator for connection to a network or to another generator
-
- H—ELECTRICITY
- H02—GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
- H02M—APPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
- H02M1/00—Details of apparatus for conversion
- H02M1/0003—Details of control, feedback or regulation circuits
- H02M1/0025—Arrangements for modifying reference values, feedback values or error values in the control loop of a converter
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Physics & Mathematics (AREA)
- Electromagnetism (AREA)
- General Physics & Mathematics (AREA)
- Radar, Positioning & Navigation (AREA)
- Automation & Control Theory (AREA)
- Inverter Devices (AREA)
- Supply And Distribution Of Alternating Current (AREA)
Abstract
전력 변환 시스템은 원하는 출력 파형의 이상적인 버전을 나타내는 참조 파형을 향하여 출력 파형을 수렴한다. 시스템은 목표 주기 파형의 형상 및 위상에 관한 특징적 정보를 수신하고, 출력 파형을 발생시키며, 참조 파형에 대해 출력 파형을 비교한다. 비교는 참조 파형에 더욱 가깝게 매치되도록 출력 파형을 변화시키기 위해 출력 하드웨어를 변화시키는 것에 대해 올바른 신호를 초래할 수 있게 된다. 시스템은 이상적 전압 또는 전류 파형을 위해 출력 파형을 수렴할 수 있게 되고, 위상 쉬프팅을 유도하게 된다. 전력 시스템은 특정 고조파 왜곡 분석을 수행하는 것 없이 출력 파형에서 감소된 고조파 왜곡을 갖춘 전력 신호를 출력할 수 있게 된다.
Description
본 출원은 2008년 9월 26일에 출원된 미국 가출원 제61/100,628호 및 2009년 2월 19일에 출원된 미국 가출원 제61/153,940호에 대한 우선권의 이점을 주장한다.
본 발명의 실시예는 전기적 파형의 발생 및 제어에 관한 것으로, 특히 하드웨어 파형 발생기 및 제어기에 연계된 소프트웨어 처리를 이용하여 임의적인 전기 파형의 적응적 발생 및 제어에 관한 것이고, 더욱이 전기적 계통연계형 전력 변환(electrical grid-tied power conversion)에 이용하는 것이다.
본 특허 문서의 공개의 일부는 저작권 보호의 대상이 되는 자료를 포함할 수 있다. 저작권 소유자는 특허청 특허 파일이나 기록에 나타나는 특허 문서 또는 특허 공개에 대해 누군가에 의한 재현에 대해 반대하지는 않지만, 그 외에는 모든 저작권 권리는 보유된다. 저작권은 첨부되는 도면 뿐만 아니라 이하 설명되어지는 소정의 소프트웨어에 대해 이하에 설명하는 바와 같이 모든 데이터에 대해 적용된다: Copyright ⓒ 2009, Xslent Energy Technologies, 판권 소유.
파형의 고조파 왜곡(harmonic distortion)은 기본 주파수(fundamental frequency)(기본 주파수의 "고조파"로 알려짐)의 정수 배(interger multiples)인 파형 내에서 원하지 않은 주파수의 존재에 의해 특징지워진다. 푸리에 분석을 사용하면, 모든 교류 파형(alternating waveforms)은 기본 정현파 주파수(fundamental sinusoidal frequency)와 고조파의 합으로 특징지워질 수 있다. 에너지를 전송하기 위한 이상적인 파형은 순수하게 정현파이다. 따라서, 원하는 이상적인 전력 신호 파형은 고조파 왜곡이 없는 기본적으로 50/60㎐(국가에 따라 다름)를 갖는 순수한 정현파이다.
전력 계통(electrical power grid)에서는 원하지 않는 고조파 왜곡이 유도 모터, 변압기, 캐패시터의 가열, 그리고 과부하 중립적 전원 라인을 발생시킬 수 있다. 정확한 전압 파형 형상을 요구하는 장비, 예컨대, SCRs(silicon controlled rectifiers)는 또한 고조파 왜곡에 의해(예컨대, 과열) 영향을 받게 된다.
다중 위상 시스템에 있어서, 단상 왜곡 부하에 기인하는 고조파는 활성 라인 전류 보다 더 큰 값인 중립 전류(예컨대, 중립 라인 상의 전류)를 부여하는 다른(예컨대, 3) 위상을 가로질러 분산될 수 있다. 고조파가 없을 때, 중립 라인(neutral line)은 전형적으로 작은 전류만을 반송한다. 단일 위상 부하가 고조파를 도입할 때, 중립 라인의 과부하의 위험성이 증가하게 된다. 중립 라인이 과부하로 되면 과열의 위험성과 화재의 위험성이 증가하고, 접지 문제를 야기시키게 된다.
전력 계통 시스템에서의 고조파는 변전소 변압기(substation transformers) 및 역률 보정 캐패시터(power factor correction capacitors)에 영향을 미친다. 변압기는 과도한 열을 발생시켜 기대 수명을 단축시키는 왜곡된 전류 파형에 의해 영향을 받는다. 캐패시터는 폭발의 부수적인 위험을 갖는 과도한 열을 생성하는 전압 파형에 의해 영향을 받는다.
공급과 부하 양쪽에서의 고조파 왜곡은 문제가 되고 조심스러운 관리가 필요로 된다. 미국의 전력 계통에 연계하는 태양광 인버터(photovoltaic inverters)와 같은 전기 시스템은 UL 1741 상호연결 표준을 준수해야 한다. 이러한 표준은 고조파 전압의 전체 실효값(root mean square)이 기본 실효값 출력 전압율(섹션 45.4.1)의 30%를 초과하지 않는 것을 요구한다. 어떠한 단일 고조파는 기본 실효값 출력의 15%를 초과하지 않는다. 이들 측정은 저항성 부하에 대한 그 출력 비율의 100%를 전달하는 인버터로 만들어져야만 한다.
통상적으로 태양광 또는 풍력 발전 시스템에서 나타나는 DC-AC 전력 인버터는 사인파 발생을 위해 펄스 폭 변조기(PWM; pulse width modulator)를 이용한다. 이는 비교적 순수한 사인파를 발생시키는 반면, 고조파 내용을 남기게 되어, 실질적으로 인버터에서 다른 하드웨어에 의해 유도되어진다. 인버터 전력 출력은 고조파를 감소시킴과 함께 최대 수행능력을 달성할 수는 없다. 부가적으로, 고조파는 전기적 전력 계통에 연계된 장비를 위한 상호연결 표준에 따르도록 제어 및/또는 감소되어질 필요가 있다. 필터가 통상적으로 고조파 왜곡을 제거하기 위해 PWM을 이용하는 인버터 공급기에 이용된다. 이들은 상당한 비용과 전력 전송 비효율성을 부가한다. 이러한 필터에 대한 대안은 고조파 왜곡을 제거하기 위해 역 고조파 신호를 생성하고 이를 PWM에 적용함으로써 검출된 고조파에 대해 보상하는 것이다. 이러한 접근은 광범위한 소프트웨어 처리 또는 추가 비용이 많이 드는 하드웨어를 요구한다. 이들 전통적인 시스템에 있어서, 장비의 비용은 증가되는 제어를 필요로 하는 고조파의 수에 따라 상승한다. 비용과 복잡도를 삭감하기 위해, 소정 고조파는 종종 무시되고, 이는 원하는 효과에 상반되는 것이다.
계통 전압과 전류 사이의 위상 쉬프트는 "무효 전력(reactive power)"의 전송에 있어서 계통에서 중요한 역할을 수행한다. 이러한 위상 쉬프트가 야기될 때, 전송 라인은 유도성 부하로서 작용하고, 이는 라인에 따른 전압을 감소시킨다. 전송 라인 상의 이러한 효과는 전압 저하(brownouts) 및 정전(blackouts)을 유도한다. 이는 계통 상의 모든 곳에서 어느 정도까지 이러한 위상 쉬프팅을 감소시키는 것에 대해 공익사업의 최상의 관심이 있다.
통상 관례는 발생되는 것으로부터 공진 현상을 방지하기 위해 약 0.90 또는 0.95 역률에서 위상 쉬프트를 유지한다. 위상 쉬프팅은 유도성 부하에 의해 유도되지만, 통상적으로 멀리 떨어진 대형 발전기에 의해 공급된다. 이 위상 쉬프팅은 정전 캐패시터 보상기에 의해 더욱 국지적으로 상쇄될 수 있지만, 비용이 많이 든다.
본 발명은 계통연계형 전력 변환 시스템에서 임의적인 전기적 파형의 적응적 발생 및 제어 방법과 이를 위한 전력 변환 시스템을 제공하는 것을 목적으로 한다.
도 1은 하드웨어 파형 제어기와 결합된 소프트웨어 피드백 제어 서브시스템으로 고조파 왜곡을 제어하는 시스템의 실시예의 블럭도이고,
도 2는 고조파 왜곡을 제어하는 시스템의 일 실시예의 블럭도이며,
도 3은 집합 피드백 제어 시스템의 내부 제어 루프의 실시예의 블럭도이고,
도 4는 이상적인 참조 신호에 기초한 출력 신호를 생성하기 위한 프로세스의 일 실시예의 흐름도이다.
도 2는 고조파 왜곡을 제어하는 시스템의 일 실시예의 블럭도이며,
도 3은 집합 피드백 제어 시스템의 내부 제어 루프의 실시예의 블럭도이고,
도 4는 이상적인 참조 신호에 기초한 출력 신호를 생성하기 위한 프로세스의 일 실시예의 흐름도이다.
다음의 상세한 설명에서는 본 발명의 실시예의 예시적인 방식의 실행에 의해 주어진 실례를 갖는 도면에 논의를 포함한다. 도면은 예시적인 방식으로 이해될 수 있고, 한정하는 방식으로 이해될 수 없다. 여기서 사용된 것처럼, 하나 이상의 "실시예"에서의 참조번호는 본 발명의 적어도 하나의 실행에서 포함되는 특정한 특징, 구조, 또는 특성을 설명하는 것으로 이해될 수 있다. 따라서, 여기서 나타나는 "일 실시예에서" 또는 "택일적인 실시예에서"와 같은 문구는 본 발명의 다양한 실시예 및 실행을 설명하고, 반드시 모두 같은 실시예와 관련되지 않는다. 그러나 그것들은 또한 서로 배타적이지 않다.
도면의 설명을 포함한 어떤 상세한 설명 및 실시는, 여기서 설명된 발명적인 개념의 그 밖의 잠재적인 실시예 또는 실행을 언급하는 것뿐만 아니라, 아래 설명되는 어떤 또는 모든 실시예를 설명한다. 본 발명의 실시예의 개관은 아래에서 도면의 참조번호와 함께 보다 상세한 설명이 제공된다.
여기서 설명된 것처럼, 출력은 이상적인 출력에 기초하여 발생되고, 이는 소정의 입력 신호를 위해 출력 신호의 고조파 왜곡 제어를 제공한다. 일 실시예에서, 하드웨어 파형 생성 및 제어와 관련된 소프트웨어 처리는 출력 파형의 형태, 비율 및 시간을 보장한다. 출력 파형은 시간(timing), 위상(phasing), 및/또는 주파수 정보를 포함하지만 이에 제한되지 않는 입력 동기화 정보, 실제 출력 파형의 동시적인 형태 및 테이블로 나타낸 데이터에 의해서 표현된 "이상적" 참조 파형에 기초한다. 실제 출력을 측정하고, 제어/발생 메커니즘에 보정을 제공함으로써, 시스템은 시간, 위상 및 그 밖의 주파수 특성과 관련된 소정의 특정 입력 정보가 제공된 임의의 출력 파형, 실제 출력 파형 및 이상적 목표 파형을 나타내는 특정한 테이블(table)을 모은다. 그러한 시스템은 원치않는 낮은 고조파 왜곡을 갖는 어떤 임의의 출력 전기적 파형뿐만 아니라 이상적 파형을 나타내는 참조 표로 나타내는 데이터와 관련된 임의의 위상을 생산하기 위해서 사용될 수 있다. 따라서, 출력 신호의 위상 및 고조파 왜곡 둘 다는 제어될 수 있다.
여기서 설명된 것처럼, 부하로부터 수 마일 떨어진 "무효 전력" 문제를 다루기보다는, 무효 전력은 현재 계통 연계 시스템에 존재하는 "무효 전력" 문제를 처리하기 위해 보다 비용 효과적인 방법을 초래하도록, 지역적으로 발생될 수 있다. 일 실시예에서, 계통 연계 전력 변환 시스템은 수요에 따라 유효 및 무효 전력의 혼합을 제공하고, 극적으로 이는 비용을 절약하며 보다 안정적인 전기적 전력 계통을 제공한다. 일 실시예에서, 전력 변환 시스템은 극적으로 그것의 출력 전류(지역적으로)와 수요에 따른 유효 및 무효 전력의 혼합을 제공하기 위한 계통 전압 사이에 위상 쉬프트를 변하게 한다.
주기적인 목표 파형과 관련하여 출력 파형의 위상 쉬프트 및 지역적으로 무효 전력을 생성하고 목표 주기 파형에 관한 출력 파형의 위상 쉬프트와 관련해서는 유사한 목적을 성취하기 위해서 이해될 수 있다. 일 실시예에서, 역률은 전기적 그리드를 마주하면서 출력 파형의 위상 쉬프트를 제어함으로써 부하에서 지역적으로 제어된다. 따라서, 부하를 살펴보면, 부하의 것으로 출력 파형 위상 쉬프트를 매칭함으로써 역률은 1 또는 아주 근접한 1이 유지될 수 있다. 따라서, 출력 파형 및 부하가 전기적 그리드에 관해서 위상이 벗어나고 부하에서 지역적으로 효과적인 "무효 전력을 생성"한다. 위상은 그리드 및/또는 부하에 출력을 매칭하거나 필터하기 위한 시도보다는 출력 파형을 요구되는 이상적인 출력 파형에 매칭함으로써 제어될 수 있다.
제어 프로세스(예컨대, 마이크로프로세서 또는 그 밖의 형태의 제어기의 소프트웨어 처리를 통해 실행되는)는 목표 또는 동기화 신호를 위해 요구되는 특정한 주기적인 타이밍, 위상 또는 그 밖의 주파수 정보에 대한 정보를 수신한다. 제어 프로세스는 또한 생성된 출력 파형의 순간의 크기를 샘플한다. 주파수 정보 및 순간의 크기는 부하 특성에 의존한다. 제어 프로세스는 참조 디지털화 이상적인 파형(예컨대, 테이블화된 형태로 저장된 참조 파형)의 세트포인트와 수신된 데이터를 하나하나 비교하고, 하나하나의 에러 데이터를 연산한다. 일 실시예에서, 비교 및 연산은 병렬로 수행된다. 이상적인 파형은 목표 또는 동기화 신호에 정확하게 동기화되거나, 그것은 고정된 위상 옵셋을 갖는다. 위상 옵셋이 적용되는 곳에서, 위상 옵셋은 하드 코드되거나 극적으로 변화하게 될 수 있다.
시스템은 적절한 피드백 제어 서브시스템(예컨대, 비례-적분-미분(proportional-integral-derivative ; PID) 제어기)에 발생된 에러 데이터를 적용하고, 이는 신호 업데이트를 생성한다. 일 실시예에서, 에러 데이터가 참조 신호와 점 대 점이고, 특정 출력 포인트에서 변화를 가리키거나 아무것도 하지 않는다. 에러 데이터의 합은 업데이트 테이블화된 데이터로 언급되고, 이는 하드웨어 파형 발생기 및/또는 제어기에 적용된다. 파형 발생기는 참조화된 이상적 파형에 보다 밀접하게 부합하는 출력 파형을 생성한다. 시스템은 어떤 임의의 참조 파형을 위해 수정된 데이터의 테이블에 또는 갱신 알고리즘에 둘 다에 동적으로 적응적인 개선을 허용한다.
전력 변환 실시예에서, 전력원은 MPPT(최대 전력 포인트 트래킹) 또는 동적 임피던스 매칭(예컨대, "전력 변화를 검출하는 전력 추출기"라는 제목으로 동일한 공동 양수인에게 양수된 2007년 7월7일에 출원된 제11/774,562호 계속 특허 출원에 설명된 것처럼)와 같은 알려진 기술을 통해서 제어 프로세스에 의해서 제어되고 샘플화된다. 전력 변환을 위한 전력원을 샘플링하고 제어하는 것은 입력 전력 컨버터에 의해서 전력 전송을 최대화하도록 돕는다.
설명된 것처럼, 시스템은 특정 고조파 왜곡에 대한 지식 또는 분석 없이도 이상적인 참조 신호로 출력 신호를 수렴시킬 수 있다. 그러나, 출력 신호 및 그것의 파형의 이상적인 신호/파형으로의 수렴에 힘입어, 시스템은 개별 고조파 주파수와 관련된 상대적인 전력 수준에 대한 지식 없이도 입력 동기화 신호의 위상 옵셋에 관계없이 출력 파형의 다차(multi-order) 고조파 왜곡을 감소시킨다. 하나의 관점에서, 고조파 왜곡 제어는 출력 파형의 특정한 고조파에 대한 정보에 상관없이 출력 파형의 발생에 보다 신중하게 초점을 맞춤으로 성취된다. 따라서, 특정한 고조파에 집중하는 것보다 이상적 출력 파형을 발생시키는 것에 집중하는 것이, 보다 효과적으로 왜곡을 줄이면서 왜곡 갱신 시스템의 복잡성을 감소시킨다.
여기서 설명된 것처럼, 출력 파형은 임의의 형태 및 위상 조절의 목표 파형 또는 동기화로 수렴될 수 있다. 출력 파형은 전류 파형 또는 전압 파형 둘 다 있을 수 있다. 시스템은 단순히 수정을 시도하고 그리고/또는 입력 신호를 필터하는 것보다는 출력 신호를 생성한다. 따라서, 시스템은 시간, 위상 및 그 밖의 동기화 파형의 특징과 관련된 오직 입력 정보로 출력을 동기화 (목표) 파형에 수렴할 수 있다. 생성된 출력 신호가 시스템의 동적 동작 또는 실행시간 동안에 출력 파형을 수정하기 위해 이상적 목표 파형 정보와 비교된다. 비교는 출력 파형의 고조파 내용을 분석하기 위한 필요 없이 원래 표현된 것보다 이상적인 것에 가까운 새로운 출력 파형을 생성하기 위해서 값을 갱신한다.
일 실시예에서, 이상적 목표 파형은 테이블의 값 엔트리 또는 다른 한편으로는 한 그룹의 세트포인트로 저장된다. 파형 엔트리(또는 세트포인트)는 어떤 길이 또는 형식, 정수 또는 비정수(non-integer)이다. 이상적 목표 파형 엔트리는 미리 계산으로부터의 선행 컴파일 또는 하드코드 또는 실행시간에서 동적으로 발생된다. 파형의 동적 또는 미리 발생은 요구된 출력 파형의 이상적 형태에 기초한 이상적 참조 포인트의 값을 연산하는 것을 포함한다. 값은 표준화된 파형(예컨대, 1의 피크값)에 비례하거나, 배율기(multiplier)(파형을 업 또는 다운 스케일하는)로 연산된다. 파형 형상은 형태를 나타내는 정현파 또는 비정현파일 수 있다. 이런 이상적 파형은, 예컨대 사인파, 구형파, 톱니파, 또는 그 밖의 주기파이다.
일 실시예에서, 파형 엔트리는 고르게 분포하고(시간 영역 또는 주파수 영역 둘 다에서) 그러나 그들이 반드시 필수적으로 균일하게 분포하는 것은 아니다. 시간 정보는 샘플이 이상적 파형의 세트포인트에 대응하기 위해 얻어질 때를 가리키도록 시스템 내에서 포함될 수 있다. 파형 값 엔트리는 시간의 순방향 또는 시간의 역방향 또는 어떤 그들의 혼합의 동작일 수 있다. 엔트리는 압축되거나 압축되지 않는 형식 또는 상태로 저장될 수 있다. 일 실시예에서, 데이터가 이상적인 파형의 형식에서 그 밖의(예컨대, 다른) 이상적인 파형으로 바꾸기 위한 실행시간 동안에 변경된다.
시스템 내의 비교 메커니즘은 비교 알고리즘을 실행하고, 이는 2개의 멤버(member)를 비교하는 어떤 표준 또는 비표준 알고리즘이다.비교는 샘플링 기술을 포함하지만, 그러한 기술은 필수적으로 요구되지 않는다. 일 실시예에서, 비교는 하나하나 실행된다. 택일적으로, 복수 포인트는 샘플되고 비교되거나 샘플링은 다른 한편으로 하나하나 고려되지 않는다.
제어 프로세스는 선택 메커니즘을 포함하고, 이는 어떤 표준 또는 비표준 선택 알고리즘을 수행한다. 일 예로 선택 알고리즘은 비례-적분-미분(PID) 제어기이다. 선택 알고리즘 자체는 연산을 수행하거나 수행하지 않고, 시간 영역에서부터 주파수 영역으로 변환하거나 변환하지 않고 또는 선택의 프로세스의 일부로 반대일 수 있다. 일 예에서, 선택 메커니즘은 데이터를 점 대 점으로 선택한다. 택일적으로, 선택 메커니즘은 그룹으로부터 데이터를 선택할 수 있다.
시스템은 출력 파형을 생성하는 출력 하드웨어를 포함한다. 하드웨어가 출력 파형을 생성하도록 하기 위해서 출력 하드웨어는 제어 메커니즘에 의해서 구동된다. 갱신된 테이블 값은 출력 파형의 발생을 구동하기 위해서 어떤 표준 또는 비표준 기술을 사용하는 출력 하드웨어에 적용된다. 일 실시예에서, 출력 하드웨어가 펄스-폭 변조(PWM)으로 구동된다. 그러나, 그 밖의 디지털, 가변 전력 제어 메커니즘이 사용될 수 있다. 택일적으로, 아날로그 또는 단계 제어 메커니즘이 출력을 구동하기 위해서 사용될 수 있다.
상술한 것처럼, 일 실시예에서, 생성된 출력 파형은 동기 파형과 관련하여 위상이 쉬프트된다. 여기서 설명된 것처럼, 시간은 동기 파형과 관련하여 위상 옵셋으로 출력 파형 발생을 구동하기 위해서 제어기에 의해서 조정될 수 있다. 그러한 위상 쉬프팅은 입력 신호를 필터하거나 조정하는 전통적인 시스템과는 대조적으로, 증가하는 고조파 왜곡 없이 동적으로 성취될 수 있다.
도 1은 하드웨어 파형 제어기와 결합된 소프트웨어 피드백 제어 서브시스템으로 고조파 왜곡을 제어하는 시스템의 실시예의 블럭도이다. 시스템(100)은 전력원(104), 부하(106) 및 출력 및 제어 시스템(102)을 포함한다. 전력 경로(power path ; 110)는 출력 시스템(102)에 의해서 제어됨으로써 전력원(104)에서 부하(106)까지 전력 경로를 나타낸다.
출력 시스템(102)은 전력원(104)으로부터 입력 전력을 수신하고 그것을 다른 형태(예컨대 직류에서 교류로)로 변환하기 위한 입력 전력 컨버터(120)를 포함한다. 입력 전력 컨버터(120)는 변환하기 위한 전력 신호를 수신하기 위해 하드웨어 구성요소를 포함하고 적절한 전력 구성요소를 포함한다. 일 실시예에서, 입력 전력 컨버터(120)는 동적 임피던스 매칭을 실행하고, 이는 전력원(104)으로부터 입력 전자제품까지 최대 전력 전달을 위해서이다. 동적 임피던스 매칭은 가능한 전력 기울기(예컨대, 기울기 0)를 평탄하게 유지하기 위해서 입력 전력 커플러를 구동할뿐만 아니라 끊임없이 최대 전력 지점을 트랙킹하는 것을 포함한다. 입력 전력 컨버터(120)는 컨버터의 동작을 가리키기 위해서 입력으로 제공하는 것뿐만 아니라, 제어기(130)로부터 제어 신호 또는 정보를 수신한다.
입력 피드포워드(112: feedforward)는 제어기(130)에 소스 전력(source power)에 대한 (예컨대, 적절한 값으로써의 최대 전력값, 주파수, 또는 입력 전력 컨버터 하드웨어를 제어하기 위한 다른 정보와 같은) 정보를 제공한다. 제어기(130)는 입력 전력에 대한 입력 정보에 기초하여 입력 전력 컨버터(120)를 제어한다. 제어기(130)는 출력 시스템(102) 내에 임베디드될 수 있는 어떤 타입의 프로세서 제어기를 나타낸다. 제어기(130)는 어떤 타입의 마이크로컨트롤러, DSP(digital signal processor), 로직 어레이, 또는 다른 제어 로직이거나 이것들을 포함할 수 있다. 더욱이, 미리-계산된 또는, 실행시간 동작 동안 얻어지거나 발생된 코드 또는 값들을 저장하기 위해, 제어기(130)는 적합한 메모리 또는 저장 소자들(예컨대, RAM(random access memory), ROM(read only memory), 레지스터, 및/또는 플래쉬(Flash))를 포함할 수 있다.
제어기(130)는 원하는 출력 파형을 발생시키기 위해 프로그램 가능한 파형 발생기(140)를 구동한다. 발생기(140)는 또한 전력 경로(110) 상에 있고, 입력 전력 컨버터(120)로부터 출력으로 입력 전력을 수신한다. 전력이 전송될 수 있는 동안, 그것은 반드시 수신된 것과 같이 동일한 파형을 갖는 출력은 아니다. 예컨대, DC 신호가 도 1의 예에 도시된 바와 같이, 정현파 신호와 같은 출력일 수 있다. 다른 전력 변환들도 도시되고 설명된 바와 같이 유사하게 달성될 수 있다. 일 실시예에 있어서, 발생기(140)는 출력 파형(108)을 발생시키기 위해 PWM을 포함한다. 발생기(140)는 제어기(130)로부터 제어 신호들 및 정보를 수신하고, 제어기(130)로 피드백할 수 있고 또는 상태 또는 동작 정보를 제공할 수 있다. 출력 파형은 전류 또는 전압 중 하나일 수 있다.
출력 시스템(102)은 구체적인 시간, 위상, 또는 다른 주파수 정보를 발생하는 출력 파형(108)으로 통합할 수 있다. 이러한 시간, 위상, 또는 다른 주파수 정보는 "입력 동기화 데이터"로 불릴 수 있다. 일 실시예에 있어서, 이러한 입력 동기화 데이터는 실시간 부하 정보로부터 도착하고, 이러한 경우에 있어서 그것은 "부하 동기화 입력"이라 불릴 수 있다. 부하 동기화 입력 또는 입력 동기화 데이터는 상기에서 논의한 정현파 신호를 정의하기 위해 필요한 정보를 가리킨다. 이러한 정보는 출력 동기(114)로서 출력 시스템(102) 내에서 지시된다. 출력이 (예컨대, 전기적 계통(grid)에 연결되는 것과 같이) 예상되는 시스템에 있어서, 어떤 전압, 시간, 또는 다른 정보는 (예컨대, 60Hz에서 120V와 같이) 예상될 수 있고, 초기 추정값이 시작시점에서 시스템에 의해 만들어지거나 프로그램밍될 수 있다. 부하 동기화 데이터에 기초하여, 초기 추정값은 조정될 수 있다.
제어기(130)는 또한 발생기(140)에 의해 발생된 실제 출력을 결정하기 위해, 전력 경로(110)로부터 떨어져 출력 피드백(116)을 측정한다. 실제 출력은 원하는 출력이 발생되는지 결정하기 위해 이상적인 참조(reference)와 비교된다. 일 실시예에 있어서, 출력 피드백(116)은 제어기(130)에 의해 출력 측정을 나타내기 위한 추상개념이고, 내부에 분리된 소자들을 포함하지 않는다. 일 실시예에 있어서, 출력 피드백(116)은 이상적인 참조 신호와 비교하기 위해 샘플링(sampling) 메카니즘을 포함하거나 다른 데이터 선택 메카니즘을 포함한다. 출력 피드백(116)이 제어기(130)로부터 분리된 소자들을 포함한다면, 그것은 제어기(130)에 의해 구동될 수 있고, 제어기(130)로부터 비교 데이터를 수신할 수 있으며, 에러 또는 피드백 정보를 제공할 수 있다. 일 실시예에 있어서, 출력 피드백(116)은 출력 라인과 인터페이스하기 위한 피드백 제어 프로세스를 위해 필요한 하드웨어 소자들을 적어도 포함하는 것으로 이해된다. 더욱이, 출력 피드백(116)은 측정, 계산, 및/또는 프로세싱을 수행하기 위해 다른 하드웨어를 포함할 수 있다. 출력 동기(114) 및 출력 피드백(116) 양쪽 모두에는 피드백 루프(loop)가 고려될 수 있다. 출력 동기(114) 및 출력 피드백(116)이 동일한 것이 아니고, 다른 목적을 수행한다는 것은 이해될 것이다. 출력 동기(114)는 참조 파형 테이블(132)에 저장된 것과 같이, 이상적인 참조 신호가 무엇처럼 보이는지 가리킨다. 출력 피드백(116)은 실제 출력이 참조 신호로부터 어떻게 변화하는지를 가리킨다. 업데이트 테이블(134)은 출력 피드백(116)에 대응하여 발생된 데이터를 나타낸다. 일 실시예에 있어서, 출력 피드백(116)이 전력 경로(110)의 출력에서 발생된 출력 전류에 기초하는 반면, 출력 동기(114)는 전력 경로(110)의 출력 상의 전압 정보에 기초한다.
출력 동기(114)에 기초하여(또는 출력 동기의 초기 추정치에 기초하여), 출력 시스템(102)은 발생기(140)에 의해 발생되어지는 것이 바람직한 출력 파형의 이상적인 형태를 나타내는 참조 파형 테이블(132)을 저장하고 그리고/또는 발생시킨다. 참조 파형 테이블(132)은 출력 파형이 무엇처럼 보여야 하는지를 반영하는 포인트의 다른 세트 또는 테이블(또는 세트포인트들)로서 저장될 수 있다. 정현파 파형이 나타나는 동안, 어떠한 주기적인 파형이 사용될 수 있다. 참조 파형 테이블(132)은 선택적으로 참조 파형 소스(source)로서 불릴 수 있다.
출력 피드백(116)에 기초하여, 출력 시스템(102)은 업데이트 테이블(134)을 발생시킨다. 업데이트 테이블(134)은 참조 파형 테이블(132)의 파형에 보다 가까이 매칭하는 출력을 제공하기 위해 발생기(140)의 동작을 변형시키는 방법을 가리키기 위한 포인트들 또는 엔트리들(entries)을 포함한다. 테이블로서 지시되는 동안, 업데이트 테이블(134)은 소정 간격에서(예컨대, 각 엔트리가 측정된 에러 데이터를 반영하기 위해 필요한 것처럼 업데이트되는 것과 같이) 변형된, 저장된 테이블일 수 있고, 또는 각 업데이트 간격에서 새롭게 발생될 수 있다. 업데이트 테이블(134)은 선택적으로 업데이트 데이터 소스로 불려질 수 있다. "업데이트"는 오래된 값들의 변형들, 값들의 대체값일 수 있고, 또는 제어기(130)에 의해 액세스된 메모리 내의 다른 위치들 안에 저장될 수 있다. 일 실시예에 있어서, 업데이트 테이블(134)의 각 값은 한 세트의 포인트들의 각각에 대한 "올림(up)", "내림(down)", 또는 변화없음(no change)을 가리킨다. 이러한 값들은 출력 신호가 원하는 이상적인 파형 상에서 수렴하도록 야기하기 위해 발생기(140)의 출력을 제어하는 하드웨어에 적용된다.
일 견지로부터, 출력 시스템(102)은 5 개의 특징들 또는 소자들을 갖는 것과 같이 보여질 수 있다. 이러한 특징들이 소정 블록 다이어그램들을 매개로 도 1에 도시되지만, 다양한 다른 소자들 및 다른 구성들이 이러한 특징들의 하나 이상을 실행하는데 사용될 수 있다는 것은 이해될 것이다. 제한의 방법이 아니라 논의를 목적으로, 이러한 특징들은 "특징 1", "특징 2" 등등과 같은 참조를 가지고 이하 설명된다. 이러한 규칙이 단지 설명된 특징 또는 소자의 주요한 내용과 관련되어 단지 기재된 것이고 규칙 또는 표식과 관련된 어떤 것을 반드시 지칭하는 것은 아니라는 것은 이해될 것이다.
특징 1은 구체적인 시간, 위상 또는 다른 주파수 정보에 대한 수단을 포함할 수 있다. 수단은 출력 동기(114)에 기초한, 상기한 바와 관련된 입력 동기화 데이터 또는 부하 동기화 입력을 발생시키고 수신하기 위해 하드웨어 및/또는 소프트웨어를 포함한다. 특징 2는 출력 파형(108)의 이상적인 형태를 나타내는 소프트웨어를 갖는 방정식 또는 데이터의 테이블을 포함할 수 있는 참조 파형 테이블(132)을 포함한다. 특징 3은 참조 파형 테이블(132)에 의해 나타난 바와 같이 이상적인 테이블화된 표현과 발생기(140)에 의해 발생된 실제 출력 파형을 비교하는 소프트웨어 알고리즘일 수 있거나 소프트웨어 알고리즘을 포함할 수 있는 제어기(130)를 포함한다. 특징 4는 업데이터 테이블(134)에 의해 나타난 업데이트 데이터를 발생시키고 계산하거나 다른 한편으로 선택하는 제어기(130) 내에 알고리즘을 포함한다. 특징 5는 원하는 형상, 비율, 시간, 및 위상의 출력 파형(108)을 발생시키기 위해 업데이트 테이블(134)로부터 업데이트 데이터를 사용하는 발생기(140)를 포함한다.
특징 1과 관련하여, 구체적인 시간, 위상, 또는 다른 주파수 정보는 비교를 위해 동기화 정보를 제공하고 제어기(130) 내의 알고리즘을 업데이트한다. 정보는 실시간 하드웨어 모니터링되는 신호, 또는 다른 소스의 테이블, 방정식, 샘플링에 의해 일어날 수 있다.
특징 2를 참조하면, 참조 파형을 나타내는 데이터는 테이블 내에 있다면, 어떤 길이 및 어떤 포맷(format), 정수 또는 비정수일 수 있다. 이러한 테이블은 실행시간에 동적으로 발생될 수 있고 또는 컴파일 시간(compile time)에 하드코딩(hard-coded)될 수 있다. 나타난 파형의 이상적인 형태는 정현파이거나 비정현파일 수 있다. 파형이 주파수 영역 내에서 데이터 값에 의해 선택적으로 나타날 수 있고, 어떤 형태로 조직화될 수 있다. 데이터는 압축되거나 비압축될 수 있다. 데이터는 계산된 데이터 세트포인트들보다 방정식에 의해 표현될 수 있고, 또는 방정식에 의해 분할할 수 있으며, 또는 테이블에 의해 분할할 수 있다. 데이터는 실행시간에서 프로세싱하는 동안 다른 이상적인 파형으로 이상적인 파형의 형태를 바꾸기 위해 변경될 수 있다. 참조 파형 테이블(132) 내의 값들은 실행시간에 변경된다면 다른 값으로 변형되거나 대체될 수 있다. 데이터는 입력 파형과 정확한 위상 내에 있도록 정렬될 수 있고 또는 위상 내에서 쉬프트(shifted)될 수 있다.
특징 3과 관련하여, 제어기(130)는 어떤 전통적이거나 표준의 비교 알고리즘을 포함할 수 있다. 제어 알고리즘은 출력 파형을 나타내고, 하드웨어에 의해 샘플링된 및 표준 또는 비표준 샘플링 기술들을 통해 소프트웨어 데이터 값들로 변환되는 데이터 값들을 비교한다. 일 실시예에 있어서, 제어기는 테이블의 이상적인 세트포인트들 또는 동기화 정보를 갖는 방정식 계산들을 하나하나씩 비교하고, 에러 데이터를 하나하나씩 발생시킨다. 일 실시예에 있어서, 제어기는 하나하나씩 대신에 즉시 다수의 포인트들을 프로세싱할 수 있다.
특징 4와 관련하여, 제어기(130)는 어떤 표준 또는 비표준 기술을 사용하여 새로운 데이터를 발생시키거나 생성하는 선택 알고리즘을 포함한다. 일 실시예에 있어서, 선택 알고리즘은 계산을 수행하는 것을 포함한다. 선택적으로, 선택 알고리즘은 프로세싱 또는 계산을 수행하지 않고 데이터를 단순히 선택할 수 있다. 선택 알고리즘은 세트포인트들의 테이블 내에 데이터 값들을 대체할 수 있고, 또는 다른 저장 영역을 사용하는 것을 선호하는 테이블 내에 데이터 값들을 남길 수 있다. 선택 알고리즘은 시간 영역에서 주파수 영역으로 데이터를 변환할 수 있고, 그것의 선택 프로세스의 부분으로 반대로도 변환할 수 있다. 알고리즘은 적용되는 때 그것이 출력을 바로잡을 데이터 값들을 식별하는데 에러 업데이트 메카니즘(예컨대, 알고리즘)을 제공한다. 따라서, 데이터 값들의 적용 후의 출력 파형은 보다 바람직한 이상적인 파형처럼 나타난다.
특징 5와 관련하여, 업데이트 테이블(134)에 의해 나타나는 새로운 데이터 값들은 출력 파형의 발생을 구동하도록 표준 프로세스를 통해 발생기(140) 내의 하드웨어에 적용된다. 일 실시예에 있어서, 새로운 데이터 값들은 이산 데이터 값들을 아날로그 출력 파형으로 변환하는 어떤 다른 메카니즘 또는 PWM 메카니즘을 매개로 적용된다.
도 2는 고조파 왜곡을 제어하는 시스템의 실시예의 블록 다이어그램이다. 일 실시예에 있어서, 도 2의 시스템(200)은 도 1의 계통연계형 전력 변환 시스템 실행 시스템(100)의 예이다. 따라서, 입력(202)은 소스(102)로부터의 입력 전력에 대응할 수 있고, 출력(250)은 부하(106)에서의 출력에 대응할 수 있다. 일 실시예에 있어서, 시스템(200)은 출력 전류 신호의 고조파 왜곡 및 계통 전압과 계통연계형 태양광 또는 다른 소스, DC 대 AC 전력 변환 시스템의 출력 전류 신호 사이의 위상 쉬프트를 제어한다.
시스템(200)은 출력(250)에서 입력 DC 전력(202)을 출력 AC 전력으로 인버트시킨다(invert). 일 실시예에 있어서, 출력(250)에서의 전압 및 전류는 양쪽 모두 전류가 위상 쉬프트에 의해 전압을 지연 또는 선도하는 스프리어스(spurious) 고조파에 의해 왜곡되지 않은, 이상적인 60Hz 정현파이다. 이러한 실행은 계통연계형 시스템 내에서 사용될 수 있고, 이는 출력 전압이 출력(250)에서 계통연계에 의해 확실하게 설정되고, 전류는 그렇지 않다. 규정 UL 1247은 전류가 고조파 왜곡에서 감소되는 것을 요구한다. 설명된 바와 같이, 시스템(200)은 적어도 계통의 고정된 전압으로부터의 위상 내에서 쉬프트되나 그러한 면에서 왜곡되지 않는, 이상적인 정현파 파형의 구조를 제공한다.
일 실시예에 있어서, 시스템(200)의 동작은 세 개의 요소로 분리될 수 있다. 첫 번째 요소는 왜곡 없이 위상 쉬프트의 원하는 각을 갖는 원하는 파형을 위한 이상적인 전류 파형의 테이블을 설정하는 것이다. 출력 전류 파형들 및 이상적인 전류 파형들에 대해 보다 구체적으로 설명하는 동안, 이러한 것은 비-제한적인 예이고, 시스템(200)과 관련된 논의는 본 분야에서 통상의 기술을 가진 자에 의해 이해될 변형들을 갖는 출력 전압 파형들을 제어하는데 또한 적용될 수 있다고 이해될 것이다. 두 번째 요소는 이상적인 파형과 파형 발생기에 의해 발생된 실제 출력 신호를 비교하는 것이다. 세 번째 요소는 입력 시간 정보 및 에러 정보를 가지고, 파형 발생기가 실제 출력 파형을 바로잡는 것을 허용하는 값들의 업데이트 테이블을 발생시키는 것이다. 동작들은 이상적인 파형(예컨대, 정현파)을 향하는 출력 파형을 반복적으로 개선한다. 따라서, 동작들의 결과는 계통 전압 파형과 동상인, 선도하는 또는 지연시키는 순수 60 Hz 전류 파형을 위치시킨다.
일 실시예에서, 메인 전력 흐름-통과 경로(power flow-through path)는 다음과 같이 발생한다: 입력(202)은 DC 입력 전력이다. PWM 발생기(230)는 갱신된 값의 테이블(PWM 테이블 엔트리 갱신(280))을 사용하여 DC-to-AC 컨버터(242)를 구동한다. 일 실시예에서, 갱신 테이블(280)은 도 1에서의 테이블(140)에 해당한다. 입력 DC 전력(202)은 인버터 하드웨어(240)의 DC-to-AC 컨버터(242)로 흘러들어가고 출력 AC 전류 파형(250)으로서 나온다. 전류 파형 검출기(244)는 출력(250)에서 전류 파형을 검출한다. 입력 파형은 PWM 발생기(230)에서 완전한 사인파(sine wave)로서 나타나고, 전류 파형 검출기(244)에서 왜곡된다. 왜곡의 양은 과장될 수 있지만, 출력 파형이 처음에도 이상적인 희망 파형처럼 보이지 않을 수 있다는 것을 도시한다. 하지만, 파형은 피드백을 통해서 수렴한다. 인버터 하드웨어(240)는 또한 전압 파형 검출기(246)를 포함하고, 이것은 도 1에서의 출력 동기(sync) 정보에 해당하는 동기 정보(248)를 생성한다.
피드백을 검출하고 구현하는 제어 루프 흐름은 다음과 같이 발생한다: DC 입력 전력 정보(204) 및 입력 위상 쉬프트 정보(206)는 참조 이상 파형(reference ideal waveform)(210)을 정제한다. 참조 이상 파형은, 상술한 바와 같이, 테이블로서 저장될 수 있다. 일 실시예에서, 동시에 PWM 발생기(230)의 출력은 검출된 피크(222)이고, 참조 파형 레벨 제어(224)에서 이상적인 테이블의 스케일을 조정하는 것이 허용된다. 레벨 제어(224)의 출력은 희망하는 순간적인 이상(ideal) 파형이다. 참조 파형 레벨 제어(224)로부터의 참조 파형 및 실제 출력은 PID(proportional-integral-derivative) 제어기(260)에서 수신된다.
PID 제어기(260)는 스케일이 조정된 참조 파형 및 실제 출력 파형을 수신하는 PWM 테이블 에러 검출기(262)를 포함한다. 에러는 비례 에러 블록(264), 적분 에러 블록(266), 및 미분 에러 블록(268)을 위한 에러 입력이 된다. 에러 신호들의 합은 PWM 테이블 에러 합이고, 이것은 PWM 테이블 엔트리 갱신(280)에 PID 제어기 출력을 제공한다. 이들 갱신된 테이블 값들은 PWM 발생기(230)로 피드백되고, 인버터 하드웨어(240)의 출력을 조정하기 위해 발생기를 구동해서 출력 신호를 참조 파형(210)으로 수렴시킨다.
*도 3은 중첩된(nested) 피드백 제어 시스템의 내부 제어 루프의 일 실시예의 블록도이다. 참조 파형 제어(300)는 계통-연계형(grid-tied) 시스템의 제어기이다. 참조 파형 제어(300)는 중첩된 피드백 제어 시스템의 내부 제어 루프(310)를 포함한다. 중첩된 루프들은 상호의존적이다. 다시 말해, 하나의 제어 루프의 기능이 다른 제어 루프로의 입력으로서 사용되는 신호에 영향을 미친다. 외부 제어 루프는 상술한 바와 같이 출력 파형에서의 천이 고조파 왜곡에 대해서 정정한다. 내부 제어 루프(310)는 외부 제어 루프 내에서 완전히 중첩된다. 내부 제어 루프(310)는 내부 제어 루프(310)가 피드백을 제공하는 값들과 관련된 정보를 입력으로서 수신한다.
내부 제어 루프(310) 내에서, 입력 전력 정보(302)가 수신되어 에러 신호 테이블 피크 조정(352)과 결합된다. 본 문서에서 사용된 바와 같이, "결합(combining)"은 입력을 기초로 하여 또는 입력과 함께 하나 이상의 동작을 수행하는 것을 가리키고, 덧셈 또는 누적 함수에만 한정된 것으로 이해되지 않는다. 입력 전력 정보(302) 및 테이블 피크 조정(352)의 선택적 결합은 참조 이득 제어(354)를 생성하는데, 이것은 입력 전력 및 로컬 계통(local grid) 특성을 포함하는 전류 동작 조건을 맞추도록 동적으로 인버터 출력을 조정하기 위해서 참조 파형 이득(360)에서 참조 파형(304)의 이득을 설정하고 조정한다.
일 실시예에서, 참조 파형 제어(300)는 다음과 같이 참조 파형을 제어한다: 가장 최근 또는 대부분의 전류 사인파 발생기 테이블(308)이 조사되고, 피크 테이블 값이 피크 검출기(320)에 의해서 추출된다. 실제 피크값(332)은 목표 피크값(334)과 비교되어, 피크 에러값(336)을 생성한다. 목표 피크값(334)은 전형적인 하드웨어 특성을 기초로 하여 하드-코딩될(hard-coded) 수 있고, 또는 실시간으로 결정될 수도 있다. 에러 신호는 외부 제어 루프 응답과 부적절하게 상호작용하는 것을 막도록 내부 제어 루프(310)의 주파수 응답을 조정하기 위해서 PID 제어 또는 제어기(340)에 의해 조절된다.
PID 제어(340)의 출력은 테이블 피크 조정 신호(352)이고, 이것은 참조 파형 이득 제어 신호(354)를 유도하기 위해서 입력 전력 정보(302)와 결합된다. 참조 이득 제어 신호(354)를 사용하여, 참조 파형 이득(360)은 전력 변환을 위해 시스템의 동작 조건으로 요구되는 것에 정확히 부합하도록 참조 파형 출력(306)을 조정하기 위해서 참조 파형(304)의 진폭을 증가시키거나 감소시킬 수 있다.
일 실시예에서, 입력 전력 정보(302)는 내부 제어 루프(310)와 비교하여 일정하게 또는 매우 천천히 움직인다(예를 들어, 약 10배 이상 느리다). 입력 전력 정보(302)가 천천히 움직이는 경우, 내부 제어 루프(310)는 실시간으로 참조 파형(304)의 진폭을 미세 조정하여, PWM 테이블 값들이 특정 최소값 및 최대값을 포함하는 특정 범위의 값들에 걸쳐서 존재하는 것을 보장한다. 특정 범위의 값들 내에서 PWM 테이블 값들을 포함하는 것은 최대 파형 제어 해상도를 유지하는 동안 최대 출력 전력을 전달하기 위한 계통 연계형 컨버터의 능력을 향상시킨다.
상호의존적인 제어 루프들을 가지는 것은 시스템 불안정을 초래할 수 있는데, 하나에 의해서 생성된 에러가 전파될 수 있고, 스파이럴링-업(spiraling-up) 방식으로 다른 것에 의해서 증폭될 수 있기 때문이다. 안정성 취득을 돕기 위한 한 방법은 내부 제어 루프(310)의 정정 동작보다 덜 빈번하게 외부 제어 루프의 정정 동작을 수행하는 것이다. 이러한 방식으로, 내부 제어 루프(310)는 고조파 왜곡 에러를 정정하기 위하여 외부 루프 동작에 앞서 참조 파형 출력(306)의 주어진 값의 관점에서 안정화를 하는 시간을 가질 수 있다. 일 실시예에서, 외부 제어 루프는 내부 제어 루프(310)에 대한 10x의 주파수와 비교하여 1x의 주파수로 수행된다. 더 안정적인 동작을 위해 조정 주파수에서 어느 정도의 크기 차이가 허용된다. 1Ox는 크기의 10배의 한 예이고, 성능의 주파수에서의 비교는 약 10 이상일 수 있다는 것이 이해될 것이다.
도 4는 이상적인 참조 신호를 기초로 하여 출력 신호를 생성하기 위한 프로세스의 일 실시예의 흐름도이다. 본 명세서에서 도시된 바와 같은 흐름도는 다양한 프로세스 동작의 시퀀스의 예들을 제공한다. 구체적인 시퀀스 또는 순서로 도시되었을지라도, 다르게 특정되지 않았다면, 동작의 순서는 변경될 수 있다. 그래서, 도시된 구현은 단지 예로서 이해되어야 하고, 안전한 채널을 수립하기 위한 채널은 다른 순서로 수행될 수 있고, 일부 동작은 병렬로 수행될 수 있다. 부가적으로, 하나 이상의 동작은 발명의 다양한 실시예에서 생략될 수 있다; 그래서, 모든 동작들이 모든 구현을 요하는 것은 아니다. 다른 흐름의 프로세스가 가능하다.
전력 컨버터 시스템은 입력 전력(402)을 수신한다. 시스템은 수신된 전력을 다른 형태로 변환하거나 입력 전력 신호를 클린하게 만들기 위한 부스트(boost)로서 작동하여 클린한 신호를 계통상으로 돌려보낸다. 참조 세트포인트 발생기는 입력 전력 정보(404)를 얻는다. 도 4와 관련하여 설명한 바와 같이, 참조 세트포인트 발생기와 같은 다양한 프로세스 엘리먼트들이 시스템의 별도의 구성요소로서 설명될 수 있다. 이 엘리먼트들은 상기 특정 실시예에서 설명된 것에 따라 별도의 구성요소일 수도 있고, 주 시스템의 모든 부분일 수도 있다. 시스템은 입력 전력을 샘플링해서, 신호 발생기로 보내질 정보를 생성하기 위한 특정 계산을 하는 로직을 포함할 수 있다. 참조 세트포인트 발생기는 참조 (이상적인 출력) 파형(406)을 나타내는 한 그룹의 세트포인트를 생성한다. 참조 파형은 시스템의 가장 가능성 있는 출력(또는 이상적인 출력)으로 보이는 것이다.
일 실시예에서, 참조 세트포인트 발생기는 추후의 사용을 위해서 테이블 내에 참조 파형 세트포인트를 저장한다. 이와 달리, 참조 세트포인트은 방정식을 구현하는 알고리즘으로부터 계산될 수 있다. 참조 세트포인트 발생기는 스케줄 방식으로(예컨대, 시간의 양을 기초로 하여) 또는 입력 신호에서 차이를 검출한 것에 대한 응답으로 참조 세트포인트를 때때로 갱신할 수 있다.
기본 출력 파형 발생기는 출력 파형(410)을 생성한다. 일 실시예에서, 시스템은 출력 파형(412)을 샘플링하기 위한 샘플링 회로를 포함한다. 샘플러는 출력 파형 샘플을 피드백 시스템으로 보낸다. 피드백 시스템은 샘플의 값이 무엇이어야 하는지를 가리키는 해당 참조 파형 세트포인트(414)를 획득한다. 피드백 시스템은 출력 파형 샘플을 참조 파형 세트포인트(416)와 비교하고, 출력 파형 샘플 및 참조 파형 세트포인트(418) 사이의 차를 기초로 하여 정정 제어 신호를 생성한다.
시스템 제어기는 정정 제어 신호를 수신하는 것을 기초로 하여 기본 출력 파형 발생기의 동작을 조정한다. 따라서, 정정 제어 신호를 수신하는 것에 대한 응답으로, 시스템은 출력 하드웨어(420)의 동작을 조정한다. 일 실시예에서, 출력 파형 및 이어지는 에러 정정의 생성 및 샘플링은 연속적인 동작으로 고려될 수 있다. 다시 말해, 이 동작은 시스템이 가동되는 동안 계속될 것이다. 때때로, 시스템은 참조 파형을 조정할 수 있다. 그래서, 시스템은 참조 파형(422)을 재계산할지 여부를 결정할 수 있다. 만일 시스템이 재계산하지 않는다면(424), 시스템은 참조 파형과 비교하여 출력 파형을 조정하는 "내부 루프"의 수행을 계속할 것이다. 만일 시스템이 재계산하는 것으로 결정했다면(424), 참조 세트포인트 발생기는 입력 전력 신호에 대한 정보를 갱신하고, 참조 파형을 재계산하며, 시스템은 출력 신호를 갱신된 참조 파형과 비교한다.
다양한 동작들 또는 기능들이 본 명세서에서 설명되었는데, 이들은 소프트웨어 코드, 명령어, 설정, 및/또는 데이터로서 설명 또는 정의될 수 있다. 내용은 직접 실행 가능한 ("객체" 또는 "실행가능한" 형태의) 소스 코드 또는 다른 코드("델타" 또는 "패치" 코드)일 수 있다. 본 명세서에서 설명된 실시예들의 소프트웨어 내용은 저장된 내용을 가진 제조 물품에 의해서 또는 통신 인터페이스를 통해 데이터를 보내기 위한 통신 인터페이스를 동작시키는 방법에 의해서 제공될 수 있다. 기계 판독가능한 매체는 기계가 설명된 기능들 또는 동작을 수행하도록 하고, 기록가능한/기록가능하지 않은 매체(예를 들어, ROM(read only memory), RAM(random access memory), 자기 디스크 저장 매체, 광학 저장 매체, 플래시 메모리 장치 등)와 같이, 기계(예를 들어, 컴퓨팅 장치, 전자 시스템 등)에 의해서 접근가능한 형태로 정보를 제공하는 (즉, (예를 들어, 컴퓨터 판독가능 매체를) 저장하는 및/또는 (즉, 통신 매체를) 전송하는) 임의의 메커니즘을 포함할 수 있다. 통신 인터페이스는 메모리 버스 인터페이스, 프로세서 버스 인터페이스, 인터넷 접속, 디스크 제어기 등과 같은 다른 장치로 통신하도록 임의의 유선, 무선, 광학 등의 매체로 인터페이스하는 임의의 메카니즘을 포함한다. 통신 인터페이스는 소프트웨어 내용을 설명하는 데이터 신호를 제공하기 위한 통신 인터페이스를 제공하기 위해 신호를 보내는 것 및/또는 설정 파라미터를 제공하는 것에 의해서 설정될 수 있다. 통신 인터페이스는 통신 인터페이스로 보내진 하나 이상의 명령어 또는 신호를 통해서 액세스될 수 있다.
본 명세서에서 설명된 다양한 구성요소들은 설명된 동작들 또는 기능들을 수행하기 위한 수단이 될 수 있다. 본 명세서에서 설명된 각각의 구성요소는 소프트웨어, 하드웨어, 또는 이들의 조합을 포함할 수 있다. 구성요소들은 소프트웨어 모듈, 하드웨어 모듈, 특수 목적의 하드웨어(예를 들어, 어플리케이션 특정 하드웨어, ASIC(application specific integrated circuit)들, DSP(digital signal processor)들 등), 내장된 제어기, 하드웨어에 내장된 회로 등으로서 구현될 수 있다.
본 명세서에서 설명된 것 외에도, 본 발명의 범위를 벗어나지 않고 발명의 개시된 실시예 및 구현에 대해 다양한 변형이 만들어질 수 있다. 그러므로, 본 명세서에서의 설명 및 예들은 제한의 의미가 아닌 설명의 의미로서 이해되어야 한다. 본 발명의 범위는 이하의 청구항들에 대한 참조에 의해서만 판단되어야 한다.
Claims (12)
- 지역적으로 생성된 전력을 전력 계통상으로 출력하기 위하여 전력 계통의 목표 주기 파형(target periodic waveform)에 대한 형상 및 위상을 모니터링하는 단계;
전력 계통상으로 출력하기 위하여 원하는 파형을 나타내는 형상 및 위상을 갖는 참조 출력 전류 파형을 계산하는 단계;
출력 하드웨어를 가지고 출력 전류 파형을 생성하는 단계; 및
생성된 출력 전류 파형을 전력 계통상으로 출력하는 단계;를 포함하고,
상기 원하는 파형은 전력 계통의 목표 주기 파형에 관하여 임의의 형상 및 위상을 가지고,
상기 출력 전류 파형은 참조 출력 전류 파형을 기초로 하는 것을 특징으로 하는 방법.
- 제 1 항에 있어서,
출력 하드웨어를 가지고 출력 전류 파형을 생성하는 단계는,
출력 전류 파형을 샘플링하는 것;
출력 전류 파형을 참조 출력 전류 파형과 비교하는 것;
출력 전류 파형을 참조 출력 전류 파형과 비교한 것을 기초로 하여 피드백 신호를 생성하는 것; 및
피드백 신호를 기초로 하여 실행시간에 출력 하드웨어의 동작을 조정하는 것;을 포함하고,
출력 하드웨어의 동작을 조정하는 것이 목표 주기 파형의 형상 및 위상 대신 참조 출력 전류 파형의 형상 및 위상을 향하여 출력 전류 파형을 수렴시키기 위한 것임을 특징으로 하는 방법.
- 제 2 항에 있어서,
출력 파형을 샘플링하고 출력 파형을 참조 출력 파형과 비교하는 것이,
두 파형 간에 하나하나 샘플링 및 비교하는 것을 포함하는 것을 특징으로 하는 방법.
- 제 2 항에 있어서,
출력 파형을 참조 출력 파형과 비교하는 것이,
모니터링을 기초로 하여 미리 계산된(precomputed) 한 세트의 이상적 샘플 포인트(sample point)들에 액세스하는 것을 포함하고,
한 세트의 이상적 샘플 포인트들은 참조 출력 전류 파형의 원하는 포인트들을 나타내는 것을 특징으로 하는 방법.
- 제 1 항에 있어서,
고조파 왜곡을 증가시키지 않으면서 목표 주기 파형에 관하여 동적으로 위상에서 출력 파형을 쉬프팅시키는 단계를 더 포함하는 것을 특징으로 하는 방법.
- 제 1 항에 있어서,
참조 출력 전류 파형을 계산하는 단계는,
참조 출력 전류 파형으로서 비정현파의 파형의 표현을 생성하는 것을 포함하는 것을 특징으로 하는 방법.
- 지역적으로 생성된 전력을 전력 계통상으로 출력하기 위하여 전력 계통의 목표 주기 파형에 대한 형상 및 위상을 모니터링하기 위한 모니터링 하드웨어;
전력 계통상으로 출력하기 위하여 원하는 파형을 나타내는 형상 및 위상을 갖는 참조 파형을 계산하기 위한 참조 파형 발생기; 및
참조 출력 전류 파형을 기초로 하여 출력 전류 파형을 생성하고, 생성된 출력 전류 파형을 전력 계통상으로 출력하기 위한 출력 하드웨어;를 포함하고,
상기 원하는 파형은 전력 계통의 목표 주기 파형에 관하여 임의의 형상 및 위상을 가지는 것을 특징으로 하는 전력 변환 시스템.
- 제 7 항에 있어서,
출력 전류 파형을 측정하기 위한 피드백 루프; 및
참조 파형에 대해 출력 전류 파형 측정을 비교하고, 상기 비교를 기초로 하여 피드백 신호를 생성하기 위한 제어기;를 더 포함하고,
출력 하드웨어는 피드백 신호를 기초로 하여 동작을 조정하고,
출력 하드웨어의 동작을 조정하는 것이 목표 주기 파형의 형상 및 위상 대신 참조 파형의 형상 및 위상을 향하여 출력 전류 파형을 수렴시키기 위한 것임을 특징으로 하는 전력 변환 시스템.
- 제 8 항에 있어서,
제어기는 참조 파형을 나타내는 세트포인트에 대해 하나하나 출력 파형 측정을 비교하는 것을 특징으로 하는 전력 변환 시스템.
- 제 7 항에 있어서,
모니터링을 기초로 하여 미리 계산된 한 세트의 이상적 샘플 포인트들을 저장하기 위한 테이블을 더 포함하고,
한 세트의 이상적 샘플 포인트들은 참조 출력 전류 파형의 원하는 포인트들을 나타내고,
출력 하드웨어는 출력 전류 파형을 생성하기 위하여 한 세트의 이상적 샘플 포인트들에 액세스하는 것을 특징으로 하는 전력 변환 시스템.
- 제 7 항에 있어서,
출력 하드웨어는 고조파 왜곡을 증가시키지 않으면서 목표 주기 파형에 관하여 동적으로 위상에서 출력 파형을 쉬프팅시키는 것을 특징으로 하는 전력 변환 시스템.
- 제 7 항에 있어서,
참조 파형 발생기는 참조 출력 전류 파형으로서 비정현파의 파형의 표현을 생성하는 것을 특징으로 하는 전력 변환 시스템.
Applications Claiming Priority (5)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US10062808P | 2008-09-26 | 2008-09-26 | |
US61/100,628 | 2008-09-26 | ||
US15394009P | 2009-02-19 | 2009-02-19 | |
US61/153,940 | 2009-02-19 | ||
PCT/US2009/058492 WO2010036974A2 (en) | 2008-09-26 | 2009-09-25 | Adaptive generation and control of arbitrary electrical waveforms in a grid-tied power conversion system |
Related Parent Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020117009531A Division KR20110069828A (ko) | 2008-09-26 | 2009-09-25 | 계통연계형 전력 변환 시스템에서 임의적인 전기적 파형의 적응적 발생 및 제어 |
Related Child Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020157025310A Division KR101669786B1 (ko) | 2008-09-26 | 2009-09-25 | 계통연계형 전력 변환 시스템에서 임의적인 전기적 파형의 적응적 발생 및 제어 |
Publications (1)
Publication Number | Publication Date |
---|---|
KR20130081723A true KR20130081723A (ko) | 2013-07-17 |
Family
ID=42060419
Family Applications (3)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020137016773A KR20130081723A (ko) | 2008-09-26 | 2009-09-25 | 계통연계형 전력 변환 시스템에서 임의적인 전기적 파형의 적응적 발생 및 제어 |
KR1020117009531A KR20110069828A (ko) | 2008-09-26 | 2009-09-25 | 계통연계형 전력 변환 시스템에서 임의적인 전기적 파형의 적응적 발생 및 제어 |
KR1020157025310A KR101669786B1 (ko) | 2008-09-26 | 2009-09-25 | 계통연계형 전력 변환 시스템에서 임의적인 전기적 파형의 적응적 발생 및 제어 |
Family Applications After (2)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020117009531A KR20110069828A (ko) | 2008-09-26 | 2009-09-25 | 계통연계형 전력 변환 시스템에서 임의적인 전기적 파형의 적응적 발생 및 제어 |
KR1020157025310A KR101669786B1 (ko) | 2008-09-26 | 2009-09-25 | 계통연계형 전력 변환 시스템에서 임의적인 전기적 파형의 적응적 발생 및 제어 |
Country Status (11)
Country | Link |
---|---|
EP (1) | EP2345129B1 (ko) |
JP (1) | JP5670904B2 (ko) |
KR (3) | KR20130081723A (ko) |
CN (1) | CN102187542B (ko) |
AU (1) | AU2009296407B2 (ko) |
BR (1) | BRPI0919054B1 (ko) |
CA (1) | CA2738653C (ko) |
MA (1) | MA32728B1 (ko) |
MX (1) | MX2011003231A (ko) |
TW (2) | TWI499157B (ko) |
WO (1) | WO2010036974A2 (ko) |
Families Citing this family (21)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN102222912B (zh) * | 2011-06-17 | 2013-04-10 | 东北大学 | 一种试验用可控谐波发生装置及其控制方法 |
KR101351067B1 (ko) * | 2012-09-06 | 2014-01-22 | (주) 세스 | 기수 고조파 저감 방식을 이용한 계통 연계 인버터 전류제어 시스템 및 장치 |
EP2941805B1 (en) | 2013-01-07 | 2019-11-27 | Schneider Electric IT Corporation | Power supply control |
US9000736B2 (en) * | 2013-05-03 | 2015-04-07 | Cooper Technologies Company | Power factor correction algorithm for arbitrary input waveform |
DE102013216241A1 (de) * | 2013-08-15 | 2015-02-19 | Wobben Properties Gmbh | Verfahren zum Einspeisen elektrischer Leistung in ein Versorgungsnetz |
CN103414362B (zh) * | 2013-08-23 | 2015-12-09 | 东南大学 | 一种基于通用电压控制策略的可编程电压波形发生设备 |
TWI500245B (zh) * | 2013-11-08 | 2015-09-11 | Nat Inst Chung Shan Science & Technology | Power conversion harmonic control system |
WO2015102597A1 (en) | 2013-12-31 | 2015-07-09 | Schneider Electric It Corporation | System and methods of grid stabilization |
CN103795062B (zh) * | 2014-02-27 | 2016-01-20 | 新疆希望电子有限公司 | 光伏微网运行逆变器的指令电压控制方法 |
ES2910456T3 (es) * | 2014-09-12 | 2022-05-12 | Sungrow Power Supply Co Ltd | Método y dispositivo para monitorización y supresión de resonancia |
US9793755B2 (en) | 2015-07-28 | 2017-10-17 | Garrity Power Services Llc | Uninterruptible power supply and method for managing power flow in a grid-tied photovoltaic system |
US10338119B2 (en) * | 2016-08-16 | 2019-07-02 | Kohler Co. | Generator waveform measurement |
US10575258B2 (en) * | 2016-10-27 | 2020-02-25 | Qualcomm Incorporated | Techniques and apparatuses for uplink power control |
CN108616127B (zh) * | 2016-12-12 | 2021-06-01 | 中国航空工业集团公司西安航空计算技术研究所 | 一种时频域结合的自动滤波电容设计方法 |
SG10201706597YA (en) | 2017-08-11 | 2019-03-28 | Opulent Electronics Int Pte Ltd | Device and method for providing an electrical current to an electrical load |
JP6993934B2 (ja) * | 2018-06-19 | 2022-01-14 | 株式会社日立製作所 | プラント制御装置、プラント制御方法およびプログラム |
CN109254942B (zh) * | 2018-08-01 | 2021-10-08 | 中国科学院微电子研究所 | 一种用于调整总线信号的方法及装置 |
CN113348617B (zh) * | 2018-09-28 | 2024-09-17 | 赛峰电力美国有限责任公司 | 使用幅度控制回路的过程控制 |
CN111352044A (zh) * | 2020-02-21 | 2020-06-30 | 中山市德马汽车零部件有限公司 | 一种汽车电子设备测试系统、方法、装置及存储介质 |
CN114034928B (zh) * | 2021-11-22 | 2024-03-08 | 上海柘中电气有限公司 | 基于分布式多点反馈的谐波溯源方法及配电网络分析系统 |
CN117055440B (zh) * | 2023-09-21 | 2024-06-07 | 和光精电(重庆)科技有限公司 | 一种任意非理想波形的电流源信号发生方法及装置 |
Family Cites Families (17)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5109185A (en) * | 1989-09-29 | 1992-04-28 | Ball Newton E | Phase-controlled reversible power converter presenting a controllable counter emf to a source of an impressed voltage |
JPH0731156A (ja) * | 1993-07-08 | 1995-01-31 | Toshiba Fa Syst Eng Kk | 3相インバータの制御装置 |
JP3046702B2 (ja) * | 1993-12-27 | 2000-05-29 | シャープ株式会社 | 系統連系インバータ |
JPH08290269A (ja) * | 1995-04-20 | 1996-11-05 | Toshiba Corp | 溶接機の制御装置 |
JPH08126228A (ja) * | 1994-10-19 | 1996-05-17 | Hitachi Ltd | 電源装置 |
JP3234909B2 (ja) * | 1996-12-13 | 2001-12-04 | シャープ株式会社 | インバータ制御装置、およびインバータの制御方法 |
JPH1189238A (ja) * | 1997-09-12 | 1999-03-30 | Sawafuji Electric Co Ltd | 発動発電機用インバータ制御方法及び装置 |
JP2000228881A (ja) * | 1999-02-04 | 2000-08-15 | Fuji Electric Co Ltd | インバータ装置の制御方法 |
JP3805637B2 (ja) * | 2001-04-11 | 2006-08-02 | 三菱電機株式会社 | 電動機制御装置 |
JP4183523B2 (ja) * | 2003-02-07 | 2008-11-19 | 三洋電機株式会社 | インバータ装置及びインバータ装置の制御方法 |
JP4085976B2 (ja) * | 2003-12-25 | 2008-05-14 | 日産自動車株式会社 | インバータの制御装置及び制御方法 |
JP2005269757A (ja) * | 2004-03-18 | 2005-09-29 | Matsushita Electric Ind Co Ltd | インバータ装置 |
US7102430B2 (en) * | 2005-01-18 | 2006-09-05 | Northrop Grumman Corporation | Efficient method and means for integration of power control and predistortion in a transmitter |
US7560914B2 (en) * | 2005-02-22 | 2009-07-14 | Artesyn Technologies, Inc. | Current-fed multiple-output power converter |
ITSA20050014A1 (it) * | 2005-07-13 | 2007-01-14 | Univ Degli Studi Salerno | Dispositivo invertitore a singolo stadio, e relativo metodo di controllo, per convertitori di potenza da sorgenti di energia, in particolare sorgenti fotovoltaiche. |
KR20080048132A (ko) * | 2006-11-28 | 2008-06-02 | 송종환 | 단상계통 접속된 분산전원의 동기운전방법 |
US7649758B2 (en) * | 2006-11-30 | 2010-01-19 | Eaton Corporation | Power supply apparatus, methods and computer program products using D-Q domain based synchronization techniques |
-
2009
- 2009-09-25 JP JP2011529288A patent/JP5670904B2/ja active Active
- 2009-09-25 CN CN200980138202XA patent/CN102187542B/zh active Active
- 2009-09-25 EP EP09816959.2A patent/EP2345129B1/en active Active
- 2009-09-25 WO PCT/US2009/058492 patent/WO2010036974A2/en active Application Filing
- 2009-09-25 KR KR1020137016773A patent/KR20130081723A/ko active Application Filing
- 2009-09-25 BR BRPI0919054A patent/BRPI0919054B1/pt active IP Right Grant
- 2009-09-25 CA CA2738653A patent/CA2738653C/en active Active
- 2009-09-25 KR KR1020117009531A patent/KR20110069828A/ko active Application Filing
- 2009-09-25 AU AU2009296407A patent/AU2009296407B2/en active Active
- 2009-09-25 KR KR1020157025310A patent/KR101669786B1/ko active IP Right Grant
- 2009-09-25 MX MX2011003231A patent/MX2011003231A/es active IP Right Grant
- 2009-09-28 TW TW098132736A patent/TWI499157B/zh active
- 2009-09-28 TW TW104118172A patent/TWI584549B/zh active
-
2011
- 2011-04-26 MA MA33795A patent/MA32728B1/fr unknown
Also Published As
Publication number | Publication date |
---|---|
CN102187542B (zh) | 2013-11-13 |
KR20110069828A (ko) | 2011-06-23 |
EP2345129B1 (en) | 2020-02-19 |
CA2738653C (en) | 2016-08-02 |
CN102187542A (zh) | 2011-09-14 |
MX2011003231A (es) | 2011-07-28 |
BRPI0919054B1 (pt) | 2019-12-31 |
AU2009296407A1 (en) | 2010-04-01 |
JP2012504386A (ja) | 2012-02-16 |
JP5670904B2 (ja) | 2015-02-18 |
WO2010036974A3 (en) | 2010-07-15 |
EP2345129A4 (en) | 2017-03-22 |
TWI499157B (zh) | 2015-09-01 |
WO2010036974A2 (en) | 2010-04-01 |
TW201537860A (zh) | 2015-10-01 |
CA2738653A1 (en) | 2010-04-01 |
TWI584549B (zh) | 2017-05-21 |
KR20150113986A (ko) | 2015-10-08 |
BRPI0919054A2 (pt) | 2015-12-08 |
MA32728B1 (fr) | 2011-10-02 |
KR101669786B1 (ko) | 2016-10-27 |
EP2345129A2 (en) | 2011-07-20 |
TW201021356A (en) | 2010-06-01 |
AU2009296407B2 (en) | 2014-05-08 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR101669786B1 (ko) | 계통연계형 전력 변환 시스템에서 임의적인 전기적 파형의 적응적 발생 및 제어 | |
TWI601352B (zh) | 一種用於逆變系統的控制方法及控制裝置 | |
CN109962638B (zh) | 电力转换装置 | |
CN104092242B (zh) | 一种基于可控虚拟阻抗的逆变器并联控制方法 | |
JP6059757B2 (ja) | 系統電圧抑制制御装置及び系統電圧抑制制御方法 | |
KR101562848B1 (ko) | 능동댐핑기반 반복제어기법을 이용한 무정전전원장치 제어 방법 | |
JP2013038844A (ja) | 系統連系インバータ装置 | |
CN114865932A (zh) | 脉冲负载供电系统及控制方法 | |
JP3822910B2 (ja) | 方形波インバータとdcバス制御とを備えたハイブリッド並列能動/受動フィルタシステムによる電力線高調波の低減 | |
CN106099971A (zh) | 提高单相光伏逆变器对弱电网的适应性的控制方法及系统 | |
KR20200001300A (ko) | 분산전원 계통연계 장치의 제어 시스템 | |
CN111316558B (zh) | 电力变换装置 | |
KR101967734B1 (ko) | 위상기반 주파수 적응형 반복제어기를 이용한 고조파 제어 장치 | |
JPH0553668A (ja) | 無効電力補償装置 | |
JPWO2020129161A1 (ja) | 制御装置、およびアクティブフィルタ装置 | |
JP6879652B1 (ja) | 自励式無効電力補償装置 | |
JP2004260942A (ja) | 系統連系インバータ装置 | |
KR101883052B1 (ko) | 역률 보상 제어 장치 | |
JP6204109B2 (ja) | 電力変換回路を制御する制御回路、当該制御回路を備えた電力変換装置、当該電力変換装置を備えた電力システム、および、制御方法 | |
Monfared et al. | High performance DPC for PWM converters | |
Nikolić et al. | Using adaptive filtering in single-phase grid-connected system | |
Castelló et al. | Guidelines for the design and implementation of the ARPCC control applied to grid-connected converters | |
JP2014204524A (ja) | 電力変換回路を制御する制御回路、および、当該制御回路を備えた電力変換装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A107 | Divisional application of patent | ||
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
AMND | Amendment | ||
E601 | Decision to refuse application | ||
AMND | Amendment | ||
E90F | Notification of reason for final refusal | ||
AMND | Amendment | ||
A107 | Divisional application of patent |