KR20130059137A - 발광소자 - Google Patents

발광소자 Download PDF

Info

Publication number
KR20130059137A
KR20130059137A KR1020110125290A KR20110125290A KR20130059137A KR 20130059137 A KR20130059137 A KR 20130059137A KR 1020110125290 A KR1020110125290 A KR 1020110125290A KR 20110125290 A KR20110125290 A KR 20110125290A KR 20130059137 A KR20130059137 A KR 20130059137A
Authority
KR
South Korea
Prior art keywords
light emitting
layer
emitting device
electrode
protective layer
Prior art date
Application number
KR1020110125290A
Other languages
English (en)
Inventor
구지현
Original Assignee
엘지이노텍 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지이노텍 주식회사 filed Critical 엘지이노텍 주식회사
Priority to KR1020110125290A priority Critical patent/KR20130059137A/ko
Publication of KR20130059137A publication Critical patent/KR20130059137A/ko

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/02Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies
    • H01L33/14Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies with a carrier transport control structure, e.g. highly-doped semiconductor layer or current-blocking structure
    • H01L33/145Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies with a carrier transport control structure, e.g. highly-doped semiconductor layer or current-blocking structure with a current-blocking structure
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/02Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies
    • H01L33/20Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies with a particular shape, e.g. curved or truncated substrate
    • H01L33/22Roughened surfaces, e.g. at the interface between epitaxial layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/36Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the electrodes
    • H01L33/38Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the electrodes with a particular shape
    • H01L33/382Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the electrodes with a particular shape the electrode extending partially in or entirely through the semiconductor body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/36Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the electrodes
    • H01L33/40Materials therefor
    • H01L33/405Reflective materials
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/44Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the coatings, e.g. passivation layer or anti-reflective coating

Landscapes

  • Engineering & Computer Science (AREA)
  • Manufacturing & Machinery (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Led Devices (AREA)

Abstract

실시 예에 따른 발광소자는, 제1 반도체층, 제2 반도체층 및 상기 제1 반도체층과 상기 제2 반도체층 사이에 활성층을 포함하는 발광구조물, 상기 발광구조물 상에 배치되는 제1 전극, 상기 발광구조물 아래에 배치되는 제2 전극층, 발광구조물의 하면의 외측 둘레에 배치되는 보호층 및 상기 보호층은의 상면의 적어도 일부 영역에 배치되는 전도층을 포함하고, 상기 전도층은 상기 보호층을 수직 방향으로 관통하여 상기 제2 전극층과 연결될 수 있다.

Description

발광소자{Light emitting device}
실시 예는 습기의 침투를 방지하고, 전기적 쇼트를 방지하며, 발광소자의 발광효율이 향상되는 발광소자에 관한 것이다.
발광소자의 대표적인 예로, LED(Light Emitting Diode; 발광 다이오드)는 화합물 반도체의 특성을 이용해 전기 신호를 적외선, 가시광선 또는 빛의 형태로 변환시키는 소자로, 가정용 가전제품, 리모콘, 전광판, 표시기, 각종 자동화 기기 등에 사용되고, 점차 LED의 사용 영역이 넓어지고 있는 추세이다.
보통, 소형화된 LED는 PCB(Printed Circuit Board) 기판에 직접 장착하기 위해서 표면실장소자(Surface Mount Device)형으로 만들어지고 있고, 이에 따라 표시소자로 사용되고 있는 LED 램프도 표면실장소자 형으로 개발되고 있다. 이러한 표면실장소자는 기존의 단순한 점등 램프를 대체할 수 있으며, 이것은 다양한 칼라를 내는 점등표시기용, 문자표시기 및 영상표시기 등으로 사용된다.
이와 같이 LED의 사용 영역이 넓어지면서, 생활에 사용되는 전등, 구조 신호용 전등 등에 요구되는 휘도가 높이지는 바, LED의 발광휘도를 증가시키는 것이 중요하다.
실시 예는 습기의 침투를 방지하고, 전기적 쇼트를 방지하며, 발광소자의 발광효율이 향상되는 발광소자를 제공한다.
실시 예에 따른 발광소자는, 제1 반도체층, 제2 반도체층 및 상기 제1 반도체층과 상기 제2 반도체층 사이에 활성층을 포함하는 발광구조물, 상기 발광구조물 상에 배치되는 제1 전극, 상기 발광구조물 아래에 배치되는 제2 전극층, 발광구조물의 하면의 외측 둘레에 배치되는 보호층 및 상기 보호층은의 상면의 적어도 일부 영역에 배치되는 전도층을 포함하고, 상기 전도층은 상기 보호층을 수직 방향으로 관통하여 상기 제2 전극층과 연결될 수 있다.
실시예의 발광소자는 보호층에 의해 쇼트를 방지할 수 있고, 수분 침습을 방지하면서도, 아울러 전도층에 의해 발광구조물에 전원을 공급할 수 있으므로, 발광효율을 향상시킬 수 있고, 발광소자의 신뢰성을 향상시킬 수 있다.
도 1은 실시예에 따른 발광소자를 나타낸 단면도이다.
도 2는 다른 실시예에 따른 발광소자를 나타낸 단면도이다.
도 3은 또 다른 실시예에 따른 발광소자를 나타낸 단면도이다.
도 4 내지 도 9는 도 1의 발광소자의 제조공정을 나타낸 순서도이다.
도 10은 실시 예에 따른 발광소자를 포함하는 발광소자 패키지를 나타낸 사시도이다.
도 11은 실시 예에 따른 발광소자를 포함하는 발광소자 패키지의 단면을 도시한 단면도이다.
도 12는 실시예에 따른 발광소자를 포함하는 조명장치를 도시한 사시도이다.
도 13은 도 12 의 조명장치의 C-C' 단면을 도시한 단면도이다.
도 14는 실시예에 따른 발광소자를 포함하는 액정표시장치의 분해 사시도이다.
도 15는 실시예에 따른 발광소자를 포함하는 액정표시장치의 분해 사시도이다.
본 발명의 이점 및 특징, 그리고 그것들을 달성하는 방법은 첨부되는 도면과 함께 상세하게 후술되어 있는 실시예들을 참조하면 명확해질 것이다. 그러나 본 발명은 이하에서 개시되는 실시예들에 한정되는 것이 아니라 서로 다른 다양한 형태로 구현될 수 있으며, 단지 본 실시예들은 본 발명의 개시가 완전하도록 하고, 본 발명이 속하는 기술분야에서 통상의 지식을 가진 자에게 발명의 범주를 완전하게 알려주기 위해 제공되는 것이며, 본 발명은 청구항의 범주에 의해 정의될 뿐이다. 명세서 전체에 걸쳐 동일 참조 부호는 동일 구성 요소를 지칭한다.
공간적으로 상대적인 용어인 "아래(below)", "아래(beneath)", "하부(lower)", "위(above)", "상부(upper)" 등은 도면에 도시되어 있는 바와 같이 하나의 소자 또는 구성 요소들과 다른 소자 또는 구성 요소들과의 상관관계를 용이하게 기술하기 위해 사용될 수 있다. 공간적으로 상대적인 용어는 도면에 도시되어 있는 방향에 더하여 사용시 또는 동작 시 소자의 서로 다른 방향을 포함하는 용어로 이해되어야 한다. 예를 들면, 도면에 도시되어 있는 소자를 뒤집을 경우, 다른 소자의 "아래(below)"또는 "아래(beneath)"로 기술된 소자는 다른 소자의 "위(above)"에 놓여질 수 있다. 따라서, 예시적인 용어인 "아래"는 아래와 위의 방향을 모두 포함할 수 있다. 소자는 다른 방향으로도 배향될 수 있고, 이에 따라 공간적으로 상대적인 용어들은 배향에 따라 해석될 수 있다.
본 명세서에서 사용된 용어는 실시예들을 설명하기 위한 것이며 본 발명을 제한하고자 하는 것은 아니다. 본 명세서에서, 단수형은 문구에서 특별히 언급하지 않는 한 복수형도 포함한다. 명세서에서 사용되는 "포함한다(comprises)" 및/또는 "포함하는(comprising)"은 언급된 구성요소, 단계, 동작 및/또는 소자는 하나 이상의 다른 구성요소, 단계, 동작 및/또는 소자의 존재 또는 추가를 배제하지 않는다.
다른 정의가 없다면, 본 명세서에서 사용되는 모든 용어(기술 및 과학적 용어를 포함)는 본 발명이 속하는 기술분야에서 통상의 지식을 가진 자에게 공통적으로 이해될 수 있는 의미로 사용될 수 있을 것이다. 또 일반적으로 사용되는 사전에 정의되어 있는 용어들은 명백하게 특별히 정의되어 있지 않은 한 이상적으로 또는 과도하게 해석되지 않는다.
도면에서 각층의 두께나 크기는 설명의 편의 및 명확성을 위하여 과장되거나 생략되거나 또는 개략적으로 도시되었다. 또한 각 구성요소의 크기와 면적은 실제크기나 면적을 전적으로 반영하는 것은 아니다.
또한, 실시예에서 발광소자의 구조를 설명하는 과정에서 언급하는 각도와 방향은 도면에 기재된 것을 기준으로 한다. 명세서에서 발광소자를 이루는 구조에 대한 설명에서, 각도에 대한 기준점과 위치관계를 명확히 언급하지 않은 경우, 관련 도면을 참조하도록 한다.
도 1은 실시예에 따른 발광소자를 나타낸 단면도이다.
도 1을 참조하면, 실시예에 따른 발광소자(100)는 발광구조물(150), 발광구조물(150) 상에 형성된 제1 전극(160), 발광구조물(150) 아래에 형성된 제2 전극층(130), 발광구조물(150) 하면의 외측 둘레에 배치된 보호층(140) 및 보호층(140)의 상면의 적어도 일부 영역에 배치되는 전도층(180)을 포함할 수 있다.
여기서, 발광구조물(150)은 제1 반도체층(151), 활성층(152) 및 제2 반도체층(153)을 포함할 수 있고, 제1 반도체층(151)과 제2 반도체층(153) 사이에 활성층(152)이 개재된 구성으로 이루어질 수 있다.
제1 반도체층(151)은 n형 반도체층으로 구현될 수 있으며, 상기 n형 반도체층은 예컨대, InxAlyGa1 -x- yN (0≤x≤1, 0 ≤y≤1, 0≤x+y≤1)의 조성식을 갖는 반도체 재료, 예를 들어 GaN, AlN, AlGaN, InGaN, InN, InAlGaN, AlInN 등에서 선택될 수 있으며, 예를 들어, Si, Ge, Sn, Se, Te와 같은 n형 도펀트가 도핑될 수 있다.
한편, 제1 반도체층(151)상에는 제1 반도체층(151)과 전기적으로 연결된 제1 전극(160)이 배치될 수 있으며, 제1 전극(160)은 적어도 하나의 패드 또는/및 소정 패턴을 갖는 전극을 포함할 수 있다. 제1 전극(160)은 제1 반도체층(151)의 상면 중 센터 영역, 외측 영역 또는 모서리 영역에 배치될 수 있으며, 이에 대해 한정하지는 않는다. 제1 전극(160)은 상기 제1 반도체층(151)의 위가 아닌 다른 영역에 배치될 수 있으며, 이에 대해 한정하지는 않는다.
제1 전극(160)은 전도성 물질, 예를 들어 In, Co, Si, Ge, Au, Pd, Pt, Ru, Re, Mg, Zn, Hf, Ta, Rh, Ir, W, Ti, Ag, Cr, Mo, Nb, Al, Ni, Cu, 및 WTi 중에서 선택된 금속 또는 합금을 이용하여 단층 또는 다층으로 형성될 수 있다.
제1 전극(160)이 형성되지 않은 제1 반도체층(151)의 표면 일부 영역 또는 전체 영역에 대해 소정의 식각 방법으로 광 추출효율을 향상시키기 위한 요철(158)을 형성해 줄 수 있다.
여기서, 제1 전극(160)은 요철(158)이 형성되지 않는 평탄한 면에 형성된 것으로 설명하나, 요철(158)이 형성된 상부면에 형성될 수 있으며 이에 한정을 두지 않는다.
요철(158)은 제1 반도체층(151)의 상면의 적어도 일 영역에 대해 에칭을 수행함으로써 형성될 수 있으며 이에 대해 한정하지 않는다. 상기 에칭 과정은 습식 또는/및 건식 에칭 공정을 포함하며, 에칭 과정을 거침에 따라서, 제1 반도체층(151)의 상면은 요철(158)을 포함할 수 있다. 요철(158)은 랜덤한 크기로 불규칙하게 형성될 수 있으며, 이에 대해 한정하지는 않는다. 요철(158)은 평탄하지 않는 상면으로서, 텍스쳐(texture) 패턴, 요철 패턴, 평탄하지 않는 패턴(uneven pattern) 중 적어도 하나를 포함할 수 있다.
요철(158)은 측 단면이 원기둥, 다각기둥, 원뿔, 다각뿔, 원뿔대, 다각뿔대 등 다양한 형상을 갖도록 형성될 수 있으며, 뿔 형상을 포함한다.
한편, 상기 요철(158)은 PEC(photo electro chemical) 등의 방법으로 형성될 수 있으며, 이에 한정하지 아니한다. 요철(158)은 제1 반도체층(151)의 상부면에 형성됨에 따라서 활성층(152)으로부터 생성된 빛이 제1 반도체층(151)의 상부면으로부터 전반사되어 재흡수되거나 산란되는 것이 방지될 수 있으므로, 발광소자(100)의 광 추출 효율의 향상에 기여할 수 있다.
제1 반도체층(151)의 아래에는 활성층(152)이 형성될 수 있다. 활성층(152)은 전자와 정공이 재결합되는 영역으로, 전자와 정공이 재결합함에 따라 낮은 에너지 준위로 천이하며, 그에 상응하는 파장을 가지는 빛을 생성할 수 있다.
활성층(152)은 예를 들어, InxAlyGa1 -x- yN (0≤x≤1, 0≤y≤1, 0≤x+y≤1)의 조성식을 가지는 반도체 재료를 포함하여 형성할 수 있으며, 단일 양자 우물 구조 또는 다중 양자 우물 구조(MQW: Multi Quantum Well)로 형성될 수 있다.
따라서, 더 많은 전자가 양자우물층의 낮은 에너지 준위로 모이게 되며, 그 결과 전자와 정공의 재결합 확률이 증가 되어 발광효과가 향상될 수 있다. 또한, 양자선(Quantum wire)구조 또는 양자점(Quantum dot)구조를 포함할 수도 있다.
활성층(152) 아래에는 제2 반도체층(153)이 형성될 수 있다. 제2 반도체층(153)은 p형 반도체층으로 구현되어, 활성층(152)에 정공을 주입할 수 있다. 예를 들어 p형 반도체층은 InxAlyGa1 -x- yN (0≤x≤1, 0≤y≤1, 0≤x+y≤1)의 조성식을 갖는 반도체 재료, 예를 들어 GaN, AlN, AlGaN, InGaN, InN, InAlGaN, AlInN 등에서 선택될 수 있으며, Mg, Zn, Ca, Sr, Ba 등의 p형 도펀트가 도핑될 수 있다.
이때, 제2 반도체층(153)은 제2 전극층(130)과 접하는 제1 영역(미도시) 및 상기 제1 영역의 둘레를 감싸며, 보호층(140)과 접하는 제2 영역(미도시)으로 구분될 수 있다.
또한 제2 반도체층(153)의 아래에는 제3 반도체층(미도시)을 형성할 수도 있다. 여기서 제3 반도체층은 제2 반도체층과 극성이 반대인 반도체층으로 구현될 수 있다.
한편, 상술한 제1 반도체층(151), 활성층(152) 및 제2 반도체층(153)은 유기금속 화학 증착법(MOCVD; Metal Organic Chemical Vapor Deposition), 화학 증착법(CVD; Chemical Vapor Deposition), 플라즈마 화학 증착법(PECVD; Plasma-Enhanced Chemical Vapor Deposition), 분자선 성장법(MBE; Molecular Beam Epitaxy), 수소화물 기상 성장법(HVPE; Hydride Vapor Phase Epitaxy), 스퍼터링(Sputtering) 등의 방법을 이용하여 형성될 수 있으며, 이에 대해 한정하지는 않는다.
또한, 상술한 바와는 달리 실시예에서 제1 반도체층(151)이 p형 반도체층으로 구현되고, 제2 반도체층(153)이 n형 반도체층으로 구현될 수 있으며, 이에 한정하지 않는다. 이에 따라 발광구조물(150)은 N-P 접합, P-N 접합, N-P-N 접합 및 P-N-P 접합 구조 중 적어도 하나를 포함할 수 있다.
또한, 발광구조물(150)의 외주면 중 일부 영역 또는 전체 영역은 외부의 충격 등으로부터 보호하고, 전기적 쇼트를 방지할 수 있도록 패시베이션(170)이 형성 될 수도 있다.
제2 전극층(130)은 오믹층(ohmic layer)(미도시) 및 반사층(reflective layer) 중 적어도 한 층을 포함할 수 있다. 예컨대, 제2 전극층(130)은 본딩층 상에 반사층 및 오믹층이 순차로 적층된 형태일 수 있다.
제2 전극층(130)은 금속과 투광성 전도층을 선택적으로 사용할 수 있으며, 발광구조물(150)에 전원을 제공한다. 제2 전극층(130)은 전도성 재질을 포함하여 형성될 수 있다. 예를 들면, 니켈(Ni), 백금(Pt), 루테늄(Ru), 이리듐(Ir), 로듐(Rh), 탄탈(Ta), 몰리브덴(Mo), 티탄(Ti), 은(Ag), 텅스텐(W), 구리(Cu), 크롬(Cr), 팔라듐(Pd), 바나듐(V), 코발트(Co), 니오브(Nb), 지르코늄(Zr), 산화인듐주석(ITO, Indium Tin Oxide), 알루미늄산화아연(AZO, aluminum zinc oxide), 인듐 아연 산화물(IZO, Indium Zinc Oxide), IZTO(indium zinc tin oxide), IAZO(indium aluminum zinc oxide), IGZO(indium gallium zinc oxide), IGTO(indium gallium tin oxide), ATO(antimony tin oxide), GZO(gallium zinc oxide) ), IrOx, RuOx, RuOx/ITO, Ni/IrOx/Au, 또는 Ni/IrOx/Au/ITO 중 적어도 하나로 형성될 수 있다. 다만 이에 한정되는 것은 아니다.
제2 전극층(130)은 도 1에서 도시된 바와 같이 평평할 수 있지만, 이에 한정되지 않고 단차를 가질 수 있다. 이는 후술한다.
보호층(140)은 제2 반도체층(153)과 일 영역이 접하고, 발광 소자(100) 내에서 링 형상, 루프 형상, 프레임 형상 등으로 형성될 수 있으며, 제2 전극층(130)과 동일선상 또는 단차를 가지며 배치될 수 있다. 즉, 보호층(140)의 내측은 발광구조물(150)의 하면 둘레에 접촉되게 배치될 수 있다.
보호층(140)은 소성되어 형성된 제2 전극층(130)을 드라이에칭(Dry etching)하는 경우 발광구조물(150)까지 에칭되는 것을 방지하는 역할을 한다.
또한, 보호층(140)은 발광 구조물(150) 및 지지부재(110)가 전기적 쇼트를 일으키는 것을 최소화할 수 있으며, 발광 구조물(150) 및 지지부재(110) 사이의 틈새로 수분 등이 침투되는 것을 방지할 수 있다.
여기서, 보호층(140)은 금속물질 및 절연물질 중 적어도 하나를 포함할 수 있으며, 상기 금속물질인 경우에는 제2 전극층(130)을 이루는 물질보다 전기 전도성이 낮은 물질을 사용하여, 제2 전극층(130)에 인가되는 전원이 보호층(140)으로 인가되지 않도록 할 수 있다.
이러한, 보호층(140)은 전도성이 낮은 물질 및 절연물질로 형성될 수 있으며, 예를 들어, 티탄(Ti), 니켈(Ni), 백금(Pt), 납(Pb), 로듐(Rh), 이리듐(Ir) 및 텅스텐(W), 산화알루미늄(Al2O3), 산화실리콘(SiO2), 질화실리콘(Si3N4), 산화티탄(TiOx), SiOx, SiOxNy, TiO2 , Ti, Al, Cr, 산화인듐주석(ITO, Indium Tin Oxide), 알루미늄산화아연(AZO, aluminum zinc oxide), 인듐 아연 산화물(IZO, Indium Zinc Oxide) IZTO, IAZO, IGZO, IGTO, ATO, ZnO 중 적어도 하나를 포함할 수 있다. 이때, 보호층(140)은 금속물질 또는 절연물질을 모두 포함하여 복수 층을 이룰 수 있다. 바람직하게는 보호층(140)은 절연물질을 포함할 수 있다.
보호층(140)의 두께는 1㎛ 내지 10㎛ 일 수 있다. 다만, 이에 한정되지 않는다.
보호층(140)의 상면의 적어도 일부 영역에는 전도층(180)을 포함할 수 있다.
그리고, 전도층(180)은 제2 전극층(130)과 전기적으로 연결될 수 있다. 예를 들면, 도 1에서 도시하는 바와 같이, 전도층(180)은 보호층(140)을 수직 방향으로 관통하여 제2 전극층(130)과 연결될 수 있다. 다만, 이에 한정되지 않고 다양한 방법으로 제2 전극층(130)과 전도층(180)은 서로 연결될 수 있다. 또한, 보호층(140)의 면적이 너무 줄어들면, 습기 등의 침습을 방지할 수 없으므로, 보호층(140)에서 전도층(180)이 관통하는 면적은 보호층(140)의 면적대비 20% 내지 50%일 수 있다. 다만, 이에 한정되지 않는다.
전도층(180)은 예를 들면, 산화인듐주석(ITO, Indium Tin Oxide)을 포함할 수 있다. 다만, 이에 한정되지 않는다.
전도층(180)의 두께는 100 Å 내지 250Å일 수 있다. 다만, 이에 한정되지 않는다. 그리고, 전도층(180)의 상면 및 하면 중 어느 한 면에는 요철패턴(미도시)을 포함할 수 있다. 또한, 전도층(180)은 보호층(140)의 상면 중 일부 영역에만 형성되고, 전도층(180)과 보호층(140)의 상면은 동일 선상에 배치될 수 있다.
상술한 바와 같이 발광소자(100)가 구성되면, 보호층(140)에 의해 쇼트를 방지할 수 있고, 수분 침습을 방지하면서도, 아울러 전도층(180)층에 의해 발광구조물(150)에 전원을 공급할 수 있으므로, 발광효율을 향상시킬 수 있고, 발광소자의 신뢰성을 향상시킬 수 있다.
제2 전극층(130)의 아래에는 본딩층(111)이 배치될 수 있고, 본딩층(111)의 아래에는 지지부재(110)가 배치될 수 있다.
지지부재(110)는 발광구조물(150)을 지지하며, 제1 전극(160)과 함께 발광구조물(150)에 전원을 제공할 수 있다. 지지부재(110)는 열전도성이 우수한 물질 또는 전도성 물질로 형성 될 수 있으며, 예를 들어, 금(Au), 니켈(Ni), 텅스텐(W), 몰리브덴(Mo), 구리(Cu), 알루미늄(Al), 탄탈(Ta), 은(Ag), 백금(Pt), 크롬(Cr), Si, Ge, GaAs, ZnO, GaN, Ga2O3 또는 SiC, SiGe, CuW 중에서 선택된 어느 하나로 형성하거나 둘 이상의 합금으로 형성할 수 있으며, 서로 다른 둘 이상의 물질을 적층하여 형성할 수 있다.
이와 같은 지지부재(110)는 발광소자(100)에서 발생하는 열의 방출을 용이하게 하여 발광소자(100)의 열적 안정성을 향상시킬 수 있다.
실시 예에서, 지지부재(110)은 전도성을 갖는 것으로 설명하나, 전도성을 갖지 않을 수도 있으며, 이에 한정을 두지 않는다.
본딩층(111)은 제2 전극층(130) 아래에 형성되어, 층들간의 접착력을 강화시켜 줄 수 있다. 본딩층(111)은 하부 물질과의 접착력이 우수한 물질을 이용하여 형성될 수 있다. 예를 들어, 인듐(In), 주석(Sn), 은(Ag), 니오브(Nb), 니켈(Ni), 알루미늄(Au), 구리(Cu) 중 적어도 하나로 형성될 수 있다.
본딩층(111) 상부에 확산 방지막(미도시)을 더 형성할 수 있다. 확산 방지막은 지지부재(110) 및 본딩층(111)을 이루는 물질이 발광구조물(150)로 확산되는 것을 방지할 수 있다. 상기 확산 방지막은 금속의 확산을 방지하는 물질로 형성될 수 있으며, 예를 들어, 백금(Pt), 팔라듐(Pd), 텅스텐(W), 니켈(Ni), 루테늄(Ru), 몰리브덴(Mo), 이리듐(Ir), 로듐(Rh), 탄탈(Ta), 하프늄(Hf), 지르코늄(Zr), 니오브(Nb), 바나듐(V) 중 적어도 하나 또는 둘 이상의 합금을 이용할 수 있다. 다만 이에 한정되는 것은 아니다. 그리고, 본딩층(111)은 단층 또는 다층 구조로 형성될 수 있다.
도 2는 다른 실시예에 따른 발광소자를 나타낸 단면도이다.
도 2를 참조하면, 실시예에 따른 발광소자(100A)는 도 1의 실시예와 비교하면, 본딩층(111)과 제2 전극층(130) 사이에 반사층(120A)을 더 포함하는 차이가 존재한다.
반사층(120A)은 반사특성이 우수한 물질, 예를 들어 Ag, Ni, Al, Rh, Pd, Ir, Ru, Mg, Zn, Pt, Au, Hf 및 이들의 선택적인 조합으로 구성된 물질 중에서 형성되거나, 상기 금속 물질과 IZO, IZTO, IAZO, IGZO, IGTO, AZO, ATO 등의 투광성 전도성 물질을 이용하여 다층으로 형성할 수 있다. 또한 반사층(120A)은 IZO/Ni, AZO/Ag, IZO/Ag/Ni, AZO/Ag/Ni 등으로 적층할 수 있다. 또한 반사층(120A)을 발광구조물(150) (예컨대, 제2 반도체층(153))과 오믹 접촉하는 물질로 형성할 경우, 제2 전극층(130)은 별도로 형성하지 않을 수 있으며, 이에 대해 한정하지는 않는다.
도 3은 또 다른 실시예에 따른 발광소자를 나타낸 단면도이다.
도 3을 참조하면, 실시예의 발광소자(100B)는 도 2의 실시예와 비교하면, 제2 전극층은 오믹층(130B) , 반사층(120B) 및 본딩층(111B)을 포함하고, 보호층(140B)의 형상에 차이가 존재하고, 전류차단층(190)을 더 포함하는 차이가 존재한다.
여기서, 전류차단층(190)은 발광구조물(150)의 아래에 제1 전극(160)과 수직 방향으로 적어도 일영역이 중첩되게 배치되며, 오믹층(130B) 및 반사층(120B) 보다 전기 전도율이 낮을 수 있다. 전류차단층(190)은 예를 들면, 산화알루미늄(Al2O3), 산화실리콘(SiO2), 질화실리콘(Si3N4), 산화티탄(TiOx), 산화인듐주석(ITO, Indium Tin Oxide), 알루미늄산화아연(AZO, aluminum zinc oxide) 및 인듐 아연 산화물(IZO, Indium Zinc Oxide) 중 적어도 하나를 포함할 수 있다. 다만, 이에 한정되는 것은 아니다.
보호층(140B)의 상면은 전도층(180)의 상면과 단차를 가질 수 있다. 이때, 본딩층(111B), 반사층(120B) 및 오믹층(130B)은 상술한 보호층(140B)과 전류차단층(190)의 배치로 인해 단차를 가질 수도 있다.
도 4 내지 도 9는 도 1의 발광소자의 제조공정을 나타낸 순서도이다.
실시예에 따른 발광소자 제조방법은 다음과 같다.
도 4을 참조하면, 먼저, 성장기판(101) 상에 순차적으로 제1 반도체층(151), 활성층(152) 및 제2 반도체층(153)을 포함하는 발광구조물(150)이 적층된다.
성장기판(101)은 사파이어 기판(Al203), GaN, SiC, ZnO, Si, GaP, InP, 그리고 GaAs 등으로 이루어진 군에서 선택될 수 있으며, 도면에 나타내지는 않았으나 성장기판(101)과 발광구조물(150) 사이에는 버퍼층(미도시)이 형성될 수 있다.
버퍼층(미도시)은 3족과 5족 원소가 결합된 형태이거나 GaN, InN, AlN, InGaN, AlGaN, InAlGaN, AlInN 중에서 어느 하나로 이루어질 수 있으며, 도펀트가 도핑될 수도 있다.
이러한 성장기판(101) 또는 버퍼층(미도시) 위에는 언도프드 반도체(미도시)층이 형성될 수 있으며, 버퍼층(미도시)과 언도프드 반도체층(미도시) 중 어느 한 층 또는 두 층 모두 형성하거나 형성하지 않을 수도 있으며, 이러한 구조에 대해 한정되지는 않는다.
도 5를 참조하면, 이후, 제2 반도체층(153) 상에 일정 패턴을 가지는 PR(Photo Resist)(10)이 배치될 수 있다. 이때 PR(10)은 전류확산 및 광추출 효율을 고려한 보호층(140) 및 전도층(180)에 대응하여 일정한 패턴으로 배치될 수 있다.
이후, 제2 반도체층(153) 중 PR(10)이 배치된 영역과 수직적으로 중첩된 영역 이외의 영역이 제거된다. 이때, 제거되는 단면은 직사각형을 이룰 수고 있고, 곡률을 가질 수도 있으며 단차를 가질 수도 있다. 이에 대해 한정하지는 않는다. 제거방법은 습식식각(wet etching), 건식식각(dry etching) 또는 LLO(laser lift off) 방법이 사용될 수 있으나, 이에 한정되지는 않는다.
도 6을 참조하면, 이후, 상기 식각된 영역에 보호층(140)과 전도층(180)이 형성될 수 있다.
이후, PR(10)이 제거될 수 있다.
도 7을 참조하면, 이후, 제2 반도체층(153) 및 보호층(140) 상에 제2 전극층(130)이 형성될 수 있다,
도 8을 참조하면, 이후, 본딩층(111)이 배치된 지지부재(110)가 본딩 접착되며, 이때 제1 반도체층(151) 상에 배치된 성장기판(101)을 분리시킬 수 있다.
이때, 성장기판(101)은 물리적 또는/및 화학적 방법으로 제거할 수 있으며, 물리적 방법은 일 예로 LLO(laser lift off) 방식으로 제거할 수 있다.
도 9를 참조하면, 발광 구조물(150)의 외곽부 영역에 대해 에칭을 수행하여 경사를 가지게 할 수 있다.
또한, 발광구조물(150)의 외주면 일부 또는 전체 영역에 패시베이션(170)이 형성될 수 있다.
그리고, 발광구조물(150)의 제1 반도체층(151)의 표면 일부 영역 또는 전체 영역에 대해 소정의 식각 방법으로 요철(158)을 형성해 줄 수 있으며, 이러한 제1 반도체층(151)의 표면에 제1 전극(160)를 형성해 준다.
여기서, 요철(158) 구조는 형성하지 않을 수도 있으나, 형성하는 경우는 도 9에서 도시한 구조로 한정하지는 않는다.
또한, 도4 내지 도 9에 나타낸 공정 순서에서 적어도 하나의 공정은 순서가 바뀔 수 있으며 이에 한정을 두지 않는다.
도 10은 실시예에 따른 발광소자를 포함하는 발광소자 패키지를 나타낸 사시도이고, 도 11는 실시예에 따른 발광소자를 포함하는 발광소자 패키지를 나타낸 단면도이다.
도 10 및 도 11을 참조하면, 발광소자 패키지(500)는 캐비티(520)가 형성된 몸체(510), 몸체(510)에 실장되는 제1 및 제2 리드 프레임(540, 550)과, 제1 및 제2 리드 프레임(540, 550)과 전기적으로 연결되는 발광소자(530), 및 발광소자(530)를 덮도록 캐비티(520)에 충진되는 봉지재(미도시)를 포함할 수 있다.
몸체(510)는 폴리프탈아미드(PPA:Polyphthalamide)와 같은 수지 재질, 실리콘(Si), 알루미늄(Al), 알루미늄 나이트라이드(AlN), 액정폴리머(PSG, photo sensitive glass), 폴리아미드9T(PA9T), 신지오택틱폴리스티렌(SPS), 금속 재질, 사파이어(Al2O3), 베릴륨 옥사이드(BeO), 인쇄회로기판(PCB, Printed Circuit Board) 중 적어도 하나로 형성될 수 있다. 몸체(510)는 사출 성형, 에칭 공정 등에 의해 형성될 수 있으나 이에 대해 한정하지는 않는다.
몸체(510)의 내면은 경사면이 형성될 수 있다. 이러한 경사면의 각도에 따라 발광소자(530)에서 방출되는 광의 반사각이 달라질 수 있으며, 이에 따라 외부로 방출되는 광의 지향각을 조절할 수 있다.
광의 지향각이 줄어들수록 발광소자(530)에서 외부로 방출되는 광의 집중성은 증가하고, 반대로 광의 지향각이 클수록 발광소자(530)에서 외부로 방출되는 광의 집중성은 감소한다.
한편, 몸체(510)에 형성되는 캐비티(520)를 위에서 바라본 형상은 원형, 사각형, 다각형, 타원형 등의 형상일 수 있으며, 모서리가 곡선인 형상일 수도 있으나 이에 한정되는 것은 아니다.
발광소자(530)는 제1 리드 프레임(540) 상에 실장되며, 예를 들어, 적색, 녹색, 청색, 백색 등의 빛을 방출하는 발광소자 또는 자외선을 방출하는 UV(Ultra Violet) 발광소자일 수 있으나, 이에 대해 한정하지는 않는다. 또한, 발광소자(530)는 한 개 이상 실장될 수 있다.
또한, 발광소자(530)는 그 전기 단자들이 모두 상부 면에 형성된 수평형 타입(Horizontal type)이거나, 또는 상, 하부 면에 형성된 수직형 타입(Vertical type), 또는 플립 칩(flip chip) 모두에 적용 가능하다.
봉지재(미도시)는 발광소자(530)를 덮도록 캐비티(520)에 충진될 수 있다.
봉지재(미도시)는 실리콘, 에폭시, 및 기타 수지 재질로 형성될 수 있으며, 캐비티(520) 내에 충진한 후, 이를 자외선 또는 열 경화하는 방식으로 형성될 수 있다.
또한 봉지재(미도시)는 형광체를 포함할 수 있으며, 형광체는 발광소자(530)에서 방출되는 광의 파장에 종류가 선택되어 발광소자 패키지(500)가 백색광을 구현하도록 할 수 있다.
이러한 형광체는 발광소자(530)에서 방출되는 광의 파장에 따라 청색 발광 형광체, 청록색 발광 형광체, 녹색 발광 형광체, 황녹색 발광 형광체, 황색 발광 형광체, 황적색 발광 형광체, 오렌지색 발광 형광체, 및 적색 발광 형광체중 하나가 적용될 수 있다.
즉, 형광체는 발광소자(530)에서 방출되는 제1 빛을 가지는 광에 의해 여기 되어 제2 빛을 생성할 수 있다. 예를 들어, 발광소자(530)가 청색 발광 다이오드이고 형광체가 황색 형광체인 경우, 황색 형광체는 청색 빛에 의해 여기되어 황색 빛을 방출할 수 있으며, 청색 발광 다이오드에서 발생한 청색 빛 및 청색 빛에 의해 여기 되어 발생한 황색 빛이 혼색됨에 따라 발광소자 패키지(500)는 백색 빛을 제공할 수 있다.
이와 유사하게, 발광소자(530)가 녹색 발광 다이오드인 경우는 magenta 형광체 또는 청색과 적색의 형광체를 혼용하는 경우, 발광소자(530)가 적색 발광 다이오드인 경우는 Cyan형광체 또는 청색과 녹색 형광체를 혼용하는 경우를 예로 들 수 있다.
이러한 형광체는 YAG계, TAG계, 황화물계, 실리케이트계, 알루미네이트계, 질화물계, 카바이드계, 니트리도실리케이트계, 붕산염계, 불화물계, 인산염계 등의 공지된 형광체일 수 있다.
제1 및 제2 리드 프레임(540, 550)은 금속 재질, 예를 들어, 티타늄(Ti), 구리(Cu), 니켈(Ni), 금(Au), 크롬(Cr), 탄탈늄(Ta), 백금(Pt), 주석(Sn), 은(Ag), 인(P), 알루미늄(Al), 인듐(In), 팔라듐(Pd), 코발트(Co), 실리콘(Si), 게르마늄(Ge), 하프늄(Hf), 루테늄(Ru), 철(Fe) 중에서 하나 이상의 물질 또는 합금을 포함할 수 있다. 또한, 제1 및 제2 리드 프레임(540, 550)은 단층 또는 다층 구조를 가지도록 형성될 수 있으며, 이에 대해 한정하지는 않는다.
제1 제2 리드 프레임(540, 550)은 서로 이격되어 서로 전기적으로 분리된다. 발광소자(530)는 제1 및 제2 리드 프레임(540, 550)상에 실장되며, 제1 및 제2 리드 프레임(540, 550)은 발광소자(530)와 직접 접촉하거나 또는 솔더링 부재(미도시)와 같은 전도성을 갖는 재료를 통해서 전기적으로 연결될 수 있다. 또한, 발광소자(530)는 와이어 본딩을 통해 제1 및 제2 리드 프레임(540, 550)과 전기적으로 연결될 수 있으며, 이에 한정하지 아니한다. 따라서 제1 및 제2 리드 프레임(540, 550)에 전원이 연결되면 발광소자(530)에 전원이 인가될 수 있다. 한편, 수개의 리드 프레임(미도시)이 몸체(510)내에 실장되고 각각의 리드 프레임(미도시)이 발광소자(530)와 전기적으로 연결될 수 있으며, 이에 한정하지 아니한다.
도 12는 실시예에 따른 발광소자 패키지를 포함하는 조명장치를 도시한 사시도이며, 도 13 는 도 12 의 조명장치의 C-C' 단면을 도시한 단면도이다.
도 12 및 도 13을 참조하면, 조명장치(600)는 몸체(610), 몸체(610)와 체결되는 커버(630) 및 몸체(610)의 양단에 위치하는 마감캡(650)을 포함할 수 있다.
몸체(610)의 하부면에는 발광소자 모듈(640)이 체결되며, 몸체(610)는 발광소자 패키지(644)에서 발생된 열이 몸체(610)의 상부면을 통해 외부로 방출할 수 있도록 전도성 및 열발산 효과가 우수한 금속재질로 형성될 수 있다.
발광소자 패키지(644)는 PCB(642) 상에 다색, 다열로 실장되어 어레이를 이룰 수 있으며, 동일한 간격으로 실장되거나 또는 필요에 따라서 다양한 이격 거리를 가지고 실장될 수 있어 밝기 등을 조절할 수 있다. 이러한 PCB(642)로 MPPCB(Metal Core PCB) 또는 FR4 재질의 PCB 등을 사용할 수 있다.
발광소자 패키지(644)는 연장된 리드 프레임(미도시)를 포함하여 향상된 방열 기능을 가질 수 있으므로, 발광소자 패키지(644)의 신뢰성과 효율성이 향상될 수 있으며, 발광소자 패키지(644)를 포함하는 조명장치(600)의 사용 연한이 연장될 수 있다.
커버(630)는 몸체(610)의 하부면을 감싸도록 원형의 형태로 형성될 수 있으나, 이에 한정되지 않음은 물론이다.
커버(630)는 내부의 발광소자 모듈(640)을 외부의 이물질 등으로부터 보호한다. 또한, 커버(630)는 발광소자 패키지(644)에서 발생한 광의 눈부심을 방지하고, 외부로 광을 균일하게 방출할 수 있도록 확산입자를 포함할 수 있으며, 또한 커버(630)의 내면 및 외면 중 적어도 어느 한 면에는 프리즘 패턴 등이 형성될 수 있다. 또한 커버(630)의 내면 및 외면 중 적어도 어느 한 면에는 형광체가 도포될 수도 있다.
한편, 발광소자 패키지(644)에서 발생한 광은 커버(630)를 통해 외부로 방출되므로 커버(630)는 광 투과율이 우수하여야 하며, 발광소자 패키지(644)에서 발생한 열에 견딜 수 있도록 충분한 내열성을 구비하고 있어야 하는바, 커버(630)는 폴리에틸렌 테레프탈레이트(Polyethylen Terephthalate; PET), 폴리카보네이트(Polycarbonate; PC) 또는 폴리메틸 메타크릴레이트(Polymethyl Methacrylate; PMMA) 등을 포함하는 재질로 형성되는 것이 바람직하다.
마감캡(650)은 몸체(610)의 양단에 위치하며 전원장치(미도시)를 밀폐하는 용도로 사용될 수 있다. 또한 마감캡(650)에는 전원핀(652)이 형성되어 있어, 실시예에 따른 조명장치(600)는 기존의 형광등을 제거한 단자에 별도의 장치 없이 곧바로 사용할 수 있게 된다.
도 14 은 실시예에 따른 발광소자를 포함하는 액정표시장치의 분해 사시도이다.
도 14 은 에지-라이트 방식으로, 액정표시장치(700)는 액정표시패널(710)과 액정표시패널(710)로 빛을 제공하기 위한 백라이트 유닛(770)을 포함할 수 있다.
액정표시패널(710)은 백라이트 유닛(770)으로부터 제공되는 광을 이용하여 화상을 표시할 수 있다. 액정표시패널(710)은 액정을 사이에 두고 서로 대향하는 컬러 필터 기판(712) 및 박막 트랜지스터 기판(714)을 포함할 수 있다.
컬러 필터 기판(712)은 액정표시패널(710)을 통해 디스플레이되는 화상의 색을 구현할 수 있다.
박막 트랜지스터 기판(714)은 구동 필름(717)을 통해 다수의 회로부품이 실장되는 인쇄회로 기판(718)과 전기적으로 접속되어 있다. 박막 트랜지스터 기판(714)은 인쇄회로 기판(718)으로부터 제공되는 구동 신호에 응답하여 인쇄회로 기판(718)으로부터 제공되는 구동 전압을 액정에 인가할 수 있다.
박막 트랜지스터 기판(714)은 유리나 플라스틱 등과 같은 투명한 재질의 다른 기판상에 박막으로 형성된 박막 트랜지스터 및 화소 전극을 포함할 수 있다.
백라이트 유닛(770)은 빛을 출력하는 발광소자 모듈(720), 발광소자 모듈(720)로부터 제공되는 빛을 면광원 형태로 변경시켜 액정표시패널(710)로 제공하는 도광판(730), 도광판(730)으로부터 제공된 빛의 휘도 분포를 균일하게 하고 수직 입사성을 향상시키는 다수의 필름(752, 766, 764) 및 도광판(730)의 후방으로 방출되는 빛을 도광판(730)으로 반사시키는 반사 시트(747)로 구성된다.
발광소자 모듈(720)은 복수의 발광소자 패키지(724)와 복수의 발광소자 패키지(724)가 실장되어 어레이를 이룰 수 있도록 PCB기판(722)을 포함할 수 있다. 이 경우 굽어진 발광소자 패키지(724)의 실장의 신뢰성을 향상시킬 수 있다.
한편, 백라이트 유닛(770)은 도광판(730)으로부터 입사되는 빛을 액정 표시 패널(710) 방향으로 확산시키는 확산필름(766)과, 확산된 빛을 집광하여 수직 입사성을 향상시키는 프리즘필름(752)으로 구성될 수 있으며, 프리즘필름(752)을 보호하기 위한 보호필름(764)을 포함할 수 있다.
도 15 은 실시예에 따른 발광소자를 포함하는 액정표시장치의 분해 사시도이다. 다만, 도 14 에서 도시하고 설명한 부분에 대해서는 반복하여 상세히 설명하지 않는다.
도 15 은 직하 방식으로, 액정표시장치(800)는 액정표시패널(810)과 액정표시패널(810)로 빛을 제공하기 위한 백라이트 유닛(870)을 포함할 수 있다.
액정표시패널(810)은 도 14에서 설명한 바와 동일하므로, 상세한 설명은 생략한다.
백라이트 유닛(870)은 복수의 발광소자 모듈(823), 반사시트(824), 발광소자 모듈(823)과 반사시트(824)가 수납되는 하부 섀시(830), 발광소자 모듈(823)의 상부에 배치되는 확산판(840) 및 다수의 광학필름(860)을 포함할 수 있다.
발광소자 모듈(823)은 복수의 발광소자 패키지(822)가 실장되어 어레이를 이룰 수 있도록 PCB기판(821)을 포함할 수 있다.
반사 시트(824)는 발광소자 패키지(822)에서 발생한 빛을 액정표시패널(810)이 위치한 방향으로 반사시켜 빛의 이용 효율을 향상시킨다.
한편, 발광소자 모듈(823)에서 발생한 빛은 확산판(840)에 입사하며, 확산판(840)의 상부에는 광학 필름(860)이 배치된다. 광학 필름(860)은 확산 필름(866), 프리즘필름(850) 및 보호필름(864)를 포함하여 구성될 수 있다.
또한, 이상에서 실시예를 중심으로 설명하였으나 이는 단지 예시일 뿐 본 발명을 한정하는 것이 아니며, 본 발명이 속하는 분야의 통상의 지식을 가진 자라면 본 실시예의 본질적인 특성을 벗어나지 않는 범위에서 이상에 예시되지 않은 여러 가지의 변형과 응용이 가능함을 알 수 있을 것이다. 예를 들어, 실시예에 구체적으로 나타난 각 구성 요소는 변형하여 실시할 수 있는 것이다. 그리고 이러한 변형과 응용에 관계된 차이점들은 첨부된 청구 범위에서 규정하는 본 발명의 범위에 포함되는 것으로 해석되어야 할 것이다.

Claims (17)

  1. 제1 반도체층, 제2 반도체층 및 상기 제1 반도체층과 상기 제2 반도체층 사이에 활성층을 포함하는 발광구조물;
    상기 발광구조물 상에 배치되는 제1 전극;
    상기 발광구조물 아래에 배치되는 제2 전극층;
    발광구조물의 하면의 외측 둘레에 배치되는 보호층; 및
    상기 보호층은의 상면의 적어도 일부 영역에 배치되는 전도층을 포함하고,
    상기 전도층은 상기 보호층을 수직 방향으로 관통하여 상기 제2 전극층과 연결되는 발광소자.
  2. 제1항에 있어서,
    상기 보호층의 내측은 상기 발광구조물의 하면 둘레에 접촉되는 반도체 발광소자.
  3. 제1항에 있어서,
    상기 보호층은 절연물질을 포함하는 발광소자.
  4. 제1항에 있어서,
    상기 보호층 두께는 1㎛ 내지 10㎛ 인 발광소자.
  5. 제1항에 있어서,
    상기 전도층은 산화인듐주석(ITO, Indium Tin Oxide)을 포함하는 발광소자.
  6. 제1항에 있어서,
    상기 전도층은, 100Å 내지 250Å의 두께를 포함하는 발광소자.
  7. 제6항에 있어서,
    상기 보호층에서 상기 전도층이 관통하는 면적은 상기 보호층의 면적대비 20% 내지 50%인 발광소자.
  8. 제1항에 있어서,
    상기 전도층의 상면 및 하면 중 어느 한 면에는 요철패턴을 포함하는 발광소자.
  9. 제1항에 있어서,
    상기 제2 전극층은 오믹층 및 반사층 중 어느 한 층을 포함하는 발광소자.
  10. 제1항에 있어서,
    상기 발광구조물의 아래에 상기 제1 전극과 수직 방향으로 적어도 일영역이 중첩되게 배치되며, 상기 제2 전극층 보다 전기 전도율이 낮은 전류차단층을 포함하는 발광소자.
  11. 제1항에 있어서,
    상기 제2 전극층 아래에 본딩층 및 지지부재 중 적어도 하나를 포함하는 발광소자.
  12. 제1항에 있어서,
    상기 제2 전극층은 평평하거나 단차를 가지는 발광소자.
  13. 제1항에 있어서,
    상기 발광구조물 상에는 요철이 형성되는 발광소자.
  14. 제10항에 있어서,
    상기 전류차단층은,
    산화알루미늄(Al2O3), 산화실리콘(SiO2), 질화실리콘(Si3N4), 산화티탄(TiOx), 산화인듐주석(ITO, Indium Tin Oxide), 알루미늄산화아연(AZO, aluminum zinc oxide) 및 인듐 아연 산화물(IZO, Indium Zinc Oxide) 중 적어도 하나를 포함하는 발광소자.
  15. 제1항에 있어서,
    상기 발광구조물의 상면 및 측면에 배치되는 패시베이션을 더 포함하는 발광소자.
  16. 제1항 내지 제15항 중 어느 한 항의 발광소자를 포함하는 발광소자패키지.
  17. 제1항 내지 제15항 중 어느 한 한의 발광소자를 포함하는 조명장치.
KR1020110125290A 2011-11-28 2011-11-28 발광소자 KR20130059137A (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020110125290A KR20130059137A (ko) 2011-11-28 2011-11-28 발광소자

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020110125290A KR20130059137A (ko) 2011-11-28 2011-11-28 발광소자

Publications (1)

Publication Number Publication Date
KR20130059137A true KR20130059137A (ko) 2013-06-05

Family

ID=48858154

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020110125290A KR20130059137A (ko) 2011-11-28 2011-11-28 발광소자

Country Status (1)

Country Link
KR (1) KR20130059137A (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20150032051A (ko) * 2013-09-17 2015-03-25 엘지이노텍 주식회사 발광소자

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20150032051A (ko) * 2013-09-17 2015-03-25 엘지이노텍 주식회사 발광소자

Similar Documents

Publication Publication Date Title
US9343629B2 (en) Light emitting device
KR101824011B1 (ko) 발광소자 패키지
JP6320769B2 (ja) 発光素子
KR20130067821A (ko) 발광소자
JP6385680B2 (ja) 発光素子
US8405093B2 (en) Light emitting device
KR102035180B1 (ko) 발광소자
US8445924B2 (en) Light emitting device
KR20120133836A (ko) 발광소자
KR101865405B1 (ko) 발광소자
KR101907618B1 (ko) 발광소자
KR102075132B1 (ko) 발광소자
KR101807105B1 (ko) 발광소자
KR20130059137A (ko) 발광소자
KR101838519B1 (ko) 발광소자
KR101832165B1 (ko) 발광소자
KR20150015983A (ko) 발광소자
KR20140097900A (ko) 발광소자
KR101955313B1 (ko) 발광소자
KR101843726B1 (ko) 발광소자
KR20140029585A (ko) 발광소자
KR20120116153A (ko) 발광소자패키지
KR20150084580A (ko) 발광소자
KR20120121188A (ko) 발광소자
KR20130009899A (ko) 발광소자

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E601 Decision to refuse application