KR20110134115A - 접합기판 제조방법 - Google Patents
접합기판 제조방법 Download PDFInfo
- Publication number
- KR20110134115A KR20110134115A KR1020100053919A KR20100053919A KR20110134115A KR 20110134115 A KR20110134115 A KR 20110134115A KR 1020100053919 A KR1020100053919 A KR 1020100053919A KR 20100053919 A KR20100053919 A KR 20100053919A KR 20110134115 A KR20110134115 A KR 20110134115A
- Authority
- KR
- South Korea
- Prior art keywords
- substrate
- bonded
- deposited
- lithium
- manufacturing
- Prior art date
Links
- 239000000758 substrate Substances 0.000 title claims abstract description 121
- 238000004519 manufacturing process Methods 0.000 title claims abstract description 25
- 239000000463 material Substances 0.000 claims abstract description 42
- 239000004065 semiconductor Substances 0.000 claims abstract description 10
- 229910052751 metal Inorganic materials 0.000 claims abstract description 5
- 239000002184 metal Substances 0.000 claims abstract description 5
- 238000000034 method Methods 0.000 claims description 15
- JMASRVWKEDWRBT-UHFFFAOYSA-N Gallium nitride Chemical compound [Ga]#N JMASRVWKEDWRBT-UHFFFAOYSA-N 0.000 claims description 10
- PMHQVHHXPFUNSP-UHFFFAOYSA-M copper(1+);methylsulfanylmethane;bromide Chemical compound Br[Cu].CSC PMHQVHHXPFUNSP-UHFFFAOYSA-M 0.000 claims description 10
- 239000010703 silicon Substances 0.000 claims description 8
- WSMQKESQZFQMFW-UHFFFAOYSA-N 5-methyl-pyrazole-3-carboxylic acid Chemical compound CC1=CC(C(O)=O)=NN1 WSMQKESQZFQMFW-UHFFFAOYSA-N 0.000 claims description 7
- 229910002601 GaN Inorganic materials 0.000 claims description 7
- GQYHUHYESMUTHG-UHFFFAOYSA-N lithium niobate Chemical compound [Li+].[O-][Nb](=O)=O GQYHUHYESMUTHG-UHFFFAOYSA-N 0.000 claims description 7
- 229910052710 silicon Inorganic materials 0.000 claims description 7
- JBRZTFJDHDCESZ-UHFFFAOYSA-N AsGa Chemical compound [As]#[Ga] JBRZTFJDHDCESZ-UHFFFAOYSA-N 0.000 claims description 5
- GPXJNWSHGFTCBW-UHFFFAOYSA-N Indium phosphide Chemical compound [In]#P GPXJNWSHGFTCBW-UHFFFAOYSA-N 0.000 claims description 5
- 238000000151 deposition Methods 0.000 claims description 5
- FRWYFWZENXDZMU-UHFFFAOYSA-N 2-iodoquinoline Chemical compound C1=CC=CC2=NC(I)=CC=C21 FRWYFWZENXDZMU-UHFFFAOYSA-N 0.000 claims description 4
- 229910001218 Gallium arsenide Inorganic materials 0.000 claims description 4
- LTPBRCUWZOMYOC-UHFFFAOYSA-N beryllium oxide Inorganic materials O=[Be] LTPBRCUWZOMYOC-UHFFFAOYSA-N 0.000 claims description 4
- 229910052732 germanium Inorganic materials 0.000 claims description 4
- GNPVGFCGXDBREM-UHFFFAOYSA-N germanium atom Chemical compound [Ge] GNPVGFCGXDBREM-UHFFFAOYSA-N 0.000 claims description 4
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical group [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 claims description 3
- 238000005304 joining Methods 0.000 claims description 2
- 229910052594 sapphire Inorganic materials 0.000 description 6
- 239000010980 sapphire Substances 0.000 description 6
- 238000005229 chemical vapour deposition Methods 0.000 description 5
- 150000004767 nitrides Chemical class 0.000 description 4
- 238000002488 metal-organic chemical vapour deposition Methods 0.000 description 3
- 125000002524 organometallic group Chemical group 0.000 description 3
- OAICVXFJPJFONN-UHFFFAOYSA-N Phosphorus Chemical compound [P] OAICVXFJPJFONN-UHFFFAOYSA-N 0.000 description 2
- 238000001505 atmospheric-pressure chemical vapour deposition Methods 0.000 description 2
- 238000005253 cladding Methods 0.000 description 2
- 230000000694 effects Effects 0.000 description 2
- 239000011810 insulating material Substances 0.000 description 2
- 238000004518 low pressure chemical vapour deposition Methods 0.000 description 2
- 238000007740 vapor deposition Methods 0.000 description 2
- GYHNNYVSQQEPJS-UHFFFAOYSA-N Gallium Chemical compound [Ga] GYHNNYVSQQEPJS-UHFFFAOYSA-N 0.000 description 1
- UFHFLCQGNIYNRP-UHFFFAOYSA-N Hydrogen Chemical compound [H][H] UFHFLCQGNIYNRP-UHFFFAOYSA-N 0.000 description 1
- 229910052581 Si3N4 Inorganic materials 0.000 description 1
- 238000005452 bending Methods 0.000 description 1
- 150000001875 compounds Chemical class 0.000 description 1
- 238000007796 conventional method Methods 0.000 description 1
- 239000013078 crystal Substances 0.000 description 1
- 230000008021 deposition Effects 0.000 description 1
- 238000011161 development Methods 0.000 description 1
- 238000009792 diffusion process Methods 0.000 description 1
- 238000005265 energy consumption Methods 0.000 description 1
- 230000007613 environmental effect Effects 0.000 description 1
- 238000001704 evaporation Methods 0.000 description 1
- 230000008020 evaporation Effects 0.000 description 1
- 229910052733 gallium Inorganic materials 0.000 description 1
- 238000010438 heat treatment Methods 0.000 description 1
- 238000002248 hydride vapour-phase epitaxy Methods 0.000 description 1
- 229910052739 hydrogen Inorganic materials 0.000 description 1
- 239000001257 hydrogen Substances 0.000 description 1
- 238000012423 maintenance Methods 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 230000003287 optical effect Effects 0.000 description 1
- 229910052698 phosphorus Inorganic materials 0.000 description 1
- 239000011574 phosphorus Substances 0.000 description 1
- 238000005240 physical vapour deposition Methods 0.000 description 1
- 238000005498 polishing Methods 0.000 description 1
- 238000005086 pumping Methods 0.000 description 1
- 238000012827 research and development Methods 0.000 description 1
- 239000007787 solid Substances 0.000 description 1
- 238000004544 sputter deposition Methods 0.000 description 1
- 239000000126 substance Substances 0.000 description 1
- 230000003746 surface roughness Effects 0.000 description 1
- 238000002207 thermal evaporation Methods 0.000 description 1
- 238000000038 ultrahigh vacuum chemical vapour deposition Methods 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L33/00—Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
- H01L33/02—Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L33/00—Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
- H01L33/005—Processes
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/10—Details of semiconductor or other solid state devices to be connected
- H01L2924/11—Device type
- H01L2924/12—Passive devices, e.g. 2 terminal devices
- H01L2924/1204—Optical Diode
- H01L2924/12041—LED
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2933/00—Details relating to devices covered by the group H01L33/00 but not provided for in its subgroups
- H01L2933/0008—Processes
Landscapes
- Engineering & Computer Science (AREA)
- Manufacturing & Machinery (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Recrystallisation Techniques (AREA)
- Led Devices (AREA)
Abstract
본 발명은 발광다이오드(LED) 소자용 기판, 기타 반도체용 기판에 사용될 수 있는 접합기판 제조방법에 관한 것으로, 제 1 기판 위에 제 2 기판의 재료를 증착하는 단계와, 상기 증착된 제 2 기판의 재료 위에 제2 기판을 접합하는 단계를 포함한다.
Description
본 발명은 발광다이오드(LED), 레이저다이오드(LD) 등의 발광소자, 태양전지, 광센서 등의 수광소자, 또는 트랜지스터, 파워디바이스 등의 전자 디바이스에 사용될 수 있는 접합기판 제조방법에 관한 것이다.
발광다이오드(light emitting diode; LED) 소자는 일정한 크기의 순방향 전류를 인가하면 발광구조체 내의 활성층에서 전류가 광으로 변환되어 빛을 발생시키는 전기소자이다. 개발 초기에 발광다이오드(LED) 소자는 인듐인(InP), 갈륨비소(GaAs), 갈륨인(GaP) 등의 화합물 반도체를 p-i-n 접합구조로 형성하였다.
최근 들어, 발광다이오드(LED) 소자는 그룹 3족 질화물계 반도체 물질 연구 개발에 힘입어 청색 및 자외선 광을 발광하는 소자도 상용화되어 표시장치, 광원용 장치, 환경 응용장치에 널리 이용되고 있다. 나아가 적, 녹, 청색의 3개 발광다이오드(LED) 소자 칩을 조합하거나, 단파장의 펌핑 발광다이오드(pumping LED) 소자에 형광체(phosphor)를 접목하여 백색을 발광하는 백색광원용 발광다이오드(LED) 소자가 개발되어 조명장치로 그 응용범위가 넓어지고 있다. 특히, 고체 단결정 반도체를 이용한 발광다이오드(LED) 소자는 전기에너지를 빛에너지로 변환하는 효율이 높고 수명이 평균 5년 이상으로 길며 에너지 소모와 유지보수 비용을 크게 절감할 수 있는 장점이 있어서 차세대 조명용 백색광원 분야에서 주목받고 있다.
도 1 은 종래 발광다이오드(LED)의 구조를 도시한다.
종래 발광다이오드(LED) 소자(10)는 사파이어 기판(11)과, 버퍼층(15)과, n형 도전성의 반도체 물질(예컨대, n+-GaN)로 이루어지는 하부 질화물계 클래드층(16)과, InGaN/GaN의 다중 양자 우물(Multiple Quantum Well, MQW) 구조로 이루어지는 질화물계 활성층(17)과, p형 도전성의 반도체 물질(예컨대, p+-GaN)로 이루어지는 상부 질화물계 클래드층(18)과, 투광성 전극층(19)과, p형 전극 패드(20), n형 전극 패드(21)를 포함한다.
종래 발광다이오드(LED) 소자(10)는 사파이어 기판(11) 상에, 유기금속 화학증착(MOCVD)법에 의해 성장된 버퍼층(15)을 포함한다. 버퍼층(15)은 질화알루미늄(AIN) 또는 질화갈륨(GaN)으로 구현된다. 그런데, 실리콘의 가격이 저렴하고 열전전도와 전기전도성이 좋아, 사파이어를 대체할 재료로 대두되고 있다. 실리콘을 이용하기 위해, 기존에는 사파이어 기판 위에 유기금속 화학증착(MOCVD)법에 의해 질화알루미늄(AIN) 또는 질화갈륨(GaN)과 같은 버퍼층을 형성하고, 엑시머 레이저를 이용하여 사파이어 기판을 제거한 후, 실리콘을 사파이어 기판을 제거한 곳에 부착하였다. 즉, 기존에 실리콘 위에 질화알루미늄(AIN) 또는 질화갈륨(GaN)을 형성하는 방법은 매우 번거로운 문제가 있었다.
이를 해결하기 위해 실리콘 위에 질화갈륨(GaN)을 올리고 접합하는 기술이 대두되고 있다. 그러나 실리콘과 질화갈륨(GaN)의 열팽창계수(CTE)의 차이로 인해 휨과 크랙이 발생하는 문제가 있었다.
본 발명은 상기와 같은 배경에서 제안된 것으로, 서로 다른 두 기판을 각 기판의 품질을 유지하면서 용이하게 접합할 수 있는 접합기판 제조방법을 제공하는 것이다.
본 발명의 다른 목적은 서로 다른 두 기판을 접합하는데 필요한 절차와 시간을 절감할 수 있는 접합기판 제조방법을 제공하는 것이다.
본 발명의 또 다른 목적은 접합되는 두 기판의 열팽창계수(CTE)의 차이에도 불구하고, 휨과 크랙 발생이 적은 접합기판 제조방법을 제공하는 것이다.
상기와 같은 목적을 달성하기 위하여, 본 발명의 일 양상에 따른 접합기판 제조방법은, 제 1 기판 위에 제 2 기판의 재료를 증착하는 단계와, 상기 증착된 제 2 기판의 재료 위에 제2 기판을 접합하는 단계를 포함한다.
본 발명의 부가적인 양상에 따르면, 상기 증착된 제 2 기판의 재료 위에 제 2 기판을 접합하는 단계가, 증착된 제 2 기판의 재료 위에 금속 또는 반도체 물질을 첨가하는 단계를 더 포함한다.
상기한 구성에 따르면, 본 발명의 접합기판 제조방법은 제 1 기판 위에 제 2 기판의 재료를 증착한 후, 증착된 제 2 기판의 재료 위에 제2 기판을 접합시켜 접합기판을 제조하도록 구현됨으로써, 기판을 용이하게 또한 각 기판의 품질을 유지하면서 접합할 수 있고 나아가 공정 절차와 공정비용을 줄일 수 있는 유용한 효과가 있다.
또한, 본 발명의 접합기판 제조방법에 따르면, 제1 기판과 제2 기판의 열팽창계수(CTE)의 차이에도 불구하고, 접합기판의 휨과 크랙 발생이 적은 유용한 효과가 있다.
도 1 은 종래 발광다이오드(LED)의 구조를 도시한다.
도 2 는 본 발명의 일 실시예에 따른 접합기판 제조방법의 흐름도를 도시한다.
도 3 은 도 2에 따른 접합기판 제조방법을 설명하기 위한 예시도이다.
도 2 는 본 발명의 일 실시예에 따른 접합기판 제조방법의 흐름도를 도시한다.
도 3 은 도 2에 따른 접합기판 제조방법을 설명하기 위한 예시도이다.
이하, 첨부된 도면을 참조하여 전술한, 그리고 추가적인 양상을 기술되는 바람직한 실시예를 통하여 본 발명을 당업자가 용이하게 이해하고 재현할 수 있도록 상세히 설명하기로 한다.
본 명세서에서 접합기판은 서로 다른 재료로 구현된 제1 기판과 제2 기판을 접합한 기판이다. 일례로, 제1 기판은 실리콘(Silicon), 질화알루미늄(Aluminum Nitride), 산화베릴륨(Beryllium Oxide), 갈륨 비소(Gallium Arsenide), 질화갈륨(Gallium Nitride), 게르마늄(Germanium), 인듐 포스파이드(Indium Phosphide), 리듐-니오베이트(Lithium Niobate), 리듐-탄탈레이트(Lithium Tantalate) 중에 선택된 어느 하나의 재료로 구현된 기판이다. 제2 기판은 질화알루미늄(Aluminum Nitride), 산화베릴륨(Beryllium Oxide), 갈륨 비소(Gallium Arsenide), 질화갈륨(Gallium Nitride), 게르마늄(Germanium), 인듐 포스파이드(Indium Phosphide), 리듐-니오베이트(Lithium Niobate), 리듐-탄탈레이트(Lithium Tantalate) 중에 선택된 어느 하나의 재료로 구현된 기판이다.
도 2 는 본 발명의 일 실시예에 따른 접합기판 제조방법의 흐름도를 도시한다.
도시한 바와 같이, 본 발명에 따른 접합기판 제조방법은 제1 기판을 준비한다(S211). 이후, 제 1 기판 위에 제 2 기판의 재료를 증착한다(S212). 이후, 증착된 제 2 기판의 재료 위에, 제2 기판을 접촉시킨 상태에서 접합한다(S213).
본 발명에 따른 접합기판 제조방법은 제1 기판과 제2 기판 사이에 절연물질을 사용하지 않으며, 열과 압력을 가하여 접합한다. 본 발명에 따른 접합기판은 절연물질을 사용하지 않아 전도성이 상대적으로 높다. 또한, 본 발명에 따른 접합기판은 제1 기판과 제2 기판의 열팽창계수(CTE)의 차이에 따라 휨과 크랙 발생을 억제하기 위해 제1 기판 위에 제2 기판의 재료를 증착하고, 제2 기판을 증착된 제2 기판의 재료 위에 설치한 후 열과 압력을 가하여 접합한다.
도 3 은 도 2에 따른 접합기판 제조방법을 설명하기 위한 예시도이다.
본 발명에 따른 접합기판 제조방법은 도 3의 (a)에 도시한 바와 같이, 제1 기판(301)을 준비한다. 제1 기판(301)은 화학 기계적 연마(Chemical Mechanical Polishing; CMP)를 통해 표면 조도값(surface roughness value)이 1 Å이상, 100 Å 이하가 되도록 연마되고, 습식 또는 건식 방법으로 세정될 수 있다.
이후, 본 발명에 따른 접합기판 제조방법은, 도 3의 (b)에 도시한 바와 같이, 제1 기판(301) 위에 제 2 기판의 재료(303)를 증착한다. 제1 기판(201) 위에 제 2 기판의 재료(303)를 증착하는 방법은, 물리적 기상 증착(Physical Vapor Deposition) 예컨대, 스퍼터링(Sputtering), 전자빔증착(E-beam evaporation), 열증착(Thermal evaporation), 분자빔증착(Molecular Beam Epitaxy), 수소기상증착(Hydride Vapor Phase Epitaxy) 등이 사용될 수 있다. 또는 화학적 기상 증착(Chemical Vapor deposition) 예컨대, 유기금속기상증착(MOCVD), 플라즈마 화학기상증착(PECVD), 대기압 화학기상증착(APCVD), 저압화학기상증착(LPCVD), 초고진공 화학기상증착(Ultra High Vacuum Chemical Vapor Deposition) 등이 사용될 수 있다.
이후, 본 발명에 따른 접합기판 제조방법은, 도 3의 (c)에 도시한 바와 같이, 제1 기판(301)에 증착된 제 2 기판의 재료(303) 위에, 제2 기판(305)을 접촉시킨 상태에서, 접합기판을 형성한다. 일례로, 제1 기판(301)에 증착된 제 2 기판의 재료(303)와 제2 기판(305)을 접합하는 방법은 열과 압력을 가하여 접합한다.
일 실시예에 있어서, 제1 기판(301)에 증착된 제 2 기판의 재료(303)와 제2 기판(305)을 접합하는 방법은 150℃ 이상, 350℃ 이하의 온도 조건과, 1 N/㎠ 이상 30000 N/㎠ 이하의 압력 조건과, 1 Torr 이상 1×10-4 Torr 이하의 진공도 조건과, 1분 이상 600분 이하의 열처리 시간조건에서 이루어질 수 있다.
본 발명에 따른 접합기판 제조방법은 도 3에 도시하지 않았지만, 제1 기판(301)에 증착된 제 2 기판의 재료(303) 위에 금속 또는 반도체 물질을 첨가하는 단계를 더 포함할 수 있다. 이는 제1 기판(301)과 제2 기판(305)을 접합하기 위해 150℃ 이상의 온도를 가하면 금속 또는 반도체 물질의 확산이 촉진되어 제1 기판(301)에 증착된 제 2 기판의 재료(303)와 제 2 기판(205)과의 밀착성을 향상시킬 수 있다.
지금까지, 본 명세서에는 본 발명이 하는 기술 분야에서 통상의 지식을 지닌 자가 본 발명을 용이하게 이해하고 재현할 수 있도록 도면에 도시한 실시예들을 참고로 설명되었으나 이는 예시적인 것에 불과하며, 당해 기술분야에 통상의 지식을 지닌 자라면 본 발명의 실시예들로부터 다양한 변형 및 균등한 타 실시예가 가능하다는 점을 이해할 것이다. 따라서 본 발명의 진정한 기술적 보호범위는 첨부된 특허청구범위에 의해서만 정해져야 할 것이다.
Claims (5)
- 제 1 기판과, 상기 제 1 기판과 재료가 다른 제 2 기판을 접합하는 방법에 있어서,
상기 제 1 기판 위에 제 2 기판의 재료를 증착하는 단계; 및
상기 증착된 제 2 기판의 재료 위에, 상기 제2 기판을 접합하는 단계;
를 포함하는 것을 특징으로 하는 접합기판 제조방법. - 제 1 항에 있어서, 상기 증착된 제 2 기판의 재료 위에 제 2 기판을 접합하는 단계가:
상기 증착된 제 2 기판의 재료 위에 금속 또는 반도체 물질을 첨가하는 단계;
를 더 포함하는 것을 특징으로 하는 접합기판 제조방법. - 제 1 항 또는 제 2 항에 있어서,
상기 증착된 제 2 기판의 재료 위에 제2 기판을 접합하는 단계가 열과 압력을 가하여 접합하는 단계인 것을 특징으로 하는 접합기판 제조방법. - 제 1 항에 있어서,
상기 제 1 기판이 실리콘(Silicon), 질화알루미늄(Aluminum Nitride), 산화베릴륨(Beryllium Oxide), 갈륨 비소(Gallium Arsenide), 질화갈륨(Gallium Nitride), 게르마늄(Germanium), 인듐 포스파이드(Indium Phosphide), 리듐-니오베이트(Lithium Niobate), 리듐-탄탈레이트(Lithium Tantalate) 중에 선택된 어느 하나의 재료로 구현되는 것을 특징으로 하는 접합기판 제조방법. - 제 1 항에 있어서,
상기 제2 기판이 질화알루미늄(Aluminum Nitride), 산화베릴륨(Beryllium Oxide), 갈륨 비소(Gallium Arsenide), 질화갈륨(Gallium Nitride), 게르마늄(Germanium), 인듐 포스파이드(Indium Phosphide), 리듐-니오베이트(Lithium Niobate), 리듐-탄탈레이트(Lithium Tantalate) 중에 선택된 어느 하나의 재료로 구현되는 것을 특징으로 하는 접합기판 제조방법.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020100053919A KR101144841B1 (ko) | 2010-06-08 | 2010-06-08 | 접합기판 제조방법 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020100053919A KR101144841B1 (ko) | 2010-06-08 | 2010-06-08 | 접합기판 제조방법 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20110134115A true KR20110134115A (ko) | 2011-12-14 |
KR101144841B1 KR101144841B1 (ko) | 2012-05-14 |
Family
ID=45501581
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020100053919A KR101144841B1 (ko) | 2010-06-08 | 2010-06-08 | 접합기판 제조방법 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR101144841B1 (ko) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20020076082A (ko) * | 2001-03-27 | 2002-10-09 | 김원태 | 은행잎을 이용한 그 발효액 및 은행잎 당액 제조방법 |
Family Cites Families (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH05327049A (ja) * | 1992-05-22 | 1993-12-10 | Hamamatsu Photonics Kk | 超伝導接合素子の製造方法 |
US5346848A (en) * | 1993-06-01 | 1994-09-13 | Motorola, Inc. | Method of bonding silicon and III-V semiconductor materials |
US6316332B1 (en) | 1998-11-30 | 2001-11-13 | Lo Yu-Hwa | Method for joining wafers at a low temperature and low stress |
-
2010
- 2010-06-08 KR KR1020100053919A patent/KR101144841B1/ko not_active IP Right Cessation
Also Published As
Publication number | Publication date |
---|---|
KR101144841B1 (ko) | 2012-05-14 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP5312797B2 (ja) | オプトエレクトロニクス用基板の作製方法 | |
WO2016192434A1 (zh) | 一种利用化学腐蚀的方法剥离生长衬底的方法 | |
Wang et al. | Efficiency improvement of near-ultraviolet InGaN LEDs using patterned sapphire substrates | |
KR20110030542A (ko) | 광전 소자 제조 방법 및 광전 소자 | |
WO2017167190A1 (zh) | 基于图形化Si衬底的LED外延片及其制备方法 | |
JP2012114184A (ja) | 発光ダイオード | |
US9230847B2 (en) | Engineered substrate assemblies with thermally opaque materials, and associated systems, devices, and methods | |
SG178573A1 (en) | Solid state lighting devices with selected thermal expansion and/or surface characteristics, and associated methods | |
JP2012243815A (ja) | 半導体発光素子、ウェーハ、および窒化物半導体結晶層の製造方法 | |
US20120119227A1 (en) | Method for manufacturing gallium oxide based substrate, light emitting device, and method for manufacturing the light emitting device | |
CN104205369A (zh) | 在硅衬底上生长的发光器件 | |
KR101144842B1 (ko) | 접합기판 제조방법 | |
KR101144840B1 (ko) | 접합기판 제조방법 | |
KR20090105462A (ko) | 수직구조 그룹 3족 질화물계 반도체 발광다이오드 소자 및이의 제조 방법 | |
Tsai et al. | Fabrication and characterization of Si substrate-free InGaN light-emitting diodes and their application in visible light communications | |
KR101144841B1 (ko) | 접합기판 제조방법 | |
US9299561B2 (en) | Method for fabricating nitride semiconductor thin film and method for fabricating nitride semiconductor device using the same | |
CN107039564B (zh) | 发射光的半导体器件 | |
CN102522468B (zh) | 具有良好n型欧姆接触的发光二极管及其制作方法 | |
JP2011258843A (ja) | 窒化物半導体発光素子及びその製造方法 | |
CN105047769A (zh) | 一种利用湿法蚀刻进行衬底剥离的发光二极管制备方法 | |
JP5071484B2 (ja) | 化合物半導体エピタキシャルウェーハおよびその製造方法 | |
TW200536159A (en) | Group III nitride semiconductor light-emitting device and producing method thereof | |
US20220231186A1 (en) | Preparation method for resonant cavity light-emitting diode | |
US20230396038A1 (en) | Manufacturing method of vertical cavity surface emitting laser |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20150302 Year of fee payment: 4 |
|
FPAY | Annual fee payment |
Payment date: 20160329 Year of fee payment: 5 |
|
FPAY | Annual fee payment |
Payment date: 20170329 Year of fee payment: 6 |
|
FPAY | Annual fee payment |
Payment date: 20180329 Year of fee payment: 7 |
|
LAPS | Lapse due to unpaid annual fee |