KR20110124729A - 통신 시스템에서 데이터 송수신 장치 및 방법 - Google Patents

통신 시스템에서 데이터 송수신 장치 및 방법 Download PDF

Info

Publication number
KR20110124729A
KR20110124729A KR1020110044175A KR20110044175A KR20110124729A KR 20110124729 A KR20110124729 A KR 20110124729A KR 1020110044175 A KR1020110044175 A KR 1020110044175A KR 20110044175 A KR20110044175 A KR 20110044175A KR 20110124729 A KR20110124729 A KR 20110124729A
Authority
KR
South Korea
Prior art keywords
bit
data
signal field
field
parity
Prior art date
Application number
KR1020110044175A
Other languages
English (en)
Inventor
이일구
오종의
이석규
Original Assignee
한국전자통신연구원
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 한국전자통신연구원 filed Critical 한국전자통신연구원
Publication of KR20110124729A publication Critical patent/KR20110124729A/ko

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/0078Avoidance of errors by organising the transmitted data in a format specifically designed to deal with errors, e.g. location
    • H04L1/0079Formats for control data
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/03Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words
    • H03M13/05Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words using block codes, i.e. a predetermined number of check bits joined to a predetermined number of information bits
    • H03M13/09Error detection only, e.g. using cyclic redundancy check [CRC] codes or single parity bit
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/03Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words
    • H03M13/05Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words using block codes, i.e. a predetermined number of check bits joined to a predetermined number of information bits
    • H03M13/11Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words using block codes, i.e. a predetermined number of check bits joined to a predetermined number of information bits using multiple parity bits
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Probability & Statistics with Applications (AREA)
  • Theoretical Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Communication Control (AREA)
  • Mobile Radio Communication Systems (AREA)

Abstract

본 발명은, 통신 시스템에서 시그널 필드(signal field)를 검사(check)하여 정상적으로 데이터를 송수신하는 장치 및 방법에 관한 것으로, 데이터 전송을 위한 데이터 필드(data field)를 생성하는 데이터 필드 생성부; 상기 데이터 필드에 대한 정보 전송을 위한 시그널 필드(signal field)를 생성하는 시그널 필드 생성부; 및 상기 데이터 필드와 상기 시그널 필드를 포함하는 데이터 패킷을 송신하는 송신부;를 포함하며, 상기 시그널 필드는, 전송 속도(Rate) 비트, 예약(reservation) 비트(R), 패킷 길이(Length) 비트, 패리티 체크(Parity Check) 비트(P), 및 테일(Tail) 비트를 포함하며; 상기 시그널 필드의 비트들 중에서 적어도 둘 이상의 비트를 통해 상기 시그널 필드의 정상 여부 검사를 위한 검사 비트(check bit)를 송신한다.

Description

통신 시스템에서 데이터 송수신 장치 및 방법{Apparatus and method for transmitting/receiving data in communication system}
본 발명은 통신 시스템에 관한 것으로서, 특히 통신 시스템에서 시그널 필드(signal field)를 검사(check)하여 정상적으로 데이터를 송수신하는 장치 및 방법에 관한 것이다.
현재 통신 시스템에서는 고속의 전송 속도를 가지는 다양한 서비스 품질(QoS: Quality of Service, 이하 'QoS'라 칭하기로 함)의 서비스들을 사용자들에게 제공하기 위한 활발한 연구가 진행되고 있다. 이러한 통신 시스템의 일 예로 일 예로 무선 랜(WLAN: Wireless Local Area Network, 이하 'WLAN'이라 칭하기로 함) 시스템에서는, 대용량의 데이터를 한정된 자원을 통해 고속 및 안정적으로 전송하기 위한 방안들에 대한 연구가 활발하게 진행되고 있다. 특히, 통신 시스템에서는, 무선 채널을 통한 데이터 전송에 대한 연구가 진행되고 있으며, 최근에는 WLAN 시스템이 한정된 무선 채널을 효과적으로 이용하여 대용량의 데이터를 정상적으로 송수신하기 위한 방안들이 제안되고 있다.
한편, 통신 시스템에서 무선 채널을 통해 송수신되는 대용량의 데이터, 예컨대 데이터 패킷에는, 상기 무선 채널을 통해 송수신되는 데이터를 포함하는 데이터 필드(data field)와, 상기 데이터 필드에 대한 정보를 포함하는 시그널 필드(signal field)가 포함되며, 상기 통신 시스템에서는 상기 시그널 필드의 정상 여부를 검사(check)한 후, 상기 시그널 필드의 정상 여부에 따라 상기 데이터 필드에 포함된 데이터를 정상적으로 송수신하게 된다.
하지만, 현재 통신 시스템에서는, 한정된 자원을 통해 대용량의 데이터를 고속 및 안정적으로 송수신하기 위해, 상기 대용량의 데이터를 전술한 바와 같이 데이터 패킷의 데이터 필드에 포함시켜 송수신하며, 그에 따라 상기 데이터 패킷에서 데이터 필드를 최대로 확장함으로, 상기 시그널 필드의 확장에는 한계가 있으며, 뿐만 아니라 상기 최대로 확장된 데이터 필드에 대한 정보를 상기 시그널 필드에 포함시키기 위해서는 현재의 시그널 필드가 부족한 문제점이 있다. 특히, 앞서 설명한 바와 같이, 한정된 자원을 통해 대용량의 데이터를 정상적으로 송수신하기 위해서는, 상기 시그널 필드의 정상 여부 검사가 필수적으로 필요하며, 이러한 시그널 필드의 정상 여부 검사를 위해 할당된 최소의 비트, 예컨대 1비트를 통해, 상기 시그널 필드의 정상 여부를 정확하게 검사함에는 한계가 있으며, 그 결과 대용량의 데이터를 정상적으로 송수신함에는 한계가 있다. 즉, 현재 통신 시스템에서는, 상기 데이터 패킷에 할당된 시그널 필드, 및 상기 시그널 필드의 정상 여부를 검사하기 위해 할당된 비트가 부족하여, 한정된 자원을 통해 대용량의 데이터를 고속 및 안정적으로 송수신하지 못하는 문제점이 있다.
따라서, 통신 시스템, 예컨대 WLAN 시스템에서 한정된 자원을 통해 대용량의 데이터를 고속 및 안정적으로 송수신하기 위해, 데이터 패킷에 포함된 시그널 필드의 정상 여부를 정확하게 검사하여 정상적으로 데이터를 송수신하는 방안이 필요하다.
따라서, 본 발명의 목적은 통신 시스템에서 데이터 송수신 장치 및 방법을 제공함에 있다.
또한, 본 발명의 다른 목적은, 통신 시스템에서 한정된 자원을 통해 송수신되는 데이터 패킷의 시그널 필드를 정확하게 검사(check)하여 대용량의 데이터를 고속 및 안정적으로 송수신하는 장치 및 방법을 제공함에 있다.
그리고, 본 발명의 또 다른 목적은, 통신 시스템에서 데이터 패킷에 포함된 시그널 필드의 복수의 비트들을 통해 상기 시그널 필드의 정상 여부를 정확하게 검사하여 데이터 처리율(throughput) 및 데이터 에러율을 향상시키는 데이터 송수신 장치 및 방법을 제공함에 있다.
상기한 목적들을 달성하기 위한 본 발명의 장치는, 무선 통신 시스템에서 데이터 송신 장치에 있어서, 데이터 전송을 위한 데이터 필드(data field)를 생성하는 데이터 필드 생성부; 상기 데이터 필드에 대한 정보 전송을 위한 시그널 필드(signal field)를 생성하는 시그널 필드 생성부; 및 상기 데이터 필드와 상기 시그널 필드를 포함하는 데이터 패킷을 송신하는 송신부;를 포함하며; 상기 시그널 필드는, 전송 속도(Rate) 비트, 예약(reservation) 비트(R), 패킷 길이(Length) 비트, 패리티 체크(Parity Check) 비트(P), 및 테일(Tail) 비트를 포함하며; 상기 시그널 필드의 비트들 중에서 적어도 둘 이상의 비트를 통해 상기 시그널 필드의 정상 여부 검사를 위한 검사 비트(check bit)를 송신한다.
상기한 목적들을 달성하기 위한 본 발명의 다른 장치는, 무선 통신 시스템에서 데이터 수신 장치에 있어서, 데이터 패킷을 수신하는 수신부; 상기 데이터 패킷에 포함된 시그널 필드의 정상 여부를 검사하는 확인부; 및 상기 시그널 필드의 정상 여부에 따라 상기 데이터 패킷에 포함된 데이터 필드를 통해 수신된 데이터를 복원하는 복원부;를 포함하며; 상기 시그널 필드는, 전송 속도(Rate) 비트, 예약(reservation) 비트(R), 패킷 길이(Length) 비트, 패리티 체크(Parity Check) 비트(P), 및 테일(Tail) 비트를 포함하며; 상기 확인부는, 상기 시그널 필드의 비트들 중에서 적어도 둘 이상의 비트를 통해 수신된 검사 비트(check bit)를 검사하여 상기 시그널 필드의 정상 여부를 검사한다.
상기한 목적들을 달성하기 위한 본 발명의 방법은, 무선 통신 시스템에서 데이터 송신 방법에 있어서, 데이터 전송에 대한 정보 전송을 위해 시그널 필드(signal field)를 생성하는 단계; 상기 시그널 필드에 포함된 정보에 따른 상기 데이터 전송을 위해 데이터 필드를 생성하는 단계; 및 상기 데이터 필드와 상기 시그널 필드를 포함하는 데이터 패킷을 송신하는 단계;를 포함하며; 상기 시그널 필드는, 전송 속도(Rate) 비트, 예약(reservation) 비트(R), 패킷 길이(Length) 비트, 패리티 체크(Parity Check) 비트(P), 및 테일(Tail) 비트를 포함하며; 상기 시그널 필드의 비트들 중에서 적어도 둘 이상의 비트를 통해 상기 시그널 필드의 정상 여부 검사를 위한 검사 비트(check bit)를 송신한다.
상기한 목적들을 달성하기 위한 본 발명의 다른 방법은, 무선 통신 시스템에서 데이터 수신 방법에 있어서, 데이터 패킷을 수신하는 단계; 상기 데이터 패킷에 포함된 시그널 필드의 정상 여부를 검사하는 단계; 및 상기 시그널 필드의 정상 여부에 따라 상기 데이터 패킷에 포함된 데이터 필드를 통해 수신된 데이터를 복원하는 단계;를 포함하며; 상기 시그널 필드는, 전송 속도(Rate) 비트, 예약(reservation) 비트(R), 패킷 길이(Length) 비트, 패리티 체크(Parity Check) 비트(P), 및 테일(Tail) 비트를 포함하며; 상기 검사하는 단계는, 상기 시그널 필드의 비트들 중에서 적어도 둘 이상의 비트를 통해 수신된 검사 비트(check bit)를 검사하여 상기 시그널 필드의 정상 여부를 검사한다.
본 발명은, 통신 시스템에서 한정된 자원을 통해 송수신되는 데이터 패킷에 포함된 시그널 필드의 복수의 비트들을 통해 상기 시그널 필드의 정상 여부를 정확하게 검사함으로써, 데이터 처리율(throughput) 및 데이터 에러율을 향상시키며, 아울러 한정된 자원을 통해 대용량의 데이터를 고속 및 안정적으로 송수신할 수 있다. 특히, 본 발명은, 한정된 크기의 시그널 필드를 최대로 활용하여 데이터 패킷의 데이터 필드에 대한 정보를 정상적으로 송수신, 및 상기 송수신의 정상 여부를 정확하게 검사함으로써, 대용량의 데이터를 정상적으로 송수신하여 데이터 처리율 및 데이터 에러율을 향상시키며, 시스템의 오동작을 최소화할 수 있다.
도 1은 본 발명의 실시 예에 따른 통신 시스템에서 데이터 패킷의 시그널 필드 구조를 개략적으로 도시한 도면.
도 2 내지 도 6은 본 발명의 실시 예에 따른 통신 시스템에서 데이터 패킷의 프레임 포맷을 개략적으로 도시한 도면.
도 7은 본 발명의 실시 예에 따른 통신 시스템에서 데이터 송신 장치의 구조를 개략적으로 도시한 도면.
도 8은 본 발명의 실시 예에 따른 통신 시스템에서 데이터 수신 장치의 구조를 개략적으로 도시한 도면.
도 9는 본 발명의 실시 예에 따른 통신 시스템에서 데이터 송신 장치의 동작 과정을 개략적으로 도시한 도면.
도 10은 본 발명의 실시 예에 따른 통신 시스템에서 데이터 수신 장치의 동작 과정을 개략적으로 도시한 도면.
이하, 본 발명에 따른 바람직한 실시 예를 첨부한 도면을 참조하여 상세히 설명한다. 하기의 설명에서는 본 발명에 따른 동작을 이해하는데 필요한 부분만이 설명되며 그 이외 부분의 설명은 본 발명의 요지를 흩뜨리지 않도록 생략될 것이라는 것을 유의하여야 한다.
본 발명은, 통신 시스템, 예컨대 무선 랜(WLAN: Wireless Local Area Network, 이하 'WLAN'이라 칭하기로 함) 시스템에서 데이터를 송수신하는 장치 및 방법을 제안한다. 여기서, 본 발명의 실시 예에서는 WLAN시스템을 일 예로 하여 설명하지만, 본 발명에서 제안하는 데이터 송수신 방안은, 다른 통신 시스템들에도 적용될 수 있다.
또한, 본 발명의 실시 예에서는, 통신 시스템에서 한정된 자원, 예컨대 무선 채널을 통해 대용량의 데이터, 예컨대 데이터 패킷을 고속 및 안정적으로 송수신하기 위한 데이터 송수신 장치 및 방법을 제안한다. 여기서, 상기 데이터 패킷에는, 상기 무선 채널을 통해 송수신되는 데이터를 포함하는 데이터 필드(data field)와, 상기 데이터 필드에 대한 정보를 포함하는 시그널 필드(signal field)가 포함되며, 본 발명의 실시 예에서는, 상기 시그널 필드의 정상 여부를 정확하게 검사(check)한 후, 상기 시그널 필드의 정상 여부에 따라 상기 데이터 필드에 포함된 데이터를 정상적으로 송수신함으로써 한정된 자원을 통해 대용량의 데이터를 고속 및 안정적으로 송수신한다.
그리고, 본 발명의 실시 예에서는, 한정된 자원을 통해 대용량의 데이터를 고속 및 안정적으로 송수신하기 위해, 상기 대용량의 데이터를 전술한 바와 같이 데이터 패킷의 데이터 필드에 포함시켜 송수신하며, 이를 위해 상기 데이터 패킷에서 데이터 필드를 최대로 확장하여 상기 데이터 필드를 통해 대용량의 데이터를 송수신하며, 아울러 상기 데이터 필드에 따라 제한적으로 할당된 상기 시그널 필드를 최대로 활용하여 상기 최대로 확장된 데이터 필드에 대한 정보를 상기 시그널 필드에 포함시켜 정상적으로 송수신한다.
또한, 본 발명의 실시 예에서는, 전술한 바와 같이 상기 데이터 필드에 따라 제한적으로 할당된 상기 시그널 필드의 복수의 비트를 통해 상기 시그널 필드의 정상 여부를 정확하게 검사, 다시 말해 상기 시그널 필드에 포함된 상기 데이터 필드에 대한 정보의 정상 송수신 여부를 정확하게 검사함으로써, 대용량의 데이터를 정상적으로 송수신하며, 그 결과 데이터 처리율(throughput) 및 데이터 에러율을 향상시키고, 시스템의 오동작을 최소화하며, 한정된 자원을 통해 대용량의 데이터를 고속 및 안정적으로 송수신한다. 그러면 여기서, 도 1을 참조하여 본 발명의 실시 예에 따른 통신 시스템에서 데이터 송수신 장치가 한정된 자원을 통해 송수신하는 데이터 패킷의 시그널 필드에 대해 보다 구체적으로 설명하기로 한다.
도 1은 본 발명의 실시 예에 따른 통신 시스템에서 데이터 패킷의 시그널 필드 구조를 개략적으로 도시한 도면이다.
도 1을 참조하면, 상기 시그널 필드는, 전술한 바와 같이 데이터 패킷에 포함된 데이터 필드에 대한 정보를 포함하며, 상기 데이터 필드에 대한 정보를 포함하기 위해, 전송 속도(Rate) 비트(102), 예약(reservation) 비트(R)(104), 패킷 길이(Length) 비트(106), 패리티 체크(Parity Check) 비트(P)(108), 및 테일(Tail) 비트(110)를 포함한다. 그러면 여기서, 도 2 내지 도 6을 참조하여 본 발명의 실시 예에 따른 통신 시스템에서 데이터 송수신 장치가 송수신하는 데이터 패킷의 프레임에 대해 보다 구체적으로 설명하기로 한다.
도 2 내지 도 6은 본 발명의 실시 예에 따른 통신 시스템에서 데이터 패킷의 프레임 포맷을 개략적으로 도시한 도면이다.
도 2 내지 도 6을 참조하면, 전술한 바와 같이 데이터 패킷은, 데이터 전송을 위한 데이터 필드와, 상기 데이터 필드에 대한 정보 전송을 위한 시그널 필드를 포함한다. 다시 말해, 상기 데이터 패킷의 프레임에는, 데이터 필드(208,316,412,518,614)와 시그널 필드(206,306,308,310,406,408,506,508,510,516,60,608,612), 및 상기 프레임에 대한 프리앰블 전송을 위한 트레이닝 필드(training field)(20,204,302,304,312,314,402,404,410,502,504,512,514,602,604,610)를 포함한다.
이렇게 본 발명의 실시 예에 따른 통신 시스템에서 데이터 송수신 장치는, 도 1 내지 도 6에서 설명한 바와 같은, 시그널 필드와 데이터 필드를 각각 생성한 후, 상기 시그널 필드와 데이터 필드, 및 프레임의 프리앰블로 트레이닝 필드를 포함하는 데이터 패킷의 프레임을 생성하며, 이렇게 생성된 데이터 패킷의 프레임을 송수신함으로써, 한정된 자원을 통해 대용량의 데이터를 송수신한다.
이때, 상기 데이터 송수신 장치는, 데이터의 정상적인 송수신을 위해 상기 시그널 필드의 정상 여부를 정확하게 검사하도록, 상기 시그널 필드의 복수의 비트를 이용하여 상기 시그널 필드의 정상 여부를 정확하게 검사한다. 다시 말해, 본 발명의 실시 예에 따른 통신 시스템에서 데이터 송신 장치는, 상기 시그널 필드의 복수의 비트를 통해, 상기 시그널 필드의 정상 여부의 정확한 검사를 위해 이용 가능한 검사 비트(check bit)를 송신하며, 데이터 수신 장치는, 상기 시그널 필드의 복수의 비트를 통해 송신된 검사 비트를 이용하여 상기 시그널 필드의 정상 여부를 정확하게 검사하며, 그에 따라 데이터를 정상적으로 수신하여 데이터 처리율 및 데이터 에러율을 향상시키고, 대용량의 데이터를 고속 및 안정적으로 송수신한다.
예를 들어, 상기 데이터 송신 장치는, 상기 시그널 필드 생성 시에, 상기 시그널 필드의 정상 여부를 검사하기 위한 검사 비트를 상기 시그널 필드의 복수의 비트를 이용하여 송신, 예컨대 도 1에서 설명한 시그널 필드의 전송 속도 비트(102), 예약 비트(104), 패킷 길이 비트(106), 패리티 체크 비트(108), 및 테일 비트(110)를 이용하여 검사 비트를 송신한다. 그리고, 상기 데이터 수신 장치는, 상기 시그널 필드의 복수의 비트, 예컨대 도 1에서 설명한 시그널 필드의 전송 속도 비트(102), 예약 비트(104), 패킷 길이 비트(106), 패리티 체크 비트(108), 및 테일 비트(110)를 통해 송신되는 검사 비트를 이용하여 상기 시그널 필드의 정상 여부를 정확하게 검사하며, 상기 시그널 필드의 정상 여부에 따라 상기 데이터 필드에 포함된 데이터를 복원하여 데이터를 정상적으로 수신한다.
보다 구체적으로 설명하면, 상기 데이터 송수신 장치는, 상기 시그널 필드의 정상 여부를 검사하기 위한 검사 비트, 예컨대 상기 시그널 필드의 패리티 검사를 위한 패리티 비트(parity bit) 또는 상기 시그널 필드의 사이클릭 리던던시 체크(CRC: Cyclic Redundancy Check, 이하 'CRC'라 칭하기로 함)를 위한 CRC 비트를, 도 1에서 설명한 시그널 필드의 전송 속도 비트(102), 예약 비트(104), 패킷 길이 비트(106), 패리티 체크 비트(108), 및 테일 비트(110)를 이용하여 송수신한다.
일 예로, 상기 데이터 송신 장치는, 상기 패리티 비트를, 도 1에서 설명한 상기 시그널 필드의 패리티 체크 비트(108), 뿐만 아니라 전송 속도 비트(102) 또는 예약 비트(104)를 송신, 다시 말해 상기 패리티 체크 비트(108)와 상기 전송 속도 비트(102), 또는 상기 패리티 체크 비트(108)와 상기 예약 비트(104), 또는 상기 패리티 체크 비트(108)와 상기 전송 속도 비트(102) 및 상기 예약 비트(104)를 통해 송신한다. 여기서, 상기 데이터 송신 장치는, 상기 패리티 체크 비트(108)와, 상기 전송 속도 비트(102) 및 상기 예약 비트(104) 중 적어도 하나의 비트를 통해, 상기 시그널 필드의 정상 여부를 검사하기 위한 검사 비트로 패리티 비트를 송신하며, 이때 상기 패리티 체크 비트(108)와 상기 전송 속도 비트(102) 및 상기 예약 비트(104)를 통해 상기 패리티 비트, 즉 상기 검사 비트를 송신함이 다른 시스템에서의 용이한 적용, 즉 호환성 향상을 위해 보다 바람직하다.
또한, 상기 데이터 송신 장치는, 전술한 상기 패리티 체크 비트(108)와, 상기 전송 속도 비트(102) 및 상기 예약 비트(104) 중 적어도 하나의 비트를 통한 상기 패리티 비트의 송신 뿐만 아니라, 상기 패킷 길이 비트(106)를 통해 상기 패리티 비트, 즉 상기 시그널 필드의 정상 여부를 검사하기 위한 검사 비트를 송신한다. 이때, 상기 데이터 송신 장치는, 상기 패킷 길이 비트(106)에서 최하위 비트(LSB: Least Significant Bit, 이하 'LSB'라 칭하기로 함)를 통해 상기 패리티 비트를 송신한다. 여기서, 상기 데이터 송신 장치는, 상기 패킷 길이 비트(106)의 LSB 뿐만 아니라, 패리티 체크 비트(108) 또는 전송 속도 비트(102) 또는 예약 비트(104) 중 적어도 하나의 비트를 통해 상기 패리티 비트, 즉 검사 비트를 송신한다.
그리고, 상기 데이터 송신 장치는, 전술한 상기 패리티 체크 비트(108), 상기 전송 속도 비트(102), 상기 예약 비트(104), 또는 상기 패킷 길이 비트(106)를 통해 상기 패리티 비트의 송신 뿐만 아니라, 상기 테일 비트(110)를 통해 상기 패리티 비트, 즉 상기 시그널 필드의 정상 여부를 검사하기 위한 검사 비트를 송신한다. 여기서, 상기 데이터 송신 장치는, 상기 테일 비트(110) 뿐만 아니라, 패리티 체크 비트(108) 또는 전송 속도 비트(102) 또는 예약 비트(104) 또는 상기 패킷 길이 비트(106) 중 적어도 하나의 비트를 통해 상기 패리티 비트, 즉 상기 검사 비트를 송신한다.
또 다른 일 예로, 상기 데이터 송신 장치는, 상기 CRC 비트를, 도 1에서 설명한 상기 시그널 필드의 패리티 체크 비트(108), 뿐만 아니라 전송 속도 비트(102) 또는 예약 비트(104)를 송신, 다시 말해 상기 패리티 체크 비트(108)와 상기 전송 속도 비트(102), 또는 상기 패리티 체크 비트(108)와 상기 예약 비트(104), 또는 상기 패리티 체크 비트(108)와 상기 전송 속도 비트(102) 및 상기 예약 비트(104)를 통해 송신한다. 여기서, 상기 데이터 송신 장치는, 상기 패리티 체크 비트(108)와, 상기 전송 속도 비트(102) 및 상기 예약 비트(104) 중 적어도 하나의 비트를 통해, 상기 시그널 필드의 정상 여부를 검사하기 위한 검사 비트로 패리티 비트를 송신하며, 이때 상기 패리티 체크 비트(108)와 상기 전송 속도 비트(102) 및 상기 예약 비트(104)를 통해 상기 CRC 비트, 즉 상기 검사 비트를 송신함이 다른 시스템에서의 용이한 적용, 즉 호환성 향상을 위해 보다 바람직하다.
또한, 상기 데이터 송신 장치는, 전술한 상기 패리티 체크 비트(108)와, 상기 전송 속도 비트(102) 및 상기 예약 비트(104) 중 적어도 하나의 비트를 통한 상기 CRC 비트의 송신 뿐만 아니라, 상기 패킷 길이 비트(106)를 통해 상기 CRC 비트, 즉 상기 시그널 필드의 정상 여부를 검사하기 위한 검사 비트를 송신한다. 이때, 상기 데이터 송신 장치는, 상기 패킷 길이 비트(106)에서 LSB를 통해 상기 CRC 비트를 송신한다. 여기서, 상기 데이터 송신 장치는, 상기 패킷 길이 비트(106)의 LSB 뿐만 아니라, 패리티 체크 비트(108) 또는 전송 속도 비트(102) 또는 예약 비트(104) 중 적어도 하나의 비트를 통해 상기 CRC 비트, 즉 검사 비트를 송신한다.
그리고, 상기 데이터 송신 장치는, 전술한 상기 패리티 체크 비트(108), 상기 전송 속도 비트(102), 상기 예약 비트(104), 또는 상기 패킷 길이 비트(106)를 통해 상기 CRC 비트의 송신 뿐만 아니라, 상기 테일 비트(110)를 통해 상기 CRC 비트, 즉 상기 시그널 필드의 정상 여부를 검사하기 위한 검사 비트를 송신한다. 여기서, 상기 데이터 송신 장치는, 상기 테일 비트(110) 뿐만 아니라, 패리티 체크 비트(108) 또는 전송 속도 비트(102) 또는 예약 비트(104) 또는 상기 패킷 길이 비트(106) 중 적어도 하나의 비트를 통해 상기 CRC 비트, 즉 상기 검사 비트를 송신한다. 이때, 상기 데이터 송신 장치가 상기 패킷 길이 비트(106)와 상기 테일 비트(110)를 통해 상기 CRC 비트를 송신함이, 시스템에서의 데이터 송수신 성능, 다시 말해 정확한 시그널 필드의 정상 여부를 정확하게 검사하여 데이터 처리율 및 에러율 향상을 위해 보다 바람직하다.
여기서, 이상에서는, 상기 데이터 송신 장치가 시그널 필드의 복수의 비트를 통해 패리티 비트를 송신하거나, 또는 CRC 비트를 송신, 즉 상기 패리티 비트와 CRC 비티를 각각 송신하는 경우를 중심으로 설명하였지만, 상기 시그널 필드의 복수의 비트를 통해 패리티 비트와 CRC 비트를 동일하게 송신, 예컨대 패리티 비트를 상기 패리티 체크 비트(108), 상기 전송 속도 비트(102), 또는 상기 예약 비트(104)를 통해 송신하고, 상기 CRC 비트를 상기 패킷 길이 비트(106) 또는 상기 테일 비트(110)를 통해 송신할 수도 있다. 즉, 본 발명의 실시 예에 따른 통신 시스템에서 데이터 송신 장치는, 도 1에 도시한 시그널 필드의 전송 속도 비트(102), 예약 비트(104), 패킷 길이 비트(106), 패리티 체크 비트(108), 및 테일 비트(110) 중에서 둘 이상의 비트를 통해, 패리티 비트와 CRC 비트 중 적어도 하나의 검사 비트를 송신한다.
아울러, 상기 데이터 수신 장치는, 데이터 송신 장치로부터 데이터 패킷을 수신하며, 이때 전술한 바와 같이 데이터 패킷의 시그널 필드의 복수의 비트를 통해 송신되는 검사 비트, 예컨대 패리티 비트 또는 CRC 비트를 검사하여 상기 시그널 필드의 정상 여부를 정확하게 검사한다. 다시 말해, 상기 데이터 수신 장치는, 상기 시그널 필드의 복수의 비트를 통해 송신되는 패리티 비트를 이용한 패리티 검사를 통해 상기 시그널 필드의 정상 여부를 검사하거나, 또는 상기 시그널 필드의 복수의 비트를 통해 송신되는 CRC 비트를 이용한 CRC를 통해 상기 시그널 필드의 정상 여부를 검사한다. 그에 따라, 상기 데이터 수신 장치는, 상기 시그널 필드의 정상 여부를 정확하게 검사하며, 상기 시그널 필드의 정상 여부에 상응하여 상기 데이터 패킷의 상기 데이터 필드에 포함된 데이터를 복원하여 데이터를 정상적으로 수신한다. 이때, 상기 데이터 수신 장치는, 상기 시그널 필드의 정상 여부를 정확하게 검사함으로써, 시스템의 오동작을 최소화하며, 아울러 데이터 처리율 및 데이터 에러율을 향상시켜 대용량의 데이터를 고속 및 안정적으로 수신한다. 그러면 여기서, 도 7을 참조하여 본 발명의 실시 예에 따른 통신 시스템에서 데이터 송신 장치에 대해 보다 구체적으로 설명하기로 한다.
도 7은 본 발명의 실시 예에 따른 통신 시스템에서 데이터 송신 장치의 구조를 개략적으로 도시한 도면이다.
도 7을 참조하면, 상기 데이터 송신 장치는, 전술한 바와 같이 한정된 자원을 통해 대용량의 데이터를 송신하기 위해, 데이터 패킷의 프레임에서 데이터 전송을 위한 데이터 필드를 생성하는 데이터 필드 생성부(720), 상기 데이터 필드에 대한 정보 전송을 위한 시그널 필드를 생성하는 시그널 필드 생성부(710), 상기 프레임에 대한 프리앰블 전송을 위한 트레이닝 필드를 생성하여 상기 데이터 필드 및 상기 시그널 필드와 상기 트레이닝 필드를 포함하는 상기 데이터 패킷의 프레임을 생성하는 프레임 생성부(730), 및 상기 데이터 패킷을 데이터 수신 장치로 송신하는 송신부(740)를 포함한다.
여기서, 상기 시그널 필드 생성부(710)는, 앞서 설명한 바와 같이 도 1에 도시한 시그널 필드를 생성하며, 이때 상기 시그널 필드의 복수의 비트를 통해 검사 비트, 예컨대 패리티 비트 또는 CRC 비트가 송신되도록, 상기 검사 비트를 상기 시그널 필드의 복수의 비트에 포함시킨다. 그리고, 상기 송신부(740)는, 상기 시그널 필드의 복수의 비트를 통해 상기 검사 비트를 데이터 수신 장치로 송신한다. 여기서, 상기 시그널 필드의 복수의 비트를 통한 상기 검사 비트의 송신에 대해서는, 앞서 구체적으로 설명하였음으로 여기서는 그에 관한 구체적인 설명을 생략하기로 한다. 그러면 여기서, 도 8을 참조하여 본 발명의 실시 예에 따른 통신 시스템에서 데이터 수신 장치에 대해 보다 구체적으로 설명하기로 한다.
도 8은 본 발명의 실시 예에 따른 통신 시스템에서 데이터 수신 장치의 구조를 개략적으로 도시한 도면이다.
도 8을 참조하면, 상기 데이터 수신 장치는, 상기 데이터 송신 장치로부터 송신되는 데이터 패킷을 수신하는 수신부(810), 및 상기 수신한 데이터 패킷에서 시그널 필드의 정상 여부를 검사하는 확인부(820)를 포함한다.
여기서, 상기 수신부(810)는, 전술한 바와 같이 데이터 필드, 시그널 필드, 및 트레이닝 필드를 포함하는 데이터 패킷을 수신하며, 상기 확인부(820)는, 상기 시그널 필드의 복수의 비트를 통해 수신된 검사 비트, 예컨대 패리티 비트 또는 CRC 비트를 이용하여 상기 시그널 필드의 정상 여부를 검사한다. 이때, 상기 확인부(820)는, 상기 패리티 비트를 이용한 패리티 검사 또는 상기 CRC 비트를 이용한 CRC를 통해 상기 시그널 필드의 정상 여부를 검사하며, 상기 데이터 수신 장치의 복원부(미도시)는, 상기 시그널 필드의 정상 여부에 상응하여 상기 데이터 패킷의 상기 데이터 필드에 포함된 데이터를 복원하여 데이터를 정상적으로 수신한다. 그러면 여기서, 도 9를 참조하여 본 발명의 실시 예에 따른 통신 시스템에서 데이터 송신 장치의 데이터 송신에 대해 보다 구체적으로 설명하기로 한다.
도 9는 본 발명의 실시 예에 따른 통신 시스템에서 데이터 송신 장치의 동작 과정을 개략적으로 도시한 도면이다.
도 9를 참조하면, 910단계에서, 상기 데이터 송신 장치는, 전술한 바와 같이 한정된 자원을 통해 대용량의 데이터를 송신하기 위해, 데이터 전송에 대한 정보가 포함되는 시그널 필드를 생성한다. 여기서, 상기 시그널 필드의 복수의 비트에는 상기 시그널 필드의 정상 여부 검사를 위한 검사 비트, 예컨대 패리티 비트 또는 CRC 비트가 포함된다.
다음으로, 920단계에서, 상기 시그널 필드에 포함된 데이터 전송에 대한 정보에 따른 데이터 전송을 위해 데이터 필드를 생성하며, 930단계에서 프리앰블 전송을 위한 트레이닝 필드를 생성하여 상기 데이터 필드 및 상기 시그널 필드와 상기 트레이닝 필드를 포함하는 상기 데이터 패킷의 프레임을 생성한다.
그런 다음, 940단계에서 상기 프레임을 데이터 수신 장치로 송신하여 데이터 패킷을 송신하며, 이때 전술한 바와 같이 상기 데이터 패킷의 시그널 필드 정상 여부 검사를 위해, 상기 시그널 필드의 복수의 비트를 통해 상기 검사 비트가 송신된다. 여기서, 상기 시그널 필드의 복수의 비트를 통한 상기 검사 비트의 송신에 대해서는, 앞서 구체적으로 설명하였음으로 여기서는 그에 관한 구체적인 설명을 생략하기로 한다. 그러면 여기서, 도 10을 참조하여 본 발명의 실시 예에 따른 통신 시스템에서 데이터 수신 장치의 데이터 수신에 대해 보다 구체적으로 설명하기로 한다.
도 10은 본 발명의 실시 예에 따른 통신 시스템에서 데이터 수신 장치의 동작 과정을 개략적으로 도시한 도면이다.
도 10을 참조하면, 1010단계에서, 상기 데이터 송신 장치로부터 송신되는 데이터 패킷의 프레임을 수신하며, 1020단계에서 상기 수신한 데이터 패킷에서 시그널 필드의 정상 여부를 검사한다. 여기서, 상기 수신 장치는, 상기 수신한 데이터 패킷의 상기 시그널 필드의 복수의 비트를 통해 수신된 검사 비트, 예컨대 패리티 비트 또는 CRC 비트를 이용하여 상기 시그널 필드의 정상 여부를 검사하며, 이때 상기 패리티 비트를 이용한 패리티 검사 또는 상기 CRC 비트를 이용한 CRC를 통해 상기 시그널 필드의 정상 여부를 검사하며, 아울러 상기 시그널 필드의 정상 여부에 상응하여 상기 데이터 패킷의 상기 데이터 필드에 포함된 데이터를 복원하여 데이터를 정상적으로 수신한다.
한편, 본 발명의 상세한 설명에서는 구체적인 실시 예에 관해 설명하였으나, 본 발명의 범위에서 벗어나지 않는 한도 내에서 여러 가지 변형이 가능함은 물론이다. 그러므로, 본 발명의 범위는 설명된 실시 예에 국한되어 정해져서는 안되며 후술하는 특허청구의 범위뿐만 아니라 이 특허청구의 범위와 균등한 것들에 의해 정해져야 한다.

Claims (16)

  1. 무선 통신 시스템에서 데이터 송신 장치에 있어서,
    데이터 전송을 위한 데이터 필드(data field)를 생성하는 데이터 필드 생성부;
    상기 데이터 필드에 대한 정보 전송을 위한 시그널 필드(signal field)를 생성하는 시그널 필드 생성부; 및
    상기 데이터 필드와 상기 시그널 필드를 포함하는 데이터 패킷을 송신하는 송신부;를 포함하며;
    상기 시그널 필드는, 전송 속도(Rate) 비트, 예약(reservation) 비트(R), 패킷 길이(Length) 비트, 패리티 체크(Parity Check) 비트(P), 및 테일(Tail) 비트를 포함하며;
    상기 시그널 필드의 비트들 중에서 적어도 둘 이상의 비트를 통해 상기 시그널 필드의 정상 여부 검사를 위한 검사 비트(check bit)를 송신하는 것을 특징으로 하는 데이터 송신 장치.
  2. 제1항에 있어서,
    상기 검사 비트는, 상기 시그널 필드의 패리티 검사를 위한 패리티 비트(parity bit) 및 상기 시그널 필드의 사이클릭 리던던시 체크(CRC: Cyclic Redundancy Check)를 위한 사이클릭 리던던시 체크 비트 중 적어도 하나인 것을 특징으로 하는 데이터 송신 장치.
  3. 제2항에 있어서,
    상기 전송 속도 비트, 상기 예약 비트, 및 상기 패리티 체크 비트를 통해 상기 패리티 비트를 송신하는 것을 특징으로 하는 데이터 송신 장치.
  4. 제2항에 있어서,
    상기 패킷 길이(Length) 비트 및 상기 테일(Tail) 비트를 통해 상기 사이클릭 리던던시 체크 비트를 송신하는 것을 특징으로 하는 데이터 송신 장치.
  5. 무선 통신 시스템에서 데이터 수신 장치에 있어서,
    데이터 패킷을 수신하는 수신부;
    상기 데이터 패킷에 포함된 시그널 필드의 정상 여부를 검사하는 확인부; 및
    상기 시그널 필드의 정상 여부에 따라 상기 데이터 패킷에 포함된 데이터 필드를 통해 수신된 데이터를 복원하는 복원부;를 포함하며;
    상기 시그널 필드는, 전송 속도(Rate) 비트, 예약(reservation) 비트(R), 패킷 길이(Length) 비트, 패리티 체크(Parity Check) 비트(P), 및 테일(Tail) 비트를 포함하며;
    상기 확인부는, 상기 시그널 필드의 비트들 중에서 적어도 둘 이상의 비트를 통해 수신된 검사 비트(check bit)를 검사하여 상기 시그널 필드의 정상 여부를 검사하는 것을 특징으로 하는 데이터 수신 장치.
  6. 제5항에 있어서,
    상기 검사 비트는, 상기 시그널 필드의 패리티 검사를 위한 패리티 비트(parity bit) 및 상기 시그널 필드의 사이클릭 리던던시 체크(CRC: Cyclic Redundancy Check)를 위한 사이클릭 리던던시 체크 비트 중 적어도 하나인 것을 특징으로 하는 데이터 수신 장치.
  7. 제6항에 있어서,
    상기 확인부는, 상기 전송 속도 비트, 상기 예약 비트, 및 상기 패리티 체크 비트를 통해 수신된 상기 패리티 비트를 이용하여 상기 시그널 필드에 대한 상기 패리티 검사를 수행하는 것을 특징으로 하는 데이터 수신 장치.
  8. 제6항에 있어서,
    상기 확인부는, 상기 패킷 길이(Length) 비트 및 상기 테일(Tail) 비트를 통해 수신된 상기 사이클릭 리던던시 체크 비트를 이용하여 상기 시그널 필드에 대한 상기 사이클릭 리던던시 체크를 수행하는 것을 특징으로 하는 데이터 수신 장치.
  9. 무선 통신 시스템에서 데이터 송신 방법에 있어서,
    데이터 전송에 대한 정보 전송을 위해 시그널 필드(signal field)를 생성하는 단계;
    상기 시그널 필드에 포함된 정보에 따른 상기 데이터 전송을 위해 데이터 필드를 생성하는 단계; 및
    상기 데이터 필드와 상기 시그널 필드를 포함하는 데이터 패킷을 송신하는 단계;를 포함하며;
    상기 시그널 필드는, 전송 속도(Rate) 비트, 예약(reservation) 비트(R), 패킷 길이(Length) 비트, 패리티 체크(Parity Check) 비트(P), 및 테일(Tail) 비트를 포함하며;
    상기 시그널 필드의 비트들 중에서 적어도 둘 이상의 비트를 통해 상기 시그널 필드의 정상 여부 검사를 위한 검사 비트(check bit)를 송신하는 것을 특징으로 하는 데이터 송신 방법.
  10. 제9항에 있어서,
    상기 검사 비트는, 상기 시그널 필드의 패리티 검사를 위한 패리티 비트(parity bit) 및 상기 시그널 필드의 사이클릭 리던던시 체크(CRC: Cyclic Redundancy Check)를 위한 사이클릭 리던던시 체크 비트 중 적어도 하나인 것을 특징으로 하는 데이터 송신 방법.
  11. 제10항에 있어서,
    상기 전송 속도 비트, 상기 예약 비트, 및 상기 패리티 체크 비트를 통해 상기 패리티 비트를 송신하는 것을 특징으로 하는 데이터 송신 방법.
  12. 제10항에 있어서,
    상기 패킷 길이(Length) 비트 및 상기 테일(Tail) 비트를 통해 상기 사이클릭 리던던시 체크 비트를 송신하는 것을 특징으로 하는 데이터 송신 방법.
  13. 무선 통신 시스템에서 데이터 수신 방법에 있어서,
    데이터 패킷을 수신하는 단계;
    상기 데이터 패킷에 포함된 시그널 필드의 정상 여부를 검사하는 단계; 및
    상기 시그널 필드의 정상 여부에 따라 상기 데이터 패킷에 포함된 데이터 필드를 통해 수신된 데이터를 복원하는 단계;를 포함하며;
    상기 시그널 필드는, 전송 속도(Rate) 비트, 예약(reservation) 비트(R), 패킷 길이(Length) 비트, 패리티 체크(Parity Check) 비트(P), 및 테일(Tail) 비트를 포함하며;
    상기 검사하는 단계는, 상기 시그널 필드의 비트들 중에서 적어도 둘 이상의 비트를 통해 수신된 검사 비트(check bit)를 검사하여 상기 시그널 필드의 정상 여부를 검사하는 것을 특징으로 하는 데이터 수신 방법.
  14. 제13항에 있어서,
    상기 검사 비트는, 상기 시그널 필드의 패리티 검사를 위한 패리티 비트(parity bit) 및 상기 시그널 필드의 사이클릭 리던던시 체크(CRC: Cyclic Redundancy Check)를 위한 사이클릭 리던던시 체크 비트 중 적어도 하나인 것을 특징으로 하는 데이터 수신 방법.
  15. 제14항에 있어서,
    상기 검사하는 단계는, 상기 전송 속도 비트, 상기 예약 비트, 및 상기 패리티 체크 비트를 통해 수신된 상기 패리티 비트를 이용하여 상기 시그널 필드에 대한 상기 패리티 검사를 수행하는 것을 특징으로 하는 데이터 수신 방법.
  16. 제14항에 있어서,
    상기 검사하는 단계는, 상기 패킷 길이(Length) 비트 및 상기 테일(Tail) 비트를 통해 수신된 상기 사이클릭 리던던시 체크 비트를 이용하여 상기 시그널 필드에 대한 상기 사이클릭 리던던시 체크를 수행하는 것을 특징으로 하는 데이터 수신 방법.
KR1020110044175A 2010-05-11 2011-05-11 통신 시스템에서 데이터 송수신 장치 및 방법 KR20110124729A (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
KR20100043994 2010-05-11
KR1020100043994 2010-05-11

Publications (1)

Publication Number Publication Date
KR20110124729A true KR20110124729A (ko) 2011-11-17

Family

ID=44912797

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020110044175A KR20110124729A (ko) 2010-05-11 2011-05-11 통신 시스템에서 데이터 송수신 장치 및 방법

Country Status (2)

Country Link
US (1) US20110283155A1 (ko)
KR (1) KR20110124729A (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20230096495A (ko) * 2021-12-23 2023-06-30 주식회사 와이즈오토모티브 합성 영상 제어기의 자가 진단 장치 및 방법

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105024932A (zh) * 2014-04-21 2015-11-04 中兴通讯股份有限公司 基于令牌桶的流量监管方法及装置
EP3294020B1 (en) * 2015-05-15 2020-07-29 Huawei Technologies Co., Ltd. Sub-signaling segment processing method, processing device, access point, and station

Family Cites Families (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5968197A (en) * 1996-04-01 1999-10-19 Ericsson Inc. Method and apparatus for data recovery
JP3338369B2 (ja) * 1998-04-17 2002-10-28 沖電気工業株式会社 Atm試験方法およびatm試験方式
US6269130B1 (en) * 1998-08-04 2001-07-31 Qualcomm Incorporated Cached chainback RAM for serial viterbi decoder
AU2001244007A1 (en) * 2000-03-31 2001-10-15 Ted Szymanski Transmitter, receiver, and coding scheme to increase data rate and decrease bit error rate of an optical data link
US7036065B2 (en) * 2002-03-18 2006-04-25 Harris Corporation ARQ combining holdoff system and method
US7062703B1 (en) * 2003-07-28 2006-06-13 Cisco Technology, Inc Early detection of false start-of-packet triggers in a wireless network node
JP4488810B2 (ja) * 2004-06-30 2010-06-23 富士通株式会社 通信システム及び受信方法
US7519896B2 (en) * 2004-09-22 2009-04-14 Stmicroelectronics Pvt. Ltd. Turbo encoder and related methods
JP4308817B2 (ja) * 2004-12-01 2009-08-05 三星電子株式会社 パケットデータの伝送を支援する移動通信システムにおける信頼度の高いデータ送受信方法及び装置
US7260765B2 (en) * 2004-12-17 2007-08-21 International Business Machines Corporation Methods and apparatus for dynamically reconfigurable parallel data error checking
US7516393B2 (en) * 2005-03-01 2009-04-07 International Business Machines Corporation System and method of error detection for unordered data delivery
JP2008085557A (ja) * 2006-09-27 2008-04-10 Nec Electronics Corp パターンフレーム生成方法およびテストパターン照合方法、並びにジッタテスト方法、通信装置、通信システム

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20230096495A (ko) * 2021-12-23 2023-06-30 주식회사 와이즈오토모티브 합성 영상 제어기의 자가 진단 장치 및 방법

Also Published As

Publication number Publication date
US20110283155A1 (en) 2011-11-17

Similar Documents

Publication Publication Date Title
US11206107B2 (en) Communication apparatus and communication method for sidelink communication using a feedback timing
US8532015B2 (en) Methods and apparatuses for transmitting downlink control signaling on wireless relay link
RU2510894C2 (ru) Устройство и способ для формирования протокольного модуля данных мас в системе беспроводной связи
US20190372697A1 (en) Multi-codeword transmission method and apparatus
US8949682B2 (en) Apparatus and method for generating ARQ feedback message in wireless communication system
US9048995B2 (en) Method and system for low latency radio frequency wave transmission
CN101689964B (zh) 使用crc和相等长度分组进行分组传输的方法和装置
CN108631950B (zh) 发送反馈信息的方法和设备
KR20200088415A (ko) 제어 송신 방법 및 장치
JP2012222809A (ja) データフレームの再送信減少方法及びこのための受信ノード
WO2018228457A1 (zh) 发送和接收反馈信息的方法和装置
JP2010171951A (ja) 中継装置及びワイヤレス通信方法
KR20110124729A (ko) 통신 시스템에서 데이터 송수신 장치 및 방법
US9667756B2 (en) Apparatus and method for transmitting/receiving data in communication system
JP5210385B2 (ja) 多重ホップ中継方式の無線通信システムにおける再送信応答時点決定装置及び方法
US20140104999A1 (en) Communication apparatus and data transmission method thereof
WO2007085151A1 (fr) Procédé de contrôle d'erreurs et système relais interdépendant
CN108881144B (zh) 无线通信方法及设备
JP2012015816A (ja) 送信装置及び送信方法
CN112584532A (zh) 上行信道的信息确定方法、终端及网络侧设备
US20220216950A1 (en) Method and apparatus for data retransmission based on automatic repeat request in communication network
US20150181585A1 (en) Data transmission method and device
CN110048812B (zh) 一种物联网中基于发射功率的数据传输方法、系统及存储介质
CN104796735B (zh) 一种视频数据传输方法及装置
CN102113377A (zh) 介质访问控制转发协议

Legal Events

Date Code Title Description
WITN Application deemed withdrawn, e.g. because no request for examination was filed or no examination fee was paid