KR20110101800A - 표시 패널의 구동 방법 및 이를 수행하기 위한 표시 장치 - Google Patents
표시 패널의 구동 방법 및 이를 수행하기 위한 표시 장치 Download PDFInfo
- Publication number
- KR20110101800A KR20110101800A KR1020100021054A KR20100021054A KR20110101800A KR 20110101800 A KR20110101800 A KR 20110101800A KR 1020100021054 A KR1020100021054 A KR 1020100021054A KR 20100021054 A KR20100021054 A KR 20100021054A KR 20110101800 A KR20110101800 A KR 20110101800A
- Authority
- KR
- South Korea
- Prior art keywords
- data
- voltage
- compensation
- pixel
- polarity
- Prior art date
Links
Images
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3614—Control of polarity reversal in general
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
- G09G3/3266—Details of drivers for scan electrodes
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
- G09G3/3275—Details of drivers for data electrodes
- G09G3/3291—Details of drivers for data electrodes in which the data driver supplies a variable data voltage for setting the current through, or the voltage across, the light-emitting elements
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3648—Control of matrices with row and column drivers using an active matrix
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/02—Improving the quality of display appearance
- G09G2320/0219—Reducing feedthrough effects in active matrix panels, i.e. voltage changes on the scan electrode influencing the pixel voltage due to capacitive coupling
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/02—Improving the quality of display appearance
- G09G2320/0271—Adjustment of the gradation levels within the range of the gradation scale, e.g. by redistribution or clipping
- G09G2320/0276—Adjustment of the gradation levels within the range of the gradation scale, e.g. by redistribution or clipping for the purpose of adaptation to the characteristics of a display device, i.e. gamma correction
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3685—Details of drivers for data electrodes
- G09G3/3688—Details of drivers for data electrodes suitable for active matrices only
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Liquid Crystal Display Device Control (AREA)
Abstract
제1 데이터 라인과 인접한 제2 데이터 라인, 제1 및 제2 데이터 라인들 사이에 배치되어 제1 및 제2 데이터 라인들과 전기적으로 연결된 제1 화소열을 포함하는 표시 패널의 구동 방법은, 제N 수평 주기 동안 제2 데이터 라인에 제1 극성의 제2 데이터 전압을 출력하고, 제N 수평 주기 중 제1 구간 동안 제1 데이터 라인에 제1 극성에 대해 위상 반전된 제2 극성의 제1 데이터 전압을 출력하고 제N 수평 주기 중 제2 구간 동안 제2 극성의 제1 보상 전압을 출력한다. 제N+1 수평 주기 동안 제1 데이터 라인에 제2 극성의 제1 데이터 전압을 출력하고, 제N+1 수평 주기 중 제1 구간 동안 제2 데이터 라인에 제2 극성의 제2 데이터 전압을 출력하고 제N 수평 주기 중 제2 구간 동안 제1 극성의 제2 보상 전압을 출력한다.
Description
본 발명은 표시 패널의 구동 방법 및 이를 수행하기 위한 표시 장치에 관한 것으로, 보다 상세하게는 액정 표시장치에 이용되는 표시 패널의 구동 방법 및 이를 수행하기 위한 표시 장치에 관한 것이다.
일반적으로, 액정 표시장치는 일정한 방향의 전계가 계속해서 인가되면 액정 특성이 열화된다. 상기 액정의 열화를 방지하기 위해 상기 액정에 인가되는 데이터 전압을 공통 전압에 대해 일정한 주기로 위상을 반전시키는 반전 구동 방식이 채용되고 있다. 상기 반전 구동 방식으로는 화소(또는 도트) 단위로 반전시키는 도트 반전 방식(DIM; Dot Inversion Method)이 있다.
상기 도트 반전 방식을 채용하는 경우 액정의 열화를 방지할 수 있으나 전력 소모가 큰 단점이 있다. 이러한 단점을 보완하기 위해 서로 인접한 데이터 라인들에 서로 다른 극성의 데이터 전압을 인가하는 컬러 반전 구동이 채용되고 있다. 또한, 상기 컬러 반전 구동을 통해 도트 반전 효과를 얻기 위해 수직열의 화소들을 인접한 데이터 라인들에 교대로 연결하는 구조를 채용하고 있다.
그러나, 상기 구조의 경우 수직 방향으로 인접한 두 화소들 사이에는 화소와 데이터 라인 사이의 기생 커패시턴스로 인한 킥백 전압 편차가 발생할 수 있다. 상기 킥백 전압 편차에 의해 상기 인접한 두 화소들 간의 충전율이 달라지고, 상기 충전율의 차이로 두 화소들 간에 휘도차가 발생할 수 있다. 이에 의해 표시 패널 상에는 가로줄 패턴이 발생할 수 있다.
한편, 상기 화소들은 표시 기판상에 형성될 때 상기 화소들이 양측에 배치된 데이터 라인들과 동일한 간격을 유지하지 않고 어느 한쪽으로 쉬프트 되어 형성될 수 있다. 이와 같이 상기 화소들이 양측에 배치된 데이터 라인들 중 어느 한쪽으로 쉬프트 되는 경우 상기 두 화소들 간의 충전율 차는 더욱 크게 발생될 수 있다.
이에 본 발명의 기술적 과제는 이러한 점에 착안한 것으로, 본 발명의 목적은 표시 불량을 제거하기 위한 표시 패널의 구동 방법을 제공하는 것이다.
본 발명의 다른 목적은 상기 표시 패널의 구동 방법을 수행하데 적합한 표시장치를 제공하는 것이다.
상기한 본 발명의 목적을 실현하기 위한 일 실시예에 따르면, 제1 데이터 라인, 상기 제1 데이터 라인과 인접한 제2 데이터 라인, 상기 제1 및 제2 데이터 라인들 사이에 배치되어 상기 제1 및 제2 데이터 라인들과 전기적으로 연결된 제1 화소열을 포함하는 표시 패널의 구동 방법에서, 제N(N은 자연수) 수평 주기 동안 상기 제2 데이터 라인에 제1 극성의 제2 데이터 전압을 출력하고, 상기 제N 수평 주기 중 제1 구간 동안 상기 제1 데이터 라인에 상기 제1 극성에 대해 위상 반전된 제2 극성의 제1 데이터 전압을 출력하고 상기 제N 수평 주기 중 제2 구간 동안 상기 제2 극성의 제1 보상 전압을 출력한다. 이어서, 제N+1 수평 주기 동안 상기 제1 데이터 라인에 상기 제2 극성의 제1 데이터 전압을 출력하고, 상기 제N+1 수평 주기 중 제1 구간 동안 상기 제2 데이터 라인에 상기 제2 극성의 제2 데이터 전압을 출력하고 상기 제N 수평 주기 중 제2 구간 동안 상기 제1 극성의 제2 보상 전압을 출력한다.
상기한 본 발명의 목적을 실현하기 위한 다른 실시예에 따르며, 제1 화소열과 상기 제1 화소열과 인접한 제2 화소열 사이에 배치되어 상기 제1 및 제2 화소열들 각각에 부분적으로 연결된 제1 데이터 라인, 상기 제2 화소열과 상기 제2 화소열과 인접한 제3 화소열 사이에 배치되어 상기 제2 및 제3 화소열들 각각에 부분적으로 연결된 제2 데이터 라인을 포함하는 표시 패널의 구동 방법에서, 상기 제1, 제2 및 제3 화소열들 각각에 대응하는 제1 열데이터, 제2 열데이터 및 제3 열데이터를 비교하여 상기 제1 및 제2 데이터 라인에 출력되는 데이터 전압 중 고계조의 데이터 전압에 대한 보상 전압을 생성한다. 상기 고계조의 데이터 전압을 출력하는 데이터 라인에 상기 고계조의 데이터전압 및 상기 보상 전압을 출력한다.
상기한 본 발명의 다른 목적을 실현하기 위한 일 실시예에 따른 표시 장치는 표시 패널 및 패널 구동부를 포함한다. 상기 표시 패널은 제1 데이터 라인, 상기 제1 데이터 라인과 인접한 제2 데이터 라인, 상기 제1 및 제2 데이터 라인들 사이에 배치되어 상기 제1 및 제2 데이터 라인들에 부분적으로 연결된 제1 화소열을 포함한다. 상기 패널 구동부는 제N(N은 자연수) 수평 주기 동안 상기 제2 데이터 라인에 제1 극성의 제2 데이터 전압을 출력하고, 상기 제N 수평 주기 중 제1 구간 동안 상기 제1 데이터 라인에 상기 제1 극성에 대해 위상 반전된 제2 극성의 제1 데이터 전압을 출력하고 상기 제N 수평 주기 중 제2 구간 동안 상기 제2 극성의 제1 보상 전압을 출력하며, 제N+1 수평 주기 동안 상기 제1 데이터 라인에 상기 제2 극성의 제1 데이터 전압을 출력하고, 상기 제N+1 수평 주기 중 제1 구간 동안 상기 제2 데이터 라인에 상기 제2 극성의 제2 데이터 전압을 출력하고 상기 제N 수평 주기 중 제2 구간 동안 상기 제1 극성의 제2 보상 전압을 출력한다.
상기한 본 발명의 다른 목적을 실현하기 위한 다른 실시예에 따른 표시 장치는, 표시 패널 및 패널 구동부를 포함한다. 상기 표시 패널은, 제1 화소열과 상기 제1 화소열과 인접한 제2 화소열 사이에 배치되어 상기 제1 및 제2 화소열들 각각에 부분적으로 연결된 제1 데이터 라인, 상기 제2 화소열과 상기 제2 화소열과 인접한 제3 화소열 사이에 배치되어 상기 제2 및 제3 화소열들 각각에 부분적으로 연결된 제2 데이터 라인을 포함한다. 상기 패널 구동부는 상기 제1, 제2 및 제3 화소열들 각각에 대응하는 제1 열데이터, 제2 열데이터 및 제3 열데이터를 비교하여 상기 제1 및 제2 데이터 라인에 출력되는 데이터 전압 중 고계조의 데이터 전압에 대한 보상 전압을 생성하고, 상기 고계조의 데이터 전압을 출력하는 데이터 라인에 상기 고계조의 데이터전압 및 상기 보상 전압을 출력한다.
이러한 표시 패널의 구동 방법 및 이를 수행하기 위한 표시 장치에 의하면,서로 인접하고 서로 다른 극성의 데이터 전압이 인가되는 데이터 라인들에 교대로 연결된 두 화소들 간의 킥백 전압 편차를 보상할 수 있으므로, 가로줄 패턴이 발생하는 것을 방지할 수 있다. 따라서, 표시 장치의 표시 품질을 향상시킬 수 있다.
도 1은 본 발명의 실시예 1에 따른 표시 장치의 블록도이다.
도 2는 도 1에 도시된 표시 패널의 평면도이다.
도 3은 도 1에 도시된 데이터 구동부의 상세한 블록도이다.
도 4는 도 2에 도시된 표시 패널의 구동 방법을 설명하기 위해 도시한 타이밍도이다.
도 5는 본 발명의 실시예 2에 따른 표시 장치의 블록도이다.
도 6은 도 5에 도시된 표시 패널의 평면도이다.
도 7은 도 6에 도시된 표시 패널의 구동 방법을 설명하기 위한 흐름도이다.
도 8은 도 6에 도시된 표시 패널의 구동 방법을 설명하기 위한 타이밍도이다.
도 2는 도 1에 도시된 표시 패널의 평면도이다.
도 3은 도 1에 도시된 데이터 구동부의 상세한 블록도이다.
도 4는 도 2에 도시된 표시 패널의 구동 방법을 설명하기 위해 도시한 타이밍도이다.
도 5는 본 발명의 실시예 2에 따른 표시 장치의 블록도이다.
도 6은 도 5에 도시된 표시 패널의 평면도이다.
도 7은 도 6에 도시된 표시 패널의 구동 방법을 설명하기 위한 흐름도이다.
도 8은 도 6에 도시된 표시 패널의 구동 방법을 설명하기 위한 타이밍도이다.
이하, 도면들을 참조하여 본 발명의 표시 장치의 바람직한 실시예들을 보다 상세하게 설명하기로 한다.
본 발명은 다양한 변경을 가할 수 있고 여러 가지 형태를 가질 수 있는 바, 특정 실시예들을 도면에 예시하고 본문에 상세하게 설명하고자 한다. 그러나, 이는 본 발명을 특정한 개시 형태에 대해 한정하려는 것이 아니며, 본 발명의 사상 및 기술 범위에 포함되는 모든 변경, 균등물 내지 대체물을 포함하는 것으로 이해되어야 한다. 각 도면을 설명하면서 유사한 참조부호를 유사한 구성요소에 대해 사용하였다. 첨부된 도면에 있어서, 구조물들의 치수는 본 고안의 명확성을 기하기 위하여 실제보다 확대하여 도시한 것이다. 제1, 제2 등의 용어는 다양한 구성요소들을 설명하는데 사용될 수 있지만, 상기 구성요소들은 상기 용어들에 의해 한정되어서는 안 된다. 상기 용어들은 하나의 구성요소를 다른 구성요소로부터 구별하는 목적으로만 사용된다. 예를 들어, 본 발명의 권리 범위를 벗어나지 않으면서 제1 구성요소는 제2 구성요소로 명명될 수 있고, 유사하게 제2 구성요소도 제1 구성요소로 명명될 수 있다. 단수의 표현은 문맥상 명백하게 다르게 뜻하지 않는 한, 복수의 표현을 포함한다.
본 출원에서, "포함하다" 또는 "가지다" 등의 용어는 명세서 상에 기재된 특징, 숫자, 단계, 동작, 구성요소, 부분품 또는 이들을 조합한 것이 존재함을 지정하려는 것이지, 하나 또는 그 이상의 다른 특징들이나 숫자, 단계, 동작, 구성요소, 부분품 또는 이들을 조합한 것들의 존재 또는 부가 가능성을 미리 배제하지 않는 것으로 이해되어야 한다. 또한, 다르게 정의되지 않는 한, 기술적이거나 과학적인 용어를 포함해서 여기서 사용되는 모든 용어들은 본 고안이 속하는 기술 분야에서 통상의 지식을 가진 자에 의해 일반적으로 이해되는 것과 동일한 의미를 가지고 있다. 일반적으로 사용되는 사전에 정의되어 있는 것과 같은 용어들은 관련 기술의 문맥 상 가지는 의미와 일치하는 의미를 가지는 것으로 해석되어야 하며, 본 출원에서 명백하게 정의하지 않는 한, 이상적이거나 과도하게 형식적인 의미로 해석되지 않는다.
실시예 1
도 1은 본 발명의 실시예 1에 따른 표시 장치의 블록도이다. 도 2는 도 1에 도시된 표시 패널의 평면도이다.
도 1 및 도 2를 참조하면, 상기 표시 장치는 표시 패널(100) 및 상기 표시 패널을 구동하는 패널 구동부(200)를 포함한다.
상기 표시 패널(100)은 복수의 게이트 라인들(GL1 내지 GLn), 복수의 데이터 라인들(DL1 내지 DLm) 및 복수의 화소(P)들을 포함한다. 상기 게이트 라인들(GL1 내지 GLn)은 제1 방향(D1)으로 연장되고, 상기 데이터 라인들(DL1 내지 DLm)은 상기 제1 방향(D1)과 교차하는 제2 방향(D2)으로 연장된다. 각 화소(P)는 구동 소자(TR), 상기 구동 소자(TR)에 전기적으로 연결된 액정 커패시터(CLC) 및 스토리지 커패시터(CST)를 포함한다. 상기 화소들은 상기 제2 방향(D2)으로 배열된 복수의 화소열들을 포함한다. 각 화소열의 화소들은 인접한 두 개의 데이터 라인들에 교대로 연결된다.
예를 들면, 제1 데이터 라인(DL1)과 제2 데이터 라인(DL2) 사이에는 제1 화소열(C1)이 배치된다. 상기 제2 데이터 라인(DL2)과 제3 데이터 라인(DL3) 사이에는 상기 제1 화소열(C1)과 인접한 제2 화소열(C2)이 배치된다. 상기 제1 화소열(C1)의 화소들은 상기 제1 및 제2 데이터 라인들(DL1, DL2)에 교대로 연결되고, 상기 제2 화소열(C2)의 화소들은 상기 제2 및 제3 데이터 라인들(DL2, DL3)에 교대로 연결된다. 상기 인접한 데이터 라인들에는 서로 반대되는 극성의 데이터 전압들이 인가된다. 예를 들면, 상기 제1 데이터 라인(DL1)에 양(+) 극성의 데이터 전압이 인가되는 경우, 상기 제2 데이터 라인(DL2)에는 상기 양(+) 극성에 대해 위상 반전된 음(-) 극성의 데이터 전압이 인가된다. 상기 제3 데이터 라인(DL3)에는 다시 상기 양(+) 극성의 데이터 전압이 인가된다. 이에 따라 상기 제1 화소열(C1)의 화소들에는 +,-,+,-,+와 같이 반전된 데이터 전압이 인가되고, 상기 제2 화소열(C2)에 포함된 화소들에는 -,+,-,+,-와 같이 반전된 데이터 전압이 인가된다. 상기 제1 화소열(C1)은 제1 게이트 라인(GL1) 및 상기 제1 데이터 라인(DL1)에 연결된 제1 화소(P1), 제2 게이트 라인(GL2) 및 상기 제2 데이터 라인(DL2)에 연결된 제2 화소(P2)를 포함한다.
결과적으로, 상기 표시 패널(100)은 컬럼 반전 방식을 통해 상기 제1 방향(D1) 및 상기 제2 방향(D2)으로 1도트 반전하는 1×1 도트 반전 효과를 얻는다.
상기 패널 구동부(200)는 타이밍 제어부(210), 전압 발생부(220), 게이트 구동부(230), 감마전압 생성부(240) 및 데이터 구동부(250)를 포함할 수 있다.
상기 타이밍 제어부(210)는 외부로부터 제어신호(CONT) 및 입력 영상신호(DATA1)를 수신한다. 상기 타이밍 제어부(210)는 상기 입력 영상 신호(DATA1)를 상기 표시 패널(100)의 동작 조건에 맞는 디지털 형태의 데이터 신호(DATA2)로 처리하여 상기 데이터 구동부(250)에 제공한다. 상기 제어신호(CONT)는 메인 클럭 신호(MCLK), 수직동기신호(VSYNC), 수평동기신호(HSYNC), 데이터 인에이블 신호(DE) 등을 포함할 수 있다.
상기 타이밍 제어부(210)는 상기 제어신호(CONT)를 이용하여 게이트 구동부(230)의 구동 타이밍을 제어하기 위한 제1 제어신호(CONT1) 및 상기 데이터 구동부(250)의 구동 타이밍을 제어하기 위한 제2 제어신호(CONT2)를 생성한다. 상기 제1 제어신호(CONT1)는 수직개시신호(STV), 게이트 클럭신호(CPV) 및 출력 인에이블 신호(OE) 등을 포함할 수 있다. 상기 제2 제어신호(CONT2)는 수평개시신호(STH), 로드 신호(TP), 반전신호(RVS) 및 데이터 클럭신호(DCLK)를 포함할 수 있다. 상기 타이밍 제어부(210)는 감마 제어신호(GCS)를 생성하여 상기 감마전압 생성부(240)에 출력한다.
상기 전압 발생부(220)는 외부로부터 제공된 외부전압을 이용하여 상기 표시 장치를 구동하기 위한 구동전압을 발생한다. 구체적으로, 상기 구동전압은 상기 게이트 구동부(230)를 구동하기 위한 게이트 온 전압(VON) 및 게이트 오프 전압(VOFF), 상기 데이터 구동부(250)를 구동하기 위한 데이터 구동전압(AVDD), 상기 표시 패널(100)의 상기 액정 커패시터(CLC)에 인가되는 공통전압(VCOM), 상기 스토리지 커패시터(CST)에 인가되는 스토리지 전압(VST)등을 포함할 수 있다.
상기 게이트 구동부(230)는 상기 타이밍 제어부(210)로부터 제공받은 상기 제1 제어신호(CNT1) 및 상기 전압 발생부(220)로부터 제공받은 상기 게이트 온 전압(VON) 및 상기 게이트 오프 전압(VOFF)을 이용하여 상기 게이트 라인들(GL1 내지 GLn)을 구동하기 위한 게이트 신호들을 생성한다. 상기 게이트 구동부(230)는 상기 게이트 신호를 상기 게이트 라인들(GL1 내지 GLn)에 순차적으로 출력한다.
상기 게이트 구동부(230)는 상기 표시 패널(100)에 직접 집적될 수 있다. 즉, 상기 게이트 구동부(230)는 상기 표시 패널(100)의 화소에 형성되는 박막트랜지스터와 동일한 공정으로 형성된 복수의 박막트랜지스터를 포함할 수 있다. 물론, 상기 게이트 구동부(230)는 칩(chip) 형태로 상기 표시 패널(100)에 실장되거나, 테이프 캐리어 패키지(tape carrier package : TCP) 형태로 상기 표시 패널(100)에 실장될 수 있다.
상기 감마전압 생성부(240)는 상기 타이밍 제어부(200)로부터 제공되는 상기 감마 제어신호(GCS)를 기초로 복수의 감마 기준전압들(VGREF)을 생성하여 상기 데이터 구동부(250)에 출력한다. 예컨대, 상기 감마전압 생성부(240)는 복수의 저항들이 직렬로 연결되어, 상기 전원전압 및 접지전압을 상기 감마 기준전압들(VGREF)로 분배하여 출력하는 저항 스트링 회로를 포함할 수 있다.
상기 데이터 구동부(250)는 상기 타이밍 제어부(210)로부터 상기 제1 제어신호(CONT1) 및 상기 데이터 신호(DATA2)를 수신하고, 상기 감마전압 생성부(240)로부터 상기 감마 기준전압들(VGREF)을 수신한다. 상기 데이터 구동부(600)는 상기 데이터 신호(DATA2)를 상기 감마 기준전압들(VGREF)을 이용하여 아날로그 형태의 데이터 전압으로 변환하여 상기 데이터 라인들(DL1 내지 DLm)에 출력한다.
도 3은 도 1에 도시된 데이터 구동부의 상세한 블록도이다.
도 1 내지 도 3을 참조하면, 상기 데이터 구동부(250)는 쉬프트 레지스터(251), 데이터 레지스터(252), 래치(253), 디지털-아날로그 변환부(254), 보상전압 생성부(255), 신호 처리부(256) 및 출력 버퍼부(257)를 포함할 수 있다.
상기 쉬프트 레지스터(251)는 래치 펄스를 상기 래치(253)에 출력한다.
상기 데이터 레지스터(252)는 상기 타이밍 제어부(210)로부터 수신되는 상기 데이터 신호(DATA2), 즉, 적색, 녹색, 및 청색 데이터 신호들(R, G, B)을 상기 쉬프트 레지스터(251)로부터 제공되는 래치 펄스에 응답하여 상기 래치(253)에 출력한다.
상기 래치(253)는 상기 데이터 레지스터(252)에서 출력되는 상기 데이터 신호(DATA2)들을 일시 저장한 후 출력한다.
상기 디지털-아날로그 변환부(254)는 상기 래치(630)로부터 출력되는 상기 데이터 신호(DATA2)를 상기 감마 기준전압들(VGREF)에 기초하여 아날로그 형태의 상기 데이터 전압으로 변환한다. 상기 디지털-아날로그 변환부(254)는 상기 데이터 신호(DATA2)를 제1 극성의 데이터 전압으로 변환하는 제1 디지털-아날로그 변환부와 상기 데이터 신호(DATA2)를 상기 제1 극성에 대해 위상이 반전된 제2 극성의 데이터 전압으로 변환하는 제2 디지털-아날로그 변환부를 포함한다.
상기 보상전압 생성부(255)는 상기 제1 화소(P1)와 상기 제2 데이터 라인(DL2) 사이의 킥백 전압을 보상하기 위한 제1 보상 전압 및 상기 제2 화소(P2)와 상기 제1 데이터 라인(DL1) 사이의 킥백 전압을 보상하기 위한 제2 보상 전압을 생성한다. 예를 들면, 상기 보상전압 생성부(255)는 상기 제1 화소(P1)에 인가되는 제1 데이터 전압 및 상기 제2 화소(P2)에 인가되는 제2 데이터 전압들을 이용하여 상기 제1 및 제2 보상 전압들을 생성할 수 있다. 상기 보상 전압 발생부(220)는 상기 제1 및 제2 데이터 전압들의 극성에 따라 상기 제1 및 제2 데이터 전압들의 레벨을 미리 설정된 레벨만큼 증가시키거나 감소시켜 상기 제1 및 제2 보상 전압들을 생성한다. 상기 설정된 레벨은 상기 데이터 신호(DATA2)의 계조에 따라 다를 수 있다.
상기 제1 및 제2 보상 전압들은 상기 제1 및 제2 데이터 전압들과 동일한 극성을 갖는다. 예를 들면, 도 2에 도시된 바와 같이, 상기 제1 데이터 라인(DL1)에 제1 극성의 상기 제1 데이터 전압이 인가되고, 상기 제2 데이터 라인(DL2)에 상기 제1 극성과 위상이 반전된 제2 극성의 상기 제2 데이터 전압이 인가되는 경우, 상기 제1 보상 전압은 상기 제1 극성을 갖고, 상기 제2 보상 전압은 상기 제2 극성을 갖는다. 여기서, 상기 제1 극성이 기준전압 대비 양(+)의 극성을 갖는 경우, 상기 제2 극성은 상기 기준전압 대비 음(-)의 극성을 갖는다. 상기 제1 데이터 전압이 상기 양(+)의 극성을 갖고, 상기 제2 데이터 전압이 상기 음(-)의 극성을 갖는 경우, 상기 보상전압 생성부(255)는 상기 제1 데이터 전압을 미리 설정된 제1 레벨만큼 감소시켜 상기 제1 보상 전압을 생성하고, 상기 제2 데이터 전압을 미리 설정된 제2 레벨만큼 증가시켜 상기 제2 보상 전압을 생성한다. 상기 제1 레벨 및 상기 제2 레벨은 동일하거나, 또는 상이할 수 있다. 상기 제1 보상 전압은 상기 제1 데이터 전압보다 낮은 레벨을 갖고, 상기 제2 보상 전압은 상기 제2 데이터 전압 보다 높은 레벨을 갖는다.
상기 신호 처리부(256)는 상기 타이밍 제어부(210)로부터 인가되는 상기 로드 신호(TP)에 동기하여 상기 제1 및 제2 데이터 전압들 및 상기 제1 및 제2 보상 전압들을 출력한다. 상기 신호 처리부(256)는 제N(N은 자연수) 수평 주기 동안 상기 제2 데이터 라인(DL2)에 제1 극성의 상기 제2 데이터 전압이 출력되고, 상기 제N 수평 주기 중 제1 구간 동안 상기 제1 데이터 라인(DL1)에 상기 제1 극성에 대해 위상 반전된 제2 극성의 상기 제1 데이터 전압이 출력되고, 상기 제N 수평 주기 중 제2 구간 동안 상기 제2 극성의 제1 보상 전압이 출력되도록 처리한다. 또한, 상기 신호 처리부(256)는 제N+1 수평 주기 동안 상기 제1 데이터 라인(DL1)에 상기 제2 극성의 제1 데이터 전압이 출력되도록 처리한다. 상기 신호 처리부(256)는 상기 제N+1 수평 주기 중 제1 구간 동안 상기 제2 데이터 라인(DL2)에 상기 제2 극성의 제2 데이터 전압이 출력되고, 상기 제N 수평 주기 중 제2 구간 동안 상기 제1 극성의 제2 보상 전압이 출력되도록 처리한다.
상기 출력 버퍼부(257)는 상기 신호 처리부(256)에서 출력되는 출력되는 상기 데이터 전압 및 상기 보상 전압을 완충하여 출력한다.
도 4는 도 2에 도시된 표시 패널의 구동 방법을 설명하기 위해 도시한 타이밍도이다.
도 2 및 도 4를 참조하여, 상기 제1 데이터 라인(DL1)에 양(+) 극성의 제1 데이터 전압(Vd_H1) 및 상기 양(+) 극성의 제1 보상 전압(Vd_H2)이 인가되는 경우와, 상기 제2 데이터 라인(DL2)에 음(-) 극성의 제2 데이터 전압(Vd_L1) 및 상기 음(-) 극성의 제2 보상 전압(Vd_L2)이 인가되는 경우에 대해 설명한다.
상기 제1 게이트 라인(GL1)에 제1 게이트 신호(G1)의 하이 펄스가 인가되는 제1 수평 주기(1H) 동안 상기 제1 데이터 라인(DL1)에는 상기 제1 데이터 전압(Vd_H1) 및 상기 제1 보상 전압(Vd_H2)이 출력된다. 구체적으로는, 상기 제1 수평 주기(1H) 중 제1 구간(T1) 동안 상기 제1 데이터 라인(DL1)에 상기 제1 데이터 전압(Vd_H1)이 출력되고, 상기 제1 구간(T1)을 제외한 제2 구간(T2) 동안 상기 제1 데이터 라인(DL1)에 상기 제1 보상 전압(Vd_H2)이 출력된다.
한편, 상기 제2 데이터 라인(DL2)에는 상기 제1 수평 주기(1H) 동안 상기 제2 데이터 전압(Vd_L1)이 출력된다. 상기 제1 보상 전압(Vd_H2)은 상기 제1 데이터 전압(Vd_H1)보다 낮은 레벨을 갖는다. 상기 제2 보상 전압(Vd_L2)은 상기 제2 데이터 전압(Vd_L1)보다 높은 레벨을 갖는다.
다음으로, 상기 제2 게이트 라인(GL2)에 제2 게이트 신호(G2)의 하이 펄스가 인가되는 제2 수평 주기(2H) 동안 상기 제1 데이터 라인(DL1)에는 상기 제1 데이터 전압(Vd_H1)이 인가된다. 상기 제2 데이터 라인(DL2)에는 상기 제2 수평 주기(2H) 중 상기 제1 구간(T1)에는 상기 제2 데이터 전압(Vd_L1)이 출력되고, 상기 제2 수평 주기(2H) 중 상기 제2 구간(T2)에는 상기 제2 보상 전압(Vd_L2)이 출력된다.
상기 제1 및 제2 보상 전압들(Vd_H2, Vd_L2)은 상기 제1 및 제2 데이터 전압(Vd_H1, Vd_L1)의 출력 시점을 알리는 로드 신호(TP)에 동기되어 출력된다. 예를 들면, 상기 제1 및 제2 보상 전압들(Vd_H2, Vd_L2)은 상기 로드 신호(TP)의 라이징 에지에 응답하여 출력된다. 상기 제1 및 제2 보상 전압들(Vd_H2, Vd_L2)이 출력되는 상기 제2 구간(T2)은 상기 게이트 신호의 출력 시점을 알리는 출력 인에이블 신호(OE)의 펄스 폭에 대응할 수 있다.
도 4에서는 상기 표시 패널(100)이 풀 화이트로 구동되는 경우를 예로 들어, 상기 제1 데이터 라인(DL1)에 인가되는 상기 제1 데이터 전압(Vd_H1)의 레벨이 모든 수평주기에 대해 동일하고, 상기 제1 보상 전압(Vd_H2)의 레벨도 모든 수평주기에 대해 동일한 것으로 도시하였다. 그러나 반드시 이에 한정되는 것은 아니다. 즉, 각 데이터 라인에 인가되는 데이터 전압의 레벨은 해당 화소에 대응하는 데이터의 계조에 따라 달라진다. 해당 데이터 라인에 인가되는 보상 전압의 레벨 또한 상기 데이터의 계조에 따라 달라질 수 있다.
상기 제1 화소(P1)의 화소 전극과 상기 제2 데이터 라인(DL2) 사이의 커플링 커패시턴스에 의한 킥백 전압은 상기 제2 보상 전압(Vd_L2)에 의해 보상되고, 상기 제2 화소(P2)의 화소 전극과 상기 제1 데이터 라인(DL1) 사이의 커플링 커패시턴스에 의한 킥백 전압은 상기 제1 보상 전압(Vd_L1)에 의해 보상된다. 이에 따라 극성이 다른 상기 제1 및 제2 화소들(P1, P2)의 킥백 전압을 동일하게 할 수 있다.
도 2을 참조하여, 상기 킥백 전압의 보상 원리에 대해 간단히 설명하면 다음과 같다.
예를 들면, 상기 제1 화소(P1)에 발생하는 킥백 전압(Vk1)은 상기 제1 화소(P1)의 화소 전극과 상기 제1 데이터 라인(DL1) 사이의 커플링 커패시턴스(Cdp11)에 의한 제1 킥백 전압(Vk1_L)과 상기 제1 화소(P1)의 화소 전극과 상기 제2 데이터 라인(DL2) 사이의 커플링 커패시턴스(Cdp12)에 의한 제2 킥백 전압(Vk1_R)의 합으로 결정된다.
상기 제2 화소(P2)에 발생하는 킥백 전압(Vk2)은 상기 제2 화소(P2)의 화소 전극과 상기 제1 데이터 라인(DL1) 사이의 커플링 커패시턴스(Cdp21)에 의한 제3 킥백 전압(VK2_L)과 상기 제2 화소(P2)의 화소 전극과 상기 제2 데이터 라인(DL2) 사이의 커플링 커패시턴스(Cdp22)에 의한 제4 킥백 전압(Vk2_R)의 합으로 결정된다.
상기 제1 화소(P1)의 화소 전극과 상기 제2 데이터 라인(DL2) 사이와, 상기 제2 화소(P2)의 화소 전극과 상기 제1 데이터 라인(DL1) 사이에서와 같이 화소에 충전된 전압의 극성과 다른 극성의 데이터 전압이 인가되는 경우, 상기 제2 킥백 전압(Vk1_R) 및 상기 제3 킥백 전압(Vk2_L)의 크기는 증가하게 된다. 한편, 공정상의 이유로 상기 제1 및 제2 화소들(P1, P2)의 화소 전극들이 상기 제1 데이터 라인(DL1)측으로 쉬프트 되는 경우, 상기 제1 및 제3 킥백 전압들(Vk1_L, Vk2_L)의 크기가 상기 제3 및 제4 킥백 전압들(Vk1_R, Vk2_R)의 크기보다 커지게 된다. 상기 조건들을 고려할 때 상기 제2 화소(P2)에 발생하는 킥백 전압(Vk2)이 상기 제1 화소(P1)에 발생하는 킥백 전압(Vk1)보다 크게 된다. 이에 따라, 상기 제2 화소(P2)의 충전율이 상기 제1 화소(P1)의 충전율 대비 낮아 지게 되고, 상기 제1 및 제2 화소들(P1, P2) 사이에 휘도차가 발생하여 가로줄 패턴이 발생하게 된다. 그러나, 본 실시예에 따르면, 상기 제1 및 제2 보상 전압들(VdH2, VdL2)에 의해 상기 제2 킥백 전압(Vk1_R) 및 상기 제3 킥백 전압(Vk2_L)이 보상되므로, 상기 가로줄 패턴이 발생하는 것을 방지할 수 있다. 즉, 상기 제2 킥백 전압(Vk1_R)은 상기 제1 화소(P1)에 상기 제1 데이터 라인(DL1)에서 출력되는 상기 제1 데이터 전압(Vd_H1)이 충전되는 구간 전에 상기 제2 데이터 라인(DL2)에 상기 제2 데이터 전압(Vd_L1)보다 큰 레벨을 갖는 상기 제2 보상 전압(Vd_L2)을 출력함으로써 보상할 수 있다. 또한, 상기 제3 킥백 전압(Vk2_L)은 상기 제2 화소(P2)에 상기 제2 데이터 라인(DL2)으로부터 인가되는 상기 제2 데이터 전압(Vd_L1)이 충전되는 구간 전에 상기 제1 데이터 라인(DL1)에 상기 제1 데이터 전압(Vd_H1)보다 낮은 레벨을 갖는 상기 제1 보상 전압(Vd_H2)을 출력함으로써 보상할 수 있다.
본 실시예에 따르면, 상기 제1 및 제2 보상 전압들(Vd_H2, Vd_L2)을 통해 상기 제1 및 제2 화소들(P1, P2) 간의 킥백 전압 편차를 보상할 수 있으므로, 가로줄 패턴이 발생하는 것을 방지할 수 있다.
실시예 2
도 5는 본 발명의 실시예 2에 따른 표시 장치의 블록도이다. 도 6은 도 5에 도시된 표시 패널의 평면도이다.
본 실시예에 따른 표시 장치는 패널 구동부(300)의 데이터 보상 결정부(215) 및 보상전압 생성부(245)를 제외하고는 실시예 1에 따른 표시 장치와 실질적으로 동일하므로 동일한 구성요소에는 동일한 참조 부호를 부여하고, 중복되는 부분은 생략한다.
도 5 및 도 6을 참조하면, 상기 표시 장치는 표시 패널(100), 타이밍 제어부(210), 상기 데이터 보상 결정부(215), 전압 발생부(220), 게이트 구동부(230), 감마전압 생성부(240), 상기 보상전압 생성부(245) 및 데이터 구동부(250)를 포함할 수 있다.
상기 표시 패널(100)은 복수의 게이트 라인들(GL1 내지 GLn), 복수의 데이터 라인들(DL1 내지 DLm) 및 복수의 화소(P)들을 포함한다. 상기 게이트 라인들(GL1 내지 GLn)은 제1 방향(D1)으로 연장되고, 상기 데이터 라인들(DL1 내지 DLm)은 상기 제1 방향(D1)과 교차하는 제2 방향(D2)으로 연장된다. 상기 화소들은 상기 제2 방향(D2)으로 배열된 복수의 화소열들을 포함한다. 각 화소열의 화소들은 인접한 두 개의 데이터 라인들에 교대로 연결되는 구조를 갖는다.
예를 들면, 제1 데이터 라인(DL1)과 제2 데이터 라인(DL2) 사이에는 제1 화소열(C1)이 배치된다. 상기 제2 데이터 라인(DL2)과 제3 데이터 라인(DL3) 사이에는 상기 제1 화소열(C1)과 인접한 제2 화소열(C2)이 배치된다. 상기 제3 데이터 라인(DL3)과 제4 데이터 라인(DL4) 사이에는 상기 제2 화소열(C2)가 인접한 제3 화소열(C3)이 배치된다. 상기 제1 화소열(C1)의 화소들은 상기 제1 및 제2 데이터 라인들(DL1, Dl2)에 교대로 연결되고, 상기 제2 화소열(C2)의 화소들은 상기 제2 및 제3 데이터 라인들(DL2, DL3)에 교대로 연결된다. 상기 제3 화소열(C3)의 화소들은 상기 제3 및 제4 데이터 라인들(DL3, DL4)에 교대로 연결된다. 상기 인접한 데이터 라인들에는 서로 반대되는 극성의 데이터 전압들이 인가된다. 예를 들면, 상기 제1 데이터 라인(DL1)에 양(+) 극성의 데이터 전압이 인가되는 경우, 상기 제2 데이터 라인(DL2)에는 상기 양(+) 극성에 대해 위상 반전된 음(-) 극성의 데이터 전압이 인가된다. 상기 제3 데이터 라인(DL3)에는 다시 상기 양(+) 극성의 데이터 전압이 인가된다. 이에 따라 상기 제1 화소열(C1)의 화소들에는 +,-,+,-,+와 같이 반전된 데이터 전압이 인가되고, 상기 제2 화소열(C2)에 포함된 화소들에는 -,+,-,+,-와 같이 반전된 데이터 전압이 인가된다.
상기 데이터 보상 결정부(215)는 상기 타이밍 제어부(210)로부터 제공받은 복수의 화소열 데이터들을 비교하여 특정 데이터 라인에 인가되는 데이터 전압의 보상 여부를 결정한다. 상기 데이터 보상 결정부(215)는 상기 특정 데이터 라인에 인가되는 데이터 전압의 보상이 필요하다고 판단되는 경우, 상기 화소열 데이터들에서 보상대상 데이터를 결정하여 상기 타이밍 제어부(210)에 출력한다. 예를 들면, 상기 제1 내지 제3 화소열들(C1, C2, C3) 각각에 대응하는 제1 열데이터, 제2 열데이터 및 제3 열데이터 중 상기 제1 열데이터는 블랙 데이터이고, 상기 제2 및 제3 열 데이터는 그레이 데이터인 경우, 상기 제2 및 제3 화소열과 연결된 상기 제3 데이터 라인(DL3)에 인가되는 데이터 전압의 보상이 필요하다고 판단한다. 상기 제1 및 제2 화소열들(C1, C2) 사이에 배치된 상기 제2 데이터 라인(DL2)에 인가되는 데이터 전압의 레벨보다 상기 제2 및 제3 화소열들(C2, C3) 사이에 배치된 상기 제3 데이터 라인(DL3)에 인가되는 데이터 전압의 레벨이 높다.
상기 데이터 보상 결정부(215)는 상기 제2 및 제3 열 데이터들 중 상기 제3 데이터 라인(DL3)에 연결된 화소들에 대응하는 데이터를 상기 보상대상 데이터로 결정한다. 상기에서와 같이 데이터 전압 보상이 필요하다고 판단되는 경우에 대해 설명하면 다음과 같다. 도 6에 도시된 바와 같이, 상기 제1 화소열(C1)이 적색(R) 화소들로 구성된 적색 화소열이고, 상기 제2 화소열(C2)이 녹색(G) 화소들로 구성된 녹색 화소열이고, 상기 제3 화소열(C3)이 청색(B) 화소들로 구성된 청색 화소열이며, 상기 제1 화소열(C1)의 열데이터가 블랙 데이터인 경우를 들 수 있다. 즉, 한 프레임의 영상이 상기 녹색(G) 및 청색(B) 데이터들로만 표시되는 경우를 들 수 있다. 이 경우, 상기 제1 화소열(C1)과 상기 제2 화소열(C2) 사이에 연결된 상기 제2 데이터 라인(DL2)에는 음(-) 극성의 데이터 전압과 기준전압이 교대로 출력된다. 한편, 상기 제2 화소열(C2)과 상기 제3 화소열(C3) 사이에 연결된 상기 제3 데이터 라인(DL3)에는 양(+) 극성의 데이터 전압이 계속 출력되게 된다. 이 경우 상기 제2 데이터 라인(DL2)에 연결된 화소들가 상기 제3 데이터 라인(DL3)에 연결된 화소들의 충전율에 차이가 발생하고, 상기 충전율 차에 의해 휘도차가 발생하여 상기 표시 패널(100)에 가로줄 패턴이 나타날 수 있다. 이와 같이, 3개의 컬러를 모두 이용하지 않고 두 개의 컬러의 조합하여 영상을 표시하는 패턴의 경우 데이터의 보상이 요구된다.
한편, 본 실시예에서는 상기 제1 내지 제3 화소열들(C1, C2, C3) 중 상기 제1 화소열(C1)의 상기 제1 열데이터가 상기 블랙 데이터인 경우를 예로 들어 설명하였지만 이에 한정되지 않는다. 즉, 상기 제2 화소열(C2) 또는 제3 화소열(C3)의 상기 제2 열데이터가 상기 블랙 데이터인 경우도 적용될 수 있다. 예를 들면, 상기 제2 화소열(C2)의 상기 제2 열데이터가 상기 블랙 데이터인 경우 상기 보상대상 데이터는 상기 제3 화소열(C3) 및 상기 제3 화소열(C3)과 인접한 제4 화소열 사이에 배치된 상기 제4 데이터 라인(DL4)에 연결된 화소들에 대응하는 데이터가 될 수 있다.
상기 보상전압 생성부(245)는 상기 타이밍 제어부(210)로부터 수신된 상기 보상대상 데이터를 기초로 보상 전압을 생성한다. 상기 보상전압 생성부(245)는 상기 보상대상 데이터를 아날로그 형태의 데이터 전압으로 변환하고, 상기 데이터 전압의 극성에 따라 상기 데이터 전압을 미리 설정된 레벨만큼 증가시키거나 감소시켜 상기 보상 전압을 생성할 수 있다. 상기 설정된 레벨은 상기 데이터 전압의 레벨에 따라 다를 수 있다. 예를 들면, 상기 데이터 전압이 기준전압 대비 양(+)의 극성을 갖는 경우, 상기 보상전압 생성부(245)는 상기 데이터 전압을 상기 설정된 레벨만큼 감소시켜 상기 보상 전압을 생성한다. 이와 달리, 상기 데이터 전압이 상기 기준전압 대비 음(-)의 극성을 갖는 경우, 상기 보상전압 생성부(245)는 상기 데이터 전압을 미리 설정된 레벨만큼 증가시켜 상기 보상 전압을 생성한다.
상기 데이터 구동부(250)는 상기 데이터 보상이 필요하지 않은 데이터 라인에는 정상 데이터 전압이 출력되고, 상기 데이터 보상이 필요한 데이터 라인에는 정상 데이터 전압 및 상기 보상 전압이 출력되도록 처리한다. 상기 데이터 구동부(250)는 도 3에 도시된 바와 같이, 쉬프트 레지스터, 데이터 레지스터, 래치, 디지털-아날로그 변환부, 신호 처리부 및 출력 버퍼부를 포함할 수 있다. 상기 구성들에 대해서는 도 3을 참조하여 미리 설명하였으므로 중복되는 설명은 생략한다.
도 7은 도 6에 도시된 표시 패널의 구동 방법을 설명하기 위한 흐름도이다.
도 5 내지 도 7을 참조하면, 상기 타이밍 제어부(210)는 외부로부터 입력 영상신호(DATA1)가 수신되면(단계 S100), 상기 입력 영상신호(DATA1)를 상기 표시 패널(100)의 화소 구조에 맞게 복수의 화소열 데이터들로 변환하여 상기 데이터 보상 결정부(215)에 출력한다.
상기 데이터 보상 결정부(215)는 상기 타이밍 제어부(210)로부터 수신된 상기 화소열 데이터들을 비교하여 상기 특정 데이터 라인에 인가되는 데이터 전압의 보상이 필요한지의 여부를 판단한다(단계 S110). 예를 들면, 상기 데이터 보상 결정부(215)는 상기 타이밍 제어부(210)로부터 수신된 상기 제1 내지 제3 화소열들(C1, C2, C3) 각각에 대응하는 제1 내지 제3 열 데이터들 중 상기 제1 열데이터는 블랙 데이터이고, 상기 제2 및 제3 열 데이터는 그레이 데이터인 경우, 상기 제2 및 제3 화소열과 연결된 상기 제3 데이터 라인(DL3)에 인가되는 데이터 전압의 보상이 필요하다고 판단한다.
단계 S110에서, 상기 특정 데이터 라인에 인가되는 데이터 전압의 보상이 필요하지 않은 것으로 판단되는 경우, 상기 데이터 전압에 대한 보상 없이 상기 데이터 라인에 연결된 화소들에 대응하는 데이터들을 아날로그 형태의 데이터 전압으로 변환하여 해당 데이터 라인에 출력한다(단계 S120).
단계 S110에서, 상기 특정 데이터 라인에 인가되는 데이터 전압의 보상이 필요한 것으로 판단되는 경우, 상기 데이터 보상 결정부(215)는 상기 데이터 전압을 보상하기 위한 보상대상 데이터를 결정한다(단계 S130). 상기한 바와 같이, 상기 제2 및 제3 화소열(C3)들과 연결된 상기 제3 데이터 라인(DL3)에 인가되는 데이터 전압의 보상이 필요하다고 판단되는 경우, 상기 보상대상 데이터를 결정한다. 상기 데이터 보상 결정부(215)는 상기 제2 및 제3 열데이터들 중 상기 제3 데이터 라인(DL3)에 연결된 화소들에 대응하는 데이터들을 상기 보상대상 데이터로 결정한다. 상기 보상대상 데이터는 상기 타이밍 제어부(210)를 통해 상기 보상전압 생성부(245)에 제공된다.
상기 보상전압 생성부(245)는 상기 보상대상 데이터를 이용하여 상기 보상 전압을 생성한다(단계 S140).
상기 데이터 구동부(250)는 상기 특정 데이터 라인에 연결된 화소들에 대응하는 데이터 전압 및 상기 보상 전압을 해당 상기 특정 데이터 라인에 출력한다(단계 S150).
도 8는 도 6에 도시된 표시 패널의 구동 방법을 설명하기 위한 타이밍도이다.
도 6 및 도 8를 참조하여, 상기 제1 내지 제3 화소열들(C1, C2, C3) 각각에 대응하는 상기 제1 내지 제3 열데이터들 중 상기 제1 열데이터는 블랙 데이터이고, 상기 제2 및 제3 열데이터들은 그레이 데이터인 경우에 대해 설명하기로 한다.
상기 제1 게이트 라인(GL1)에 제1 게이트 신호(G1)의 하이 펄스가 인가되는 제1 수평 주기(1H) 동안, 상기 제1 데이터 라인(DL1)에는 기준 전압(VCOM)이 출력되고, 상기 제2 데이터 라인(DL2)에는 상기 제1 수평 주기(1H) 동안 음(-) 극성의 데이터 전압(Vd_L)이 출력된다. 상기 제3 데이터 라인(DL3)에는 상기 제1 수평 주기(1H) 중 제1 구간(T1) 동안 양(+) 극성의 데이터 전압(Vd_H1)이 출력되고, 상기 제1 수평 주기(1H) 중 상기 제1 구간(T1)을 제외한 제2 구간(T2) 동안에는 상기 양 극성(+)의 보상 전압(Vd_H2)이 출력된다. 상기 보상 전압(Vd_H2)은 상기 데이터 전압(Vd_H1)보다 낮은 레벨을 갖는다.
상기 제2 게이트 라인(GL2)에 제2 게이트 신호(G2)의 하이 펄스가 인가되는 제2 수평 주기(2H) 동안, 상기 제1 및 제2 데이터 라인들(DL1, DL2)에는 상기 기준 전압(VCOM)이 출력된다. 상기 제3 데이터 라인(DL3)에는 상기 제2 수평 주기(2H) 중 제1 구간(T1) 동안 상기 양(+) 극성의 데이터 전압(Vd_H1)이 출력되고, 상기 제2 수평 주기(2H) 중 상기 제2 구간(T2) 동안에는 상기 양(+) 극성의 보상 전압(Vd_H2)이 출력된다.
상기 제3 데이터 라인(GL3)에는 모든 수평 주기 중 상기 제1 구간(T1) 동안에는 상기 데이터 전압(Vd_H1)이 출력되고, 상기 제2 구간(T2) 동안에는 상기 보상 전압(Vd_H2)이 출력된다.
본 실시예에 따른 구동 방식에 의하면, 상기 제2 데이터 라인(DL2)에 연결된 화소들 대비 충전율이 높은 상기 제3 데이터 라인(DL3)에 연결된 화소들의 충전율을 다운시킬 수 있으므로, 수직 방향으로 인접한 화소들 간의 휘도차를 보상할 수 있다. 따라서 상기 인접한 화소들 간의 휘도차로 인한 가로줄 패턴을 방지할 수 있다.
이상에서 설명한 바와 같이, 본 발명의 실시예들에 따르면, 서로 다른 극성의 데이터 전압이 인가되는 인접한 데이터 라인들에 교대로 연결된 두 화소들 간의 킥백 전압 편차를 보상함으로써, 상기 화소들 간의 충전율 차이로 인해 발생하는 가로줄 패턴을 발생하는 것을 방지할 수 있다. 따라서, 표시 장치의 표시 품질을 향상시킬 수 있다.
이상에서는 본 발명의 바람직한 실시예들을 참조하여 설명하였지만, 해당 기술분야의 숙련된 당업자 또는 해당 기술분야에 통상의 지식을 갖는 자라면 후술될 특허청구범위에 기재된 본 발명의 사상 및 기술 영역으로부터 벗어나지 않는 범위 내에서 본 발명을 다양하게 수정 및 변경시킬 수 있음을 이해할 수 있을 것이다.
100 : 표시 패널 200 : 패널 구동부
210 : 타이밍 제어부 230 : 게이트 구동부
250 : 데이터 구동부
254 : 디지털-아날로그 변환부
255 : 보상전압 생성부 256 : 신호 처리부
210 : 타이밍 제어부 230 : 게이트 구동부
250 : 데이터 구동부
254 : 디지털-아날로그 변환부
255 : 보상전압 생성부 256 : 신호 처리부
Claims (16)
- 제1 데이터 라인, 상기 제1 데이터 라인과 인접한 제2 데이터 라인, 상기 제1 및 제2 데이터 라인들 사이에 배치되어 상기 제1 및 제2 데이터 라인들과 전기적으로 연결된 제1 화소열을 포함하는 표시 패널의 구동 방법에 있어서,
제N(N은 자연수) 수평 주기 동안 상기 제2 데이터 라인에 제1 극성의 제2 데이터 전압을 출력하고, 상기 제N 수평 주기 중 제1 구간 동안 상기 제1 데이터 라인에 상기 제1 극성에 대해 위상 반전된 제2 극성의 제1 데이터 전압을 출력하고 상기 제N 수평 주기 중 제2 구간 동안 상기 제2 극성의 제1 보상 전압을 출력하는 단계; 및
제N+1 수평 주기 동안 상기 제1 데이터 라인에 상기 제2 극성의 제1 데이터 전압을 출력하고, 상기 제N+1 수평 주기 중 제1 구간 동안 상기 제2 데이터 라인에 상기 제2 극성의 제2 데이터 전압을 출력하고 상기 제N 수평 주기 중 제2 구간 동안 상기 제1 극성의 제2 보상 전압을 출력하는 단계를 포함하는 표시 패널의 구동 방법. - 제1항에 있어서, 상기 제1 화소열은 상기 제1 데이터 라인에 연결된 제1 화소와 상기 제1 화소와 인접하고 상기 제2 데이터 라인에 연결된 제2 화소를 포함하며,
상기 제1 보상 전압은 상기 제1 화소와 상기 제2 데이터 라인 사이의 킥백 전압을 보상하기 위한 전압이며, 상기 제2 보상 전압은 상기 제2 화소와 상기 제1 데이터 라인 사이의 킥백 전압을 보상하기 위한 전압인 것을 특징으로 하는 표시 패널의 구동 방법. - 제1항에 있어서, 상기 제1 극성은 기준전압 대비 음의 극성을 갖고, 상기 제2 극성은 상기 기준전압 대비 양의 극성을 가지며,
상기 제1 보상 전압은 상기 제1 데이터 전압의 보다 낮은 레벨을 갖고, 상기제2 보상 전압은 상기 제2 데이터 전압 보다 높은 레벨을 갖는 것을 특징으로 하는 표시 패널의 구동 방법. - 제1 화소열과 상기 제1 화소열과 인접한 제2 화소열 사이에 배치되어 상기 제1 및 제2 화소열들 각각에 부분적으로 연결된 제1 데이터 라인, 상기 제2 화소열과 상기 제2 화소열과 인접한 제3 화소열 사이에 배치되어 상기 제2 및 제3 화소열들 각각에 부분적으로 연결된 제2 데이터 라인을 포함하는 표시 패널의 구동 방법에서,
상기 제1, 제2 및 제3 화소열들 각각에 대응하는 제1 열데이터, 제2 열데이터 및 제3 열데이터를 비교하여 상기 제1 및 제2 데이터 라인에 출력되는 데이터 전압 중 고계조의 데이터 전압에 대한 보상 전압을 생성하는 단계; 및
상기 고계조의 데이터 전압을 출력하는 데이터 라인에 상기 고계조의 데이터전압 및 상기 보상 전압을 출력하는 단계를 포함하는 표시 패널의 구동 방법. - 제4항에 있어서, 상기 보상 전압을 생성하는 단계는
상기 제1 열데이터가 블랙 데이터이고, 상기 제2 열데이터 및 상기 제3열데이터는 그레이 데이터인 경우, 상기 제2 데이터 라인에 출력되는 데이터 전압에 대한 보상 전압을 생성하는 것을 특징으로 하는 표시 패널의 구동 방법. - 제5항에 있어서, 상기 고계조의 데이터 전압을 출력하는 데이터 라인에 상기 고계조의 데이터 전압 및 상기 보상 전압을 출력하는 단계는
1 수평 주기 중 제1 구간 동안 상기 고계조의 데이터 전압을 출력하고, 상기 제1 수평 주기 중 제2 구간 동안 상기 보상 전압을 출력하는 것을 특징으로 하는 표시 패널의 구동 방법. - 제4항에 있어서, 상기 고계조의 데이터 전압이 기준전압 대비 양의 극성을 갖는 경우 상기 보상 전압은 상기 고계조의 데이터 전압보다 낮은 레벨을 갖고, 상기 고계조의 데이터 전압이 상기 기준전압 대비 음의 극성을 갖는 경우 상기 보상 전압은 상기 고계조의 데이터 전압보다 높은 레벨을 갖는 것을 특징으로 하는 표시 패널의 구동 방법.
- 제1 데이터 라인, 상기 제1 데이터 라인과 인접한 제2 데이터 라인, 상기 제1 및 제2 데이터 라인들 사이에 배치되어 상기 제1 및 제2 데이터 라인들에 부분적으로 연결된 제1 화소열을 포함하는 표시 패널; 및
제N(N은 자연수) 수평 주기 동안 상기 제2 데이터 라인에 제1 극성의 제2 데이터 전압을 출력하고, 상기 제N 수평 주기 중 제1 구간 동안 상기 제1 데이터 라인에 상기 제1 극성에 대해 위상 반전된 제2 극성의 제1 데이터 전압을 출력하고 상기 제N 수평 주기 중 제2 구간 동안 상기 제2 극성의 제1 보상 전압을 출력하며, 제N+1 수평 주기 동안 상기 제1 데이터 라인에 상기 제2 극성의 제1 데이터 전압을 출력하고, 상기 제N+1 수평 주기 중 제1 구간 동안 상기 제2 데이터 라인에 상기 제2 극성의 제2 데이터 전압을 출력하고 상기 제N 수평 주기 중 제2 구간 동안 상기 제1 극성의 제2 보상 전압을 출력하는 패널 구동부를 포함하는 표시 장치. - 제8항에 있어서, 상기 제1 화소열은 상기 제1 데이터 라인에 연결된 제1 화소와 상기 제1 화소와 인접하고 상기 제2 데이터 라인에 연결된 제2 화소를 포함하며,
상기 패널 구동부는 상기 제1 화소와 상기 제2 데이터 라인 사이의 킥백 전압을 보상하기 위한 상기 제1 보상 전압 및 제2 화소와 상기 제1 데이터 라인 사이의 킥백 전압을 보상하기 위한 상기 제2 보상 전압을 생성하는 보상전압 생성부를 포함하는 것을 특징으로 하는 표시 장치. - 제8항에 있어서, 상기 제1 극성은 기준전압 대비 음의 극성을 갖고, 상기 제2 극성은 상기 기준전압 대비 양의 극성을 가지며,
상기 제1 보상 전압은 상기 제1 데이터 전압의 보다 낮은 레벨을 갖고, 상기제2 보상 전압은 상기 제2 데이터 전압 보다 높은 레벨을 갖는 것을 특징으로 하는 표시 장치. - 제10항에 있어서, 상기 제1 및 제2 보상 전압들 각각의 레벨은 상기 제1 및 제2 화소에 대응하는 제1 데이터 및 제2 데이터의 계조에 대응하여 가변되는 것을 특징으로 하는 표시 장치.
- 제1 화소열과 상기 제1 화소열과 인접한 제2 화소열 사이에 배치되어 상기 제1 및 제2 화소열들 각각에 부분적으로 연결된 제1 데이터 라인, 상기 제2 화소열과 상기 제2 화소열과 인접한 제3 화소열 사이에 배치되어 상기 제2 및 제3 화소열들 각각에 부분적으로 연결된 제2 데이터 라인을 포함하는 표시 패널; 및
상기 제1, 제2 및 제3 화소열들 각각에 대응하는 제1 열데이터, 제2 열데이터 및 제3 열데이터를 비교하여 상기 제1 및 제2 데이터 라인에 출력되는 데이터 전압 중 고계조의 데이터 전압에 대한 보상 전압을 생성하고, 상기 고계조의 데이터 전압을 출력하는 데이터 라인에 상기 고계조의 데이터전압 및 상기 보상 전압을 출력하는 패널 구동부를 포함하는 표시 장치. - 제12항에 있어서, 상기 패널 구동부는
상기 제1, 제2 및 제3 화소열들 각각에 대응하는 제1 열데이터, 제2 열데이터 및 제3 열데이터를 비교하여 데이터 전압 보상 여부 및 보상대상 데이터를 결정하는 데이터 보상 결정부;
상기 보상대상 데이터를 기초로 상기 보상 전압을 생성하는 보상전압 생성부; 및
상기 제1 및 제2 데이터 라인 중 상기 보상대상 데이터를 포함하는 데이터 라인에 상기 보상 전압 및 상기 보상대상 데이터에 대응하는 데이터 전압을 출력하는 데이터 구동부를 포함하는 표시 장치. - 제13항에 있어서, 상기 데이터 보상 결정부는 상기 제1 열데이터가 블랙 데이터이고, 상기 제2 열데이터 및 상기 제3 열데이터는 그레이 데이터인 경우, 상기 제2 데이터 라인에 출력되는 데이터 전압에 대한 보상이 필요하다고 판단하고, 상기 제2 열데이터 및 상기 제3 열데이터 중 상기 제2 데이터 라인에 연결된 화소에 대응하는 데이터를 상기 보상 데이터로 결정하는 것을 특징으로 하는 표시 장치.
- 제13항에 있어서, 상기 데이터 구동부는
1 수평 주기 중 제1 구간 동안 상기 고계조의 데이터 전압을 출력하고, 상기 제1 수평 주기 중 제2 구간 동안 상기 보상 전압을 출력하는 것을 특징으로 하는 표시 장치. - 제12항에 있어서, 상기 고계조의 데이터 전압이 기준전압 대비 양의 극성을 갖는 경우 상기 보상 전압은 상기 고계조의 데이터 전압보다 높은 레벨을 갖고, 상기 고계조의 데이터 전압이 상기 기준전압 대비 음의 극성을 갖는 경우 상기 보상 전압은 상기 고계조의 데이터 전압보다 낮은 레벨을 갖는 것을 특징으로 하는 표시 장치.
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020100021054A KR101639308B1 (ko) | 2010-03-10 | 2010-03-10 | 표시 패널의 구동 방법 및 이를 수행하기 위한 표시 장치 |
US12/917,036 US20110221727A1 (en) | 2010-03-10 | 2010-11-01 | Method of driving display panel and display apparatus for performing the same |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020100021054A KR101639308B1 (ko) | 2010-03-10 | 2010-03-10 | 표시 패널의 구동 방법 및 이를 수행하기 위한 표시 장치 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20110101800A true KR20110101800A (ko) | 2011-09-16 |
KR101639308B1 KR101639308B1 (ko) | 2016-07-14 |
Family
ID=44559508
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020100021054A KR101639308B1 (ko) | 2010-03-10 | 2010-03-10 | 표시 패널의 구동 방법 및 이를 수행하기 위한 표시 장치 |
Country Status (2)
Country | Link |
---|---|
US (1) | US20110221727A1 (ko) |
KR (1) | KR101639308B1 (ko) |
Cited By (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20130079950A (ko) * | 2012-01-03 | 2013-07-11 | 삼성디스플레이 주식회사 | 표시 패널의 구동 방법 및 이를 수행하기 위한 표시 장치 |
KR20140079122A (ko) * | 2012-12-18 | 2014-06-26 | 삼성디스플레이 주식회사 | 표시 장치 및 이의 구동 방법 |
KR20150144897A (ko) * | 2014-06-17 | 2015-12-29 | 삼성디스플레이 주식회사 | 표시 패널의 구동 방법 및 이를 수행하기 위한 표시 장치 |
US9318071B2 (en) | 2012-10-17 | 2016-04-19 | Samsung Display Co., Ltd. | Display device |
KR20170059534A (ko) * | 2015-11-20 | 2017-05-31 | 삼성디스플레이 주식회사 | 표시 장치 및 이의 구동 방법 |
KR20170062601A (ko) * | 2015-11-27 | 2017-06-08 | 엘지디스플레이 주식회사 | 극성 변경이 적용된 표시장치 및 이를 제어하는 방법 |
Families Citing this family (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN102708825A (zh) * | 2012-05-31 | 2012-10-03 | 京东方科技集团股份有限公司 | 伽马参考电压的设定方法、装置、驱动电路及显示装置 |
KR102021506B1 (ko) | 2013-03-15 | 2019-11-04 | 삼성디스플레이 주식회사 | 액정 표시 장치 |
CN103413533B (zh) * | 2013-07-26 | 2015-07-15 | 北京京东方光电科技有限公司 | 一种控制电路及显示装置 |
CN104361876B (zh) * | 2014-12-08 | 2016-10-26 | 京东方科技集团股份有限公司 | 一种驱动方法、驱动电路和显示装置 |
KR102475173B1 (ko) | 2015-10-15 | 2022-12-07 | 삼성디스플레이 주식회사 | 액정 표시 장치 |
KR102576283B1 (ko) * | 2016-12-27 | 2023-09-08 | 티씨엘 차이나 스타 옵토일렉트로닉스 테크놀로지 컴퍼니 리미티드 | 표시 장치 |
KR102679055B1 (ko) * | 2017-02-13 | 2024-07-02 | 삼성디스플레이 주식회사 | 액정 표시 장치 |
KR102312349B1 (ko) * | 2017-06-30 | 2021-10-13 | 엘지디스플레이 주식회사 | 유기발광다이오드 표시장치 |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20080062155A1 (en) * | 2006-09-07 | 2008-03-13 | Chih-Sung Wang | Display device and method capable of adjusting slew rate |
US20080224983A1 (en) * | 2007-03-13 | 2008-09-18 | Samsung Electronics Co., Ltd. | Method of compensating for kick-back voltage and liquid crystal display using the same |
US20090102997A1 (en) * | 2007-10-22 | 2009-04-23 | Yi-Chien Wen | Liquid crystal display with data compensation function and method for compensating data of the same |
Family Cites Families (13)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100685921B1 (ko) * | 2001-10-13 | 2007-02-23 | 엘지.필립스 엘시디 주식회사 | 강유전성 액정표시소자의 구동방법 |
GB2383462B (en) * | 2001-12-19 | 2004-08-04 | Lg Philips Lcd Co Ltd | Liquid crystal display |
KR101010433B1 (ko) * | 2003-12-26 | 2011-01-21 | 엘지디스플레이 주식회사 | 횡전계 방식 액정표시장치의 구동방법 |
JP2005352315A (ja) * | 2004-06-11 | 2005-12-22 | Seiko Epson Corp | 電気光学装置用駆動回路及び電気光学装置用駆動方法、並びに、電気光学装置及び電子機器 |
KR101189277B1 (ko) * | 2005-12-06 | 2012-10-09 | 삼성디스플레이 주식회사 | 액정 표시 장치 |
TWI323864B (en) * | 2006-03-16 | 2010-04-21 | Princeton Technology Corp | Display control system of a display device and control method thereof |
KR101361621B1 (ko) * | 2007-02-15 | 2014-02-11 | 삼성디스플레이 주식회사 | 표시장치 및 이의 구동방법 |
KR101287477B1 (ko) * | 2007-05-01 | 2013-07-19 | 엘지디스플레이 주식회사 | 액정표시장치 |
TWI364015B (en) * | 2007-05-03 | 2012-05-11 | Hannstar Display Corp | Liquid crystal display panel and driving method thereof |
KR101385477B1 (ko) * | 2008-09-04 | 2014-04-30 | 엘지디스플레이 주식회사 | 액정 표시 장치 및 그 구동 방법 |
US8451262B2 (en) * | 2008-11-27 | 2013-05-28 | Samsung Display Co., Ltd. | Method of driving a display panel, and display apparatus for performing the method |
TWI414865B (zh) * | 2009-03-06 | 2013-11-11 | Au Optronics Corp | 具多點反轉之液晶顯示器 |
US8373729B2 (en) * | 2010-03-22 | 2013-02-12 | Apple Inc. | Kickback compensation techniques |
-
2010
- 2010-03-10 KR KR1020100021054A patent/KR101639308B1/ko active IP Right Grant
- 2010-11-01 US US12/917,036 patent/US20110221727A1/en not_active Abandoned
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20080062155A1 (en) * | 2006-09-07 | 2008-03-13 | Chih-Sung Wang | Display device and method capable of adjusting slew rate |
US20080224983A1 (en) * | 2007-03-13 | 2008-09-18 | Samsung Electronics Co., Ltd. | Method of compensating for kick-back voltage and liquid crystal display using the same |
KR20080083883A (ko) * | 2007-03-13 | 2008-09-19 | 삼성전자주식회사 | 킥-백 전압 보상 방법 및 이를 이용한 액정 표시 장치 |
US20090102997A1 (en) * | 2007-10-22 | 2009-04-23 | Yi-Chien Wen | Liquid crystal display with data compensation function and method for compensating data of the same |
Cited By (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20130079950A (ko) * | 2012-01-03 | 2013-07-11 | 삼성디스플레이 주식회사 | 표시 패널의 구동 방법 및 이를 수행하기 위한 표시 장치 |
US9318071B2 (en) | 2012-10-17 | 2016-04-19 | Samsung Display Co., Ltd. | Display device |
KR20140079122A (ko) * | 2012-12-18 | 2014-06-26 | 삼성디스플레이 주식회사 | 표시 장치 및 이의 구동 방법 |
KR20150144897A (ko) * | 2014-06-17 | 2015-12-29 | 삼성디스플레이 주식회사 | 표시 패널의 구동 방법 및 이를 수행하기 위한 표시 장치 |
KR20170059534A (ko) * | 2015-11-20 | 2017-05-31 | 삼성디스플레이 주식회사 | 표시 장치 및 이의 구동 방법 |
KR20170062601A (ko) * | 2015-11-27 | 2017-06-08 | 엘지디스플레이 주식회사 | 극성 변경이 적용된 표시장치 및 이를 제어하는 방법 |
Also Published As
Publication number | Publication date |
---|---|
KR101639308B1 (ko) | 2016-07-14 |
US20110221727A1 (en) | 2011-09-15 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR101639308B1 (ko) | 표시 패널의 구동 방법 및 이를 수행하기 위한 표시 장치 | |
US9548031B2 (en) | Display device capable of driving at low speed | |
US8330687B2 (en) | Liquid crystal display | |
KR101361083B1 (ko) | 데이터 구동 장치와 이를 포함하는 액정 표시 장치 및 액정표시 장치의 구동 방법 | |
KR101692856B1 (ko) | 표시 패널의 구동 방법 및 이를 수행하기 위한 표시 장치 | |
US10417980B2 (en) | Liquid crystal display device and driving method thereof | |
KR102071628B1 (ko) | 표시 장치 | |
KR20160029994A (ko) | 액정표시장치 | |
KR20120082671A (ko) | 감마전압 생성장치, 이를 포함하는 액정표시장치 및 액정표시장치의 구동방법 | |
KR20110024993A (ko) | 액정 표시장치의 구동장치와 그 구동방법 | |
KR101441385B1 (ko) | 액정 표시장치의 구동장치와 그 구동방법 | |
KR101278001B1 (ko) | 액정표시장치와 그 구동방법 | |
KR102525974B1 (ko) | 표시 장치 및 이의 구동 방법 | |
KR101510896B1 (ko) | 액정표시장치 | |
KR20130131807A (ko) | 액정표시장치 및 이의 구동방법 | |
US7791580B2 (en) | Circuits and methods for generating a common voltage | |
KR102135635B1 (ko) | 데이터 구동 집적 회로 및 이를 포함하는 액정 표시 장치 | |
KR101619047B1 (ko) | 액정 표시 장치 및 그의 구동 방법 | |
KR20090063689A (ko) | 액정 표시장치의 구동장치와 그 구동방법 | |
KR20070069797A (ko) | 액정표시장치와 그 구동방법 | |
KR20080017988A (ko) | 구동 장치 및 이를 포함하는 액정 표시 장치 | |
KR100389023B1 (ko) | 액정표시장치의 감마전압 보정 방법 및 장치 | |
KR20200082802A (ko) | 액정 표시 장치 | |
KR20110061165A (ko) | 액정표시장치와 이의 구동방법 | |
KR101084941B1 (ko) | 액정표시장치 및 그 구동방법 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
N231 | Notification of change of applicant | ||
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant |