KR20110067134A - 3gpp 연속 패킷 데이터 접속(cpc) 채널들을 위한 업링크 및 다운링크 채널 정렬을 위한 방법 및 장치 - Google Patents

3gpp 연속 패킷 데이터 접속(cpc) 채널들을 위한 업링크 및 다운링크 채널 정렬을 위한 방법 및 장치 Download PDF

Info

Publication number
KR20110067134A
KR20110067134A KR1020117009365A KR20117009365A KR20110067134A KR 20110067134 A KR20110067134 A KR 20110067134A KR 1020117009365 A KR1020117009365 A KR 1020117009365A KR 20117009365 A KR20117009365 A KR 20117009365A KR 20110067134 A KR20110067134 A KR 20110067134A
Authority
KR
South Korea
Prior art keywords
radio frame
drx
frame boundary
dtx
true
Prior art date
Application number
KR1020117009365A
Other languages
English (en)
Other versions
KR101226136B1 (ko
Inventor
리앙치 앨런 수
Original Assignee
콸콤 인코포레이티드
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 콸콤 인코포레이티드 filed Critical 콸콤 인코포레이티드
Publication of KR20110067134A publication Critical patent/KR20110067134A/ko
Application granted granted Critical
Publication of KR101226136B1 publication Critical patent/KR101226136B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04WWIRELESS COMMUNICATION NETWORKS
    • H04W56/00Synchronisation arrangements

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Mobile Radio Communication Systems (AREA)

Abstract

3GPP 연속 패킷 데이터 접속(CPC) 채널들에 대하여 업링크 및 다운링크 채널 정밀 시간 정렬을 구현하기 위한 방법 및 장치는, HS-SCCH 무선 프레임 경계가 UL DPCCH 무선 프레임 경계 이전에 감지되는지 여부를 결정하는 것; FALSE로부터 TRUE로의 UE_DTX_DRX_Enabled 제어 신호의 전환을 상기 HS-SCCH 무선 프레임 경계에 정렬하거나 UL DPCCH 무선 프레임 경계에 정렬하고, 제 1 DTX 서브프레임에 O을 태깅하고, 그 다음, 제 1 DRX 서브프레임에 O을 태깅하는 것; 및 정렬을 결정하기 위하여 구성 신호들을 모니터링하는 것을 포함한다. 일 양상에서, 상기 태깅의 순서는 상기 결정에 의존한다.

Description

3GPP 연속 패킷 데이터 접속(CPC) 채널들을 위한 업링크 및 다운링크 채널 정렬을 위한 방법 및 장치{METHOD AND APPARATUS FOR UPLINK AND DOWNLINK CHANNEL ALIGNMENTS FOR 3GPP CONTINUOUS PACKET DATA CONNECTION (CPC) CHANNELS}
본 개시내용을 일반적으로는 채널 정렬을 위한 방법 및 장치에 관한 것이다. 보다 구체적으로는, 본 개시내용은 3GPP 연속 패킷 데이터 접속(CPC) 채널들을 위한 업링크 및 다운링크 채널 정렬을 위한 방법 및 장치에 관한 것이다.
무선 통신 시스템 및 유선 통신 시스템 양자는 전통적인 회로-스위칭(circuit-switched) 구조에서 보다 탄력적인 패킷-스위칭(packet-switched) 구조로 이동중이다. 패킷-스위칭 통신에서는, 각 통신 세션이 일련의 작은 데이터 패킷들의 교환들로 분해되고, 데이터 패킷들 각각은 각각의 데이터 패킷의 탄력적이고 독립적인 라우팅을 가능하게 하는 주소지정(addressing) 정보를 헤더 내에 갖는다. 데이터 패킷들은 송신 경로들 및 네트워크 노드들의 연쇄(cascade)를 이용하여 출발지(source)로부터 목적지(destination)로 전송된다. 각각의 네트워크 노드에서 내려진 라우팅 결정에 따라 상기 송신 경로는 각 패킷에서 상이할 수 있다.
무선 통신 네트워크들은 또한 패킷-스위칭 통신 모드를 채용한다. 일 예로, 유니버셜 무선 통신 시스템(UMTS)은 고속 다운링크 패킷 액세스(HSDPA) 및 고속 업링크 패킷 액세스(HSUPA)와 같은 패킷-지향(packet-oriented) 통신을 포함한다. 일부 경우에, 가끔씩 활성 데이터 송신이 긴 시간 기간에 걸쳐서 일어난다. 한편, 상기 시스템은 데이터 오버헤드와 셋업 지연을 최소화하기 위하여 빈번한 접속 종단 및 재-구축을 회피하는 것을 필요로 한다. 무선 제공자들은 통상의 고정 광대역 네트워크, 예를들어 디지털 가입자 라인(DSL) 기술에 의해 제공되는 것과 유사한 인지된 연속 접속을 제공하는 것을 목표로 한다. 그러나, 패킷-스위칭 통신 모드를 이용가능하게 유지하도록 활성 제어 채널들을 유지하는 것은 시스템 사용자 용량에 영향을 미치는 원치않는 증가된 잡음 레벨을 야기할 수 있다.
연속된 패킷 데이터 접속(CPC)은 긴 시간 기간 동안 시그날링을 감소시킴에 의해서 데이터 전달없이 긴 시간 기간 동안 활성 상태로 고속 패킷 채널을 유지하는 유니버셜 무선 통신 시스템(UMTS)에 대한 향상이다. CPC의 구성(configuration)은 반-정적(semi-static) 파라미터 세팅 및 동적 파라미터 세팅 모두를 포함한다. 범용 파라미터(예를들어, UE_DTX_DRX_Enabled)가 3세대 파트너십 프로젝트(3GPP) 표준에서 이용되기 때문에, 불연속 송신(DTX) 및 불연속 수신(DRX) 구성들이 범용 파라미터 설정시에 동시에 일어난다. 그러나, 업링크(UL) 및 다운링크(DL) 채널 서브-프레임 오프셋으로 인하여, 다양한 연속 패킷 데이터 접속(CPC) 채널들에 대하여 UL/DL 채널들의 정밀한(fine) 시간 정렬을 달성하는 것은 가능하지 않다.
3GPP 연속 패킷 데이터 접속(CPC) 채널들에 대하여 업링크 및 다운링크 채널 정밀 시간 정렬을 구현하기 위한 방법 및 장치가 개시된다. 일 양상에 따르면, 3GPP 연속 패킷 데이터 접속(CPC) 채널들에 대하여 업링크 및 다운링크 채널 정밀 시간 정렬을 구현하기 위한 방법은, HS-SCCH 무선 프레임 경계가 UL DPCCH 무선 프레임 경계 이전에 감지되는지 여부를 결정하는 단계; 상기 HS-SCCH 무선 프레임 경계가 상기 UL DPCCH 무선 프레임 경계 이전에 감지되면, FALSE로부터 TRUE로의 UE_DTX_DRX_Enabled 제어 신호의 전환을 상기 HS-SCCH 무선 프레임 경계에 정렬하고, 제 1 DRX 서브프레임에 O을 태깅(tagging)하고, 그 다음, 제 1 DTX 서브프레임에 O을 태깅하는 단계; UL DPCCH 무선 프레임 경계가 HS-SCCH 무선 프레임 경계 이전에 감지되면, FALSE로부터 TRUE로의 UE_DTX_DRX_Enabled 제어 신호의 전환을 UL DPCCH 무선 프레임 경계에 정렬하고, 제 1 DTX 서브프레임에 O을 태깅하고, 그 다음, 제 1 DRX 서브프레임에 O을 태깅하는 단계; 및 구성 신호들 DL_DRX_Active 및 UL_DTX_Active을 모니터링하고, 구성 신호들 DL_DRX_Active가 FALSE이고 UL_DTX_Active가 TRUE이면, FALSE로부터 TRUE로의 UE_DTX_DRX_Enabled 제어 신호의 전환을 UL DPCCH 무선 프레임 경계에 정렬하는 단계를 포함한다.
다른 양상에 따르면, 프로세서 및 메모리를 포함하는 사용자 장비로서, 상기 메모리는, HS-SCCH 무선 프레임 경계가 UL DPCCH 무선 프레임 경계 이전에 감지되는지 여부를 결정하는 단계; 상기 HS-SCCH 무선 프레임 경계가 상기 UL DPCCH 무선 프레임 경계 이전에 감지되면, FALSE로부터 TRUE로의 UE_DTX_DRX_Enabled 제어 신호의 전환을 상기 HS-SCCH 무선 프레임 경계에 정렬하고, 제 1 DRX 서브프레임에 O을 태깅하고, 그 다음, 제 1 DTX 서브프레임에 O을 태깅하는 단계; UL DPCCH 무선 프레임 경계가 HS-SCCH 무선 프레임 경계 이전에 감지되면, FALSE로부터 TRUE로의 UE_DTX_DRX_Enabled 제어 신호의 전환을 UL DPCCH 무선 프레임 경계에 정렬하고, 제 1 DTX 서브프레임에 O을 태깅하고, 그 다음, 제 1 DRX 서브프레임에 O을 태깅하는 단계; 및 구성 신호들 DL_DRX_Active 및 UL_DTX_Active을 모니터링하고, 구성 신호들 DL_DRX_Active가 FALSE이고 UL_DTX_Active가 TRUE이면, FALSE로부터 TRUE로의 UE_DTX_DRX_Enabled 제어 신호의 전환을 UL DPCCH 무선 프레임 경계에 정렬하는 단계를 수행하기 위한, 상기 프로세서에 의해 실행가능한 프로그램 코드를 포함한다.
다른 양상에 따르면, 3GPP 연속 패킷 데이터 접속(CPC) 채널들에 대하여 업링크 및 다운링크 채널 정밀 시간 정렬을 구현하기 위한 장치로서, HS-SCCH 무선 프레임 경계가 UL DPCCH 무선 프레임 경계 이전에 감지되는지 여부를 결정하기 위한 수단; 상기 HS-SCCH 무선 프레임 경계가 상기 UL DPCCH 무선 프레임 경계 이전에 감지되면, FALSE로부터 TRUE로의 UE_DTX_DRX_Enabled 제어 신호의 전환을 상기 HS-SCCH 무선 프레임 경계에 정렬하고, 제 1 DRX 서브프레임에 O을 태깅하고, 그 다음, 제 1 DTX 서브프레임에 O을 태깅하기 위한 수단; UL DPCCH 무선 프레임 경계가 HS-SCCH 무선 프레임 경계 이전에 감지되면, FALSE로부터 TRUE로의 UE_DTX_DRX_Enabled 제어 신호의 전환을 UL DPCCH 무선 프레임 경계에 정렬하고, 제 1 DTX 서브프레임에 O을 태깅하고, 그 다음, 제 1 DRX 서브프레임에 O을 태깅하기 위한 수단; 및 구성 신호들 DL_DRX_Active 및 UL_DTX_Active을 모니터링하기 위한 수단; 및 구성 신호들 DL_DRX_Active가 FALSE이고 UL_DTX_Active가 TRUE이면, FALSE로부터 TRUE로의 UE_DTX_DRX_Enabled 제어 신호의 전환을 UL DPCCH 무선 프레임 경계에 정렬하기 위한 수단을 포함한다.
다른 양상에 따르면, HS-SCCH 무선 프레임 경계가 UL DPCCH 무선 프레임 경계 이전에 감지되는지 여부를 결정하기 위한 프로그램 코드; 상기 HS-SCCH 무선 프레임 경계가 상기 UL DPCCH 무선 프레임 경계 이전에 감지되면, FALSE로부터 TRUE로의 UE_DTX_DRX_Enabled 제어 신호의 전환을 상기 HS-SCCH 무선 프레임 경계에 정렬하고, 제 1 DRX 서브프레임에 O을 태깅하고, 그 다음, 제 1 DTX 서브프레임에 O을 태깅하기 위한 프로그램 코드; UL DPCCH 무선 프레임 경계가 HS-SCCH 무선 프레임 경계 이전에 감지되면, FALSE로부터 TRUE로의 UE_DTX_DRX_Enabled 제어 신호의 전환을 UL DPCCH 무선 프레임 경계에 정렬하고, 제 1 DTX 서브프레임에 O을 태깅하고, 그 다음, 제 1 DRX 서브프레임에 O을 태깅하기 위한 프로그램 코드; 및 구성 신호들 DL_DRX_Active 및 UL_DTX_Active을 모니터링하고, 구성 신호들 DL_DRX_Active가 FALSE이고 UL_DTX_Active가 TRUE이면, FALSE로부터 TRUE로의 UE_DTX_DRX_Enabled 제어 신호의 전환을 UL DPCCH 무선 프레임 경계에 정렬하기 위한 프로그램 코드를 포함하는, 저장된 프로그램 코드를 포함한다.
본 개시내용의 이점들에는 3GPP Rel-7 상세에 일치되는 다양한 연속 패킷 데이터 접속(CPC) 채널들에 대하여 업링크 및 다운링크 채널 정밀 시간 정렬을 달성하는 것이 포함된다.
다른 양상들은 예시로서 다양한 양상들을 도시하고 설명하는 이하의 상세한 설명으로부터 당업자에게 용이하게 자명할 것임이 이해되어 한다. 도면들 및 상세한 설명은 성질상 예시적인 것이며 제한적인 것이 아닌 것으로 간주되어야 한다.
도1은 연속 패킷 데이터 접속(CPC) 구성 절차의 일 실시예이다.
도2는 도1에 도시된 CPC 구성 절차에 대한 예시적인 상태도이다.
도3은 HS-SCCH 프레임 경계가 UL DPCCH 프레임 경계의 "앞서는(ahead)" 예시적인 채널 타이밍을 도시한다.
도4는 UL DPCCH 프레임 경계가 HS-SCCH 프레임 경계에 "앞서는(ahead)" 예시적인 채널 타이밍을 도시한다.
도5는 3GPP 연속 패킷 데이터 접속(CPC) 채널들에 대한 정밀한 업링크 및 다운링크 채널 시간 정렬을 구현하기 위한 예시적인 흐름도를 도시한다.
도6은 3GPP 연속 패킷 데이터 접속(CPC) 채널들에 대한 정밀한 업링크 및 다운링크 채널 시간 정렬을 구현하기 위한 프로세스들을 실행하기 위하여 메모리와 통신하는 프로세서를 포함하는 장치의 일 실시예를 도시한다.
도7은 3GPP 연속 패킷 데이터 접속(CPC) 채널들에 대한 정밀한 업링크 및 다운링크 채널 시간 정렬을 구현하기에 적합한 장치의 일 실시예를 도시한다.
첨부된 도면과 관련하여 이하에서 제시되는 상세한 설명은 다양한 구성들의 설명으로서 의도되며 본 개시내용이 구현될 수 있는 유일한 구성들을 나타내는 것으로 의도되지 않는다. 본 개시내용에서 설명된 각 양상은 단지 본 개시내용의 일 실시예 또는 예시로서 제공되며, 다른 양상들에 비하여 반드시 선호되거나 우수한 것으로 해석되는 것은 아니다. 상세한 설명은 본 개시내용의 심도있는 이해를 제공하기 위한 특정 설명들을 포함한다. 그러나 본 개시내용이 이러한 특정 설명들 없이도 실행될 수 있음이 당업자에게 명백할 것이다. 일부 예들에서, 공지된 구조 및 장치들은 본 개시내용의 개념을 모호하게 하는 것을 회피하기 위하여 블록 다이아그램 형태로 제시된다. 약어들 및 다른 기술적 용어들은 단지 편리성 및 명료성을 위해 사용될 수 있으며 본 개시내용의 범위를 한정하는 것으로 의도되지 않는다.
설명의 단순화를 위하여, 방법들이 일련의 동작들로 설명되나, 하나 이상의 양상들에 따라, 일부 동작들이 상이한 순서로 발생하고/하거나 설명된 것과 동시에 발생할 수 있기 때문에, 상기 방법은 동작의 순서에 의해 제한되지 않는다는 점이 이해되어야 한다. 예를들어, 당업자는 방법이 상태도와 같은, 상호연관된 일련의 상태들 또는 사건들로서 대안적으로 표현될 수 있다는 점을 이해할 수 있을 것이다. 또한, 하나 이상의 양상들에 따라 방법을 구현하는데 설명된 모든 동작들이 요구되지 않을 수 있다.
도1은 연속된 패킷 데이터 접속(CPC) 구성 절차의 일 실시예이다. 이 구성 절차는 이하에서 설명될 채널 정렬 절차 이전에 실행된다. 도2는 도1에 도시된 CPC 구성 절차에 대한 예시적인 상태도이다. 넓은 관점에서, 도1에 도시된 CPC 구성 절차는 구성 단계, 인에이블링 단계, 및 활성화 단계의 3개의 단계들로 이루어진다. 도2는 이들 3개의 단계인, 단계 1(S1) "구성", 단계 2(S2) "인에이블링", 및 단계 3(S3) "활성화"를 도시한다. 당업자는 도2에 도시된 3개의 단계들이 반복될 수 있음을 이해할 수 있을 것이다. 예를들어, 단계 3에서, 무선 자원 제어(Radio Resource Control: RRC) 메시지들에 관련된 재구성(reconfiguration)은 절차를 단계 1로 되돌릴 수 있다.
일 실시예에서, 단계 1(S1), "구성" 단계는 상태 파라미터를 설정하기 위해서 네트워크로부터 사용자 장비(UE)로의 RRC 하이 레벨을 통하여 인에이블링된다. 이 상태 파라미터는 각 CPC 모드의 상세 파라미터들(예를들어 타이밍, 사이클 등) 전에 턴 "온" 되어야 한다. 이 RRC CPC 모드 구성은, DTX_DRX_STATUS의 파라미터를 설정함에 의해, DTX/DRX 모드를 턴 온 또는 턴 오프하는 "메인(main) 스위치"로서 기능한다.
단계 2(S2), "인에이블링" 단계는 DTX/DRX 모드들을 인에이블링하도록 단계 1(S1)를 뒤따른다. "인에이블링" 단계는 CPC 초기화 도중에 요구된다. UE 초기화 및 CPC 초기화 스테이지에서, DTX/DRX 모드들은 디스에이블(DISABLED)된 것으로 가정된다. 일 실시예에서, 타이머(예를들어, Enabling_Delay)가 DISABLED에서 ENABLED로의 CPC 모드 전환 도중에 지연 버퍼로서 사용된다. 타이머 종료시에, "인에이블링" 단계가 종결되고 절차가 단계 1(S1)로 복귀하지 않으면 UE는 CPC DRX/DTX 인에이블 모드에 머물게 된다. S1으로 복귀하기 위한 하나의 조건은 네트워크로부터 RRC 시그날링 메시지를 수신하는 것이다.
DTX/DRX 모드들이 단계 2(S2)에서 인에이블되었다면, "(비)활성화" 단계(S3)"가 언제라도 일어날 수 있다, 즉, 단계 3(S3)은 "동적" 단계이다. 단계 3(S3)은, 네트워크로부터 UE로 전송된 고속 공유 제어 채널(HS-SCCH) 오더(order)들을 사용함으로써, 필요에 따라 DRX 또는 DTX 모드들을 활성화 또는 비활성화시키는데 이용된다. 고속 공유 제어 채널(HS-SCCH)은 HSDPA 송신을 스케줄링하는 공유 제어 채널로서 UMTS HSDPA 시스템에서 사용된다. CPC의 경우에, 이 채널은 또한 HS-SCCH에서 오더들을 전달함에 의해서 DTX/DRX를 활성화 또는 비활성화시키는데 이용된다. 일 실시예에서, 단계 3(S3)에 뒤이어, 재구성 메시지, 예를들어 RRC CONNECTION SETUP, ACTIVE SET UPDATE, CELL UPDATE CONFIRM 또는 다른 재구성 메시지들을 수신하는 경우에 UE는 단계 1(S1)로 복귀한다.
도1에 도시된 바와 같이, CPC 구성 절차는 예를들어, 초기 세팅, 하이-레벨 RRC 세팅, 타이머, 로우(low)-레벨 시그날링, 및 디폴트 관계에 관련된 수개의 제어 파라미터들 및 세팅들에 관련된다. 이들 제어 파라미터들 및 세팅들이 표1에 도시된다. 제어 파라미터들 및 세팅들이 도1에 도시된 CPC 구성 절차의 단계들에서 발견된다.
3GPP Rel-7 상세는 UE_DTX_DRX_Enabled 값이 초기 값 0 (즉, DISABLED)에서 1(즉, ENABLED)로 변경되는 경우에 업링크(UL) 및 다운링크(DL) 채널들의 정밀한 시간 정렬을 해결하지 못한다. 단일 범용 파라미터인 UE_DTX_DRX_Enabled가 범용으로 UL 채널 및 DL 채널을 인에이블링하는데 이용된다. UL 및 DL 채널들은 UL 및 DL 채널들의 개별적인 제어없이 거의 동시에 인에이블링된다.
CPC 제어 파라미터들 명칭 설명
초기 세팅 UE_DTX_DRX_Enabled
(a.k.a. DTX_DRX_mode)
초기 값 = 0 CPC 모드 구성 WFJCK 도중의 전환 파라미터.
이것은 DTX/DRX가 온 또는 오프인지 표시하는 방법임.
고-레벨 RRC 세팅 DTX_DRX_STATUS TRUE 또는 FALSE 이것은 RRC 시그날링을 통하여 CPC 모드를 턴온 또는 턴오프하기 위한 "메인 스위치"임.
UE가 단계 3(도2)에 있는 경우에, UE는 RRC 메시지를 수신하여 단계 1로 갈 수 있음.
타이머 Enabling_Delay 무선 프레임들의 갯수 이것은 UE_DTX_DRX_Enalbled = OFF으로부터 ON으로 전환 기간을 "제어"하기 위한 것이다.
저-레벨 시그날링 HS-SCCH 오더 (비)활성화 이것은 DTX/DRX 동작을 할성화 또는 비활성화하기 위한 것이다.
디폴트 관계

DTX/DRX 관계 UE가 DRX에 있다면, 이것은 항상 DTX에 있음 이것은 DTX/DRX 모드들 간의 단지 (디폴트) 자율 관계이다.
UE_DTX_DRX_Enabled
(a.k.a. DTX_DRX_mode)
Enabling_Delay 타이머가 종료된 후, 디폴트 값 = 1
DTX/DRX activated UE_DTX_DRX_Enabled (즉, DTX_DRX_mode)가 0에서 1로 변경되는 때에, DTX/DRX 모드들 모두는 활성화됨.
CRC 구성 절차의 일부로서, UE가 RRC CONNECTION SETUP, ACTIVE SET UPDATE, CELL UPDATE CONFIRM, 또는 다른 재구성 메시지들을 수신하고, 다음 조건들이 만족되는 경우에, UE는 DTX_DRX_STATUS를 TRUE로 설정한다:
ㆍUE가 CELL_DCH 상태에 있음;
ㆍ변수 HS_DSCH RECEPTION 및 E_DCH_TRANSMISSION 모두가 TRUE로 설정됨;
ㆍ어떠한 DCH 전송(transport) 채널도 구성되지 않음(즉, Rel-99 전송 채널이 구성되지 않음);
ㆍ변수 DTX_DRX_PARAMS가 설정됨;
ㆍUE가 정보 엘리먼트(IE) "DTX-DRX 타이밍 정보"를 수신하였음.
대안적으로, 위 조건들중 어느 것도 만족되지 않고 DTX_DRX_STATUS가 TRUE로 설정된다면, UE는 DTX_DRX_STATUS를 FALSE로 설정한다.
결과적으로, UE는
ㆍ변수 DTX_DRX_STATUS를 FALSE로 설정하고;
ㆍ변수 DTX_DRX_PARAMS를 제거하고;
ㆍDTX-DRX 모드 관련 활동들을 중단할 것이다.
또한, 2개의 동적 파라미터들인 UL_DTX_Active와 DL_DRX_Active가 존재한다. UE_DTX_DRX_Enabled = 1이고 불연속 업링크 전용 물리 제어 채널(UL DPCCH) 전송이 활성화되면 UL_DTX_Active는 1로 설정된다. UL DPCCH는 물리 채널이며, 상기 물리 채널 상에서 시그날링이 UE에 의해 예를들어 기지국 송수신기로 업링크 상에서 전송된다. 유사하게, UE_DTX_Enabled = 1이고 불연속 다운링크 수신이 활성화되면 DL_DRX_Active는 1로 설정된다. 시작 서브프레임이 감지되는(즉, 정렬되는) 경우에만, UL_DTX_Active (또는 DL_DRX_Active)가 1로 설정될 수 있다.
3GPP Rel-7 명세는 채널 정렬 절차를 불명료하게 정의하지 않는다. 특히, 3GPP Rel-7은 3GPP 연속 패킷 데이터 접속(CPC) 채널들에 대한 업링크 및 다운링크 채널 정밀 시간 정렬을 불명료하게 정의하지 않는다. 업링크 및 다운링크 채널 정밀 시간 정렬을 달성하기 위하여 설계 고려사항들이 고려되어야 한다. 일 실시예에서, UE DRX/DTX 모드가 DISABLED에서 ENABLED로 변환되는 경우에, 업링크 및 다운링크 정밀 시간 정렬이 요구된다.
도2에 도시된 바와 같이, UE가 단계 S2a에서 단계 S2b로 전환되고 있는 경우에, UE는 CPC 동작과 DL/UL 서브-프레임들의 넘버링을 위해서 다운링크(DL) 및 업링크(UL) 채널들을 정렬하는 것을 개시한다. 그러나, 3GPP Rel-7 명세는 UE DRX/DTX 모드 전환 시의 DL 및 UL 채널 정밀 시간 정렬 절차에 대해 명시적으로 구체화하지 않는다. 예를들어, DL 및 UL 타이밍, 서브프레임 상호-관계(inter-relation), Tau-dpch(DPCH Frame Offset) 및 Tau-f-dpch(F-DPCH Frame Offset), 등의 설계 고려사항들이 3GPP Rel-7 명세에 의해 고려되어 한다. DPCH Frame Offset은 DL DPCH의 P-CCPCH로의 오프셋이다(예를들어, 3GPP TS 25.331 s10.3.6.21 및 25.211 Figure 29를 참조).
다음의 설계 고려사항들이 업링크 및 다운링크 채널 정밀 시간 정렬을 달성하기 위하여 고려되어야만 한다:
ㆍ도2의 단계 2b에서 FALSE(즉, DISABLED)로부터 TRUE(즉, ENABLED)로의 UE_DTX_DRX_Enable의 전환시에, UL 및 DL 채널 정밀 시간 정렬(구체적으로는 UL DTX 및 DL DRX 채널 정밀 시간 정렬)은 별개로 정렬되어야 한다.
ㆍUL 채널 정밀 시간 정렬은 업링크 전용 물리 제어 채널(UL DPCCH)에 기초하며, DL 채널 정밀 시간 정렬은 고속 공유 제어 채널(HS-SCCH)에 기초한다.
ㆍ채널 프레임 경계가 의존하는 UL 및 DL 채널 정밀 시간 정렬의 시퀀스가 먼저 감지된다. 예를들어, HS-SCCH 프레임 경계가 UL DPCCH 프레임 경계 이전에 감지되면, 불연속 수신(DRX) 서브프레임 넘버링이 불연속 송신(DTX) 서브프레임 넘버링 이전에 일어나야 한다. 유사하게, 예를들어, UL DPCCH 프레임 경계가 HS-SCCH 프레임 경계 이전에 감지된다면, 불연속 송신(DTX) 서브프레임 넘버링은 불연속 수신(DRX) 서브프레임 경계 이전에 일어나야 한다.
도2에 도시된 단계 S2b에서, 범용 파라미터 UE_DTX_DRX_Enabled가 토글링된다(toggled). 단일 범용 파라미터인 UE_DTX_DRX_Enabled가 UL 채널 및 DL 채널을 범용으로 인에이블링하는데 사용된다. 일부 경우에, UL-DPCCH 및 HS-SCCH는 Tau-f-dpch 및/또는 Tau-dpch의 값들에 기초하여 비정렬된다(misaligned).
도3은 HS-SCCH 프레임 경계가 UL DPCCH 프레임 경계에 "앞서는(ahead)" 경우의 예시적인 채널 타이밍을 도시한다. 도4는 UL DPCCH 프레임 경계가 HS-SCCH 프레임 경계에 "앞서는(ahead)" 경우의 예시적인 채널 타이밍을 도시한다. 도3 및 도4의 예들에서, T0는 1024 칩(chip)들인 것으로 정의되는 상수이다. UE에서, UL DPCCH 프레임 전송은 대응하는 다운링크 부분(fractional) 전용 물리 채널(DL F-DPCH) 프레임의 제 1 감지 경로의 수신 후에 대략 T0 +/- 148 칩들에서 일어난다. 일 실시예에서, 부분 전용 물리 채널(F-DPCH)은 다운링크 DPCCH의 특별한 경우이며 계층 1 - TPC (송신 전력 제어) 커맨드들에서 생성된 제어 정보를 전달한다.
Tau-f-dpch 및 Tau-dpch의 값들에 추가하여, P-CCPCH 프레임 경계에 대한 (도2의 단계 2a로부터 단계 2b로의) 송신 시간은 또한 어떤 채널이 다른 채널, 예를들어 HS-SCCH 및 UL DPCCH에 앞서는 지에 영향을 미친다.
표2는 CPC 구성 조건들과 3GPP 연속 패킷 데이터 접속(CPC) 채널들에 대한 관련 UL 및 DL 채널 정밀 시간 정렬을 리스트한다.
도2에서 정의된 CPC 구성 단계 CPC 구성 조건들 CPC 채널 정밀 시간 정렬 단계
단계 S1 및 단계 S2a DTX_DRX_STATUS = TRUE
UE_DTX_DRX_Enabled = FALSE
DL_DRX_Active = FALSE
UL_DTX_Active = FALSE
채널 정렬 필요 없음
단계 S2b의 완결 DTX_DRX_STATUS = TRUE
UE_DTX_DRX_Enabled = TRUE
DL_DRX_Active = TRUE
UL_DTX_Active = TRUE
Tau-f-dpch & Tau-dpch에 기초하여, HS-SCCH 무선 프레임 경계가 먼저 검출되면, UE_DTX_DRX_Enabled = TRUE (FALSE로부터 전환됨)를 HS-SCCH에 정렬하고, DRX 서브프레임에 O을 먼저 태깅하고, 다음 UL DPCCH에 대해 DTX 서브프레임에 O을 태깅함. 그 역도 가능.
단계 S3d DTX_DRX_STATUS = TRUE
UE_DTX_DRX_Enabled = TRUE
DL_DRX_Active = FALSE
UL_DTX_Active = TRUE
UE_DTX_DRX_Enabled = TRUE를 UL-DPCCH에 정렬
단계 S3d DTX_DRX_STATUS = TRUE
UE_DTX_DRX_Enabled = TRUE
DL_DRX_Active = TRUE
UL_DTX_Active = FALSE
Tau-f-dpch (& Tau-dpch)에 기초하여, HS-SCCH 무선 프레임 경계가 먼저 검출되면, UE_DTX_DRX_Enabled = TRUE (FALSE로부터 전환됨)를 HS-SCCH에 정렬하고, DRX 서브프레임에 O을 먼저 태깅하고, 다음 UL DPCCH에 대해 DTX 서브프레임에 O을 태깅함. 그 역도 가능.
(이것은 전환 단계임)
단계 S3 DTX_DRX_STATUS = TRUE
UE_DTX_DRX_Enabled = TRUE
DL_DRX_Active = TRUE
UL_DTX_Active = TRUE
Tau-f-dpch & Tau-dpch에 기초하여, HS-SCCH 무선 프레임 경계가 먼저 검출되면, UE_DTX_DRX_Enabled = TRUE (FALSE로부터 전환됨)를 HS-SCCH에 정렬하고, DRX 서브프레임에 O을 먼저 태깅하고, 다음 UL DPCCH에 대해 DTX 서브프레임에 O을 태깅함. 그 역도 가능.
단계 S1 DTX_DRX_STATUS = FALSE 또는
UE_DTX_DRX_Enabled = FALSE
N/A
도5는 3GPP 연속 패킷 데이터 접속(CPC) 채널들에 대한 업링크 및 다운링크 채널 정밀 시간 할당을 구현하기 위한 예시적인 흐름도를 도시한다. 블록(510)에서, 무선 자원 제어(RRC) 구성이 초기화된다. 초기화에 뒤이어, 블록(520)에서, 지연 타이머가 인에이블된다. 지연 타이머는 UE_DTX_DRX Enabled = FALSE로부터 UE_DTX_DRX_Enabled = TRUE로의 전환 기간을 제어하는데 사용된다. UE_DTX_DRX_Enabled 제어 신호는 DTX 및 DRX 모드들(즉, 불연속 송신 및 연속 송신 모드들)을 인에이블한다.
블록(530)에서, 지연 타이머가 종료된 후에, 전환 모드 파라미터, 즉, FALSE로부터 TRUE로의 UE_DTX_DRX_Enabled를 변경함에 의해, DTX 및 DRX 모드들이 인에이블된다. 블록(540)에서, HS-SCCH 무선 프레임 경계가 UL DPCCH 무선 프레임 경계 이전에 감지되는지 여부가 결정된다. HS-SCCH 무선 프레임 경계가 UL DPCCH 무선 프레임 경계 이전에 감지되면, 블록(550)으로 진행된다. HS-SCCH 무선 프레임 경계가 UL DPCCH 무선 프레임 경계 이전에 감지되지 않으면(즉, UL DPCCH 무선 프레임 경계가 HS-SCCH 무선 프레임 경계 이전에 감지되면), 블록(555)으로 진행된다. 블록(550)에서, UE_DTX_DRX_Enabled = TRUE (즉, FALSE로부터 전환됨)를 HS-SCCH로 정렬한다. 제 1 DRX 서브프레임에 O을 태킹(tag)하고, 그 다음, UL DPCCH에 대해서 DTX 서브프레임에 O을 태킹한다. 달리 말하면, UE_DTX_DRX_Enabled 제어 신호를 FALSE로부터 TRUE로 전환하는 것을 HS-SCCH의 무선 프레임 경계로 정렬한다. 정렬에 뒤이어, 제 1 DRX 서브프레임에 O을 태깅한다. 다음, 제 1 DTX 서브프레임(UL DPCCH에 연관됨)에 O을 태깅한다.
블록(555)에서, UE_DTX_DRX_Enabled = TRUE(FALSE로부터 전환됨)을 UL DPCCH로 정렬하고, 제 1 DTX 서브프레임에 O을 태깅하고, 그 다음, HS-SCCH에 대해서 DRX 서브프레임에 O을 태깅한다. 달리 말하면, FALSE로부터 TRUE로의 UE_DTX_DRX_Enabled 제어 신호의 전환을 UL DPCCH의 무선 프레임 경계에 정렬한다. 상기 정렬에 뒤이어, 제 1 DTX 서브프레임에 O을 태깅한다. 다음, 제 1 DRX 서브프레임(HS-SCCH와 관련됨)에 O을 태깅한다.
블록(550) 또는 블록(555)으로부터, 블록(560)으로 진행한다. 블록(560)에서, HS-SCCH에 대한 DRX/DTX 활성화 및 비활성화 오더를 디코딩함에 의해서 구성 신호들(예를들어 DL_DRX_Active 및 UL_DTX_Active)을 모니터링한다. 즉, 구성 신호들이 업데이트(즉, 상태들이 변경)되는 것을 대기한다.
블록들(561, 563 및 565)에서, 다운링크 불연속 수신이 활성(즉, DL_DRX_Active TURE 또는 FALSE)인지 여부를 결정하고 업링크 불연속 송신이 활성(즉, UL_DTX_Active TRUE 또는 FALSE)인지 여부를 결정한다. 블록(561)에서, DL_DRX_Active = FALSE이고 UL_DTX_Active = TRUE인지 여부를 결정한다. 블록(563)에서, DL_DRX_Active = TRUE이고 UL_DTX_Active = FALSE인지 여부를 결정한다. 블록(565)에서, DL_DRX_Active = TRUE이고 UL_DTX_Active = TRUE인지 여부를 결정한다.
블록(561)에서 블록(570)으로 진행한다. 블록(570)에서, UE_DTX_DRX_Enabled = TRUE를 UL-DPCCH에 정렬한다. 달리 말하면, FALSE로부터 TRUE로의 UE_DTX_DRX_Enabled 제어 신호의 전환을 UL DPCCH의 무선 프레임 경계로 정렬한다. 블록(570)에 뒤이어, 블록(590)으로 진행한다.
블록(563) 및 블록(565)으로부터, 블록(575)으로 진행한다. 블록(575)에서, HS-SCCH 무선 프레임 경계가 UL DPCCH 무선 프레임 경계 이전에 감지되는지 여부를 결정한다. HS-SCCH 무선 프레임 경계가 UL DPCCH 무선 프레임 경계 이전에 감지되면, 블록(580)으로 진행한다. HS-SCCH 무선 프레임 경계가 UL DPCCH 무선 프레임 경계 이전에 감지되지 않으면(즉, UL DPCCH 무선 프레임 경계가 HS-SCCH 무선 프레임 경계 이전에 감지되면), 블록(585)으로 진행한다. 블록(580)에서, UE_DTX_DRX_Enabled = TRUE (즉, FALSE로부터 전환됨)를 HS-SCCH에 정렬하고, 제 1 DRX 서브프레임에 O을 태깅하고, 그 다음, UL DPCCH에 대해 DTX 서브프레임 O을 태깅한다. 블록(585)에서, UE_DTX_DRX_Enabled = TRUE(즉, FALSE로부터 전환됨)를 UL DPCCH에 정렬하고, 제 1 DTX 서브프레임에 O을 태깅하고, 그 다음, HS-SCCH에 대해 DRX 서브프레임에 O을 태깅한다. 블록(580) 또는 블록(585)에 뒤이어, 블록(590)으로 진행한다.
블록(590)에서, 네트워크로부터 추가 오더들을 대기한다. 일 실시예에서, 네트워크로부터의 명령은 블록(510) 내의 RRC 구성을 재개시하라는 것이다. 다른 실시예에서, 네트워크로부터의 명령은 CPC 모드를 종료하라는 것이다. 당업자는 네트워크로부터의 다른 명령들이 본 개시내용의 사상 및 범위에 영향을 주지 않으면서 구현될 수 있음을 이해할 수 있을 것이다.
당업자는 도5에 도시된 단계들이 배타적인 것이 아니며, 상기 단계들은 응용, 네트워크 파라미터들 또는 설계 선택에 따라 수정될 수 있으며, 다른 단계들이 본 개시내용의 사상 및 범위에 영향을 주지 않으면서 포함될 수 있다는 점을 이해할 수 있을 것이다. 또한, 당업자는 도5에 도시된 단계들의 일부가 본 개시내용의 사상 및 범위에 영향을 주지 않으면서 순서가 서로 바뀔 수 있음을 이해할 수 있을 것이다.
당업자는 상술한 다양한 예시적인 컴포넌트, 논리블록, 모듈, 및/또는 알고리즘 단계들이 전자 하드웨어, 펌웨어, 컴퓨터 소프트웨어, 또는 이들의 조합으로서 구현될 수 있음을 잘 이해할 것이다. 하드웨어, 펌웨어 및 소프트웨어의 상호 호환성을 명확히 하기 위해, 다양한 예시적인 컴포넌트, 블록, 모듈, 및/또는 알고리즘 단계들이 그들의 기능적 관점에서 기술되었다. 이러한 기능이 하드웨어, 펌웨어, 또는 소프트웨어로 구현되는지는 특정 애플리케이션 및 전체 시스템에 대해 부가된 설계 제한들에 의존한다. 당업자는 이러한 기능들을 각각의 특정 애플리케이션에 대해 다양한 방식으로 구현할 수 있지만, 이러한 구현 결정이 본 개시내용의 사상 또는 범위를 벗어나는 것으로 해석되어서는 안 된다.
예를들어, 하드웨어 구현의 경우에, 프로세싱 유닛은 하나 이상의 주문형 집적회로(ASIC), 디지털 신호 처리기(DSP),디지털 신호 프로세싱 장치(DSPD), 프로그램가능 로직 장치(PLD), 필드 프로그램가능 게이트 어레이(FPGA), 프로세서, 제어기, 마이크로 제어기, 마이크로프로세서, 설명된 기능들을 수행하도록 설계된 다른 전자 유닛들, 또는 이들의 조합 내에서 구현될 수 있다. 소프트웨어의 경우에, 설명된 기능들을 수행하는 모듈들(즉, 절차들, 기능들 등)을 통해 구현될 수 있다. 소프트웨어 코드들이 메모리 내에 저장될 수 있으며 프로세서 유닛에 의해 실행될 수 있다. 부가적으로, 위에서 설명된 다양한 예시적인 흐름도, 논리 블록, 모듈 및/또는 알고리즘 단계은 또한 이 분야에서 알려진 임의의 컴퓨터-판독가능 매체 상에 전달된 컴퓨터-판독가능 명령들로서 코딩될 수 있다.
일 실시예에서, 설명된 예시적인 컴포넌트, 흐름도, 논리 블록, 모듈 및/또는 알고리즘 단계는 하나 이상의 프로세서들을 이용하여 구현되거나 수행된다. 일 양상에서, 프로세서는, 설명된 다양한 흐름도, 논리 블록 및/또는 모듈을 구현하거나 수행하기 위한 프로세서에 의해 실행될 데이터, 메타데이터, 프로그램 명령들 등을 저장하는 메모리와 연결된다. 도6은 3GPP 연속 패킷 데이터 접속(CPC) 채널들에 대하여 업링크 및 다운링크 채널 정밀 시간 정렬을 구현하기 위한 프로세스들을 실행하기 위하여 메모리(620)와 통신하는 프로세서(610)를 포함하는 장치(600)의 일 실시예를 도시한다. 일 실시예에서, 장치(600)는 도5에 예시된 알고리즘을 구현하는데 이용된다. 일 양상에서, 메모리(620)는 프로세서(610) 내에 위치한다. 다른 양상에서, 메모리(620)는 프로세서(610) 외부에 있다.
도7은 3GPP 연속 패킷 데이터 접속(CPC) 채널들에 대하여 업링크 및 다운링크 채널 정밀 시간 정렬을 구현하는데 적합한 장치(700)의 일 실시예를 도시한다. 일 양상에서, 장치(700)는 블록들(710, 720, 730, 740, 750, 755, 760, 761, 763, 765, 770, 775, 780, 785 및 790)에서 설명된 바와 같이 3GPP 연속 패킷 데이터 접속(CPC) 채널들에 대하여 업링크 및 다운링크 채널 정밀 시간 정렬을 구현하기 위한 상이한 양상들을 제공하도록 구성된 하나 이상의 모듈들을 포함하는 적어도 하나의 프로세서에 의해 구현된다. 예를들어, 각 모듈은 하드웨어, 펌웨어, 소프트웨어, 또는 이들의 임의의 조합을 포함한다. 일 양상에서, 장치(700)는 또한 적어도 하나의 프로세서와 통신하는 적어도 하나의 프로세서에 의해 구현된다.
개시된 양상들의 위의 설명들은 당업자가 본 개시내용을 사용 및 생산가능하도록 하기 위해 제공된다. 이들 양상들의 다양한 수정들이 당업자에게 용이할 것이며, 정의된 일반 원칙들은 본 개시내용의 사상 및 범위를 벗어나지 않으면서 다른 양상들에 적용될 수 있을 것이다.

Claims (19)

  1. 3GPP 연속 패킷 데이터 접속(CPC) 채널들에 대하여 업링크 및 다운링크 채널 정밀 시간 정렬을 구현하기 위한 방법으로서,
    HS-SCCH 무선 프레임 경계가 UL DPCCH 무선 프레임 경계 이전에 감지되는지 여부를 결정하는 단계;
    상기 HS-SCCH 무선 프레임 경계가 상기 UL DPCCH 무선 프레임 경계 이전에 감지되면, FALSE로부터 TRUE로의 UE_DTX_DRX_Enabled 제어 신호의 전환을 상기 HS-SCCH 무선 프레임 경계에 정렬하고, 제 1 DRX 서브프레임에 O을 태깅(tagging)하고, 그 다음, 제 1 DTX 서브프레임에 O을 태깅하는 단계;
    상기 UL DPCCH 무선 프레임 경계가 상기 HS-SCCH 무선 프레임 경계 이전에 감지되면, FALSE로부터 TRUE로의 UE_DTX_DRX_Enabled 제어 신호의 전환을 UL DPCCH 무선 프레임 경계에 정렬하고, 제 1 DTX 서브프레임에 O을 태깅하고, 그 다음, 제 1 DRX 서브프레임에 O을 태깅하는 단계; 및
    구성 신호들 DL_DRX_Active 및 UL_DTX_Active을 모니터링하고, 구성 신호들 DL_DRX_Active가 FALSE이고 UL_DTX_Active가 TRUE이면, FALSE로부터 TRUE로의 UE_DTX_DRX_Enabled 제어 신호의 전환을 UL DPCCH 무선 프레임 경계에 정렬하는 단계를 포함하는,
    업링크 및 다운링크 채널 정밀 시간 정렬을 구현하기 위한 방법.
  2. 제 1 항에 있어서,
    FALSE로부터 TRUE로의 UE_DTX_DRX_Enabled 제어 신호의 전환 기간을 제어하는데 사용하기 위하여 지연 타이머를 인에이블링하는 단계를 더 포함하는,
    업링크 및 다운링크 채널 정밀 시간 정렬을 구현하기 위한 방법.
  3. 제 2 항에 있어서,
    상기 지연 타이머의 종료에 뒤이어 UE_DTX_DRX_Enabled 제어 신호를 FALSE로부터 TRUE로 전환하는 단계를 더 포함하는,
    업링크 및 다운링크 채널 정밀 시간 정렬을 구현하기 위한 방법.
  4. 제 3 항에 있어서,
    무선 자원 제어(RRC) 구성을 재개하라는 명령 또는 상기 RRC 구성에서 연속 패킷 데이터 접속(CPC) 모드를 종료하라는 명령 중 하나인, 네트워크로부터의 명령을 대기하는 단계를 더 포함하는,
    업링크 및 다운링크 채널 정밀 시간 정렬을 구현하기 위한 방법.
  5. 제 1 항에 있어서,
    구성 신호 DL_DRX_Active가 TRUE임을 결정하는 단계를 더 포함하는,
    업링크 및 다운링크 채널 정밀 시간 정렬을 구현하기 위한 방법.
  6. 제 5 항에 있어서,
    HS-SCCH 무선 프레임 경계가 UL DPCCH 무선 프레임 경계 이전에 감지되면 제 2 시간을 결정하는 단계;
    상기 HS-SCCH 무선 프레임 경계가 상기 UL DPCCH 무선 프레임 경계 이전에 감지되면, FALSE로부터 TRUE로의 UE_DTX_DRX_Enabled 제어 신호의 전환을 상기 HS-SCCH 무선 프레임 경계에 정렬하고, 제 1 DRX 서브프레임에 O을 태깅하고, 그 다음, 제 1 DTX 서브프레임에 O을 태깅하는 단계; 및
    UL DPCCH 무선 프레임 경계가 HS-SCCH 무선 프레임 경계 이전에 감지되면, FALSE로부터 TRUE로의 UE_DTX_DRX_Enabled 제어 신호의 전환을 UL DPCCH 무선 프레임 경계에 정렬하고, 제 1 DTX 서브프레임에 O을 태깅하고, 그 다음, 제 1 DRX 서브프레임에 O을 태깅하는 단계를 더 포함하는,
    업링크 및 다운링크 채널 정밀 시간 정렬을 구현하기 위한 방법.
  7. 제 6 항에 있어서,
    무선 자원 제어(RRC) 구성을 재개하라는 명령 또는 상기 RRC 구성에서 연속 패킷 데이터 접속(CPC) 모드를 종료하라는 명령 중 하나인, 네트워크로부터의 명령을 대기하는 단계를 더 포함하는,
    업링크 및 다운링크 채널 정밀 시간 정렬을 구현하기 위한 방법.
  8. 프로세서 및 메모리를 포함하는 사용자 장비로서,
    상기 메모리는,
    HS-SCCH 무선 프레임 경계가 UL DPCCH 무선 프레임 경계 이전에 감지되는지 여부를 결정하는 단계;
    상기 HS-SCCH 무선 프레임 경계가 상기 UL DPCCH 무선 프레임 경계 이전에 감지되면, FALSE로부터 TRUE로의 UE_DTX_DRX_Enabled 제어 신호의 전환을 상기 HS-SCCH 무선 프레임 경계에 정렬하고, 제 1 DRX 서브프레임에 O을 태깅하고, 그 다음, 제 1 DTX 서브프레임에 O을 태깅하는 단계;
    UL DPCCH 무선 프레임 경계가 HS-SCCH 무선 프레임 경계 이전에 감지되면, FALSE로부터 TRUE로의 UE_DTX_DRX_Enabled 제어 신호의 전환을 UL DPCCH 무선 프레임 경계에 정렬하고, 제 1 DTX 서브프레임에 O을 태깅하고, 그 다음, 제 1 DRX 서브프레임에 O을 태깅하는 단계; 및
    구성 신호들 DL_DRX_Active 및 UL_DTX_Active을 모니터링하고, 구성 신호들 DL_DRX_Active가 FALSE이고 UL_DTX_Active가 TRUE이면, FALSE로부터 TRUE로의 UE_DTX_DRX_Enabled 제어 신호의 전환을 UL DPCCH 무선 프레임 경계에 정렬하는 단계를 수행하기 위한, 상기 프로세서에 의해 실행가능한 프로그램 코드를 포함하는,
    사용자 장비.
  9. 제 8 항에 있어서,
    상기 메모리는 FALSE로부터 TRUE로의 UE_DTX_DRX_Enabled 제어 신호의 전환 기간을 제어하는데 사용하기 위하여 지연 타이머를 인에이블링하기 위한 코드를 더 포함하는,
    사용자 장비.
  10. 제 9 항에 있어서,
    상기 메모리는 상기 지연 타이머의 종료에 뒤이어 UE_DTX_DRX_Enabled 제어 신호를 FALSE로부터 TRUE로 전환하기 위한 프로그램 코드를 더 포함하는,
    사용자 장비.
  11. 제 8 항에 있어서,
    상기 메모리는 구성 신호 DL_DRX_Active가 TRUE임을 결정하기 위한 프로그램 코드를 더 포함하는,
    사용자 장비.
  12. 제 11 항에 있어서,
    상기 메모리는,
    HS-SCCH 무선 프레임 경계가 UL DPCCH 무선 프레임 경계 이전에 감지되면 제 2 시간을 결정하고;
    상기 HS-SCCH 무선 프레임 경계가 상기 UL DPCCH 무선 프레임 경계 이전에 감지되면, FALSE로부터 TRUE로의 UE_DTX_DRX_Enabled 제어 신호의 전환을 상기 HS-SCCH 무선 프레임 경계에 정렬하고, 제 1 DRX 서브프레임에 O을 태깅하고, 그 다음, 제 1 DTX 서브프레임에 O을 태깅하고; 그리고
    UL DPCCH 무선 프레임 경계가 HS-SCCH 무선 프레임 경계 이전에 감지되면, FALSE로부터 TRUE로의 UE_DTX_DRX_Enabled 제어 신호의 전환을 UL DPCCH 무선 프레임 경계에 정렬하고, 제 1 DTX 서브프레임에 O을 태깅하고, 그 다음, 제 1 DRX 서브프레임에 O을 태깅하기 위한 프로그램 코드를 더 포함하는,
    사용자 장비.
  13. 제 12 항에 있어서,
    상기 메모리는, 무선 자원 제어(RRC) 구성을 재개하라는 명령 또는 상기 RRC 구성에서 연속 패킷 데이터 접속(CPC) 모드를 종료하라는 명령 중 하나인, 네트워크로부터의 명령을 대기하기 위한 프로그램 코드를 더 포함하는,
    사용자 장비.
  14. 3GPP 연속 패킷 데이터 접속(CPC) 채널들에 대하여 업링크 및 다운링크 채널 정밀 시간 정렬을 구현하기 위한 장치로서,
    HS-SCCH 무선 프레임 경계가 UL DPCCH 무선 프레임 경계 이전에 감지되는지 여부를 결정하기 위한 수단;
    상기 HS-SCCH 무선 프레임 경계가 상기 UL DPCCH 무선 프레임 경계 이전에 감지되면, FALSE로부터 TRUE로의 UE_DTX_DRX_Enabled 제어 신호의 전환을 상기 HS-SCCH 무선 프레임 경계에 정렬하고, 제 1 DRX 서브프레임에 O을 태깅하고, 그 다음, 제 1 DTX 서브프레임에 O을 태깅하기 위한 수단;
    UL DPCCH 무선 프레임 경계가 HS-SCCH 무선 프레임 경계 이전에 감지되면, FALSE로부터 TRUE로의 UE_DTX_DRX_Enabled 제어 신호의 전환을 UL DPCCH 무선 프레임 경계에 정렬하고, 제 1 DTX 서브프레임에 O을 태깅하고, 그 다음, 제 1 DRX 서브프레임에 O을 태깅하기 위한 수단; 및
    구성 신호들 DL_DRX_Active 및 UL_DTX_Active을 모니터링하기 위한 수단; 및
    구성 신호들 DL_DRX_Active가 FALSE이고 UL_DTX_Active가 TRUE이면, FALSE로부터 TRUE로의 UE_DTX_DRX_Enabled 제어 신호의 전환을 UL DPCCH 무선 프레임 경계에 정렬하기 위한 수단을 포함하는,
    업링크 및 다운링크 채널 정밀 시간 정렬을 구현하기 위한 장치.
  15. 제 14 항에 있어서,
    지연 타이머의 종료에 뒤이어 UE_DTX_DRX_Enabled 제어 신호를 FALSE로부터 TRUE로 전환하기 위한 수단을 더 포함하는,
    업링크 및 다운링크 채널 정밀 시간 정렬을 구현하기 위한 장치.
  16. 제 14 항에 있어서,
    구성 신호 DL_DRX_Active가 TRUE임을 결정하기 위한 수단;
    HS-SCCH 무선 프레임 경계가 UL DPCCH 무선 프레임 경계 이전에 감지되면 제 2 시간을 결정하기 위한 수단;
    상기 HS-SCCH 무선 프레임 경계가 상기 UL DPCCH 무선 프레임 경계 이전에 감지되면, FALSE로부터 TRUE로의 UE_DTX_DRX_Enabled 제어 신호의 전환을 상기 HS-SCCH 무선 프레임 경계에 정렬하고, 제 1 DRX 서브프레임에 O을 태깅하고, 그 다음, 제 1 DTX 서브프레임에 O을 태깅하기 위한 수단; 및
    UL DPCCH 무선 프레임 경계가 HS-SCCH 무선 프레임 경계 이전에 감지되면, FALSE로부터 TRUE로의 UE_DTX_DRX_Enabled 제어 신호의 전환을 UL DPCCH 무선 프레임 경계에 정렬하고, 제 1 DTX 서브프레임에 O을 태깅하고, 그 다음, 제 1 DRX 서브프레임에 O을 태깅하기 위한 수단을 더 포함하는,
    업링크 및 다운링크 채널 정밀 시간 정렬을 구현하기 위한 장치.
  17. HS-SCCH 무선 프레임 경계가 UL DPCCH 무선 프레임 경계 이전에 감지되는지 여부를 결정하기 위한 프로그램 코드;
    상기 HS-SCCH 무선 프레임 경계가 상기 UL DPCCH 무선 프레임 경계 이전에 감지되면, FALSE로부터 TRUE로의 UE_DTX_DRX_Enabled 제어 신호의 전환을 상기 HS-SCCH 무선 프레임 경계에 정렬하고, 제 1 DRX 서브프레임에 O을 태깅하고, 그 다음, 제 1 DTX 서브프레임에 O을 태깅하기 위한 프로그램 코드;
    UL DPCCH 무선 프레임 경계가 HS-SCCH 무선 프레임 경계 이전에 감지되면, FALSE로부터 TRUE로의 UE_DTX_DRX_Enabled 제어 신호의 전환을 UL DPCCH 무선 프레임 경계에 정렬하고, 제 1 DTX 서브프레임에 O을 태깅하고, 그 다음, 제 1 DRX 서브프레임에 O을 태깅하기 위한 프로그램 코드; 및
    구성 신호들 DL_DRX_Active 및 UL_DTX_Active을 모니터링하고, 구성 신호들 DL_DRX_Active가 FALSE이고 UL_DTX_Active가 TRUE이면, FALSE로부터 TRUE로의 UE_DTX_DRX_Enabled 제어 신호의 전환을 UL DPCCH 무선 프레임 경계에 정렬하기 위한 프로그램 코드를 포함하는, 저장된 프로그램 코드를 포함하는,
    컴퓨터 판독가능 매체.
  18. 제 17 항에 있어서,
    지연 타이머의 종료에 뒤이어 UE_DTX_DRX_Enabled 제어 신호를 FALSE로부터 TRUE로 전환하기 위한 프로그램 코드를 더 포함하는,
    컴퓨터 판독가능 매체.
  19. 제 17 항에 있어서,
    구성 신호 DL_DRX_Active가 TRUE임을 결정하기 위한 프로그램 코드;
    HS-SCCH 무선 프레임 경계가 UL DPCCH 무선 프레임 경계 이전에 감지되면 제 2 시간을 결정하기 위한 프로그램 코드;
    상기 HS-SCCH 무선 프레임 경계가 상기 UL DPCCH 무선 프레임 경계 이전에 감지되면, FALSE로부터 TRUE로의 UE_DTX_DRX_Enabled 제어 신호의 전환을 상기 HS-SCCH 무선 프레임 경계에 정렬하고, 제 1 DRX 서브프레임에 O을 태깅하고, 그 다음, 제 1 DTX 서브프레임에 O을 태깅하기 위한 프로그램 코드; 및
    UL DPCCH 무선 프레임 경계가 HS-SCCH 무선 프레임 경계 이전에 감지되면, FALSE로부터 TRUE로의 UE_DTX_DRX_Enabled 제어 신호의 전환을 UL DPCCH 무선 프레임 경계에 정렬하고, 제 1 DTX 서브프레임에 O을 태깅하고, 그 다음, 제 1 DRX 서브프레임에 O을 태깅하기 위한 프로그램 코드를 더 포함하는,
    컴퓨터 판독가능 매체.
KR1020117009365A 2008-09-25 2009-09-25 3gpp 연속 패킷 데이터 접속(cpc) 채널들을 위한 업링크 및 다운링크 채널 정렬을 위한 방법 및 장치 KR101226136B1 (ko)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
US12/237,880 US8107422B2 (en) 2008-09-25 2008-09-25 Method and apparatus for uplink and downlink channel alignments for 3GPP continuous packet data connection (CPC) channels
US12/237,880 2008-09-25
PCT/US2009/058485 WO2010036967A1 (en) 2008-09-25 2009-09-25 Method and apparatus for uplink and downlink channel alignments for 3gpp continuous packet data connection (cpc) channels

Publications (2)

Publication Number Publication Date
KR20110067134A true KR20110067134A (ko) 2011-06-21
KR101226136B1 KR101226136B1 (ko) 2013-01-25

Family

ID=41278837

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020117009365A KR101226136B1 (ko) 2008-09-25 2009-09-25 3gpp 연속 패킷 데이터 접속(cpc) 채널들을 위한 업링크 및 다운링크 채널 정렬을 위한 방법 및 장치

Country Status (7)

Country Link
US (1) US8107422B2 (ko)
EP (1) EP2353334B1 (ko)
JP (1) JP5242799B2 (ko)
KR (1) KR101226136B1 (ko)
CN (1) CN102165817B (ko)
TW (1) TW201029498A (ko)
WO (1) WO2010036967A1 (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20210065994A (ko) * 2018-09-27 2021-06-04 지티이 코포레이션 무선 시스템에서의 간섭 관리

Families Citing this family (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
HUE033078T2 (hu) 2009-02-13 2017-11-28 ERICSSON TELEFON AB L M (publ) Vezeték nélküli hálózati csomópont energiafogyasztásának vezérlése
JP5672238B2 (ja) * 2009-10-13 2015-02-18 日本電気株式会社 ゲートウェイ装置、移動通信システム、移動端末、パケット転送制御方法、移動端末の制御方法、及びプログラム
CN102347782B (zh) * 2010-07-28 2015-01-28 中兴通讯股份有限公司 一种实现连续性分组连接的方法及装置
CN102137509B (zh) * 2010-11-08 2013-10-09 华为技术有限公司 信道传输状态的控制方法及装置
US9113416B2 (en) 2010-11-10 2015-08-18 Qualcomm Incorporated System and method for reducing overhead of searcher tasks for discontinuous reception
EP2549807A1 (en) * 2011-07-18 2013-01-23 Motorola Mobility LLC Method for facilitating synchronisation between a communications network and a wireless communications device operating in a cpc dtx mode and a wireless communications device
US8842641B2 (en) * 2011-08-12 2014-09-23 Telefonaktiebolaget L M Ericsson (Publ) RAKE resource multiplexing for enhanced uplink data services
US9515757B2 (en) * 2012-05-11 2016-12-06 Intel Corporation Systems and methods for enhanced user equipment assistance information in wireless communication systems
US8874103B2 (en) 2012-05-11 2014-10-28 Intel Corporation Determining proximity of user equipment for device-to-device communication
EP2713663A4 (en) * 2012-07-31 2014-10-01 Huawei Tech Co Ltd CHANNEL FRONTIER LOCATION METHOD, USER TERMINAL AND BASE STATION
WO2015005678A1 (ko) * 2013-07-09 2015-01-15 엘지전자 주식회사 무선 자원의 용도 변경을 지원하는 무선 통신 시스템에서 채널 상태 측정 방법 및 이를 위한 장치
CN108781306B (zh) 2016-03-04 2020-11-24 三星电子株式会社 接收装置及其plp处理方法

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100630128B1 (ko) * 2002-03-23 2006-09-27 삼성전자주식회사 고속 순방향 패킷 접속 방식을 사용하는 이동통신시스템에서 역방향 전력 제어를 위한 파일럿 신호필드 위치정보 결정장치 및 방법
US8094595B2 (en) 2005-08-26 2012-01-10 Qualcomm Incorporated Method and apparatus for packet communications in wireless systems
US8565195B2 (en) * 2006-08-21 2013-10-22 Nokia Corporation Apparatus, methods and computer program products providing support for packet data user continuous uplink connectivity
US8094554B2 (en) 2006-10-26 2012-01-10 Qualcomm Incorporated Compressed mode operation and power control with discontinuous transmission and/or reception
KR100953151B1 (ko) * 2006-11-30 2010-04-19 이노베이티브 소닉 리미티드 무선통신시스템에서 연속패킷 연결성을 개선하는 방법 및장치
ATE472918T1 (de) 2006-12-01 2010-07-15 Interdigital Tech Corp Verfahren und vorrichtung zur steuerung von diskontinuierlichem senden und empfangen
US8160075B2 (en) * 2007-10-01 2012-04-17 Telefonaktiebolaget Lm Ericsson (Publ) Downlink out of sync detection in continuous packet connectivity

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20210065994A (ko) * 2018-09-27 2021-06-04 지티이 코포레이션 무선 시스템에서의 간섭 관리
US11930520B2 (en) 2018-09-27 2024-03-12 Zte Corporation Interference management in wireless systems

Also Published As

Publication number Publication date
JP5242799B2 (ja) 2013-07-24
EP2353334B1 (en) 2013-08-14
CN102165817A (zh) 2011-08-24
TW201029498A (en) 2010-08-01
CN102165817B (zh) 2014-02-19
US20100074188A1 (en) 2010-03-25
JP2012503955A (ja) 2012-02-09
EP2353334A1 (en) 2011-08-10
WO2010036967A1 (en) 2010-04-01
KR101226136B1 (ko) 2013-01-25
US8107422B2 (en) 2012-01-31

Similar Documents

Publication Publication Date Title
KR101226136B1 (ko) 3gpp 연속 패킷 데이터 접속(cpc) 채널들을 위한 업링크 및 다운링크 채널 정렬을 위한 방법 및 장치
JP6467761B2 (ja) 追加のウェイクアップ機会を有する改良された不連続受信動作
KR101260640B1 (ko) 2개의 캐리어 상에서 동시에 수신하고 듀얼 셀 고속 다운링크 액세스에서 불연속 송신 및 수신을 수행하기 위한 방법 및 장치
JP2012503955A5 (ko)
KR101127716B1 (ko) 고속 다운링크 공유 채널을 통한 페이징
ES2393404T3 (es) Procedimiento y aparato de comunicaciones por paquetes en sistemas inalámbricos
JP5317971B2 (ja) 無線送受信方法および無線通信端末装置
CN101940043B (zh) 用于多模式终端的在cdma evdo网络和帧同步td-scdma网络中监测寻呼消息的方法和装置
US8520632B2 (en) Method and apparatus for synchronization during a handover failure in a wireless communication system
US10516507B2 (en) Radio communication device
KR20200143642A (ko) 무선 통신 시스템에서 다중 usim 장치를 위한 방법 및 장치
US10299312B2 (en) Managing transitions between different user equipment activity configurations
EP2205018B1 (en) Method, device, and system for controlling operation mode of high speed downlink packet access system
JP2006087114A (ja) 高速アップリングパケットアクセス用ダウンリンクシグナリングシステムおよび方法
JP7246412B2 (ja) フレキシブルなページング手順

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20151230

Year of fee payment: 4

FPAY Annual fee payment

Payment date: 20161229

Year of fee payment: 5

FPAY Annual fee payment

Payment date: 20181227

Year of fee payment: 7