KR20100059525A - 플라즈마 디스플레이 장치 - Google Patents

플라즈마 디스플레이 장치 Download PDF

Info

Publication number
KR20100059525A
KR20100059525A KR1020080118325A KR20080118325A KR20100059525A KR 20100059525 A KR20100059525 A KR 20100059525A KR 1020080118325 A KR1020080118325 A KR 1020080118325A KR 20080118325 A KR20080118325 A KR 20080118325A KR 20100059525 A KR20100059525 A KR 20100059525A
Authority
KR
South Korea
Prior art keywords
electrode
protruding
discharge
auxiliary
line
Prior art date
Application number
KR1020080118325A
Other languages
English (en)
Inventor
곽윤석
Original Assignee
엘지전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지전자 주식회사 filed Critical 엘지전자 주식회사
Priority to KR1020080118325A priority Critical patent/KR20100059525A/ko
Publication of KR20100059525A publication Critical patent/KR20100059525A/ko

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/20Constructional details
    • H01J11/22Electrodes, e.g. special shape, material or configuration
    • H01J11/24Sustain electrodes or scan electrodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/10AC-PDPs with at least one main electrode being out of contact with the plasma
    • H01J11/12AC-PDPs with at least one main electrode being out of contact with the plasma with main electrodes provided on both sides of the discharge space
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J2211/00Plasma display panels with alternate current induction of the discharge, e.g. AC-PDPs
    • H01J2211/20Constructional details
    • H01J2211/22Electrodes
    • H01J2211/24Sustain electrodes or scan electrodes
    • H01J2211/245Shape, e.g. cross section or pattern

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Materials Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Plasma & Fusion (AREA)
  • Gas-Filled Discharge Tubes (AREA)

Abstract

본 발명에 따른 플라즈마 디스플레이 장치는 상부기판; 상부기판에 형성되는 제1 전극 및 2 전극; 상부기판과 대향하여 배치되는 하부기판; 및 하부기판에 형성되는 제3 전극을 포함하며, 제1 전극은 단일 층(one layer)으로 형성되며, 제3 전극과 교차하는 방향으로 형성된 제1 전극라인과 제1 전극라인으로부터 제2 전극 방향으로 연장되는 보조전극부를 포함하고,
보조전극부는 제1 전극 라인과 평행하게 형성되는 제1,2 보조전극라인; 제1 전극라인과 제1,2 보조전극라인들을 연결하는 제1 연결전극; 및 제2 보조전극라인으로부터 제2 전극을 향하는 방향으로 돌출된 제1 돌출전극;을 포함하는 것을 특징으로 한다.
상기한 바와 같이 구성되는 본 발명에 따른 플라즈마 디스플레이 장치에 의하면, ITO(Indium Tin Oxide)로 이루어진 투명 전극을 제거하여 플라즈마 디스플레이 패널의 제조 원가를 감소시킬 수 있으며, 동시에 효율이 개선된다.
플라즈마 디스플레이 장치, pdp, 전극구조

Description

플라즈마 디스플레이 장치{Plasma display device}
본 발명은 플라즈마 디스플레이(Plasma Display) 장치에 관한 것으로서, 보다 상세하게는 플라즈마 디스플레이 장치에 구비되는 패널(Panel)의 전극 구조에 관한 것이다.
일반적으로 플라즈마 디스플레이 패널은 상부기판과 하부기판 사이에 형성된 격벽이 하나의 단위 셀을 이루는 것으로, 각 셀 내에는 네온(Ne), 헬륨(He) 또는 네온 및 헬륨의 혼합기체(Ne+He)와 같은 주 방전 기체와 소량의 크세논을 함유하는 불활성 가스가 충진되어 있다. 고주파 전압에 의해 방전이 될 때, 불활성 가스는 진공자외선(Vacuum Ultraviolet rays)을 발생하고, 격벽 사이에 형성된 형광체를 발광시켜 화상이 구현된다. 이와 같은 플라즈마 디스플레이 패널은 얇고 가벼운 구성이 가능하므로 차세대 표시 장치로서 각광받고 있다.
일반적인 플라즈마 디스플레이 패널의 경우 상부기판에 스캔 전극 및 서스테인 전극이 형성되어 있으며, 상기 스캔 전극 및 서스테인 전극은 패널의 개구율 확보를 위해 고가의 ITO(Indium Tin Oxide)로 이루어진 투명 전극과 버스 전극이 적층된 구조를 가진다.
최근에는 제조 비용을 줄이면서 사용자가 시청하는데 충분한 시감 특성 및 구동 특성 등을 확보할 수 있는 플라즈마 디스플레이 패널을 제조하는데 주안점을 두고 있다.
본 발명은 플라즈마 디스플레이 장치에 구비되는 패널에 있어, ITO로 이루어진 투명 전극을 제거하여 패널의 제조 원가를 감소시키는 동시에 디스플레이 영상의 휘도를 개선할 수 있는 플라즈마 디스플레이 장치를 제공하는 것을 목적으로 한다.
본 발명에 따른 플라즈마 디스플레이 장치는 상부기판; 상부기판에 형성되는 제1 전극 및 2 전극; 상부기판과 대향하여 배치되는 하부기판; 및 하부기판에 형성되는 제3 전극을 포함하며, 제1 전극은 단일 층(one layer)으로 형성되며, 제3 전극과 교차하는 방향으로 형성된 제1 전극라인과 제1 전극라인으로부터 제2 전극 방향으로 연장되는 보조전극부를 포함하고,
보조전극부는 제1 전극 라인과 평행하게 형성되는 제1,2 보조전극라인; 제1 전극라인과 제1,2 보조전극라인들을 연결하는 제1 연결전극; 및 제2 보조전극라인으로부터 제2 전극을 향하는 방향으로 돌출된 제1 돌출전극;을 포함하는 것을 특징으로 한다.
상기한 바와 같이 구성되는 본 발명에 따른 플라즈마 디스플레이 장치에 의하면, ITO(Indium Tin Oxide)로 이루어진 투명 전극을 제거하여 플라즈마 디스플레이 패널의 제조 원가를 감소시킬 수 있으며, 동시에 효율이 개선된다.
이하, 첨부된 도면을 참조하여 본 발명에 따른 플라즈마 디스플레이 장치에 관하여 상세히 설명한다. 도 1은 본 발명에 따른 플라즈마 디스플레이 패널의 구조에 대한 일실시예를 사시도로 도시한 것이다.
도 1을 참조하면, 플라즈마 디스플레이 패널은 소정의 간격을 두고 합착되는 상부패널(10)과 하부패널(20)을 포함한다.
상부패널(10)은 상부기판(11)상에 쌍을 이루며 형성되는 유지전극쌍(12, 13)을 포함한다. 유지전극쌍(12, 13)은 그 기능에 따라 스캔전극(12)과 서스테인전극(13)으로 구분된다. 유지전극쌍(12, 13)은 방전 전류를 제한하며 전극 쌍간을 절연시켜주는 상부유전체층(14)에 의해 덮혀지고, 상부유전체층(204) 상면에는 보호막층(15)이 형성되어, 가스 방전 시에 발생되는 하전입자들의 스퍼터링으로부터 상부유전체층(14)을 보호하고, 2차 전자의 방출효율을 높이게 된다.
상부기판(11), 하부기판(21) 및 격벽(22) 사이에 마련된 방전 공간에는 방전 가스가 주입된다. 방전 가스에는 크세논(Xe)이 10% 이상 포함되는 것이 바람직하다. 크세논(Xe)이 상기와 같은 혼합비를 가지고 방전 가스에 포함되는 경우, 플라즈마 디스플레이 패널의 방전/발광효율 및 휘도가 향상시킬 수 있다.
하부패널(20)은 하부기판(21)상에 복수 개의 방전공간 즉, 방전셀을 구획하는 격벽(22)이 형성된다. 또한, 어드레스전극(23)이 유지전극쌍(12, 13)에 교차하는 방향으로 배치되고, 하부유전체층(25)과 격벽(22)의 표면에는 가스방전시 발생된 자외선에 의해 발광되어 가시광이 발생되는 형광체(24)가 도포된다.
이때, 격벽(22)은 어드레스전극(23)과 나란한 방향으로 형성된 세로격벽(22a)과, 어드레스전극(23)과 교차하는 방향으로 형성된 가로격벽(22b)으로 구성되고, 방전셀을 물리적으로 구분하며, 방전에 의해 생성된 자외선과 가시광이 인접한 방전셀에 누설되는 것을 방지한다.
또한, 본 발명에 따른 플라즈마 디스플레이 패널에서, 유지전극쌍(12, 13)은 불투명한 금속 전극만으로 이루어진다. 즉, 종래의 투명전극 재질인 ITO는 사용하지 않고, 종래의 버스전극의 재질인 은(Ag), 구리(Cu) 또는 크롬(Cr)등을 사용하여 유지전극쌍(12, 13)을 형성한다. 즉, 본 발명에 따른 플라즈마 디스플레이 패널의 유진전극쌍(12, 13) 각각은 종래의 ITO전극을 포함하지 아니하고, 버스전극 하나의 단일층(one layer)으로 이루어진다.
예컨대, 본 발명의 실시에에 따른 유지전극쌍(12, 13) 각각은 은으로 형성되는 것이 바람직하며, 은(Ag)은 감광성 성질을 갖는 것이 바람직하다. 또한, 본 발명의 실시예에 따른 유지전극쌍(12, 13) 각각은 상부기판(11)에 형성되는 상부유전체층(14) 또는 하부유전체층(14)보다 색이 더 어둡고, 빛의 투과도가 더 낮은 성질을 가질 수 있다.
방전셀은 R(Red), G(Green), B(Blue) 각각의 형광체층(24)은 폭(pitch)이 서로 동일한 대칭 구조이거나, 폭(pitch)이 서로 상이한 비대칭 구조일 수 있다. 방전셀이 비대칭 구조를 가지는 경우, R(Red) 셀의 폭 < G(Green) 셀의 폭 < B(Blue) 셀의 폭의 크기 순을 가지도록 할 수 있다.
도 1에 도시된 바와 같이, 하나의 방전셀 내에 유지 전극(12, 13)이 각각 복 수 개의 전극 라인으로 형성될 수 있다. 즉, 제1 유지 전극(12)이 두 개의 전극 라인(12a, 12b)으로 형성되고, 제2 유지 전극(13)이 방전셀의 중심을 기준으로 제1 유지 전극(12)과 대칭하여 배열되며 두 개의 전극 라인(13a, 13b)으로 형성될 수 있다.
제1, 2 유지 전극(12, 13)은 각각 스캔 전극과 서스테인 전극인 것이 바람직하다. 이는 불투명한 유지 전극 쌍(12, 13)을 사용함에 따른 개구율과 방전 확산 효율을 고려한 것이다. 즉, 개구율을 고려하여 좁은 폭을 갖는 전극 라인을 사용하는 한편, 방전 확산 효율을 고려하여 복수 개의 전극 라인을 사용한다. 이때, 전극 라인의 개수는 개구율과 방전 확산 효율을 동시에 고려하도록 하여 결정할 수 있다.
도 1에 도시된 구조는 본 발명에 따른 플라즈마 패널의 구조에 대한 일실시예에 불과하므로, 본 발명은 도 1에 도시된 플라즈마 디스플레이 패널 구조에 한정되지 아니한다. 예컨대, 외부에서 발생하는 외부광을 흡수하여 반사를 줄여주는 광차단의 기능과 상부 기판(11)의 퓨리티(Purity) 및 콘트라스트를 향상시키는 기능을 하는 블랙 매트릭스(Black Matrix, BM)가 상부 기판(11) 상에 형성될 수 있으며, 블랙 매트릭스는 분리형 및 일체형 BM 구조가 모두 가능하다.
또한, 도 1에 도시된 패널의 격벽 구조는 세로격벽(22a)과 가로격벽(22b)에 의해 방전셀이 폐쇄 구조를 가지는 클로즈 타입(Close Type)을 나타내고 있으나, 세로격벽만을 포함하는 스트라이프 타입(Stripe Type) 또는 세로격벽 상에 소정의 간격을 가지고 돌출부가 형성된 피쉬본(Fish Bone) 등의 구조도 가능하다.
도 2는 플라즈마 디스플레이 패널의 전극 배치에 대한 일실시예를 도시한 것으로, 플라즈마 디스플레이 패널을 구성하는 복수의 방전셀들은 도 2에 도시된 바와 같이 매트릭스 형태로 배치되는 것이 바람직하다. 복수의 방전셀들은 각각 스캔 전극 라인(Y1 내지 Ym), 서스테인 전극 라인(Z1 내지 Zm) 및 어드레스 전극 라인(X1 내지 Xn)의 교차부에 마련된다. 스캔 전극 라인(Y1 내지 Ym)은 순차적으로 구동되거나 동시에 구동될 수 있고, 서스테인 전극 라인(Z1 내지 Zm)은 동시에 구동될 수 있다. 어드레스 전극라인(X1 내지 Xn)은 기수 번째 라인들과 우수 번째 라인들로 분할되어 구동되거나 순차적으로 구동될 수 있다.
도 2에 도시된 전극 배치는 본 발명에 따른 플라즈마 패널의 전극 배치에 대한 일실시예에 불과하므로, 본 발명은 도 2에 도시된 플라즈마 디스플레이 패널의 전극 배치 및 구동 방식에 한정되지 아니한다. 예컨데, 스캔 전극 라인(Y1 내지 Ym)들 중 2 개의 스캔 전극 라인이 동시에 스캐닝되는 듀얼 스캔(dual scan) 방식도 가능하다. 또한, 어드레스 전극 라인(X1 내지 Xn)은 패널의 중앙 부분에서 상하 또는 좌우로 분할되어 구동될 수도 있다.
도 3은 하나의 프레임(frame)을 복수의 서브필드로 나누어 시분할 구동시키는 방법에 대한 일실시예를 타이밍도로 도시한 것이다. 단위 프레임은 시분할 계조 표시를 실현하기 위하여 소정 개수 예컨대 8개의 서브필드들(SF1, ..., SF8)로 분할될 수 있다. 또한, 각 서브필드(SF1, ...SF8)는 리셋 구간(미도시)과, 어드레스 구간(A1, ..., A8)및, 서스테인 구간(S1, ..., S8)로 분할된다.
여기서, 본 발명의 일실시예에 따르면 리셋 구간은 복수 개의 서브필드 중 적어도 하나에서 생략될 수 있다. 예컨대, 리셋 구간은 최초의 서브필드에서만 존재하거나, 최초의 서브필드와 전체 서브필드 중 중간 정도의 서브필드에서만 존재할 수도 있다.
각 어드레스 구간(A1, ..., A8)에서는, 어드레스 전극(X)에 표시 데이터 신호가 인가되고, 각 스캔 전극(Y)에 상응하는 스캔 펄스가 순차적으로 인가된다.
각 서스테인 구간(S1, ...,S8)에서는, 스캔 전극(Y)과 서스테인 전극(Z)에 서스테인 펄스가 교호하게 인가되어, 어드레스 구간(A1, ..., A8)에서 벽전하들이 형성된 방전셀들에서 서스테인 방전을 일으킨다.
플라즈마 디스플레이 패널의 휘도는 단위 프레임에서 차지하는 서스테인 방전 구간(S1, ..., S8)내의 서스테인 방전 펄스 개수에 비례한다. 1 화상을 형성하는 하나의 프레임이, 8개의 서브필드와 256계조로 표현되는 경우에, 각 서브필드에는 차례대로 1, 2, 4, 8, 16, 32, 64, 128의 비율로 서로 다른 서스테인 펄스의 수가 할당될 수 있다. 만일 133계조의 휘도를 얻기 위해서는, 서브필드1 구간, 서브필드3 구간 및 서브필드8 구간 동안 셀들을 어드레싱하여 서스테인 방전하면 된다.
각 서브필드에 할당되는 서스테인 방전 수는, APC(Automatic Power Control)단계에 따른 서브필드들의 가중치에 따라 가변적으로 결정될 수 있다. 즉, 도 3에서는 한 프레임을 8개의 서브필드로 분할하는 경우를 예로 들어 설명하였으나 본 발명은 그에 한정되지 아니하며, 한 프레임을 형성하는 서브필드의 수를 설계사양에 따라 다양하게 변형하는 것이 가능하다. 예를 들어, 한 프레임을 12 또는 16 서브필드 등과 같이, 8 서브필드 이상으로 분할하여 플라즈마 디스플레이 패널을 구 동시킬 수 있다.
또한 각 서브필드에 할당되는 서스테인 방전 수는 감마특성이나 패널특성을 고려하여 다양하게 변형하는 것이 가능하다. 예컨대, 서브필드 4에 할당된 계조도를 8에서 6으로 낮추고, 서브필드 6 에 할당된 계조도를 32 에서 34 로 높일 수 있다.
도 4는 플라즈마 디스플레이 패널을 구동시키기 위한 구동 신호에 대한 일실시예를 타이밍도로 도시한 것이다.
서브필드는 스캔 전극들(Y) 상에 정극성 벽전하를 형성하고 서스테인 전극들(Z) 상에 부극성 벽전하를 형성하기 위한 프리 리셋(pre reset) 구간, 프리 리셋 구간에 의해 형성된 벽전하 분포를 이용하여 전 화면의 방전셀들을 초기화하기 위한 리셋(reset) 구간, 방전셀을 선택하기 위한 어드레스(address) 구간 및 선택된 방전셀들의 방전을 유지시키기 위한 서스테인(sustain) 구간을 포함할 수 있다.
리셋 구간은 셋업(setup) 구간 및 셋 다운(setdown) 구간으로 이루어지며, 셋업 구간에서는 모든 스캔 전극으로 상승 램프 파형(Ramp-up)이 동시 인가되어 모든 방전셀에서 미세 방전이 발생되고, 이에 따라 벽전하가 생성된다. 셋다운 구간에는 상승 램프 파형(Ramp-up)의 피크 전압보다 낮은 정극성 전압에서 하강하는 하강 램프파형(Ramp-down)이 모든 스캔 전극(Y)으로 동시에 인가되어 모든 방전셀에서 소거방전이 발생되고, 이에 따라 셋업 방전에 의해 생성된 벽전하 및 공간전하 중 불요 전하를 소거시킨다.
어드레스 구간에는 스캔 전극으로 부극성의 스캔 전압(Vsc)을 가지는 스캔 신호가 순차적으로 인가되고, 이와 동시에 어드레스 전극(X)으로 정극성의 데이터 신호가 인가된다. 이러한 스캔 신호와 데이터 신호 간의 전압 차와 리셋 구간 동안 생성된 벽전압에 의해 어드레스 방전이 발생 되어 셀이 선택된다. 한편, 어드레스 방전의 효율을 높이기 위해, 어드레스 구간 동안 서스테인 바이어스 전압(Vzb)이 서스테인 전극에 인가된다.
어드레스 구간동안, 복수의 스캔 전극들(Y)은 2 이상의 그룹으로 나뉘어 그룹별로 순차적으로 스캔 신호들이 공급될 수 있으며, 분할된 그룹들 각각은 다시 2 이상의 서브 그룹으로 나뉘어 서브 그룹별로 순차적으로 스캔 신호들이 공급될 수 있다. 예를 들어 복수의 스캔 전극들(Y)은 제1 그룹 및 제2 그룹으로 분할되고, 제1 그룹에 속하는 스캔 전극들에 스캔 신호들이 순차적으로 공급된 후, 제2 그룹에 속하는 스캔 전극들에 스캔 신호들이 순차적으로 공급될 수 있다.
본 발명에 따른 일실시예로서 복수의 스캔 전극들(Y)은 패널 상에 형성된 위치에 따라 우수(even) 번째에 위치하는 제1 그룹과 기수(odd) 번째에 위치하는 제2 그룹으로 분할될 수 있으며, 또 다른 실시예로서 패널의 중심을 기준으로 상측에 위치하는 제1 그룹과 하측에 위치하는 제2 그룹으로 분할될 수 있다.
상기와 같은 방법에 의해 분할된 제1 그룹에 속하는 스캔 전극들을 다시 우수(even) 번째에 위치하는 제1 서브 그룹과 기수(odd) 번째에 위치하는 제2 서브 그룹으로 분할되거나, 제1 그룹의 중심을 기준으로 상측에 위치하는 제1 서브 그룹과 하측에 위치하는 제2 그룹으로 분할될 수 있다.
서스테인 구간에는 스캔 전극과 서스테인 전극에 교번적으로 서스테인 전 압(Vs)을 가지는 서스테인 펄스가 인가되어 스캔 전극과 서스테인 전극 사이에 면방전 형태로 서스테인 방전이 발생된다.
서스테인 구간에서 스캔 전극과 서스테인 전극에 교번적으로 공급되는 복수의 서스테인 신호들 중 첫번째 서스테인 신호 또는 마지막 서스테인 신호의 폭은 나머지 서스테인 펄스의 폭보다 클 수 있다.
서스테인 방전이 발생한 후, 어드레스 구간에서 선택된 온셀(ON cell)의 스캔 전극 또는 서스테인 전극에 남아있는 벽전하를 약한 방전을 발생시킴에 의해 소거시키는 소거 구간이 서스테인 구간 이후에 더 포함될 수 있다.
소거 구간은 복수의 서브필드 전체 또는 그 중 일부의 서브필드에 포함될 수 있으며, 서스테인 구간에서 마지막 서스테인 펄스가 인가되지 않은 전극에 약한 방전을 위한 소거 신호가 인가되는 것이 바람직하다.
소거 신호는 점진적으로 증가하는 램프(ramp) 형태의 신호, 저전압 광폭 펄스(low-voltage wide pulse), 고전압 협폭 펄스(high-voltage narrow pulse), 기하급수적으로 증가하는 신호(exponential signal) 또는 half-sinusoidal pulse 등이 사용될 수 있다.
또한, 약한 방전을 발생시키기 위해 스캔 전극 또는 서스테인 전극에 복수의 펄스가 순차적으로 인가될 수도 있다.
도 4에 도시된 구동 파형들은 본 발명에 따른 플라즈마 디스플레이 패널을 구동시키기 위한 신호들에 대한 일실시예로서, 도 4에 도시된 파형들에 의해 본 발명은 한정되지 아니한다. 예컨데, 프리 리셋 구간이 생략될 수 있으며, 도 4에 도 시된 구동 신호들의 극성 및 전압 레벨은 필요에 따라 변경이 가능하고, 서스테인 방전이 완료된 후에 벽전하 소거를 위한 소거 신호가 서스테인 전극에 인가될 수도 있다. 또한, 서스테인 신호가 스캔 전극(Y)과 서스테인(Z) 전극 중 어느 하나에만 인가되어 서스테인 방전을 일으키는 싱글 서스테인(single sustain) 구동도 가능하다.
본 발명에 따른 플라즈마 디스플레이 장치는 상부기판; 상기 상부기판에 형성되는 제1 전극 및 2 전극; 상기 상부기판과 대향하여 배치되는 하부기판; 및 상기 하부기판에 형성되는 제3 전극을 포함하며,
상기 제1 전극은 단일 층(one layer)으로 형성되며, 상기 제3 전극과 교차하는 방향으로 형성된 제1 전극라인과 상기 제1 전극라인으로부터 방전공간 내부로 연장되는 보조전극부를 포함하고,
상기 보조전극부는 상기 제1 전극 라인과 평행하게 형성되는 제1,2 보조전극라인; 상기 전극라인들을 연결하는 제1 연결전극; 및 상기 제2 보조전극라인으로부터 상기 방전 공간 내부로 돌출된 제1 돌출전극;을 포함하는 것을 특징으로 한다.
도 5는 본 발명의 일실시예에 따른 플라즈마 디스플레이 패널의 상부기판에 형성된 전극 구조를 단면도로 간략히 도시한 것으로, 도 1에 도시된 플라즈마 디스플레이 패널 중 하나의 방전셀에 형성되는 유지 전극 쌍의 구조만을 간략하게 도시한 것이다.
도 5를 참조하면, 본 발명의 일실시예에 따른 유지 전극(510, 520), 즉 스캔 전극 및 서스테인 전극은 기판상에 방전셀의 중심을 기준으로 대칭되게 쌍을 이루 며 형성된다. 여기서 방전셀(502)은, 유지 전극(510, 520), 가로 격벽과 세로 격, 어드레스 전극(미도시)과 형광체(미도시)를 포함한다.
제1 전극(510)은 방전셀을 가로지르는 제1 전극라인(511), 및 제1 전극라인(511)으로부터 제2 전극(520) 방향으로, 즉 방전셀(502) 내부로 연장되는 보조전극부를 포함할 수 있다.
상기 보조전극부는 제1 전극라인(511)과 평행하게 형성되는 제1,2 보조전극라인(513, 515); 제1 전극라인(511)과 제1,2 보조전극라인(513, 515)들을 연결하는 제1 연결전극(519); 및 상기 제2 보조전극라인으로부터 상기 방전 공간 내부로 돌출된 제1 돌출전극(517);을 포함할 수 있다. 제1 돌출전극(517)은 제2 전극(520) 방향으로, 즉 방전셀의 중심 방향으로 돌출되는 것이 바람직하다.
또한, 제1 전극(510)은 제1 돌출 전극(517)과 반대방향으로 돌출된 제2 돌출 전극(518)을 더 포함할 수 있다.
제1 전극라인(511)은 방전셀을 가로지르며, 방전셀을 구획하는 격벽 중 가로 격벽과 평행한 방향으로 연장될 수 있다. 제1,2 돌출 전극(517, 518)은 세로 격벽과 평행한 방향으로 연장될 수 있다.
방전셀(502)의 중앙부에서 발생하는 강한 방전을 좌우 격벽쪽 손실없이 제1 연결전극(519)과 제1,2 보조전극라인(513, 515)으로 방전셀(502)의 상하 가장자리까지 유도하게 되어 방전효율이 향상된다.
도 6은 플라즈마 디스플레이 패널의 전극 구조에 대한 일실시예를 나타내는 단면도이다. 도 6은 본발명에 따른 전극 구조와 비교 실험한 전극 구조이다.
도 6에 도시된 전극 구조는, 유지 전극(602, 603) 각각에 두 개의 제1 돌출 전극(602a, 603a)이 형성된다. 제1 돌출 전극(602a, 603a)은 방전셀의 중심에 가까운 전극 라인에 연결되어 방전셀의 중심 방향으로 돌출된다.
하기의 실험에서는 제1 돌출 전극(602a, 603a)의 폭은 33 ㎛이고, 하나의 전극 라인에서 돌출된 두 개의 제1 돌출전극 사이의 간격(d1, d2)은, 80 ㎛이며, 또한, 제1 돌출 전극(602c, 603c) 사이의 간격(a1, a2), 즉 전극 라인(602, 603)과 교차하는 방향으로의 두 돌출 전극 사이의 간격(a1, a2)은 65 ㎛이다.
전극 구조 도 5의 전극구조 도 6의 전극구조
Vs_min(v)
측정치 171 171
상대치 0 -
효율(lm/W)
측정치 1.73 1.68
상대치 +3.3% -
휘도(cd/m2)
측정치 222 202
상대치 +10% -
반사율(%)
측정치 25.36 24.81
상대치 +2.2% -
개구율 75.86% 75.03%
상기의 표1은 본발명에 따른 도 5의 전극구조와 도 6의 전극구조의 특성을 비교측정한 실험데이터이다. 돌출 전극의 폭과 길이, 스캔 전극과 서스테인 전극간의 거리는 동일하다.
상기의 표1을 살펴보면, 도 5의 전극구조가 효율,휘도, 반사율, 개구율 면에서 개선되었음을 확인할 수 있다. 이것은 도 6의 전극구조는 전극라인들이 모두 가로방향으로 다른 셀까지 연장되나 도 5의 전극구조는 상기 제1,2 보조전극라인들은 상기 하나의 방전셀의 가로길이보다 작고, 다른 인접 방전셀로 연장되지 않아 개구율을 확보할 수 있을 뿐만 아니라, 상기 제1,2 보조전극라인들과 상기 연결전극이 방전셀 중앙에서 발생한 방전을 좌우 격벽으로 확산시키고 또한 좌우 격벽의 손실없이 방전셀 상하로 확산시키기 때문이다.
도 5를 살펴보면, 상기 제1 돌출 전극의 폭(W4)은 상기 제2 보조전극라인의 폭(W3)보다 작을 수 있다. 또한, 제1 돌출 전극의 폭(W4)은 상기 제1 보조전극라인의 폭(W2) 또는 상기 제1 전극라인의 폭(W1)보다도 작을 수 있다. 제1 돌출 전극의 폭(W4)은 35 내지 45 ㎛인 것이 바람직하다. 제1 돌출 전극의 폭(W4)이 상기와 같은 값을 가지는 경우, 플라즈마 디스플레이 패널의 개구율이 작아 디스플레이 장치의 전면으로 반사되어 나오는 광이 상기 제1 돌출전극(517)에 의해 막혀 영상의 휘도가 감소하는 것을 방지할 수 있다.
상기 제1 보조전극라인의 폭(W2)은 상기 제1 전극라인과 상기 제1 보조전극라인간의 이격거리(d1)보다 작을 수 있다. 개구율을 고려하여 상기 제1,2 보조전극라인의 폭(W1, W2)은 30 내지 35 ㎛, 상기 전극 라인들 간의 간격(d1, d2)은 40 내지 50㎛인 것이 바람직하다.
상기 전극 라인들 간의 간격(d1, d2)은 서로 동일하거나 상이할 수 있으며, 상기 제1 전극라인과 상기 제1 보조전극라인의 폭은 동일하거나 상이할 수 있다.
상기 제1 전극의 보조전극부와 상기 제2 전극의 최단거리(g1)가 좁을수록, 방전개시전압은 낮아질 수 있으나, 보조전극부로 인하여 가시광이 차폐되거나 개구율이 낮아져 방전셀 중심부에서 휘도 특성이 나빠질 수 있게 된다. 따라서, 전극들의 간격은 소정 간격으로 설정되는 것이 바람직하다.
한편, 상기 제1 전극의 보조전극부와 상기 제2 전극의 최단거리(g1)가 커질수록, 방전개시전압은 커지게 된다.
또한, g1이 63㎛미만이면, 전류 상승으로 인한 소비 전력이 상승하는 문제점이 있고, 77㎛를 초과하면, 방전개시 전압이 상승하는 문제점이 있으므로, 상기 제1 전극의 보조전극부와 상기 제2 전극의 최단거리(g1)는 63 내지 77 ㎛인 것이 보다 바람직하다.
결국, 방전셀 내의 중심부의 가시광 차폐, 방전셀 내의 형광체가 두텁게 도포된 격벽 부근에서의 가시광 차폐, 및 방전개시전압 등을 고려하여, 전극간의 거리는 조정된다. 가까이 형성된 돌출 전극 간에는 낮은 방전 개시 전압에도 방전이 개시되므로 플라즈마 디스플레이 패널의 방전 개시 전압을 낮출 수 있다. 여기서, 방전 개시 전압은 유지 전극 쌍(510, 520) 중 적어도 어느 하나의 전극에 펄스를 공급할 때, 방전이 시작되는 전압 레벨을 일컫는다.
상기 제1 전극은 상기 제1 전극라인으로부터 상기 제1 돌출전극의 반대방향으로 돌출된 제2 돌출전극(518)을 더 포함할 수 있다.한편, 제2 돌출전극(518, 528)은 방전셀의 중심 부분에서 개시된 방전이 제1 연결전극 라인(519, 529)을 넘어 방전셀 끝 부분 까지 쉽게 확산 되도록 돕는다.
상기 제2 돌출전극(518)의 길이는 50 내지 100 ㎛인 것이 바람직하며, 상기와 같은 값을 가짐에 의해 방전셀 중심에서 먼 방전 공간까지 방전이 효과적으로 확산되도록 할 수 있다.
제2 돌출전극(518)은 방전셀을 구획하는 가로 격벽까지 연장될 수 있다. 또한, 개구율을 다른 부분에서 충분히 보상받을 수 있다면, 방전 확산 효율 더욱더 향상시키기 위해 가로 격벽 상에 일부 연장하는 것도 가능하다.
상기한 바와 같이, 제1 전극라인(511,521), 복수의 보조전극라인(511, 513), 및 돌출 전극(517, 518)을 이용하여 방전 효율을 향상시킴으로써, 전체적으로 플라즈마 디스플레이 패널의 발광 효율을 향상시킬 수 있다. 그에 따라, 플라즈마 디스플레이 패널의 휘도를 감소시키지 아니하고 ITO 투명 전극을 제거할 수 있다.
도 7은 본 발명의 일실시예에 따른 플라즈마 디스플레이 패널의 상부기판에 형성된 전극 구조를 단면도로 도 1에 도시된 플라즈마 디스플레이 패널 중 하나의 방전셀에 형성되는 유지 전극 쌍의 구조만을 간략하게 도시한 것이다.
도 5의 설명 부분과 중복되는 부분은 간략히 하거나 생략한다.
도 7에서와 같이, 상기 제1 보조전극라인과 상기 제2 보조전극라인의 길이는 상이할 수 있다. 도 7에서는 제2 보조전극라인이 제1 보조전극라인보다 긴 실시예를 도시하였다. 보조전극라인이 길면, 방전확산 효율면에서 좋고, 보조전극라인이 짧다면, 개구율측면에서 유리하다.
상기 보조전극부는 적어도 하나의 돌출전극을 더 포함할 수 있다. 도 7에서는 돌출전극이 하나 더 포함되는 실시예를 도시하였다.
돌출 전극의 폭은 35 내지 45 ㎛인 것이 바람직하다. 돌출 전극의 폭이 상기와 같은 값을 가지는 경우, 플라즈마 디스플레이 패널의 개구율이 작아 디스플레이 장치의 전면으로 반사되어 나오는 광이 상기 돌출 전극에 의해 막혀 영상의 휘도가 감소하는 것을 방지할 수 있다.
또한, 돌출 전극사이의 간격은 15 내지 165 ㎛ 인 것이 바람직하다. 돌출 전극사이의 간격이 상기와 같은 값을 가지는 경우, 돌출 전극 사이에 방전이 임계치 이상으로 과발생하여 전극의 수명이 단축되는 것을 방지할 수 있으며, 플라즈마 디스플레이 패널 구동에 적절한 방전 개시 전압을 가지게 된다.
상기와 같이 제1 돌출 전극의 개수를 증가시킴으로써, 방전셀의 중심에서의 전극 면적이 증가하여 방전 개시 전압이 낮아지고, 휘도가 증가한다. 반면, 방전셀의 중심에서 가장 강한 방전이 일어나며, 가장 밝은 방전 광이 방출되는 점을 고려하여야 한다. 즉, 제1 돌출 전극의 개수가 증가할수록 방전셀의 중심에서 방출되는 광을 차단함으로써, 방출되는 광이 현저히 감소하는 점과 아울러, 방전 개시 전압과 휘도 효율을 동시에 고려하여 최선의 개수를 선택하여 유지 전극의 구조를 설계하는 것이 바람직하다.
도 8은 본 발명의 일실시예에 따른 플라즈마 디스플레이 패널의 상부기판에 형성된 전극 구조를 단면도로 도 1에 도시된 플라즈마 디스플레이 패널 중 하나의 방전셀에 형성되는 유지 전극 쌍의 구조만을 간략하게 도시한 것이다.
도 8에서와 같이, 상기 제1 보조전극라인과 상기 제2 보조전극라인의 길이는 상이할 수 있다. 도 8에서는 제1 보조전극라인이 제2 보조전극라인보다 긴 실시예를 도시하였다.
강한 방전이 일어나는 방전셀 중심부와 인접한 제2 보조전극라인(515)의 길이가 짧아 개구율을 확보하고 제2 보조전극라인(515)이 광을 차폐하는 양을 감소시킬 수 있다.
상기 제2 전극은 단일 층(one layer)으로 형성되며, 상기 제3 전극과 교차하는 방향으로 형성된 제2 전극라인(521)과 상기 제2 전극라인으로부터 상기 제1 전극 방향으로 연장되는 보조전극부를 포함하고,
상기 보조전극부는 상기 제2 전극 라인과 평행하게 형성되는 제3,4 보조전극라인(523, 525); 상기 제2 전극 라인과 상기 제3,4 보조전극라인(523, 525)들을 연결하는 제2 연결전극(529); 및 상기 제4 보조전극라인으로부터 상기 제1 전극 방향으로 돌출된 제3 돌출전극(527);을 포함할 수 있다. 또한, 제3 돌출 전극(527)과 반대방향으로 돌출된 제4 돌출 전극(528)을 더 포함할 수 있다.
제2 전극라인(521)은 방전셀을 가로지르며, 방전셀을 구획하는 격벽 중 가로 격벽과 평행한 방향으로 연장될 수 있다. 제3,4 돌출 전극(527, 528)은 세로 격벽과 평행한 방향으로 연장될 수 있다.
방전셀(502)의 중앙부에서 발생하는 강한 방전을 좌우 격벽쪽 손실없이 제2 연결전극(529)과 제3,4 보조전극라인(523, 525)으로 방전셀(502)의 상하 가장자리까지 유도하게 되어 방전효율이 향상된다.
상기 제2 전극은 상기 제1 전극과 동일하거나 또는 상이한 형상을 가질 수 있으며, 상기 제2 전극의 보조전극부는 상기 제1 전극의 보조전극부와 동일한 역할을 할 수 있다.
상기 제1 돌출전극과 상기 제3 돌출전극의 최단 거리(g1)이 63㎛미만이면, 전류 상승으로 인한 소비 전력이 상승하는 문제점이 있고, 77㎛를 초과하면, 방전개시 전압이 상승하는 문제점이 있으므로, 상기 제1 돌출전극과 상기 제3 돌출전극의 최단 거리는(g1)는 63 내지 77 ㎛인 것이 보다 바람직하다.
이상 본 발명의 바람직한 실시예에 대해 상세히 기술하였지만, 본 발명이 속하는 기술분야에 있어서 통상의 지식을 가진 사람이라면, 첨부된 청구범위에 정의된 본 발명의 정신 및 범위에 벗어나지 않으면서 본 발명을 여러 가지로 변형 또는 변경하여 실시할 수 있음을 알 수 있을 것이다. 따라서, 본 발명의 앞으로의 실시예들의 변경은 본 발명의 기술을 벗어날 수 없을 것이다.
도 1은 본 발명에 따른 플라즈마 디스플레이 패널의 구조에 대한 일실시예를 나타내는 사시도이다.
도 2 는 플라즈마 디스플레이 패널의 전극 배치에 대한 일실시예를 도시한 도면이다.
도 3은 하나의 프레임(frame)을 복수의 서브필드(subfield)로 나누어 플라즈마 디스플레이 패널을 시분할 구동시키는 방법에 대한 일실시예를 나타내는 타이밍도이다.
도 4는 플라즈마 디스플레이 패널을 구동시키기 위한 구동 신호의 파형에 대한 일실시예를 나타내는 타이밍도이다.
도 5는 본 발명의 일실시예에 따른 플라즈마 디스플레이 패널의 상부기판에 형성된 전극 구조를 단면도이다.
도 6은 플라즈마 디스플레이 패널의 상부기판에 형성된 전극 구조의 일실시예의 단면도이다.
도 7 및 도 8은 본 발명의 일실시예에 따른 플라즈마 디스플레이 패널의 상부기판에 형성된 전극 구조를 단면도이다.

Claims (10)

  1. 상부기판; 상기 상부기판에 형성되는 제1 전극 및 2 전극; 상기 상부기판과 대향하여 배치되는 하부기판; 및 상기 하부기판에 형성되는 제3 전극을 포함하는 플라즈마 디스플레이 장치에 있어서,
    상기 제1 전극은 단일 층(one layer)으로 형성되며, 상기 제3 전극과 교차하는 방향으로 형성된 제1 전극라인과 상기 제1 전극라인으로부터 상기 제2 전극 방향으로 연장되는 보조전극부를 포함하고,
    상기 보조전극부는 상기 제1 전극 라인과 평행하게 형성되는 제1,2 보조전극라인; 상기 제1 전극라인과 상기 제1,2 보조전극라인들을 연결하는 제1 연결전극; 및 상기 제2 보조전극라인으로부터 상기 제2 전극 방향으로 돌출된 제1 돌출전극;을 포함하는 것을 특징으로 하는 플라즈마 디스플레이 장치.
  2. 제1항에 있어서,
    상기 제1 전극의 보조전극부와 상기 제2 전극의 최단 거리는 63 내지 77 ㎛인 것을 특징으로 하는 플라즈마 디스플레이 장치.
  3. 제1항에 있어서,
    상기 제1 돌출 전극의 폭은 상기 제2 보조전극라인의 폭보다 작은 것을 특징으로 하는 플라즈마 디스플레이 장치.
  4. 제1항에 있어서,
    상기 제1 보조전극라인의 폭은 상기 제1 전극라인과 상기 제1 보조전극라인간의 이격거리보다 작은 것을 특징으로 하는 플라즈마 디스플레이 장치.
  5. 제1항에 있어서,
    상기 제1 전극라인과 상기 제1 보조전극라인의 폭은 동일한 것을 특징으로 하는 플라즈마 디스플레이 장치.
  6. 제1항에 있어서,
    상기 제1 전극은 상기 제1 전극라인으로부터 상기 제1 돌출전극의 반대방향으로 돌출된 제2 돌출전극을 더 포함하는 것을 특징으로 하는 플라즈마 디스플레이 장치.
  7. 제1항에 있어서,
    상기 제1 보조전극라인과 상기 제2 보조전극라인의 길이는 상이한 것을 특징으로 하는 플라즈마 디스플레이 장치.
  8. 제1항에 있어서,
    상기 보조전극부는 적어도 하나의 돌출전극을 더 포함하는 것을 특징으로 하 는 플라즈마 디스플레이 장치.
  9. 제1항에 있어서,
    상기 제2 전극은 단일 층(one layer)으로 형성되며, 상기 제3 전극과 교차하는 방향으로 형성된 제2 전극라인과 상기 제2 전극라인으로부터 상기 제1 전극을 향한 방향으로 연장되는 보조전극부를 포함하고,
    상기 보조전극부는 상기 제2 전극 라인과 평행하게 형성되는 제3,4 보조전극라인; 상기 제2 전극라인과 상기 제3,4 보조전극라인들을 연결하는 제2 연결전극; 및 상기 제4 보조전극라인으로부터 상기 제1 전극 방향으로 돌출된 제3 돌출전극;을 포함하는 것을 특징으로 하는 플라즈마 디스플레이 장치.
  10. 제9항에 있어서,
    상기 제1 돌출전극과 상기 제3 돌출전극의 최단 거리는 63 내지 77 ㎛인 것을 특징으로 하는 플라즈마 디스플레이 장치.
KR1020080118325A 2008-11-26 2008-11-26 플라즈마 디스플레이 장치 KR20100059525A (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020080118325A KR20100059525A (ko) 2008-11-26 2008-11-26 플라즈마 디스플레이 장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020080118325A KR20100059525A (ko) 2008-11-26 2008-11-26 플라즈마 디스플레이 장치

Publications (1)

Publication Number Publication Date
KR20100059525A true KR20100059525A (ko) 2010-06-04

Family

ID=42360823

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020080118325A KR20100059525A (ko) 2008-11-26 2008-11-26 플라즈마 디스플레이 장치

Country Status (1)

Country Link
KR (1) KR20100059525A (ko)

Similar Documents

Publication Publication Date Title
KR100762251B1 (ko) 플라즈마 디스플레이 장치
US8305299B2 (en) Plasma display device
US7852001B2 (en) Plasma display apparatus
KR100762249B1 (ko) 플라즈마 디스플레이 장치
KR20090124298A (ko) 플라즈마 디스플레이 장치
JP2007334286A (ja) プラズマディスプレイ装置
KR20100059525A (ko) 플라즈마 디스플레이 장치
KR20100045779A (ko) 플라즈마 디스플레이 장치
KR20100113896A (ko) 플라즈마 디스플레이 장치
EP2061065B1 (en) Plasma display panel device
KR100785314B1 (ko) 플라즈마 디스플레이 장치
KR20100042522A (ko) 플라즈마 디스플레이 장치
US20080259002A1 (en) Plasma display apparatus
KR20090050312A (ko) 플라즈마 디스플레이 장치
KR20090050315A (ko) 플라즈마 디스플레이 장치
KR20090050314A (ko) 플라즈마 디스플레이 장치
KR20090050313A (ko) 플라즈마 디스플레이 장치
KR20090072157A (ko) 플라즈마 디스플레이 장치
KR20090126069A (ko) 플라즈마 디스플레이 장치
KR20090126070A (ko) 플라즈마 디스플레이 장치
KR20090048071A (ko) 플라즈마 디스플레이 장치
KR20090072158A (ko) 플라즈마 디스플레이 장치
KR20100038703A (ko) 플라즈마 디스플레이 장치
KR20090083735A (ko) 플라즈마 디스플레이 장치
KR20100116032A (ko) 플라즈마 디스플레이 장치

Legal Events

Date Code Title Description
WITN Withdrawal due to no request for examination